JP4048208B2 - バンドパスδσad変調器及びデジタル無線受信機 - Google Patents

バンドパスδσad変調器及びデジタル無線受信機 Download PDF

Info

Publication number
JP4048208B2
JP4048208B2 JP2005213039A JP2005213039A JP4048208B2 JP 4048208 B2 JP4048208 B2 JP 4048208B2 JP 2005213039 A JP2005213039 A JP 2005213039A JP 2005213039 A JP2005213039 A JP 2005213039A JP 4048208 B2 JP4048208 B2 JP 4048208B2
Authority
JP
Japan
Prior art keywords
converter
signal
modulator
bandpass
analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005213039A
Other languages
English (en)
Other versions
JP2007036383A (ja
Inventor
将文 上森
春夫 小林
知成 市川
耕一郎 益子
Original Assignee
株式会社半導体理工学研究センター
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社半導体理工学研究センター filed Critical 株式会社半導体理工学研究センター
Priority to JP2005213039A priority Critical patent/JP4048208B2/ja
Priority to US11/408,951 priority patent/US7242337B2/en
Publication of JP2007036383A publication Critical patent/JP2007036383A/ja
Application granted granted Critical
Publication of JP4048208B2 publication Critical patent/JP4048208B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/368Continuously compensating for, or preventing, undesired influence of physical parameters of noise other than the quantisation noise already being shaped inherently by delta-sigma modulators
    • H03M3/37Compensation or reduction of delay or phase error
    • H03M3/372Jitter reduction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/402Arrangements specific to bandpass modulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M3/422Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/436Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
    • H03M3/438Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path
    • H03M3/454Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path with distributed feedback, i.e. with feedback paths from the quantiser output to more than one filter stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/494Sampling or signal conditioning arrangements specially adapted for delta-sigma type analogue/digital conversion systems
    • H03M3/496Details of sampling arrangements or methods

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

本発明は、例えば無線LANや携帯電話機等の受信機アナログフロントエンド部で高周波狭帯域信号を高精度低消費電力でAD変換するためのバンドパスΔΣAD変調器と、それを用いたデジタル無線受信機に関する。
無線LANや携帯電話機等の受信機アナログフロントエンド部で高周波狭帯域信号を高精度低消費電力でAD変換するために、バンドパスΔΣAD変調器を用いることが検討されている(例えば、非特許文献1−6参照。)。
特開2000−244323号公報。 特開2002−100992号公報。 F. Munoz et al., "A 4.7mW 89.5dB DR CT Complex ΔΣ ADC with Built-in LPF", ISSCC Digest of Technical Papers, Vol. 47, pp.500-501, February 2005. R. Schreier et al., "A 10-300MHz IF-digitizing IC with 90-105-dB dynamic range and 15-333-kHz band width", IEEE Journal of Solid-State Circuits, Vol.37, No.12, pp.1636-1644, December 2002. T. Salo et al., "A Dual-Mode 80MHz BandpassΔΣ Modulator for a GSM/WCDMA IF-receiver", ISSCC Digest of Technical Papers, Vol.45, pp.218-219, February 2002. U. V. Kack et al., "Direct RF Sampling Continuous-Time Bandpass ΔΣ A/D Converter Design for 3G Wireless Applications", Proceedings of IEEE ISCAS, pp.I-409-I-412, Vancouver, Canada, May 2004. P. Fontaine et al., "A Low-Noise Low-Voltage CT ΔΣ Modulator with Digital Compensation of Excess Loop Delay", ISSCC Digest of Technical Papers, Vol.47, pp.498-499, February 2004. H. San et al., "A noise-shaping algorithm of multi-bit DAC nonlinearities in complex bandpass ΔΣ AD modulators", IEICE Transactions on Fundamentals, Vol. E87-A, No. 4, pp.792-800, April 2004. S. R. Norsworthy et al. (editors), "Delta-Sigma Data Converters, -Theory, Design and Simulation", IEEE Press, pp.244-245, 1997. S. Luschs et al., "Radio Frequency Digital-to-Analog Converter", IEEE Journal of Solid-State Circuits, Vol. 39, No. 9, pp.1462-1467, September 2004. H. Kobayashi et al., "Sampling Jitter and Finite Aperture Time Effects in Wideband Data Acquisition Systems", IEICE Transactions on Fundamentals, Vol. E85-A, No. 2, pp.335-346, February 2002.
従来技術に係るベースバンドへの周波数変換回路を無くし、RF信号を直接AD変換しアナログ最小、デジタルリッチな回路構成でのソフトウェア無線システムの実現が種々検討されている(図1参照)。図1(a)の従来技術に係るデジタル無線受信機は、アンテナ1と、帯域通過フィルタ2と、低雑音増幅器3と、ベースバンドへの周波数変換部4と、1対のローパスΔΣAD変調器5a,5bと、デジタルシグナルプロセッサ(DSP)6とを備えて構成される。なお、図1以降の図面において、AD変換器(アナログ/デジタル変換器)をADCと省略して表示し、DA変換器(デジタル/アナログ変換器)をDACと省略して表示する。
図1において、従来は高精度でAD変換可能なスイッチドキャパシタ回路を用いた離散時間回路(図3)構成が多かったが、近年は低消費電力でより高速に動作する可能性があるため内部に連続時間アナログフィルタを用いた連続時間回路(図4)構成が研究されている。しかしながら、この場合、内部AD変換器のクロックジッタの影響はノイズシェープのため小さいが、内部DA変換器のジッタの影響によりAD変調器全体の精度劣化となるという問題が生じる。
本発明の目的は以上の問題点を解決し、従来技術に比較して構成が簡単であるデジタル無線受信機を提供するために、高精度でバンドパスΔΣAD変調処理を行うことができるバンドパスΔΣAD変調器及びそれを用いたデジタル無線受信機を提供することにある。
第1の発明に係るバンドパスΔΣAD変調器は、アナログバンドパスフィルタと、所定のサンプリング周波数fsを有するサンプリングクロックを用いてAD変換するAD変換器と、上記サンプリング周波数fsを有するサンプリングクロックを用いてDA変換するDA変換器とを備え、
入力されるアナログ入力信号から上記DA変換器からのアナログ信号を減算し、減算結果のアナログ信号を上記アナログバンドパスフィルタを介して上記AD変換器に出力し、上記AD変換器からのデジタル信号を上記DA変換器に出力するとともに、バンドパスΔΣAD変調処理後のデジタル信号として出力するバンドパスΔΣAD変調器において、
上記入力されるアナログ信号の最大入力周波数finは実質的に上記サンプリング周波数fsの3/4となるように設定され、
上記DA変換器は、入力されるデジタル入力信号の値に応じて互いに反転したアナログ信号であって、時刻k/(2fs)(ここで、kは整数である。)において振幅が実質的にゼロでありかつ傾きが実質的にゼロであるアナログ信号にDA変換して出力するように構成されたことを特徴とする。
上記バンドパスΔΣAD変調器において、上記DA変換器から出力されるアナログ信号は、時刻k/(2fs)の近傍において、当該近傍以外の時刻(当該アナログ信号の最大点及び最小点を除く。)に比較して小さい傾きを有して変化することを特徴とする。
また、上記バンドパスΔΣAD変調器において、上記DA変換器は、入力されるデジタル入力信号の値に基づいて、所定の交流信号を上記サンプリングクロックに応じてスイッチングしかつ所定のバイアス電圧を印加することによりアナログ信号を発生することを特徴とする。
さらに、上記バンドパスΔΣAD変調器において、上記DA変換器はマルチビットDA変換器であり、上記AD変換器はマルチビットAD変換器であることを特徴とする。
またさらに、上記バンドパスΔΣAD変調器において、上記アナログバンドパスフィルタは連続時間アナログバンドパスフィルタであることを特徴とする。
第2の発明に係るデジタル無線受信機は、受信信号を帯域通過フィルタにより帯域通過ろ波した後、バンドパスΔΣAD変調器によりバンドパスΔΣAD変調処理を実行するデジタル無線受信機において、
上記バンドパスΔΣAD変調器は、上記記載のバンドパスΔΣAD変調器であることを特徴とする。
従って、本発明に係るバンドパスΔΣAD変調器及びそれを用いたデジタル無線受信機によれば、上記入力されるアナログ信号の最大入力周波数finは実質的に上記サンプリング周波数fsの3/4となるように設定され、上記DA変換器は、入力されるデジタル入力信号の値に応じて互いに反転したアナログ信号であって、時刻k/(2fs)(ここで、kは整数である。)において振幅が実質的にゼロでありかつ傾きが実質的にゼロであるアナログ信号にDA変換して出力するように構成されている。それ故、従来技術に比較して、簡単な構成で高精度でAD変換することができ、しかも高周波信号を直接にAD変換することができる。また、従来技術に比較してより高い周波数の入力信号を取り扱うことができ、しかも低消費電力で動作可能である。
以下、本発明に係る実施形態について図面を参照して説明する。なお、以下の各実施形態において、同様の構成要素については同一の符号を付している。
実施形態における事前検討.
本発明では、連続時間バンドパスΔΣAD変調器の内部DA変換器にジッタの影響が小さいDA変換器を用いてサブサンプリングを行うことで、低消費電力、高精度で、高周波RF信号を直接AD変換できる回路構成を提案する。特に、本実施形態においては、連続時間ΔΣAD変調器のメリットである「高周波信号を扱えること」をさらに伸ばし、そのデメリットである「DA変換器のクロックジッタの影響大であること」を解決する構成について以下に説明する。なお、本実施形態に係る連続時間バンドパスΔΣAD変調器は、例えば、図1(b)のデジタル無線受信機のバンドパスΔΣAD変調器7として用いることができる。図1(b)において、アンテナ1により受信された受信信号は帯域通過フィルタ2aにより帯域通過ろ波された後、その狭帯域アナログ信号は低雑音増幅器3により低雑音増幅され、本実施形態に係るバンドパスΔΣAD変調器7に入力される。バンドパスΔΣAD変調器7は入力される狭帯域アナログ信号に対してバンドパスΔΣAD変調処理を実行した後、処理後のデジタル信号をデジタルシグナルプロセッサ6に出力して復調処理などの処理を行う。
従来技術に係る多くのバンドパスΔΣAD変調器では、後段のデジタルフィルタの設計のしやすさ等の理由から、そのサンプリングクロック周波数(以下、サンプリング周波数という。)fsは入力信号帯域の中心周波数fcの4倍が用いられている(fs=4fc:ナイキストサンプリング)(例えば、非特許文献7参照。)。すなわち、従来技術の構成では扱える入力帯域中心周波数は、内部AD変換器,DA変換器の動作可能なクロック周波数(fs)の4分の1である(fc=(1/4)fs)。従って、高周波入力信号を扱おうとすると、その変調器のクロック周波数が高くなり内部のAD変換器やDA変換器が動作できなくなる。
この問題点を克服するため、サンプリング周波数fsを入力信号の中心周波数fcの3分の4にする「アナログサブサンプリング技術」が提案された(fc=(3/4)fs)。そこでは、入力帯域の中心周波数fcはサンプリング周波数fsの4分の3になるので同じクロック周波数で3倍の高い周波数の信号を扱うことができる(fc=(3/4)fs)。通常のナイキストサンプリングでは、0≦f≦(1/2)fsを信号帯域として用いるが、サブサンプリングでは、(1/2)fs≦f≦fsの範囲を信号帯域として用いる(図2及び図5−図6参照。)。
離散時間回路を用いたバンドパス変調器において、この「サブサンプリング技術」を用いたものは既にLSIとして実現され動作が確認されている。しかしながら、連続時間回路を用いたバンドパス変調器でこの「サブサンプリング技術」を用いた例はほとんど報告されていない(例えば、非特許文献4参照。)。
次いで、サブサンプリング連続時間バンドパスΔΣAD変調器について以下に検討する。図7は、内部DA変換器に図12のNRZDA変換器21を使用してサブサンプリングを行ったときの連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。また、図8は、内部DA変換器に図12の25%RTZDA変換器23を使用してサブサンプリングを行ったときの連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。さらに、図9は、内部DA変換器に図12のRFDA変換器22を使用してサブサンプリングを行ったときの連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。またさらに、図10は図7乃至図9の各DA変換器21,22,23からの出力信号の波形例(1ビットDA変換器)を示す波形図である。ここで、図10から明らかなように、NRZDA変換器21はアナログ信号としてNRZ(Non−Return−to−Zero)信号を出力するDA変換器であり、RFDA変換器22はアナログ信号として、例えば、1サンプリング周期内で数周期の高周波余弦波信号を出力するDA変換器であり、25%RTZDA変換器23はアナログ信号としてデューティ比又はパルス幅が25%であるRTZ(Return−to−Zero)信号を出力するDA変換器である。
まず、内部DA変換器にNRZDA変換器21を使用した場合、連続時間バンドパス変調器内部で出力信号がNRZの0次ホールドのDA変換器を用いてサブサンプリングを行おうとしてもバンドパス変調器として動作しない。発明者らはこれをMATLAB(登録商標)シミュレーション装置で確認した(図7参照。)。図7から明らかなように、NRZDA変換器21を用いた場合、周波数(3/4)fs近傍でノイズシェープされていないことが分かる。入力信号の振幅やフィルタ係数を変化させても発振してしまい動作させることはできない。これは、0次ホールドDA変換器のインパルス応答は利得が直流で最大になってしまい、(3/4)fsの成分での劣化が大きいためである。なお、図7乃至図9のシミュレーションでは、連続時間ΔΣAD変調器のループフィルタに1次の連続時間バンドパスフィルタを用いた。
次いで、内部DA変換器にRTZDA変換器23を使用した場合について以下に説明する。2004年にルーセント(Lucent)社から連続時間バンドパス変調器で出力信号がRTZ信号である内部DA変換器を用いてサブサンプリングを行う方式が提案された(例えば、非特許文献4参照。)。MATLAB(登録商標)シミュレーションでも、内部DA変換器にパルス幅25%のRTZDA変換器23を用いると、図8に示すように、周波数(3/4)fs近傍で量子化雑音がノイズシェープされている。しかしながら、この方式では、RTZ出力DA変換器23へのサンプリングクロックのジッタによりAD変調器全体の精度が大きく劣化してしまう。すなわち、DA変換器出力をRTZ信号にすると、1サンプリング周期内にそのエッジが2つあるのでNRZDA変換器21の場合よりもクロックジッタの影響を受けてしまう(図10参照。)。
さらに、内部DA変換器にRFDA変換器22を使用した場合について以下に説明する。2004年にマサチューセッツ工科大学から狭帯域高周波信号を発生するために、RFDA変換器22が提案された(例えば、非特許文献8参照。)。通常のDA変換器は出力信号が1サンプリング周期内で一定である0次ホールドであるが、RFDA変換器22は1サンプリング周期内でDA変換器出力信号が数周期の余弦波を発生させる。0次ホールドのDA変換器ではそのインパルス応答の周波数特性は直流で利得が最大になるが、RFDA変換器22のあるものは、直流成分はゼロで、(3/4)fsで利得を最大にすることができる。このRFDA変換器22を用いることで、サブサンプリング動作が可能となる。発明者らはMATLAB(登録商標)によるシミュレーションにおいて、周波数(3/4)fs近傍で量子化雑音がノイズシェープさることを確認した(図9参照。)。また、通常のDA変換器ではサンプリングのタイミングでデータ値が不連続的に切り替わるが、RFDA変換器22では出力信号が連続な余弦波であり、サンプリングタイミングではそのスルーレートがゼロ(dDACout/dt=0)であるのでサンプリングクロックジッタの影響が極めて小さい。なお、非特許文献8でのRFDA変換器はDA変換器単体として用いることを記述しており、このRFDA変換器22をΔΣAD変調器に用いることは記述されていない。
第1の実施形態.
本発明者らは以上のことに着目し、このRFDA変換器22を、サブサンプリングを行う連続時間バンドパスΔΣAD変調器に用いることを提案する。図11は本発明の第1の実施形態に係る連続時間バンドパスΔΣAD変調器の構成を示すブロック図である。
図11において、本実施形態に係る連続時間バンドパスΔΣAD変調器は、減算器11と、連続時間アナログバンドパスフィルタ12と、1ビットAD変換器13と、1ビットRFDA変換器14と、サンプリングクロック発生器15とを備えて構成される。ここで、サンプリングクロック発生器15は、サンプリング周波数fsを有するサンプリングクロックCLKを発生して1ビットAD変換器13及び1ビットRFDA変換器14に供給する。fin=(3/4)fsである最大入力周波数finを有するアナログ入力信号は減算器11に入力され、減算器11は入力されたアナログ入力信号から、1ビットRFDA変換器14からのアナログ信号を減算し、減算結果のアナログ信号を連続時間アナログバンドパスフィルタ12に出力する。次いで、連続時間アナログバンドパスフィルタ12は、入力されるアナログ信号に対して連続時間でアナログバンドパスのフィルタ処理を実行した後、処理後のアナログ信号を1ビットAD変換器13に出力する。1ビットAD変換器13は入力されるアナログ信号を1ビットのデジタル信号にAD変換した後、デジタル出力信号として出力するとともに、1ビットRFDA変換器14に出力する。1ビットRFDA変換器14は入力される1ビットのデジタル信号をアナログ信号にDA変換した後、減算器11に出力する。以上のように構成することにより、連続時間バンドパスΔΣAD変調器を構成できる。
本発明の実施形態に係る図11の連続時間バンドパスΔΣAD変調器は、その内部DA変換器にRFDA変換器22を用いることで、次の特有の効果を有する。
(i)最大入力周波数は、内部AD変換器13やDA変換器14の動作可能なクロック周波数の4分の3にすることができる。すなわち、従来の3倍の入力周波数を扱える。
(ii)DA変換器14へのサンプリングクロックのジッタのAD変調器全体の精度劣化への影響が極めて少ない。また、連続時間ΔΣ変調器を用いるので、離散時間方式に比べ次の効果を有する。すなわち、低消費電力であり、高いクロック周波数で動作可能であって、前段のアンチエリアジングフィルタを簡単化できる。
次いで、RFDA変換器22の原理と動作について以下に説明する。図12(a)はデジタル入力信号が”1”であるときに、デジタル入力信号を各DA変換器21,22,23に入力したときの出力信号波形を示す図であり、図12(b)はデジタル入力信号が”0”であるときに、デジタル入力信号を各DA変換器21,22,23に入力したときの出力信号波形を示す図である。また、図10に図7乃至図9の各DA変換器21,22,23からの出力信号の波形例(1ビットDA変換器)を示す。
連続時間バンドパスΔΣAD変調器内部で1ビットDA変換器を用いる場合、サンプリング時刻kではNRZDA変換器21の出力信号は次式のようになる(kは整数であり、k=0,±1,±2,±3,…)。
(1)デジタル入力信号が“1”の場合:
Figure 0004048208
(2)デジタル入力信号が“0”の場合:
Figure 0004048208
一方、RFDA変換器22の出力信号は次式のようになる。
(1)デジタル入力信号が“1”の場合:
Figure 0004048208
Figure 0004048208
(2)デジタル入力信号が“0”の場合:
Figure 0004048208
Figure 0004048208
ここで、
Figure 0004048208
Figure 0004048208
ここで、A(t)は周波数2fsの余弦波をその最低レベルが0レベルとなるようにより高いレベルにバイアスしてなる信号であり、A(t)は周波数2fsの余弦波をその最高レベルが0レベルとなるようにより低いレベルにバイアスしてなる信号である。RFDA変換器22の動作は、デジタル入力信号が1のときは、図12のように1/(2fs)の時点で、信号A(t)から信号A(t)に切り替えた信号波形を出力する一方、デジタル入力信号が0のときは、1/(2fs)の時点で信号A(t)から信号A(t)に切り替えた信号波形を出力する。
図13は、図11の1ビットRFDA変換器14の構成を示す回路図である。上記RFDA変換器22は差動ペアに、cos{2π(2fs)t}の交流信号を出力するテール電流源に接続した比較的簡単な回路で実現できる。図13において、電流源I から出力される周波数foscの交流電流を、スイッチドライバ回路30からの制御信号により、1対のスイッチング素子であるMOS電界効果トランジスタ(以下、MOSFETという。)Q1,Q2を互いに交互にスイッチングすることにより、式(3)乃至式(6)に示すアナログ信号(図10)Iout,/Ioutを発生して出力する。ここで、スイッチドライバ回路30からの1対の制御信号は各MOSFETQ1,Q2のゲートに印加され、各MOSFETQ1,Q2のソースには電流源I が接続され。各MOSFETQ1,Q2のソースは出力信号の出力端子となる。なお、スイッチドライバ回路30は、デジタルデータ信号に基づいて、交流周波数foscの交流電流に同期するサンプリング周波数fsのサンプリングクロックに基づいて制御信号を発生して出力する。
図14は、図12の各DA変換器21,22,23の各利得周波数特性を示すスペクトル図である。RFDA変換器22のインパルス応答のパワースペクトラムは、図12のように、周波数(3/4)fs近傍で最大となり、直流成分はゼロとなる。図11の本実施形態に係る回路構成では、この利得特性を利用して入力周波数(3/4)fsでサブサンプリングを実現する。また、整数k(k=0,±1,±2,±3,…)に対して次式の性質がある。
Figure 0004048208
Figure 0004048208
Figure 0004048208
Figure 0004048208
ここで、出力値及び出力スルーレートがともにゼロ近傍のときに、サンプリングクロックの切り替えが行われるのでジッタの影響(例えば、非特許文献9参照。)は小さくなると考えられる。
以上の実施形態において、図13の1ビットRFDA変換器14においては、余弦波信号をスイッチングしてアナログ信号を発生しているが、本発明はこれに限らず、少なくとも、式(9)乃至式(12)を満たすような連続値を有する信号であればよく、好ましくは、時刻t=k/(2fs)(kは整数である。)においてその信号と傾きはゼロであって、しかも当該時刻t=k/(2fs)近傍において緩やかに増大し又は減少する連続値を有する信号である。
以上の実施形態においては、図13において電流出力型の1ビットRFDA変換器14を開示しているが、図15を参照して詳細後述するように、電圧出力型のRFDA変換器であってもよい。
第2の実施形態.
図15は本発明の第2の実施形態に係る差動型1ビットRFDA変換器14Aの構成を示す回路図である。第2の実施形態は、第1の実施形態に比較して、差動型で電圧出力型に変更して回路構成したことを特徴としている。図15において、入力端子T11,T12の前段に、マルチプレクサMUX1と2個のインバータINV1,INV2とからなる入力信号処理回路を備え、さらに、入力端子T11,T12と、出力端子T21,T22との間に、2対のスイッチング素子であるMOSFETQ1,Q2,Q11,Q12が接続され、MOSFETQ1,Q2には電流源I s1 が接続され、MOSFETQ11,Q12には電流源I s2 が接続される。また、電出力型とするために、各MOSFETQ1,Q2,Q11,Q12の各ソースにはそれぞれ抵抗R11,R12を介して電圧源V dd に接続される。ここで、電流源I s1 ,I s2 の各電流信号I osc+ ,I osc− は次式で表される。
[数1]
osc+ =(1/2)[1−cos{2π(2fs)t}+αDC
[数2]
osc− =−(1/2)[1−cos{2π(2fs)t}+αDC
図15に示す回路構成において、ある第1の時刻で制御電圧信号V in+ をハイレベルとしかつ制御電圧信号V in− をローレベルとする一方、半周期後に第2の時刻で制御電圧信号V in+ をローレベルとしかつ制御電圧信号V in− をハイレベルとする。なお、図16は図15のマルチプレクサMUX1の動作を示す各信号のタイミングチャートであり、当該DA変換器への入力信号Tnに基づいてマルチプレクサMUX1を制御することにより、サンプリングクロックCLKを図16のように処理して非反転出力信号ZであるV in+ と、反転出力信号/ZであるV in− とを発生してそれぞれ端子T11,T12に出力している。
図15の回路では、図17に示すように信号を入力して動作することにより、図17から明らかなように、差動型1ビットRFDA変換器14Aを構成できる。なお、図18は図15のシミュレーション結果を示す各電圧の信号波形を示す波形図であり、差動型1ビットRFDA変換器14Aが目的通りに動作していることがわかる。なお、図15の回路については、後述する3ビット又はマルチビットの差動型RFDA変換器に適用してもよい。
以上のように構成された1ビット差動型RFDA変換器によれば、信号振幅を大きくとれるとともに、雑音に強く、常に電流を流すことができる。従って、コモンモード電圧の雑音はきわめて少なくなり、また、歪みに強いという効果を有する。
第3の実施形態.
図19は本発明の第3の実施形態に係るセグメント型3ビットRFDA変換器14Bの回路構成概念図であり、図20は本発明の第3の実施形態に係るセグメント型3ビットRFDA変換器14Bの構成を示す回路図である。図19において、電圧源V dd から抵抗R11又はR12を介して、さらに各スイッチ51−1乃至S51−N及び電流源I s1 乃至I sN を介して接地されており、抵抗R11又はR12と各スイッチ51−1乃至S51−Nの一端との接続点がアナログ信号の出力端子T30となる。
図19の回路を実際に構成した場合には、複数N個の電流源I s1 乃至I sN を1個の電流源I で置き換え、図20のように構成する。図20において、電圧源V dd は電流源I 及びスイッチング素子であるMOSFETQ50を介して接地される。また、電圧源V dd は抵抗R11を介して、各スイッチング素子であるMOSFETM1,M3,…,M(2N−1)及びMOSFETQ51−1,Q51−2,…,Q51−(N/2)を介して接地される。さらに、電圧源V dd は抵抗R12を介して、各スイッチング素子であるMOSFETM2,M4,…,M(2N)及びMOSFETQ51−1,Q51−2,…,Q51−(N/2)を介して接地される。信号デコーダ及びスイッチドライバ回路40は、入力されるデジタルバイナリデータ信号をサーモメータコードに変換した後、スイッチング素子であるMOSFETM1,M2,M3,…,M(2N)のオン・オフを制御する制御信号を発生してそれらのゲートに印加する。ここで、デジタルバイナリデータ信号B2,B1,B0をサーモメータコードT7−T1に変換するときの変換テーブルを次に示す。
[表1]
――――――――――――――――――――――――――――――――――
B2,B,B T7,T6,T5,T4,T3,T2,T1
――――――――――――――――――――――――――――――――――
0 0 0 0 0 0 0 0 0 0
0 0 1 0 0 0 0 0 0 1
0 1 0 0 0 0 0 0 1 1
0 1 1 0 0 0 0 1 1 1
1 0 0 0 0 0 1 1 1 1
1 0 1 0 0 1 1 1 1 1
1 1 0 0 1 1 1 1 1 1
1 1 1 1 1 1 1 1 1 1
――――――――――――――――――――――――――――――――――
スイッチング素子であるMOSFETM1,M2,M3,…,M(2N)からなる回路は、7個の1ビットのRFDA変換器が並列に接続されていることと等価であり、上記変換後のサーモメータコードなる制御信号に基づいてオン・オフされることにより、オンするスイッチング素子が増大するにつれて電流量が増大してそれに比例した電圧が増大する。このように得られたアナログ出力信号の電圧は図29及び図30に示すようにデジタル入力信号に応答してアナログ出力信号が変化する。そして、当該セグメント型3ビットRFDA変換器14Bは各抵抗R11,R12の一端に接続された出力端子T31,T32からDA変換後のアナログ信号を出力する。
以上のように構成されたセグメント型3ビットRFDA変換器によれば、グリッチ雑音を軽減でき、入出力間の単調性を確保できるという特有の効果を有する。
上述の各実施形態においては、入力されるアナログ信号の最大入力周波数finは実質的に上記サンプリング周波数fsの3/4となるように設定され、DA変換器14,14は、入力されるデジタル入力信号の値に応じて互いに反転したアナログ信号であって、時刻k/(2fs)において振幅が実質的にゼロでありかつ傾きが実質的にゼロであるアナログ信号にDA変換して出力するように構成されることを特徴としている。また、DA変換器14,14から出力されるアナログ信号は、好ましくは、時刻k/(2fs)の近傍において、当該近傍以外の時刻(当該アナログ信号の最大点及び最小点を除く。)に比較して小さい傾きを有して変化する。ここで、DA変換器1,14は、好ましくは、入力されるデジタル入力信号の値に基づいて、所定の交流信号を上記サンプリングクロックに応じてスイッチングしかつ所定のバイアス電圧を印加することによりアナログ信号を発生する。さらに、好ましくは、DA変換器14,14AはマルチビットDA変換器であり、AD変換器1はマルチビットAD変換器であり、これにより、1ビットに比較し変換精度を向上できる。なお、以上の実施形態において、アナログバンドパスフィルタは連続時間アナログバンドパスフィルタ12であるが、本発明はこれに限らず、離散間隔を十分に小さくすれば、離散時間アナログバンドパスフィルタで構成してもよい。
本発明者らは、シミュレーションによる動作の確認をするために、上述の実施形態に係る連続時間バンドパスΔΣAD変調器の有効性を確認するため、MATLAB(登録商標)ツールを用いてシミュレーションを行った。
図21は、第1の実施形態に係る実施例1のバンドパスΔΣAD変調器の構成を示すブロック図である。図21において、実施例1のバンドパスΔΣAD変調器は、図11の装置構成に比較して、連続時間アナログバンドパスフィルタ12を、2つのフィルタ12a,12cと、それらの間に挿入される減算器12bとからなる2次連続時間バンドパスフィルタにより構成したことを特徴としている。ここで、減算器11から出力されるアナログ信号は、伝達関数(bs/(s+ω ))を有するフィルタ12aを介して減算器12bに出力され、減算器12bはフィルタ12aからのアナログ信号から1ビットRFDA変換器14からのアナログ信号を減算し、減算結果のアナログ信号を、伝達関数(bs/(s+ω ))を有するフィルタ12cを介して1ビットAD変換器13に出力する。ここで、ωは入力アナログ信号の搬送波周波数である。
実施例1では、図21の回路構成を有する連続時間バンドパスΔΣAD変調器の有効性を確認するため、MATLAB(登録商標)ツールを用いてシミュレーションを行った。図21の変調器では、内部DA変換器として1ビットRFDA変換器14を組み込み、ループフィルタとして中心周波数(3/4)fsの2次連続時間バンドパスフィルタを用い、最大入力周波数fin≒(3/4)fsのアナログ信号を入力した。ループフィルタ12a,12cの係数は次式のように設定した。なお、入力されるアナログ信号の最大入力周波数finはサンプリング周波数fsの3/4に同一又は実質的に同一であるように設定することが好ましい。
Figure 0004048208
Figure 0004048208
Figure 0004048208
上記の係数の設定は、1ビットRFDA変換器14の出力振幅を1としたときに、フィルタ出力振幅が1近傍(すなわち、1又は実質的に1である)になるように設定した。
図22は図21の内部DA変換器にRFDA変換器を用いたときの連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図であり、図23は図21の内部DA変換器にRFDA変換器を用いたときの連続時間バンドパスΔΣAD変調器のオーバーサンプリングレート(OSR)に対するSNDRの特性を示す図である。図21の変調器の出力パワースペクトラムは図22に示すようになり、量子化雑音が周波数(3/4)fsでノイズシェープされている。信号電力に対する(雑音電力+歪み雑音電力)の比であるSNDRは図23のように、傾き15dB/octとなり、実施例1の回路構成がサブサンプリングを行う2次バンドパスΔΣAD変調器として動作することが確認できた。
次いで、DA変換器におけるクロックジッタがバンドパスΔΣAD変調器の精度に与える影響について、図24及び図25を参照して以下に説明する。図24は、図21の内部DA変換器にRFDA変換器を用いたときのDA変換器のサンプリングクロックのジッタによる連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図であり、図25は、図21の内部DA変換器に25%RTZDA変換器を用いたときのDA変換器のサンプリングクロックのジッタによる連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。
ここでは、内部DA変換器がRFDA変換器14であり、パルス幅25%のRTZDA変換器23(例えば、非特許文献4参照。)のときに(図12)、DA変換器14のクロックに対してガウス分布でクロック周波数fsの±1%の範囲のクロックジッタを与えてシミュレーションを行った。このときの出力パワースペクトラムを図24及び図25に示している。図24及び図25から明らかなように、25%RTZDA変換器23を用いた場合には、ジッタの影響によりノイズフロアが大きく上昇しているが、RFDA変換器14を用いた場合にはほとんど変化が無いことが分かる。
図26は、図21の内部DA変換器にRFDA変換器を用いたときのDA変換器のサンプリングクロックのジッタの有無に対する連続時間バンドパスΔΣAD変調器のオーバーサンプリングレート(OSR)に対するSNDRの変化を示すグラフであり、図27は、図21の内部DA変換器に25%RTZDA変換器を用いたときのDA変換器のサンプリングクロックのジッタの有無に対する連続時間バンドパスΔΣAD変調器のオーバーサンプリングレート(OSR)に対するSNDRの変化を示すグラフである。図26及び図27から明らかなように、25%RTZDA変換器23を用いた場合には、大きくSNRが劣化しているのに対し、RFDA変換器14を用いたときには、劣化が改善されていることが確認できた。
図28は第3の実施形態に係る実施例2のバンドパスΔΣAD変調器の構成を示すブロック図である。また、図29は図28の3ビットRFDA変換器14に入力されるデジタル入力信号の波形を示す波形図であり、図30は図28の3ビットRFDA変換器14から出力されるアナログ信号の波形を示す波形図である。
実施例2では、図21の実施例1に比較して、図28に示すように、連続時間バンドパスΔΣAD変調器の内部DA変換器及びAD変換器としてそれぞれ、マルチビットDA変換器14a及びマルチビットAD変換器13aを用いることで、マルチビット連続時間バンドパスΔΣAD変調器を構成している。ここで、実施例2では、マルチビットとして3ビットの例を例示している。マルチビットの回路構成ではより高精度なAD変換が実現できる。
3ビットRFDA変換器14aの入出力の関係は図29及び図30の通りである。この3ビットRFDA変換器14を内部DA変換器に用い、ループフィルタを、1ビットRFDA変換器を組み込んだ場合と同様に、RFDA変換器14aの最大出力振幅を1としたときにフィルタ後の出力振幅が1に近くなるように設定した係数を有する中心周波数(3/4)fsの2次連続時間バンドパスフィルタとして、最大入力周波数fin≒(3/4)fsを有するアナログ信号を入力してシミュレーションを行った。なお、ループフィルタの係数はそれぞれ次式で表される。
Figure 0004048208
Figure 0004048208
Figure 0004048208
図31は図28の内部DA変換器に1ビットRFDA変換器及び3ビットRFDA変換器を用いたときの連続時間バンドパスΔΣAD変調器の出力スペクトラムを示す図であり、図32は図28の内部DA変換器に1ビットRFDA変換器及び3ビットRFDA変換器を用いたときの連続時間バンドパスΔΣAD変調器のオーバーサンプリングレート(OSR)に対するSNDRの変化を示すグラフである。実施例2において、AD変換器及びDA変換器部にそれぞれ3ビットAD変換器13a及び3ビットRFDA変換器14aを用いると、図3に示すように、1ビットの場合に比べてノイズフロアが下がり、図3に示すように、SNDRがオーバーサンプリングレート(OSR)=2 でおよそ27dBだけ向上する。ただし、マルチビット構成を用いる場合にはDA変換器出力の非線形性によりAD変調器の全体の精度が大きく劣化するので(例えば、非特許文献6参照。)、例えば、DWA(Data Weighted Averaging;データに対する重み付けの平均化)アルゴリズム等を用いたミスマッチ軽減手法が必要となる。ここで、DWAアルゴリズムは、ΔΣAD変調器内部マルチビットDA変換器の非線形性をノイズシェープするため、内部DA変換器の前段にデジタル信号処理回路を設けてダイナミックエレメントマッチングを行うものである(例えば、非特許文献6参照。)。
以上説明したように、時間バンドパスΔΣAD変調器のDA変換器にRFDA変換器を用いることでサブサンプリングを実現し、また連続時間変調器の欠点であるクロックジッタの影響を軽減できることをシミュレーションで確認した。本発明の実施形態に係る連続時間バンドパスΔΣAD変調器によれば、その内部DA変換器にRFDA変換器を用いることで、次の特有の効果を有する。
(i)最大入力周波数は、内部AD変換器やDA変換器の動作可能なクロック周波数の4分の3にすることができる。すなわち、従来の3倍の入力周波数を扱える。
(ii)DA変換器へのサンプリングクロックのジッタのAD変調器全体の精度劣化への影響が極めて少ない。また、連続時間ΔΣ変調器を用いるので、離散時間方式に比べ次の効果を有する。すなわち、低消費電力であり、高いクロック周波数で動作可能であって、前段のアンチエリアジングフィルタを簡単化できる。
以上詳述したように、本発明に係るバンドパスΔΣAD変調器及びそれを用いたデジタル無線受信機によれば、上記入力されるアナログ信号の最大入力周波数finは実質的に上記サンプリング周波数fsの3/4となるように設定され、上記DA変換器は、入力されるデジタル入力信号の値に応じて互いに反転したアナログ信号であって、時刻k/(2fs)において振幅が実質的にゼロでありかつ傾きが実質的にゼロであるアナログ信号にDA変換して出力するように構成されている。それ故、従来技術に比較して、簡単な構成で高精度でAD変換することができ、しかも高周波信号を直接にAD変換することができる。また、従来技術に比較してより高い周波数の入力信号を取り扱うことができ、しかも低消費電力で動作可能である。
(a)従来技術に係るデジタル無線受信機の構成を示すブロック図であり、(b)は本発明の基本構成に係るデジタル無線受信機の構成を示すブロック図である。 本発明の実施形態に係るバンドパスΔΣAD変調器で取り扱う中心周波数を示すスペクトル図である。 従来技術に係る離散時間フィルタの回路構成を示す回路図である。 従来技術に係る連続時間フィルタの回路構成を示す回路図である。 従来技術に係るバンドパスΔΣAD変調器で用いるナイキストサンプリングの使用帯域を示すスペクトル図である。 従来技術に係るバンドパスΔΣAD変調器で用いるサブサンプリングの使用帯域を示すスペクトル図である。 内部DA変換器に図12のNRZDA変換器21を使用してサブサンプリングを行ったときの連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。 内部DA変換器に図12の25%RTZDA変換器23を使用してサブサンプリングを行ったときの連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。 内部DA変換器に図12のRFDA変換器22を使用してサブサンプリングを行ったときの連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。 図7乃至図9の各DA変換器21,22,23からの出力信号の波形例(1ビットDA変換器)を示す波形図である。 本発明の第1の実施形態に係る連続時間バンドパスΔΣAD変調器の構成を示すブロック図である。 (a)はデジタル入力信号が”1”であるときに、デジタル入力信号を各DA変換器21,22,23に入力したときの出力信号波形を示す図であり、(b)はデジタル入力信号が”0”であるときに、デジタル入力信号を各DA変換器21,22,23に入力したときの出力信号波形を示す図である。 図11の1ビットRFDA変換器14の構成を示す回路図である。 図12の各DA変換器21,22,23の各利得周波数特性を示すスペクトル図である。 本発明の第2の実施形態に係る差動型1ビットRFDA変換器14Aの構成を示す回路図である。 図15のマルチプレクサMUX1の動作を示す各信号のタイミングチャートである。 図15の各電圧の信号波形を示す波形図である。 図15のシミュレーション結果を示す各電圧の信号波形を示す波形図である。 本発明の第3の実施形態に係るセグメント型3ビットRFDA変換器14Bの回路構成概念図である。 本発明の第3の実施形態に係るセグメント型3ビットRFDA変換器14Bの構成を示す回路図である。 第1の実施形態に係る実施例1のバンドパスΔΣAD変調器の構成を示すブロック図である。 図21の内部DA変換器にRFDA変換器を用いたときの連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。 図21の内部DA変換器にRFDA変換器を用いたときの連続時間バンドパスΔΣAD変調器のオーバーサンプリングレート(OSR)に対するSNDRの特性を示す図である。 図21の内部DA変換器にRFDA変換器を用いたときのDA変換器のサンプリングクロックのジッタによる連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。 図21の内部DA変換器に25%RTZDA変換器を用いたときのDA変換器のサンプリングクロックのジッタによる連続時間バンドパスΔΣAD変調器の出力パワースペクトラムを示す図である。 図21の内部DA変換器にRFDA変換器を用いたときのDA変換器のサンプリングクロックのジッタの有無に対する連続時間バンドパスΔΣAD変調器のオーバーサンプリングレート(OSR)に対するSNDRの変化を示すグラフである。 図21の内部DA変換器に25%RTZDA変換器を用いたときのDA変換器のサンプリングクロックのジッタの有無に対する連続時間バンドパスΔΣAD変調器のオーバーサンプリングレート(OSR)に対するSNDRの変化を示すグラフである。 第3の実施形態に係る実施例2のバンドパスΔΣAD変調器の構成を示すブロック図である。 図28の3ビットRFDA変換器14に入力されるデジタル入力信号の波形を示す波形図である。 図28の3ビットRFDA変換器14から出力されるアナログ信号の波形を示す波形図である。 図28の内部DA変換器に1ビットRFDA変換器及び3ビットRFDA変換器を用いたときの連続時間バンドパスΔΣAD変調器の出力スペクトラムを示す図である。 図28の内部DA変換器に1ビットRFDA変換器及び3ビットRFDA変換器を用いたときの連続時間バンドパスΔΣAD変調器のオーバーサンプリングレート(OSR)に対するSNDRの変化を示すグラフである。
符号の説明
1…アンテナ、
2a…帯域通過フィルタ、
3…低雑音増幅器、
6…デジタルシグナルプロセッサ(DSP)、
7…バンドパスΔΣAD変調器、
11…減算器、
12…連続時間アナログバンドパスフィルタ、
12a,12c…フィルタ、
12b…減算器、
13…1ビットAD変換
13a…3ビットAD変換
14…1ビットRFDA変換
14a…3ビットRFDA変換
15…サンプリングクロック発生器、
22…RFDA変換器、
30…スイッチドライバ回路、
40…信号デコーダ及びスイッチドライバ回路、
INV1,INV2…インバータ、
,I osc …電流源、
M1乃至M2N,Q1,Q2,Q11,Q12,Q50,Q51−1乃至Q51−(N/2)…MOS電界効果トランジスタ(MOSFET)、
MUX1…マルチプレクサ、
R11,R12…抵抗、
T11,T12,T21,T22…端子。

Claims (6)

  1. アナログバンドパスフィルタと、所定のサンプリング周波数fsを有するサンプリングクロックを用いてAD変換するAD変換器と、上記サンプリング周波数fsを有するサンプリングクロックを用いてDA変換するDA変換器とを備え、
    入力されるアナログ入力信号から上記DA変換器からのアナログ信号を減算し、減算結果のアナログ信号を上記アナログバンドパスフィルタを介して上記AD変換器に出力し、上記AD変換器からのデジタル信号を上記DA変換器に出力するとともに、バンドパスΔΣAD変調処理後のデジタル信号として出力するバンドパスΔΣAD変調器において、
    上記入力されるアナログ信号の最大入力周波数finは実質的に上記サンプリング周波数fsの3/4となるように設定され、
    上記DA変換器は、入力されるデジタル入力信号の値に応じて互いに反転したアナログ信号であって、時刻k/(2fs)(ここで、kは整数である。)において振幅が実質的にゼロでありかつ傾きが実質的にゼロであるアナログ信号にDA変換して出力するように構成されたことを特徴とするバンドパスΔΣAD変調器。
  2. 上記DA変換器から出力されるアナログ信号は、時刻k/(2fs)の近傍において、当該近傍以外の時刻(当該アナログ信号の最大点及び最小点を除く。)に比較して小さい傾きを有して変化することを特徴とする請求項1記載のバンドパスΔΣAD変調器。
  3. 上記DA変換器は、入力されるデジタル入力信号の値に基づいて、所定の交流信号を上記サンプリングクロックに応じてスイッチングしかつ所定のバイアス電圧を印加することによりアナログ信号を発生することを特徴とする請求項1又は2記載のバンドパスΔΣAD変調器。
  4. 上記DA変換器はマルチビットDA変換器であり、上記AD変換器はマルチビットAD変換器であることを特徴とする請求項1乃至3のうちのいずれか1つに記載のバンドパスΔΣAD変調器。
  5. 上記アナログバンドパスフィルタは連続時間アナログバンドパスフィルタであることを特徴とする請求項1乃至3のうちのいずれか1つに記載のバンドパスΔΣAD変調器。
  6. 受信信号を帯域通過フィルタにより帯域通過ろ波した後、バンドパスΔΣAD変調器によりバンドパスΔΣAD変調処理を実行するデジタル無線受信機において、
    上記バンドパスΔΣAD変調器は、請求項1乃至5のうちのいずれか1つに記載のバンドパスΔΣAD変調器であることを特徴とするデジタル無線受信機。
JP2005213039A 2005-07-22 2005-07-22 バンドパスδσad変調器及びデジタル無線受信機 Expired - Fee Related JP4048208B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2005213039A JP4048208B2 (ja) 2005-07-22 2005-07-22 バンドパスδσad変調器及びデジタル無線受信機
US11/408,951 US7242337B2 (en) 2005-07-22 2006-04-24 Band-pass Δ-Σ AD modulator for AD-converting high frequency narrow-band signal with higher precision and lower power consumption

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005213039A JP4048208B2 (ja) 2005-07-22 2005-07-22 バンドパスδσad変調器及びデジタル無線受信機

Publications (2)

Publication Number Publication Date
JP2007036383A JP2007036383A (ja) 2007-02-08
JP4048208B2 true JP4048208B2 (ja) 2008-02-20

Family

ID=37678571

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005213039A Expired - Fee Related JP4048208B2 (ja) 2005-07-22 2005-07-22 バンドパスδσad変調器及びデジタル無線受信機

Country Status (2)

Country Link
US (1) US7242337B2 (ja)
JP (1) JP4048208B2 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010535457A (ja) * 2007-08-02 2010-11-18 マックス リニアー、インコーポレイテッド ケーブル、衛星および放送用チューナ
US7671773B2 (en) * 2007-11-30 2010-03-02 Infineon Technologies Ag Jitter insensitive single bit digital to analog converter
US7973689B2 (en) * 2008-09-16 2011-07-05 Semtech Corporation Bandpass multi-bit sigma-delta analog to digital conversion
US8212699B1 (en) 2008-09-16 2012-07-03 Semtech Corporation System and method for extending the overload range of a sigma delta ADC system by providing over-range quantization levels
US8183885B2 (en) * 2009-04-08 2012-05-22 Broadcom Corporation Circuit for digitally controlling line driver current
US8638251B1 (en) 2012-08-29 2014-01-28 Mcafee, Inc. Delay compensation for sigma delta modulator
CN105122077B (zh) 2013-04-09 2019-09-24 皇家飞利浦有限公司 用于生成数字磁共振信息信号的射频天线设备
US9912348B1 (en) * 2016-12-14 2018-03-06 GM Global Technology Operations LLC Method and apparatus for hybrid delta-sigma and Nyquist data converters
US10439631B1 (en) 2018-12-27 2019-10-08 Texas Instruments Incorporated Radio-frequency digital-to-analog converter system
US11152951B2 (en) 2019-12-17 2021-10-19 Stmicroelectronics International N.V. Quad switched multibit digital to analog converter and continuous time sigma-delta modulator
US11451240B2 (en) 2020-07-21 2022-09-20 Stmicroelectronics International N.V. Double data rate (DDR) quad switched multibit digital to analog converter and continuous time sigma-delta modulator

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3517485A1 (de) * 1985-05-15 1986-11-20 Blaupunkt-Werke Gmbh, 3200 Hildesheim Demodulator fuer frequenzmodulierte signale in digitaler form
JP3400003B2 (ja) * 1993-02-18 2003-04-28 株式会社日立製作所 複素変復調方式
DE19703079A1 (de) * 1997-01-29 1998-07-30 Bosch Gmbh Robert Verfahren zur Aufbereitung von in einer Zwischenfrequenzlage angelieferten Bandpaßsignalen
US20010040930A1 (en) * 1997-12-19 2001-11-15 Duane L. Abbey Multi-band direct sampling receiver
US6714608B1 (en) * 1998-01-27 2004-03-30 Broadcom Corporation Multi-mode variable rate digital satellite receiver
US6232902B1 (en) * 1998-09-22 2001-05-15 Yokogawa Electric Corporation Sigma-delta analog-to-digital converter
JP3475837B2 (ja) 1999-02-18 2003-12-10 横河電機株式会社 Σδad変換器
US6232901B1 (en) * 1999-08-26 2001-05-15 Rockwell Collins, Inc. High performance sigma-delta-sigma low-pass/band-pass modulator based analog-to-digital and digital-to-analog converter
DE60005291T2 (de) * 2000-01-24 2004-07-15 Sony International (Europe) Gmbh Struktur und Methode zur Demodulation
US6373418B1 (en) * 2000-05-25 2002-04-16 Rockwell Collins, Inc. Nyquist response restoring delta-sigma modulator based analog to digital and digital to analog conversion
JP2002100992A (ja) 2000-09-20 2002-04-05 Hitachi Ltd Δς型ad変換器
CA2362104A1 (en) * 2000-10-30 2002-04-30 Simon Fraser University High efficiency power amplifier systems and methods

Also Published As

Publication number Publication date
JP2007036383A (ja) 2007-02-08
US7242337B2 (en) 2007-07-10
US20070018867A1 (en) 2007-01-25

Similar Documents

Publication Publication Date Title
JP4048208B2 (ja) バンドパスδσad変調器及びデジタル無線受信機
US8325074B2 (en) Method and circuit for continuous-time delta-sigma DAC with reduced noise
Breems et al. A cascaded continuous-time/spl Sigma//spl Delta/Modulator with 67-dB dynamic range in 10-MHz bandwidth
Keller et al. A comparative study on excess-loop-delay compensation techniques for continuous-time sigma–delta modulators
KR100923481B1 (ko) 전류 모드 동적 요소 정합 및 동적 요소 정합 결정 로직을 포함하는 멀티비트 양자화 시그마 델타 변조기
US7528754B1 (en) Finite impulse response digital to analog converter
JP3992287B2 (ja) 複素バンドパスフィルタ、複素バンドパスδσad変調器、ad変換回路及びデジタル無線受信機
KR20080095874A (ko) 오프셋을 이용한 시그마-델타 변조
Bolatkale et al. High speed and wide bandwidth delta-sigma ADCs
Kumar et al. Multi-channel analog-to-digital conversion techniques using a continuous-time delta-sigma modulator without reset
Shabra et al. Oversampled pipeline A/D converters with mismatch shaping
Colodro et al. New continuous-time multibit sigma–delta modulators with low sensitivity to clock jitter
JP5113285B2 (ja) オフセットを用いるシグマ−デルタ変調
Javahernia et al. A CT ΔΣ modulator using 4-bit asynchronous SAR quantizer and MPDWA DEM
Yuan Design techniques for time-mode noise-shaping analog-to-digital converters: a state-of-the-art review
KR100766073B1 (ko) 단일 dac 캐패시터를 이용한 멀티 비트 시그마 델타변조기 및 디지털 아날로그 변환기
Gaoding et al. A 4th-order 4-bit continuous-time ΔΣ ADC based on active–passive integrators with a resistance feedback DAC
Pelgrom Time-Discrete Σ Δ Modulation
Pelgrom Time-Continuous Σ Δ Modulation
Colodro et al. Time-interleaved multirate sigma-delta modulators
Kimura et al. Continuous-time delta-sigma modulator using vector filter in feedback path to reduce effect of clock jitter and excess loop delay
Patil Energy-efficient time-based encoders and digital signal processors in continuous time
Yu et al. Continuous-time sigma-delta modulator design for low power communication applications
Colodro et al. New multirate bandpass sigma-delta modulators
Breems et al. High-Speed and High-Performance Continuous-Time ADCs for Automotive Receivers

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20071102

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071113

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071126

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101130

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111130

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111130

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121130

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees