JP4021806B2 - Nonvolatile semiconductor memory device - Google Patents

Nonvolatile semiconductor memory device Download PDF

Info

Publication number
JP4021806B2
JP4021806B2 JP2003163860A JP2003163860A JP4021806B2 JP 4021806 B2 JP4021806 B2 JP 4021806B2 JP 2003163860 A JP2003163860 A JP 2003163860A JP 2003163860 A JP2003163860 A JP 2003163860A JP 4021806 B2 JP4021806 B2 JP 4021806B2
Authority
JP
Japan
Prior art keywords
bit line
memory cell
data
gate
sense amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003163860A
Other languages
Japanese (ja)
Other versions
JP2004005999A (en
Inventor
健 竹内
康司 作井
智晴 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2003163860A priority Critical patent/JP4021806B2/en
Publication of JP2004005999A publication Critical patent/JP2004005999A/en
Application granted granted Critical
Publication of JP4021806B2 publication Critical patent/JP4021806B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Read Only Memory (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、電気的に書き替え可能な不揮発性メモリセルを用いた半導体記憶装置に関する。
【0002】
【従来の技術】
近年、電気的書き替えを可能とし高集積化を達成した不揮発性半導体記憶装置(EEPROM)の1つとして、NANDセル型EEPROMが提案されている。このNANDセル型EEPROMは、電荷蓄積層としての例えば浮遊ゲートと、この浮遊ゲート上の絶縁膜を介して制御ゲートが積層されたnチャネルFETMOS構造の複数のメモリセルを、それらのソース,ドレインを隣接するもの同士で共有する形で直列接続し、これを1単位としてビット線に接続するものである。
【0003】
NANDセルのドレイン側は第1の選択ゲートをゲート電極とする第1の選択MOSトランジスタを介してビット線に接続され、ソース側は第2の選択ゲートをゲート電極とする第2の選択MOSトランジスタを介してソース線に接続される。メモリセルの制御ゲート及び第1,第2の選択ゲートは、行方向に連続的に配設される。通常、制御ゲートにつながるメモリセルの集合を1ページと呼び、1組のドレイン側及びソース側の選択MOSトランジスタによって挟まれたページの集合を1NANDブロック又は単に1ブロックと呼ぶ。メモリセルアレイは通常、n型半導体基板に形成されたp型ウエル内に形成される。
【0004】
NANDセル型EEPROMの動作は、次の通りである。データ書き込みは、ビット線から遠い方のメモリセルから順に行う。選択されたメモリセルの制御ゲートには昇圧された書き込み電圧Vpp(=20V程度)を印加し、他の非選択メモリセルの制御ゲート及び第1の選択ゲートには中間電位(=10V程度)を印加し、ビット線にはデータに応じて0V("0"書き込み)又は中間電位("1"書き込み)を印加する。このとき、ビット線の電位は選択メモリセルに伝達される。データ"0"の時は、選択メモリセルの浮遊ゲートと基板間に高電圧がかかり、基板から浮遊ゲートに電子がトンネル注入されて、しきい値が正方向に移動する。データが"1"の時はしきい値は変化しない。
【0005】
データ消去は、NANDセル内の全てのメモリセルに対してほぼ同時に行われる。即ち、全ての制御ゲート,選択ゲートを0Vとし、p型ウエル及びn型基板に昇圧された昇圧電位VppE (20V程度)を印加する。これにより、全てのメモリセルにおいて浮遊ゲートの電子がウエルに放出され、しきい値が負方向に移動する。
【0006】
データ読み出し動作は、選択されたメモリセルの制御ゲートを0Vとし、それ以外のメモリセルの制御ゲートを電源電圧Vcc(例えば3V)として、選択メモリセルで電流が流れるか否かを検出することにより行われる。NANDセル型EEPROMでは、複数のメモリセルが縦列接続されているため、読み出し時のセル電流が小さい。また、メモリセルの制御ゲート及び第1,第2の選択ゲートは行方向に連続的に配設されているので、1ページ分のデータが同時にビット線に読み出される。
【0007】
(問題点1)
従来のNANDセル型EEPROMのセンスアンプの回路例を図30に示す。このセンスアンプによってビット線電位の検出は以下のように行われる。まず、アドレスが設定され、読み出しモードになると、ビット線プリチャージ制御信号PREBがVccからVssになり、ビット線BLj ,ノードN2 が電源電位Vccに充電される。さらに、ノードN2 をVccに、ノードN1 をVssにしてセンスアンプSAをリセットする。ワード線選択後、セルデータが"0"ならばビット線電位はVccが保たれ、セルデータが"1"ならばビット線電位はVssに向けて放電される。そして、ビット線の電位が決定した後に、ビット線電位はノードN2 に転送される。
【0008】
次に、SENBがVccからVss、SENがVssからVccになり、クロックドインバータINV1 が活性化される。そして、ノードN2 の電位がクロックドインバータINV1 の回路しきい値よりも大きければノードN1 はVssに保たれ、ノードN2 の電位がクロックドインバータINV2 の回路しきい値よりも小さければノードN1 はVccになり、ビット線BLj の電位が検知されることになる。その後、クロックドインバータINV2 が活性化されて検知したデータがラッチされ、カラム選択信号CSLj がVssからVccになるとラッチされたデータがI/O,I/O'に出力される。
【0009】
本方式では、上記のようにフローティング状態のビット線の電位がクロックドインバータの回路しきい値よりも大きいか或いは小さいかによってセルデータを検知するが、フローティング状態のビット線電位は隣接するビット線との間の容量結合により、隣接するビット線の状態によって変化する。例えば、セルに"0"データが書き込まれている場合には読み出し電流を流さず、ビット線BLj の電位はプリチャージ電位Vccを保っているはずである。一方、隣接するビット線BLi に接続されるセルに"1"データが書き込まれていて読み出し電流を流すと、ビット線BLi の電位はVccからVssに下がる。すると、Vccを保っているはずのビット線BLj の電位は、VccからVssに下がる隣接するビット線BLi の電位に引きずられて下がる。
【0010】
従って、このビット線BLj を"0"データであると正しく検知するためには、クロックドインバータINV1 の回路しきい値は、ビット線間の容量結合によるビット線電位の変化を考慮して、低めに設定されなければならない。ビット線BLi を"1"データと読むためには、ビット線BLi の電位をVccからクロックドインバータINV1 の回路しきい値まで引き下げなければならず、NAND型セルの読み出し電流が小さいことを考えると、クロックドインバータINV1 の回路しきい値を低めに設定すると、ビット線の検知に要する時間が長くなる。
【0011】
図30のようなクロックドインバータを用いたセンスアンプでは、ビット線電位を検知するのに長い時間を要するが、これを以下では数値を用いて例示する。隣接するビット線間の容量が、ビット線の総容量の1/2を占めるとすると、Vccを保つはずのビット線BLj は、隣接するビット線BLi に応じてVcc/2に引き下げられる。電源電圧Vccを例えば3Vとすると、BLj は1.5Vに引き下げられることになる。従って、クロックドインバータINV1 の回路しきい値をマージンをとって例えば1.2Vに設定する。NANDセルの読み出し電流が最も小さい場合、つまり選択のセルに"1"が書き込まれ、非選択のセルに"0"が書き込まれている場合のセル電流を1μAとする。また、ビット線の容量を3pFとすると、ビット線BLi の電位を回路しきい値まで放電するには、
3pF×(3−1.2)V/1μA=5.4μs
要することになる。
【0012】
上記問題点を解決する方法として、DRAMで用いられているフォールディッド・ビット線方式を用いて、センスアンプへの入力をビット線対BLj ,/BLj とし、これらを差動的に動作させて高速に読み出すことが考えられる。ビット線BLj につながるセルを読み出す場合を例にとって、ビット線を放電する時間を見積もる。ビット線/BLj の電位を例えば1.5Vに保ち、ビット線BLj の電位を1.7Vにプリチャージすると、ビット線BLj につながるセルの情報が"0"ならばビット線BLj は1.7Vを保ち、"1"ならばビット線が放電して1.3Vになればよい。セル電流を1μA、ビット線容量を3pFとすると、ビット線を放電するのに要する時間は、
3pF×(1.7−1.3)/1μA=1.2μs
になり、従来のシングルエンド方式よりも読み出しが高速化される。
【0013】
フォールディッド・ビット線方式では、ビット線BLj につながるセルを読み出す場合にはビット線/BLj は放電されてはならないが、従来のNANDセル型EEPROMではメモリセルの制御ゲート及び第1,第2の選択ゲートは、行方向に連続的に配設されているので、隣接するビット線BLj 、/BLj に接続するセルが共に"1"が書き込まれていれば、ビット線BLj 、/BLj が同時に放電されてしまう。
【0014】
ビット線BLj につながるセルを読み出す際にビット線/BLj を放電しない方法として、例えばビット線BLj とビット線/BLj のドレイン側の選択ゲート(又はソース側の選択ゲート)を別のタイミングで動作させる方法が考えられる。例えば、ドレイン側の選択ゲートをビット線BLj とビット線/BLj で別のタイミングで動作させるためには、ビット線BLj の選択ゲートを選択する制御信号SGD1 とビット線/BLj を選択する制御信号SGD2 が必要になる。ビット線コンタクトとソース線の間に8個のメモリセルが直列接続されているとすると、従来のセルアレイでは1ブロックにつき行方向に10本(8本の制御ゲートと2本の選択ゲート)の配線が必要であるが、この方式では11本(8本の制御ゲートと3本の選択ゲート)の配線が必要なのでセルアレイの面積が増加し、その結果チップ面積が増加するという問題がある。
【0015】
(問題点2)
上記のようにNANDセル型EEPROMでは、メモリセルを直列に接続しているためにセル電流が小さく、ビット線の放電には数μs要し、ランダムリードには約10μsかかる。データは1ページ分、センスアンプに同時に検知及びラッチされる。ページリードは、このラッチデータを読み出すだけであるから約100nsで読める。例えばページ長が256バイトで、1ページのデータを読み出す場合には、ランダムリード1回とページリード255回で、
10+0.1×255〜35μs
の時間を要する。よって、複数のページにわたるデータを読み出す場合には、ページの切り替え部で10μsのランダムリード動作を必要とする。
【0016】
ページの切り替え時のランダムリード動作をなくして見かけ上ページリードのサイクルで複数ページのデータを読み出す方法として、例えばメモリセルアレイとセンスアンプを2分割してランダムリードとページリードを同時に行う方法がある。2分割したメモリセルアレイの一方でページリード動作をしている間に、他方でランダムリード動作を行うことによって、ページの切り替わり点でランダムリード動作を挟むことなくページリードのタイミングを保ったまま複数のページにわたるデータを読み出すことができる。
【0017】
従来のメモリセルアレイでは、2分割したメモリセルアレイでランダムリードのタイミングをずらして動作させるためには、ワード線に電圧を伝える周辺回路(ロウデコーダなど)を増加させる必要がある。特に、EEPROMでは書き込み時にワード線に20V程度の高電圧を印加するために、ワード線に電圧を伝える周辺回路(ロウデコーダなど)を構成するトランジスタの面積は大きい。従って、従来のメモリセルアレイでこの高速ページ読み出し方法を採用すると、ワード線に電圧を伝える周辺回路(ロウデコーダなど)の増加のためにチップ面積が増加するという問題がある。
【0018】
(問題点3)
集積度が上がり、ビット線間距離が縮まるにつれて、ビット線間容量結合が大きくなる。その結果、読み出し時に"H;High"状態を保つべきビット線の電位が、隣の"L;Low"状態に放電するビット線に引きずられて"H"状態から落ちる。このビット線間容量結合に起因する雑音を低減するために、読み出し時にビット線を1本おきに定電位に保つ方法(ビット線シールド)が提案されている(特開平4−276393号公報)。ビット線シールドでは読み出しは1本おきのビット線に対して行うので、データ書き込みも1本おきのビット線に対して行う。
【0019】
従来のセルアレイを用いたオープンビット線方式やシングルエンド方式では、隣接するビット線は選択ゲート及び制御ゲートを共有しているので、一方のビット線にセルデータを読み出す際に隣接するビット線もセルデータを読み出して、その結果放電してしまう。従って、ビット線間容量結合に起因する雑音を低減するためにビット線を1本おきに基準電位に保つ方法(ビット線シールド)を用いる際に、基準電位は0Vにせざるを得ない。その結果、複数ページにわたって書き込まれたデータを読む場合に、例えば偶数番目のビット線に接続されるメモリセルのデータを読み出した後に奇数番目のビット線に接続されるメモリセルのデータを読み出す際に、最初に読み出した偶数番目のビット線は電荷を全て放電して0Vになり、2番目に読み出す奇数番目のビット線は0Vからプリチャージされる。
【0020】
即ち、偶数番目のビット線のメモリセルを読み出してから、次に奇数番目のビット線のデータを読み出す際のページ切り替わり時、及び奇数番目のビット線のメモリセルを読み出してから、次に偶数番目のビット線のデータを読み出す際のページの切り替わり時に、前に読み出したビット線を全て放電し、次に読み出す全てのビット線を0Vからプリチャージする必要がある。このようにビット線シールドを従来のセルアレイを用いてオープンビット線方式,シングルエンド方式に適用した場合には読み出しに、ページの切り替わりでプリチャージ時間がかかり、消費電力も大きいという問題がある。
【0021】
次に、ビット線シールドを従来のメモリセルアレイを用いてオープンビット線方式やシングルエンド方式に適用した場合、書き込み時に生じる問題点を説明する。上記のようにビット線シールドを適用した場合、書き込みも偶数番目のビット線に接続するメモリセルと、奇数番目のビット線に接続するメモリセルで別々に行われる。従って、例えば偶数番目のビット線に接続するメモリセルに書き込みを行う際には、奇数番目のビット線に接続するメモリセルには書き込みを行わないので、奇数番目のビット線には中間電位(10V程度)を与える。つまり、書き込み時には少なくとも半分のビット線を中間電位に充電しなければならない。
【0022】
書き込み動作はまず書き込みを行ってから次に、書き込みが十分行われたかを調べるベリファイリードを行う。そして、十分に書き込まれたセルには追加書き込みを行わず、書き込み不十分のセルにのみ追加書き込みを行う。従来のメモリセルアレイでは偶数番目のビット線に接続するメモリセルを書き込んだ後にベリファイリードする時に、奇数番目のビット線も中間電位から放電されてしまうので、例えば偶数番目のビット線に接続するメモリセルを書き込む場合には、書き込み−ベリファイリードのサイクル毎に奇数番目のビット線を中間電位に充放電しなければならず、書き込み時間は増加し、消費電力も増加するという問題がある。
【0023】
上記(問題点1)で述べたように、選択MOSトランジスタを制御する選択ゲートを隣接するビット線で変えれば上記(問題点3)は解決するが、その代わりにソースとビット線で挟まれたNAND列につき1個余分に選択MOSトランジスタの面積が必要であり、その結果チップ面積が増加するという問題がある。
【0024】
【発明が解決しようとする課題】
(課題1)
上記のように、従来の不揮発性半導体記憶装置で用いられているシングルエンド型のセンスアンプは読み出し時間が遅いと言う問題がある。また、読み出しが高速な、いわゆるDRAMで用いられているフォールディッド・ビット線方式を不揮発性半導体記憶装置で実現する場合には、従来の不揮発性半導体記憶装置ではセルアレイの面積が増加し、その結果チップ面積が増加するという問題があった。
【0025】
(課題2)
上記のように、従来の不揮発性半導体記憶装置では、複数のページにわたるデータを読み出す際には、ワード線の切り替え時にランダムリードを必要とするため、無駄な時間が入り、読み出し時間がかかるという問題がある。この問題を解決するために、メモリセルアレイ及びセンスアンプを2分割し、ランダムリードとページリードを同時に行う方法が提案されているが、従来の不揮発性半導体記憶装置にこの方法を適用するとチップ面積が増加するという問題がある。
【0026】
(課題3)
従来のオープンビット線方式やシングルエンド方式のメモリセルアレイに対して、ビット線間結合容量に起因する雑音を低減するために、読み出し時にビット線を1本おきに基準電位に保つビット線シールドを適用すると、書き込み,読み出しを1本おきのビット線に対して行うので、書き込み−ベリファイリードのサイクル毎に非選択ビット線を中間電位(10V程度)に充放電する必要がある。また、複数ページにわたるデータを読み出す際に、ページ切り替わり時にシールドするビット線の放電と、次に選択するビット線のプリチャージを必要とする。このため、書き込み及び読み出し時に消費電力が大きく、プリチャージ時間分だけ書き込み,読み出しが遅いという問題がある。
【0027】
本発明は、上記事情を考慮してなされたもので、その目的とするところは、チップ面積を増加させることなく、高速なランダムリードを可能とするメモリセルアレイ及びセンスアンプ回路を持つ不揮発性半導体記憶装置を提供することにある。
【0028】
また、本発明の他の目的は、チップ面積を増加させることなく、ワード線の切り替え時に発生する無駄時間を無くして高速にページリード動作を行い得る不揮発性半導体装置を提供することにある。
【0029】
また、本発明のさらに他の目的は、従来のセルアレイを用いてオープンビット線方式、シングルエンド方式にビット線シールドを適用した場合に生じる問題点、即ち複数のページにわたるデータを読み出し,書き込みを行う場合の消費電力の増加,読み出し,書き込み時間の増加を防止し得る半導体記憶装置を提供することにある。
【0030】
【課題を解決するための手段】
上記課題を解決するために本発明は、次のような構成を採用している。
【0031】
本発明の一局面では、複数個の不揮発性メモリセルが直列接続され一端がビット線に他端がソース線に接続されるNANDセルユニットと、複数の前記NANDセルユニットで構成されるメモリセルアレイと、前記ビット線を予め充電し前記NANDセルユニットが前記ビット線から前記ソース線に電流を流すか否かで前記NANDセルユニットに記憶されているデータを読み出す読み出し回路と、各々のビット線に接続され前記NANDセルユニットから読み出したデータを一時記憶する複数のラッチ回路と、前記ラッチ回路のデータを外部へ出力するデータ出力回路とを備え、前記データ出力回路から前記ラッチ回路のデータを外部へ出力するとともに前記NANDセルユニットからデータの読み出しを行うことを特徴とする。本不揮発性半導体記憶装置において、下記の実施態様が好ましい。
(1) 前記ラッチ回路はビット線の電位をセンスする機能を更に備えること。
【0032】
(2) 前記ビット線と前記ラッチ回路の接続を制御するMOSトランジスタが前記ビット線と前記ラッチ回路の間に設けられること。
【0033】
(3) 前記複数のラッチ回路のデータは複数回に分けられて前記データ出力回路から外部へ出力されること。
【0034】
また、本発明の一局面では、不揮発性半導体記憶装置において、1個又は複数個の不揮発性メモリセルから構成される不揮発性メモリ部と、この不揮発性メモリ部を第1の共通信号線と導通させる第1の選択MOSトランジスタと、不揮発性メモリ部と第2の共通信号線を導通させ、且つ第1の選択MOSトランジスタとはしきい値が異なる第2の選択MOSトランジスタと、から構成されるメモリセルユニットがマトリクス状に配置されたメモリセルアレイを有することを特徴とする。
【0035】
また、本発明一局面では、不揮発性半導体記憶装置において、1個又は複数個の不揮発性メモリセルから構成される不揮発性メモリ部と、この不揮発性メモリ部をビット線と導通させる第1の選択MOSトランジスタと、不揮発性メモリ部とソース線を導通させ、かつ第1の選択MOSトランジスタとはしきい値が異なる第2の選択MOSトランジスタと、から構成されるメモリセルユニットがマトリクス状に配置されたメモリセルアレイを有することを特徴とする。
【0036】
また、本発明一局面では、複数個の不揮発性メモリセルから構成される不揮発性メモリ部と、この不揮発性メモリ部をビット線と導通させる第1の選択MOSトランジスタと、不揮発性メモリ部とソース線を導通させる第2の選択MOSトランジスタと、から構成されるメモリセルユニットがマトリクス状に配置されたメモリセルアレイを有する不揮発性半導体記憶装置において、第1の選択MOSトランジスタが第1のしきい値Vth1 を持ち、第2の選択MOSトランジスタが第2のしきい値Vth2 を持つ第1のメモリセルユニットと、第1の選択MOSトランジスタが第3のしきい値Vth3 を持ち、第2の選択MOSトランジスタが第4のしきい値Vth4 を持つ第2のメモリセルユニットとが、第1の選択MOSトランジスタのゲート電極及び第2の選択MOSトランジスタのゲート電極をそれぞれ第1及び第2の選択ゲートとして共有してサブアレイを構成し、第1及び第3のしきい値Vth1 ,Vth3 の大小関係と第2及び第4のしきい値Vth2 ,Vth4 の大小関係とは逆の関係になっていることを特徴とする。
【0037】
また、本発明一局面では、複数個の不揮発性メモリセルから構成される不揮発性メモリ部と、この不揮発性メモリ部をビット線と導通させる第1の選択MOSトランジスタと、前記不揮発性メモリ部とソース線を導通させる第2の選択MOSトランジスタと、から構成されるメモリセルユニットがマトリクス状に配置されたメモリセルアレイを有する不揮発性半導体記憶装置において、第1の選択MOSトランジスタが第1のしきい値Vth1 を持ち、第2の選択MOSトランジスタが第2のしきい値Vth2 を持つ第1のメモリセルユニットと、第1の選択MOSトランジスタが第3のしきい値Vth3 を持ち、第2の選択MOSトランジスタが第4のしきい値Vth4 を持つ第2のメモリセルユニットとが、第1の選択MOSトランジスタのゲート電極及び第2の選択MOSトランジスタのゲート電極をそれぞれ第1及び第2の選択ゲートとして共有してサブアレイを構成し、
第1及び第3のしきい値Vth1 ,Vth3 の大小関係と第2及び第4のしきい値Vth2 ,Vth4 の大小関係とは逆の関係になっており、かつ第2のしきい値と第3のしきい値が異なることを特徴とする。
【0038】
また、本発明一局面では、複数個の不揮発性メモリセルから構成される不揮発性メモリ部と、この不揮発性メモリ部をビット線と導通させる第1の選択MOSトランジスタと、不揮発性メモリ部とソース線を導通させる第2の選択MOSトランジスタと、から構成されるメモリセルユニットがマトリクス状に配置されたメモリセルアレイを有する不揮発性半導体記憶装置において、第1の選択MOSトランジスタが第1のしきい値Vth1 を持ち、第2の選択MOSトランジスタが第2のしきい値Vth2 を持つ第1のメモリセルユニットと、第1の選択MOSトランジスタが第3のしきい値Vth3 を持ち、第2の選択MOSトランジスタが第4のしきい値Vth4 を持つ第2のメモリセルユニットとが、第1の選択MOSトランジスタのゲート電極及び第2の選択MOSトランジスタのゲート電極をそれぞれ第1及び第2の選択ゲートとして共有してサブアレイを構成し、第1及び第3のしきい値Vth1 ,Vth3 の大小関係と第2及び第4のしきい値Vth2 ,Vth4 の大小関係とは逆の関係になっており、サブアレイ中の第1及び第2のメモリセルユニットで、一方のメモリセルユニット中の不揮発性メモリ部に記憶されているデータをランダムリードする間に、他方のメモリセルユニット中の不揮発性メモリ部に記憶されているデータをページリードするタイミング手段を有することを特徴とする。
【0039】
ここで、本発明の望ましい実施態様としては、次のものがあげられる。
【0040】
(1) 第1のしきい値と第4のしきい値が等しく、かつ第2のしきい値と第3のしきい値が等しいこと。
【0041】
(2) 第1のメモリセルユニットと第2のメモリセルユニットが、交互に配設されてサブアレイを構成すること。
【0042】
(3) 第1のメモリセルユニットの不揮発性メモリ部を読み出す時には、第1のメモリセルユニットの第1及び第2の選択MOSトランジスタの双方を導通状態とし、第2のメモリセルユニットの第1及び第2の選択MOSトランジスタの一方を非導通状態とし、第2のメモリセルユニットの不揮発性メモリ部を読み出す時には、第1のメモリセルユニットの第1及び第2の選択MOSトランジスタの一方を非導通状態とし、第2のメモリセルユニットの第1及び第2の選択MOSトランジスタの双方を導通状態とするように、選択されたサブアレイ内の第1及び第2の選択MOSトランジスタに読み出し選択ゲート電圧を印加する手段を備えたこと。
【0043】
(4) (3) において、サブアレイ中の第1のメモリセルユニットと第2のメモリセルユニットのうち、一方のメモリセルユニット中の不揮発性メモリ部に記憶されているデータをビット線に読み出す際に、他方のメモリセルユニットが接続するビット線を非選択読み出しビット線電位に保つこと。
【0044】
(5) (4) において、非選択読み出しビット線電位を参照電位として、読み出し時の第1のメモリセルユニットが接続される第1のビット線電位と、第2のメモリセルユニットが接続される第2のビット線電位と、の電位差を差動的に検出するビット線電圧検出手段を備えること。
【0045】
(6) 不揮発性メモリ部は、電気的書き替え可能な複数の不揮発性メモリセルで構成されていること。
【0046】
(7) 不揮発性メモリセルは、半導体層上に電荷蓄積層と制御ゲートを積層して形成され、複数の不揮発性メモリセルが隣接するもの同士でソース,ドレインを共有する形で直列接続されて不揮発性メモリ部を構成すること。
【0047】
(8) 不揮発性メモリセルは、半導体層上に電荷蓄積層と制御ゲートを積層して形成され、1個又は複数の不揮発性メモリセルが全てソース,ドレインを共有する形で並列接続されて不揮発性メモリ部を構成すること。
【0048】
(9) 不揮発性メモリセルのチャネルの不純物濃度を制御することにより、第1,第2,第3,第4のしきい値を選択すること。
【0049】
(10)第1及び第2の選択MOSトランジスタは、半導体層上に電荷蓄積層と選択ゲートが積層されて構成されていること。
【0050】
(11)第1の選択MOSトランジスタと第2の選択MOSトランジスタで、各々のゲート長が異なること。
【0051】
(12)サブアレイ中の第1のメモリセルユニットと第2のメモリセルユニットのうち、一方のメモリセルユニット中の前記不揮発性メモリ部に書き込み及び書き込みが十分であるか調べるベリファイ動作を行う際に、或いは書き込み,書き込みベリファイ,再書き込み,書き込みベリファイ動作を通じて、他方のメモリセルユニットが接続するビット線を定電位に保つこと。
【0052】
(13)メモリセルアレイが第1のサブメモリセルアレイと第2のサブメモリセルアレイで構成され、これら各サブメモリセルアレイはそれぞれ第1及び第2のメモリセルユニットからなり、第1のサブメモリセルアレイの第1の選択MOSトランジスタのゲートに印加する電圧を第2のサブメモリセルアレイの第2のMOSトランジスタのゲートに印加し、かつ第1のサブメモリセルアレイの第2のMOSトランジスタのゲートに印加する電圧を第2のサブメモリセルアレイの第1のMOSトランジスタのゲートに印加すること。
【0053】
また、本発明一局面では、複数個の不揮発性メモリセルから構成される不揮発性メモリ部と、この不揮発性メモリ部を第1の共通信号線と導通させる第1の選択MOSトランジスタと、前記不揮発性メモリ部と第2の共通信号線を導通させる第2の選択MOSトランジスタと、から構成されるメモリセルユニットがマトリクス状に配置されたメモリセルアレイを有する不揮発性半導体記憶装置において、メモリセルアレイ中の1本又は複数本のビット線に接続するメモリセルに対し読み出し又は書き込みを行う間に、メモリセルアレイ中の残りのビット線のうちの、複数本のビット線から構成されるビット線群内で、ビット線間を接続・遮断する手段を有することを特徴とする。
【0054】
ここで、本発明の望ましい実施態様としては、次のものがあげられる。
【0055】
(1) ビット線間を接続・遮断する手段が、ビット線間に設けたMOSトランジスタであること。
【0056】
(2) ビット線群が、同じセンスアンプ回路に接続するビット線対で構成されること。
【0057】
(3) 複数本のビット線が同一のセンスアンプ回路に接続され、センスアンプ回路が、該回路に接続されるビット線の間に配設されるオープンビット線方式のメモリセルアレイを構成すること。
【0058】
(4) オープンビット線方式のメモリセルアレイで、第1のビット線対と第2のビット線対がセンスアンプを共有する共有センスアンプ方式をなし、第1のビット線対に接続するメモリセルを読み出し又は書き込みを行う際に、第2のビット線対を構成するビット線間を接続する手段を有すること。
【0059】
(5) メモリセルアレイは、1個又は複数個の不揮発性メモリセルから構成される不揮発性メモリ部と、この不揮発性メモリ部を第1の共通信号線と導通させる第1の選択MOSトランジスタと、不揮発性メモリ部と第2の共通信号線を導通させ、かつ第1の選択MOSトランジスタとしきい値が異なる第2の選択MOSトランジスタと、から構成されるメモリセルユニットがマトリクス状に配置されたものである。
【0060】
(6) 第1の選択MOSトランジスタが第1のしきい値Vth1 を持ち、第2の選択MOSトランジスタが第2のしきい値Vth2 を持つ第1のメモリセルユニットと、第1の選択MOSトランジスタが第3のしきい値Vth3 を持ち、第2の選択MOSトランジスタが第4のしきい値Vth4 を持つ第2のメモリセルユニットとが、第1の選択MOSトランジスタのゲート電極及び第2の選択MOSトランジスタのゲート電極をそれぞれ第1及び第2の選択ゲートとして共有してサブアレイを構成し、第1及び第3のしきい値Vth1 ,Vth3 の大小関係と第2及び第4のしきい値Vth2 ,Vth4 の大小関係とは逆の関係になっていること。
【0061】
(7) 第1のしきい値と第4のしきい値が等しく、かつ第2のしきい値と第3のしきい値が等しいこと。
【0062】
(8) 第1のメモリセルユニットと第2のメモリセルユニットが、交互に配設されてサブアレイを構成すること。
【0063】
(9) (4) において、サブアレイ中で、第1のメモリセルユニットは第1のビット線対に接続され、第2のメモリセルユニットは第2のビット線対に接続されること。
【0064】
【作用】
本発明では、1本の選択ゲートを共有する選択MOSトランジスタの中で、導通状態と非導通状態のものを生じさせることができ、またそのような選択ゲートを2本用意することにより、同一選択ゲートを有するメモリセル内で選択状態のメモリセルと、非選択状態のメモリセルを容易に実現できる。具体的には、ソース側の選択ゲートとドレイン側の選択ゲートのしきい値を変え、また隣接するメモリセルで選択ゲートのしきい値を変えることにより、例えば偶数番目のビット線に接続するメモリセルをビット線に読み出す際に、奇数番目のビット線に接続するメモリセルを非選択にすることができる。その結果、チップ面積を増加させることなくフォールディッド・ビット線方式を実現でき、高速なランダムリードが可能になる。
【0065】
また本発明によれば、第1のメモリセルユニットと第2のメモリセルユニットの一方をランダムリードしている間に他方をページリードすることにより、チップ面積を増加させることなくワード線の切り替え時に発生する無駄時間を無くして、高速にページリード動作を行うことが可能になる。さらに本発明によると、ビット線シールド等に伴うプリチャージを省略することができることから、従来のセルアレイを用いてオープンビット線方式、シングルエンド方式にビット線シールドを適用した場合に生じる問題点、即ち複数のページにわたるデータを読み出し、書き込む場合の消費電力の増加、読み出し,書き込み時間の増加を減少させることができる。
【0066】
【発明の実施の形態】
以下、本発明の実施例を図面を参照して説明する。
【0067】
(実施例1)
以下、(課題1)を解決する実施例を説明する。
【0068】
図1は、本発明の第1の実施例に係わるNANDセル型EEPROMの全体構成を示すブロック図である。図中の1はメモリセルアレイ、2はデータ書き込み,読み出しを行うためのラッチ手段としてのセンスアンプ兼ラッチ回路、3はワード線選択を行うロウデコーダ、4はビット線選択を行うカラムデコーダ、5はアドレスバッファ、6はI/Oセンスアンプ、7はデータ入出力バッファ、8は基板電位制御回路である。
【0069】
図2は、メモリセルアレイの構成を示す図であり、BL,/BLはビット線、WLはワード線、STDはNANDセルのドレイン側につながる第1の選択MOSトランジスタ、STSはNANDセルのソース側につながる第2の選択MOSトランジスタ、SGDは選択MOSトランジスタSTDを駆動するための選択ゲート、SGSは選択MOSトランジスタSTSを駆動するための選択ゲート、SAはセンスアンプ、TGはセンスアンプSAとビット線BLをつなぐためのゲートを駆動する制御信号を示している。
【0070】
センスアンプSAは、図2のように隣接するビット線対BLj ,/BLj を入力としている。これはDRAMで用いられているフォールディッド・ビット線方式である。フォールディッド・ビット線方式を実現するためには、ビット線対の一方のビット線が放電する際に、他方のビット線が放電しないようにしなければならない。これを同じ選択ゲートを共有する選択MOSトランジスタ(例えば図2のSTS00とSTS10、STD00とSTD10)のしきい値に差を設け、さらにドレイン側の選択ゲートとソース側の選択ゲートに異なる電圧を印加することによって実現する。
【0071】
図2では、高いしきい値Vt1(例えば2V)を持つ選択MOSトランジスタをE-type 、低いしきい値Vt2(例えば0.5V)(Vt1>Vt2)を持つ選択MOSトランジスタをI-type と記している。2種類の選択MOSトランジスタのゲート(選択ゲート)に印加する電圧は、I-type トランジスタもE-type トランジスタも両方オンする電圧Vsgh (例えば3V)(Vsgh >Vt1、Vt2)と、I-type トランジスタはオンするがE-type トランジスタはオフする電圧Vsgl (例えば1.5V)(Vt1>Vsgl >Vt2)である。
【0072】
ここで、メモリセルは半導体基板上に浮遊ゲート(電荷蓄積層)と制御ゲートを積層した電気的書き替え可能な不揮発性メモリセルであり、このメモリセルを複数個直列接続してNANDセル(不揮発性メモリ部)が構成されている。そして、NANDセルにI-type のSTSとE-type のSTDが接続されて第1のメモリセルユニットが構成され、NANDセルにE-type のSTSとI-type のSTDが接続されて第2のメモリセルユニットが構成され、第1及び第2のメモリセルユニットが交互に配置されている。そして、ワード線を共有する複数の第1及び第2のメモリセルユニットからサブアレイが構成されている。
【0073】
図2を用いて、選択ゲートの電圧の印加方法を具体的に説明する。例えば、メモリセルMC000 のデータを読み出す場合には、ワード線WL00,WL08〜WL15は0V、ワード線WL01〜WL07はVcc(例えば3V)にする。そして、ソース側の選択ゲートSGS0 はVsgh 、ドレイン側の選択ゲートSGD0 はVsgl にする。SGS1 ,SGD1 は0Vにする。この場合、ソース側の選択MOSトランジスタSTS00、STS10は共にオンする。一方、ビット線BL0 のドレイン側の選択MOSトランジスタSTD00はオンするが、ビット線/BL0 のドレイン側の選択MOSトランジスタSTD10はオフするので、メモリセルMC000 のデータが"1"ならばビット線BL0 は放電するが、メモリセルMC100 のデータにかかわらずビット線/BL0 は放電しない。
【0074】
一方、メモリセルMC100 のデータを読み出す場合も、メモリセルMC000 を読み出すときと同様に、ワード線WL00,WL08〜WL15は0V、ワード線WL01〜WL07はVccにする。ソース側の選択ゲートSGS0 はVsgl 、ドレイン側の選択ゲートSGD0 はVsgh にする。SGS1 ,SGD1 は0Vにする。この場合、ドレイン側の選択MOSトランジスタSTD00,STD10は共にオンする。ソース側の選択MOSトランジスタSTS10はオンするのでビット線/BL0 はメモリセルMC100 のデータが"1"ならば放電するが、選択MOSトランジスタSTS00はオフするのでビット線BL0 は放電しない。
【0075】
本発明は、ビット線対BLj ,/BLj につながる選択MOSトランジスタで、同じ選択ゲートSGS,SGDによって制御される選択MOSトランジスタ(例えば図2のSTD00とSTD10、STS00とSTS10、STD01とSTD11、STS01とSTS11)のしきい値に差を付ければよく、しきい値の設定の仕方は任意性を有する。例えば図3のように、ビット線BLj の選択MOSトランジスタSTD00をE-type 、STS00をI-type 、ビット線/BLj の選択MOSトランジスタSTD10をI-type 、STS10をE-type としてもよい。
【0076】
また、図2ではビット線BLj につながるセルのドレイン側の選択MOSトランジスタは全てI-type で、ソース側の選択MOSトランジスタはE-type だが、例えば図4のように、ビット線コンタクトを共有する2つのNANDブロックで、ドレイン側の選択MOSトランジスタの一方をI-type 、他方をE-type としてもよい。また、図2〜図4では交互に配設されているビット線BLj が同時に選択されて読み出されるが、例えば図5のように選択MOSトランジスタのしきい値を設定して、ビット線BL0 が選択される時にはビット線/BL1 が選択されるようにしてもよい。
【0077】
本発明では、この(実施例1)だけでなく後述する(実施例5)までの全ての実施例において、1本の選択ゲートを共有する選択MOSトランジスタの中で、導通状態のものと、非導通状態のものが生じさせることができ、またそのような選択ゲートを2本用意することにより、同一選択ゲートを有するメモリセル内で選択状態のメモリセルと、非選択状態のメモリセルを容易に実現できることを利用している。
【0078】
従って、選択MOSトランジスタのしきい値や選択ゲートに印加する電圧は任意性を有する。ドレイン側の選択MOSトランジスタがVtd1 ,Vtd2 (Vtd1 >Vtd2 )の2種類のしきい値を持ち、ドレイン側の選択ゲートに印加する電圧がVsghd(Vsghd>Vtd1 )、Vsgld(Vtd1 >Vsgld>Vtd2 )の2種類であり、ソース側の選択MOSトランジスタはVts1 ,Vts2 (Vts1 >Vts2 )の2種類のしきい値を持ち、ソース側の選択ゲートに印加する電圧はVsghs(Vsghs>Vts1 ),Vsgls(Vts1 >Vsgls>Vts2 )の2種類であればよく、上記実施例のようにVtd1 =Vts1 ,Vtd2 =Vts2 ,Vsghd=Vsghs,Vsgld=Vsglsでなくてもよい。
【0079】
例えば、ドレイン側の選択MOSトランジスタのしきい値を2Vと0.5Vの2種類とし、ソース側の選択MOSトランジスタのしきい値を2.5Vと1Vの2種類として、ドレイン側の選択ゲートに印加する電圧をVsgh =3V,Vsgl =1.5V、ソース側の選択ゲートに印加する電圧をVsgh =3V,Vsgl =1.2Vとしてもよい。
【0080】
Vsgh をVccよりも大きくすれば、選択MOSトランジスタのコンダクタンスの増加(つまり抵抗の減少)につながり、読み出しの際にNANDセル列を流れるセル電流が増加するので、ビット線放電時間が短くなりその結果、読み出し,書き込みのベリファイ読み出しが高速化される。Vsgh は例えばチップ内の昇圧回路でVccから昇圧すればよい。
【0081】
1本の選択ゲートを共有する選択MOSトランジスタを全て導通状態にする、選択ゲートの電圧Vsgh は電源電圧Vcc以下が望ましい。Vsgh がVccよりも大きい場合には、チップ内で昇圧回路が必要になるのでチップ面積の増加につながる。
【0082】
また、選択MOSトランジスタの小さい方のしきい値Vt2は、負のしきい値(例えば−1V)であってもよい。書き込み時に、書き込むセルがつながっているビット線には0Vを印加し、書き込まないセルがつながっているビット線には中間電位(10V程度)を印加するが、この2つのビット線間にソース線を通じて電流が流れないようにソース側の選択ゲートはオフにしなければならない。従って、Vt2を−1V程度の負のしきい値に設定した場合、書き込み時にソース側の選択ゲートには負のしきい値の選択ゲートがオフする負電圧(例えば−1.5V)を印加すればよい。
【0083】
選択ゲートのしきい値のうち大きい方の値Vt1は、電源電圧Vcc以上の電圧(例えば3.5V)に設定してもよい。この場合、読み出しやベリファイ読み出し時にVt1のしきい値を持つ選択MOSトランジスタをオンするためには、例えばチップ内部の昇圧回路を用いて選択ゲートに例えば4Vを印加すればよい。
【0084】
ここで、図8のタイミング図を用いて、図6のビット線BLj に接続されているメモリセルMC000 を読み出す場合の動作を説明する。センスアンプは制御信号SAN,SAPで制御されるCMOSフリップフロップで形成されている。
【0085】
まず、制御信号TGがVcc(例えば3V)からVssになって、CMOSフリップフロップFFとビット線BLj ,/BLj が切り離される。次いで、プリチャージ信号φpA,φpBがVssからVccになり(時刻t0 )、ビット線BLj がVA (例えば1.7V)に、ビット線/BLj がVB (例えば1.5V)にプリチャージされる(時刻t1 )。プリチャージが終わるとφpA,φpBがVssとなり、ビット線BLj ,/BLj はフローティング状態になる。この後、ロウデコーダ3から制御ゲート(ワード線)、選択ゲートに所望の電圧が印加される(時刻t2 )。
【0086】
図6のメモリセルMC000 を読み出す場合には、WL00は0V、WL01〜WL07は3V、SGD0 は3V(Vsgh )、SGS0 は1.5V(Vsgl )となる。メモリセルMC000 に書き込まれたデータが"0"の場合はメモリセルMC000 のしきい値が正なのでセル電流は流れず、ビット線BLj の電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BLj の電位は下がり、1.5V以下になる。また、選択ゲートSGS0 が1.5Vなので、選択トランジスタSTS10はオフになり、メモリセルMC100 に書き込まれているデータに拘らずビット線/BLj は放電せず、プリチャージ電位1.5Vに保たれる。
【0087】
その後、時刻t3 にSAPが3V、SANが0Vとなり、CMOSフリップフロップFFが不活性化され、時刻t4 にφE が3VになることによりCMOSフリップフロップFFがイコライズされて、ノードN1,N2がVcc/2(例えば1.5V)になる。時刻t5 にTGが3Vになり、ビット線とセンスアンプが接続された後(時刻t6 )、SANが0Vから3Vになりビット線BLj ,/BLj の電位差が増幅される。その後、時刻t7 にSAPが3Vから0Vになりデータがラッチされる。
【0088】
つまり、メモリセルMC000 に"0"が書き込まれていれば、ノードN1が3V,ノードN2が0Vとなる。MC000 に"1"が書き込まれていれば、ノードN1が0V、ノードN2が3Vになる。その後、カラム選択信号CSLjが0Vから3Vとなると、CMOSフリップフロップにラッチされていたデータがI/O,I/O'に出力される(時刻t8 )。
【0089】
次に、図6のビット線/BLj に接続されるメモリセルMC100 を読み出す場合のタイミング図を図10に示した。この場合、ビット線BLj に1.5V、ビット線/BLj に1.7Vプリチャージする(時刻t1 )。セルデータのビット線への読み出し時にロウデコーダ3から制御ゲート(ワード線)に印加される電圧はメモリセルMC000 を読み出す場合と同様だが、選択ゲートに印加される電圧はSGD0 は1.5V、SGS0 は3Vである(時刻t2 )。
【0090】
メモリセルMC100 に書き込まれたデータが"0"の場合は、メモリセルMC100 のしきい値が正なのでセル電流は流れず、ビット線/BLj の電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線/BLj の電位は下がり、1.5V以下になる。また、選択ゲートSGD0 が1.5Vなので、選択MOSトランジスタSTD00はオフになり、メモリセルMC000 に書き込まれているデータに拘らずビット線BLj は放電せず、プリチャージ電位1.5Vに保たれる。その後、メモリセルMC000 を読み出しする場合と同様にビット線/BLj に読み出されたデータがセンスアンプでセンス及びラッチされ、そしてI/O,I/O'に出力される。
【0091】
読み出し動作のタイミングは任意性を有する。例えば、時刻t5 に図9のようにビット線とセンスアンプを接続するトランスファゲートをオンにしてビット線BLj ,/BLj の電位をノードN1,N2に転送した後、トランスファゲートをオフにしてもよい。従って、ビット線対がセンスアンプから切り離されることによりセンスアンプの負荷容量が減ったため、センス及びデータラッチ時にノードN1、N2の電位は急速に決定されることになる。
【0092】
図8〜図10のタイミング図では、センスアンプのセンス動作時にまずSANを0Vから3VにしてCMOSフリップフロップFFのNチャネルトランジスタをオンにしてから後に、SAPを3Vから0VにしてCMOSフリップフロップFFのPチャネルトランジスタをオンにしているが、SANを0Vから3Vにするのとほぼ同時にSAPを3Vから0Vにしてもよい。
【0093】
ビット線BLj に接続するセルのデータをセンスアンプでセンス及びラッチした時には、ビット線BLj ,/BLj の電位は一方が0V、他方がVcc(例えば3V)になっている。ビット線BLj のセルデータをセンスアンプからI/O,I/O'に出力後、φE を3Vにすれば、ビット線BLj ,/BLj 間がつながり(イコライズ)、プリチャージすることなくビット線BLj ,/BLj が1.5Vになる。その後、例えばビット線/BLjを読み出す場合にはφPBを3V、VB を1.7Vにすることにより、ビット線/BLj を1.7Vにプリチャージすればよい。このようにビット線BLj をセンス後、ビット線BLj ,/BLj 間をつなぐことによって、次の読み出しのプリチャージ時間を短時間にし、さらにプリチャージに要する消費電力を低減できる。
【0094】
また、図7のようにセンスアンプに書き込み後にベリファイを行う回路を付加してもよい。
【0095】
ビット線対に異なった電位をプリチャージする方法は、図6に示したように周辺回路から電位VA ,VB を転送する方法の他に、例えば図11のようにダミーセルを設けてもよい。この場合、ビット線BLj ,/BLj を同電位VPRにプリチャージする。ダミーセルで流れる電流はセルの最悪の読み出し電流よりも小さくしておく。これには、直列接続するダミーNAND型セルをデプレッション型トランジスタにし、チャネル長Lを大きく、チャネル幅Wを小さくしておくなど方法などがある。
【0096】
ダミー選択MOSトランジスタのしきい値を図11のように設定すれば、ビット線BLj に接続するメモリーセルのデータをビット線BLj に読み出す場合には、ビット線/BLj はダミーセルを通じて放電され、ビット線/BLj に接続するメモリーセルのデータを読み出す場合には、ビット線BLj がダミーセルを通じて放電される。
【0097】
メモリセルMC000 を読み出す場合を例にとって本実施例の動作を説明する。まず、プリチャージ制御信号PREが3Vになり、ビット線BLj 、/BLj がプリチャージ電位VPR(例えば1.7V)にプリチャージされる。その後、メモリセルの制御ゲート線,選択ゲートが選択され、ダミーワード線DWLには0V、ダミー選択ゲートDSGS,DSGDには選択MOSトランジスタの選択ゲートSGS,SGDに印加する電圧とほぼ同じ電圧が印加される。
【0098】
メモリセルMC000 に"0"が書き込まれていれば、ビット線BLj は放電せずプリチャージ電位1.7Vを保つ。MC000 に"1"が書き込まれていれば、ビット線BLj は例えば1.3Vまで放電する。"1"が書き込まれたビット線BLj が1.3Vまで放電した時に、ビット線/BLj はダミーセルを通じて1.5Vまで放電するようすればよい。その後、ビット線対の電位をセンスアンプで差動増幅する動作は図6の実施例と同様である。
【0099】
ビット線対に異なった電位をプリチャージする方法としては、ダミーセルを図12のように1トランジスタ,1キャパシタで構成してもよい。まず、ビット線プリチャージ制御信号PREが3Vになり、ビット線BLj ,/BLj を同電位VPRにプリチャージする。制御信号PREが0Vになりビット線がフローティング状態になった後、メモリセルMC000 のデータをビット線BLj に読み出す場合には、φPBが3Vになり、キャパシタC1 が充電される。キャパシタC1 に充電された電荷分だけビット線/BLj がプリチャージ電位VPRから下がる。これをビット線対を差動増幅する際のレファレンス電位とすればよい。
【0100】
メモリセルMC100 のデータをビット線/BLj に読み出す場合には、φPAが3VになることによりキャパシタC0 が充電され、ビット線BLj がプリチャージ電位VPRから下がる。このビット線BLj をレファレンス電位とすればよい。
【0101】
また、図6〜図10の実施例では、読み出すメモリセルが接続されているビット線を放電している間に、センスアンプにつながるビット線対のうちの他方のビット線(例えば図6のメモリセルMC000 を読み出す場合にはビット線/BLj 、メモリセルMC100 を読み出す場合にはビット線BLj )はフローティング状態である。しかし、ビット線(例えばビット線BLj )が1.7Vにプリチャージされ、その後メモリセルのデータを読み出している間も、プリチャージ制御信号φPBを3Vに保つことによって、レファレンスとなるビット線(例えばビット線/BLj )をレファレンス電位1.5Vに固定することもできる。
【0102】
このようにビット線/BLj をレファレンス電位に保つことによって、ビット線放電時の隣接ビット線間容量結合に起因するノイズを低減することができる。また、上記読み出しの場合と同様に書き込み後のベリファイリード(実施例4で詳細に記してある)時にはビット線はセルに書き込んだデータに従って充放電を行うが、読み出さないビット線/BLj をレファレンス電位に保てば、ビット線間容量結合に起因するノイズを低減することができる。
【0103】
ビット線に読み出されたメモリセルのデータをセンス及びラッチする際の、隣接ビット線間容量結合によるノイズを低減するために、図13のようにDRAMで提案されているツイスティッド・ビット線方式にしてもよい。図14のようなツイスティッド・ビット線方式にしてもよい。
【0104】
選択MOSトランジスタを図15のように選択ゲート,浮遊ゲートを有するセルで構成してもよい。本実施例の場合、半導体記憶装置を出荷する前に選択MOSトランジスタの浮遊ゲートに電子を注入することにより、選択MOSトランジスタのしきい値を決めることができる。ドレイン側の選択MOSトランジスタ(例えば図15のSTD00)の浮遊ゲートへの電子の注入は、基板からのトンネリングで行えばよい。
【0105】
つまり、ワード線WL00〜WL07は中間電位(10V程度)或いは0V、選択ゲートSGD0 はVpp(20V程度)、選択ゲートSGD0 は0V、ビット線BL0 は0V、ビット線/BL0 ,BL1 ,/BL1 は中間電位(10V程度)にすればよい。さらに、ソース側の選択MOSトランジスタのしきい値を決めるには、選択ゲートSGD0 ,SGS0 、ワード線WL00〜WL07を全て"H"にしてNANDセル列を全てオンにし、ビット線BL0 にはVpp又は中間電位、ビット線/BL0 ,BL1 ,/BL1 には0Vを与えてホットエレクトロン注入すればよい。
【0106】
このように本発明によれば、選択MOSトランジスタのしきい値と選択ゲートに印加する電圧を変えることにより、チップ面積を増加させることなくフォールディッド・ビット線方式を実現でき、高速なランダムリードが可能になる。しきい値を変える方法としては、選択MOSトランジスタのゲート酸化膜厚を変える、選択MOSトランジスタにチャネルドープした不純物の濃度を変えるなどが考えられる。或いは選択MOSトランジスタに不純物のチャネルドープするか、しないによってしきい値に差をつけてもよい。選択MOSトランジスタのチャネル長を変えることによってもしきい値を変えることができる。つまり、チャネル長が短いトランジスタでは短チャネル効果によってしきい値が小さくなるので、これをI-type トランジスタとしてもよい。
【0107】
また、ゲート酸化膜厚,チャネルの不純物濃度を変える方法としても、新たに製造工程を導入しなくても、周辺回路のチャネルドープなど、他の製造工程を利用してもよい。いずれの方法でも選択MOSトランジスタのしきい値に差をつければよく、しきい値に差ができれば基板バイアスなどによって所定のしきい値を得ることができる。
【0108】
従来のNANDセル型EEPROMでは、書き込みブロックのソース側の選択ゲートに0Vを与えているが、ソース側の選択MOSトランジスタがI-type でしきい値Vt2が0.1V程度の場合(或いは負のしきい値の場合)、ソース側の選択MOSトランジスタは完全にはカットオフせず、セル電流が例えば0.1μA流れて書き込まないビット線が中間電位(10V程度)から放電する。
【0109】
例えば、200本のビット線に接続するメモリセルには書き込みを行わず、ビット線を中間電位に充電するとすると、セル電流は計200×0.1μA=20μA流れることになる。I-type トランジスタのカットオフ特性を向上させるためには書き込み時に共通ソース線に、例えば0.5V程度の電圧を加えればよい。ソースに0.5V印加すれば、ソース−基板間の電位差が−0.5Vになり、基板バイアス効果でI-type トランジスタのしきい値が増加するので、I-type トランジスタのゲートに0V印加した時のカットオフ特性が向上し、読み出し時のセル電流を低減できる。
【0110】
選択ゲートのしきい値のうち、小さい方(I-type)のしきい値を例えば0.5Vと設定するために、基板濃度を薄くする方法が考えられる。基板濃度が薄いI-type トランジスタでは、ゲート電圧を印加しなくてもドレイン電圧を印加するとドレイン−基板間の空乏層が広がり、その結果ドレイン−基板間の空乏層とソース−基板間の空乏層がつながりやくすなる(パンチスルー)という問題点がある。I-type の選択MOSトランジスタのパンチスルー耐圧を上げるために、I-type の選択MOSトランジスタのチャネル長Lを長くすればよい。
【0111】
なお、以上の実施例ではNANDセル型EEPROMについて説明したが、メモリセルのドレイン側が選択ゲートを介してビット線につながり、メモリセルのソース側も選択ゲートを介してソース線につながる不揮発性半導体記憶装置であれば本発明は有効である。例えば図16に示したようなANDセル型EEPROM(H.Kume el al.;IEDM Tech.Dig.,Dec.1992,pp.991-993)でも本発明は有効であるし、ドレイン側の選択ゲートとソース側の選択ゲートの間に1つのメモリセルを有するNOR型EEPROMやマスクROMでも有効である。
【0112】
(実施例2)
以下、(課題2)を解決する実施例を説明する。
【0113】
図17は、本実施例に係わるNANDセル型EEPROMの構成を示すブロック図である。図中の1はメモリ手段としてのメモリセルアレイであり、オープンビット線方式なのでメモリセルは1A,1Bに2分割されている。メモリセルアレイ1A,1Bはそれぞれ所定単位に少なくとも2分割されている。
【0114】
本実施例では、1ページを256ビットとし、メモリセルアレイ1A,1Bは128ビットずつ1A1,1A2と1B1,1B2に分割されているとする。2はデータ書き込み,読み出しを行うためのラッチ手段としてのセンスアンプ回路であり、メモリセルアレイ1A,1Bと同様に所定単位毎に少なくとも2分割されている。図17ではセンスアンプは2A,2Bに2分割されている。3はワード線選択を行うロウデコーダ、4はビット線選択を行うカラムデコーダ、5はアドレスバッファ,6はI/Oセンスアンプ、7はデータ入出力バッファ、8は基板電位制御回路である。
【0115】
メモリセルアレイ1A1を図18、1B1を図19、1A2を図20、1B2を図21に示した。図18〜図21でメモリセルアレイの選択MOSトランジスタのしきい値は上記(実施例1)と同様に2種類の値を持つ。E-type と記した選択MOSトランジスタのしきい値は2V、I-type と記した選択MOSトランジスタのしきい値は0.5Vであるとする。従ってE-type の選択MOSトランジスタもI-type の選択MOSトランジスタも共にオンする場合には選択ゲートにVcc(例えば3V)を印加し、I-type のみをオンする場合には選択ゲートに1.5V印加する。
【0116】
メモリセルアレイ1A1のデータをビット線BL0A〜BL127Aに読み出す場合には、ドレイン側の選択ゲートSGDは3V、ソース側の選択ゲートSGSは1.5Vにする。一方、メモリセルアレイ1A2のデータをビット線BL128A〜BL255Aに読み出す場合には、ドレイン側の選択ゲートSGDは1.5V、ソース側の選択ゲートSGSは3Vにする。メモリセルアレイ1A1と1A2のデータを同時に読み出す場合には、SGSもSGDも共に3Vにすればよい。
【0117】
センスアンプは上記(実施例1)のフォールディッド・ビット線方式と同様に差動式センスアンプである。メモリセルアレイ1A1,1B1に接続するセンスアンプ2A(SA1)を図22、メモリセルアレイ1A2,1B2に接続するセンスアンプ2B(SA2)を図23に示した。
【0118】
ここで、2ページに書き込まれたデータを読み出す場合を例にとり、図24,25のタイミング図を用いて、本実施例の読み出し動作を説明する。まず、1ページ目では、センスアンプ2A(SA1)とセンスアンプ2B(SA2)が同時に動作する。制御信号TG1,TG2が3Vから0VになってCMOSフリップフロップFF1,FF2とビット線BLjA,BLjB(j=0,1,…,255)が切り離される。
【0119】
次に、プリチャージ信号φpA1 ,φpB1 ,φpA2 ,φpB2 が0Vから3Vになり、ビット線BLjA(j=0,1,…,255)が例えば1.7Vに、ビット線BLjB(j=0,1,…,255)が例えば1.5Vにプリチャージされる。プリチャージが終わるとφpA1 ,φpB1 ,φpA2 ,φpB2 が0Vとなり、ビット線BLjA、BLjB(j=0,1,…,255)はフローティング状態になる。この後、ロウデコーダ3から制御ゲート、選択ゲートに所望の電圧が印加される。
【0120】
図18、19でWL00は0V、WL01〜WL07は3V、SGD0 は3V、SGS0 は3Vとなる。ワード線WL00によって選択されたメモリセルに書き込まれたデータが"0"の場合はメモリセルのしきい値が正なのでセル電流は流れず、ビット線BLjAの電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BLjAの電位は下がり、1.5V以下になる。またビット線BLjBは放電せず、プリチャージ電位1.5Vに保たれる。
【0121】
その後、SAP1 ,SAP2 が3V、SAN1 ,SAN2 が0Vとなり、CMOSフリップフロップFF1,FF2が不活性化され、φE1,φE2が3VになることによりCMOSフリップフロップFF1,FF2がリセットされる。そしてTG1,TG2が3Vになり、ビット線とセンスアンプが接続された後、SAN1 ,SAN2 が3Vから0Vになりビット線BLjA,BLjB(j=0,1,…,255)の電位差が増幅される。その後、SAP1 ,SAN2 が0Vから3Vになりデータがラッチされる。そして、カラム選択信号CSLj(j=0,1,…,255)が次々に選択され、CMOSフリップフロップにラッチされていたデータがI/O,I/O'に出力される(ページリード)。
【0122】
1ページ目の前半のデータ(カラムアドレス0〜127)をページリードした後、1ページ目の後半のデータをページリードする間に、2ページ目のロウアドレスの前半のデータ(ビット線BLjA;j=0,1,…,127…につながるメモリセルのデータ)のランダムリードを行う。これは、例えばカラムアドレスが128であることを検知して行えばよい。
【0123】
まず、プリチャージ信号φpA1 ,φpB1 ,φpA2 ,φpB2 が0Vから3Vになり、ビット線BLjA(j=0,1,…,127)が1.7Vにビット線BLjB(j=0,1,…,127)が1.5Vにプリチャージされる。プリチャージが終わるとφpA1 ,φpB1 ,φpA2 ,φpB2 が0Vとなり、ビット線BLjA,BLjB(j=0,1,…,127)はフローティング状態になる。この後、ロウデコーダ3から制御ゲート、選択ゲートに所望の電圧が印加される。WL01は0V,WL00、WL02〜WL07は3V、SGD0 は3V、SGS0 は1.5Vとなる。
【0124】
ワード線WL01によって選択されるメモリセルに書き込まれたデータが"0"の場合は、メモリセルしきい値が正なのでセル電流は流れず、ビット線BLjA(j=0,1,…,127)の電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BLjA(j=0,1,…,127)の電位は下がり、1.5V以下になる。また、ビット線BLjB(j=0,1,…,127)は放電せず、プリチャージ電位1.5Vが保たれる。
【0125】
その後、SAP1 が3V、SAN1 が0Vとなり、CMOSフリップフロップFF1が不活性化され、φE1が3VになることによりCMOSフリップフロップFF1がイコライズされる。そしてTG1が3Vになり、ビット線とセンスアンプが接続された後、SAN1 が3Vから0Vになりビット線BLjA,BLjB(j=0,1,…,127)の電位差が増幅される。その後、SAP1 ,SAN2 が0Vから3Vになりデータがセンスアンプ2A(SA1)にラッチされる。
【0126】
1ページ目のページリードが256カラムアドレス分進んだところでは、既に次の2ページ目の128カラムアドレス分のデータがセンスアンプ2A(SA1)にラッチされているので、ランダムリード動作をする必要ない。センスアンプ2A(SA1)から2ページ目のカラムアドレス0〜127までをページリードしている間に、2ページ目の後半のカラムアドレス128〜255に対するランダムリード動作を行う。つまり、ロウデコーダ3から制御ゲート、選択ゲートに所望の電圧が印加される。WL01は0V、WL00,WL02〜WL07は3V、SGD0 は1.5V、SGS0 は3Vとなる。
【0127】
ワード線WL01によって選択されるメモリセルに書き込まれたデータが"0"の場合は、メモリセルしきい値が正なのでセル電流は流れず、ビット線BLjAの電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BLjA(j=128,129,…,255)の電位は下がり、1.5V以下になる。
【0128】
また、ビット線BLjB(j=128,129,…,255)は放電せず、プリチャージ電位1.5Vに保たれる。そして、SAP2 が3V、SAN2 が0Vとなり、CMOSフリップフロップFF2が不活性化され、φE2が3VになることによりCMOSフリップフロップFF2がリセットされる。そして、TG2が3Vになり、ビット線とセンスアンプが接続された後、SAN2 が0Vから3Vになりビット線BLjA、BLjB(j=128,129,…,255)の電位差が増幅される。その後、SAP2 が3Vから0 Vになりデータがセンスアンプ2B(SA2)にラッチされる。
【0129】
2ページ目のページリードが128カラムアドレス分進んだところでは、既に次の2ページ目の後半の128カラムアドレス分のデータがセンスアンプ2B(SA2)にラッチされているので、ランダムリード動作をする必要なく、2ページ目の後半の128カラムアドレス分のデータをシリアルリードできる。
【0130】
本発明は、上記実施例に限られない。上記実施例では、メモリセルを2分割したが、例えば4分割にしてもかまわないし、任意の数に分割してもよい。
【0131】
図24,25のタイミングチャートは一例を示したにすぎない。1ページ目のデータのランダムリードを図24,25のタイミングチャートではセンスアンプ2A(SA1)とセンスアンプ2B(SA2)で同時に行っているが、図26,27のタイミング図に示したように、まず1ページ目の前半のカラムアドレスに相当するメモリセルのランダムリードを行い、続いて1ページ目の前半のデータをページリードしている間に1ページ目の後半のデータをランダムリードしてもよい。
【0132】
さらに、図24,25では2ページ目の前半のデータのランダムリードと2ページ目の後半のデータのランダムリードでビット線のプリチャージを同時に行っているが、図26,27のようにセンスアンプ2A(SA1)でランダムリードする場合と、センスアンプ2B(SA2)でランダムリードする場合でビット線のプリチャージのタイミングを変えてもよい。
【0133】
また、メモリセルアレイの分割は物理的に連続のものを1つの分割単位としなくてもよい。例えば、図28、図29に示したようにセンスアンプSA1に接続するビット線と、センスアンプSA2に接続するビット線を交互に配列してもよい。センスアンプSA1に接続するビット線をランダムリードする間は、センスアンプSA2に接続するビット線を0Vに接地することができるが、この場合センスアンプSA1に接続するビット線間距離は図18〜図21の場合の2倍になるので、ランダムリードの際にビット線間容量結合に起因する雑音を低減することができる。
【0134】
本発明を適用できるのはオープンビット線配置のメモリセルアレイに限らない。例えば、図30のようなインバータ型センスアンプを持つ図31のようなシングルエンド型のメモリセル配置にしてもよい。図31でビット線BLj (j=0,1,…,255)に接続するメモリセルアレイは図28のビット線BLjA(j=0,1,…,255)に接続するメモリセルアレイのようにすればよい。
【0135】
(実施例3)
以下、(課題3)を解決する実施例を説明する。
【0136】
従来のメモリセルアレイでは、読み出し,書き込み時にロウデコーダ3であるワード線を選択すると、選択されたワード線とビット線が交差する所に配設されているメモリセルは全て選択される。従って、隣接するビット線に接続するメモリセルの一方を選択し、他方を非選択にすることはできない。
【0137】
上記(実施例1)、(実施例2)で説明しているように、本発明によればNANDブロックのソース側の選択MOSトランジスタとドレイン側の選択MOSトランジスタのしきい値を変え、更にソース側の選択ゲートとドレイン側の選択ゲートに印加する電圧を変えることによって、隣接するビット線の一方を選択し、他方のビット線を非選択にすることができる。その結果、読み出し,書き込み時のビット線へのプリチャージを省略することによって、プリチャージ時間を短縮し、消費電力を低減することができる。
【0138】
そこで本実施例(実施例3)では、読み出し時にプリチャージ時間を短縮し、消費電力を低減する実施例を説明する。また、書き込み時にプリチャージ時間を短縮し、消費電力を低減する例は次の実施例(実施例4)で説明する。
【0139】
図32は、本実施例に係わるNANDセル型EEPROMの構成を示すブロック図である。図中の1はメモリ手段としてのメモリセルアレイであり、オープンビット線方式なので1A,1Bに2分割されている。本実施例では1ページを256ビットとする。2はデータ書き込み,読み出しを行うためのラッチ手段としてのセンスアンプ回路である。3はワード線選択を行うロウデコーダ、4はビット線選択を行うカラムデコーダ、5はアドレスバッファ、6はI/Oセンスアンプ、7はデータ入出力バッファ、8は基板電位制御回路である。
【0140】
メモリセルアレイ1Aは図28と同様、メモリセルアレイ1Bは図29と同様である。但し、メモリセルアレイ1A、1Bに配設されている図28のビット線BLjA,BLjB(j=0,1,…,127)に接続するセンスアンプSA1は図22ではなく、図33である。同様にメモリセルアレイ1A,1Bに配設されている図29のビット線BLjA,BLjB(j=128,129,…,255)に接続するセンスアンプSA2は図23ではなく、図34である。図33、図34のセンスアンプSA1,SA2では図22、図23のセンスアンプSA1,SA2にビット線BLjA,BLjB間を制御信号φEQ1 ,φEQ2 によってイコライズする(同電位にする)ためのトランジスタが付加されている。
【0141】
読み出し時に、ビット線間容量結合に起因する雑音を低減するために、ビット線を1本おきに基準電位に保つ(ビット線シールド)。この場合、書き込み動作はまず例えばビット線BLjA(j=0,1,…,127)につながるセルに対して行ってから、次にビット線BLjA(j=128,129,…,255)に接続するセルに対して書き込みを行う。ここでは、ビット線BLjA(j=0,1,…,127)に書き込まれたデータ(1ページ目のデータ)をまず読み、次にビット線BLjA(j=128,129,…,255)に書き込まれたデータ(2ページ目のデータ)を読み出す場合を例にとって、本実施例を説明する。
【0142】
ビット線BLjA(j=0,1,…,127)のデータを読み出す場合に、シールドするビット線BLjA(j=128,129,…,255)は基準電位(例えば1.5V)に保つ。従来のメモリセルアレイでは隣接するビット線が同時に選択されて放電するために、シールドするビット線は0Vしかできなかった。以下1ページ目のデータをビット線に読み出す時とビット線に読み出されたデータをセンスアンプでセンスする時、及び2ページ目のデータをビット線に読み出す場合に分けて、図35のタイミング図を用いて説明する。
【0143】
<ビット線への1ページ目のデータ読み出し時>
図28のメモリセルアレイでワード線WL00で選択され、ビット線BLjA(j=0,1,…,127)に接続するメモリセルを読み出す際には、まずビット線BLjA(j=0,1,…,127)を1.7Vに、ビット線BLjB(j=128,129,…,255)を1.5Vにプリチャージし、シールドするビット線BLjA、BLjB(j=128,129,…,255)は基準電位(例えば1.5V)にプリチャージする。
【0144】
ビット線プリチャージ後、制御ゲートWL00は0V、WL01〜WL07は3V、選択ゲートSGS0 は1.5V、SGD0 は3Vにする。この場合、ビット線BLjA(j=0,1,…,127)のソース側の選択MOSトランジスタはオンするが、ビット線BLjA(j=128,129,…,255)のソース側の選択MOSトランジスタはオフする。従って、ビット線BLjA(j=0,1,…,127)はワード線WL00により選択されるメモリセルのデータが"1"ならば放電するが、ビット線BLjA(j=128,129,…,255)は放電しない。
【0145】
ビット線BLjA(j=0,1,…,127)が放電することによって、ビット線間容量結合でビット線BLjA(j=128,129,…,255)の電位が基準電位から落ちるが、ビット線BLjA(j=0,1,…,127)が放電している間に、例えばVA2,VB2を基準電位1.5V、制御信号φPA2 ,φPB2 を3Vにすることによって、ビット線BLjA,BLjB(j=128,129,…,255)を1.5Vにプリチャージしつづければ、シールドするビット線BLjA,BLjB(j=128,129,…,255)を基準電位に保つことができる。
【0146】
ビット線BLjA(j=0,1,…,127)にセルデータが読み出された後、制御信号φPA2 ,φPB2 が0Vになり、ビット線BLjB(j=0,1,…,127)、及びビット線BLjA,BLjB(j=128,129,…,255)はフローティングになる。
【0147】
ビット線へのセルデータの読み出し時には、シールドするビット線BLjA,BLjB(j=128,129,…,255)間は制御信号φEQ2 を3Vにすることによってイコライズしてもよいし、シールドするビット線BLjAとBLjB(j=128,129,…,255)を接続せずに(イコライズせずに)独立に基準電位1.5Vにプリチャージしてもよい。
【0148】
<ビット線に読み出された1ページ目のデータを増幅、センスする時>
ワード線WL00によって選択されたメモリセルのデータを反映して、ビット線BLjA(j=0,1,…,127)の電位が決定した後、ビット線の電位を(実施例2)で説明しているのと同様に、差動式にセンスする。その際、シールドするビット線BLjA、BLjB(j=128,129,…,255)はフローティング状態であるが、制御信号φEQ2 を3Vに保つことによってイコライズされて同電位(1.5V)になっている。差動的にセンスすることによって、ビット線BLjA(j=0,1,…,127)に読み出したセルデータが"0"ならばビット線BLjAは3Vになり、ビット線BLjB(j=0,1,…,127)は0Vになる。
【0149】
従って、図36(a)のように、センスによってシールドするビット線BLjA(j=128,129,…,255)は、ビット線BLjA(j=0,1,…,127)との間の容量結合でδだけ基準電位から電位が持ち上がる。一方、シールドするビット線BLjB(j=128,129,…,255)は、ビット線BLjB(j=0,1,…,127)との間の容量結合で−δだけ基準電位から電位が下がる。しかし、シールドするビット線BLjA,BLjB(j=128,129,…,255)間はイコライズされているのでビット線BLjAにかかるビット線容量結合ノイズδと、ビット線BLjBにかかるビット線容量結合ノイズ−δが打ち消し合い、その結果シールドするビット線BLjA,BLjB(j=128,129,…,255)は基準電位1.5Vに保たれる。
【0150】
ビット線BLjA(j=0,1,…,127)に読み出されたデータが"1"である場合も同様に、図36(b)のように、ビット線BLjA(j=0,1,…,127)、BLjB(j=0,1,…,127)間をつなげる(イコライズする)ことによって、シールドされるビット線は基準電位を保つことができる。
【0151】
<2ページ目のデータを読み出す時>
以上で説明したように、ビット線BLjA(j=0,1,…,127)に接続するメモリセルのデータを読み出した後では、ビット線BLjA,BLjB(j=128,129,…,255)は既に1.5Vにプリチャージされている。また、最初に読み出されたビット線BLjA(j=0,1,…,127)、及びビット線BLjB(j=0,1,…,127)はセンス動作後、一方が0V、他方が3Vになっているので、次にビット線BLjA(j=128,129,…,255)に接続するデータを読み出す場合には、φEQ1 を3Vにすれば(φE1を3Vにしてもよい)、プリチャージすることなくシールドするビット線BLjA,BLjB(j=0,1,…,127)を基準電位1.5Vにすることができる。
【0152】
従って、ビット線BLjA(j=0,1,…,127)に接続するメモリセルのデータを1ページ分読み出した後に、ビット線BLjA(j=128,129,…,255)に接続するメモリセルのデータを読み出す場合には、2回目のプリチャージは読み出すビット線BLjA(128,129,…,255)を1.5Vから1.7Vにするだけでよい。
【0153】
このようにビット線シールドを用いて読み出しを行う場合、本発明のメモリセルアレイ及びセンスアンプを適用すると、シールドするビット線を0V以外の基準電位に設定することができる。その結果、複数ページにわたるデータを読み出す際に、プリチャージを短縮することができ、読み出しを高速化し、消費電力を低減することができる。
【0154】
本実施例ではビット線BLjA,BLjB間を制御信号φEQ1 ,φEQ2 によってイコライズしているが、制御信号φE1,φE2によってイコライズしてもよい。図33、図34では制御信号φE1(φE2)で選択される2つのトランジスタのソースとドレインが接続するノードがVcc/2電位(例えば1.5V)で固定されている。セルデータのビット線への読み出し時は、図33、図34のままでよいが、ビット線のセンス時は、シールドするビット線をフローティングにするので、このノードに接続する端子をフローティング状態にする必要がある。
【0155】
本実施例では、ビット線BLjA(j=0,1,…,127)に接続するメモリセルのデータを読み出した後に、ビット線BLjA(j=128,129,…,255)に接続するメモリセルのデータを読み出す場合を例にとったが、読み出すビット線は任意性を有する。センスアンプSA1に接続するビット線を読み出す後に、センスアンプSA2に接続するビット線を読み出す場合ならばどのようなビット線でもよい。また、センスアンプSA2に接続するビット線を読み出した後に、センスアンプSA1に接続するビット線を読み出す場合でもよい。
【0156】
本発明は、複数のビット線を1つのセンスアンプで共有したいわゆる共有センスアンプ方式でも有効である。この共有センスアンプ方式を採用した場合のメモリセルアレイを図37、図38に示した。図39はセンスアンプSA3の具体的構成を示す図である。ビット線BLjA(j=0,1,…,127)に接続され、ワード線WL00で選択されるメモリセルのデータを読み出した後に、ビット線BLjA(j=128,129,…,255)につながりワード線WL00で選択されるメモリセルのデータを読み出す場合のタイミング図は図40である。読み出し動作は、ビット線1本につきセンスアンプを1個有する上記実施例とほぼ同様である。
【0157】
本発明を適用できるのはオープビット線配置のメモリセルアレイに限らない。例えば、図30のようなインバータ型センスアンプを持つ図31のようなシングルエンド型のメモリセル配置にしてもよい。図31でビット線BLj に接続するメモリセルアレイは、図28のビット線BLjAに接続するメモリセルアレイのようにすればよい。
【0158】
また、本実施例ではビット線にセルのデータを読み出した後、読み出したビット線の電位をセンスする際には、シールドする2本のビット線間を接続して(イコライズして)基準電位に保っていた。ビット線の電位をセンスする際には、シールドする2本のビット線をイコライズせずに、基準電位を与える端子と接続したままでもよい。例えば、図23或いは図33のセンスアンプに接続するビット線をシールドする(基準電位に保つ)場合には、φPA1 ,φPB1 を3V、TG1,TG2を0V、VA1,VB1を基準電位(例えば1.5V)に保てばよい。
【0159】
(実施例4)
(実施例3)から引き続き、以下に(課題3)を解決するための実施例を説明する。
【0160】
本実施例に係わるNANDセル型EEPROMの構成を示すブロック図は、(実施例3)と同様に図32である。メモリセルアレイも(実施例3)と同様である。即ち、メモリセルアレイ1Aは図28と同様、メモリセルアレイ1Bは図29と同様である。但し、メモリセルアレイ1A,1Bでビット線BLjA,BLjB(j=0,1,…,127)に接続するセンスアンプSA1は図22でも図33でもよい。同様にメモリセルアレイ1A,1Bでビット線BLjA,BLjB(j=128,129,…,255)に接続するセンスアンプSA2は図23でも図34でもよい。
【0161】
ビット線間容量結合を減らすために読み出し時にビット線を1本おきに基準電位に保つビット線シールド方式を行った場合、(実施例3)で記したように書き込み動作は例えばビット線BLjA(j=0,1,…,127)につながるセルに対して行ってから、ビット線BLjA(j=128,129,…,255)に接続するセルに書き込みを行う。書き込み動作はまず書き込みを行ってから次に、書き込みが十分行われたかを調べるベリファイリードを行う。そして十分に書き込まれたセルには追加書き込みを行わず、書き込み不十分のセルにのみ追加書き込みを行う。ここでは、図28のメモリセルアレイ1Aのビット線BLjA(j=0,1,…,127)に接続し、ワード線WL00で選択されるメモリセルを書き込む場合を例にとって本実施例を説明する。
【0162】
図41は、データ入出力バッファ7からセンスアンプ2への書き込みデータのデータロード動作を除く、書き込み/書き込みベリファイリード動作を示している。書き込みに先だって、メモリセルアレイは制御ゲートを全て0Vとしメモリセルが形成されるp基板(又はp型ウエルとn基板)を高電圧Vpp(20V程度)として一括してデータ消去される。書き込みデータがデータ入出力バッファ7から入出力線I/O、I/O'を介してCMOSフリップフロップFFにラッチされた後、まず制御信号φPA1 ,φPA2 ,φPB1 ,φPB2 が3Vになり、全てのビット線がリセットされる。
【0163】
この後、ビット線BLjA(j=0,1,…,127)とセンスアンプを接続するトランスファゲート制御信号TGA1,VSWが中間電位(10V程度)になると、ビット線BLjA(j=0,1,…,127)はデータに応じて"1"の時には中間電位、"0"の時には0Vとなる。ビット線BLjA(j=128,129,…,255)は書き込みを行わないので、端子VA2から中間電位に充電される。そして、ロウデコーダ3によりワード線WL00が選択された時には、WL00がVpp、WL01〜WL07、SGD0 が中間電位、SGS0 が0Vになる。
【0164】
一定時間(〜20μs)の後に、制御ゲート,選択ゲートが0Vにリセットされた後、トランスファゲート制御信号TGA1は0Vになり、ビット線BLjA(j=0,1,…,127)とセンスアンプが切り離される。その後、制御信号φPA1 が3Vになり、ビット線BLjA(j=0,1,…,127)は0Vにリセットされる。VSWも3Vになる。なお、この間もビット線BLjA(j=128,129,…,255)は中間電位にプリチャージされたままである。
【0165】
次に、ベリファイリード動作となる。まず、φPA1 ,φPB1 が3Vになり、ビット線BLjA(j=0,1,…,127)が1.7Vに、ビット線BLjB(j=0,1,…,127)が1.5Vに充電され、その後φPA1 ,φPB1 が0Vになり、ビット線BLjA,BLjB(j=0,1,…,127)はフローティング状態になる。次に、制御ゲートWL00に例えば0.5Vを印加し、ワード線WL01〜WL07は3V、選択ゲートSGS0 は1.5V、SGD0 は3Vにする。通常の読み出しでは、メモリセルのしきい値が0V以上であれば"0"と読まれるが、ベリファイリードでは0.5V以上でないと、"0"と読まれない。
【0166】
ビット線放電後、ベリファイ信号φAVが3Vになり、ビット線BLjA(j=0,1,…,127)が"1"書き込みした場合には、3V近くに充電される。ここで、ベリファイ信号によって行われるプリチャージの電圧レベルはビット線BLjB(j=0,1,…,127)のプリチャージ電圧1.5V以上であればよい。その後、イコライズ信号φE が3Vになり、センスアンプがリセットされる。そして、トランスファゲート制御信号TGA1,TGB1が3Vになって、ビット線BLjA(j=0,1,…,127)のデータが読み出される。読み出されたデータはセンスアンプにラッチされ、次の再書き込みのデータとなる。
【0167】
ベリファイリードの間、ビット線BLjA(j=128,129,…,255)は放電されず、中間電位を保つのでビット線BLjA(j=0,1,…,127)のベリファイリード時にはシールド線となってビット線間結合容量雑音を低減させる。
【0168】
ビット線BLjA(j=0,1,…,127)を再書き込みする時にはビット線BLjA(j=128,129,…,255)は既に中間電位にプリチャージされているので再び充電する必要はなく、充電時間を省略できる。また、中間電位を充電する昇圧回路は、昇圧しはじめる際に電力を多く消費するので、本実施例によれば書き込み時の消費電力を減少できる。
【0169】
本実施例ではベリファイリード時、非選択ビット線BLjA(j=128,129,…,255)を中間電位に充電し続けているが、例えばφPA2 を0Vにすることによって非選択ビット線を中間電位でフローティング状態にしてもよい。
【0170】
本実施例も複数のビット線を1つのセンスアンプで共有したいわゆる共有センスアンプ方式でも有効である。図37、図38は共有センスアンプ方式を採用した場合のメモリセルアレイである。共有センスアンプ方式を採用した場合のNANDセル型EEPROMの構成を示すブロック図も(実施例3)と同様に図32である。共有センスアンプ方式を採用した場合のセンスアンプSA3が図39である。共有センスアンプ方式を採用した場合のタイミング図は図41とほぼ同じである。
【0171】
本発明を適用できるのはオープビット線配置のメモリセルアレイに限らない。例えば、図30のようなインバータ型センスアンプを持つ図31のようなシングルエンド型のメモリセル配置にしてもよい。図31でビット線BLj に接続するメモリセルアレイは、図28のビット線BLjAに接続するメモリセルアレイのようにすればよい。
【0172】
本発明は、図42のようなフォールディッド・ビット線方式にも適用できる。センスアンプに接続する2本のビット線のうちの1本(例えば図42のBL0 )につながるメモリセルに書き込みを行っている間、他方のビット線BL1 はトランスファゲート制御信号TG2 を0Vにし、端子VB から中間電位(10V程度)に充電しつづければよい。書き込みを行ったビット線BL0 につながるメモリセルの、ベリファイリードを行っている間はビット線BL1 は中間電位に保つので、ビット線BL0 につながるメモリセルのベリファイリードは差動的に行えない。
【0173】
しかし、例えば通常の読み出しは(実施例1)で説明したようにフォールディッド・ビット線方式で差動的に行い、ベリファイリード時には[従来の技術]の項でも述べたようにシングルエンド型、つまりセンスアンプのフリップフロップを構成する2個のインバータの一方を不活性にし、図30のようにビット線の電位がインバータの回路しきい値よりも大きいか否かによって読み出したデータが"0"であるか"1"であるかを判定してもよい。
【0174】
(実施例5)
本実施例では、書き込みのベリファイ読み出し時、及び通常の読み出し時にロウデコーダ3で選択される1ブロックのなかで、半分のメモリセルユニットのドレイン側の選択MOSトランジスタにSGD0 が印加され、ソース側の選択MOSトランジスタにSGS0 が印加される場合に、残りの半分のメモリセルユニットではドレイン側の選択MOSトランジスタにSGS0 が印加され、ソース側の選択MOSトランジスタにはSGD0 が印加される。
【0175】
選択ゲートに電圧を印加する方法としては、例えば図43のように、ビット線BL0 〜BL127 に接続するメモリセルの選択ゲートに印加する信号と、ビット線BL128 〜BL255 に接続するメモリセルの選択ゲートに印加する信号を別に配設すればよい。また、図44のように、メモリセルアレイの中間でソース側の選択ゲートとドレイン側の選択ゲートを入れ換えてもよい。
【0176】
図43、図44のようにすれば、例えばワード線WL00によって選択するメモリセルを読み出す場合に、選択ゲートSGS0 を3V、SGD0 を1.5Vとすればビット線BLj (j;偶数)に接続するメモリセルが読み出される。この場合、読み出されない非選択ビット線BLj (j;奇数)のうち、非選択ビット線BLj (j=1,3,5,…,125,127)はソース側の選択MOSトランジスタがオフし、非選択ビット線BLj (j=129,131,133,…,253,255)はドレイン側の選択MOSトランジスタがオフする。つまり、非選択ビット線の半数はドレイン側の選択MOSトランジスタがオフすることによってビット線の放電が止められ、残りの半数の非選択ビット線はソース側の選択MOSトランジスタがオフすることによってビット線の放電が止められる。
【0177】
一方、図43、図44でビット線BLj (j;奇数)に接続するメモリセルを読み出す場合には、選択ゲートSGS0 を1.5V、SGD0 を3Vとすればよい。この場合、読み出されない非選択ビット線BLj (j;偶数)のうち、非選択ビット線BLj (j=0,2,4,…,124,126)はドレイン側の選択MOSトランジスタがオフし、非選択ビット線BLj (j=128,130,132,…,252,254)はソース側の選択MOSトランジスタがオフする。つまり、非選択ビット線の半数はドレイン側の選択MOSトランジスタがオフすることによってビット線の放電が止められ、残りの半数の非選択ビット線はソース側の選択MOSトランジスタがオフすることによってビット線の放電が止められる。
【0178】
このように読み出し時に、奇数番目のビット線を読み出す場合も偶数番目のビット線を読み出す場合でも、非選択ビット線の半数はドレイン側の選択MOSトランジスタがオフすることによってビット線の放電が止められ、残りの半数の非選択ビット線はソース側の選択MOSトランジスタがオフすることによってビット線の放電が止められる。従って、奇数番目のビット線を読み出す場合も偶数番目のビット線を読み出す場合も、非選択ビット線全体の容量は同じであり、ビット線BLj (j;奇数)を読み出す場合もビット線BLj (j;偶数)を読み出す場合もプリチャージ時間、及び読み出し時間を同じにすることができる。
【0179】
ここでは読み出しの場合について説明したが、書き込み後のベリファイリードの場合でも奇数番目のビット線を読み出す場合と偶数番目のビット線を読み出す場合で、ビット線全体の容量が等しくなる。
【0180】
なお、図43、図44ではフォールディッド・ビット線方式を例にとっているが、(実施例1)〜(実施例4)で説明したオープンビット線方式でもよいし、シングルエンド方式でもよい。また、複数のビット線を1つのセンスアンプが共有したいわゆる共有センスアンプ方式でもよい。
【0181】
(実施例6)
次に、別の実施例を説明する。この実施例は、基本的には第1の実施例と同様であり、第1の実施例と異なる点は選択MOSトランジスタのタイプを変えたことである。
【0182】
図45は、本実施例におけるメモリセルアレイの構成を示す図である。前記図2とは、I-type の選択MOSトランジスタの一部をD-type にした点が異なっている。
【0183】
図45では、高いしきい値Vt1(例えば2V)を持つ選択MOSトランジスタをE-type 、低いしきい値Vt2,Vt3(例えば0.5V,−1V)(Vt1>Vt2>Vt3)を持つ選択MOSトランジスタをI-type ,D-type と記している。選択ゲートに印加する電圧はI-type トランジスタ、D-type ,E-type トランジスタすべてがオンする電圧Vsgh (例えば3V)(Vsgh >Vt1,Vt2,Vt3)、及びI-type トランジスタはオンするが、E-type トランジスタはオフする電圧Vsgl1(例えば1.5V)(Vt1>Vsgl1>Vt2)、及びD-type トランジスタはオンするが、E-type トランジスタはオフする電圧Vsgl2(例えば0V)(Vt1>Vsgl2>Vt3)である。
【0184】
図45を用いて、選択ゲートの電圧の印加方法を具体的に説明する。例えば、メモリセルMC000 のデータを読み出す場合には、ワード線WL00,WL08〜WL15は0V、ワード線WL01〜WL07はVcc(例えば3V)にする。そして、ソース側の選択ゲートSGS0 はVsgh 、ドレイン側の選択ゲートSGD0 はVsgl1にする。SGS1,SGD1は0Vにする。この場合、ソース側の選択MOSトランジスタSTS00,STS10は共にオンする。一方、ビット線BL0 のドレイン側の選択MOSトランジスタSTD00はオンするが、ビット線/BL0 のドレイン側の選択MOSトランジスタSTD10はオフするので、ビット線BL0 は放電するが、ビット線/BL0 は放電しない。
【0185】
一方、メモリセルMC100 のデータを読み出す場合も、メモリセルMC000 を読み出すときと同様に、ワード線WL00,WL08〜WL15は0V、ワード線WL01〜WL07はVccにする。ソース側の選択ゲートSGS0 はVsgl2、ドレイン側の選択ゲートSGD0はVsgh にする。SGS1,SGD1は0Vにする。この場合、ドレイン側の選択MOSトランジスタSTD00,STD10は共にオンする。ソース側の選択MOSトランジスタSTS10はオンするのでビット線/BL0 は放電するが、選択MOSトランジスタSTS00はオフするのでビット線BL0 は放電しない。
【0186】
本発明は、ビット線対BLj,/BLjにつながる選択MOSトランジスタで、同じ選択ゲートSGS,SGDによって制御される選択MOSトランジスタ(例えば図45のSTD00とSTD10、STS00とSTS10、STD01とSTD11、STS01とSTS11)のしきい値に差を付ければよく、しきい値の設定の仕方は任意性を有する。図45ではビット線BLjにつながるセルのドレイン側の選択MOSトランジスタは全てI-type で、ソース側の選択MOSトランジスタはE-type だが、例えばビット線コンタクトを共有する2つのNANDブロックで、ドレイン側の選択MOSトランジスタの一方をI-type 、他方をE-type としてもよい。
【0187】
本発明では、1本の選択ゲートを共有する選択MOSトランジスタの中で、導通状態のものと、非導通状態のものが生じさせることができ、またそのような選択ゲートを2本用意することにより、同一選択ゲートを有するメモリセル内で選択状態のメモリセルと、非選択状態のメモリセルを容易に実現できることを利用している。
【0188】
図46のようにドレイン側に接続する選択MOSトランジスタをE-type 又はD-type 、そしてソース側に接続する選択MOSトランジスタをE-type 又はI-type にしてもよい。この場合、メモリセルユニット2内のメモリセル(例えばMC000 )を選択する場合には、SGS0 をVsgh (例えば3V)、SGD0 をVsgl2(例えば0V)、SGD1 ,SGS1 を0Vにすればよい。メモリセルユニット1内のメモリセル(例えばMC100 )を選択する場合には、SGS0 をVsgl1(例えば1.5V)、SGD0 をVsgh (例えば3V)、SGS1 ,SGD1 を0Vにすればよい。
【0189】
Vsgh をVccよりも大きくすれば、選択MOSトランジスタのコンダクタンスの増加(つまり抵抗の減少)につながり、読み出しの際にNANDセル列を流れる電流が増加するので、ビット線放電時間が短くなり、その結果読み出し、書き込みのベリファイ読み出しが高速化される。Vsgh は例えばチップ内の昇圧回路でVccから昇圧すればよい。
【0190】
またI-type 選択MOSトランジスタとD-type 選択MOSトランジスタのしきい値は、共に負のしきい値(例えば−1Vと−2V)であってもよい。
【0191】
選択ゲートのしきい値のうち大きい方の値Vt1も電源電圧Vcc以上の電圧(例えば3.5V)に設定してもよい。この場合、読み出しやベリファイ読み出し時にVt1のしきい値を持つ選択MOSトランジスタをオンするためには、例えばチップ内部の昇圧回路を用いて選択ゲートに例えば4Vを印加すればよい。
【0192】
ここで、図47のタイミング図を用いて図48のビット線BL1 に接続されているメモリセルMC000 を読み出す場合の動作を説明する。センスアンプは制御信号SAN,SAPで制御されるCMOSフリップフロップで形成されている。
【0193】
まず、制御信号φA ,φB がVssになってCMOSフリップフロップFFとビット線BL0 ,BL1 が切り離される。次いで、プリチャージ信号φpA,φpBがVssからVccになり(時刻t0 )、ビット線BL1がVB (例えば1.7V)にダミービット線BL0がVA (例えば1.5V)にプリチャージされる(時刻t1 )。プリチャージが終わるとφpA,φpBがVssとなり、ビット線BL0,BL1はフローティング状態になる。この後、ロウデコーダ3から制御ゲート(ワード線)、制御ゲートに所望の電圧が印加される(時刻t2 )。
【0194】
図48のメモリセルMC000 を読み出す場合には、WL00は0V、WL01〜WL07は3V、SGD0 は3V、SGS0 は1.5Vとなる。メモリセルMC000 に書き込まれたデータが"0"の場合はメモリセルMC000 のしきい値が正なのでセル電流は流れず、ビット線BL1 の電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BL1の電位は下がり、1.5V以下になる。また、選択ゲートSGS0 が1.5Vなので、選択ゲートトランジスタSTS10はオフになり、メモリセルMC100 に書き込まれているデータに拘らずビット線BL0 は放電せず、プリチャージ電位1.5Vに保たれる。
【0195】
その後、時刻t3 にSAPが3V、SANが0Vとなり、CMOSフリップフロップFFが不活性化され、時刻t4 にφE が3VになることによりCMOSフリップフロップFFがイコライズされてノードN1 ,N2 がVcc/2(例えば1.5V)になる。時刻t5 にφA ,φB が3Vになり、ビット線とセンスアンプが接続された後(時刻t6 )、SANが0Vから3Vになりビット線BL0 ,BL1 の電位差が増幅される。その後、時刻t7 にSAPが3Vから0Vになりデータがラッチされる。つまり、メモリセルMC000 に"0"が書き込まれていれば、ノードN1 が3V、ノードN2 が0Vになり、MC000 に"1"が書き込まれていれば、ノードN1 が0V、ノードN2 が3Vになる。その後、カラム選択信号CSL1 が0Vから3Vとなると、CMOSフリップフロップにラッチされていたデータがI/O,I/O′に出力される(時刻t8 )。
【0196】
読み出し動作のタイミングは任意性を有する。例えば時刻t5 にビット線とセンスアンプを接続するトランスファゲートをオンにしてビット線BL1 ,BL2 の電位をノードN1 ,N2 に転送した後、トランスファゲートをオフしてもよい。従って、ビット線対がセンスアンプから切り離されることによりセンスアンプの負荷容量が減ったため、センス及びデータラッチ時にノードN1 ,N2 の電位は急速に決定されることになる。
【0197】
また、センスアンプのセンス動作時にまずSANを0Vから3VにしてCMOSフリップフロップFFのNチャネルトランジスタをオンにしてから後に、SAPを3Vから0VにしてCMOSフリップフロップFFのPチャネルトランジスタをオンにしているが、SANを0Vから3Vにするのと同時にSAPを3Vから0Vにしてもよい。
【0198】
また、上記の実施例では読み出すメモリセルが接続されているビット線を放電している間に、センスアンプにつながるビット線対のうちの他方のダミービット線(例えば図48のメモリセルMC000 を読み出す場合にはビット線BL0 、メモリセルMC100 を読み出す場合にはビット線BL1 )はフローティング状態である。しかし、ビット線BL1 がプリチャージされ、その後メモリセルMC000 のデータを読み出している間も、プリチャージ制御信号φpAを3Vに保つことによってレファレンスとなるダミービット線BL0 をレファレンス電位1.5Vに固定することもできる。
【0199】
このようにダミービット線をレファレンス電位に保つことによって、ビット線放電時の隣接ビット線間容量結合に起因するノイズを低減することができる。また、上記読み出しの場合と同様に書き込み後のベリファイリード時にはビット線はセルに書き込んだデータに従って充放電を行うが、読み出さないダミービット線をレファレンス電位に保てば、ビット線間容量結合に起因するノイズを低減することができる。
【0200】
<書き込み>
本実施例の書き込み動作、例えば図48のメモリセルMC000 に書き込みを行う場合の書き込み手順を以下で説明する。
【0201】
選択ゲートSGD0 、制御ゲートWL01〜WL07を中間電位Vm(10V程度)、WL00をVpp(20V程度)にし、ビット線BL0 をVA からVm8(8V程度)に充電する。メモリセルMC000 に"1"を書き込みする場合には、フリップフロップFFからVm8、"0"書き込みする場合には0Vをビット線BL1 に印加する。そうすると、書き込まないメモリセルMC100 、及び"1"書き込みを行う場合のメモリセルMC000 の浮遊ゲートには電子が注入されず、"0"書き込みを行うメモリセルMC000 の浮遊ゲートにはチャネルから電子が注入される。
【0202】
書き込み終了後、制御ゲート、選択ゲート、ビット線が順次放電されて書き込み動作は終了する。
【0203】
図45のようなメモリセルアレイのMC000 に書き込みを行う際には、選択ゲートSGS0 にはD-type 選択MOSトランジスタSTS10がオフする電圧(例えば−3V)を印加してもよい。
【0204】
書き込み終了後は書き込みが十分に行われたかを調べる書き込みベリファイ動作が行われる。
【0205】
まず、φA ,φB がVcc、プリチャージ信号φpB,φpAがVccになり、ビット線BL1 が例えば1.7Vに(ダミー)ビット線BL0 が例えば1.5Vにプリチャージされる。
【0206】
プリチャージが終わるとφpA,φpBがVssとなり、ビット線BL1 ,BL0 はフローティング状態になる。この後、ロウデコーダ3から選択ゲート、制御ゲートに所望の電圧が印加される。制御ゲートWL00がベリファイ電圧(例えば0.5V)、WL01〜WL07はVcc(例えば3V)、SGS0 は1.5V、SGD0 は3Vとなる。メモリセルMC000 に"0"書き込みが十分の場合はメモリセルのしきい値電圧が正なのでセル電流は流れず、ビット線BL1 の電位は1.7Vのままである。"1"書き込み又は"0"書き込み不十分の場合は、セル電流が流れてビット線BL1 の電位は下がり、1.5V以下になる。ダミービット線BL0 はこの間、フローティングにしてもよいし、φpAをVccにすることにより1.5Vに固定していても良い。ダミービット線を定電圧に保てば、ビット線放電時のビット線間容量結合ノイズを著しく低減できる。
【0207】
ビット線放電後、ベリファイ信号φBVが3Vになり、メモリセルMC000 に書き込まれるデータが"1"の場合にはビット線BL1 は3V近くに充電される。ここで、ベリファイ信号によって行われる充電の電圧レベルはダミービット線BL0 のプリチャージ電圧1.5V以上であればよい。
【0208】
その後、SAPが3V、SANが0Vとなり、CMOSフリップフロップFFが不活性化され、φE が3VになることによりCMOSフリップフロップFFがイコライズされてノードN1 ,N2 がVcc/2(例えば1.5V)になる。その後、φA ,φB が3Vになり、ビット線とセンスアンプが接続された後、SANが0Vから3V、SAPが3Vから0Vになり、ビット線BL1 とダミービット線BL0 の電位差が増幅され、再書き込みのデータがセンスアンプがラッチされる。
【0209】
このように本実施例によれば、選択MOSトランジスタのしきい値と選択ゲートに印加する電圧を変えることにより、第1の実施例と同様に、チップ面積を増加させることなくフォールディッド・ビット線方式を実現でき、高速なランダムリードが可能になる。しきい値を変える方法としては、第1の実施例で説明した各種の方法を採用することができる。
【0210】
【発明の効果】
以下、本発明の実施例を図面を参照して説明する。
【0211】
(実施例1)
以下、(課題1)を解決する実施例を説明する。
【0212】
図1は、本発明の第1の実施例に係わるNANDセル型EEPROMの全体構成を示すブロック図である。図中の1はメモリセルアレイ、2はデータ書き込み,読み出しを行うためのラッチ手段としてのセンスアンプ兼ラッチ回路、3はワード線選択を行うロウデコーダ、4はビット線選択を行うカラムデコーダ、5はアドレスバッファ、6はI/Oセンスアンプ、7はデータ入出力バッファ、8は基板電位制御回路である。
【0213】
図2は、メモリセルアレイの構成を示す図であり、BL,/BLはビット線、WLはワード線、STDはNANDセルのドレイン側につながる第1の選択MOSトランジスタ、STSはNANDセルのソース側につながる第2の選択MOSトランジスタ、SGDは選択MOSトランジスタSTDを駆動するための選択ゲート、SGSは選択MOSトランジスタSTSを駆動するための選択ゲート、SAはセンスアンプ、TGはセンスアンプSAとビット線BLをつなぐためのゲートを駆動する制御信号を示している。
【0214】
センスアンプSAは、図2のように隣接するビット線対BLj ,/BLj を入力としている。これはDRAMで用いられているフォールディッド・ビット線方式である。フォールディッド・ビット線方式を実現するためには、ビット線対の一方のビット線が放電する際に、他方のビット線が放電しないようにしなければならない。これを同じ選択ゲートを共有する選択MOSトランジスタ(例えば図2のSTS00とSTS10、STD00とSTD10)のしきい値に差を設け、さらにドレイン側の選択ゲートとソース側の選択ゲートに異なる電圧を印加することによって実現する。
【0215】
図2では、高いしきい値Vt1(例えば2V)を持つ選択MOSトランジスタをE-type 、低いしきい値Vt2(例えば0.5V)(Vt1>Vt2)を持つ選択MOSトランジスタをI-type と記している。2種類の選択MOSトランジスタのゲート(選択ゲート)に印加する電圧は、I-type トランジスタもE-type トランジスタも両方オンする電圧Vsgh (例えば3V)(Vsgh >Vt1、Vt2)と、I-type トランジスタはオンするがE-type トランジスタはオフする電圧Vsgl (例えば1.5V)(Vt1>Vsgl >Vt2)である。
【0216】
ここで、メモリセルは半導体基板上に浮遊ゲート(電荷蓄積層)と制御ゲートを積層した電気的書き替え可能な不揮発性メモリセルであり、このメモリセルを複数個直列接続してNANDセル(不揮発性メモリ部)が構成されている。そして、NANDセルにI-type のSTSとE-type のSTDが接続されて第1のメモリセルユニットが構成され、NANDセルにE-type のSTSとI-type のSTDが接続されて第2のメモリセルユニットが構成され、第1及び第2のメモリセルユニットが交互に配置されている。そして、ワード線を共有する複数の第1及び第2のメモリセルユニットからサブアレイが構成されている。
【0217】
図2を用いて、選択ゲートの電圧の印加方法を具体的に説明する。例えば、メモリセルMC000 のデータを読み出す場合には、ワード線WL00,WL08〜WL15は0V、ワード線WL01〜WL07はVcc(例えば3V)にする。そして、ソース側の選択ゲートSGS0 はVsgh 、ドレイン側の選択ゲートSGD0 はVsgl にする。SGS1 ,SGD1 は0Vにする。この場合、ソース側の選択MOSトランジスタSTS00、STS10は共にオンする。一方、ビット線BL0 のドレイン側の選択MOSトランジスタSTD00はオンするが、ビット線/BL0 のドレイン側の選択MOSトランジスタSTD10はオフするので、メモリセルMC000 のデータが"1"ならばビット線BL0 は放電するが、メモリセルMC100 のデータにかかわらずビット線/BL0 は放電しない。
【0218】
一方、メモリセルMC100 のデータを読み出す場合も、メモリセルMC000 を読み出すときと同様に、ワード線WL00,WL08〜WL15は0V、ワード線WL01〜WL07はVccにする。ソース側の選択ゲートSGS0 はVsgl 、ドレイン側の選択ゲートSGD0 はVsgh にする。SGS1 ,SGD1 は0Vにする。この場合、ドレイン側の選択MOSトランジスタSTD00,STD10は共にオンする。ソース側の選択MOSトランジスタSTS10はオンするのでビット線/BL0 はメモリセルMC100 のデータが"1"ならば放電するが、選択MOSトランジスタSTS00はオフするのでビット線BL0 は放電しない。
【0219】
本発明は、ビット線対BLj ,/BLj につながる選択MOSトランジスタで、同じ選択ゲートSGS,SGDによって制御される選択MOSトランジスタ(例えば図2のSTD00とSTD10、STS00とSTS10、STD01とSTD11、STS01とSTS11)のしきい値に差を付ければよく、しきい値の設定の仕方は任意性を有する。例えば図3のように、ビット線BLj の選択MOSトランジスタSTD00をE-type 、STS00をI-type 、ビット線/BLj の選択MOSトランジスタSTD10をI-type 、STS10をE-type としてもよい。
【0220】
また、図2ではビット線BLj につながるセルのドレイン側の選択MOSトランジスタは全てI-type で、ソース側の選択MOSトランジスタはE-type だが、例えば図4のように、ビット線コンタクトを共有する2つのNANDブロックで、ドレイン側の選択MOSトランジスタの一方をI-type 、他方をE-type としてもよい。また、図2〜図4では交互に配設されているビット線BLj が同時に選択されて読み出されるが、例えば図5のように選択MOSトランジスタのしきい値を設定して、ビット線BL0 が選択される時にはビット線/BL1 が選択されるようにしてもよい。
【0221】
本発明では、この(実施例1)だけでなく後述する(実施例5)までの全ての実施例において、1本の選択ゲートを共有する選択MOSトランジスタの中で、導通状態のものと、非導通状態のものが生じさせることができ、またそのような選択ゲートを2本用意することにより、同一選択ゲートを有するメモリセル内で選択状態のメモリセルと、非選択状態のメモリセルを容易に実現できることを利用している。
【0222】
従って、選択MOSトランジスタのしきい値や選択ゲートに印加する電圧は任意性を有する。ドレイン側の選択MOSトランジスタがVtd1 ,Vtd2 (Vtd1 >Vtd2 )の2種類のしきい値を持ち、ドレイン側の選択ゲートに印加する電圧がVsghd(Vsghd>Vtd1 )、Vsgld(Vtd1 >Vsgld>Vtd2 )の2種類であり、ソース側の選択MOSトランジスタはVts1 ,Vts2 (Vts1 >Vts2 )の2種類のしきい値を持ち、ソース側の選択ゲートに印加する電圧はVsghs(Vsghs>Vts1 ),Vsgls(Vts1 >Vsgls>Vts2 )の2種類であればよく、上記実施例のようにVtd1 =Vts1 ,Vtd2 =Vts2 ,Vsghd=Vsghs,Vsgld=Vsglsでなくてもよい。
【0223】
例えば、ドレイン側の選択MOSトランジスタのしきい値を2Vと0.5Vの2種類とし、ソース側の選択MOSトランジスタのしきい値を2.5Vと1Vの2種類として、ドレイン側の選択ゲートに印加する電圧をVsgh =3V,Vsgl =1.5V、ソース側の選択ゲートに印加する電圧をVsgh =3V,Vsgl =1.2Vとしてもよい。
【0224】
Vsgh をVccよりも大きくすれば、選択MOSトランジスタのコンダクタンスの増加(つまり抵抗の減少)につながり、読み出しの際にNANDセル列を流れるセル電流が増加するので、ビット線放電時間が短くなりその結果、読み出し,書き込みのベリファイ読み出しが高速化される。Vsgh は例えばチップ内の昇圧回路でVccから昇圧すればよい。
【0225】
1本の選択ゲートを共有する選択MOSトランジスタを全て導通状態にする、選択ゲートの電圧Vsgh は電源電圧Vcc以下が望ましい。Vsgh がVccよりも大きい場合には、チップ内で昇圧回路が必要になるのでチップ面積の増加につながる。
【0226】
また、選択MOSトランジスタの小さい方のしきい値Vt2は、負のしきい値(例えば−1V)であってもよい。書き込み時に、書き込むセルがつながっているビット線には0Vを印加し、書き込まないセルがつながっているビット線には中間電位(10V程度)を印加するが、この2つのビット線間にソース線を通じて電流が流れないようにソース側の選択ゲートはオフにしなければならない。従って、Vt2を−1V程度の負のしきい値に設定した場合、書き込み時にソース側の選択ゲートには負のしきい値の選択ゲートがオフする負電圧(例えば−1.5V)を印加すればよい。
【0227】
選択ゲートのしきい値のうち大きい方の値Vt1は、電源電圧Vcc以上の電圧(例えば3.5V)に設定してもよい。この場合、読み出しやベリファイ読み出し時にVt1のしきい値を持つ選択MOSトランジスタをオンするためには、例えばチップ内部の昇圧回路を用いて選択ゲートに例えば4Vを印加すればよい。
【0228】
ここで、図8のタイミング図を用いて、図6のビット線BLj に接続されているメモリセルMC000 を読み出す場合の動作を説明する。センスアンプは制御信号SAN,SAPで制御されるCMOSフリップフロップで形成されている。
【0229】
まず、制御信号TGがVcc(例えば3V)からVssになって、CMOSフリップフロップFFとビット線BLj ,/BLj が切り離される。次いで、プリチャージ信号φpA,φpBがVssからVccになり(時刻t0 )、ビット線BLj がVA (例えば1.7V)に、ビット線/BLj がVB (例えば1.5V)にプリチャージされる(時刻t1 )。プリチャージが終わるとφpA,φpBがVssとなり、ビット線BLj ,/BLj はフローティング状態になる。この後、ロウデコーダ3から制御ゲート(ワード線)、選択ゲートに所望の電圧が印加される(時刻t2 )。
【0230】
図6のメモリセルMC000 を読み出す場合には、WL00は0V、WL01〜WL07は3V、SGD0 は3V(Vsgh )、SGS0 は1.5V(Vsgl )となる。メモリセルMC000 に書き込まれたデータが"0"の場合はメモリセルMC000 のしきい値が正なのでセル電流は流れず、ビット線BLj の電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BLj の電位は下がり、1.5V以下になる。また、選択ゲートSGS0 が1.5Vなので、選択トランジスタSTS10はオフになり、メモリセルMC100 に書き込まれているデータに拘らずビット線/BLj は放電せず、プリチャージ電位1.5Vに保たれる。
【0231】
その後、時刻t3 にSAPが3V、SANが0Vとなり、CMOSフリップフロップFFが不活性化され、時刻t4 にφE が3VになることによりCMOSフリップフロップFFがイコライズされて、ノードN1,N2がVcc/2(例えば1.5V)になる。時刻t5 にTGが3Vになり、ビット線とセンスアンプが接続された後(時刻t6 )、SANが0Vから3Vになりビット線BLj ,/BLj の電位差が増幅される。その後、時刻t7 にSAPが3Vから0Vになりデータがラッチされる。
【0232】
つまり、メモリセルMC000 に"0"が書き込まれていれば、ノードN1が3V,ノードN2が0Vとなる。MC000 に"1"が書き込まれていれば、ノードN1が0V、ノードN2が3Vになる。その後、カラム選択信号CSLjが0Vから3Vとなると、CMOSフリップフロップにラッチされていたデータがI/O,I/O'に出力される(時刻t8 )。
【0233】
次に、図6のビット線/BLj に接続されるメモリセルMC100 を読み出す場合のタイミング図を図10に示した。この場合、ビット線BLj に1.5V、ビット線/BLj に1.7Vプリチャージする(時刻t1 )。セルデータのビット線への読み出し時にロウデコーダ3から制御ゲート(ワード線)に印加される電圧はメモリセルMC000 を読み出す場合と同様だが、選択ゲートに印加される電圧はSGD0 は1.5V、SGS0 は3Vである(時刻t2 )。
【0234】
メモリセルMC100 に書き込まれたデータが"0"の場合は、メモリセルMC100 のしきい値が正なのでセル電流は流れず、ビット線/BLj の電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線/BLj の電位は下がり、1.5V以下になる。また、選択ゲートSGD0 が1.5Vなので、選択MOSトランジスタSTD00はオフになり、メモリセルMC000 に書き込まれているデータに拘らずビット線BLj は放電せず、プリチャージ電位1.5Vに保たれる。その後、メモリセルMC000 を読み出しする場合と同様にビット線/BLj に読み出されたデータがセンスアンプでセンス及びラッチされ、そしてI/O,I/O'に出力される。
【0235】
読み出し動作のタイミングは任意性を有する。例えば、時刻t5 に図9のようにビット線とセンスアンプを接続するトランスファゲートをオンにしてビット線BLj ,/BLj の電位をノードN1,N2に転送した後、トランスファゲートをオフにしてもよい。従って、ビット線対がセンスアンプから切り離されることによりセンスアンプの負荷容量が減ったため、センス及びデータラッチ時にノードN1、N2の電位は急速に決定されることになる。
【0236】
図8〜図10のタイミング図では、センスアンプのセンス動作時にまずSANを0Vから3VにしてCMOSフリップフロップFFのNチャネルトランジスタをオンにしてから後に、SAPを3Vから0VにしてCMOSフリップフロップFFのPチャネルトランジスタをオンにしているが、SANを0Vから3Vにするのとほぼ同時にSAPを3Vから0Vにしてもよい。
【0237】
ビット線BLj に接続するセルのデータをセンスアンプでセンス及びラッチした時には、ビット線BLj ,/BLj の電位は一方が0V、他方がVcc(例えば3V)になっている。ビット線BLj のセルデータをセンスアンプからI/O,I/O'に出力後、φE を3Vにすれば、ビット線BLj ,/BLj 間がつながり(イコライズ)、プリチャージすることなくビット線BLj ,/BLj が1.5Vになる。その後、例えばビット線/BLjを読み出す場合にはφPBを3V、VB を1.7Vにすることにより、ビット線/BLj を1.7Vにプリチャージすればよい。このようにビット線BLj をセンス後、ビット線BLj ,/BLj 間をつなぐことによって、次の読み出しのプリチャージ時間を短時間にし、さらにプリチャージに要する消費電力を低減できる。
【0238】
また、図7のようにセンスアンプに書き込み後にベリファイを行う回路を付加してもよい。
【0239】
ビット線対に異なった電位をプリチャージする方法は、図6に示したように周辺回路から電位VA ,VB を転送する方法の他に、例えば図11のようにダミーセルを設けてもよい。この場合、ビット線BLj ,/BLj を同電位VPRにプリチャージする。ダミーセルで流れる電流はセルの最悪の読み出し電流よりも小さくしておく。これには、直列接続するダミーNAND型セルをデプレッション型トランジスタにし、チャネル長Lを大きく、チャネル幅Wを小さくしておくなど方法などがある。
【0240】
ダミー選択MOSトランジスタのしきい値を図11のように設定すれば、ビット線BLj に接続するメモリーセルのデータをビット線BLj に読み出す場合には、ビット線/BLj はダミーセルを通じて放電され、ビット線/BLj に接続するメモリーセルのデータを読み出す場合には、ビット線BLj がダミーセルを通じて放電される。
【0241】
メモリセルMC000 を読み出す場合を例にとって本実施例の動作を説明する。まず、プリチャージ制御信号PREが3Vになり、ビット線BLj 、/BLj がプリチャージ電位VPR(例えば1.7V)にプリチャージされる。その後、メモリセルの制御ゲート線,選択ゲートが選択され、ダミーワード線DWLには0V、ダミー選択ゲートDSGS,DSGDには選択MOSトランジスタの選択ゲートSGS,SGDに印加する電圧とほぼ同じ電圧が印加される。
【0242】
メモリセルMC000 に"0"が書き込まれていれば、ビット線BLj は放電せずプリチャージ電位1.7Vを保つ。MC000 に"1"が書き込まれていれば、ビット線BLj は例えば1.3Vまで放電する。"1"が書き込まれたビット線BLj が1.3Vまで放電した時に、ビット線/BLj はダミーセルを通じて1.5Vまで放電するようすればよい。その後、ビット線対の電位をセンスアンプで差動増幅する動作は図6の実施例と同様である。
【0243】
ビット線対に異なった電位をプリチャージする方法としては、ダミーセルを図12のように1トランジスタ,1キャパシタで構成してもよい。まず、ビット線プリチャージ制御信号PREが3Vになり、ビット線BLj ,/BLj を同電位VPRにプリチャージする。制御信号PREが0Vになりビット線がフローティング状態になった後、メモリセルMC000 のデータをビット線BLj に読み出す場合には、φPBが3Vになり、キャパシタC1 が充電される。キャパシタC1 に充電された電荷分だけビット線/BLj がプリチャージ電位VPRから下がる。これをビット線対を差動増幅する際のレファレンス電位とすればよい。
【0244】
メモリセルMC100 のデータをビット線/BLj に読み出す場合には、φPAが3VになることによりキャパシタC0 が充電され、ビット線BLj がプリチャージ電位VPRから下がる。このビット線BLj をレファレンス電位とすればよい。
【0245】
また、図6〜図10の実施例では、読み出すメモリセルが接続されているビット線を放電している間に、センスアンプにつながるビット線対のうちの他方のビット線(例えば図6のメモリセルMC000 を読み出す場合にはビット線/BLj 、メモリセルMC100 を読み出す場合にはビット線BLj )はフローティング状態である。しかし、ビット線(例えばビット線BLj )が1.7Vにプリチャージされ、その後メモリセルのデータを読み出している間も、プリチャージ制御信号φPBを3Vに保つことによって、レファレンスとなるビット線(例えばビット線/BLj )をレファレンス電位1.5Vに固定することもできる。
【0246】
このようにビット線/BLj をレファレンス電位に保つことによって、ビット線放電時の隣接ビット線間容量結合に起因するノイズを低減することができる。また、上記読み出しの場合と同様に書き込み後のベリファイリード(実施例4で詳細に記してある)時にはビット線はセルに書き込んだデータに従って充放電を行うが、読み出さないビット線/BLj をレファレンス電位に保てば、ビット線間容量結合に起因するノイズを低減することができる。
【0247】
ビット線に読み出されたメモリセルのデータをセンス及びラッチする際の、隣接ビット線間容量結合によるノイズを低減するために、図13のようにDRAMで提案されているツイスティッド・ビット線方式にしてもよい。図14のようなツイスティッド・ビット線方式にしてもよい。
【0248】
選択MOSトランジスタを図15のように選択ゲート,浮遊ゲートを有するセルで構成してもよい。本実施例の場合、半導体記憶装置を出荷する前に選択MOSトランジスタの浮遊ゲートに電子を注入することにより、選択MOSトランジスタのしきい値を決めることができる。ドレイン側の選択MOSトランジスタ(例えば図15のSTD00)の浮遊ゲートへの電子の注入は、基板からのトンネリングで行えばよい。
【0249】
つまり、ワード線WL00〜WL07は中間電位(10V程度)或いは0V、選択ゲートSGD0 はVpp(20V程度)、選択ゲートSGD0 は0V、ビット線BL0 は0V、ビット線/BL0 ,BL1 ,/BL1 は中間電位(10V程度)にすればよい。さらに、ソース側の選択MOSトランジスタのしきい値を決めるには、選択ゲートSGD0 ,SGS0 、ワード線WL00〜WL07を全て"H"にしてNANDセル列を全てオンにし、ビット線BL0 にはVpp又は中間電位、ビット線/BL0 ,BL1 ,/BL1 には0Vを与えてホットエレクトロン注入すればよい。
【0250】
このように本発明によれば、選択MOSトランジスタのしきい値と選択ゲートに印加する電圧を変えることにより、チップ面積を増加させることなくフォールディッド・ビット線方式を実現でき、高速なランダムリードが可能になる。しきい値を変える方法としては、選択MOSトランジスタのゲート酸化膜厚を変える、選択MOSトランジスタにチャネルドープした不純物の濃度を変えるなどが考えられる。或いは選択MOSトランジスタに不純物のチャネルドープするか、しないによってしきい値に差をつけてもよい。選択MOSトランジスタのチャネル長を変えることによってもしきい値を変えることができる。つまり、チャネル長が短いトランジスタでは短チャネル効果によってしきい値が小さくなるので、これをI-type トランジスタとしてもよい。
【0251】
また、ゲート酸化膜厚,チャネルの不純物濃度を変える方法としても、新たに製造工程を導入しなくても、周辺回路のチャネルドープなど、他の製造工程を利用してもよい。いずれの方法でも選択MOSトランジスタのしきい値に差をつければよく、しきい値に差ができれば基板バイアスなどによって所定のしきい値を得ることができる。
【0252】
従来のNANDセル型EEPROMでは、書き込みブロックのソース側の選択ゲートに0Vを与えているが、ソース側の選択MOSトランジスタがI-type でしきい値Vt2が0.1V程度の場合(或いは負のしきい値の場合)、ソース側の選択MOSトランジスタは完全にはカットオフせず、セル電流が例えば0.1μA流れて書き込まないビット線が中間電位(10V程度)から放電する。
【0253】
例えば、200本のビット線に接続するメモリセルには書き込みを行わず、ビット線を中間電位に充電するとすると、セル電流は計200×0.1μA=20μA流れることになる。I-type トランジスタのカットオフ特性を向上させるためには書き込み時に共通ソース線に、例えば0.5V程度の電圧を加えればよい。ソースに0.5V印加すれば、ソース−基板間の電位差が−0.5Vになり、基板バイアス効果でI-type トランジスタのしきい値が増加するので、I-type トランジスタのゲートに0V印加した時のカットオフ特性が向上し、読み出し時のセル電流を低減できる。
【0254】
選択ゲートのしきい値のうち、小さい方(I-type)のしきい値を例えば0.5Vと設定するために、基板濃度を薄くする方法が考えられる。基板濃度が薄いI-type トランジスタでは、ゲート電圧を印加しなくてもドレイン電圧を印加するとドレイン−基板間の空乏層が広がり、その結果ドレイン−基板間の空乏層とソース−基板間の空乏層がつながりやくすなる(パンチスルー)という問題点がある。I-type の選択MOSトランジスタのパンチスルー耐圧を上げるために、I-type の選択MOSトランジスタのチャネル長Lを長くすればよい。
【0255】
なお、以上の実施例ではNANDセル型EEPROMについて説明したが、メモリセルのドレイン側が選択ゲートを介してビット線につながり、メモリセルのソース側も選択ゲートを介してソース線につながる不揮発性半導体記憶装置であれば本発明は有効である。例えば図16に示したようなANDセル型EEPROM(H.Kume el al.;IEDM Tech.Dig.,Dec.1992,pp.991-993)でも本発明は有効であるし、ドレイン側の選択ゲートとソース側の選択ゲートの間に1つのメモリセルを有するNOR型EEPROMやマスクROMでも有効である。
【0256】
(実施例2)
以下、(課題2)を解決する実施例を説明する。
【0257】
図17は、本実施例に係わるNANDセル型EEPROMの構成を示すブロック図である。図中の1はメモリ手段としてのメモリセルアレイであり、オープンビット線方式なのでメモリセルは1A,1Bに2分割されている。メモリセルアレイ1A,1Bはそれぞれ所定単位に少なくとも2分割されている。
【0258】
本実施例では、1ページを256ビットとし、メモリセルアレイ1A,1Bは128ビットずつ1A1,1A2と1B1,1B2に分割されているとする。2はデータ書き込み,読み出しを行うためのラッチ手段としてのセンスアンプ回路であり、メモリセルアレイ1A,1Bと同様に所定単位毎に少なくとも2分割されている。図17ではセンスアンプは2A,2Bに2分割されている。3はワード線選択を行うロウデコーダ、4はビット線選択を行うカラムデコーダ、5はアドレスバッファ,6はI/Oセンスアンプ、7はデータ入出力バッファ、8は基板電位制御回路である。
【0259】
メモリセルアレイ1A1を図18、1B1を図19、1A2を図20、1B2を図21に示した。図18〜図21でメモリセルアレイの選択MOSトランジスタのしきい値は上記(実施例1)と同様に2種類の値を持つ。E-type と記した選択MOSトランジスタのしきい値は2V、I-type と記した選択MOSトランジスタのしきい値は0.5Vであるとする。従ってE-type の選択MOSトランジスタもI-type の選択MOSトランジスタも共にオンする場合には選択ゲートにVcc(例えば3V)を印加し、I-type のみをオンする場合には選択ゲートに1.5V印加する。
【0260】
メモリセルアレイ1A1のデータをビット線BL0A〜BL127Aに読み出す場合には、ドレイン側の選択ゲートSGDは3V、ソース側の選択ゲートSGSは1.5Vにする。一方、メモリセルアレイ1A2のデータをビット線BL128A〜BL255Aに読み出す場合には、ドレイン側の選択ゲートSGDは1.5V、ソース側の選択ゲートSGSは3Vにする。メモリセルアレイ1A1と1A2のデータを同時に読み出す場合には、SGSもSGDも共に3Vにすればよい。
【0261】
センスアンプは上記(実施例1)のフォールディッド・ビット線方式と同様に差動式センスアンプである。メモリセルアレイ1A1,1B1に接続するセンスアンプ2A(SA1)を図22、メモリセルアレイ1A2,1B2に接続するセンスアンプ2B(SA2)を図23に示した。
【0262】
ここで、2ページに書き込まれたデータを読み出す場合を例にとり、図24,25のタイミング図を用いて、本実施例の読み出し動作を説明する。まず、1ページ目では、センスアンプ2A(SA1)とセンスアンプ2B(SA2)が同時に動作する。制御信号TG1,TG2が3Vから0VになってCMOSフリップフロップFF1,FF2とビット線BLjA,BLjB(j=0,1,…,255)が切り離される。
【0263】
次に、プリチャージ信号φpA1 ,φpB1 ,φpA2 ,φpB2 が0Vから3Vになり、ビット線BLjA(j=0,1,…,255)が例えば1.7Vに、ビット線BLjB(j=0,1,…,255)が例えば1.5Vにプリチャージされる。プリチャージが終わるとφpA1 ,φpB1 ,φpA2 ,φpB2 が0Vとなり、ビット線BLjA、BLjB(j=0,1,…,255)はフローティング状態になる。この後、ロウデコーダ3から制御ゲート、選択ゲートに所望の電圧が印加される。
【0264】
図18、19でWL00は0V、WL01〜WL07は3V、SGD0 は3V、SGS0 は3Vとなる。ワード線WL00によって選択されたメモリセルに書き込まれたデータが"0"の場合はメモリセルのしきい値が正なのでセル電流は流れず、ビット線BLjAの電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BLjAの電位は下がり、1.5V以下になる。またビット線BLjBは放電せず、プリチャージ電位1.5Vに保たれる。
【0265】
その後、SAP1 ,SAP2 が3V、SAN1 ,SAN2 が0Vとなり、CMOSフリップフロップFF1,FF2が不活性化され、φE1,φE2が3VになることによりCMOSフリップフロップFF1,FF2がリセットされる。そしてTG1,TG2が3Vになり、ビット線とセンスアンプが接続された後、SAN1 ,SAN2 が3Vから0Vになりビット線BLjA,BLjB(j=0,1,…,255)の電位差が増幅される。その後、SAP1 ,SAN2 が0Vから3Vになりデータがラッチされる。そして、カラム選択信号CSLj(j=0,1,…,255)が次々に選択され、CMOSフリップフロップにラッチされていたデータがI/O,I/O'に出力される(ページリード)。
【0266】
1ページ目の前半のデータ(カラムアドレス0〜127)をページリードした後、1ページ目の後半のデータをページリードする間に、2ページ目のロウアドレスの前半のデータ(ビット線BLjA;j=0,1,…,127…につながるメモリセルのデータ)のランダムリードを行う。これは、例えばカラムアドレスが128であることを検知して行えばよい。
【0267】
まず、プリチャージ信号φpA1 ,φpB1 ,φpA2 ,φpB2 が0Vから3Vになり、ビット線BLjA(j=0,1,…,127)が1.7Vにビット線BLjB(j=0,1,…,127)が1.5Vにプリチャージされる。プリチャージが終わるとφpA1 ,φpB1 ,φpA2 ,φpB2 が0Vとなり、ビット線BLjA,BLjB(j=0,1,…,127)はフローティング状態になる。この後、ロウデコーダ3から制御ゲート、選択ゲートに所望の電圧が印加される。WL01は0V,WL00、WL02〜WL07は3V、SGD0 は3V、SGS0 は1.5Vとなる。
【0268】
ワード線WL01によって選択されるメモリセルに書き込まれたデータが"0"の場合は、メモリセルしきい値が正なのでセル電流は流れず、ビット線BLjA(j=0,1,…,127)の電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BLjA(j=0,1,…,127)の電位は下がり、1.5V以下になる。また、ビット線BLjB(j=0,1,…,127)は放電せず、プリチャージ電位1.5Vが保たれる。
【0269】
その後、SAP1 が3V、SAN1 が0Vとなり、CMOSフリップフロップFF1が不活性化され、φE1が3VになることによりCMOSフリップフロップFF1がイコライズされる。そしてTG1が3Vになり、ビット線とセンスアンプが接続された後、SAN1 が3Vから0Vになりビット線BLjA,BLjB(j=0,1,…,127)の電位差が増幅される。その後、SAP1 ,SAN2 が0Vから3Vになりデータがセンスアンプ2A(SA1)にラッチされる。
【0270】
1ページ目のページリードが256カラムアドレス分進んだところでは、既に次の2ページ目の128カラムアドレス分のデータがセンスアンプ2A(SA1)にラッチされているので、ランダムリード動作をする必要ない。センスアンプ2A(SA1)から2ページ目のカラムアドレス0〜127までをページリードしている間に、2ページ目の後半のカラムアドレス128〜255に対するランダムリード動作を行う。つまり、ロウデコーダ3から制御ゲート、選択ゲートに所望の電圧が印加される。WL01は0V、WL00,WL02〜WL07は3V、SGD0 は1.5V、SGS0 は3Vとなる。
【0271】
ワード線WL01によって選択されるメモリセルに書き込まれたデータが"0"の場合は、メモリセルしきい値が正なのでセル電流は流れず、ビット線BLjAの電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BLjA(j=128,129,…,255)の電位は下がり、1.5V以下になる。
【0272】
また、ビット線BLjB(j=128,129,…,255)は放電せず、プリチャージ電位1.5Vに保たれる。そして、SAP2 が3V、SAN2 が0Vとなり、CMOSフリップフロップFF2が不活性化され、φE2が3VになることによりCMOSフリップフロップFF2がリセットされる。そして、TG2が3Vになり、ビット線とセンスアンプが接続された後、SAN2 が0Vから3Vになりビット線BLjA、BLjB(j=128,129,…,255)の電位差が増幅される。その後、SAP2 が3Vから0 Vになりデータがセンスアンプ2B(SA2)にラッチされる。
【0273】
2ページ目のページリードが128カラムアドレス分進んだところでは、既に次の2ページ目の後半の128カラムアドレス分のデータがセンスアンプ2B(SA2)にラッチされているので、ランダムリード動作をする必要なく、2ページ目の後半の128カラムアドレス分のデータをシリアルリードできる。
【0274】
本発明は、上記実施例に限られない。上記実施例では、メモリセルを2分割したが、例えば4分割にしてもかまわないし、任意の数に分割してもよい。
【0275】
図24,25のタイミングチャートは一例を示したにすぎない。1ページ目のデータのランダムリードを図24,25のタイミングチャートではセンスアンプ2A(SA1)とセンスアンプ2B(SA2)で同時に行っているが、図26,27のタイミング図に示したように、まず1ページ目の前半のカラムアドレスに相当するメモリセルのランダムリードを行い、続いて1ページ目の前半のデータをページリードしている間に1ページ目の後半のデータをランダムリードしてもよい。
【0276】
さらに、図24,25では2ページ目の前半のデータのランダムリードと2ページ目の後半のデータのランダムリードでビット線のプリチャージを同時に行っているが、図26,27のようにセンスアンプ2A(SA1)でランダムリードする場合と、センスアンプ2B(SA2)でランダムリードする場合でビット線のプリチャージのタイミングを変えてもよい。
【0277】
また、メモリセルアレイの分割は物理的に連続のものを1つの分割単位としなくてもよい。例えば、図28、図29に示したようにセンスアンプSA1に接続するビット線と、センスアンプSA2に接続するビット線を交互に配列してもよい。センスアンプSA1に接続するビット線をランダムリードする間は、センスアンプSA2に接続するビット線を0Vに接地することができるが、この場合センスアンプSA1に接続するビット線間距離は図18〜図21の場合の2倍になるので、ランダムリードの際にビット線間容量結合に起因する雑音を低減することができる。
【0278】
本発明を適用できるのはオープンビット線配置のメモリセルアレイに限らない。例えば、図30のようなインバータ型センスアンプを持つ図31のようなシングルエンド型のメモリセル配置にしてもよい。図31でビット線BLj (j=0,1,…,255)に接続するメモリセルアレイは図28のビット線BLjA(j=0,1,…,255)に接続するメモリセルアレイのようにすればよい。
【0279】
(実施例3)
以下、(課題3)を解決する実施例を説明する。
【0280】
従来のメモリセルアレイでは、読み出し,書き込み時にロウデコーダ3であるワード線を選択すると、選択されたワード線とビット線が交差する所に配設されているメモリセルは全て選択される。従って、隣接するビット線に接続するメモリセルの一方を選択し、他方を非選択にすることはできない。
【0281】
上記(実施例1)、(実施例2)で説明しているように、本発明によればNANDブロックのソース側の選択MOSトランジスタとドレイン側の選択MOSトランジスタのしきい値を変え、更にソース側の選択ゲートとドレイン側の選択ゲートに印加する電圧を変えることによって、隣接するビット線の一方を選択し、他方のビット線を非選択にすることができる。その結果、読み出し,書き込み時のビット線へのプリチャージを省略することによって、プリチャージ時間を短縮し、消費電力を低減することができる。
【0282】
そこで本実施例(実施例3)では、読み出し時にプリチャージ時間を短縮し、消費電力を低減する実施例を説明する。また、書き込み時にプリチャージ時間を短縮し、消費電力を低減する例は次の実施例(実施例4)で説明する。
【0283】
図32は、本実施例に係わるNANDセル型EEPROMの構成を示すブロック図である。図中の1はメモリ手段としてのメモリセルアレイであり、オープンビット線方式なので1A,1Bに2分割されている。本実施例では1ページを256ビットとする。2はデータ書き込み,読み出しを行うためのラッチ手段としてのセンスアンプ回路である。3はワード線選択を行うロウデコーダ、4はビット線選択を行うカラムデコーダ、5はアドレスバッファ、6はI/Oセンスアンプ、7はデータ入出力バッファ、8は基板電位制御回路である。
【0284】
メモリセルアレイ1Aは図28と同様、メモリセルアレイ1Bは図29と同様である。但し、メモリセルアレイ1A、1Bに配設されている図28のビット線BLjA,BLjB(j=0,1,…,127)に接続するセンスアンプSA1は図22ではなく、図33である。同様にメモリセルアレイ1A,1Bに配設されている図29のビット線BLjA,BLjB(j=128,129,…,255)に接続するセンスアンプSA2は図23ではなく、図34である。図33、図34のセンスアンプSA1,SA2では図22、図23のセンスアンプSA1,SA2にビット線BLjA,BLjB間を制御信号φEQ1 ,φEQ2 によってイコライズする(同電位にする)ためのトランジスタが付加されている。
【0285】
読み出し時に、ビット線間容量結合に起因する雑音を低減するために、ビット線を1本おきに基準電位に保つ(ビット線シールド)。この場合、書き込み動作はまず例えばビット線BLjA(j=0,1,…,127)につながるセルに対して行ってから、次にビット線BLjA(j=128,129,…,255)に接続するセルに対して書き込みを行う。ここでは、ビット線BLjA(j=0,1,…,127)に書き込まれたデータ(1ページ目のデータ)をまず読み、次にビット線BLjA(j=128,129,…,255)に書き込まれたデータ(2ページ目のデータ)を読み出す場合を例にとって、本実施例を説明する。
【0286】
ビット線BLjA(j=0,1,…,127)のデータを読み出す場合に、シールドするビット線BLjA(j=128,129,…,255)は基準電位(例えば1.5V)に保つ。従来のメモリセルアレイでは隣接するビット線が同時に選択されて放電するために、シールドするビット線は0Vしかできなかった。以下1ページ目のデータをビット線に読み出す時とビット線に読み出されたデータをセンスアンプでセンスする時、及び2ページ目のデータをビット線に読み出す場合に分けて、図35のタイミング図を用いて説明する。
【0287】
<ビット線への1ページ目のデータ読み出し時>
図28のメモリセルアレイでワード線WL00で選択され、ビット線BLjA(j=0,1,…,127)に接続するメモリセルを読み出す際には、まずビット線BLjA(j=0,1,…,127)を1.7Vに、ビット線BLjB(j=128,129,…,255)を1.5Vにプリチャージし、シールドするビット線BLjA、BLjB(j=128,129,…,255)は基準電位(例えば1.5V)にプリチャージする。
【0288】
ビット線プリチャージ後、制御ゲートWL00は0V、WL01〜WL07は3V、選択ゲートSGS0 は1.5V、SGD0 は3Vにする。この場合、ビット線BLjA(j=0,1,…,127)のソース側の選択MOSトランジスタはオンするが、ビット線BLjA(j=128,129,…,255)のソース側の選択MOSトランジスタはオフする。従って、ビット線BLjA(j=0,1,…,127)はワード線WL00により選択されるメモリセルのデータが"1"ならば放電するが、ビット線BLjA(j=128,129,…,255)は放電しない。
【0289】
ビット線BLjA(j=0,1,…,127)が放電することによって、ビット線間容量結合でビット線BLjA(j=128,129,…,255)の電位が基準電位から落ちるが、ビット線BLjA(j=0,1,…,127)が放電している間に、例えばVA2,VB2を基準電位1.5V、制御信号φPA2 ,φPB2 を3Vにすることによって、ビット線BLjA,BLjB(j=128,129,…,255)を1.5Vにプリチャージしつづければ、シールドするビット線BLjA,BLjB(j=128,129,…,255)を基準電位に保つことができる。
【0290】
ビット線BLjA(j=0,1,…,127)にセルデータが読み出された後、制御信号φPA2 ,φPB2 が0Vになり、ビット線BLjB(j=0,1,…,127)、及びビット線BLjA,BLjB(j=128,129,…,255)はフローティングになる。
【0291】
ビット線へのセルデータの読み出し時には、シールドするビット線BLjA,BLjB(j=128,129,…,255)間は制御信号φEQ2 を3Vにすることによってイコライズしてもよいし、シールドするビット線BLjAとBLjB(j=128,129,…,255)を接続せずに(イコライズせずに)独立に基準電位1.5Vにプリチャージしてもよい。
【0292】
<ビット線に読み出された1ページ目のデータを増幅、センスする時>
ワード線WL00によって選択されたメモリセルのデータを反映して、ビット線BLjA(j=0,1,…,127)の電位が決定した後、ビット線の電位を(実施例2)で説明しているのと同様に、差動式にセンスする。その際、シールドするビット線BLjA、BLjB(j=128,129,…,255)はフローティング状態であるが、制御信号φEQ2 を3Vに保つことによってイコライズされて同電位(1.5V)になっている。差動的にセンスすることによって、ビット線BLjA(j=0,1,…,127)に読み出したセルデータが"0"ならばビット線BLjAは3Vになり、ビット線BLjB(j=0,1,…,127)は0Vになる。
【0293】
従って、図36(a)のように、センスによってシールドするビット線BLjA(j=128,129,…,255)は、ビット線BLjA(j=0,1,…,127)との間の容量結合でδだけ基準電位から電位が持ち上がる。一方、シールドするビット線BLjB(j=128,129,…,255)は、ビット線BLjB(j=0,1,…,127)との間の容量結合で−δだけ基準電位から電位が下がる。しかし、シールドするビット線BLjA,BLjB(j=128,129,…,255)間はイコライズされているのでビット線BLjAにかかるビット線容量結合ノイズδと、ビット線BLjBにかかるビット線容量結合ノイズ−δが打ち消し合い、その結果シールドするビット線BLjA,BLjB(j=128,129,…,255)は基準電位1.5Vに保たれる。
【0294】
ビット線BLjA(j=0,1,…,127)に読み出されたデータが"1"である場合も同様に、図36(b)のように、ビット線BLjA(j=0,1,…,127)、BLjB(j=0,1,…,127)間をつなげる(イコライズする)ことによって、シールドされるビット線は基準電位を保つことができる。
【0295】
<2ページ目のデータを読み出す時>
以上で説明したように、ビット線BLjA(j=0,1,…,127)に接続するメモリセルのデータを読み出した後では、ビット線BLjA,BLjB(j=128,129,…,255)は既に1.5Vにプリチャージされている。また、最初に読み出されたビット線BLjA(j=0,1,…,127)、及びビット線BLjB(j=0,1,…,127)はセンス動作後、一方が0V、他方が3Vになっているので、次にビット線BLjA(j=128,129,…,255)に接続するデータを読み出す場合には、φEQ1 を3Vにすれば(φE1を3Vにしてもよい)、プリチャージすることなくシールドするビット線BLjA,BLjB(j=0,1,…,127)を基準電位1.5Vにすることができる。
【0296】
従って、ビット線BLjA(j=0,1,…,127)に接続するメモリセルのデータを1ページ分読み出した後に、ビット線BLjA(j=128,129,…,255)に接続するメモリセルのデータを読み出す場合には、2回目のプリチャージは読み出すビット線BLjA(128,129,…,255)を1.5Vから1.7Vにするだけでよい。
【0297】
このようにビット線シールドを用いて読み出しを行う場合、本発明のメモリセルアレイ及びセンスアンプを適用すると、シールドするビット線を0V以外の基準電位に設定することができる。その結果、複数ページにわたるデータを読み出す際に、プリチャージを短縮することができ、読み出しを高速化し、消費電力を低減することができる。
【0298】
本実施例ではビット線BLjA,BLjB間を制御信号φEQ1 ,φEQ2 によってイコライズしているが、制御信号φE1,φE2によってイコライズしてもよい。図33、図34では制御信号φE1(φE2)で選択される2つのトランジスタのソースとドレインが接続するノードがVcc/2電位(例えば1.5V)で固定されている。セルデータのビット線への読み出し時は、図33、図34のままでよいが、ビット線のセンス時は、シールドするビット線をフローティングにするので、このノードに接続する端子をフローティング状態にする必要がある。
【0299】
本実施例では、ビット線BLjA(j=0,1,…,127)に接続するメモリセルのデータを読み出した後に、ビット線BLjA(j=128,129,…,255)に接続するメモリセルのデータを読み出す場合を例にとったが、読み出すビット線は任意性を有する。センスアンプSA1に接続するビット線を読み出す後に、センスアンプSA2に接続するビット線を読み出す場合ならばどのようなビット線でもよい。また、センスアンプSA2に接続するビット線を読み出した後に、センスアンプSA1に接続するビット線を読み出す場合でもよい。
【0300】
本発明は、複数のビット線を1つのセンスアンプで共有したいわゆる共有センスアンプ方式でも有効である。この共有センスアンプ方式を採用した場合のメモリセルアレイを図37、図38に示した。図39はセンスアンプSA3の具体的構成を示す図である。ビット線BLjA(j=0,1,…,127)に接続され、ワード線WL00で選択されるメモリセルのデータを読み出した後に、ビット線BLjA(j=128,129,…,255)につながりワード線WL00で選択されるメモリセルのデータを読み出す場合のタイミング図は図40である。読み出し動作は、ビット線1本につきセンスアンプを1個有する上記実施例とほぼ同様である。
【0301】
本発明を適用できるのはオープビット線配置のメモリセルアレイに限らない。例えば、図30のようなインバータ型センスアンプを持つ図31のようなシングルエンド型のメモリセル配置にしてもよい。図31でビット線BLj に接続するメモリセルアレイは、図28のビット線BLjAに接続するメモリセルアレイのようにすればよい。
【0302】
また、本実施例ではビット線にセルのデータを読み出した後、読み出したビット線の電位をセンスする際には、シールドする2本のビット線間を接続して(イコライズして)基準電位に保っていた。ビット線の電位をセンスする際には、シールドする2本のビット線をイコライズせずに、基準電位を与える端子と接続したままでもよい。例えば、図23或いは図33のセンスアンプに接続するビット線をシールドする(基準電位に保つ)場合には、φPA1 ,φPB1 を3V、TG1,TG2を0V、VA1,VB1を基準電位(例えば1.5V)に保てばよい。
【0303】
(実施例4)
(実施例3)から引き続き、以下に(課題3)を解決するための実施例を説明する。
【0304】
本実施例に係わるNANDセル型EEPROMの構成を示すブロック図は、(実施例3)と同様に図32である。メモリセルアレイも(実施例3)と同様である。即ち、メモリセルアレイ1Aは図28と同様、メモリセルアレイ1Bは図29と同様である。但し、メモリセルアレイ1A,1Bでビット線BLjA,BLjB(j=0,1,…,127)に接続するセンスアンプSA1は図22でも図33でもよい。同様にメモリセルアレイ1A,1Bでビット線BLjA,BLjB(j=128,129,…,255)に接続するセンスアンプSA2は図23でも図34でもよい。
【0305】
ビット線間容量結合を減らすために読み出し時にビット線を1本おきに基準電位に保つビット線シールド方式を行った場合、(実施例3)で記したように書き込み動作は例えばビット線BLjA(j=0,1,…,127)につながるセルに対して行ってから、ビット線BLjA(j=128,129,…,255)に接続するセルに書き込みを行う。書き込み動作はまず書き込みを行ってから次に、書き込みが十分行われたかを調べるベリファイリードを行う。そして十分に書き込まれたセルには追加書き込みを行わず、書き込み不十分のセルにのみ追加書き込みを行う。ここでは、図28のメモリセルアレイ1Aのビット線BLjA(j=0,1,…,127)に接続し、ワード線WL00で選択されるメモリセルを書き込む場合を例にとって本実施例を説明する。
【0306】
図41は、データ入出力バッファ7からセンスアンプ2への書き込みデータのデータロード動作を除く、書き込み/書き込みベリファイリード動作を示している。書き込みに先だって、メモリセルアレイは制御ゲートを全て0Vとしメモリセルが形成されるp基板(又はp型ウエルとn基板)を高電圧Vpp(20V程度)として一括してデータ消去される。書き込みデータがデータ入出力バッファ7から入出力線I/O、I/O'を介してCMOSフリップフロップFFにラッチされた後、まず制御信号φPA1 ,φPA2 ,φPB1 ,φPB2 が3Vになり、全てのビット線がリセットされる。
【0307】
この後、ビット線BLjA(j=0,1,…,127)とセンスアンプを接続するトランスファゲート制御信号TGA1,VSWが中間電位(10V程度)になると、ビット線BLjA(j=0,1,…,127)はデータに応じて"1"の時には中間電位、"0"の時には0Vとなる。ビット線BLjA(j=128,129,…,255)は書き込みを行わないので、端子VA2から中間電位に充電される。そして、ロウデコーダ3によりワード線WL00が選択された時には、WL00がVpp、WL01〜WL07、SGD0 が中間電位、SGS0 が0Vになる。
【0308】
一定時間(〜20μs)の後に、制御ゲート,選択ゲートが0Vにリセットされた後、トランスファゲート制御信号TGA1は0Vになり、ビット線BLjA(j=0,1,…,127)とセンスアンプが切り離される。その後、制御信号φPA1 が3Vになり、ビット線BLjA(j=0,1,…,127)は0Vにリセットされる。VSWも3Vになる。なお、この間もビット線BLjA(j=128,129,…,255)は中間電位にプリチャージされたままである。
【0309】
次に、ベリファイリード動作となる。まず、φPA1 ,φPB1 が3Vになり、ビット線BLjA(j=0,1,…,127)が1.7Vに、ビット線BLjB(j=0,1,…,127)が1.5Vに充電され、その後φPA1 ,φPB1 が0Vになり、ビット線BLjA,BLjB(j=0,1,…,127)はフローティング状態になる。次に、制御ゲートWL00に例えば0.5Vを印加し、ワード線WL01〜WL07は3V、選択ゲートSGS0 は1.5V、SGD0 は3Vにする。通常の読み出しでは、メモリセルのしきい値が0V以上であれば"0"と読まれるが、ベリファイリードでは0.5V以上でないと、"0"と読まれない。
【0310】
ビット線放電後、ベリファイ信号φAVが3Vになり、ビット線BLjA(j=0,1,…,127)が"1"書き込みした場合には、3V近くに充電される。ここで、ベリファイ信号によって行われるプリチャージの電圧レベルはビット線BLjB(j=0,1,…,127)のプリチャージ電圧1.5V以上であればよい。その後、イコライズ信号φE が3Vになり、センスアンプがリセットされる。そして、トランスファゲート制御信号TGA1,TGB1が3Vになって、ビット線BLjA(j=0,1,…,127)のデータが読み出される。読み出されたデータはセンスアンプにラッチされ、次の再書き込みのデータとなる。
【0311】
ベリファイリードの間、ビット線BLjA(j=128,129,…,255)は放電されず、中間電位を保つのでビット線BLjA(j=0,1,…,127)のベリファイリード時にはシールド線となってビット線間結合容量雑音を低減させる。
【0312】
ビット線BLjA(j=0,1,…,127)を再書き込みする時にはビット線BLjA(j=128,129,…,255)は既に中間電位にプリチャージされているので再び充電する必要はなく、充電時間を省略できる。また、中間電位を充電する昇圧回路は、昇圧しはじめる際に電力を多く消費するので、本実施例によれば書き込み時の消費電力を減少できる。
【0313】
本実施例ではベリファイリード時、非選択ビット線BLjA(j=128,129,…,255)を中間電位に充電し続けているが、例えばφPA2 を0Vにすることによって非選択ビット線を中間電位でフローティング状態にしてもよい。
【0314】
本実施例も複数のビット線を1つのセンスアンプで共有したいわゆる共有センスアンプ方式でも有効である。図37、図38は共有センスアンプ方式を採用した場合のメモリセルアレイである。共有センスアンプ方式を採用した場合のNANDセル型EEPROMの構成を示すブロック図も(実施例3)と同様に図32である。共有センスアンプ方式を採用した場合のセンスアンプSA3が図39である。共有センスアンプ方式を採用した場合のタイミング図は図41とほぼ同じである。
【0315】
本発明を適用できるのはオープビット線配置のメモリセルアレイに限らない。例えば、図30のようなインバータ型センスアンプを持つ図31のようなシングルエンド型のメモリセル配置にしてもよい。図31でビット線BLj に接続するメモリセルアレイは、図28のビット線BLjAに接続するメモリセルアレイのようにすればよい。
【0316】
本発明は、図42のようなフォールディッド・ビット線方式にも適用できる。センスアンプに接続する2本のビット線のうちの1本(例えば図42のBL0 )につながるメモリセルに書き込みを行っている間、他方のビット線BL1 はトランスファゲート制御信号TG2 を0Vにし、端子VB から中間電位(10V程度)に充電しつづければよい。書き込みを行ったビット線BL0 につながるメモリセルの、ベリファイリードを行っている間はビット線BL1 は中間電位に保つので、ビット線BL0 につながるメモリセルのベリファイリードは差動的に行えない。
【0317】
しかし、例えば通常の読み出しは(実施例1)で説明したようにフォールディッド・ビット線方式で差動的に行い、ベリファイリード時には[従来の技術]の項でも述べたようにシングルエンド型、つまりセンスアンプのフリップフロップを構成する2個のインバータの一方を不活性にし、図30のようにビット線の電位がインバータの回路しきい値よりも大きいか否かによって読み出したデータが"0"であるか"1"であるかを判定してもよい。
【0318】
(実施例5)
本実施例では、書き込みのベリファイ読み出し時、及び通常の読み出し時にロウデコーダ3で選択される1ブロックのなかで、半分のメモリセルユニットのドレイン側の選択MOSトランジスタにSGD0 が印加され、ソース側の選択MOSトランジスタにSGS0 が印加される場合に、残りの半分のメモリセルユニットではドレイン側の選択MOSトランジスタにSGS0 が印加され、ソース側の選択MOSトランジスタにはSGD0 が印加される。
【0319】
選択ゲートに電圧を印加する方法としては、例えば図43のように、ビット線BL0 〜BL127 に接続するメモリセルの選択ゲートに印加する信号と、ビット線BL128 〜BL255 に接続するメモリセルの選択ゲートに印加する信号を別に配設すればよい。また、図44のように、メモリセルアレイの中間でソース側の選択ゲートとドレイン側の選択ゲートを入れ換えてもよい。
【0320】
図43、図44のようにすれば、例えばワード線WL00によって選択するメモリセルを読み出す場合に、選択ゲートSGS0 を3V、SGD0 を1.5Vとすればビット線BLj (j;偶数)に接続するメモリセルが読み出される。この場合、読み出されない非選択ビット線BLj (j;奇数)のうち、非選択ビット線BLj (j=1,3,5,…,125,127)はソース側の選択MOSトランジスタがオフし、非選択ビット線BLj (j=129,131,133,…,253,255)はドレイン側の選択MOSトランジスタがオフする。つまり、非選択ビット線の半数はドレイン側の選択MOSトランジスタがオフすることによってビット線の放電が止められ、残りの半数の非選択ビット線はソース側の選択MOSトランジスタがオフすることによってビット線の放電が止められる。
【0321】
一方、図43、図44でビット線BLj (j;奇数)に接続するメモリセルを読み出す場合には、選択ゲートSGS0 を1.5V、SGD0 を3Vとすればよい。この場合、読み出されない非選択ビット線BLj (j;偶数)のうち、非選択ビット線BLj (j=0,2,4,…,124,126)はドレイン側の選択MOSトランジスタがオフし、非選択ビット線BLj (j=128,130,132,…,252,254)はソース側の選択MOSトランジスタがオフする。つまり、非選択ビット線の半数はドレイン側の選択MOSトランジスタがオフすることによってビット線の放電が止められ、残りの半数の非選択ビット線はソース側の選択MOSトランジスタがオフすることによってビット線の放電が止められる。
【0322】
このように読み出し時に、奇数番目のビット線を読み出す場合も偶数番目のビット線を読み出す場合でも、非選択ビット線の半数はドレイン側の選択MOSトランジスタがオフすることによってビット線の放電が止められ、残りの半数の非選択ビット線はソース側の選択MOSトランジスタがオフすることによってビット線の放電が止められる。従って、奇数番目のビット線を読み出す場合も偶数番目のビット線を読み出す場合も、非選択ビット線全体の容量は同じであり、ビット線BLj (j;奇数)を読み出す場合もビット線BLj (j;偶数)を読み出す場合もプリチャージ時間、及び読み出し時間を同じにすることができる。
【0323】
ここでは読み出しの場合について説明したが、書き込み後のベリファイリードの場合でも奇数番目のビット線を読み出す場合と偶数番目のビット線を読み出す場合で、ビット線全体の容量が等しくなる。
【0324】
なお、図43、図44ではフォールディッド・ビット線方式を例にとっているが、(実施例1)〜(実施例4)で説明したオープンビット線方式でもよいし、シングルエンド方式でもよい。また、複数のビット線を1つのセンスアンプが共有したいわゆる共有センスアンプ方式でもよい。
【0325】
(実施例6)
次に、別の実施例を説明する。この実施例は、基本的には第1の実施例と同様であり、第1の実施例と異なる点は選択MOSトランジスタのタイプを変えたことである。
【0326】
図45は、本実施例におけるメモリセルアレイの構成を示す図である。前記図2とは、I-type の選択MOSトランジスタの一部をD-type にした点が異なっている。
【0327】
図45では、高いしきい値Vt1(例えば2V)を持つ選択MOSトランジスタをE-type 、低いしきい値Vt2,Vt3(例えば0.5V,−1V)(Vt1>Vt2>Vt3)を持つ選択MOSトランジスタをI-type ,D-type と記している。選択ゲートに印加する電圧はI-type トランジスタ、D-type ,E-type トランジスタすべてがオンする電圧Vsgh (例えば3V)(Vsgh >Vt1,Vt2,Vt3)、及びI-type トランジスタはオンするが、E-type トランジスタはオフする電圧Vsgl1(例えば1.5V)(Vt1>Vsgl1>Vt2)、及びD-type トランジスタはオンするが、E-type トランジスタはオフする電圧Vsgl2(例えば0V)(Vt1>Vsgl2>Vt3)である。
【0328】
図45を用いて、選択ゲートの電圧の印加方法を具体的に説明する。例えば、メモリセルMC000 のデータを読み出す場合には、ワード線WL00,WL08〜WL15は0V、ワード線WL01〜WL07はVcc(例えば3V)にする。そして、ソース側の選択ゲートSGS0 はVsgh 、ドレイン側の選択ゲートSGD0 はVsgl1にする。SGS1,SGD1は0Vにする。この場合、ソース側の選択MOSトランジスタSTS00,STS10は共にオンする。一方、ビット線BL0 のドレイン側の選択MOSトランジスタSTD00はオンするが、ビット線/BL0 のドレイン側の選択MOSトランジスタSTD10はオフするので、ビット線BL0 は放電するが、ビット線/BL0 は放電しない。
【0329】
一方、メモリセルMC100 のデータを読み出す場合も、メモリセルMC000 を読み出すときと同様に、ワード線WL00,WL08〜WL15は0V、ワード線WL01〜WL07はVccにする。ソース側の選択ゲートSGS0 はVsgl2、ドレイン側の選択ゲートSGD0はVsgh にする。SGS1,SGD1は0Vにする。この場合、ドレイン側の選択MOSトランジスタSTD00,STD10は共にオンする。ソース側の選択MOSトランジスタSTS10はオンするのでビット線/BL0 は放電するが、選択MOSトランジスタSTS00はオフするのでビット線BL0 は放電しない。
【0330】
本発明は、ビット線対BLj,/BLjにつながる選択MOSトランジスタで、同じ選択ゲートSGS,SGDによって制御される選択MOSトランジスタ(例えば図45のSTD00とSTD10、STS00とSTS10、STD01とSTD11、STS01とSTS11)のしきい値に差を付ければよく、しきい値の設定の仕方は任意性を有する。図45ではビット線BLjにつながるセルのドレイン側の選択MOSトランジスタは全てI-type で、ソース側の選択MOSトランジスタはE-type だが、例えばビット線コンタクトを共有する2つのNANDブロックで、ドレイン側の選択MOSトランジスタの一方をI-type 、他方をE-type としてもよい。
【0331】
本発明では、1本の選択ゲートを共有する選択MOSトランジスタの中で、導通状態のものと、非導通状態のものが生じさせることができ、またそのような選択ゲートを2本用意することにより、同一選択ゲートを有するメモリセル内で選択状態のメモリセルと、非選択状態のメモリセルを容易に実現できることを利用している。
【0332】
図46のようにドレイン側に接続する選択MOSトランジスタをE-type 又はD-type 、そしてソース側に接続する選択MOSトランジスタをE-type 又はI-type にしてもよい。この場合、メモリセルユニット2内のメモリセル(例えばMC000 )を選択する場合には、SGS0 をVsgh (例えば3V)、SGD0 をVsgl2(例えば0V)、SGD1 ,SGS1 を0Vにすればよい。メモリセルユニット1内のメモリセル(例えばMC100 )を選択する場合には、SGS0 をVsgl1(例えば1.5V)、SGD0 をVsgh (例えば3V)、SGS1 ,SGD1 を0Vにすればよい。
【0333】
Vsgh をVccよりも大きくすれば、選択MOSトランジスタのコンダクタンスの増加(つまり抵抗の減少)につながり、読み出しの際にNANDセル列を流れる電流が増加するので、ビット線放電時間が短くなり、その結果読み出し、書き込みのベリファイ読み出しが高速化される。Vsgh は例えばチップ内の昇圧回路でVccから昇圧すればよい。
【0334】
またI-type 選択MOSトランジスタとD-type 選択MOSトランジスタのしきい値は、共に負のしきい値(例えば−1Vと−2V)であってもよい。
【0335】
選択ゲートのしきい値のうち大きい方の値Vt1も電源電圧Vcc以上の電圧(例えば3.5V)に設定してもよい。この場合、読み出しやベリファイ読み出し時にVt1のしきい値を持つ選択MOSトランジスタをオンするためには、例えばチップ内部の昇圧回路を用いて選択ゲートに例えば4Vを印加すればよい。
【0336】
ここで、図47のタイミング図を用いて図48のビット線BL1 に接続されているメモリセルMC000 を読み出す場合の動作を説明する。センスアンプは制御信号SAN,SAPで制御されるCMOSフリップフロップで形成されている。
【0337】
まず、制御信号φA ,φB がVssになってCMOSフリップフロップFFとビット線BL0 ,BL1 が切り離される。次いで、プリチャージ信号φpA,φpBがVssからVccになり(時刻t0 )、ビット線BL1がVB (例えば1.7V)にダミービット線BL0がVA (例えば1.5V)にプリチャージされる(時刻t1 )。プリチャージが終わるとφpA,φpBがVssとなり、ビット線BL0,BL1はフローティング状態になる。この後、ロウデコーダ3から制御ゲート(ワード線)、制御ゲートに所望の電圧が印加される(時刻t2 )。
【0338】
図48のメモリセルMC000 を読み出す場合には、WL00は0V、WL01〜WL07は3V、SGD0 は3V、SGS0 は1.5Vとなる。メモリセルMC000 に書き込まれたデータが"0"の場合はメモリセルMC000 のしきい値が正なのでセル電流は流れず、ビット線BL1 の電位は1.7Vのままである。データが"1"の場合は、セル電流が流れてビット線BL1の電位は下がり、1.5V以下になる。また、選択ゲートSGS0 が1.5Vなので、選択ゲートトランジスタSTS10はオフになり、メモリセルMC100 に書き込まれているデータに拘らずビット線BL0 は放電せず、プリチャージ電位1.5Vに保たれる。
【0339】
その後、時刻t3 にSAPが3V、SANが0Vとなり、CMOSフリップフロップFFが不活性化され、時刻t4 にφE が3VになることによりCMOSフリップフロップFFがイコライズされてノードN1 ,N2 がVcc/2(例えば1.5V)になる。時刻t5 にφA ,φB が3Vになり、ビット線とセンスアンプが接続された後(時刻t6 )、SANが0Vから3Vになりビット線BL0 ,BL1 の電位差が増幅される。その後、時刻t7 にSAPが3Vから0Vになりデータがラッチされる。つまり、メモリセルMC000 に"0"が書き込まれていれば、ノードN1 が3V、ノードN2 が0Vになり、MC000 に"1"が書き込まれていれば、ノードN1 が0V、ノードN2 が3Vになる。その後、カラム選択信号CSL1 が0Vから3Vとなると、CMOSフリップフロップにラッチされていたデータがI/O,I/O′に出力される(時刻t8 )。
【0340】
読み出し動作のタイミングは任意性を有する。例えば時刻t5 にビット線とセンスアンプを接続するトランスファゲートをオンにしてビット線BL1 ,BL2 の電位をノードN1 ,N2 に転送した後、トランスファゲートをオフしてもよい。従って、ビット線対がセンスアンプから切り離されることによりセンスアンプの負荷容量が減ったため、センス及びデータラッチ時にノードN1 ,N2 の電位は急速に決定されることになる。
【0341】
また、センスアンプのセンス動作時にまずSANを0Vから3VにしてCMOSフリップフロップFFのNチャネルトランジスタをオンにしてから後に、SAPを3Vから0VにしてCMOSフリップフロップFFのPチャネルトランジスタをオンにしているが、SANを0Vから3Vにするのと同時にSAPを3Vから0Vにしてもよい。
【0342】
また、上記の実施例では読み出すメモリセルが接続されているビット線を放電している間に、センスアンプにつながるビット線対のうちの他方のダミービット線(例えば図48のメモリセルMC000 を読み出す場合にはビット線BL0 、メモリセルMC100 を読み出す場合にはビット線BL1 )はフローティング状態である。しかし、ビット線BL1 がプリチャージされ、その後メモリセルMC000 のデータを読み出している間も、プリチャージ制御信号φpAを3Vに保つことによってレファレンスとなるダミービット線BL0 をレファレンス電位1.5Vに固定することもできる。
【0343】
このようにダミービット線をレファレンス電位に保つことによって、ビット線放電時の隣接ビット線間容量結合に起因するノイズを低減することができる。また、上記読み出しの場合と同様に書き込み後のベリファイリード時にはビット線はセルに書き込んだデータに従って充放電を行うが、読み出さないダミービット線をレファレンス電位に保てば、ビット線間容量結合に起因するノイズを低減することができる。
【0344】
<書き込み>
本実施例の書き込み動作、例えば図48のメモリセルMC000 に書き込みを行う場合の書き込み手順を以下で説明する。
【0345】
選択ゲートSGD0 、制御ゲートWL01〜WL07を中間電位Vm(10V程度)、WL00をVpp(20V程度)にし、ビット線BL0 をVA からVm8(8V程度)に充電する。メモリセルMC000 に"1"を書き込みする場合には、フリップフロップFFからVm8、"0"書き込みする場合には0Vをビット線BL1 に印加する。そうすると、書き込まないメモリセルMC100 、及び"1"書き込みを行う場合のメモリセルMC000 の浮遊ゲートには電子が注入されず、"0"書き込みを行うメモリセルMC000 の浮遊ゲートにはチャネルから電子が注入される。
【0346】
書き込み終了後、制御ゲート、選択ゲート、ビット線が順次放電されて書き込み動作は終了する。
【0347】
図45のようなメモリセルアレイのMC000 に書き込みを行う際には、選択ゲートSGS0 にはD-type 選択MOSトランジスタSTS10がオフする電圧(例えば−3V)を印加してもよい。
【0348】
書き込み終了後は書き込みが十分に行われたかを調べる書き込みベリファイ動作が行われる。
【0349】
まず、φA ,φB がVcc、プリチャージ信号φpB,φpAがVccになり、ビット線BL1 が例えば1.7Vに(ダミー)ビット線BL0 が例えば1.5Vにプリチャージされる。
【0350】
プリチャージが終わるとφpA,φpBがVssとなり、ビット線BL1 ,BL0 はフローティング状態になる。この後、ロウデコーダ3から選択ゲート、制御ゲートに所望の電圧が印加される。制御ゲートWL00がベリファイ電圧(例えば0.5V)、WL01〜WL07はVcc(例えば3V)、SGS0 は1.5V、SGD0 は3Vとなる。メモリセルMC000 に"0"書き込みが十分の場合はメモリセルのしきい値電圧が正なのでセル電流は流れず、ビット線BL1 の電位は1.7Vのままである。"1"書き込み又は"0"書き込み不十分の場合は、セル電流が流れてビット線BL1 の電位は下がり、1.5V以下になる。ダミービット線BL0 はこの間、フローティングにしてもよいし、φpAをVccにすることにより1.5Vに固定していても良い。ダミービット線を定電圧に保てば、ビット線放電時のビット線間容量結合ノイズを著しく低減できる。
【0351】
ビット線放電後、ベリファイ信号φBVが3Vになり、メモリセルMC000 に書き込まれるデータが"1"の場合にはビット線BL1 は3V近くに充電される。ここで、ベリファイ信号によって行われる充電の電圧レベルはダミービット線BL0 のプリチャージ電圧1.5V以上であればよい。
【0352】
その後、SAPが3V、SANが0Vとなり、CMOSフリップフロップFFが不活性化され、φE が3VになることによりCMOSフリップフロップFFがイコライズされてノードN1 ,N2 がVcc/2(例えば1.5V)になる。その後、φA ,φB が3Vになり、ビット線とセンスアンプが接続された後、SANが0Vから3V、SAPが3Vから0Vになり、ビット線BL1 とダミービット線BL0 の電位差が増幅され、再書き込みのデータがセンスアンプがラッチされる。
【0353】
このように本実施例によれば、選択MOSトランジスタのしきい値と選択ゲートに印加する電圧を変えることにより、第1の実施例と同様に、チップ面積を増加させることなくフォールディッド・ビット線方式を実現でき、高速なランダムリードが可能になる。しきい値を変える方法としては、第1の実施例で説明した各種の方法を採用することができる。
【図面の簡単な説明】
【図1】第1の実施例に係わるNANDセル型EEPROMの全体構成を示す図。
【図2】第1の実施例におけるメモリセルアレイの構成を示す図。
【図3】第1の実施例におけるメモリセルアレイの構成を示す図。
【図4】第1の実施例におけるメモリセルアレイの構成を示す図。
【図5】第1の実施例におけるメモリセルアレイの構成を示す図。
【図6】第1の実施例のメモリセルアレイ及びセンスアンプ回路の構成を示す図。
【図7】第1の実施例のメモリセルアレイ及びセンスアンプ回路の構成を示す図。
【図8】第1の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図9】第1の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図10】第1の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図11】第1の実施例のメモリセルアレイ及びセンスアンプ回路の構成を示す図。
【図12】第1の実施例のメモリセルアレイ及びセンスアンプ回路の構成を示す図。
【図13】ツイスティッド・ビット線方式の構成を示す図。
【図14】ツイスティッド・ビット線方式の構成を示す図。
【図15】選択MOSトランジスタが選択ゲート,浮遊ゲートを有するメモリセルアレイの構成を示す図。
【図16】第1の実施例におけるメモリセルアレイの構成を示す図。
【図17】第2の実施例に係わるNANDセル型EEPROMの全体構成を示す図。
【図18】第2の実施例におけるメモリセルアレイの構成を示す図。
【図19】第2の実施例におけるメモリセルアレイの構成を示す図。
【図20】第2の実施例におけるメモリセルアレイの構成を示す図。
【図21】第2の実施例におけるメモリセルアレイの構成を示す図。
【図22】第2の実施例におけるセンスアンプ回路の構成を示す図。
【図23】第2の実施例におけるセンスアンプ回路の構成を示す図。
【図24】第2の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図25】第2の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図26】第2の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図27】第2の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図28】第2の実施例におけるメモリセルアレイの構成を示す図。
【図29】第2の実施例におけるメモリセルアレイの構成を示す図。
【図30】インバータ型センスアンプ回路の構成を示す図。
【図31】シングルエンド型メモリセルアレイとセンスアンプの構成を示す図。
【図32】第3の実施例に係わるNANDセル型EEPROMの全体構成を示す図。
【図33】第3の実施例におけるセンスアンプ回路の構成を示す図。
【図34】第3の実施例におけるセンスアンプ回路の構成を示す図。
【図35】第3の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図36】ビット線電位を増幅する際に、ビット線間容量結合によって隣接するビット線に与えるノイズの影響を示す図。
【図37】共有センスアンプ方式のメモリセルアレイの構成を示す図。
【図38】共有センスアンプ方式のメモリセルアレイの構成を示す図。
【図39】共有センスアンプ方式のセンスアンプ回路の構成を示す図。
【図40】第3の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図41】第4の実施例におけるデータ書き込み動作を説明するためのタイミング図。
【図42】第4の実施例におけるフォールディッド・ビット線方式のセンスアンプ回路の構成を示す図。
【図43】第5の実施例におけるメモリセルアレイの構成を示す図。
【図44】第5の実施例におけるメモリセルアレイの構成を示す図。
【図45】第6の実施例におけるメモリセルアレイの構成を示す図。
【図46】第6の実施例におけるメモリセルアレイの構成を示す図。
【図47】第6の実施例におけるデータ読み出し動作を説明するためのタイミング図。
【図48】第6の実施例のメモリセルアレイ及びセンスアンプ回路の構成を示す図。
【符号の説明】
1,1A,1B,1A1,1A2,1B1,1B2…メモリセルアレイ
2,2A,2B…センスアンプ兼ラッチ回路
3,3A,3B…ロウデコーダ
4…カラムデコーダ
5…アドレスバッファ
6…I/Oセンスアンプ
7…データ入出力バッファ
8…基板電位制御回路
BL…ビット線
WL…ワード線
STD…第1の選択MOSトランジスタ
STS…第2の選択MOSトランジスタ
SGD…第1の選択ゲート
SGS…第2の選択ゲート
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a semiconductor memory device using electrically rewritable nonvolatile memory cells.
[0002]
[Prior art]
In recent years, NAND cell type EEPROMs have been proposed as one of nonvolatile semiconductor memory devices (EEPROMs) that can be electrically rewritten and achieve high integration. In this NAND cell type EEPROM, for example, a floating gate as a charge storage layer and a plurality of memory cells of an n-channel FETMOS structure in which a control gate is stacked via an insulating film on the floating gate, and their sources and drains are arranged. Adjacent ones are connected in series so that they are shared with each other, and this is connected as a unit to a bit line.
[0003]
The drain side of the NAND cell is connected to the bit line via a first selection MOS transistor having a first selection gate as a gate electrode, and the source side is a second selection MOS transistor having a second selection gate as a gate electrode. Connected to the source line. The control gate and the first and second selection gates of the memory cell are continuously arranged in the row direction. Usually, a set of memory cells connected to the control gate is called one page, and a set of pages sandwiched by one set of drain-side and source-side selection MOS transistors is called one NAND block or simply one block. The memory cell array is usually formed in a p-type well formed in an n-type semiconductor substrate.
[0004]
The operation of the NAND cell type EEPROM is as follows. Data writing is performed in order from the memory cell far from the bit line. A boosted write voltage Vpp (= about 20V) is applied to the control gate of the selected memory cell, and an intermediate potential (= about 10V) is applied to the control gate of the other non-selected memory cells and the first selection gate. Then, 0V ("0" write) or an intermediate potential ("1" write) is applied to the bit line according to the data. At this time, the potential of the bit line is transmitted to the selected memory cell. When the data is “0”, a high voltage is applied between the floating gate and the substrate of the selected memory cell, electrons are tunneled from the substrate to the floating gate, and the threshold value moves in the positive direction. When the data is “1”, the threshold value does not change.
[0005]
Data erasure is performed almost simultaneously on all the memory cells in the NAND cell. That is, all control gates and select gates are set to 0 V, and a boosted potential VppE (about 20 V) is applied to the p-type well and the n-type substrate. As a result, in all the memory cells, the electrons of the floating gate are released to the well, and the threshold value moves in the negative direction.
[0006]
In the data read operation, the control gate of the selected memory cell is set to 0 V, and the control gates of other memory cells are set to the power supply voltage Vcc (for example, 3 V) to detect whether or not a current flows in the selected memory cell. Done. In the NAND cell type EEPROM, since a plurality of memory cells are connected in cascade, the cell current at the time of reading is small. In addition, since the control gate and the first and second selection gates of the memory cell are continuously arranged in the row direction, data for one page is simultaneously read out to the bit line.
[0007]
(Problem 1)
A circuit example of a sense amplifier of a conventional NAND cell type EEPROM is shown in FIG. The bit line potential is detected by this sense amplifier as follows. First, when the address is set and the read mode is set, the bit line precharge control signal PREB is changed from Vcc to Vss, and the bit line BLj and the node N2 are charged to the power supply potential Vcc. Further, the sense amplifier SA is reset by setting the node N2 to Vcc and the node N1 to Vss. After selection of the word line, if the cell data is "0", the bit line potential is kept at Vcc, and if the cell data is "1", the bit line potential is discharged toward Vss. After the bit line potential is determined, the bit line potential is transferred to the node N2.
[0008]
Next, SENB changes from Vcc to Vss, SEN changes from Vss to Vcc, and the clocked inverter INV1 is activated. If the potential of the node N2 is larger than the circuit threshold value of the clocked inverter INV1, the node N1 is kept at Vss. If the potential of the node N2 is smaller than the circuit threshold value of the clocked inverter INV2, the node N1 is kept at Vcc. Thus, the potential of the bit line BLj is detected. Thereafter, the clocked inverter INV2 is activated and the detected data is latched. When the column selection signal CSLj changes from Vss to Vcc, the latched data is output to I / O and I / O '.
[0009]
In this method, as described above, cell data is detected depending on whether the potential of the floating bit line is larger or smaller than the circuit threshold value of the clocked inverter. Due to the capacitive coupling between the two, the state changes depending on the state of the adjacent bit line. For example, when "0" data is written in the cell, no read current is passed, and the potential of the bit line BLj should be kept at the precharge potential Vcc. On the other hand, when "1" data is written in a cell connected to the adjacent bit line BLi and a read current is passed, the potential of the bit line BLi drops from Vcc to Vss. Then, the potential of the bit line BLj that should be kept at Vcc is pulled down to the potential of the adjacent bit line BLi that drops from Vcc to Vss.
[0010]
Therefore, in order to correctly detect the bit line BLj as "0" data, the circuit threshold value of the clocked inverter INV1 is set low in consideration of the change in the bit line potential due to capacitive coupling between the bit lines. Must be set to In order to read the bit line BLi as "1" data, the potential of the bit line BLi must be lowered from Vcc to the circuit threshold value of the clocked inverter INV1, considering that the read current of the NAND cell is small. If the circuit threshold value of the clocked inverter INV1 is set low, the time required for detecting the bit line becomes long.
[0011]
In the sense amplifier using the clocked inverter as shown in FIG. 30, it takes a long time to detect the bit line potential. This will be exemplified below using numerical values. Assuming that the capacity between adjacent bit lines occupies 1/2 of the total capacity of the bit lines, the bit line BLj that should maintain Vcc is pulled down to Vcc / 2 in accordance with the adjacent bit line BLi. If the power supply voltage Vcc is 3V, for example, BLj is lowered to 1.5V. Therefore, the circuit threshold value of the clocked inverter INV1 is set to 1.2 V, for example, with a margin. When the read current of the NAND cell is the smallest, that is, when “1” is written in the selected cell and “0” is written in the non-selected cell, the cell current is 1 μA. If the bit line capacitance is 3 pF, the potential of the bit line BLi can be discharged to the circuit threshold.
3 pF × (3-1.2) V / 1 μA = 5.4 μs
It will take.
[0012]
As a method for solving the above-mentioned problems, the folded bit line method used in DRAM is used, and the input to the sense amplifier is set to the bit line pair BLj, / BLj, and these are operated differentially to operate at high speed. It is conceivable to read it out. Taking the case of reading a cell connected to the bit line BLj as an example, the time for discharging the bit line is estimated. If the potential of the bit line / BLj is kept at 1.5V, for example, and the potential of the bit line BLj is precharged to 1.7V, if the cell information connected to the bit line BLj is "0", the bit line BLj will be 1.7V. If it is "1", the bit line should be discharged to 1.3V. If the cell current is 1 μA and the bit line capacitance is 3 pF, the time required to discharge the bit line is:
3 pF × (1.7−1.3) / 1 μA = 1.2 μs
Thus, the reading speed is faster than the conventional single-ended method.
[0013]
In the folded bit line system, when reading a cell connected to the bit line BLj, the bit line / BLj must not be discharged. However, in the conventional NAND cell type EEPROM, the control gate of the memory cell and the first and second gates Since the selection gates are continuously arranged in the row direction, if both the cells connected to the adjacent bit lines BLj and / BLj are both written with "1", the bit lines BLj and / BLj are simultaneously discharged. Will be.
[0014]
As a method of not discharging the bit line / BLj when reading a cell connected to the bit line BLj, for example, the bit line BLj and the drain side selection gate (or the source side selection gate) of the bit line / BLj are operated at different timings. A method is conceivable. For example, in order to operate the drain side selection gate at different timings for the bit line BLj and the bit line / BLj, the control signal SGD1 for selecting the selection gate of the bit line BLj and the control signal SGD2 for selecting the bit line / BLj. Is required. Assuming that 8 memory cells are connected in series between the bit line contact and the source line, in the conventional cell array, 10 wires (8 control gates and 2 select gates) in the row direction per block. However, in this method, since 11 wirings (8 control gates and 3 selection gates) are required, the area of the cell array increases, and as a result, the chip area increases.
[0015]
(Problem 2)
As described above, in the NAND cell type EEPROM, since the memory cells are connected in series, the cell current is small, the discharge of the bit line takes several μs, and the random read takes about 10 μs. Data for one page is simultaneously detected and latched by the sense amplifier. The page read can be read in about 100 ns because it only reads the latch data. For example, when the page length is 256 bytes and one page of data is read, random read once and page read 255 times.
10 + 0.1 × 255-35μs
Takes time. Therefore, when reading data over a plurality of pages, a random read operation of 10 μs is required at the page switching unit.
[0016]
As a method of reading out data of a plurality of pages in an apparent page read cycle without the random read operation at the time of page switching, for example, there is a method of dividing the memory cell array and the sense amplifier into two and performing random read and page read simultaneously. By performing the random read operation on one side of the memory cell array divided into two while performing the random read operation on the other side, a plurality of page read timings can be maintained without interposing the random read operation at the page switching point. Data across pages can be read.
[0017]
In the conventional memory cell array, it is necessary to increase the number of peripheral circuits (such as row decoders) that transmit voltage to the word lines in order to operate the memory cell array divided into two with the random read timing shifted. In particular, in EEPROM, since a high voltage of about 20 V is applied to a word line at the time of writing, the area of a transistor constituting a peripheral circuit (such as a row decoder) that transmits the voltage to the word line is large. Therefore, when this high-speed page reading method is employed in the conventional memory cell array, there is a problem that the chip area increases due to an increase in peripheral circuits (such as row decoders) that transmit voltage to the word lines.
[0018]
(Problem 3)
As the degree of integration increases and the distance between bit lines decreases, the capacitive coupling between bit lines increases. As a result, the potential of the bit line that should maintain the “H; High” state at the time of reading is dragged to the adjacent bit line that discharges to the “L; Low” state and falls from the “H” state. In order to reduce the noise caused by the capacitive coupling between the bit lines, a method (bit line shield) for maintaining every other bit line at a constant potential during reading has been proposed (Japanese Patent Laid-Open No. 4-276393). Since reading is performed on every other bit line in the bit line shield, data writing is also performed on every other bit line.
[0019]
In the open bit line method and the single-ended method using the conventional cell array, the adjacent bit lines share the selection gate and the control gate. Therefore, when reading cell data to one bit line, the adjacent bit line is also a cell. Data is read and consequently discharged. Therefore, when using a method (bit line shield) in which every other bit line is kept at the reference potential in order to reduce noise due to the capacitive coupling between the bit lines, the reference potential must be set to 0V. As a result, when reading data written over a plurality of pages, for example, when reading data of memory cells connected to odd-numbered bit lines after reading data of memory cells connected to even-numbered bit lines The even-numbered bit lines read out first are discharged to 0V, and the odd-numbered bit lines read out second are precharged from 0V.
[0020]
That is, after reading the memory cells of the even-numbered bit lines, the next even-numbered bit lines are read after the page switching when reading the data of the odd-numbered bit lines and after reading the memory cells of the odd-numbered bit lines. It is necessary to discharge all the previously read bit lines and precharge all the bit lines to be read next from 0V when the page is switched when reading the data of this bit line. As described above, when the bit line shield is applied to the open bit line method and the single end method using a conventional cell array, there is a problem that precharge time is required for page switching and power consumption is large.
[0021]
Next, a problem that occurs at the time of writing when the bit line shield is applied to an open bit line system or a single end system using a conventional memory cell array will be described. When the bit line shield is applied as described above, writing is also performed separately for the memory cells connected to the even-numbered bit lines and the memory cells connected to the odd-numbered bit lines. Therefore, for example, when writing to a memory cell connected to an even-numbered bit line, since writing is not performed to a memory cell connected to an odd-numbered bit line, an intermediate potential (10 V) is applied to the odd-numbered bit line. Degree). That is, at the time of writing, at least half of the bit lines must be charged to the intermediate potential.
[0022]
In the write operation, first write is performed, and then verify read is performed to check whether the write is sufficiently performed. Then, additional writing is not performed on cells that are sufficiently written, and additional writing is performed only on cells that are insufficiently written. In the conventional memory cell array, when the verify read is performed after writing the memory cell connected to the even-numbered bit line, the odd-numbered bit line is also discharged from the intermediate potential, so that the memory cell connected to the even-numbered bit line, for example Is written, the odd-numbered bit lines must be charged / discharged to an intermediate potential every write-verify read cycle, and there is a problem that write time increases and power consumption also increases.
[0023]
As described above (Problem 1), if the selection gate for controlling the selection MOS transistor is changed by the adjacent bit line, the above (Problem 3) can be solved, but the source and the bit line are sandwiched instead. One extra MOS transistor area is required per NAND string, resulting in an increase in chip area.
[0024]
[Problems to be solved by the invention]
(Problem 1)
As described above, the single-ended sense amplifier used in the conventional nonvolatile semiconductor memory device has a problem that the reading time is slow. In addition, when the folded bit line method used in a so-called DRAM, which is high-speed reading, is realized in a nonvolatile semiconductor memory device, the area of the cell array increases in the conventional nonvolatile semiconductor memory device, and as a result, There was a problem that the chip area increased.
[0025]
(Problem 2)
As described above, in the conventional nonvolatile semiconductor memory device, when reading data over a plurality of pages, random read is required at the time of switching word lines. There is. In order to solve this problem, a method has been proposed in which the memory cell array and the sense amplifier are divided into two, and random read and page read are performed simultaneously. However, when this method is applied to a conventional nonvolatile semiconductor memory device, the chip area is reduced. There is a problem of increasing.
[0026]
(Problem 3)
In order to reduce noise caused by coupling capacitance between bit lines, a bit line shield that keeps every other bit line at the reference potential during reading is applied to conventional open bit line type and single-ended type memory cell arrays. Then, since writing and reading are performed on every other bit line, it is necessary to charge and discharge the non-selected bit line to an intermediate potential (about 10 V) for each write-verify read cycle. Further, when reading data over a plurality of pages, it is necessary to discharge the bit line to be shielded when the page is switched and to precharge the bit line to be selected next. For this reason, there is a problem that power consumption is large during writing and reading, and writing and reading are slow by the precharge time.
[0027]
The present invention has been made in view of the above circumstances, and an object of the present invention is to provide a nonvolatile semiconductor memory having a memory cell array and a sense amplifier circuit capable of high-speed random reading without increasing the chip area. To provide an apparatus.
[0028]
Another object of the present invention is to provide a non-volatile semiconductor device capable of performing a page read operation at a high speed without increasing the chip area, eliminating the dead time generated when switching word lines.
[0029]
Still another object of the present invention is to read and write data over a plurality of pages when a bit line shield is applied to an open bit line system or a single end system using a conventional cell array. An object of the present invention is to provide a semiconductor memory device that can prevent an increase in power consumption, read time, and write time.
[0030]
[Means for Solving the Problems]
In order to solve the above problems, the present invention adopts the following configuration.
[0031]
In one aspect of the present invention, a NAND cell unit in which a plurality of nonvolatile memory cells are connected in series, one end is connected to a bit line and the other end is connected to a source line, and a memory cell array including the plurality of NAND cell units; A read circuit that precharges the bit line and reads data stored in the NAND cell unit according to whether the NAND cell unit passes a current from the bit line to the source line, and is connected to each bit line A plurality of latch circuits for temporarily storing data read from the NAND cell unit and a data output circuit for outputting the data of the latch circuit to the outside, and outputting the data of the latch circuit to the outside from the data output circuit At the same time, data is read from the NAND cell unit. In the nonvolatile semiconductor memory device, the following embodiments are preferable.
(1) The latch circuit further includes a function of sensing the potential of the bit line.
[0032]
(2) A MOS transistor for controlling connection between the bit line and the latch circuit is provided between the bit line and the latch circuit.
[0033]
(3) The data of the plurality of latch circuits is divided into a plurality of times and output from the data output circuit to the outside.
[0034]
According to one aspect of the present invention, in a nonvolatile semiconductor memory device, a nonvolatile memory unit including one or a plurality of nonvolatile memory cells, and the nonvolatile memory unit are electrically connected to a first common signal line. And a second selection MOS transistor that conducts the non-volatile memory portion and the second common signal line and has a threshold value different from that of the first selection MOS transistor. The memory cell unit includes a memory cell array arranged in a matrix.
[0035]
According to one aspect of the present invention, in a nonvolatile semiconductor memory device, a nonvolatile memory unit including one or a plurality of nonvolatile memory cells and a first selection for electrically connecting the nonvolatile memory unit to a bit line A memory cell unit including a MOS transistor, a non-volatile memory unit, and a second selection MOS transistor that conducts a source line and has a threshold value different from that of the first selection MOS transistor is arranged in a matrix. And a memory cell array.
[0036]
In one aspect of the present invention, a non-volatile memory unit composed of a plurality of non-volatile memory cells, a first selection MOS transistor for electrically connecting the non-volatile memory unit to a bit line, a non-volatile memory unit and a source In a nonvolatile semiconductor memory device having a memory cell array in which memory cell units each including a second selection MOS transistor for conducting a line are arranged in a matrix, the first selection MOS transistor is a first threshold value. A first memory cell unit having Vth1 and a second selection MOS transistor having a second threshold Vth2, and a first selection MOS transistor having a third threshold Vth3 and a second selection MOS. A second memory cell unit having a fourth threshold voltage Vth4; and a gate electrode of the first selection MOS transistor and The sub-array is configured by sharing the gate electrode of the second selection MOS transistor as the first and second selection gates, respectively, and the magnitude relationship between the first and third threshold values Vth1 and Vth3 and the second and fourth thresholds. This is characterized in that the relationship between the threshold values Vth2 and Vth4 is opposite.
[0037]
Further, according to one aspect of the present invention, a nonvolatile memory unit including a plurality of nonvolatile memory cells, a first selection MOS transistor that makes the nonvolatile memory unit electrically connected to a bit line, the nonvolatile memory unit, In a nonvolatile semiconductor memory device having a memory cell array in which memory cell units each including a second selection MOS transistor for conducting a source line are arranged in a matrix, the first selection MOS transistor is a first threshold. A first memory cell unit having a value Vth1, a second selection MOS transistor having a second threshold value Vth2, and a first selection MOS transistor having a third threshold value Vth3; The second memory cell unit in which the MOS transistor has the fourth threshold value Vth4 is connected to the gate electrode of the first selection MOS transistor. And the gate electrode of the second selection MOS transistor is shared as the first and second selection gates respectively to form a subarray,
The magnitude relationship between the first and third threshold values Vth1 and Vth3 is opposite to the magnitude relationship between the second and fourth threshold values Vth2 and Vth4, and the second threshold value and the second threshold value are the same. 3 is different in threshold value.
[0038]
In one aspect of the present invention, a non-volatile memory unit composed of a plurality of non-volatile memory cells, a first selection MOS transistor for electrically connecting the non-volatile memory unit to a bit line, a non-volatile memory unit and a source In a nonvolatile semiconductor memory device having a memory cell array in which memory cell units each including a second selection MOS transistor for conducting a line are arranged in a matrix, the first selection MOS transistor is a first threshold value. A first memory cell unit having Vth1 and a second selection MOS transistor having a second threshold Vth2, and a first selection MOS transistor having a third threshold Vth3 and a second selection MOS. A second memory cell unit having a fourth threshold voltage Vth4; and a gate electrode of the first selection MOS transistor and The sub-array is configured by sharing the gate electrode of the second selection MOS transistor as the first and second selection gates, respectively, and the magnitude relationship between the first and third threshold values Vth1 and Vth3 and the second and fourth thresholds. The data is stored in the nonvolatile memory portion of one of the memory cell units in the first and second memory cell units in the sub-array, which is opposite to the magnitude relationship between the threshold values Vth2 and Vth4. It is characterized by having timing means for page-reading data stored in the nonvolatile memory portion in the other memory cell unit during random reading.
[0039]
Here, preferred embodiments of the present invention include the following.
[0040]
(1) The first threshold value and the fourth threshold value are equal, and the second threshold value and the third threshold value are equal.
[0041]
(2) The first memory cell unit and the second memory cell unit are alternately arranged to form a subarray.
[0042]
(3) When reading the non-volatile memory portion of the first memory cell unit, both the first and second selection MOS transistors of the first memory cell unit are made conductive, and the first memory cell unit first When one of the second selection MOS transistors is turned off and the nonvolatile memory portion of the second memory cell unit is read, one of the first and second selection MOS transistors of the first memory cell unit is turned off. A read selection gate voltage is applied to the first and second selection MOS transistors in the selected sub-array so that both the first and second selection MOS transistors of the second memory cell unit are turned on. Provided with means for applying.
[0043]
(4) In (3), when the data stored in the nonvolatile memory portion in one of the first memory cell unit and the second memory cell unit in the subarray is read out to the bit line In addition, the bit line connected to the other memory cell unit is kept at the unselected read bit line potential.
[0044]
(5) In (4), using the non-selected read bit line potential as a reference potential, the first bit line potential to which the first memory cell unit at the time of reading is connected and the second memory cell unit are connected. Bit line voltage detection means for differentially detecting a potential difference between the second bit line potential and the second bit line potential.
[0045]
(6) The non-volatile memory section is composed of a plurality of electrically rewritable non-volatile memory cells.
[0046]
(7) A nonvolatile memory cell is formed by laminating a charge storage layer and a control gate on a semiconductor layer, and a plurality of adjacent nonvolatile memory cells are connected in series so as to share a source and a drain. Configure a non-volatile memory unit.
[0047]
(8) A nonvolatile memory cell is formed by stacking a charge storage layer and a control gate on a semiconductor layer, and one or a plurality of nonvolatile memory cells are all connected in parallel so as to share a source and a drain. A volatile memory unit.
[0048]
(9) The first, second, third and fourth threshold values are selected by controlling the impurity concentration of the channel of the nonvolatile memory cell.
[0049]
(10) The first and second selection MOS transistors are configured by stacking a charge storage layer and a selection gate on a semiconductor layer.
[0050]
(11) The gate lengths of the first selection MOS transistor and the second selection MOS transistor are different.
[0051]
(12) When performing a verify operation for checking whether writing to and writing to the nonvolatile memory portion in one of the first memory cell unit and the second memory cell unit in the subarray is sufficient Alternatively, the bit line connected to the other memory cell unit is kept at a constant potential through write, write verify, rewrite, and write verify operations.
[0052]
(13) The memory cell array is composed of a first sub-memory cell array and a second sub-memory cell array, and each of the sub-memory cell arrays is composed of first and second memory cell units, respectively. A voltage to be applied to the gate of the first selection MOS transistor is applied to the gate of the second MOS transistor of the second sub-memory cell array, and a voltage to be applied to the gate of the second MOS transistor of the first sub-memory cell array Apply to the gate of the first MOS transistor of the second sub-memory cell array.
[0053]
Further, according to one aspect of the present invention, a nonvolatile memory unit including a plurality of nonvolatile memory cells, a first selection MOS transistor that makes the nonvolatile memory unit conductive with a first common signal line, and the nonvolatile memory unit In a non-volatile semiconductor memory device having a memory cell array in which memory cell units each composed of a conductive memory portion and a second selection MOS transistor that conducts a second common signal line are arranged in a matrix, While reading or writing to a memory cell connected to one or a plurality of bit lines, among the remaining bit lines in the memory cell array, within a bit line group composed of a plurality of bit lines, It has a means for connecting / cutting off bit lines.
[0054]
Here, preferred embodiments of the present invention include the following.
[0055]
(1) The means for connecting / cutting between the bit lines is a MOS transistor provided between the bit lines.
[0056]
(2) The bit line group is composed of bit line pairs connected to the same sense amplifier circuit.
[0057]
(3) A plurality of bit lines are connected to the same sense amplifier circuit, and the sense amplifier circuit constitutes an open bit line type memory cell array disposed between the bit lines connected to the circuit.
[0058]
(4) An open bit line type memory cell array having a shared sense amplifier type in which the first bit line pair and the second bit line pair share a sense amplifier, and memory cells connected to the first bit line pair are provided. Means for connecting between the bit lines constituting the second bit line pair when reading or writing is provided.
[0059]
(5) The memory cell array includes a non-volatile memory unit including one or a plurality of non-volatile memory cells, a first selection MOS transistor that makes the non-volatile memory unit conductive with a first common signal line, A memory cell unit comprising a non-volatile memory portion and a second common signal line that are conductive and a second selection MOS transistor having a threshold value different from that of the first selection MOS transistor is arranged in a matrix. It is.
[0060]
(6) A first memory cell unit in which the first selection MOS transistor has the first threshold value Vth1, the second selection MOS transistor has the second threshold value Vth2, and the first selection MOS transistor Has a third threshold value Vth3 and the second selection MOS transistor has a fourth threshold value Vth4. The second memory cell unit includes the gate electrode of the first selection MOS transistor and the second selection MOS transistor. The gate electrode of the MOS transistor is shared as the first and second selection gates, respectively, to form a subarray. The magnitude relationship between the first and third threshold values Vth1 and Vth3 and the second and fourth threshold values Vth2 , Vth4 must be opposite in magnitude.
[0061]
(7) The first threshold value and the fourth threshold value are equal, and the second threshold value and the third threshold value are equal.
[0062]
(8) The first memory cell unit and the second memory cell unit are alternately arranged to form a subarray.
[0063]
(9) In (4), in the sub-array, the first memory cell unit is connected to the first bit line pair, and the second memory cell unit is connected to the second bit line pair.
[0064]
[Action]
In the present invention, a selection MOS transistor sharing one selection gate can be made conductive and non-conductive, and the same selection can be made by preparing two such selection gates. A memory cell in a selected state and a memory cell in a non-selected state in a memory cell having a gate Easy Can be realized. Specifically, for example, a memory connected to an even-numbered bit line by changing the threshold value of the selection gate on the source side and the selection gate on the drain side and changing the threshold value of the selection gate between adjacent memory cells. When reading the cell to the bit line, the memory cell connected to the odd-numbered bit line can be deselected. As a result, the folded bit line system can be realized without increasing the chip area, and high-speed random reading is possible.
[0065]
Further, according to the present invention, when one of the first memory cell unit and the second memory cell unit is randomly read, the other is page-read, so that the word line can be switched without increasing the chip area. It is possible to perform a page read operation at a high speed by eliminating the generated dead time. Furthermore, according to the present invention, since the precharge associated with the bit line shield or the like can be omitted, there is a problem that occurs when the bit line shield is applied to the open bit line method and the single end method using a conventional cell array, that is, It is possible to reduce the increase in power consumption and the increase in reading and writing time when reading and writing data over a plurality of pages.
[0066]
DETAILED DESCRIPTION OF THE INVENTION
Embodiments of the present invention will be described below with reference to the drawings.
[0067]
Example 1
Hereinafter, an embodiment for solving (Problem 1) will be described.
[0068]
FIG. 1 is a block diagram showing the overall configuration of a NAND cell type EEPROM according to the first embodiment of the present invention. In the figure, 1 is a memory cell array, 2 is a sense amplifier / latch circuit as latch means for writing and reading data, 3 is a row decoder for selecting word lines, 4 is a column decoder for selecting bit lines, and 5 is An address buffer, 6 is an I / O sense amplifier, 7 is a data input / output buffer, and 8 is a substrate potential control circuit.
[0069]
FIG. 2 is a diagram showing a configuration of the memory cell array, where BL and / BL are bit lines, WL is a word line, STD is a first selection MOS transistor connected to the drain side of the NAND cell, and STS is a source side of the NAND cell. Second selection MOS transistor connected to, SGD is a selection gate for driving the selection MOS transistor STD, SGS is a selection gate for driving the selection MOS transistor STS, SA is a sense amplifier, TG is a sense amplifier SA and a bit line A control signal for driving a gate for connecting BL is shown.
[0070]
As shown in FIG. 2, the sense amplifier SA receives adjacent bit line pairs BLj and / BLj. This is a folded bit line system used in DRAM. In order to realize the folded bit line system, when one bit line of a bit line pair is discharged, the other bit line must not be discharged. A difference is applied to the threshold values of the selection MOS transistors (for example, STS00 and STS10, STD00 and STD10 in FIG. 2) sharing the same selection gate, and different voltages are applied to the drain side selection gate and the source side selection gate. It is realized by doing.
[0071]
In FIG. 2, a selection MOS transistor having a high threshold Vt1 (for example, 2V) is denoted as E-type, and a selection MOS transistor having a low threshold Vt2 (for example, 0.5V) (Vt1> Vt2) is denoted as I-type. ing. The voltages applied to the gates (selection gates) of the two types of selection MOS transistors are a voltage Vsgh (for example, 3 V) (Vsgh> Vt1, Vt2) that turns on both the I-type transistor and the E-type transistor, and an I-type transistor. Is a voltage Vsgl (for example, 1.5 V) (Vt1>Vsgl> Vt2) at which the E-type transistor is turned off.
[0072]
Here, the memory cell is an electrically rewritable nonvolatile memory cell in which a floating gate (charge storage layer) and a control gate are stacked on a semiconductor substrate. A plurality of memory cells are connected in series to form a NAND cell (nonvolatile memory cell). Memory section). A first memory cell unit is configured by connecting an I-type STS and an E-type STD to the NAND cell, and an E-type STS and an I-type STD are connected to the NAND cell. The memory cell unit is configured, and the first and second memory cell units are alternately arranged. A sub-array is composed of a plurality of first and second memory cell units sharing a word line.
[0073]
A method for applying the voltage of the selection gate will be specifically described with reference to FIG. For example, when reading data from the memory cell MC000, the word lines WL00, WL08 to WL15 are set to 0V, and the word lines WL01 to WL07 are set to Vcc (for example, 3V). The source side select gate SGS0 is set to Vsgh, and the drain side select gate SGD0 is set to Vsgl. SGS1 and SGD1 are set to 0V. In this case, the source side select MOS transistors STS00 and STS10 are both turned on. On the other hand, the selection MOS transistor STD00 on the drain side of the bit line BL0 is turned on, but the selection MOS transistor STD10 on the drain side of the bit line / BL0 is turned off. Therefore, if the data in the memory cell MC000 is "1", the bit line BL0 is Although it is discharged, the bit line / BL0 is not discharged regardless of the data in the memory cell MC100.
[0074]
On the other hand, when reading data from the memory cell MC100, the word lines WL00, WL08 to WL15 are set to 0 V, and the word lines WL01 to WL07 are set to Vcc, as in the case of reading the memory cell MC000. The source side select gate SGS0 is set to Vsgl, and the drain side select gate SGD0 is set to Vsgh. SGS1 and SGD1 are set to 0V. In this case, both the drain side selection MOS transistors STD00 and STD10 are turned on. Since the source-side selection MOS transistor STS10 is turned on, the bit line / BL0 is discharged if the data in the memory cell MC100 is "1", but the selection MOS transistor STS00 is turned off so that the bit line BL0 is not discharged.
[0075]
The present invention is a selection MOS transistor connected to the bit line pair BLj, / BLj and controlled by the same selection gates SGS, SGD (for example, STD00 and STD10, STS00 and STS10, STD01 and STD11, STS01 and STS01 in FIG. 2). What is necessary is just to give a difference to the threshold value of STS11), and the method of setting the threshold value is arbitrary. For example, as shown in FIG. 3, the selection MOS transistor STD00 of the bit line BLj may be E-type, STS00 may be I-type, the selection MOS transistor STD10 of the bit line / BLj may be I-type, and STS10 may be E-type.
[0076]
In FIG. 2, the selection MOS transistors on the drain side of the cell connected to the bit line BLj are all I-type and the selection MOS transistors on the source side are E-type. For example, as shown in FIG. 4, the bit line contact is shared. In two NAND blocks, one of the drain side selection MOS transistors may be I-type and the other may be E-type. 2 to 4, the alternately arranged bit lines BLj are simultaneously selected and read. For example, as shown in FIG. 5, the threshold value of the selection MOS transistor is set to select the bit line BL0. When this is done, the bit line / BL1 may be selected.
[0077]
In the present invention, not only this (Embodiment 1) but also all the embodiments up to (Embodiment 5) described later, among the selection MOS transistors sharing one selection gate, those in the conductive state, A conductive state can be generated, and by preparing two such select gates, a memory cell in a selected state and a memory cell in a non-selected state can be easily selected in a memory cell having the same select gate. Utilizes what can be realized.
[0078]
Therefore, the threshold voltage of the selection MOS transistor and the voltage applied to the selection gate are arbitrary. The drain side selection MOS transistor has two threshold values of Vtd1 and Vtd2 (Vtd1> Vtd2), and the voltage applied to the drain side selection gate is Vsghd (Vsghd> Vtd1), Vsgld (Vtd1>Vsgld> Vtd2). The source-side selection MOS transistor has two threshold values of Vts1, Vts2 (Vts1> Vts2), and voltages applied to the source-side selection gate are Vsghs (Vsghs> Vts1), Vsgls ( Vts1>Vsgls> Vts2), and Vtd1 = Vts1, Vtd2 = Vts2, Vsghd = Vsghs, and Vsgld = Vsgls are not necessary.
[0079]
For example, the drain side selection MOS transistor has two threshold values of 2V and 0.5V, and the source side selection MOS transistor has two threshold values of 2.5V and 1V. The applied voltage may be Vsgh = 3V, Vsgl = 1.5V, and the voltage applied to the source side selection gate may be Vsgh = 3V, Vsgl = 1.2V.
[0080]
If Vsgh is larger than Vcc, the conductance of the selection MOS transistor is increased (that is, the resistance is decreased), and the cell current flowing through the NAND cell column is increased during reading, resulting in a shorter bit line discharge time. , Read and write verify reading is speeded up. Vsgh may be boosted from Vcc by a booster circuit in the chip, for example.
[0081]
The selection gate voltage Vsgh for making all the selection MOS transistors sharing one selection gate conductive is preferably equal to or lower than the power supply voltage Vcc. When Vsgh is larger than Vcc, a booster circuit is required in the chip, leading to an increase in chip area.
[0082]
Further, the smaller threshold value Vt2 of the selection MOS transistor may be a negative threshold value (for example, -1 V). At the time of writing, 0 V is applied to the bit line to which the cell to be written is connected, and an intermediate potential (about 10 V) is applied to the bit line to which the cell not to be written is connected. The source side select gate must be turned off so that no current flows. Therefore, when Vt2 is set to a negative threshold value of about -1V, a negative voltage (for example, -1.5V) is applied to the selection gate on the source side to turn off the selection gate having a negative threshold value at the time of writing. That's fine.
[0083]
The larger value Vt1 of the threshold values of the selection gate may be set to a voltage (for example, 3.5 V) that is equal to or higher than the power supply voltage Vcc. In this case, in order to turn on the selection MOS transistor having the threshold value Vt1 at the time of reading or verify reading, for example, 4V may be applied to the selection gate using a booster circuit inside the chip.
[0084]
Here, the operation for reading the memory cell MC000 connected to the bit line BLj of FIG. 6 will be described using the timing chart of FIG. The sense amplifier is formed of a CMOS flip-flop controlled by control signals SAN and SAP.
[0085]
First, the control signal TG changes from Vcc (for example, 3 V) to Vss, and the CMOS flip-flop FF and the bit lines BLj and / BLj are disconnected. Next, the precharge signals φpA and φpB change from Vss to Vcc (time t0), the bit line BLj is precharged to VA (eg, 1.7 V), and the bit line / BLj is precharged to VB (eg, 1.5 V) ( Time t1). When the precharge is finished, φpA and φpB become Vss, and the bit lines BLj and / BLj are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the control gate (word line) and selection gate (time t2).
[0086]
When reading the memory cell MC000 of FIG. 6, WL00 is 0V, WL01 to WL07 is 3V, SGD0 is 3V (Vsgh), and SGS0 is 1.5V (Vsgl). When the data written in the memory cell MC000 is “0”, the threshold value of the memory cell MC000 is positive, so the cell current does not flow, and the potential of the bit line BLj remains 1.7V. When the data is "1", a cell current flows and the potential of the bit line BLj is lowered to 1.5 V or less. Since the select gate SGS0 is 1.5V, the select transistor STS10 is turned off, and the bit line / BLj is not discharged regardless of the data written in the memory cell MC100, and is kept at the precharge potential 1.5V. .
[0087]
Thereafter, SAP becomes 3V and SAN becomes 0V at time t3, the CMOS flip-flop FF is inactivated, and φE becomes 3V at time t4, so that the CMOS flip-flop FF is equalized and the nodes N1 and N2 become Vcc / 2 (for example, 1.5 V). At time t5, TG becomes 3V, and after the bit line and the sense amplifier are connected (time t6), SAN changes from 0V to 3V, and the potential difference between the bit lines BLj and / BLj is amplified. Thereafter, at time t7, the SAP is changed from 3V to 0V, and the data is latched.
[0088]
That is, if “0” is written in the memory cell MC000, the node N1 is 3V and the node N2 is 0V. If “1” is written in MC000, the node N1 becomes 0V and the node N2 becomes 3V. Thereafter, when the column selection signal CSLj changes from 0V to 3V, the data latched in the CMOS flip-flop is output to I / O and I / O '(time t8).
[0089]
Next, FIG. 10 shows a timing chart when reading the memory cell MC100 connected to the bit line / BLj in FIG. In this case, 1.5V is precharged to the bit line BLj and 1.7V is precharged to the bit line / BLj (time t1). The voltage applied to the control gate (word line) from the row decoder 3 when reading the cell data to the bit line is the same as that for reading the memory cell MC000, but the voltage applied to the selection gate is 1.5 V for SGD0 and SGS0. Is 3V (time t2).
[0090]
When the data written in the memory cell MC100 is "0", the threshold value of the memory cell MC100 is positive, so that no cell current flows and the potential of the bit line / BLj remains 1.7V. When the data is "1", a cell current flows and the potential of the bit line / BLj is lowered to 1.5 V or less. Since the selection gate SGD0 is 1.5V, the selection MOS transistor STD00 is turned off, and the bit line BLj is not discharged regardless of the data written in the memory cell MC000 and is kept at the precharge potential 1.5V. . After that, the data read out to the bit line / BLj is sensed and latched by the sense amplifier as in the case of reading out the memory cell MC000 and output to I / O and I / O ′.
[0091]
The timing of the read operation is arbitrary. For example, at time t5, as shown in FIG. 9, the transfer gate connecting the bit line and the sense amplifier may be turned on to transfer the potentials of the bit lines BLj and / BLj to the nodes N1 and N2, and then the transfer gate may be turned off. . Accordingly, since the load capacity of the sense amplifier is reduced by disconnecting the bit line pair from the sense amplifier, the potentials of the nodes N1 and N2 are rapidly determined at the time of sensing and data latching.
[0092]
8 to 10, in the sense operation of the sense amplifier, first, SAN is changed from 0V to 3V, the N-channel transistor of the CMOS flip-flop FF is turned on, and then SAP is changed from 3V to 0V. The P channel transistor is turned on, but the SAP may be changed from 3V to 0V almost simultaneously with the change of SAN from 0V to 3V.
[0093]
When the data of the cell connected to the bit line BLj is sensed and latched by the sense amplifier, one of the potentials of the bit lines BLj and / BLj is 0V and the other is Vcc (for example, 3V). After the cell data of the bit line BLj is output from the sense amplifier to I / O and I / O ', if φE is set to 3V, the bit lines BLj and / BLj are connected (equalized), and the bit line BLj is not precharged. , / BLj becomes 1.5V. Thereafter, for example, when reading the bit line / BLj, the bit line / BLj may be precharged to 1.7 V by setting φPB to 3 V and VB to 1.7 V. Thus, by connecting the bit lines BLj and / BLj after sensing the bit line BLj, the precharge time for the next read can be shortened, and the power consumption required for the precharge can be reduced.
[0094]
Further, as shown in FIG. 7, a circuit for performing verification after writing to the sense amplifier may be added.
[0095]
As a method of precharging different potentials to the bit line pair, dummy cells may be provided as shown in FIG. 11, for example, in addition to the method of transferring the potentials VA and VB from the peripheral circuit as shown in FIG. In this case, the bit lines BLj and / BLj are precharged to the same potential VPR. The current flowing in the dummy cell is set smaller than the worst read current of the cell. For example, a dummy NAND type cell connected in series is a depletion type transistor, the channel length L is increased, and the channel width W is decreased.
[0096]
If the threshold value of the dummy selection MOS transistor is set as shown in FIG. 11, when the data of the memory cell connected to the bit line BLj is read to the bit line BLj, the bit line / BLj is discharged through the dummy cell, and the bit line When reading data from the memory cell connected to / BLj, the bit line BLj is discharged through the dummy cell.
[0097]
The operation of this embodiment will be described by taking the case of reading the memory cell MC000 as an example. First, the precharge control signal PRE becomes 3V, and the bit lines BLj and / BLj are precharged to a precharge potential VPR (for example, 1.7V). Thereafter, the control gate line and selection gate of the memory cell are selected, 0V is applied to the dummy word line DWL, and substantially the same voltage as that applied to the selection gates SGS and SGD of the selection MOS transistor is applied to the dummy selection gates DSGS and DSGD. Is done.
[0098]
If “0” is written in the memory cell MC000, the bit line BLj is not discharged and maintains the precharge potential of 1.7V. If “1” is written in MC000, the bit line BLj is discharged to 1.3 V, for example. When the bit line BLj on which "1" is written is discharged to 1.3V, the bit line / BLj may be discharged to 1.5V through the dummy cell. Thereafter, the operation of differentially amplifying the potential of the bit line pair with the sense amplifier is the same as that of the embodiment of FIG.
[0099]
As a method of precharging different potentials to the bit line pair, the dummy cell may be composed of one transistor and one capacitor as shown in FIG. First, the bit line precharge control signal PRE becomes 3V, and the bit lines BLj and / BLj are precharged to the same potential VPR. When the data of the memory cell MC000 is read out to the bit line BLj after the control signal PRE becomes 0V and the bit line enters the floating state, φPB becomes 3V and the capacitor C1 is charged. The bit line / BLj drops from the precharge potential VPR by the amount of charge charged in the capacitor C1. This may be used as a reference potential when the bit line pair is differentially amplified.
[0100]
When data in the memory cell MC100 is read out to the bit line / BLj, the capacitor C0 is charged when .phi.PA becomes 3V, and the bit line BLj falls from the precharge potential VPR. The bit line BLj may be set as a reference potential.
[0101]
6 to 10, the other bit line (for example, the memory shown in FIG. 6) of the bit line pair connected to the sense amplifier is discharged while discharging the bit line to which the memory cell to be read is connected. The bit line / BLj is read when reading the cell MC000, and the bit line BLj is read when reading the memory cell MC100. However, while the bit line (for example, bit line BLj) is precharged to 1.7V and the data of the memory cell is read thereafter, the precharge control signal φPB is maintained at 3V, so that the reference bit line (for example, It is also possible to fix the bit line / BLj) to a reference potential of 1.5V.
[0102]
By maintaining the bit line / BLj at the reference potential in this way, it is possible to reduce noise due to capacitive coupling between adjacent bit lines during bit line discharge. Similarly to the case of the above-described reading, the bit line is charged / discharged according to the data written in the cell during the verify read after writing (described in detail in the fourth embodiment), but the bit line / BLj that is not read is used as the reference potential. If this is maintained, noise caused by capacitive coupling between bit lines can be reduced.
[0103]
In order to reduce noise due to capacitive coupling between adjacent bit lines when sensing and latching memory cell data read to the bit line, the twisted bit line method proposed in the DRAM as shown in FIG. It may be. A twisted bit line system as shown in FIG. 14 may be used.
[0104]
The selection MOS transistor may be composed of a cell having a selection gate and a floating gate as shown in FIG. In this embodiment, the threshold value of the selection MOS transistor can be determined by injecting electrons into the floating gate of the selection MOS transistor before shipping the semiconductor memory device. Electrons may be injected into the floating gate of the drain-side selection MOS transistor (for example, STD00 in FIG. 15) by tunneling from the substrate.
[0105]
That is, the word lines WL00 to WL07 are at an intermediate potential (about 10V) or 0V, the selection gate SGD0 is Vpp (about 20V), the selection gate SGD0 is 0V, the bit line BL0 is 0V, and the bit lines / BL0, BL1, and / BL1 are intermediate. What is necessary is just to set it as an electric potential (about 10V). Further, in order to determine the threshold value of the source-side selection MOS transistor, the selection gates SGD0 and SGS0 and the word lines WL00 to WL07 are all set to "H" to turn on all the NAND cell columns, and the bit line BL0 has Vpp or Hot electrons may be injected by applying 0 V to the intermediate potential and the bit lines / BL0, BL1, and / BL1.
[0106]
As described above, according to the present invention, by changing the threshold value of the selection MOS transistor and the voltage applied to the selection gate, a folded bit line system can be realized without increasing the chip area, and high-speed random reading can be performed. It becomes possible. As a method of changing the threshold value, it is conceivable to change the gate oxide film thickness of the selection MOS transistor, or to change the concentration of impurities doped in the channel of the selection MOS transistor. Alternatively, the threshold value may be made different depending on whether or not the selection MOS transistor is channel-doped with impurities. The threshold value can also be changed by changing the channel length of the selection MOS transistor. In other words, a transistor having a short channel length has a small threshold value due to the short channel effect, and may be an I-type transistor.
[0107]
Also, as a method of changing the gate oxide film thickness and the channel impurity concentration, other manufacturing processes such as channel doping of peripheral circuits may be used without introducing a new manufacturing process. In any method, it is sufficient to make a difference in the threshold value of the selection MOS transistor, and if the threshold value is made different, a predetermined threshold value can be obtained by a substrate bias or the like.
[0108]
In the conventional NAND cell type EEPROM, 0V is applied to the source side selection gate of the write block. However, when the source side selection MOS transistor is I-type and the threshold value Vt2 is about 0.1V (or negative) In the case of the threshold value), the source-side selection MOS transistor is not completely cut off, and the cell line flows, for example, 0.1 μA, and the bit line not written is discharged from the intermediate potential (about 10 V).
[0109]
For example, if writing is not performed to memory cells connected to 200 bit lines and the bit lines are charged to an intermediate potential, a total cell current of 200 × 0.1 μA = 20 μA flows. In order to improve the cut-off characteristics of the I-type transistor, a voltage of about 0.5 V, for example, may be applied to the common source line at the time of writing. If 0.5V is applied to the source, the potential difference between the source and the substrate becomes -0.5V, and the threshold value of the I-type transistor increases due to the substrate bias effect. Therefore, 0V is applied to the gate of the I-type transistor. The cut-off characteristic at the time is improved, and the cell current at the time of reading can be reduced.
[0110]
In order to set the smaller threshold value (I-type) of the selection gate thresholds to 0.5 V, for example, a method of reducing the substrate concentration is conceivable. In an I-type transistor having a low substrate concentration, when a drain voltage is applied without applying a gate voltage, a depletion layer between the drain and the substrate spreads. As a result, a depletion layer between the drain and the substrate and a depletion layer between the source and the substrate are formed. There is a problem of being connected and easy (punch through). In order to increase the punch-through breakdown voltage of the I-type selection MOS transistor, the channel length L of the I-type selection MOS transistor may be increased.
[0111]
Although the NAND cell type EEPROM has been described in the above embodiments, the nonvolatile semiconductor memory in which the drain side of the memory cell is connected to the bit line via the selection gate and the source side of the memory cell is also connected to the source line via the selection gate. The present invention is effective if it is an apparatus. For example, the present invention is also effective in an AND cell type EEPROM (H. Kume el al .; IEDM Tech. Digi., Dec. 1992, pp. 991-993) as shown in FIG. It is also effective in a NOR type EEPROM or mask ROM having one memory cell between the source gate and the source side selection gate.
[0112]
(Example 2)
Hereinafter, an embodiment for solving (Problem 2) will be described.
[0113]
FIG. 17 is a block diagram showing the configuration of the NAND cell type EEPROM according to this embodiment. In the figure, reference numeral 1 denotes a memory cell array as a memory means. Since the open bit line system is used, the memory cell is divided into two parts, 1A and 1B. The memory cell arrays 1A and 1B are each divided into at least two predetermined units.
[0114]
In this embodiment, one page is 256 bits, and the memory cell arrays 1A and 1B are divided into 1A1, 1A2 and 1B1, 1B2 by 128 bits. Reference numeral 2 denotes a sense amplifier circuit as a latch means for performing data writing and reading, and is divided into at least two for each predetermined unit as in the memory cell arrays 1A and 1B. In FIG. 17, the sense amplifier is divided into 2A and 2B. 3 is a row decoder for selecting a word line, 4 is a column decoder for selecting a bit line, 5 is an address buffer, 6 is an I / O sense amplifier, 7 is a data input / output buffer, and 8 is a substrate potential control circuit.
[0115]
The memory cell array 1A1 is shown in FIG. 18, 1B1 in FIG. 19, 1A2 in FIG. 20, and 1B2 in FIG. In FIG. 18 to FIG. 21, the threshold value of the selection MOS transistor of the memory cell array has two types of values as in the first embodiment. The threshold value of the selection MOS transistor indicated as E-type is 2 V, and the threshold value of the selection MOS transistor indicated as I-type is 0.5 V. Therefore, when both the E-type selection MOS transistor and the I-type selection MOS transistor are turned on, Vcc (for example, 3 V) is applied to the selection gate, and when only the I-type is turned on, 1. is applied to the selection gate. Apply 5V.
[0116]
When reading data from the memory cell array 1A1 to the bit lines BL0A to BL127A, the drain side select gate SGD is set to 3V, and the source side select gate SGS is set to 1.5V. On the other hand, when reading data from the memory cell array 1A2 to the bit lines BL128A to BL255A, the drain side selection gate SGD is set to 1.5V, and the source side selection gate SGS is set to 3V. When simultaneously reading data from the memory cell arrays 1A1 and 1A2, both SGS and SGD may be set to 3V.
[0117]
The sense amplifier is a differential sense amplifier in the same manner as the folded bit line system of the above (Embodiment 1). FIG. 22 shows the sense amplifier 2A (SA1) connected to the memory cell arrays 1A1 and 1B1, and FIG. 23 shows the sense amplifier 2B (SA2) connected to the memory cell arrays 1A2 and 1B2.
[0118]
Here, taking the case of reading data written in two pages as an example, the read operation of this embodiment will be described using the timing charts of FIGS. First, on the first page, the sense amplifier 2A (SA1) and the sense amplifier 2B (SA2) operate simultaneously. The control signals TG1, TG2 change from 3V to 0V, and the CMOS flip-flops FF1, FF2 and the bit lines BLjA, BLjB (j = 0, 1,..., 255) are disconnected.
[0119]
Next, the precharge signals φpA1, φpB1, φpA2, and φpB2 are changed from 0V to 3V, the bit line BLjA (j = 0, 1,..., 255) is changed to, for example, 1.7V, and the bit line BLjB (j = 0, 1). ,..., 255) are precharged to 1.5V, for example. When the precharge is finished, φpA1, φpB1, φpA2, and φpB2 become 0 V, and the bit lines BLjA, BLjB (j = 0, 1,..., 255) are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the control gate and the selection gate.
[0120]
18 and 19, WL00 is 0V, WL01 to WL07 is 3V, SGD0 is 3V, and SGS0 is 3V. When the data written in the memory cell selected by the word line WL00 is “0”, the threshold of the memory cell is positive, so the cell current does not flow and the potential of the bit line BLjA remains 1.7V. When the data is “1”, a cell current flows and the potential of the bit line BLjA decreases to 1.5 V or less. Further, the bit line BLjB is not discharged and is kept at the precharge potential of 1.5V.
[0121]
Thereafter, SAP1 and SAP2 are 3V, SAN1 and SAN2 are 0V, CMOS flip-flops FF1 and FF2 are inactivated, and φE1 and φE2 are 3V, thereby resetting CMOS flip-flops FF1 and FF2. After TG1 and TG2 become 3V and the bit lines and the sense amplifier are connected, SAN1 and SAN2 change from 3V to 0V, and the potential difference between the bit lines BLjA, BLjB (j = 0, 1,..., 255) is amplified. The Thereafter, SAP1 and SAN2 change from 0V to 3V, and data is latched. Then, the column selection signal CSLj (j = 0, 1,..., 255) is selected one after another, and the data latched in the CMOS flip-flop is output to I / O and I / O ′ (page read).
[0122]
After page reading of the first half of the first page (column addresses 0 to 127), the first half of the row address of the second page (bit line BLjA; j = 0, 1,..., 127. This may be performed by detecting that the column address is 128, for example.
[0123]
First, the precharge signals φpA1, φpB1, φpA2, φpB2 are changed from 0V to 3V, the bit line BLjA (j = 0, 1,..., 127) is changed to 1.7V, and the bit line BLjB (j = 0, 1,. 127) is precharged to 1.5V. When the precharge is finished, φpA1, φpB1, φpA2, and φpB2 become 0 V, and the bit lines BLjA, BLjB (j = 0, 1,..., 127) are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the control gate and the selection gate. WL01 is 0V, WL00, WL02 to WL07 is 3V, SGD0 is 3V, and SGS0 is 1.5V.
[0124]
When the data written in the memory cell selected by the word line WL01 is “0”, the memory cell threshold value is positive, so that no cell current flows, and the bit line BLjA (j = 0, 1,..., 127). Remains at 1.7V. When the data is “1”, a cell current flows, and the potential of the bit line BLjA (j = 0, 1,..., 127) decreases to 1.5 V or less. Further, the bit line BLjB (j = 0, 1,..., 127) is not discharged and the precharge potential of 1.5 V is maintained.
[0125]
Thereafter, SAP1 becomes 3V, SAN1 becomes 0V, the CMOS flip-flop FF1 is inactivated, and φE1 becomes 3V, so that the CMOS flip-flop FF1 is equalized. After TG1 becomes 3V and the bit line and the sense amplifier are connected, SAN1 becomes 3V to 0V, and the potential difference between the bit lines BLjA, BLjB (j = 0, 1,..., 127) is amplified. Thereafter, SAP1 and SAN2 are changed from 0V to 3V, and the data is latched in the sense amplifier 2A (SA1).
[0126]
When page read of the first page has advanced by 256 column addresses, data for 128 column addresses of the next second page has already been latched in the sense amplifier 2A (SA1), so there is no need to perform a random read operation. . While the page read from the sense amplifier 2A (SA1) to the column addresses 0 to 127 of the second page is performed, a random read operation is performed on the column addresses 128 to 255 of the second half of the second page. That is, a desired voltage is applied from the row decoder 3 to the control gate and the selection gate. WL01 is 0V, WL00, WL02 to WL07 are 3V, SGD0 is 1.5V, and SGS0 is 3V.
[0127]
When the data written in the memory cell selected by the word line WL01 is “0”, the memory cell threshold value is positive, so that the cell current does not flow, and the potential of the bit line BLjA remains 1.7V. When the data is “1”, a cell current flows and the potential of the bit line BLjA (j = 128, 129,..., 255) decreases to 1.5 V or less.
[0128]
Further, the bit line BLjB (j = 128, 129,..., 255) is not discharged and is kept at the precharge potential of 1.5V. Then, SAP2 becomes 3V, SAN2 becomes 0V, the CMOS flip-flop FF2 is inactivated, and φE2 becomes 3V, thereby resetting the CMOS flip-flop FF2. Then, after TG2 becomes 3V and the bit line and the sense amplifier are connected, SAN2 changes from 0V to 3V, and the potential difference between the bit lines BLjA, BLjB (j = 128, 129,..., 255) is amplified. Thereafter, SAP2 changes from 3V to 0V, and the data is latched in the sense amplifier 2B (SA2).
[0129]
When the page read of the second page has advanced by 128 column addresses, data for the 128 column addresses of the second half of the next second page has already been latched in the sense amplifier 2B (SA2), and therefore a random read operation is performed. There is no need to serially read data for the 128 column addresses in the second half of the second page.
[0130]
The present invention is not limited to the above embodiment. In the above embodiment, the memory cell is divided into two, but it may be divided into four, for example, or may be divided into an arbitrary number.
[0131]
The timing charts of FIGS. 24 and 25 are merely examples. In the timing charts of FIGS. 24 and 25, random reading of the data of the first page is simultaneously performed by the sense amplifier 2A (SA1) and the sense amplifier 2B (SA2). As shown in the timing charts of FIGS. First, random reading of the memory cell corresponding to the first half column address of the first page is performed, and then the second half of the first page is randomly read while the first half of the first page is being page read. Good.
[0132]
24 and 25, bit lines are precharged simultaneously by random read of the first half of the second page and random read of the second half of the second page. However, as shown in FIGS. The bit line precharge timing may be changed between the case of random reading with 2A (SA1) and the case of random reading with the sense amplifier 2B (SA2).
[0133]
Further, the memory cell array may not be divided into physically continuous units as one division unit. For example, as shown in FIGS. 28 and 29, the bit lines connected to the sense amplifier SA1 and the bit lines connected to the sense amplifier SA2 may be alternately arranged. While the bit line connected to the sense amplifier SA1 is randomly read, the bit line connected to the sense amplifier SA2 can be grounded to 0V. In this case, the distance between the bit lines connected to the sense amplifier SA1 is as shown in FIGS. Therefore, noise caused by bit line capacitive coupling can be reduced during random reading.
[0134]
The present invention is not limited to a memory cell array having an open bit line arrangement. For example, a single-ended memory cell arrangement as shown in FIG. 31 having an inverter type sense amplifier as shown in FIG. 30 may be used. In FIG. 31, the memory cell array connected to the bit line BLj (j = 0, 1,..., 255) is the same as the memory cell array connected to the bit line BLjA (j = 0, 1,..., 255) of FIG. Good.
[0135]
(Example 3)
Hereinafter, an embodiment for solving (Problem 3) will be described.
[0136]
In the conventional memory cell array, when a word line which is the row decoder 3 is selected at the time of reading and writing, all the memory cells arranged at the intersection of the selected word line and the bit line are selected. Therefore, one of the memory cells connected to the adjacent bit line cannot be selected and the other cannot be selected.
[0137]
As described in the above (Embodiment 1) and (Embodiment 2), according to the present invention, the threshold values of the selection MOS transistor on the source side and the selection MOS transistor on the drain side of the NAND block are changed, and further the source By changing the voltage applied to the select gate on the side and the select gate on the drain side, one of the adjacent bit lines can be selected and the other bit line can be deselected. As a result, by omitting the precharge to the bit line at the time of reading and writing, the precharge time can be shortened and the power consumption can be reduced.
[0138]
Therefore, in this embodiment (third embodiment), an embodiment will be described in which the precharge time is shortened during reading and the power consumption is reduced. An example of shortening the precharge time and reducing power consumption at the time of writing will be described in the next embodiment (embodiment 4).
[0139]
FIG. 32 is a block diagram showing the configuration of the NAND cell type EEPROM according to this embodiment. In the figure, reference numeral 1 denotes a memory cell array as memory means, which is divided into 1A and 1B because it is an open bit line system. In this embodiment, one page is 256 bits. Reference numeral 2 denotes a sense amplifier circuit as a latch means for writing and reading data. 3 is a row decoder for selecting a word line, 4 is a column decoder for selecting a bit line, 5 is an address buffer, 6 is an I / O sense amplifier, 7 is a data input / output buffer, and 8 is a substrate potential control circuit.
[0140]
The memory cell array 1A is the same as FIG. 28, and the memory cell array 1B is the same as FIG. However, the sense amplifier SA1 connected to the bit lines BLjA, BLjB (j = 0, 1,..., 127) of FIG. 28 arranged in the memory cell arrays 1A and 1B is not FIG. 22 but FIG. Similarly, the sense amplifier SA2 connected to the bit lines BLjA, BLjB (j = 128, 129,..., 255) of FIG. 29 arranged in the memory cell arrays 1A, 1B is not FIG. 23 but FIG. In the sense amplifiers SA1 and SA2 in FIGS. 33 and 34, transistors are added to the sense amplifiers SA1 and SA2 in FIGS. 22 and 23 to equalize the bit lines BLjA and BLjB by the control signals φEQ1 and φEQ2 (to have the same potential). Has been.
[0141]
At the time of reading, every other bit line is kept at the reference potential (bit line shield) in order to reduce noise due to capacitive coupling between the bit lines. In this case, the write operation is first performed on, for example, a cell connected to the bit line BLjA (j = 0, 1,..., 127) and then connected to the bit line BLjA (j = 128, 129,..., 255). Writing to the cell to be performed. Here, data (first page data) written to the bit line BLjA (j = 0, 1,..., 127) is read first, and then to the bit line BLjA (j = 128, 129,..., 255). The present embodiment will be described by taking as an example the case of reading written data (second page data).
[0142]
When reading data from the bit line BLjA (j = 0, 1,..., 127), the bit line BLjA (j = 128, 129,..., 255) to be shielded is kept at a reference potential (for example, 1.5 V). In the conventional memory cell array, since adjacent bit lines are simultaneously selected and discharged, the shielded bit line can only have 0V. The timing chart of FIG. 35 is divided into the case where the data of the first page is read to the bit line, the case where the data read to the bit line is sensed by the sense amplifier, and the case where the data of the second page is read to the bit line. Will be described.
[0143]
<When reading the first page of data to the bit line>
When reading a memory cell selected by the word line WL00 and connected to the bit line BLjA (j = 0, 1,..., 127) in the memory cell array of FIG. 28, first, the bit line BLjA (j = 0, 1,. 127) is precharged to 1.7V, and the bit line BLjB (j = 128, 129,..., 255) is precharged to 1.5V and shielded bit lines BLjA, BLjB (j = 128, 129,..., 255) Is precharged to a reference potential (eg, 1.5 V).
[0144]
After the bit line precharge, the control gate WL00 is set to 0V, WL01 to WL07 is set to 3V, the selection gate SGS0 is set to 1.5V, and SGD0 is set to 3V. In this case, the source side selection MOS transistors of the bit line BLjA (j = 0, 1,..., 127) are turned on, but the source side selection MOS transistors of the bit line BLjA (j = 128, 129,..., 255). Turn off. Therefore, the bit line BLjA (j = 0, 1,..., 127) is discharged if the data of the memory cell selected by the word line WL00 is “1”, but the bit line BLjA (j = 128, 129,. 255) does not discharge.
[0145]
When the bit line BLjA (j = 0, 1,..., 127) is discharged, the potential of the bit line BLjA (j = 128, 129,..., 255) drops from the reference potential due to capacitive coupling between the bit lines. While the line BLjA (j = 0, 1,..., 127) is discharged, for example, by setting VA2 and VB2 to the reference potential 1.5V and the control signals φPA2 and φPB2 to 3V, the bit lines BLjA and BLjB ( If j = 128, 129,..., 255) is continuously precharged to 1.5 V, the shielded bit lines BLjA, BLjB (j = 128, 129,..., 255) can be kept at the reference potential.
[0146]
After the cell data is read out to the bit line BLjA (j = 0, 1,..., 127), the control signals φPA2, φPB2 become 0 V, the bit lines BLjB (j = 0, 1,..., 127), and Bit lines BLjA and BLjB (j = 128, 129,..., 255) are floating.
[0147]
At the time of reading cell data to the bit line, the shielded bit lines BLjA, BLjB (j = 128, 129,..., 255) may be equalized by setting the control signal φEQ2 to 3 V, or the shielded bit lines BLjA and BLjB (j = 128, 129,..., 255) may be independently precharged to the reference potential 1.5V without being connected (without equalization).
[0148]
<When the first page data read to the bit line is amplified and sensed>
After the potential of the bit line BLjA (j = 0, 1,..., 127) is determined reflecting the data of the memory cell selected by the word line WL00, the potential of the bit line will be described in (Example 2). It senses differentially as it does. At this time, the bit lines BLjA, BLjB (j = 128, 129,..., 255) to be shielded are in a floating state, but are equalized by keeping the control signal φEQ2 at 3V to the same potential (1.5V). Yes. By differentially sensing, if the cell data read to the bit line BLjA (j = 0, 1,..., 127) is “0”, the bit line BLjA becomes 3V, and the bit line BLjB (j = 0, 1, ..., 127) becomes 0V.
[0149]
Therefore, as shown in FIG. 36 (a), the bit line BLjA (j = 128, 129,..., 255) shielded by sense is connected to the bit line BLjA (j = 0, 1,..., 127). The potential rises from the reference potential by δ by coupling. On the other hand, the potential of the shielded bit line BLjB (j = 128, 129,..., 255) drops from the reference potential by −δ due to capacitive coupling with the bit line BLjB (j = 0, 1,..., 127). . However, since the shielded bit lines BLjA and BLjB (j = 128, 129,..., 255) are equalized, the bit line capacitive coupling noise δ applied to the bit line BLjA and the bit line capacitive coupled noise applied to the bit line BLjB. -Δ cancel each other, and as a result, the shielded bit lines BLjA and BLjB (j = 128, 129,..., 255) are kept at the reference potential of 1.5V.
[0150]
Similarly, when the data read to the bit line BLjA (j = 0, 1,..., 127) is “1”, the bit line BLjA (j = 0, 1, 1, as shown in FIG. 36B). .., 127) and BLjB (j = 0, 1,..., 127) are connected (equalized) so that the shielded bit line can maintain the reference potential.
[0151]
<When reading the second page data>
As described above, after reading the data of the memory cells connected to the bit line BLjA (j = 0, 1,..., 127), the bit lines BLjA, BLjB (j = 128, 129,..., 255) Is already precharged to 1.5V. In addition, the bit line BLjA (j = 0, 1,..., 127) and the bit line BLjB (j = 0, 1,..., 127) read out first are one after 0 V and the other is 3 V after the sensing operation. Therefore, when data to be connected to the bit line BLjA (j = 128, 129,..., 255) is read next, if φEQ1 is set to 3V (φE1 may be set to 3V), precharge is performed. The bit lines BLjA, BLjB (j = 0, 1,..., 127) to be shielded can be set to the reference potential 1.5V without performing the above.
[0152]
Accordingly, the memory cell connected to the bit line BLjA (j = 128, 129,..., 255) is read after one page of data of the memory cell connected to the bit line BLjA (j = 0, 1,..., 127) is read. In the case of reading out the data, the precharge for the second time only needs to change the read bit line BLjA (128, 129,..., 255) from 1.5V to 1.7V.
[0153]
When reading is performed using the bit line shield in this way, the bit line to be shielded can be set to a reference potential other than 0 V by applying the memory cell array and the sense amplifier of the present invention. As a result, when reading data over a plurality of pages, precharge can be shortened, reading speed can be increased, and power consumption can be reduced.
[0154]
In this embodiment, the bit lines BLjA and BLjB are equalized by the control signals φEQ1 and φEQ2, but may be equalized by the control signals φE1 and φE2. In FIG. 33 and FIG. 34, the node connecting the source and drain of the two transistors selected by the control signal φE1 (φE2) is fixed at Vcc / 2 potential (for example, 1.5 V). When reading the cell data to the bit line, the state shown in FIGS. 33 and 34 may be maintained. However, when the bit line is sensed, the shielded bit line is floated, so that the terminal connected to this node is in a floating state. There is a need.
[0155]
In this embodiment, after reading the data of the memory cells connected to the bit line BLjA (j = 0, 1,..., 127), the memory cells connected to the bit line BLjA (j = 128, 129,..., 255). However, the bit line to be read is arbitrary. Any bit line may be used as long as the bit line connected to the sense amplifier SA2 is read after reading the bit line connected to the sense amplifier SA1. Alternatively, the bit line connected to the sense amplifier SA1 may be read after reading the bit line connected to the sense amplifier SA2.
[0156]
The present invention is also effective in a so-called shared sense amplifier system in which a plurality of bit lines are shared by one sense amplifier. A memory cell array when this shared sense amplifier system is employed is shown in FIGS. FIG. 39 is a diagram showing a specific configuration of the sense amplifier SA3. Connected to the bit line BLjA (j = 0, 1,..., 127) and connected to the bit line BLjA (j = 128, 129,..., 255) after reading the data of the memory cell selected by the word line WL00. FIG. 40 is a timing chart when reading data from the memory cell selected by the word line WL00. The read operation is almost the same as that in the above embodiment having one sense amplifier per bit line.
[0157]
The present invention is not limited to a memory cell array having an open bit line arrangement. For example, a single-ended memory cell arrangement as shown in FIG. 31 having an inverter type sense amplifier as shown in FIG. 30 may be used. The memory cell array connected to the bit line BLj in FIG. 31 may be the memory cell array connected to the bit line BLjA in FIG.
[0158]
In this embodiment, after sensing the cell data on the bit line, when sensing the potential of the read bit line, the two bit lines to be shielded are connected (equalized) to the reference potential. I kept it. When sensing the potential of the bit line, the two bit lines to be shielded may be connected to the terminal to which the reference potential is applied without being equalized. For example, when the bit line connected to the sense amplifier of FIG. 23 or FIG. 33 is shielded (maintained at a reference potential), φPA1 and φPB1 are 3 V, TG1 and TG2 are 0 V, and VA1 and VB1 are reference potentials (for example, 1.. 5V).
[0159]
(Example 4)
Subsequently to (Embodiment 3), an embodiment for solving (Problem 3) will be described below.
[0160]
The block diagram showing the configuration of the NAND cell type EEPROM according to the present embodiment is FIG. 32 as in the third embodiment. The memory cell array is the same as that in the third embodiment. That is, the memory cell array 1A is the same as FIG. 28, and the memory cell array 1B is the same as FIG. However, the sense amplifier SA1 connected to the bit lines BLjA, BLjB (j = 0, 1,..., 127) in the memory cell arrays 1A and 1B may be either FIG. 22 or FIG. Similarly, the sense amplifier SA2 connected to the bit lines BLjA, BLjB (j = 128, 129,..., 255) in the memory cell arrays 1A, 1B may be either FIG. 23 or FIG.
[0161]
When the bit line shield method is used in which every other bit line is maintained at the reference potential at the time of reading in order to reduce the capacitive coupling between the bit lines, as described in the third embodiment, the write operation is performed by, for example, the bit line BLjA (j = 0, 1,..., 127) and then writing to the cells connected to the bit line BLjA (j = 128, 129,..., 255). In the write operation, first write is performed, and then verify read is performed to check whether the write is sufficiently performed. Further, additional writing is not performed on cells that are sufficiently written, and additional writing is performed only on cells that are insufficiently written. Here, the present embodiment will be described by taking as an example a case where a memory cell selected by the word line WL00 is written to the bit line BLjA (j = 0, 1,..., 127) of the memory cell array 1A of FIG.
[0162]
FIG. 41 shows a write / write verify read operation excluding a data load operation of write data from the data input / output buffer 7 to the sense amplifier 2. Prior to writing, the memory cell array is erased all at once by setting all control gates to 0 V and the p substrate (or p-type well and n substrate) on which the memory cells are formed as the high voltage Vpp (about 20 V). After the write data is latched from the data input / output buffer 7 to the CMOS flip-flop FF via the input / output lines I / O and I / O ′, first, the control signals φPA1, φPA2, φPB1, and φPB2 become 3V. The bit line is reset.
[0163]
Thereafter, when the transfer gate control signals TGA1, VSW for connecting the bit line BLjA (j = 0, 1,..., 127) and the sense amplifier become an intermediate potential (about 10V), the bit line BLjA (j = 0, 1, .., 127) according to data, the potential is an intermediate potential when it is "1" and 0V when it is "0". Since the bit line BLjA (j = 128, 129,..., 255) does not perform writing, it is charged to the intermediate potential from the terminal VA2. When the word line WL00 is selected by the row decoder 3, WL00 becomes Vpp, WL01 to WL07, SGD0 becomes an intermediate potential, and SGS0 becomes 0V.
[0164]
After the control gate and selection gate are reset to 0V after a certain time (˜20 μs), the transfer gate control signal TGA1 becomes 0V, and the bit line BLjA (j = 0, 1,..., 127) and the sense amplifier are turned on. Disconnected. Thereafter, the control signal φPA1 becomes 3V, and the bit line BLjA (j = 0, 1,..., 127) is reset to 0V. VSW is also 3V. During this time, the bit line BLjA (j = 128, 129,..., 255) remains precharged to the intermediate potential.
[0165]
Next, a verify read operation is performed. First, φPA1 and φPB1 become 3V, the bit line BLjA (j = 0, 1,..., 127) is charged to 1.7V, and the bit line BLjB (j = 0, 1,..., 127) is charged to 1.5V. After that, φPA1 and φPB1 become 0V, and the bit lines BLjA, BLjB (j = 0, 1,..., 127) enter a floating state. Next, for example, 0.5V is applied to the control gate WL00, the word lines WL01 to WL07 are set to 3V, the selection gate SGS0 is set to 1.5V, and SGD0 is set to 3V. In normal reading, “0” is read if the threshold value of the memory cell is 0 V or higher, but “0” is not read if it is not 0.5 V or higher in verify reading.
[0166]
After the bit line is discharged, the verify signal φAV becomes 3V, and when the bit line BLjA (j = 0, 1,..., 127) is written “1”, it is charged near 3V. Here, the voltage level of the precharge performed by the verify signal may be a precharge voltage of 1.5 V or higher for the bit line BLjB (j = 0, 1,..., 127). Thereafter, the equalize signal φE becomes 3V and the sense amplifier is reset. Then, the transfer gate control signals TGA1, TGB1 become 3V, and the data of the bit line BLjA (j = 0, 1,..., 127) is read. The read data is latched by the sense amplifier and becomes the next rewritten data.
[0167]
During the verify read, the bit line BLjA (j = 128, 129,..., 255) is not discharged and maintains an intermediate potential, so that when the bit line BLjA (j = 0, 1,. This reduces the coupling capacitance noise between bit lines.
[0168]
When rewriting the bit line BLjA (j = 0, 1,..., 127), the bit line BLjA (j = 128, 129,..., 255) is already precharged to the intermediate potential, so there is no need to recharge it. , Charging time can be omitted. In addition, since the booster circuit that charges the intermediate potential consumes a large amount of power when starting to boost, according to the present embodiment, the power consumption during writing can be reduced.
[0169]
In this embodiment, at the time of verify read, the unselected bit line BLjA (j = 128, 129,..., 255) is continuously charged to the intermediate potential, but the unselected bit line is set to the intermediate potential by, for example, setting φPA2 to 0V. May be in a floating state.
[0170]
This embodiment is also effective in a so-called shared sense amplifier system in which a plurality of bit lines are shared by one sense amplifier. 37 and 38 show memory cell arrays when the shared sense amplifier method is employed. The block diagram showing the configuration of the NAND cell type EEPROM when the shared sense amplifier system is adopted is also FIG. 32 as in the third embodiment. FIG. 39 shows the sense amplifier SA3 when the shared sense amplifier system is adopted. The timing chart when the shared sense amplifier system is adopted is almost the same as that in FIG.
[0171]
The present invention is not limited to a memory cell array having an open bit line arrangement. For example, a single-ended memory cell arrangement as shown in FIG. 31 having an inverter type sense amplifier as shown in FIG. 30 may be used. The memory cell array connected to the bit line BLj in FIG. 31 may be the memory cell array connected to the bit line BLjA in FIG.
[0172]
The present invention can also be applied to a folded bit line system as shown in FIG. While writing to a memory cell connected to one of the two bit lines connected to the sense amplifier (for example, BL0 in FIG. 42), the other bit line BL1 sets the transfer gate control signal TG2 to 0 V and the terminal What is necessary is just to continue charging from VB to an intermediate potential (about 10V). Since the bit line BL1 is kept at the intermediate potential while the verify read of the memory cell connected to the written bit line BL0 is being performed, the verify read of the memory cell connected to the bit line BL0 cannot be performed differentially.
[0173]
However, for example, normal reading is differentially performed by the folded bit line method as described in the first embodiment, and at the time of verify reading, as described in the section of [Prior Art], One of the two inverters constituting the flip-flop of the sense amplifier is inactivated, and the read data is “0” depending on whether the potential of the bit line is larger than the circuit threshold value of the inverter as shown in FIG. It may be determined whether it is “1” or not.
[0174]
(Example 5)
In this embodiment, SGD0 is applied to the selection MOS transistor on the drain side of the half of the memory cell units in one block selected by the row decoder 3 at the time of verify-reading of writing and normal reading. When SGS0 is applied to the selection MOS transistor, SGS0 is applied to the drain-side selection MOS transistor and SGD0 is applied to the source-side selection MOS transistor in the remaining half of the memory cell units.
[0175]
As a method of applying a voltage to the selection gate, for example, as shown in FIG. 43, a signal applied to the selection gate of the memory cell connected to the bit lines BL0 to BL127 and a selection gate of the memory cell connected to the bit lines BL128 to BL255. A signal to be applied to may be provided separately. As shown in FIG. 44, the source side select gate and the drain side select gate may be interchanged in the middle of the memory cell array.
[0176]
43 and 44, for example, when a memory cell selected by the word line WL00 is read, if the selection gate SGS0 is 3V and SGD0 is 1.5V, it is connected to the bit line BLj (j; even number). A memory cell is read. In this case, among the unselected bit lines BLj (j; odd number) that are not read, the unselected bit lines BLj (j = 1, 3, 5,..., 125, 127) are turned off by the source side selection MOS transistors. For the unselected bit lines BLj (j = 129, 131, 133,..., 253, 255), the drain side selection MOS transistors are turned off. In other words, half of the unselected bit lines are stopped when the drain side selection MOS transistors are turned off, and the other half of the unselected bit lines are turned off by turning off the source side selection MOS transistors. Is stopped.
[0177]
On the other hand, when reading the memory cell connected to the bit line BLj (j; odd number) in FIGS. 43 and 44, the selection gate SGS0 may be set to 1.5V, and SGD0 may be set to 3V. In this case, among the unselected bit lines BLj (j; even number) that are not read, the drain-side selection MOS transistors of the unselected bit lines BLj (j = 0, 2, 4,..., 124, 126) are turned off. For the unselected bit lines BLj (j = 128, 130, 132,..., 252 and 254), the source-side selection MOS transistors are turned off. In other words, half of the unselected bit lines are stopped when the drain side selection MOS transistors are turned off, and the other half of the unselected bit lines are turned off by turning off the source side selection MOS transistors. Is stopped.
[0178]
In this way, during reading, whether the odd-numbered bit lines or even-numbered bit lines are read, half of the unselected bit lines are stopped when the drain-side selection MOS transistor is turned off. The remaining half of the unselected bit lines are turned off when the source-side selection MOS transistors are turned off. Therefore, the capacity of the entire unselected bit line is the same whether the odd-numbered bit line is read or the even-numbered bit line is read, and the bit line BLj (j) is read when the bit line BLj (j; odd number) is read. ; Even number) can be read, the precharge time and the read time can be made the same.
[0179]
Although the case of reading has been described here, the capacity of the entire bit line is equal in the case of reading the odd-numbered bit line and the case of reading the even-numbered bit line even in the case of the verify read after writing.
[0180]
43 and 44, the folded bit line method is taken as an example. However, the open bit line method described in the first embodiment to the fourth embodiment may be used, or a single end method may be used. A so-called shared sense amplifier system in which a plurality of bit lines are shared by one sense amplifier may be used.
[0181]
(Example 6)
Next, another embodiment will be described. This embodiment is basically the same as the first embodiment, and is different from the first embodiment in that the type of the selection MOS transistor is changed.
[0182]
FIG. 45 is a diagram showing the configuration of the memory cell array in the present embodiment. 2 is different from FIG. 2 in that part of the I-type selection MOS transistor is D-type.
[0183]
In FIG. 45, a selection MOS transistor having a high threshold Vt1 (for example, 2V) is an E-type, and a selection MOS having a low threshold Vt2, Vt3 (for example, 0.5V, -1V) (Vt1>Vt2> Vt3). Transistors are indicated as I-type and D-type. The voltage applied to the selection gate is the voltage Vsgh (for example, 3V) (Vsgh> Vt1, Vt2, Vt3) at which all of the I-type transistor, D-type and E-type transistors are turned on, and the I-type transistor is turned on. E-type transistor turns off voltage Vsgl1 (eg, 1.5 V) (Vt1>Vsgl1> Vt2), and D-type transistor turns on, but E-type transistor turns off voltage Vsgl2 (eg, 0 V) (Vt1> Vsgl2) > Vt3).
[0184]
A method for applying the voltage of the selection gate will be specifically described with reference to FIG. For example, when reading data from the memory cell MC000, the word lines WL00, WL08 to WL15 are set to 0V, and the word lines WL01 to WL07 are set to Vcc (for example, 3V). The source side select gate SGS0 is set to Vsgh, and the drain side select gate SGD0 is set to Vsgl1. SGS1 and SGD1 are set to 0V. In this case, the source side select MOS transistors STS00 and STS10 are both turned on. On the other hand, although the selection MOS transistor STD00 on the drain side of the bit line BL0 is turned on, the selection MOS transistor STD10 on the drain side of the bit line / BL0 is turned off, so that the bit line BL0 is discharged but the bit line / BL0 is not discharged. .
[0185]
On the other hand, when reading data from the memory cell MC100, the word lines WL00, WL08 to WL15 are set to 0 V, and the word lines WL01 to WL07 are set to Vcc, as in the case of reading the memory cell MC000. The source side select gate SGS0 is set to Vsgl2, and the drain side select gate SGD0 is set to Vsgh. SGS1 and SGD1 are set to 0V. In this case, both the drain side selection MOS transistors STD00 and STD10 are turned on. Since the source-side selection MOS transistor STS10 is turned on, the bit line / BL0 is discharged, but the selection MOS transistor STS00 is turned off so that the bit line BL0 is not discharged.
[0186]
The present invention is a selection MOS transistor connected to the bit line pair BLj, / BLj and controlled by the same selection gates SGS, SGD (for example, STD00 and STD10, STS00 and STS10, STD01 and STD11, STS01 in FIG. 45). What is necessary is just to give a difference to the threshold value of STS11), and the method of setting the threshold value is arbitrary. In FIG. 45, the selection MOS transistors on the drain side of the cell connected to the bit line BLj are all I-type and the selection MOS transistors on the source side are E-type. For example, two NAND blocks sharing the bit line contact are connected on the drain side. One of the selection MOS transistors may be I-type and the other may be E-type.
[0187]
In the present invention, among the selection MOS transistors that share one selection gate, one that is conductive and one that is non-conductive can be generated, and two such selection gates are prepared. This utilizes the fact that a memory cell in a selected state and a memory cell in a non-selected state can be easily realized in memory cells having the same selection gate.
[0188]
As shown in FIG. 46, the selection MOS transistor connected to the drain side may be E-type or D-type, and the selection MOS transistor connected to the source side may be E-type or I-type. In this case, when a memory cell (for example, MC000) in the memory cell unit 2 is selected, SGS0 is set to Vsgh (for example, 3V), SGD0 is set to Vsgl2 (for example, 0V), and SGD1 and SGS1 are set to 0V. When selecting a memory cell (for example, MC100) in the memory cell unit 1, SGS0 may be set to Vsgl1 (for example, 1.5V), SGD0 to Vsgh (for example, 3V), and SGS1 and SGD1 to 0V.
[0189]
If Vsgh is made larger than Vcc, the conductance of the selection MOS transistor is increased (that is, the resistance is decreased), and the current flowing through the NAND cell string is increased during reading, so that the bit line discharge time is shortened. Reading and writing verify reading are speeded up. Vsgh may be boosted from Vcc by a booster circuit in the chip, for example.
[0190]
The threshold values of the I-type selection MOS transistor and the D-type selection MOS transistor may be negative threshold values (for example, -1V and -2V).
[0191]
The larger value Vt1 of the threshold values of the selection gates may also be set to a voltage (for example, 3.5 V) equal to or higher than the power supply voltage Vcc. In this case, in order to turn on the selection MOS transistor having the threshold value Vt1 at the time of reading or verify reading, for example, 4V may be applied to the selection gate using a booster circuit inside the chip.
[0192]
Here, the operation for reading the memory cell MC000 connected to the bit line BL1 in FIG. 48 will be described with reference to the timing chart in FIG. The sense amplifier is formed of a CMOS flip-flop controlled by control signals SAN and SAP.
[0193]
First, the control signals φA and φB become Vss, and the CMOS flip-flop FF and the bit lines BL0 and BL1 are disconnected. Next, the precharge signals φpA and φpB change from Vss to Vcc (time t0), the bit line BL1 is precharged to VB (for example, 1.7 V) and the dummy bit line BL0 is precharged to VA (for example, 1.5 V) (time). t1). When the precharge is finished, φpA and φpB become Vss, and the bit lines BL0 and BL1 are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the control gate (word line) and the control gate (time t2).
[0194]
When reading the memory cell MC000 in FIG. 48, WL00 is 0V, WL01 to WL07 is 3V, SGD0 is 3V, and SGS0 is 1.5V. When the data written in the memory cell MC000 is “0”, the threshold value of the memory cell MC000 is positive, so the cell current does not flow, and the potential of the bit line BL1 remains 1.7V. When the data is “1”, a cell current flows and the potential of the bit line BL1 decreases to 1.5V or less. Since the select gate SGS0 is 1.5V, the select gate transistor STS10 is turned off, and the bit line BL0 is not discharged regardless of the data written in the memory cell MC100, and is kept at the precharge potential 1.5V. .
[0195]
Thereafter, SAP becomes 3V and SAN becomes 0V at time t3, the CMOS flip-flop FF is inactivated, and φE becomes 3V at time t4, so that the CMOS flip-flop FF is equalized and the nodes N1 and N2 become Vcc / 2. (For example, 1.5V). At time t5, .phi.A and .phi.B become 3V, and after the bit line and the sense amplifier are connected (time t6), SAN changes from 0V to 3V and the potential difference between the bit lines BL0 and BL1 is amplified. Thereafter, at time t7, the SAP is changed from 3V to 0V, and the data is latched. That is, if "0" is written in the memory cell MC000, the node N1 is 3V and the node N2 is 0V. If "1" is written in the MC000, the node N1 is 0V and the node N2 is 3V. Become. Thereafter, when the column selection signal CSL1 changes from 0V to 3V, the data latched in the CMOS flip-flop is output to I / O and I / O '(time t8).
[0196]
The timing of the read operation is arbitrary. For example, at time t5, the transfer gate connecting the bit line and the sense amplifier may be turned on to transfer the potentials of the bit lines BL1 and BL2 to the nodes N1 and N2, and then the transfer gate may be turned off. Accordingly, since the load capacity of the sense amplifier is reduced by disconnecting the bit line pair from the sense amplifier, the potentials of the nodes N1 and N2 are rapidly determined at the time of sensing and data latching.
[0197]
Also, during the sense operation of the sense amplifier, first, SAN is changed from 0 V to 3 V, the N-channel transistor of the CMOS flip-flop FF is turned on, and then SAP is changed from 3 V to 0 V, and the P-channel transistor of the CMOS flip-flop FF is turned on. However, the SAP may be changed from 3V to 0V at the same time as the SAN is changed from 0V to 3V.
[0198]
In the above embodiment, while the bit line to which the memory cell to be read is connected is discharged, the other dummy bit line (for example, the memory cell MC000 in FIG. 48) of the bit line pair connected to the sense amplifier is read. In the case of reading the bit line BL0 and the memory cell MC100, the bit line BL1) is in a floating state. However, while the bit line BL1 is precharged and the data in the memory cell MC000 is read thereafter, the precharge control signal φpA is kept at 3V to fix the reference dummy bit line BL0 to the reference potential of 1.5V. You can also.
[0199]
By maintaining the dummy bit line at the reference potential in this way, noise due to capacitive coupling between adjacent bit lines during bit line discharge can be reduced. As in the case of the above read, the bit line is charged / discharged according to the data written in the cell at the time of verify read after writing, but if the dummy bit line not to be read is kept at the reference potential, it is caused by capacitive coupling between the bit lines. Noise can be reduced.
[0200]
<Write>
A write procedure in this embodiment, for example, when writing to the memory cell MC000 of FIG. 48 will be described below.
[0201]
The selection gate SGD0 and the control gates WL01 to WL07 are set to the intermediate potential Vm (about 10V), WL00 is set to Vpp (about 20V), and the bit line BL0 is charged from VA to Vm8 (about 8V). When "1" is written to the memory cell MC000, Vm8 is applied from the flip-flop FF, and when "0" is written, 0 V is applied to the bit line BL1. Then, electrons are not injected into the memory cell MC100 that is not written and the floating gate of the memory cell MC000 when "1" is written, and electrons are injected from the channel into the floating gate of the memory cell MC000 that is written "0". Is done.
[0202]
After the writing is completed, the control gate, the selection gate, and the bit line are sequentially discharged, and the writing operation is finished.
[0203]
When writing to MC000 of the memory cell array as shown in FIG. 45, a voltage (eg, −3 V) at which the D-type selection MOS transistor STS10 is turned off may be applied to the selection gate SGS0.
[0204]
After the writing is completed, a write verify operation is performed to check whether the writing has been sufficiently performed.
[0205]
First, .phi.A and .phi.B become Vcc, the precharge signals .phi.pB and .phi.pA become Vcc, and the bit line BL1 is precharged to 1.7 V, for example, (dummy) bit line BL0 to 1.5 V, for example.
[0206]
When the precharge is finished, φpA and φpB become Vss, and the bit lines BL1 and BL0 are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the selection gate and the control gate. The control gate WL00 is a verify voltage (for example, 0.5V), WL01 to WL07 are Vcc (for example, 3V), SGS0 is 1.5V, and SGD0 is 3V. When "0" is sufficiently written in the memory cell MC000, the memory cell does not flow because the threshold voltage of the memory cell is positive, and the potential of the bit line BL1 remains 1.7V. When "1" write or "0" write is insufficient, the cell current flows and the potential of the bit line BL1 decreases to 1.5 V or less. The dummy bit line BL0 may be left floating during this time, or may be fixed at 1.5V by setting φpA to Vcc. If the dummy bit line is kept at a constant voltage, the capacitive coupling noise between the bit lines during the bit line discharge can be significantly reduced.
[0207]
After the bit line is discharged, when the verify signal φBV becomes 3V and the data written in the memory cell MC000 is “1”, the bit line BL1 is charged close to 3V. Here, the voltage level of the charge performed by the verify signal may be a precharge voltage of 1.5 V or higher for the dummy bit line BL0.
[0208]
Thereafter, SAP becomes 3V, SAN becomes 0V, the CMOS flip-flop FF is inactivated, and φE becomes 3V, so that the CMOS flip-flop FF is equalized and the nodes N1 and N2 become Vcc / 2 (for example, 1.5V). become. Thereafter, φA and φB become 3V, and after the bit line and the sense amplifier are connected, SAN is changed from 0V to 3V, SAP is changed from 3V to 0V, and the potential difference between the bit line BL1 and the dummy bit line BL0 is amplified, The sense data is latched by the write data.
[0209]
As described above, according to this embodiment, by changing the threshold voltage of the selection MOS transistor and the voltage applied to the selection gate, the folded bit line can be increased without increasing the chip area as in the first embodiment. The system can be realized and high-speed random reading is possible. As a method for changing the threshold value, various methods described in the first embodiment can be employed.
[0210]
【The invention's effect】
Embodiments of the present invention will be described below with reference to the drawings.
[0211]
Example 1
Hereinafter, an embodiment for solving (Problem 1) will be described.
[0212]
FIG. 1 is a block diagram showing the overall configuration of a NAND cell type EEPROM according to the first embodiment of the present invention. In the figure, 1 is a memory cell array, 2 is a sense amplifier / latch circuit as latch means for writing and reading data, 3 is a row decoder for selecting word lines, 4 is a column decoder for selecting bit lines, and 5 is An address buffer, 6 is an I / O sense amplifier, 7 is a data input / output buffer, and 8 is a substrate potential control circuit.
[0213]
FIG. 2 is a diagram showing a configuration of the memory cell array, where BL and / BL are bit lines, WL is a word line, STD is a first selection MOS transistor connected to the drain side of the NAND cell, and STS is a source side of the NAND cell. Second selection MOS transistor connected to, SGD is a selection gate for driving the selection MOS transistor STD, SGS is a selection gate for driving the selection MOS transistor STS, SA is a sense amplifier, TG is a sense amplifier SA and a bit line A control signal for driving a gate for connecting BL is shown.
[0214]
As shown in FIG. 2, the sense amplifier SA receives adjacent bit line pairs BLj and / BLj. This is a folded bit line system used in DRAM. In order to realize the folded bit line system, when one bit line of a bit line pair is discharged, the other bit line must not be discharged. A difference is applied to the threshold values of the selection MOS transistors (for example, STS00 and STS10, STD00 and STD10 in FIG. 2) sharing the same selection gate, and different voltages are applied to the drain side selection gate and the source side selection gate. It is realized by doing.
[0215]
In FIG. 2, a selection MOS transistor having a high threshold Vt1 (for example, 2V) is denoted as E-type, and a selection MOS transistor having a low threshold Vt2 (for example, 0.5V) (Vt1> Vt2) is denoted as I-type. ing. The voltages applied to the gates (selection gates) of the two types of selection MOS transistors are a voltage Vsgh (for example, 3 V) (Vsgh> Vt1, Vt2) that turns on both the I-type transistor and the E-type transistor, and an I-type transistor. Is a voltage Vsgl (for example, 1.5 V) (Vt1>Vsgl> Vt2) at which the E-type transistor is turned off.
[0216]
Here, the memory cell is an electrically rewritable nonvolatile memory cell in which a floating gate (charge storage layer) and a control gate are stacked on a semiconductor substrate. A plurality of memory cells are connected in series to form a NAND cell (nonvolatile memory cell). Memory section). A first memory cell unit is configured by connecting an I-type STS and an E-type STD to the NAND cell, and an E-type STS and an I-type STD are connected to the NAND cell. The memory cell unit is configured, and the first and second memory cell units are alternately arranged. A sub-array is composed of a plurality of first and second memory cell units sharing a word line.
[0217]
A method for applying the voltage of the selection gate will be specifically described with reference to FIG. For example, when reading data from the memory cell MC000, the word lines WL00, WL08 to WL15 are set to 0V, and the word lines WL01 to WL07 are set to Vcc (for example, 3V). The source side select gate SGS0 is set to Vsgh, and the drain side select gate SGD0 is set to Vsgl. SGS1 and SGD1 are set to 0V. In this case, the source side select MOS transistors STS00 and STS10 are both turned on. On the other hand, the selection MOS transistor STD00 on the drain side of the bit line BL0 is turned on, but the selection MOS transistor STD10 on the drain side of the bit line / BL0 is turned off. Therefore, if the data in the memory cell MC000 is "1", the bit line BL0 is Although it is discharged, the bit line / BL0 is not discharged regardless of the data in the memory cell MC100.
[0218]
On the other hand, when reading data from the memory cell MC100, the word lines WL00, WL08 to WL15 are set to 0 V, and the word lines WL01 to WL07 are set to Vcc, as in the case of reading the memory cell MC000. The source side select gate SGS0 is set to Vsgl, and the drain side select gate SGD0 is set to Vsgh. SGS1 and SGD1 are set to 0V. In this case, both the drain side selection MOS transistors STD00 and STD10 are turned on. Since the source-side selection MOS transistor STS10 is turned on, the bit line / BL0 is discharged if the data in the memory cell MC100 is "1", but the selection MOS transistor STS00 is turned off so that the bit line BL0 is not discharged.
[0219]
The present invention is a selection MOS transistor connected to the bit line pair BLj, / BLj and controlled by the same selection gates SGS, SGD (for example, STD00 and STD10, STS00 and STS10, STD01 and STD11, STS01 and STS01 in FIG. 2). What is necessary is just to give a difference to the threshold value of STS11), and the method of setting the threshold value is arbitrary. For example, as shown in FIG. 3, the selection MOS transistor STD00 of the bit line BLj may be E-type, STS00 may be I-type, the selection MOS transistor STD10 of the bit line / BLj may be I-type, and STS10 may be E-type.
[0220]
In FIG. 2, the selection MOS transistors on the drain side of the cell connected to the bit line BLj are all I-type and the selection MOS transistors on the source side are E-type. For example, as shown in FIG. 4, the bit line contact is shared. In two NAND blocks, one of the drain side selection MOS transistors may be I-type and the other may be E-type. 2 to 4, the alternately arranged bit lines BLj are simultaneously selected and read. For example, as shown in FIG. 5, the threshold value of the selection MOS transistor is set to select the bit line BL0. When this is done, the bit line / BL1 may be selected.
[0221]
In the present invention, not only this (Embodiment 1) but also all the embodiments up to (Embodiment 5) described later, among the selection MOS transistors sharing one selection gate, those in the conductive state, A conductive state can be generated, and by preparing two such select gates, a memory cell in a selected state and a memory cell in a non-selected state can be easily selected in a memory cell having the same select gate. Utilizes what can be realized.
[0222]
Therefore, the threshold voltage of the selection MOS transistor and the voltage applied to the selection gate are arbitrary. The drain side selection MOS transistor has two threshold values of Vtd1 and Vtd2 (Vtd1> Vtd2), and the voltage applied to the drain side selection gate is Vsghd (Vsghd> Vtd1), Vsgld (Vtd1>Vsgld> Vtd2). The source-side selection MOS transistor has two threshold values of Vts1, Vts2 (Vts1> Vts2), and voltages applied to the source-side selection gate are Vsghs (Vsghs> Vts1), Vsgls ( Vts1>Vsgls> Vts2), and Vtd1 = Vts1, Vtd2 = Vts2, Vsghd = Vsghs, and Vsgld = Vsgls are not necessary.
[0223]
For example, the drain side selection MOS transistor has two threshold values of 2V and 0.5V, and the source side selection MOS transistor has two threshold values of 2.5V and 1V. The applied voltage may be Vsgh = 3V, Vsgl = 1.5V, and the voltage applied to the source side selection gate may be Vsgh = 3V, Vsgl = 1.2V.
[0224]
If Vsgh is larger than Vcc, the conductance of the selection MOS transistor is increased (that is, the resistance is decreased), and the cell current flowing through the NAND cell column is increased during reading, resulting in a shorter bit line discharge time. , Read and write verify reading is speeded up. Vsgh may be boosted from Vcc by a booster circuit in the chip, for example.
[0225]
The selection gate voltage Vsgh for making all the selection MOS transistors sharing one selection gate conductive is preferably equal to or lower than the power supply voltage Vcc. When Vsgh is larger than Vcc, a booster circuit is required in the chip, leading to an increase in chip area.
[0226]
Further, the smaller threshold value Vt2 of the selection MOS transistor may be a negative threshold value (for example, -1 V). At the time of writing, 0 V is applied to the bit line to which the cell to be written is connected, and an intermediate potential (about 10 V) is applied to the bit line to which the cell not to be written is connected. The source side select gate must be turned off so that no current flows. Therefore, when Vt2 is set to a negative threshold value of about -1V, a negative voltage (for example, -1.5V) is applied to the selection gate on the source side to turn off the selection gate having a negative threshold value at the time of writing. That's fine.
[0227]
The larger value Vt1 of the threshold values of the selection gate may be set to a voltage (for example, 3.5 V) that is equal to or higher than the power supply voltage Vcc. In this case, in order to turn on the selection MOS transistor having the threshold value Vt1 at the time of reading or verify reading, for example, 4V may be applied to the selection gate using a booster circuit inside the chip.
[0228]
Here, the operation for reading the memory cell MC000 connected to the bit line BLj of FIG. 6 will be described using the timing chart of FIG. The sense amplifier is formed of a CMOS flip-flop controlled by control signals SAN and SAP.
[0229]
First, the control signal TG changes from Vcc (for example, 3 V) to Vss, and the CMOS flip-flop FF and the bit lines BLj and / BLj are disconnected. Next, the precharge signals φpA and φpB change from Vss to Vcc (time t0), the bit line BLj is precharged to VA (eg, 1.7 V), and the bit line / BLj is precharged to VB (eg, 1.5 V) ( Time t1). When the precharge is finished, φpA and φpB become Vss, and the bit lines BLj and / BLj are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the control gate (word line) and selection gate (time t2).
[0230]
When reading the memory cell MC000 of FIG. 6, WL00 is 0V, WL01 to WL07 is 3V, SGD0 is 3V (Vsgh), and SGS0 is 1.5V (Vsgl). When the data written in the memory cell MC000 is “0”, the threshold value of the memory cell MC000 is positive, so the cell current does not flow, and the potential of the bit line BLj remains 1.7V. When the data is "1", a cell current flows and the potential of the bit line BLj is lowered to 1.5 V or less. Since the select gate SGS0 is 1.5V, the select transistor STS10 is turned off, and the bit line / BLj is not discharged regardless of the data written in the memory cell MC100, and is kept at the precharge potential 1.5V. .
[0231]
Thereafter, SAP becomes 3V and SAN becomes 0V at time t3, the CMOS flip-flop FF is inactivated, and φE becomes 3V at time t4, so that the CMOS flip-flop FF is equalized and the nodes N1 and N2 become Vcc / 2 (for example, 1.5 V). At time t5, TG becomes 3V, and after the bit line and the sense amplifier are connected (time t6), SAN changes from 0V to 3V, and the potential difference between the bit lines BLj and / BLj is amplified. Thereafter, at time t7, the SAP is changed from 3V to 0V, and the data is latched.
[0232]
That is, if “0” is written in the memory cell MC000, the node N1 is 3V and the node N2 is 0V. If “1” is written in MC000, the node N1 becomes 0V and the node N2 becomes 3V. Thereafter, when the column selection signal CSLj changes from 0V to 3V, the data latched in the CMOS flip-flop is output to I / O and I / O '(time t8).
[0233]
Next, FIG. 10 shows a timing chart when reading the memory cell MC100 connected to the bit line / BLj in FIG. In this case, 1.5V is precharged to the bit line BLj and 1.7V is precharged to the bit line / BLj (time t1). The voltage applied to the control gate (word line) from the row decoder 3 when reading the cell data to the bit line is the same as that for reading the memory cell MC000, but the voltage applied to the selection gate is 1.5 V for SGD0 and SGS0. Is 3V (time t2).
[0234]
When the data written in the memory cell MC100 is "0", the threshold value of the memory cell MC100 is positive, so that no cell current flows and the potential of the bit line / BLj remains 1.7V. When the data is "1", a cell current flows and the potential of the bit line / BLj is lowered to 1.5 V or less. Since the selection gate SGD0 is 1.5V, the selection MOS transistor STD00 is turned off, and the bit line BLj is not discharged regardless of the data written in the memory cell MC000 and is kept at the precharge potential 1.5V. . After that, the data read out to the bit line / BLj is sensed and latched by the sense amplifier as in the case of reading out the memory cell MC000 and output to I / O and I / O ′.
[0235]
The timing of the read operation is arbitrary. For example, at time t5, as shown in FIG. 9, the transfer gate connecting the bit line and the sense amplifier may be turned on to transfer the potentials of the bit lines BLj and / BLj to the nodes N1 and N2, and then the transfer gate may be turned off. . Accordingly, since the load capacity of the sense amplifier is reduced by disconnecting the bit line pair from the sense amplifier, the potentials of the nodes N1 and N2 are rapidly determined at the time of sensing and data latching.
[0236]
8 to 10, in the sense operation of the sense amplifier, first, SAN is changed from 0V to 3V, the N-channel transistor of the CMOS flip-flop FF is turned on, and then SAP is changed from 3V to 0V. The P channel transistor is turned on, but the SAP may be changed from 3V to 0V almost simultaneously with the change of SAN from 0V to 3V.
[0237]
When the data of the cell connected to the bit line BLj is sensed and latched by the sense amplifier, one of the potentials of the bit lines BLj and / BLj is 0V and the other is Vcc (for example, 3V). After the cell data of the bit line BLj is output from the sense amplifier to I / O and I / O ', if φE is set to 3V, the bit lines BLj and / BLj are connected (equalized), and the bit line BLj is not precharged. , / BLj becomes 1.5V. Thereafter, for example, when reading the bit line / BLj, the bit line / BLj may be precharged to 1.7 V by setting φPB to 3 V and VB to 1.7 V. Thus, by connecting the bit lines BLj and / BLj after sensing the bit line BLj, the precharge time for the next read can be shortened, and the power consumption required for the precharge can be reduced.
[0238]
Further, as shown in FIG. 7, a circuit for performing verification after writing to the sense amplifier may be added.
[0239]
As a method of precharging different potentials to the bit line pair, dummy cells may be provided as shown in FIG. 11, for example, in addition to the method of transferring the potentials VA and VB from the peripheral circuit as shown in FIG. In this case, the bit lines BLj and / BLj are precharged to the same potential VPR. The current flowing in the dummy cell is set smaller than the worst read current of the cell. For example, a dummy NAND type cell connected in series is a depletion type transistor, the channel length L is increased, and the channel width W is decreased.
[0240]
If the threshold value of the dummy selection MOS transistor is set as shown in FIG. 11, when the data of the memory cell connected to the bit line BLj is read to the bit line BLj, the bit line / BLj is discharged through the dummy cell, and the bit line When reading data from the memory cell connected to / BLj, the bit line BLj is discharged through the dummy cell.
[0241]
The operation of this embodiment will be described by taking the case of reading the memory cell MC000 as an example. First, the precharge control signal PRE becomes 3V, and the bit lines BLj and / BLj are precharged to a precharge potential VPR (for example, 1.7V). Thereafter, the control gate line and selection gate of the memory cell are selected, 0V is applied to the dummy word line DWL, and substantially the same voltage as that applied to the selection gates SGS and SGD of the selection MOS transistor is applied to the dummy selection gates DSGS and DSGD. Is done.
[0242]
If “0” is written in the memory cell MC000, the bit line BLj is not discharged and maintains the precharge potential of 1.7V. If “1” is written in MC000, the bit line BLj is discharged to 1.3 V, for example. When the bit line BLj on which "1" is written is discharged to 1.3V, the bit line / BLj may be discharged to 1.5V through the dummy cell. Thereafter, the operation of differentially amplifying the potential of the bit line pair with the sense amplifier is the same as that of the embodiment of FIG.
[0243]
As a method of precharging different potentials to the bit line pair, the dummy cell may be composed of one transistor and one capacitor as shown in FIG. First, the bit line precharge control signal PRE becomes 3V, and the bit lines BLj and / BLj are precharged to the same potential VPR. When the data of the memory cell MC000 is read out to the bit line BLj after the control signal PRE becomes 0V and the bit line enters the floating state, φPB becomes 3V and the capacitor C1 is charged. The bit line / BLj drops from the precharge potential VPR by the amount of charge charged in the capacitor C1. This may be used as a reference potential when the bit line pair is differentially amplified.
[0244]
When data in the memory cell MC100 is read out to the bit line / BLj, the capacitor C0 is charged when .phi.PA becomes 3V, and the bit line BLj falls from the precharge potential VPR. The bit line BLj may be set as a reference potential.
[0245]
6 to 10, the other bit line (for example, the memory shown in FIG. 6) of the bit line pair connected to the sense amplifier is discharged while discharging the bit line to which the memory cell to be read is connected. The bit line / BLj is read when reading the cell MC000, and the bit line BLj is read when reading the memory cell MC100. However, while the bit line (for example, bit line BLj) is precharged to 1.7V and the data of the memory cell is read thereafter, the precharge control signal φPB is maintained at 3V, so that the reference bit line (for example, It is also possible to fix the bit line / BLj) to a reference potential of 1.5V.
[0246]
By maintaining the bit line / BLj at the reference potential in this way, it is possible to reduce noise due to capacitive coupling between adjacent bit lines during bit line discharge. Similarly to the case of the above-described reading, the bit line is charged / discharged according to the data written in the cell during the verify read after writing (described in detail in the fourth embodiment), but the bit line / BLj that is not read is used as the reference potential. If this is maintained, noise caused by capacitive coupling between bit lines can be reduced.
[0247]
In order to reduce noise due to capacitive coupling between adjacent bit lines when sensing and latching memory cell data read to the bit line, the twisted bit line method proposed in the DRAM as shown in FIG. It may be. A twisted bit line system as shown in FIG. 14 may be used.
[0248]
The selection MOS transistor may be composed of a cell having a selection gate and a floating gate as shown in FIG. In this embodiment, the threshold value of the selection MOS transistor can be determined by injecting electrons into the floating gate of the selection MOS transistor before shipping the semiconductor memory device. Electrons may be injected into the floating gate of the drain-side selection MOS transistor (for example, STD00 in FIG. 15) by tunneling from the substrate.
[0249]
That is, the word lines WL00 to WL07 are at an intermediate potential (about 10V) or 0V, the selection gate SGD0 is Vpp (about 20V), the selection gate SGD0 is 0V, the bit line BL0 is 0V, and the bit lines / BL0, BL1, and / BL1 are intermediate. What is necessary is just to set it as an electric potential (about 10V). Further, in order to determine the threshold value of the source-side selection MOS transistor, the selection gates SGD0 and SGS0 and the word lines WL00 to WL07 are all set to "H" to turn on all the NAND cell columns, and the bit line BL0 has Vpp or Hot electrons may be injected by applying 0 V to the intermediate potential and the bit lines / BL0, BL1, and / BL1.
[0250]
As described above, according to the present invention, by changing the threshold value of the selection MOS transistor and the voltage applied to the selection gate, a folded bit line system can be realized without increasing the chip area, and high-speed random reading can be performed. It becomes possible. As a method of changing the threshold value, it is conceivable to change the gate oxide film thickness of the selection MOS transistor, or to change the concentration of impurities doped in the channel of the selection MOS transistor. Alternatively, the threshold value may be made different depending on whether or not the selection MOS transistor is channel-doped with impurities. The threshold value can also be changed by changing the channel length of the selection MOS transistor. In other words, a transistor having a short channel length has a small threshold value due to the short channel effect, and may be an I-type transistor.
[0251]
Also, as a method of changing the gate oxide film thickness and the channel impurity concentration, other manufacturing processes such as channel doping of peripheral circuits may be used without introducing a new manufacturing process. In any method, it is sufficient to make a difference in the threshold value of the selection MOS transistor, and if the threshold value is made different, a predetermined threshold value can be obtained by a substrate bias or the like.
[0252]
In the conventional NAND cell type EEPROM, 0V is applied to the source side selection gate of the write block. However, when the source side selection MOS transistor is I-type and the threshold value Vt2 is about 0.1V (or negative) In the case of the threshold value), the source-side selection MOS transistor is not completely cut off, and the cell line flows, for example, 0.1 μA, and the bit line not written is discharged from the intermediate potential (about 10 V).
[0253]
For example, if writing is not performed to memory cells connected to 200 bit lines and the bit lines are charged to an intermediate potential, a total cell current of 200 × 0.1 μA = 20 μA flows. In order to improve the cut-off characteristics of the I-type transistor, a voltage of about 0.5 V, for example, may be applied to the common source line at the time of writing. If 0.5V is applied to the source, the potential difference between the source and the substrate becomes -0.5V, and the threshold value of the I-type transistor increases due to the substrate bias effect. Therefore, 0V is applied to the gate of the I-type transistor. The cut-off characteristic at the time is improved, and the cell current at the time of reading can be reduced.
[0254]
In order to set the smaller threshold value (I-type) of the selection gate thresholds to 0.5 V, for example, a method of reducing the substrate concentration is conceivable. In an I-type transistor having a low substrate concentration, when a drain voltage is applied without applying a gate voltage, a depletion layer between the drain and the substrate spreads. As a result, a depletion layer between the drain and the substrate and a depletion layer between the source and the substrate are formed. There is a problem of being connected and easy (punch through). In order to increase the punch-through breakdown voltage of the I-type selection MOS transistor, the channel length L of the I-type selection MOS transistor may be increased.
[0255]
Although the NAND cell type EEPROM has been described in the above embodiments, the nonvolatile semiconductor memory in which the drain side of the memory cell is connected to the bit line via the selection gate and the source side of the memory cell is also connected to the source line via the selection gate. The present invention is effective if it is an apparatus. For example, the present invention is also effective in an AND cell type EEPROM (H. Kume el al .; IEDM Tech. Digi., Dec. 1992, pp. 991-993) as shown in FIG. It is also effective in a NOR type EEPROM or mask ROM having one memory cell between the source gate and the source side selection gate.
[0256]
(Example 2)
Hereinafter, an embodiment for solving (Problem 2) will be described.
[0257]
FIG. 17 is a block diagram showing the configuration of the NAND cell type EEPROM according to this embodiment. In the figure, reference numeral 1 denotes a memory cell array as a memory means. Since the open bit line system is used, the memory cell is divided into two parts, 1A and 1B. The memory cell arrays 1A and 1B are each divided into at least two predetermined units.
[0258]
In this embodiment, one page is 256 bits, and the memory cell arrays 1A and 1B are divided into 1A1, 1A2 and 1B1, 1B2 by 128 bits. Reference numeral 2 denotes a sense amplifier circuit as a latch means for performing data writing and reading, and is divided into at least two for each predetermined unit as in the memory cell arrays 1A and 1B. In FIG. 17, the sense amplifier is divided into 2A and 2B. 3 is a row decoder for selecting a word line, 4 is a column decoder for selecting a bit line, 5 is an address buffer, 6 is an I / O sense amplifier, 7 is a data input / output buffer, and 8 is a substrate potential control circuit.
[0259]
The memory cell array 1A1 is shown in FIG. 18, 1B1 in FIG. 19, 1A2 in FIG. 20, and 1B2 in FIG. In FIG. 18 to FIG. 21, the threshold value of the selection MOS transistor of the memory cell array has two types of values as in the first embodiment. The threshold value of the selection MOS transistor indicated as E-type is 2 V, and the threshold value of the selection MOS transistor indicated as I-type is 0.5 V. Therefore, when both the E-type selection MOS transistor and the I-type selection MOS transistor are turned on, Vcc (for example, 3 V) is applied to the selection gate, and when only the I-type is turned on, 1. is applied to the selection gate. Apply 5V.
[0260]
When reading data from the memory cell array 1A1 to the bit lines BL0A to BL127A, the drain side select gate SGD is set to 3V, and the source side select gate SGS is set to 1.5V. On the other hand, when reading data from the memory cell array 1A2 to the bit lines BL128A to BL255A, the drain side selection gate SGD is set to 1.5V, and the source side selection gate SGS is set to 3V. When simultaneously reading data from the memory cell arrays 1A1 and 1A2, both SGS and SGD may be set to 3V.
[0261]
The sense amplifier is a differential sense amplifier in the same manner as the folded bit line system of the above (Embodiment 1). FIG. 22 shows the sense amplifier 2A (SA1) connected to the memory cell arrays 1A1 and 1B1, and FIG. 23 shows the sense amplifier 2B (SA2) connected to the memory cell arrays 1A2 and 1B2.
[0262]
Here, taking the case of reading data written in two pages as an example, the read operation of this embodiment will be described using the timing charts of FIGS. First, on the first page, the sense amplifier 2A (SA1) and the sense amplifier 2B (SA2) operate simultaneously. The control signals TG1, TG2 change from 3V to 0V, and the CMOS flip-flops FF1, FF2 and the bit lines BLjA, BLjB (j = 0, 1,..., 255) are disconnected.
[0263]
Next, the precharge signals φpA1, φpB1, φpA2, and φpB2 are changed from 0V to 3V, the bit line BLjA (j = 0, 1,..., 255) is changed to, for example, 1.7V, and the bit line BLjB (j = 0, 1). ,..., 255) are precharged to 1.5V, for example. When the precharge is finished, φpA1, φpB1, φpA2, and φpB2 become 0 V, and the bit lines BLjA, BLjB (j = 0, 1,..., 255) are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the control gate and the selection gate.
[0264]
18 and 19, WL00 is 0V, WL01 to WL07 is 3V, SGD0 is 3V, and SGS0 is 3V. When the data written in the memory cell selected by the word line WL00 is “0”, the threshold of the memory cell is positive, so the cell current does not flow and the potential of the bit line BLjA remains 1.7V. When the data is “1”, a cell current flows and the potential of the bit line BLjA decreases to 1.5 V or less. Further, the bit line BLjB is not discharged and is kept at the precharge potential of 1.5V.
[0265]
Thereafter, SAP1 and SAP2 are 3V, SAN1 and SAN2 are 0V, CMOS flip-flops FF1 and FF2 are inactivated, and φE1 and φE2 are 3V, thereby resetting CMOS flip-flops FF1 and FF2. After TG1 and TG2 become 3V and the bit lines and the sense amplifier are connected, SAN1 and SAN2 change from 3V to 0V, and the potential difference between the bit lines BLjA, BLjB (j = 0, 1,..., 255) is amplified. The Thereafter, SAP1 and SAN2 change from 0V to 3V, and data is latched. Then, the column selection signal CSLj (j = 0, 1,..., 255) is selected one after another, and the data latched in the CMOS flip-flop is output to I / O and I / O ′ (page read).
[0266]
After page reading of the first half of the first page (column addresses 0 to 127), the first half of the row address of the second page (bit line BLjA; j = 0, 1,..., 127. This may be performed by detecting that the column address is 128, for example.
[0267]
First, the precharge signals φpA1, φpB1, φpA2, φpB2 are changed from 0V to 3V, the bit line BLjA (j = 0, 1,..., 127) is changed to 1.7V, and the bit line BLjB (j = 0, 1,. 127) is precharged to 1.5V. When the precharge is finished, φpA1, φpB1, φpA2, and φpB2 become 0 V, and the bit lines BLjA, BLjB (j = 0, 1,..., 127) are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the control gate and the selection gate. WL01 is 0V, WL00, WL02 to WL07 is 3V, SGD0 is 3V, and SGS0 is 1.5V.
[0268]
When the data written in the memory cell selected by the word line WL01 is “0”, the memory cell threshold value is positive, so that no cell current flows, and the bit line BLjA (j = 0, 1,..., 127). Remains at 1.7V. When the data is “1”, a cell current flows, and the potential of the bit line BLjA (j = 0, 1,..., 127) decreases to 1.5 V or less. Further, the bit line BLjB (j = 0, 1,..., 127) is not discharged and the precharge potential of 1.5 V is maintained.
[0269]
Thereafter, SAP1 becomes 3V, SAN1 becomes 0V, the CMOS flip-flop FF1 is inactivated, and φE1 becomes 3V, so that the CMOS flip-flop FF1 is equalized. After TG1 becomes 3V and the bit line and the sense amplifier are connected, SAN1 becomes 3V to 0V, and the potential difference between the bit lines BLjA, BLjB (j = 0, 1,..., 127) is amplified. Thereafter, SAP1 and SAN2 are changed from 0V to 3V, and the data is latched in the sense amplifier 2A (SA1).
[0270]
When page read of the first page has advanced by 256 column addresses, data for 128 column addresses of the next second page has already been latched in the sense amplifier 2A (SA1), so there is no need to perform a random read operation. . While the page read from the sense amplifier 2A (SA1) to the column addresses 0 to 127 of the second page is performed, a random read operation is performed on the column addresses 128 to 255 of the second half of the second page. That is, a desired voltage is applied from the row decoder 3 to the control gate and the selection gate. WL01 is 0V, WL00, WL02 to WL07 are 3V, SGD0 is 1.5V, and SGS0 is 3V.
[0271]
When the data written in the memory cell selected by the word line WL01 is “0”, the memory cell threshold value is positive, so that the cell current does not flow, and the potential of the bit line BLjA remains 1.7V. When the data is “1”, a cell current flows and the potential of the bit line BLjA (j = 128, 129,..., 255) decreases to 1.5 V or less.
[0272]
Further, the bit line BLjB (j = 128, 129,..., 255) is not discharged and is kept at the precharge potential of 1.5V. Then, SAP2 becomes 3V, SAN2 becomes 0V, the CMOS flip-flop FF2 is inactivated, and φE2 becomes 3V, thereby resetting the CMOS flip-flop FF2. Then, after TG2 becomes 3V and the bit line and the sense amplifier are connected, SAN2 changes from 0V to 3V, and the potential difference between the bit lines BLjA, BLjB (j = 128, 129,..., 255) is amplified. Thereafter, SAP2 changes from 3V to 0V, and the data is latched in the sense amplifier 2B (SA2).
[0273]
When the page read of the second page has advanced by 128 column addresses, data for the 128 column addresses of the second half of the next second page has already been latched in the sense amplifier 2B (SA2), and therefore a random read operation is performed. There is no need to serially read data for the 128 column addresses in the second half of the second page.
[0274]
The present invention is not limited to the above embodiment. In the above embodiment, the memory cell is divided into two, but it may be divided into four, for example, or may be divided into an arbitrary number.
[0275]
The timing charts of FIGS. 24 and 25 are merely examples. In the timing charts of FIGS. 24 and 25, random reading of the data of the first page is simultaneously performed by the sense amplifier 2A (SA1) and the sense amplifier 2B (SA2). As shown in the timing charts of FIGS. First, random reading of the memory cell corresponding to the first half column address of the first page is performed, and then the second half of the first page is randomly read while the first half of the first page is being page read. Good.
[0276]
24 and 25, bit lines are precharged simultaneously by random read of the first half of the second page and random read of the second half of the second page. However, as shown in FIGS. The bit line precharge timing may be changed between the case of random reading with 2A (SA1) and the case of random reading with the sense amplifier 2B (SA2).
[0277]
Further, the memory cell array may not be divided into physically continuous units as one division unit. For example, as shown in FIGS. 28 and 29, the bit lines connected to the sense amplifier SA1 and the bit lines connected to the sense amplifier SA2 may be alternately arranged. While the bit line connected to the sense amplifier SA1 is randomly read, the bit line connected to the sense amplifier SA2 can be grounded to 0V. In this case, the distance between the bit lines connected to the sense amplifier SA1 is as shown in FIGS. Therefore, noise caused by bit line capacitive coupling can be reduced during random reading.
[0278]
The present invention is not limited to a memory cell array having an open bit line arrangement. For example, a single-ended memory cell arrangement as shown in FIG. 31 having an inverter type sense amplifier as shown in FIG. 30 may be used. In FIG. 31, the memory cell array connected to the bit line BLj (j = 0, 1,..., 255) is the same as the memory cell array connected to the bit line BLjA (j = 0, 1,..., 255) of FIG. Good.
[0279]
(Example 3)
Hereinafter, an embodiment for solving (Problem 3) will be described.
[0280]
In the conventional memory cell array, when a word line which is the row decoder 3 is selected at the time of reading and writing, all the memory cells arranged at the intersection of the selected word line and the bit line are selected. Therefore, one of the memory cells connected to the adjacent bit line cannot be selected and the other cannot be selected.
[0281]
As described in the above (Embodiment 1) and (Embodiment 2), according to the present invention, the threshold values of the selection MOS transistor on the source side and the selection MOS transistor on the drain side of the NAND block are changed, and further the source By changing the voltage applied to the select gate on the side and the select gate on the drain side, one of the adjacent bit lines can be selected and the other bit line can be deselected. As a result, by omitting the precharge to the bit line at the time of reading and writing, the precharge time can be shortened and the power consumption can be reduced.
[0282]
Therefore, in this embodiment (third embodiment), an embodiment will be described in which the precharge time is shortened during reading and the power consumption is reduced. An example of shortening the precharge time and reducing power consumption at the time of writing will be described in the next embodiment (embodiment 4).
[0283]
FIG. 32 is a block diagram showing the configuration of the NAND cell type EEPROM according to this embodiment. In the figure, reference numeral 1 denotes a memory cell array as memory means, which is divided into 1A and 1B because it is an open bit line system. In this embodiment, one page is 256 bits. Reference numeral 2 denotes a sense amplifier circuit as a latch means for writing and reading data. 3 is a row decoder for selecting a word line, 4 is a column decoder for selecting a bit line, 5 is an address buffer, 6 is an I / O sense amplifier, 7 is a data input / output buffer, and 8 is a substrate potential control circuit.
[0284]
The memory cell array 1A is the same as FIG. 28, and the memory cell array 1B is the same as FIG. However, the sense amplifier SA1 connected to the bit lines BLjA, BLjB (j = 0, 1,..., 127) of FIG. 28 arranged in the memory cell arrays 1A and 1B is not FIG. 22 but FIG. Similarly, the sense amplifier SA2 connected to the bit lines BLjA, BLjB (j = 128, 129,..., 255) of FIG. 29 arranged in the memory cell arrays 1A, 1B is not FIG. 23 but FIG. In the sense amplifiers SA1 and SA2 in FIGS. 33 and 34, transistors are added to the sense amplifiers SA1 and SA2 in FIGS. 22 and 23 to equalize the bit lines BLjA and BLjB by the control signals φEQ1 and φEQ2 (to have the same potential). Has been.
[0285]
At the time of reading, every other bit line is kept at the reference potential (bit line shield) in order to reduce noise due to capacitive coupling between the bit lines. In this case, the write operation is first performed on, for example, a cell connected to the bit line BLjA (j = 0, 1,..., 127) and then connected to the bit line BLjA (j = 128, 129,..., 255). Writing to the cell to be performed. Here, data (first page data) written to the bit line BLjA (j = 0, 1,..., 127) is read first, and then to the bit line BLjA (j = 128, 129,..., 255). The present embodiment will be described by taking as an example the case of reading written data (second page data).
[0286]
When reading data from the bit line BLjA (j = 0, 1,..., 127), the bit line BLjA (j = 128, 129,..., 255) to be shielded is kept at a reference potential (for example, 1.5 V). In the conventional memory cell array, since adjacent bit lines are simultaneously selected and discharged, the shielded bit line can only have 0V. The timing chart of FIG. 35 is divided into the case where the data of the first page is read to the bit line, the case where the data read to the bit line is sensed by the sense amplifier, and the case where the data of the second page is read to the bit line. Will be described.
[0287]
<When reading the first page of data to the bit line>
When reading a memory cell selected by the word line WL00 and connected to the bit line BLjA (j = 0, 1,..., 127) in the memory cell array of FIG. 28, first, the bit line BLjA (j = 0, 1,. 127) is precharged to 1.7V, and the bit line BLjB (j = 128, 129,..., 255) is precharged to 1.5V and shielded bit lines BLjA, BLjB (j = 128, 129,..., 255) Is precharged to a reference potential (eg, 1.5 V).
[0288]
After the bit line precharge, the control gate WL00 is set to 0V, WL01 to WL07 is set to 3V, the selection gate SGS0 is set to 1.5V, and SGD0 is set to 3V. In this case, the source side selection MOS transistors of the bit line BLjA (j = 0, 1,..., 127) are turned on, but the source side selection MOS transistors of the bit line BLjA (j = 128, 129,..., 255). Turn off. Therefore, the bit line BLjA (j = 0, 1,..., 127) is discharged if the data of the memory cell selected by the word line WL00 is “1”, but the bit line BLjA (j = 128, 129,. 255) does not discharge.
[0289]
When the bit line BLjA (j = 0, 1,..., 127) is discharged, the potential of the bit line BLjA (j = 128, 129,..., 255) drops from the reference potential due to capacitive coupling between the bit lines. While the line BLjA (j = 0, 1,..., 127) is discharged, for example, by setting VA2 and VB2 to the reference potential 1.5V and the control signals φPA2 and φPB2 to 3V, the bit lines BLjA and BLjB ( If j = 128, 129,..., 255) is continuously precharged to 1.5 V, the shielded bit lines BLjA, BLjB (j = 128, 129,..., 255) can be kept at the reference potential.
[0290]
After the cell data is read out to the bit line BLjA (j = 0, 1,..., 127), the control signals φPA2, φPB2 become 0 V, the bit lines BLjB (j = 0, 1,..., 127), and Bit lines BLjA and BLjB (j = 128, 129,..., 255) are floating.
[0291]
At the time of reading cell data to the bit line, the shielded bit lines BLjA, BLjB (j = 128, 129,..., 255) may be equalized by setting the control signal φEQ2 to 3 V, or the shielded bit lines BLjA and BLjB (j = 128, 129,..., 255) may be independently precharged to the reference potential 1.5V without being connected (without equalization).
[0292]
<When the first page data read to the bit line is amplified and sensed>
After the potential of the bit line BLjA (j = 0, 1,..., 127) is determined reflecting the data of the memory cell selected by the word line WL00, the potential of the bit line will be described in (Example 2). It senses differentially as it does. At this time, the bit lines BLjA, BLjB (j = 128, 129,..., 255) to be shielded are in a floating state, but are equalized by keeping the control signal φEQ2 at 3V to the same potential (1.5V). Yes. By differentially sensing, if the cell data read to the bit line BLjA (j = 0, 1,..., 127) is “0”, the bit line BLjA becomes 3V, and the bit line BLjB (j = 0, 1, ..., 127) becomes 0V.
[0293]
Therefore, as shown in FIG. 36 (a), the bit line BLjA (j = 128, 129,..., 255) shielded by sense is connected to the bit line BLjA (j = 0, 1,..., 127). The potential rises from the reference potential by δ by coupling. On the other hand, the potential of the shielded bit line BLjB (j = 128, 129,..., 255) drops from the reference potential by −δ due to capacitive coupling with the bit line BLjB (j = 0, 1,..., 127). . However, since the shielded bit lines BLjA and BLjB (j = 128, 129,..., 255) are equalized, the bit line capacitive coupling noise δ applied to the bit line BLjA and the bit line capacitive coupled noise applied to the bit line BLjB. -Δ cancel each other, and as a result, the shielded bit lines BLjA and BLjB (j = 128, 129,..., 255) are kept at the reference potential of 1.5V.
[0294]
Similarly, when the data read to the bit line BLjA (j = 0, 1,..., 127) is “1”, the bit line BLjA (j = 0, 1, 1, as shown in FIG. 36B). .., 127) and BLjB (j = 0, 1,..., 127) are connected (equalized) so that the shielded bit line can maintain the reference potential.
[0295]
<When reading the second page data>
As described above, after reading the data of the memory cells connected to the bit line BLjA (j = 0, 1,..., 127), the bit lines BLjA, BLjB (j = 128, 129,..., 255) Is already precharged to 1.5V. In addition, the bit line BLjA (j = 0, 1,..., 127) and the bit line BLjB (j = 0, 1,..., 127) read out first are one after 0 V and the other is 3 V after the sensing operation. Therefore, when data to be connected to the bit line BLjA (j = 128, 129,..., 255) is read next, if φEQ1 is set to 3V (φE1 may be set to 3V), precharge is performed. The bit lines BLjA, BLjB (j = 0, 1,..., 127) to be shielded can be set to the reference potential 1.5V without performing the above.
[0296]
Accordingly, the memory cell connected to the bit line BLjA (j = 128, 129,..., 255) is read after one page of data of the memory cell connected to the bit line BLjA (j = 0, 1,..., 127) is read. In the case of reading out the data, the precharge for the second time only needs to change the read bit line BLjA (128, 129,..., 255) from 1.5V to 1.7V.
[0297]
When reading is performed using the bit line shield in this way, the bit line to be shielded can be set to a reference potential other than 0 V by applying the memory cell array and the sense amplifier of the present invention. As a result, when reading data over a plurality of pages, precharge can be shortened, reading speed can be increased, and power consumption can be reduced.
[0298]
In this embodiment, the bit lines BLjA and BLjB are equalized by the control signals φEQ1 and φEQ2, but may be equalized by the control signals φE1 and φE2. In FIG. 33 and FIG. 34, the node connecting the source and drain of the two transistors selected by the control signal φE1 (φE2) is fixed at Vcc / 2 potential (for example, 1.5 V). When reading the cell data to the bit line, the state shown in FIGS. 33 and 34 may be maintained. However, when the bit line is sensed, the shielded bit line is floated, so that the terminal connected to this node is in a floating state. There is a need.
[0299]
In this embodiment, after reading the data of the memory cells connected to the bit line BLjA (j = 0, 1,..., 127), the memory cells connected to the bit line BLjA (j = 128, 129,..., 255). However, the bit line to be read is arbitrary. Any bit line may be used as long as the bit line connected to the sense amplifier SA2 is read after reading the bit line connected to the sense amplifier SA1. Alternatively, the bit line connected to the sense amplifier SA1 may be read after reading the bit line connected to the sense amplifier SA2.
[0300]
The present invention is also effective in a so-called shared sense amplifier system in which a plurality of bit lines are shared by one sense amplifier. A memory cell array when this shared sense amplifier system is employed is shown in FIGS. FIG. 39 is a diagram showing a specific configuration of the sense amplifier SA3. Connected to the bit line BLjA (j = 0, 1,..., 127) and connected to the bit line BLjA (j = 128, 129,..., 255) after reading the data of the memory cell selected by the word line WL00. FIG. 40 is a timing chart when reading data from the memory cell selected by the word line WL00. The read operation is almost the same as that in the above embodiment having one sense amplifier per bit line.
[0301]
The present invention is not limited to a memory cell array having an open bit line arrangement. For example, a single-ended memory cell arrangement as shown in FIG. 31 having an inverter type sense amplifier as shown in FIG. 30 may be used. The memory cell array connected to the bit line BLj in FIG. 31 may be the memory cell array connected to the bit line BLjA in FIG.
[0302]
In this embodiment, after sensing the cell data on the bit line, when sensing the potential of the read bit line, the two bit lines to be shielded are connected (equalized) to the reference potential. I kept it. When sensing the potential of the bit line, the two bit lines to be shielded may be connected to the terminal to which the reference potential is applied without being equalized. For example, when the bit line connected to the sense amplifier of FIG. 23 or FIG. 33 is shielded (maintained at a reference potential), φPA1 and φPB1 are 3 V, TG1 and TG2 are 0 V, and VA1 and VB1 are reference potentials (for example, 1.. 5V).
[0303]
(Example 4)
Subsequently to (Embodiment 3), an embodiment for solving (Problem 3) will be described below.
[0304]
The block diagram showing the configuration of the NAND cell type EEPROM according to the present embodiment is FIG. 32 as in the third embodiment. The memory cell array is the same as that in the third embodiment. That is, the memory cell array 1A is the same as FIG. 28, and the memory cell array 1B is the same as FIG. However, the sense amplifier SA1 connected to the bit lines BLjA, BLjB (j = 0, 1,..., 127) in the memory cell arrays 1A and 1B may be either FIG. 22 or FIG. Similarly, the sense amplifier SA2 connected to the bit lines BLjA, BLjB (j = 128, 129,..., 255) in the memory cell arrays 1A, 1B may be either FIG. 23 or FIG.
[0305]
When the bit line shield method is used in which every other bit line is maintained at the reference potential at the time of reading in order to reduce the capacitive coupling between the bit lines, as described in the third embodiment, the write operation is performed by, for example, the bit line BLjA (j = 0, 1,..., 127) and then writing to the cells connected to the bit line BLjA (j = 128, 129,..., 255). In the write operation, first write is performed, and then verify read is performed to check whether the write is sufficiently performed. Further, additional writing is not performed on cells that are sufficiently written, and additional writing is performed only on cells that are insufficiently written. Here, the present embodiment will be described by taking as an example a case where a memory cell selected by the word line WL00 is written to the bit line BLjA (j = 0, 1,..., 127) of the memory cell array 1A of FIG.
[0306]
FIG. 41 shows a write / write verify read operation excluding a data load operation of write data from the data input / output buffer 7 to the sense amplifier 2. Prior to writing, the memory cell array is erased all at once by setting all control gates to 0 V and the p substrate (or p-type well and n substrate) on which the memory cells are formed as the high voltage Vpp (about 20 V). After the write data is latched from the data input / output buffer 7 to the CMOS flip-flop FF via the input / output lines I / O and I / O ′, first, the control signals φPA1, φPA2, φPB1, and φPB2 become 3V. The bit line is reset.
[0307]
Thereafter, when the transfer gate control signals TGA1, VSW for connecting the bit line BLjA (j = 0, 1,..., 127) and the sense amplifier become an intermediate potential (about 10V), the bit line BLjA (j = 0, 1, .., 127) according to data, the potential is an intermediate potential when it is "1" and 0V when it is "0". Since the bit line BLjA (j = 128, 129,..., 255) does not perform writing, it is charged to the intermediate potential from the terminal VA2. When the word line WL00 is selected by the row decoder 3, WL00 becomes Vpp, WL01 to WL07, SGD0 becomes an intermediate potential, and SGS0 becomes 0V.
[0308]
After the control gate and selection gate are reset to 0V after a certain time (˜20 μs), the transfer gate control signal TGA1 becomes 0V, and the bit line BLjA (j = 0, 1,..., 127) and the sense amplifier are turned on. Disconnected. Thereafter, the control signal φPA1 becomes 3V, and the bit line BLjA (j = 0, 1,..., 127) is reset to 0V. VSW is also 3V. During this time, the bit line BLjA (j = 128, 129,..., 255) remains precharged to the intermediate potential.
[0309]
Next, a verify read operation is performed. First, φPA1 and φPB1 become 3V, the bit line BLjA (j = 0, 1,..., 127) is charged to 1.7V, and the bit line BLjB (j = 0, 1,..., 127) is charged to 1.5V. After that, φPA1 and φPB1 become 0V, and the bit lines BLjA, BLjB (j = 0, 1,..., 127) enter a floating state. Next, for example, 0.5V is applied to the control gate WL00, the word lines WL01 to WL07 are set to 3V, the selection gate SGS0 is set to 1.5V, and SGD0 is set to 3V. In normal reading, “0” is read if the threshold value of the memory cell is 0 V or higher, but “0” is not read if it is not 0.5 V or higher in verify reading.
[0310]
After the bit line is discharged, the verify signal φAV becomes 3V, and when the bit line BLjA (j = 0, 1,..., 127) is written “1”, it is charged near 3V. Here, the voltage level of the precharge performed by the verify signal may be a precharge voltage of 1.5 V or higher for the bit line BLjB (j = 0, 1,..., 127). Thereafter, the equalize signal φE becomes 3V and the sense amplifier is reset. Then, the transfer gate control signals TGA1, TGB1 become 3V, and the data of the bit line BLjA (j = 0, 1,..., 127) is read. The read data is latched by the sense amplifier and becomes the next rewritten data.
[0311]
During the verify read, the bit line BLjA (j = 128, 129,..., 255) is not discharged and maintains an intermediate potential, so that when the bit line BLjA (j = 0, 1,. This reduces the coupling capacitance noise between bit lines.
[0312]
When rewriting the bit line BLjA (j = 0, 1,..., 127), the bit line BLjA (j = 128, 129,..., 255) is already precharged to the intermediate potential, so there is no need to recharge it. , Charging time can be omitted. In addition, since the booster circuit that charges the intermediate potential consumes a large amount of power when starting to boost, according to the present embodiment, the power consumption during writing can be reduced.
[0313]
In this embodiment, at the time of verify read, the unselected bit line BLjA (j = 128, 129,..., 255) is continuously charged to the intermediate potential, but the unselected bit line is set to the intermediate potential by, for example, setting φPA2 to 0V. May be in a floating state.
[0314]
This embodiment is also effective in a so-called shared sense amplifier system in which a plurality of bit lines are shared by one sense amplifier. 37 and 38 show memory cell arrays when the shared sense amplifier method is employed. The block diagram showing the configuration of the NAND cell type EEPROM when the shared sense amplifier system is adopted is also FIG. 32 as in the third embodiment. FIG. 39 shows the sense amplifier SA3 when the shared sense amplifier system is adopted. The timing chart when the shared sense amplifier system is adopted is almost the same as that in FIG.
[0315]
The present invention is not limited to a memory cell array having an open bit line arrangement. For example, a single-ended memory cell arrangement as shown in FIG. 31 having an inverter type sense amplifier as shown in FIG. 30 may be used. The memory cell array connected to the bit line BLj in FIG. 31 may be the memory cell array connected to the bit line BLjA in FIG.
[0316]
The present invention can also be applied to a folded bit line system as shown in FIG. While writing to a memory cell connected to one of the two bit lines connected to the sense amplifier (for example, BL0 in FIG. 42), the other bit line BL1 sets the transfer gate control signal TG2 to 0 V and the terminal What is necessary is just to continue charging from VB to an intermediate potential (about 10V). Since the bit line BL1 is kept at the intermediate potential while the verify read of the memory cell connected to the written bit line BL0 is being performed, the verify read of the memory cell connected to the bit line BL0 cannot be performed differentially.
[0317]
However, for example, normal reading is differentially performed by the folded bit line method as described in the first embodiment, and at the time of verify reading, as described in the section of [Prior Art], One of the two inverters constituting the flip-flop of the sense amplifier is inactivated, and the read data is “0” depending on whether the potential of the bit line is larger than the circuit threshold value of the inverter as shown in FIG. It may be determined whether it is “1” or not.
[0318]
(Example 5)
In this embodiment, SGD0 is applied to the selection MOS transistor on the drain side of the half of the memory cell units in one block selected by the row decoder 3 at the time of verify-reading of writing and normal reading. When SGS0 is applied to the selection MOS transistor, SGS0 is applied to the drain-side selection MOS transistor and SGD0 is applied to the source-side selection MOS transistor in the remaining half of the memory cell units.
[0319]
As a method of applying a voltage to the selection gate, for example, as shown in FIG. 43, a signal applied to the selection gate of the memory cell connected to the bit lines BL0 to BL127 and a selection gate of the memory cell connected to the bit lines BL128 to BL255. A signal to be applied to may be provided separately. As shown in FIG. 44, the source side select gate and the drain side select gate may be interchanged in the middle of the memory cell array.
[0320]
43 and 44, for example, when a memory cell selected by the word line WL00 is read, if the selection gate SGS0 is 3V and SGD0 is 1.5V, it is connected to the bit line BLj (j; even number). A memory cell is read. In this case, among the unselected bit lines BLj (j; odd number) that are not read, the unselected bit lines BLj (j = 1, 3, 5,..., 125, 127) are turned off by the source side selection MOS transistors. For the unselected bit lines BLj (j = 129, 131, 133,..., 253, 255), the drain side selection MOS transistors are turned off. In other words, half of the unselected bit lines are stopped when the drain side selection MOS transistors are turned off, and the other half of the unselected bit lines are turned off by turning off the source side selection MOS transistors. Is stopped.
[0321]
On the other hand, when reading the memory cell connected to the bit line BLj (j; odd number) in FIGS. 43 and 44, the selection gate SGS0 may be set to 1.5V, and SGD0 may be set to 3V. In this case, among the unselected bit lines BLj (j; even number) that are not read, the drain-side selection MOS transistors of the unselected bit lines BLj (j = 0, 2, 4,..., 124, 126) are turned off. For the unselected bit lines BLj (j = 128, 130, 132,..., 252 and 254), the source-side selection MOS transistors are turned off. In other words, half of the unselected bit lines are stopped when the drain side selection MOS transistors are turned off, and the other half of the unselected bit lines are turned off by turning off the source side selection MOS transistors. Is stopped.
[0322]
In this way, during reading, whether the odd-numbered bit lines or even-numbered bit lines are read, half of the unselected bit lines are stopped when the drain-side selection MOS transistor is turned off. The remaining half of the unselected bit lines are turned off when the source-side selection MOS transistors are turned off. Therefore, the capacity of the entire unselected bit line is the same whether the odd-numbered bit line is read or the even-numbered bit line is read, and the bit line BLj (j) is read when the bit line BLj (j; odd number) is read. ; Even number) can be read, the precharge time and the read time can be made the same.
[0323]
Although the case of reading has been described here, the capacity of the entire bit line is equal in the case of reading the odd-numbered bit line and the case of reading the even-numbered bit line even in the case of the verify read after writing.
[0324]
43 and 44, the folded bit line method is taken as an example. However, the open bit line method described in the first embodiment to the fourth embodiment may be used, or a single end method may be used. A so-called shared sense amplifier system in which a plurality of bit lines are shared by one sense amplifier may be used.
[0325]
(Example 6)
Next, another embodiment will be described. This embodiment is basically the same as the first embodiment, and is different from the first embodiment in that the type of the selection MOS transistor is changed.
[0326]
FIG. 45 is a diagram showing the configuration of the memory cell array in the present embodiment. 2 is different from FIG. 2 in that part of the I-type selection MOS transistor is D-type.
[0327]
In FIG. 45, a selection MOS transistor having a high threshold Vt1 (for example, 2V) is an E-type, and a selection MOS having a low threshold Vt2, Vt3 (for example, 0.5V, -1V) (Vt1>Vt2> Vt3). Transistors are indicated as I-type and D-type. The voltage applied to the selection gate is the voltage Vsgh (for example, 3V) (Vsgh> Vt1, Vt2, Vt3) at which all of the I-type transistor, D-type and E-type transistors are turned on, and the I-type transistor is turned on. E-type transistor turns off voltage Vsgl1 (eg, 1.5 V) (Vt1>Vsgl1> Vt2), and D-type transistor turns on, but E-type transistor turns off voltage Vsgl2 (eg, 0 V) (Vt1> Vsgl2) > Vt3).
[0328]
A method for applying the voltage of the selection gate will be specifically described with reference to FIG. For example, when reading data from the memory cell MC000, the word lines WL00, WL08 to WL15 are set to 0V, and the word lines WL01 to WL07 are set to Vcc (for example, 3V). The source side select gate SGS0 is set to Vsgh, and the drain side select gate SGD0 is set to Vsgl1. SGS1 and SGD1 are set to 0V. In this case, the source side select MOS transistors STS00 and STS10 are both turned on. On the other hand, although the selection MOS transistor STD00 on the drain side of the bit line BL0 is turned on, the selection MOS transistor STD10 on the drain side of the bit line / BL0 is turned off, so that the bit line BL0 is discharged but the bit line / BL0 is not discharged. .
[0329]
On the other hand, when reading data from the memory cell MC100, the word lines WL00, WL08 to WL15 are set to 0 V, and the word lines WL01 to WL07 are set to Vcc, as in the case of reading the memory cell MC000. The source side select gate SGS0 is set to Vsgl2, and the drain side select gate SGD0 is set to Vsgh. SGS1 and SGD1 are set to 0V. In this case, both the drain side selection MOS transistors STD00 and STD10 are turned on. Since the source-side selection MOS transistor STS10 is turned on, the bit line / BL0 is discharged, but the selection MOS transistor STS00 is turned off so that the bit line BL0 is not discharged.
[0330]
The present invention is a selection MOS transistor connected to the bit line pair BLj, / BLj and controlled by the same selection gates SGS, SGD (for example, STD00 and STD10, STS00 and STS10, STD01 and STD11, STS01 in FIG. 45). What is necessary is just to give a difference to the threshold value of STS11), and the method of setting the threshold value is arbitrary. In FIG. 45, the selection MOS transistors on the drain side of the cell connected to the bit line BLj are all I-type and the selection MOS transistors on the source side are E-type. For example, two NAND blocks sharing the bit line contact are connected on the drain side. One of the selection MOS transistors may be I-type and the other may be E-type.
[0331]
In the present invention, among the selection MOS transistors that share one selection gate, one that is conductive and one that is non-conductive can be generated, and two such selection gates are prepared. This utilizes the fact that a memory cell in a selected state and a memory cell in a non-selected state can be easily realized in memory cells having the same selection gate.
[0332]
As shown in FIG. 46, the selection MOS transistor connected to the drain side may be E-type or D-type, and the selection MOS transistor connected to the source side may be E-type or I-type. In this case, when a memory cell (for example, MC000) in the memory cell unit 2 is selected, SGS0 is set to Vsgh (for example, 3V), SGD0 is set to Vsgl2 (for example, 0V), and SGD1 and SGS1 are set to 0V. When selecting a memory cell (for example, MC100) in the memory cell unit 1, SGS0 may be set to Vsgl1 (for example, 1.5V), SGD0 to Vsgh (for example, 3V), and SGS1 and SGD1 to 0V.
[0333]
If Vsgh is made larger than Vcc, the conductance of the selection MOS transistor is increased (that is, the resistance is decreased), and the current flowing through the NAND cell string is increased during reading, so that the bit line discharge time is shortened. Reading and writing verify reading are speeded up. Vsgh may be boosted from Vcc by a booster circuit in the chip, for example.
[0334]
The threshold values of the I-type selection MOS transistor and the D-type selection MOS transistor may be negative threshold values (for example, -1V and -2V).
[0335]
The larger value Vt1 of the threshold values of the selection gates may also be set to a voltage (for example, 3.5 V) equal to or higher than the power supply voltage Vcc. In this case, in order to turn on the selection MOS transistor having the threshold value Vt1 at the time of reading or verify reading, for example, 4V may be applied to the selection gate using a booster circuit inside the chip.
[0336]
Here, the operation for reading the memory cell MC000 connected to the bit line BL1 in FIG. 48 will be described with reference to the timing chart in FIG. The sense amplifier is formed of a CMOS flip-flop controlled by control signals SAN and SAP.
[0337]
First, the control signals φA and φB become Vss, and the CMOS flip-flop FF and the bit lines BL0 and BL1 are disconnected. Next, the precharge signals φpA and φpB change from Vss to Vcc (time t0), the bit line BL1 is precharged to VB (for example, 1.7 V) and the dummy bit line BL0 is precharged to VA (for example, 1.5 V) (time). t1). When the precharge is finished, φpA and φpB become Vss, and the bit lines BL0 and BL1 are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the control gate (word line) and the control gate (time t2).
[0338]
When reading the memory cell MC000 in FIG. 48, WL00 is 0V, WL01 to WL07 is 3V, SGD0 is 3V, and SGS0 is 1.5V. When the data written in the memory cell MC000 is “0”, the threshold value of the memory cell MC000 is positive, so the cell current does not flow, and the potential of the bit line BL1 remains 1.7V. When the data is “1”, a cell current flows and the potential of the bit line BL1 decreases to 1.5V or less. Since the select gate SGS0 is 1.5V, the select gate transistor STS10 is turned off, and the bit line BL0 is not discharged regardless of the data written in the memory cell MC100, and is kept at the precharge potential 1.5V. .
[0339]
Thereafter, SAP becomes 3V and SAN becomes 0V at time t3, the CMOS flip-flop FF is inactivated, and φE becomes 3V at time t4, so that the CMOS flip-flop FF is equalized and the nodes N1 and N2 become Vcc / 2. (For example, 1.5V). At time t5, .phi.A and .phi.B become 3V, and after the bit line and the sense amplifier are connected (time t6), SAN changes from 0V to 3V and the potential difference between the bit lines BL0 and BL1 is amplified. Thereafter, at time t7, the SAP is changed from 3V to 0V, and the data is latched. That is, if "0" is written in the memory cell MC000, the node N1 is 3V and the node N2 is 0V. If "1" is written in the MC000, the node N1 is 0V and the node N2 is 3V. Become. Thereafter, when the column selection signal CSL1 changes from 0V to 3V, the data latched in the CMOS flip-flop is output to I / O and I / O '(time t8).
[0340]
The timing of the read operation is arbitrary. For example, at time t5, the transfer gate connecting the bit line and the sense amplifier may be turned on to transfer the potentials of the bit lines BL1 and BL2 to the nodes N1 and N2, and then the transfer gate may be turned off. Accordingly, since the load capacity of the sense amplifier is reduced by disconnecting the bit line pair from the sense amplifier, the potentials of the nodes N1 and N2 are rapidly determined at the time of sensing and data latching.
[0341]
Also, during the sense operation of the sense amplifier, first, SAN is changed from 0 V to 3 V, the N-channel transistor of the CMOS flip-flop FF is turned on, and then SAP is changed from 3 V to 0 V, and the P-channel transistor of the CMOS flip-flop FF is turned on. However, the SAP may be changed from 3V to 0V at the same time as the SAN is changed from 0V to 3V.
[0342]
In the above embodiment, while the bit line to which the memory cell to be read is connected is discharged, the other dummy bit line (for example, the memory cell MC000 in FIG. 48) of the bit line pair connected to the sense amplifier is read. In the case of reading the bit line BL0 and the memory cell MC100, the bit line BL1) is in a floating state. However, while the bit line BL1 is precharged and the data in the memory cell MC000 is read thereafter, the precharge control signal φpA is kept at 3V to fix the reference dummy bit line BL0 to the reference potential of 1.5V. You can also.
[0343]
By maintaining the dummy bit line at the reference potential in this way, noise due to capacitive coupling between adjacent bit lines during bit line discharge can be reduced. As in the case of the above read, the bit line is charged / discharged according to the data written in the cell at the time of verify read after writing, but if the dummy bit line not to be read is kept at the reference potential, it is caused by capacitive coupling between the bit lines. Noise can be reduced.
[0344]
<Write>
A write procedure in this embodiment, for example, when writing to the memory cell MC000 of FIG. 48 will be described below.
[0345]
The selection gate SGD0 and the control gates WL01 to WL07 are set to the intermediate potential Vm (about 10V), WL00 is set to Vpp (about 20V), and the bit line BL0 is charged from VA to Vm8 (about 8V). When "1" is written to the memory cell MC000, Vm8 is applied from the flip-flop FF, and when "0" is written, 0 V is applied to the bit line BL1. Then, electrons are not injected into the memory cell MC100 that is not written and the floating gate of the memory cell MC000 when "1" is written, and electrons are injected from the channel into the floating gate of the memory cell MC000 that is written "0". Is done.
[0346]
After the writing is completed, the control gate, the selection gate, and the bit line are sequentially discharged, and the writing operation is finished.
[0347]
When writing to MC000 of the memory cell array as shown in FIG. 45, a voltage (eg, −3 V) at which the D-type selection MOS transistor STS10 is turned off may be applied to the selection gate SGS0.
[0348]
After the writing is completed, a write verify operation is performed to check whether the writing has been sufficiently performed.
[0349]
First, .phi.A and .phi.B become Vcc, the precharge signals .phi.pB and .phi.pA become Vcc, and the bit line BL1 is precharged to 1.7 V, for example, (dummy) bit line BL0 to 1.5 V, for example.
[0350]
When the precharge is finished, φpA and φpB become Vss, and the bit lines BL1 and BL0 are in a floating state. Thereafter, a desired voltage is applied from the row decoder 3 to the selection gate and the control gate. The control gate WL00 is a verify voltage (for example, 0.5V), WL01 to WL07 are Vcc (for example, 3V), SGS0 is 1.5V, and SGD0 is 3V. When "0" is sufficiently written in the memory cell MC000, the memory cell does not flow because the threshold voltage of the memory cell is positive, and the potential of the bit line BL1 remains 1.7V. When "1" write or "0" write is insufficient, the cell current flows and the potential of the bit line BL1 decreases to 1.5 V or less. The dummy bit line BL0 may be left floating during this time, or may be fixed at 1.5V by setting φpA to Vcc. If the dummy bit line is kept at a constant voltage, the capacitive coupling noise between the bit lines during the bit line discharge can be significantly reduced.
[0351]
After the bit line is discharged, when the verify signal φBV becomes 3V and the data written in the memory cell MC000 is “1”, the bit line BL1 is charged close to 3V. Here, the voltage level of the charge performed by the verify signal may be a precharge voltage of 1.5 V or higher for the dummy bit line BL0.
[0352]
Thereafter, SAP becomes 3V, SAN becomes 0V, the CMOS flip-flop FF is inactivated, and φE becomes 3V, so that the CMOS flip-flop FF is equalized and the nodes N1 and N2 become Vcc / 2 (for example, 1.5V). become. Thereafter, φA and φB become 3V, and after the bit line and the sense amplifier are connected, SAN is changed from 0V to 3V, SAP is changed from 3V to 0V, and the potential difference between the bit line BL1 and the dummy bit line BL0 is amplified, The sense data is latched by the write data.
[0353]
As described above, according to this embodiment, by changing the threshold voltage of the selection MOS transistor and the voltage applied to the selection gate, the folded bit line can be increased without increasing the chip area as in the first embodiment. The system can be realized and high-speed random reading is possible. As a method for changing the threshold value, various methods described in the first embodiment can be employed.
[Brief description of the drawings]
FIG. 1 is a diagram showing an overall configuration of a NAND cell type EEPROM according to a first embodiment.
FIG. 2 is a diagram showing a configuration of a memory cell array in the first embodiment.
FIG. 3 is a diagram showing a configuration of a memory cell array in the first embodiment.
FIG. 4 is a diagram showing a configuration of a memory cell array in the first embodiment.
FIG. 5 is a diagram showing a configuration of a memory cell array in the first embodiment.
FIG. 6 is a diagram showing a configuration of a memory cell array and a sense amplifier circuit according to the first embodiment.
7 is a diagram showing a configuration of a memory cell array and a sense amplifier circuit according to the first embodiment; FIG.
FIG. 8 is a timing chart for explaining a data read operation in the first embodiment.
FIG. 9 is a timing chart for explaining a data read operation in the first embodiment.
FIG. 10 is a timing chart for explaining a data read operation in the first embodiment.
FIG. 11 is a diagram showing a configuration of a memory cell array and a sense amplifier circuit according to the first embodiment.
FIG. 12 is a diagram showing a configuration of a memory cell array and a sense amplifier circuit according to the first embodiment.
FIG. 13 is a diagram showing a configuration of a twisted bit line system.
FIG. 14 is a diagram showing a configuration of a twisted bit line system.
FIG. 15 is a diagram showing a configuration of a memory cell array in which a selection MOS transistor has a selection gate and a floating gate.
FIG. 16 is a diagram showing a configuration of a memory cell array in the first embodiment.
FIG. 17 is a diagram showing an overall configuration of a NAND cell type EEPROM according to a second embodiment;
FIG. 18 is a diagram showing a configuration of a memory cell array in the second embodiment.
FIG. 19 is a diagram showing a configuration of a memory cell array in the second embodiment.
FIG. 20 is a diagram showing a configuration of a memory cell array in the second embodiment.
FIG. 21 is a diagram showing a configuration of a memory cell array in a second embodiment.
FIG. 22 is a diagram showing a configuration of a sense amplifier circuit in a second embodiment.
FIG. 23 is a diagram illustrating a configuration of a sense amplifier circuit according to a second embodiment.
FIG. 24 is a timing chart for explaining a data read operation in the second embodiment;
FIG. 25 is a timing chart for explaining a data read operation in the second embodiment;
FIG. 26 is a timing chart for explaining a data read operation in the second embodiment;
FIG. 27 is a timing chart for explaining a data read operation in the second embodiment;
FIG. 28 is a diagram showing a configuration of a memory cell array in the second embodiment.
FIG. 29 is a diagram showing a configuration of a memory cell array in the second embodiment.
FIG. 30 is a diagram showing a configuration of an inverter type sense amplifier circuit;
FIG. 31 is a diagram showing a configuration of a single-ended memory cell array and a sense amplifier.
FIG. 32 is a diagram showing an entire configuration of a NAND cell type EEPROM according to a third embodiment;
FIG. 33 is a diagram showing a configuration of a sense amplifier circuit according to a third embodiment.
FIG. 34 is a diagram showing a configuration of a sense amplifier circuit according to a third embodiment.
FIG. 35 is a timing chart for explaining a data read operation in the third embodiment;
FIG. 36 is a diagram showing the influence of noise on adjacent bit lines due to capacitive coupling between bit lines when a bit line potential is amplified;
FIG. 37 shows a structure of a shared sense amplifier type memory cell array.
FIG. 38 is a diagram showing a configuration of a shared sense amplifier type memory cell array;
FIG. 39 is a diagram showing a configuration of a shared sense amplifier type sense amplifier circuit;
FIG. 40 is a timing chart for explaining a data read operation in the third embodiment;
FIG. 41 is a timing chart for explaining a data write operation in the fourth embodiment;
FIG. 42 is a diagram showing a configuration of a folded bit line type sense amplifier circuit according to a fourth embodiment;
FIG. 43 is a diagram showing a configuration of a memory cell array in the fifth embodiment.
FIG. 44 is a diagram showing a configuration of a memory cell array in the fifth embodiment.
FIG. 45 is a diagram showing a configuration of a memory cell array in a sixth embodiment.
FIG. 46 is a diagram showing a configuration of a memory cell array in the sixth embodiment.
FIG. 47 is a timing chart for explaining a data read operation in the sixth embodiment;
FIG. 48 is a diagram showing a configuration of a memory cell array and a sense amplifier circuit according to a sixth embodiment;
[Explanation of symbols]
1, 1A, 1B, 1A1, 1A2, 1B1, 1B2... Memory cell array
2, 2A, 2B ... sense amplifier and latch circuit
3, 3A, 3B ... row decoder
4 ... Column decoder
5 ... Address buffer
6 ... I / O sense amplifier
7 ... Data I / O buffer
8 ... Board potential control circuit
BL ... Bit line
WL ... Word line
STD: First selection MOS transistor
STS ... second selection MOS transistor
SGD: First selection gate
SGS ... second selection gate

Claims (4)

複数個の電気的に書き換え可能な不揮発性メモリセルが直列接続され、一端がビット線に他端がソース線に接続される複数のNANDセルユニットと、
前記複数のNANDセルユニットで構成され、所定単位に分割されたデータ書き込み領域を備えた第1のサブアレイ及び第2のサブアレイを備えたメモリセルアレイと、
前記複数のサブアレイのそれぞれに対応して設けられ、前記ビット線を予め充電し前記NANDセルユニットが前記ビット線から前記ソース線に電流を流すか否かで前記NANDセルユニットに記憶されているデータを読み出す読み出し回路と、
前記複数のサブアレイのそれぞれに対応して設けられ、各前記複数のビット線に接続され前記NANDセルユニットから読み出したデータを一時記憶する複数のラッチ回路と、
前記ラッチ回路のデータを外部へ出力するデータ出力回路とを備え、
前記複数のNANDセルは、1つのビット線に対して、2つのNANDセルの一端が接続されており、
前記第1のサブアレイは第1のメモリユニットを、前記第2のサブアレイは第2のメモリセルユニットをそれぞれ備え、
前記各サブアレイは、それぞれ、第1と第2のメモリセルユニットを備え、
前記第1のメモリセルユニットの前記NANDセルユニットは、ビット線に接続された第1のしきい値を有する第1の選択トランジスタと、ソース線に接続された第2のしきい値を有する第2の選択トランジスタとを有し、
前記第2のメモリセルユニットの前記NANDセルユニットは、ビット線に接続された第3のしきい値を有する第3の選択トランジスタと、ソース線に接続された第4のしきい値を有する第4の選択トランジスタとを有し、
前記第1の選択トランジスタのゲートと前記第3の選択トランジスタのゲートとが第1の制御線で共通接続され、
前記第2の選択トランジスタのゲートと前記第4の選択トランジスタのゲートとが第2の制御線で共通接続され、
前記第1のしきい値は、前記第3のしきい値より大きく、
前記第1のしきい値と前記第4のしきい値が等しく、
前記第2のしきい値と前記第3のしきい値が等しく、
前記第1のメモリセルユニット又は前記第2のメモリセルユニットから読み出したデータのうち前記ラッチ回路にラッチされたデータを前記データ出力回路から外部へ出力するとともに、他方のメモリセルユニットからデータの読み出しを行うことを特徴とする不揮発性半導体記憶装置。
A plurality of electrically rewritable nonvolatile memory cells connected in series, one NAND cell unit having one end connected to the bit line and the other end connected to the source line;
A memory cell array comprising a first sub-array and a second sub- array comprising a plurality of NAND cell units and comprising a data write area divided into predetermined units;
Data that is provided corresponding to each of the plurality of subarrays and that is stored in the NAND cell unit depending on whether the bit line is charged in advance and the NAND cell unit passes current from the bit line to the source line. A readout circuit for reading out,
A plurality of latch circuits provided corresponding to each of the plurality of subarrays, connected to each of the plurality of bit lines and temporarily storing data read from the NAND cell unit;
A data output circuit for outputting the data of the latch circuit to the outside,
In the plurality of NAND cells, one end of two NAND cells is connected to one bit line,
The first sub-array includes a first memory unit, and the second sub-array includes a second memory cell unit;
Each of the subarrays includes first and second memory cell units,
The NAND cell unit of the first memory cell unit has a first selection transistor having a first threshold connected to the bit line and a second threshold connected to the source line. Two selection transistors,
The NAND cell unit of the second memory cell unit has a third selection transistor having a third threshold connected to the bit line and a fourth threshold connected to the source line. 4 selection transistors,
A gate of the first selection transistor and a gate of the third selection transistor are commonly connected by a first control line;
A gate of the second selection transistor and a gate of the fourth selection transistor are commonly connected by a second control line;
The first threshold is greater than the third threshold;
The first threshold value and the fourth threshold value are equal;
The second threshold and the third threshold are equal;
Out of the data read from the first memory cell unit or the second memory cell unit, the data latched in the latch circuit is output from the data output circuit to the outside and the data is read from the other memory cell unit. A non-volatile semiconductor memory device.
前記ラッチ回路は、前記複数の各ビット線の電位をセンスする機能を更に備えることを特徴とする請求項1記載の不揮発性半導体記憶装置。  2. The nonvolatile semiconductor memory device according to claim 1, wherein the latch circuit further has a function of sensing potentials of the plurality of bit lines. 前記複数の各ビット線と前記ラッチ回路の接続を制御する複数のMOSトランジスタが前記複数の各ビット線と前記ラッチ回路の間に設けられることを特徴とする請求項1ないし2記載の不揮発性半導体記憶装置。  3. The nonvolatile semiconductor device according to claim 1, wherein a plurality of MOS transistors for controlling connection between the plurality of bit lines and the latch circuit are provided between the plurality of bit lines and the latch circuit. Storage device. 前記複数のラッチ回路のデータは複数回に分けられて前記データ出力回路から外部へ出力されることを特徴とする請求項1ないし3のいずれか1項に記載の不揮発性半導体記憶装置。  4. The nonvolatile semiconductor memory device according to claim 1, wherein the data of the plurality of latch circuits is divided into a plurality of times and output to the outside from the data output circuit. 5.
JP2003163860A 1994-06-29 2003-06-09 Nonvolatile semiconductor memory device Expired - Fee Related JP4021806B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003163860A JP4021806B2 (en) 1994-06-29 2003-06-09 Nonvolatile semiconductor memory device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP14831994 1994-06-29
JP2003163860A JP4021806B2 (en) 1994-06-29 2003-06-09 Nonvolatile semiconductor memory device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP11600595A Division JPH0877781A (en) 1994-06-29 1995-05-15 Nonvolatile semiconductor storage device

Publications (2)

Publication Number Publication Date
JP2004005999A JP2004005999A (en) 2004-01-08
JP4021806B2 true JP4021806B2 (en) 2007-12-12

Family

ID=30445403

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003163860A Expired - Fee Related JP4021806B2 (en) 1994-06-29 2003-06-09 Nonvolatile semiconductor memory device

Country Status (1)

Country Link
JP (1) JP4021806B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011181131A (en) 2010-02-26 2011-09-15 Toshiba Corp Semiconductor memory device
JP5342027B2 (en) * 2012-01-30 2013-11-13 凸版印刷株式会社 Non-volatile memory

Also Published As

Publication number Publication date
JP2004005999A (en) 2004-01-08

Similar Documents

Publication Publication Date Title
KR100210985B1 (en) Nonvolatile semiconductor device
US8854883B2 (en) Fusion memory
US8059471B2 (en) Method and apparatus of operating a non-volatile DRAM
US8391078B2 (en) Method and apparatus of operating a non-volatile DRAM
US8169831B2 (en) High speed sense amplifier array and method for non-volatile memory
US7242620B2 (en) Nonvolatile semiconductor memory device and an operation method thereof
JPH04276393A (en) Non-volatile semiconductor memory
KR20010030062A (en) Nonvolatile semiconductor memory
JP2007310936A (en) Semiconductor memory device
US5617350A (en) Flash memory system having reduced disturb and method
JP3532659B2 (en) Nonvolatile semiconductor memory device
US5253210A (en) Paritioned bit line structure of EEPROM and method of reading data therefrom
JP4012144B2 (en) Semiconductor memory device
JP2012169002A (en) Semiconductor storage device
JP3162515B2 (en) Nonvolatile semiconductor memory device
JP4021806B2 (en) Nonvolatile semiconductor memory device
JP3400214B2 (en) Nonvolatile semiconductor memory device
JP3762416B2 (en) Nonvolatile semiconductor memory device
JPH0877781A (en) Nonvolatile semiconductor storage device
JPH09251790A (en) Non-volatile semiconductor storage device
JP3727864B2 (en) Nonvolatile semiconductor memory device
WO2000065601A1 (en) Nonvolatile semiconductor memory
JPH0863980A (en) Semiconductor memory
US20240013821A1 (en) Nonvolatile semiconductor memory device
JPH08255495A (en) Non-volatile semiconductor storage device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060711

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060718

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060908

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061102

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070109

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070312

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20070418

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070612

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070810

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070925

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070927

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101005

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101005

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees