JP3883876B2 - チューナモジュール用集積回路 - Google Patents

チューナモジュール用集積回路 Download PDF

Info

Publication number
JP3883876B2
JP3883876B2 JP2002026887A JP2002026887A JP3883876B2 JP 3883876 B2 JP3883876 B2 JP 3883876B2 JP 2002026887 A JP2002026887 A JP 2002026887A JP 2002026887 A JP2002026887 A JP 2002026887A JP 3883876 B2 JP3883876 B2 JP 3883876B2
Authority
JP
Japan
Prior art keywords
signal
circuit
intermediate frequency
tuner
agc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002026887A
Other languages
English (en)
Other versions
JP2003230061A (ja
Inventor
英之 大熊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Sanyo Tuner Industries Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Sanyo Tuner Industries Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd, Sanyo Tuner Industries Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2002026887A priority Critical patent/JP3883876B2/ja
Publication of JP2003230061A publication Critical patent/JP2003230061A/ja
Application granted granted Critical
Publication of JP3883876B2 publication Critical patent/JP3883876B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Television Receiver Circuits (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、テレビジョン受像機等に装備されるチューナに関し、特に、選局されたチャンネルの中間周波信号を作成するチューナ部と該中間周波信号から映像信号を復調する中間周波処理部とを1チップ化したチューナモジュール用集積回路に関するものである。
【0002】
【従来の技術】
従来、テレビジョン受像機に装備されるチューナ回路は、図3に示す如くアンテナ(1)からAGCアンプ(2)を経て供給される信号を中間周波信号に変換するためのチューナIC(31)と、該チューナIC(31)から得られる中間周波信号から映像信号及び音声信号を復調して出力するための中間周波処理IC(36)とから構成されている。
【0003】
チューナIC(31)には、PLL回路(33)が接続された局部発振回路(35)と、アンテナ(1)からAGCアンプ(2)を経て供給される信号に局部発振回路(35)から供給される局部発振周波信号を混合して出力するミキサー(32)とを具えている。又、該PLL回路(33)には、ADコンバータ(34)が内蔵されている。
尚、チューナIC(31)には、ミキサー(32)の出力を増幅するIFアンプが装備され、該IFアンプの出力端には弾性表面波フィルターが接続されて、該弾性表面波フィルターの出力が中間周波処理IC(36)へ供給されるが、これらの構成は図示省略している。
【0004】
一方、中間周波処理IC(36)には、チューナIC(31)から得られる中間周波信号(IF信号)を増幅してベースバンドに周波数変換する中間周波処理回路(37)と、中間周波処理回路(37)の出力信号から音声信号及び映像信号を検波する音声検波回路(38)及び映像検波回路(39)と、映像検波回路(39)の出力に基づいて自動周波数調整信号(AFT(Auto Frequency Tuning)信号)を作成するAFT回路(40)と、映像検波回路(39)の出力に基づいて自動ゲイン制御信号(AGC(Auto Gain Control)信号)を作成するAGC回路(41)とを具えている。
【0005】
中間周波処理回路(37)は、チューナIC(31)からのIF信号を増幅するAGCアンプ(48)と、電圧制御発振回路(50)と、電圧制御発振回路(50)からの発振信号とAGCアンプ(48)からのIF信号とを混合するミキサー(49)とを具えており、AGC回路(41)から供給されるIF_AGC信号がAGCアンプ(48)へ供給されて、中間周波処理回路(37)のゲインの制御が行なわれる。
【0006】
音声検波回路(38)及び映像検波回路(39)はそれぞれ音声信号出力端子(42)及び映像信号出力端子(43)に接続され、これらの端子から後段回路へAV信号が出力される。又、AFT回路(40)及びAGC回路(41)はそれぞれAFT信号出力端子(44)及びAGC信号出力端子(45)に接続され、これらの端子から外部回路へAFT信号及びAGC信号が出力される。
【0007】
上述のチューナ回路をテレビジョン受像機に装備する場合、図3に示す接続形態又は図4に示す接続形態が採用される。
図3に示す接続形態においては、AFT信号出力端子(44)がPLL回路(33)のADコンバータ(34)の入力端子と外部接続されると共に、該PLL回路(33)の出力端子が双方向バス(47)を介してマイクロコンピュータ(46)の入力ポートと外部接続される。又、AGC信号出力端子(45)がAGCアンプ(2)の制御端子と外部接続される。
【0008】
該接続形態においては、例えば受信チャンネルのプリセット時に、AFT信号出力端子(44)から得られるAFT信号が、PLL回路(33)のADコンバータ(34)によってAD変換された後、双方向バス(47)を経てマイクロコンピュータ(46)へ供給される。これに応じてマイクロコンピュータ(46)は受信周波数を調整するための制御信号を作成し、PLL回路(33)へ供給する。この結果、受信チャンネルの周波数が自動的に調整される。
又、AGC信号出力端子(45)から得られるRF_AGC信号は、AGCアンプ(2)へ供給されて、AGCアンプ(2)のゲインが制御される。
【0009】
一方、図4は、AGCアンプ(2)の前段にブースター(21)が配備されている場合の接続形態を示しており、該接続形態においては、AFT信号出力端子(44)がマイクロコンピュータ(46)の入力ポートと接続されると共に、該マイクロコンピュータ(46)の出力ポートが双方向バス(47)を介してPLL回路(33)の入力端子と接続される。又、AGC信号出力端子(45)がPLL回路(33)のADコンバータ(34)の入力端子と接続されると共に、AGCアンプ(2)の制御端子と接続される。更に、マイクロコンピュータ(46)の出力ポートがブースター(21)の制御端子と接続される。
【0010】
該接続形態においては、例えば受信チャンネルのプリセット時に、AFT信号出力端子(44)から得られるAFT信号はマイクロコンピュータ(46)へ供給され、マイクロコンピュータ(46)によってAD変換された後、双方向バス(47)を経てPLL回路(33)へ供給される。この結果、受信チャンネルの周波数が自動的に調整される。
AGC信号出力端子(45)から得られるRF_AGC信号は、PLL回路(33)のADコンバータ(34)へ供給されて、AD変換された後、双方向バス(47)を経てマイクロコンピュータ(46)へ供給される。これに応じてマイクロコンピュータ(46)はブースター制御信号を作成し、ブースター(21)へ供給する。この結果、ブースター(21)が制御される。
【0011】
【発明が解決しようとする課題】
しかしながら、従来のチューナIC(31)及び中間周波処理IC(36)を具えたチューナ回路において、PLL回路(33)のADコンバータ(34)は、PLL回路(33)の付加的機能な機能として装備されているものであって、1系統の信号を処理出来るに過ぎないため、AFT信号出力端子(44)からのAFT信号をAD変換する図3の接続形態と、AGC信号出力端子(45)からのAGC信号をAD変換する図4の接続形態の内、何れか一方を選択せざるを得ず、ユーザ(テレビジョン受像機メーカ)の要望に応じて何れか一方の接続形態で基板上に配線パターンを形成していた。
従って、AFT信号出力端子(44)及びAGC信号出力端子(45)から伸びる配線パターンの引き回しが煩雑となり、チューナの大型化を招くばかりでなく、前記配線パターンの引き回しに伴って該配線パターンに不要な信号が重畳される問題があった。
【0012】
近年、チューナIC(31)と中間周波処理IC(36)を1チップ化したチューナモジュール用ICが開発されているが、該チューナモジュール用ICにおいても、AFT回路(40)或いはAGC回路(41)とPLL回路(33)のADコンバータ(34)との接続は、ユーザの要望に応じた配線パターンを基板上に形成することによって行なわれるので、該配線パターンの形成によってチューナ回路が大型化したり、該配線パターンに不要な信号が重畳されることによる問題があった。
【0013】
そこで本発明の目的は、ADコンバータを所望の目的で使用することが出来、然も配線パターンが複雑になることのないチューナモジュール用集積回路を提供することである。
【0014】
【課題を解決する為の手段】
本発明に係るチューナモジュール用集積回路は、アンテナによって受信された信号を特定のチャンネルの中間周波信号に変換するチューナ部と、該チューナ部から得られる中間周波信号から映像信号及び音声信号を復調して出力する中間周波処理部とを具え、チューナ部にはADコンバータ(13)が配備され、中間周波処理部には、中間周波信号の周波数を一定値に調整するためのAFT回路(10)と、中間周波信号の検波出力を得るためのAGC回路(11)とが配備されている。
AFT回路(10)の出力端とAGC回路(11)の出力端とは、切換え操作可能な切換え手段を介してADコンバータ(13)の入力端に接続されており、該ADコンバータ(13)の出力端は双方向バス(20)を介して外部のマイクロコンピュータ(19)と接続可能である。
【0015】
上記本発明のチューナモジュール用集積回路によれば、切換え手段の切換え操作によってAFT回路(10)の出力端をADコンバータ(13)に内部接続し、或いはAGC回路(11)の出力端をADコンバータ(13)に内部接続することが出来る。この切換え接続のために回路外部に配線パターンを形成する必要はない。
【0016】
第1の接続形態として、切換え手段の切換えによってAFT回路(10)をADコンバータ(13)に接続した場合、例えば受信周波数のプリセット時に、AFT回路(10)から出力されるAFT信号は切換え手段を経てADコンバータ(13)へ供給され、AD変換されたAFT信号は双方向バス(20)を経てマイクロコンピュータ(19)へ供給される。これに応じてマイクロコンピュータ(19)は受信周波数を調整するための制御信号を作成し、チューナ部へ供給する。この結果、受信チャンネルの周波数が自動的に調整される。
尚、AGC回路(11)の出力端子(17)をAGCアンプ(2)に外部接続すれば、AGCアンプ(2)のゲインを制御することが可能である。
【0017】
これに対し、第2の接続形態として、切換え手段の切換えによってAGC回路(11)をADコンバータ(13)に内部接続した場合、AGC回路(11)から出力されるAGC信号が切換え手段を経てADコンバータ(13)へ供給され、AD変換されたAGC信号が双方向バス(20)を経てマイクロコンピュータ(19)へ供給される。これに応じてマイクロコンピュータ(19)はブースター制御信号を作成し、ブースター(21)へ供給する。この結果、ブースター(21)が制御される。
尚、AFT回路(10)の出力端子(16)をマイクロコンピュータ(19)に外部接続することによって、受信周波数のプリセット時に、マイクロコンピュータ(19)により受信周波数を調整するための制御信号を作成し、PLL回路(33)へ供給することが可能である。この結果、受信チャンネルの周波数が自動的に調整される。
又、AGC回路(11)の出力端子(17)をAGCアンプ(2)に外部接続すれば、AGC回路(11)から得られるAGC信号によってAGCアンプ(2)のゲインを制御することが出来る。
【0018】
【発明の効果】
本発明に係るチューナモジュール用集積回路によれば、切換え手段の操作によって、AFT回路(10)からのAFT信号をADコンバータ(13)へ供給する第1の接続形態と、AGC回路(11)からのAGC信号をADコンバータ(13)へ供給する第2の接続形態の内、何れか一方を選択することが出来るので、従来の如き複雑な配線パターンによる外部接続は不要となる。この結果、チューナの小型化が実現されると共に、配線パターンに不要な信号が重畳されることによる問題を解消することが出来る。
【0019】
【発明の実施の形態】
以下、本発明の実施の形態につき、図面に沿って具体的に説明する。
図1は、本発明に係るチューナモジュール用IC(3)を採用したチューナ回路の構成を表わしており、アンテナ(1)によって受信された信号はAGCアンプ(2)を経てチューナモジュール用IC(3)へ供給される。
【0020】
チューナモジュール用IC(3)は、アンテナ(1)からAGCアンプ(2)を経て供給される信号を中間周波信号(IF信号)に変換するためのチューナ部Aと、該チューナ部から得られるIF信号から映像信号及び音声信号を復調して出力するための中間周波処理部Bとを1チップ化したものである。
【0021】
チューナ部Aには、PLL回路(5)が接続された局部発振回路(6)と、アンテナ(1)からAGCアンプ(2)を経て供給される信号に局部発振回路(6)から供給される局部発振周波信号を混合して出力するミキサー(4)とを具えている。又、PLL回路(5)には、ADコンバータ(13)が内蔵されている。
尚、チューナ部Aには、ミキサー(4)の出力を増幅するIFアンプが装備され、該IFアンプの出力端には弾性表面波フィルターが接続されて、該弾性表面波フィルターの出力が中間周波処理部Bへ供給されるが、これらの構成は図示省略している。
【0022】
一方、中間周波処理部Bには、チューナ部Aから得られるIF信号を増幅してベースバンドに周波数変換する中間周波処理回路(7)と、中間周波処理回路(7)の出力信号から音声信号及び映像信号を検波する音声検波回路(8)及び映像検波回路(9)と、映像検波回路(9)の出力に基づいてAFT信号を作成するAFT回路(10)と、映像検波回路(9)の出力に基づいてAGC信号を作成するAGC回路(11)とを具えている。
【0023】
中間周波処理回路(7)は、チューナ部AからのIF信号を増幅するAGCアンプ(70)と、電圧制御発振回路(72)と、電圧制御発振回路(72)からの電圧制御発振信号とAGCアンプ(70)からのIF信号とを混合すミキサー(71)とを具えており、AGC回路(11)から供給されるIF_AGC信号がAGCアンプ(70)へ供給されて、中間周波処理回路(7)のゲインの制御が行なわれる。
【0024】
音声検波回路(8)及び映像検波回路(9)はそれぞれ音声信号出力端子(14)及び映像信号出力端子(15)に接続され、これらの端子から後段回路へAV信号が出力される。又、AFT回路(10)及びAGC回路(11)はそれぞれAFT信号出力端子(16)及びAGC信号出力端子(17)に接続され、これらの端子から外部回路へAFT信号及びAGC信号が出力される。
【0025】
又、AFT回路(10)の出力端とAGC回路(11)の出力端とは、半導体から構成される切換えスイッチ(12)の2つの入力端に内部接続され、該切換えスイッチ(12)の出力端がPLL回路(5)のADコンバータ(13)に内部接続されている。
該切換えスイッチ(12)は、オン/オフスイッチ(18)の開閉操作に応じて2つの入力端子を切り換えて出力端子に接続するものである。
【0026】
上述のチューナモジュール用IC(3)をテレビジョン受像機に装備する場合、実現すべき機能に応じて、図1に示す接続形態又は図2に示す接続形態が採用される。
図1に示す接続形態においては、オン/オフスイッチ(18)を閉じることによって切換えスイッチ(12)がAFT回路(10)側に切り換えられると共に、PLL回路(5)が双方向バス(20)を介してマイクロコンピュータ(19)の入力ポートと外部接続される。又、AGC信号出力端子(17)がAGCアンプ(2)の制御端子と外部接続される。
【0027】
該接続形態においては、例えば受信チャンネルのプリセット時に、AFT回路(10)の出力端から得られるAFT信号は、切換えスイッチ(12)を経てPLL回路(5)のADコンバータ(13)へ供給され、ADコンバータ(13)によって3ビットのAFTデータに変換された後、該AFTデータは双方向バス(20)を経てマイクロコンピュータ(19)へ供給される。これに応じてマイクロコンピュータ(19)は受信周波数を調整するための制御信号を作成し、PLL回路(5)へ供給する。この結果、受信チャンネルの周波数が自動的に調整される。
又、AGC信号出力端子(17)から出力されるRF_AGC信号は、AGCアンプ(2)へ供給されて、AGCアンプ(2)のゲインが制御される。
【0028】
一方、図2は、AGCアンプ(2)の前段にブースター(21)が配備されている場合の接続形態を示しており、該接続形態においては、オン/オフスイッチ(18)を開くことによって切換えスイッチ(12)がAGC回路(11)側に切り換えられる。又、AFT信号出力端子(16)がマイクロコンピュータ(19)の入力ポートと接続されると共に、該マイクロコンピュータ(19)の出力ポートが双方向バス(20)を介してPLL回路(5)の入力端子と接続される。又、AGC信号出力端子(17)がAGCアンプ(2)の制御端子と接続される。更に、マイクロコンピュータ(19)の出力ポートがブースター(21)の制御端子と接続される。
【0029】
該接続形態においては、例えば受信チャンネルのプリセット時に、AFT回路(10)から得られるAFT信号がマイクロコンピュータ(19)へ供給されて、受信周波数を調整するための制御信号が作成され、該制御信号は双方向バス(20)を経てPLL回路(5)へ供給される。この結果、受信チャンネルの周波数が自動的に調整される。
AGC回路(11)から得られるRF_AGC信号は切換えスイッチ(12)を経てPLL回路(5)のADコンバータ(13)へ供給され、ADコンバータ(13)によって3ビットのRF_AGCデータに変換された後、該RF_AGCデータが双方向バス(20)を経てマイクロコンピュータ(19)へ供給される。これに応じてマイクロコンピュータ(19)はブースター制御信号を作成し、ブースター(21)へ供給する。この結果、ブースター(21)が制御される。
又、AGC信号出力端子(17)から出力されるAGC信号がAGCアンプ(2)へ供給されて、AGCアンプ(2)のゲインが制御される。
【0030】
上述の如く、本発明に係るチューナモジュール用IC(3)によれば、オン/オフスイッチ(18)の操作によって切換えスイッチ(12)を切り換えることにより、図1に示す如くPLL回路(33)のADコンバータ(34)によってAFT信号をAD変換する第1の接続形態と、図2に示す如くPLL回路(33)のADコンバータ(34)によってAGC信号をAD変換する第2の接続形態をとることが出来、この2つの接続形態の切換えに伴う配線パターンの変更は最小限で済む。
又、ブースター(21)の有無に応じた配線パターンの変更は、図2の如くAFT信号出力端子(16)をマイクロコンピュータ(19)に接続すると共に、マイクロコンピュータ(19)をブースター(21)に接続するだけでよい。
この結果、配線パターンの引き回しは最小限に抑えられ、これによってチューナの小型化が実現されると共に、配線パターンに不要な信号が重畳されることによる問題は解消される。
【図面の簡単な説明】
【図1】本発明に係るチューナモジュール用ICを用いたチューナの第1の接続形態を示すブロック図である。
【図2】本発明に係るチューナモジュール用ICを用いたチューナの第2の接続形態を示すブロック図である。
【図3】従来のチューナIC及び中間周波処理ICを用いたチューナの第1の接続形態を示すブロック図である。
【図4】従来のチューナIC及び中間周波処理ICを用いたチューナの第2の接続形態を示すブロック図である。
【符号の説明】
(1) アンテナ
(2) AGCアンプ
(3) チューナモジュール用IC
(4) ミキサー
(5) PLL回路
(6) 局部発振回路
(7) 中間周波処理回路
(8) 音声検波回路
(9) 映像検波回路
(10) AFT回路
(11) AGC回路
(12) 切換えスイッチ
(13) ADコンバータ
(14) 音声信号出力端子
(15) 映像信号出力端子
(16) AFT信号出力端子
(17) AGC信号出力端子
(18) オン/オフスイッチ
(19) マイクロコンピュータ
(20) 双方向バス
(21) ブースター

Claims (4)

  1. アンテナによって受信された信号を特定のチャンネルの中間周波信号に変換するチューナ部と、該チューナ部から得られる中間周波信号から映像信号及び音声信号を復調して出力する中間周波処理部とを具え、チューナ部にはADコンバータが配備され、中間周波処理部には、中間周波信号の周波数を一定値に調整するための周波数調整回路と、中間周波信号の検波出力を得るためのゲイン制御回路とが配備され、前記周波数調整回路の出力端と前記ゲイン制御回路の出力端とは、切換え操作可能な切換え手段を介して前記ADコンバータの入力端に接続されており、該ADコンバータの出力端は双方向バスを介して外部のマイクロコンピュータと接続可能であることを特徴とするチューナモジュール用集積回路。
  2. 前記チューナ部は、PLL回路(5)が接続された局部発振回路(6)と、アンテナによって受信された信号に局部発振回路(6)から供給される局部発振周波信号を混合して出力するミキサー(4)とを具え、該PLL回路(5)に前記ADコンバータが内蔵されている請求項1に記載のチューナモジュール用集積回路。
  3. 前記中間周波処理部は、チューナ部から得られる中間周波信号を増幅した後にベースバンドに周波数変換する中間周波処理回路(7)と、中間周波処理回路(7)の出力信号から音声信号と映像信号を検波して出力する音声検波回路(8)及び映像検波回路(9)とを具え、映像検波回路(9)の出力信号に基づいて前記ゲイン制御回路がゲイン制御信号を作成し、中間周波処理回路(7)へ供給する請求項1又は請求項2に記載のチューナモジュール用集積回路。
  4. 映像検波回路(9)の出力信号に基づいて、前記周波数調整回路が周波数調整信号を作成して出力端子(16)から外部へ出力すると共に、前記ゲイン制御回路がゲイン制御信号を作成して出力端子(17)から外部へ出力する請求項3に記載のチューナモジュール用集積回路。
JP2002026887A 2002-02-04 2002-02-04 チューナモジュール用集積回路 Expired - Fee Related JP3883876B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002026887A JP3883876B2 (ja) 2002-02-04 2002-02-04 チューナモジュール用集積回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002026887A JP3883876B2 (ja) 2002-02-04 2002-02-04 チューナモジュール用集積回路

Publications (2)

Publication Number Publication Date
JP2003230061A JP2003230061A (ja) 2003-08-15
JP3883876B2 true JP3883876B2 (ja) 2007-02-21

Family

ID=27748580

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002026887A Expired - Fee Related JP3883876B2 (ja) 2002-02-04 2002-02-04 チューナモジュール用集積回路

Country Status (1)

Country Link
JP (1) JP3883876B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2553579A (en) * 2016-09-13 2018-03-14 Jebsee Electronics Co Ltd Built-in antenna signal amplifier module

Also Published As

Publication number Publication date
JP2003230061A (ja) 2003-08-15

Similar Documents

Publication Publication Date Title
US20080081573A1 (en) Gain controlled and multi-band processing receiver
US8145173B2 (en) Receiver and electronic apparatus having diversity and single receiving modes
JP4904906B2 (ja) 受信装置とこれを用いた電子機器
US20080051049A1 (en) Reception circuit and receiver
JP3883876B2 (ja) チューナモジュール用集積回路
US20050079849A1 (en) Receiver for down-conversion of dual band for digital multimedia broadcasting or digital audio broadcasting
JP2005513903A (ja) チューナ用の自動利得制御
EP0944255B1 (en) Digital television tuner
JP3589886B2 (ja) 放送受信機
US7983639B2 (en) RF filter and digital broadcast receiving tuner and RF signal processing device using RF filter
JP3462772B2 (ja) ラジオ受信機
JP3355702B2 (ja) テレビジョン放送用チューナ
JP4743177B2 (ja) 受信装置
KR100767871B1 (ko) 무선 마이크 시스템의 음성신호 처리장치 및 방법
KR100576871B1 (ko) 복합형 텔레비전 튜너
EP1986426A2 (en) Television tuner module
KR100569783B1 (ko) 마이크로컴퓨터를 내장한 튜너
KR20050010532A (ko) 에이브이엔 시스템의 티브이/에프엠 라디오 통합 수신장치
JP3568464B2 (ja) 放送受信装置
JP3105565U (ja) テレビジョンチューナ及び該テレビジョンチューナを備えたテレビジョン受信機
JP3093322U (ja) テレビジョンチューナユニット
JP2007306523A (ja) Agc回路及び受信装置等
US20060028587A1 (en) TV tuner
JP2002158597A (ja) プリセット機能を有する受信機のボリューム調整装置
KR20050010096A (ko) 디모듈레이터 일체형 더블 컨버젼 방식의 튜너

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040507

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20061031

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20061115

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101124

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101124

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111124

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees