JP3869562B2 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP3869562B2 JP3869562B2 JP29554698A JP29554698A JP3869562B2 JP 3869562 B2 JP3869562 B2 JP 3869562B2 JP 29554698 A JP29554698 A JP 29554698A JP 29554698 A JP29554698 A JP 29554698A JP 3869562 B2 JP3869562 B2 JP 3869562B2
- Authority
- JP
- Japan
- Prior art keywords
- ball
- bonding wire
- bonding
- capillary
- semiconductor chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/48147—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked with an intermediate bond, e.g. continuous wire daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/4847—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48475—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball
- H01L2224/48476—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area
- H01L2224/48477—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding)
- H01L2224/48478—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding) the connecting portion being a wedge bond, i.e. wedge on pre-ball
- H01L2224/48479—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding) the connecting portion being a wedge bond, i.e. wedge on pre-ball on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48475—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball
- H01L2224/48476—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area
- H01L2224/48477—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding)
- H01L2224/48478—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding) the connecting portion being a wedge bond, i.e. wedge on pre-ball
- H01L2224/4848—Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding) the connecting portion being a wedge bond, i.e. wedge on pre-ball outside the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/485—Material
- H01L2224/48505—Material at the bonding interface
- H01L2224/48599—Principal constituent of the connecting portion of the wire connector being Gold (Au)
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4911—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/78—Apparatus for connecting with wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/78—Apparatus for connecting with wire connectors
- H01L2224/7825—Means for applying energy, e.g. heating means
- H01L2224/783—Means for applying energy, e.g. heating means by means of pressure
- H01L2224/78301—Capillary
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/85009—Pre-treatment of the connector or the bonding area
- H01L2224/85051—Forming additional members, e.g. for "wedge-on-ball", "ball-on-wedge", "ball-on-ball" connections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8512—Aligning
- H01L2224/85148—Aligning involving movement of a part of the bonding apparatus
- H01L2224/85169—Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
- H01L2224/8518—Translational movements
- H01L2224/85181—Translational movements connecting first on the semiconductor or solid-state body, i.e. on-chip, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/852—Applying energy for connecting
- H01L2224/85201—Compression bonding
- H01L2224/85205—Ultrasonic bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06568—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01014—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30105—Capacitance
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Wire Bonding (AREA)
Description
【発明の属する技術分野】
本発明は、複数の半導体チップを重ね合わせてモールドしつつ、パッケージ外形の薄型化が可能な、半導体装置に関する。
【0002】
【従来の技術】
半導体装置の封止技術として最も普及しているのが、図4(A)に示したような、半導体チップ1の周囲を熱硬化性のエポキシ樹脂2で封止するトランスファーモールド技術である。半導体チップ1の支持素材としてリードフレームを用いており、リードフレームのアイランド3に半導体チップ1をダイボンドし、半導体チップ1のボンディングパッドとリード4をワイヤ5でワイヤボンドし、所望の外形形状を具備する金型内にリードフレームをセットし、金型内にエポキシ樹脂を注入、これを硬化させることにより製造される。
【0003】
一方、各種電子機器に対する小型、軽量化の波はとどまるところを知らず、これらに組み込まれる半導体装置にも、一層の大容量、高機能、高集積化が望まれることになる。
【0004】
そこで、以前から発想としては存在していた(例えば、特開昭55ー1111517号)、1つのパッケージ内に複数の半導体チップを封止する技術が注目され、実現化する動きが出てきた。つまり図4(B)に示すように、アイランド3上に第1の半導体チップ1aを固着し、第1の半導体チップ1aの上に第2の半導体チップ1bを固着し、対応するボンディングパッドとリード4とを第1と第2のボンディングワイヤ5a、5bで接続し、樹脂2で封止したものである。
【0005】
【発明が解決しようとする課題】
コストアップになるにも関わらず複数のチップを一体化させることは、即ち軽薄短小化の要求が極めて強いからに他ならない。故に外形寸法に余裕のあるDIP型パッケージよりは、表面実装型の、しかも薄型のパッケージに収納したい意向が強く、その方が全体としてのメリットが大きい。
【0006】
しかしながら、半導体チップ1には、機械的強度を持たせる必要性から、ある程度の厚み以上には薄くすることができないので、チップを積層した分だけパッケージ外形を大型化する欠点がある。
【0007】
また、第2のボンディングワイヤ5bは、第1の半導体チップ1aとの接触を避けることと、第1のボンディングワイヤ5aと交差したときの接触を避けるという意味で、ワイヤループを相当大きく取る必要性が生じる。そのため、ワイヤループの高さ6が大きくなりがちであり、これがパッケージ全体の厚みを厚くして、薄形化を阻害するという欠点があった。
【0008】
【課題を解決するための手段】
本発明は、上述した従来例の課題に鑑みてなされたもので、第1に、
第1のボンディングパッドを有する第1の半導体チップと、前記第1の半導体チップの周囲に設けられた内部電極と、前記第1のボンディングパッドに設けられたボールバンプと、前記第1のボンディングパッド上の前記ボールバンプおよび前記内部電極を接続するボンディングワイヤと、前記第1の半導体チップおよび前記内部電極を被覆する絶縁樹脂とを有し、
前記ボンディングワイヤは、前記ボールバンプ上に固着され、
前記ボールバンプ上に一部残されてあるボンディングワイヤは、前記ボンディングワイヤのボールボンディングが活用されて設けられる半導体装置の製造方法であり、
先端にボールが配置されたキャピラリーを使い、前記第1のボンディングパッドに前記ボールを固着し、前記ボールの付け根付近の前記ボンディングワイヤが前記キャピラリーの内部に収納されないように、前記キャピラリーを上昇させ、
前記ボンディングワイヤの直径のほぼ3分の2を越える距離を前記キャピラリーを水平移動させることによって、細いボンディングワイヤを形成し、
前記細いボンディングワイヤが前記ボールと連続している状態で、前記ボンディングワイヤをクランプしてキャピラリーを上昇させることにより、前記細いボンディングワイヤを切断させて前記ボールバンプを形成することで解決するものである。
第2に、第1のボンディングパッドを有する第1の半導体チップと、第2のボンディングパッドを有し、前記第1のボンディングパッドを露出するように前記第1の半導体チップの上に固着された第2の半導体チップと、前記第1の半導体チップの周囲に設けられた内部電極と、露出した前記第1のボンディングパッドに設けられたボールバンプと、前記第2のボンディングパッド、前記第1のボンディングパッド上の前記ボールバンプおよび前記内部電極を接続するボンディングワイヤと、前記第1の半導体チップ、前記第2の半導体チップおよび前記内部電極を被覆する絶縁樹脂とを有し、
前記ボンディングワイヤは、前記ボールバンプ上に固着され、
前記ボールバンプ上に一部残されてあるボンディングワイヤは、前記ボンディングワイヤのボールボンディングが活用されて設けられる半導体装置の製造方法であり、
先端にボールが配置されたキャピラリーを使い、前記第1のボンディングパッドに前記ボールを固着し、前記ボールの付け根付近の前記ボンディングワイヤが前記キャピラリーの内部に収納されないように、前記キャピラリーを上昇させ、
前記ボンディングワイヤの直径のほぼ3分の2を越える距離を前記キャピラリーを水平移動させることによって、細いボンディングワイヤを形成し、
前記細いボンディングワイヤが前記ボールと連続している状態で、前記ボンディングワイヤをクランプしてキャピラリーを上昇させることにより、前記細いボンディングワイヤを切断させて前記ボールバンプを形成することで解決するものである。
第3に、 前記ボンディングワイヤをクランプし水平方向に移動させることにより、剪断しながら前記細いボンディングワイヤを形成することで解決するものである。
【0009】
【発明の実施の形態】
以下に本発明の一実施の形態を図面を参照しながら詳細に説明する。
【0010】
先ず、図1(A)は本発明の半導体装置を示す断面図、図1(B)は要部拡大断面図である。
【0011】
図中、10、11は各々第1と第2の半導体チップを示している。第1と第2の半導体チップ10、11のシリコン表面には、前工程において各種の能動、受動回路素子が形成されている。第1の半導体チップ10の表面には外部接続用の第1のボンディングパッド12aが形成されている。同様に第2の半導体チップ11の表面には第2のボンディングパッド12bが形成されている。各チップ表面には各ボンディングパッド12a、12bを被覆するようにシリコン窒化膜、シリコン酸化膜、ポリイミド系絶縁膜などのパッシベーション皮膜が形成され、ボンディングパッド12a、12bの上部は電気接続のために開口されている。
【0012】
絶縁性のフィルム基板13は、これら第1と第2の半導体チップ10、11を支持する基板となる。フィルム基板13の表面には金メッキ層によって導電パターンが描画されている。導電パターンは各ボンディングパッド12a、12bとバンプ電極20とを各々接続するための内部電極14とを形成する。
【0013】
第1の半導体チップ10は、前記アイランド部の上にエポキシ系絶縁接着剤15により固着されている。第2の半導体チップ11は第1の半導体チップ10の前記パッシベーション皮膜上に絶縁性のエポキシ系接着剤15により固着されている。但し第2の半導体チップ11は第1のボンディングパッド12aを被覆しないチップサイズである。
【0014】
第1のボンディングパッド12aの上部には、ボールバンプ17が形成されている。ボールバンプ17は、金ワイヤのボールボンディング手法を利用して、金ボール部分だけを残す形で形成したバンプ電極である。そして、第2のボンディングパッド12bと内部電極14とが、ボールバンプ17を経由して、連続したボンディングワイヤ18によって接続されている。ボンディングワイヤ18は第2の電極パッド12b表面にボールボンドされ(ファーストボンド)、ボールバンプ17の上部で一端ステッチボンドされ、そして内部電極14表面で再度ステッチボンドされて接続されている。このボールバンプ17は、ボンディングワイヤ18を第1の電極パッド12a上にセカンドボンド(ステッチボンド)する際に、ボンディングツールの先端が第1の半導体チップ10の表面に直接当接する事を防止する緩衝剤となる。
【0015】
複数のバンプ電極20が、フィルム基板13の裏面側に形成されている。フィルム基板13には図示せぬ貫通孔が設けられており、この貫通孔を介して内部電極14とバンプ電極20とが接続している。
【0016】
エポキシ系の熱硬化樹脂21が、第1と第2の半導体チップ10、11の周囲を被覆する。熱硬化性樹脂21はフィルム基板13の上側を被覆して、パッケージ外形を形成する。
【0017】
図2は、ボンディングワイヤ18を形成するときのステップを示している。あらかじめ図2(A)に示したように、第1の電極パッド12a上にボールバンプ17を形成しておき、キャピラリ30を利用して第2の電極パッド12b上に金ボール33をファーストボンドし、続いてキャピラリ30を移動してボールバンプ17上に金ワイヤ32をステッチボンドし、この時に金ワイヤ32を切断せずに連続させて延在させ、そして内部電極14表面にセカンドボンドを行う。
【0018】
第1と第2の半導体チップ10、11は、メモリ装置で組み合わせることが簡便である。例えば、第1と第2の半導体チップ10、11としてEEPROM(フラッシュメモリ)等の半導体記憶装置を用いた場合(第1の組み合わせ例)は、1つのパッケージで記憶容量を2倍、3倍・・・にすることができる。また、第1の半導体チップ10にEEPROM(フラッシュメモリ)等の半導体記憶装置を、第2の半導体チップ11にはSRAM等の半導体記憶装置を形成するような場合(第2の組み合わせ例)も考えられる。
【0019】
どちらの組み合わせの場合でも、各チップにはデータの入出力を行うI/O端子と、データのアドレスを指定するアドレス端子、及びデータの入出力を許可するチップイネーブル端子とを具備しており、両チップのピン配列が酷似している。そのため、第1と第2の半導体チップ10、11のI/O端子やアドレス端子用の内部電極14を共用することが可能であり、各チップに排他的なチップイネーブル信号を印加することにより、どちらか一方の半導体チップのメモリセルを排他的に選択することが可能である。また、斯かる構成によって、第1と第2のボンディングパッド12a、12bを電気的に接続することが可能となる。
【0020】
尚、第1と第2のボンディングパッド12a、12bを電気的に接続できない回路構成である場合は、第1のボンディングパッド12aを電気的に独立させて回路的な機能を持たないダミーのパッドとし、該ダミーパッド上にボールバンプ17を形成して、図1のようにボンディングワイヤ18で接続する。
【0021】
図3は、ボールバンプ17の製造方法を簡単に説明するための断面図である。
【0022】
図3(A)参照:キャピラリ30の中心孔31に直径が20〜30μ程度の金ワイヤ32を挿通し、そのワイヤ32の先端にあらかじめスパークなどの手段によって直径が60〜80μの金ボール33を形成しておく。これを第1のボンディングパッド12a上方に移動し、キャピラリ30を下降させることにより、金ボール33を電極パッド12a表面に当接し、一定の圧力を加える。同時にキャピラリ30を通して超音波振動を与え且つ加熱して、金ボール33と第1のボンディングパッド12aとを固着する。
【0023】
図3(B)参照:キャピラリ30を垂直に上昇させ、再度垂直に下降させる。キャピラリ30の先端と金ボール33の上端(平坦部)との距離34が10〜30μmとなるような位置でキャピラリ30を停止する。金ボール33の付け根付近はキャピラリ30内部に収納されず、露出した状態となる。
【0024】
図3(C)参照:上記の距離34を維持した上で、金ワイヤ32の直径の3分の2を超える距離だけキャピラリ30を水平移動する。例えば、キャピラリ12先端部の穴の直径が40μであるときは25μ〜35μだけ移動する。金ワイヤ32はキャピラリ30の先端部で途中まで剪断され、糸を引くように細い部分35でかろうじて連続している状態となる。
【0025】
本工程で剪断を与えるために、距離34は重要な意味を持つ。この距離34が大きすぎると金ワイヤ32が塑性変形するだけで細い部分35を作れなくなるし、距離34が小さすぎると、接合した金ボール17を剥がすことになる。キャピラリ30の先端が、図3(D)に示したように、金ボール33の付け根近傍で、塑性変形の影響を受けずに金ワイヤ32が本来の直径Φ1を維持した部分の直ぐ上部に位置するようにコントロールする。
【0026】
図3(E)参照:再びキャピラリ12を垂直上昇させた状態を示している。金ワイヤ32と金ボール33とが細い部分35だけで連続している状態を示した。
【0027】
図3(F)参照:今まで解放していた図示せぬクランパを閉じて金ワイヤ32を挟持し、上方に引き上げることで細い部分35を完全に切断する。この様な工程により第1のボンディングパッド12a上部にボールバンプ17が形成される。
【0028】
以上に説明した本発明の半導体装置は、第2のボンディングパッド12bを第1のボンディングパッド12aに接続することによって、両者の距離が近いので、ボンディングワイヤ18のループ長さを短くすることが可能である。従って、ループ高さ22(図1)を低く押さえることができる。これは、第1の半導体チップ10と第2の半導体チップ11とのチップサイズの差が大きい場合に特に有効になる。そして、ボンディングワイヤ18と第1の半導体チップ10との接触事故を回避することができる。、更には、ボンディングワイヤの交差配置が無くなるので、両者の電気的短絡をも回避することができる。
【0029】
【発明の効果】
以上に説明した通り、本発明によれば、1つのパッケージ内に複数の半導体チップ10、11を積層する事により、電子機器の軽薄短小化の要求に沿った高密度実装の製品を提供できる利点を有する。
【0030】
また、ボンディングワイヤ18と内部電極14とを、第1のボンディングパッド12aを介して接続するので、パッド12bからパッド12aまでのボンディングワイヤ18の長さを短くできる利点を有する。これにより、ループ高さ22を低く抑えることができるので、パッケージの厚みを薄形化できる利点を有する。
【0031】
そして、第2のボンディングパッド12bから内部電極14に直接ワイヤボンドしないので、ボンディングワイヤ18の交差が無くなり、電気的短絡という事故を防ぐ他、ボンディングワイヤ18と第1の半導体チップ10との接触をも防止することができる。
【0032】
更に内部電極14へのステッチボンドが1本で済むので、ボンディングエリアを小さくすることができ、半導体装置の小型化を図ることができる。
【図面の簡単な説明】
【図1】本発明を説明するための断面図である。
【図2】本発明を説明するための断面図である。
【図3】本発明を説明するための断面図である。
【図4】従来例を説明するための断面図である。
Claims (3)
- 第1のボンディングパッドを有する第1の半導体チップと、前記第1の半導体チップの周囲に設けられた内部電極と、前記第1のボンディングパッドに設けられたボールバンプと、前記第1のボンディングパッド上の前記ボールバンプおよび前記内部電極を接続するボンディングワイヤと、前記第1の半導体チップおよび前記内部電極を被覆する絶縁樹脂とを有し、
前記ボンディングワイヤは、前記ボールバンプ上に固着され、
前記ボールバンプ上に一部残されてあるボンディングワイヤは、前記ボンディングワイヤのボールボンディングが活用されて設けられる半導体装置の製造方法であり、
先端にボールが配置されたキャピラリーを使い、前記第1のボンディングパッドに前記ボールを固着し、前記ボールの付け根付近の前記ボンディングワイヤが前記キャピラリーの内部に収納されないように、前記キャピラリーを上昇させ、
前記ボンディングワイヤの直径のほぼ3分の2を越える距離を前記キャピラリーを水平移動させることによって、細いボンディングワイヤを形成し、
前記細いボンディングワイヤが前記ボールと連続している状態で、前記ボンディングワイヤをクランプしてキャピラリーを上昇させることにより、前記細いボンディングワイヤを切断させて前記ボールバンプを形成することを特徴とした半導体装置の製造方法。 - 第1のボンディングパッドを有する第1の半導体チップと、第2のボンディングパッドを有し、前記第1のボンディングパッドを露出するように前記第1の半導体チップの上に固着された第2の半導体チップと、前記第1の半導体チップの周囲に設けられた内部電極と、露出した前記第1のボンディングパッドに設けられたボールバンプと、前記第2のボンディングパッド、前記第1のボンディングパッド上の前記ボールバンプおよび前記内部電極を接続するボンディングワイヤと、前記第1の半導体チップ、前記第2の半導体チップおよび前記内部電極を被覆する絶縁樹脂とを有し、
前記ボンディングワイヤは、前記ボールバンプ上に固着され、
前記ボールバンプ上に一部残されてあるボンディングワイヤは、前記ボンディングワイヤのボールボンディングが活用されて設けられる半導体装置の製造方法であり、
先端にボールが配置されたキャピラリーを使い、前記第1のボンディングパッドに前記ボールを固着し、前記ボールの付け根付近の前記ボンディングワイヤが前記キャピラリーの内部に収納されないように、前記キャピラリーを上昇させ、
前記ボンディングワイヤの直径のほぼ3分の2を越える距離を前記キャピラリーを水平移動させることによって、細いボンディングワイヤを形成し、
前記細いボンディングワイヤが前記ボールと連続している状態で、前記ボンディングワイヤをクランプしてキャピラリーを上昇させることにより、前記細いボンディングワイヤを切断させて前記ボールバンプを形成することを特徴とした半導体装置の製造方法。 - 前記ボンディングワイヤをクランプし水平方向に移動させることにより、剪断しながら前記細いボンディングワイヤを形成する請求項1または請求項2記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29554698A JP3869562B2 (ja) | 1998-10-16 | 1998-10-16 | 半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29554698A JP3869562B2 (ja) | 1998-10-16 | 1998-10-16 | 半導体装置の製造方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006172961A Division JP4476247B2 (ja) | 2006-06-22 | 2006-06-22 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2000124391A JP2000124391A (ja) | 2000-04-28 |
JP3869562B2 true JP3869562B2 (ja) | 2007-01-17 |
Family
ID=17822055
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP29554698A Expired - Fee Related JP3869562B2 (ja) | 1998-10-16 | 1998-10-16 | 半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3869562B2 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005268497A (ja) | 2004-03-18 | 2005-09-29 | Denso Corp | 半導体装置及び半導体装置の製造方法 |
JP4666592B2 (ja) * | 2005-03-18 | 2011-04-06 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP2007134486A (ja) * | 2005-11-10 | 2007-05-31 | Toshiba Corp | 積層型半導体装置及びその製造方法 |
JP4397408B2 (ja) | 2007-09-21 | 2010-01-13 | 株式会社新川 | 半導体装置及びワイヤボンディング方法 |
KR101604605B1 (ko) | 2009-09-24 | 2016-03-21 | 삼성전자주식회사 | 반도체 패키지 및 이의 제조 방법 |
KR101116731B1 (ko) | 2010-10-27 | 2012-02-22 | 주식회사 하이닉스반도체 | 듀얼 다이 패키지 |
WO2012092707A1 (en) * | 2011-01-04 | 2012-07-12 | Sandisk Semiconductor (Shanghai) Co., Ltd. | Continuous wire bonding |
KR101805118B1 (ko) | 2011-05-30 | 2017-12-05 | 엘지이노텍 주식회사 | 발광소자패키지 |
JP2013191738A (ja) * | 2012-03-14 | 2013-09-26 | Toshiba Corp | 半導体装置およびその製造方法 |
JP2015002308A (ja) * | 2013-06-18 | 2015-01-05 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置及びその製造方法 |
JP6515515B2 (ja) * | 2014-12-11 | 2019-05-22 | 日亜化学工業株式会社 | 発光装置の製造法 |
KR101800619B1 (ko) * | 2016-03-03 | 2017-11-23 | 주식회사 에스에프에이반도체 | 반도체 패키지 제조방법 |
-
1998
- 1998-10-16 JP JP29554698A patent/JP3869562B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2000124391A (ja) | 2000-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3643706B2 (ja) | 半導体装置 | |
US8053278B2 (en) | Multi-chip package type semiconductor device | |
JP3865055B2 (ja) | 半導体装置の製造方法 | |
US6316838B1 (en) | Semiconductor device | |
US6133637A (en) | Semiconductor device having a plurality of semiconductor chips | |
JP2609382B2 (ja) | 半導体装置 | |
KR950005446B1 (ko) | 수지봉지형 반도체장치 | |
JP4195804B2 (ja) | デュアルダイパッケージ | |
JP2891692B1 (ja) | 半導体装置 | |
JP3958522B2 (ja) | 半導体装置 | |
JP3869562B2 (ja) | 半導体装置の製造方法 | |
JPH1012769A (ja) | 半導体装置およびその製造方法 | |
JP3494901B2 (ja) | 半導体集積回路装置 | |
JP2000243887A (ja) | 半導体装置とその製造方法 | |
JP3378809B2 (ja) | 半導体装置 | |
US7126209B2 (en) | Lead frame, resin-encapsulated semiconductor device, and method of producing the same | |
JP3670853B2 (ja) | 半導体装置 | |
JP3643705B2 (ja) | 半導体装置とその製造方法 | |
JPH10335368A (ja) | ワイヤボンディング構造及び半導体装置 | |
JPH10335366A (ja) | 半導体装置 | |
US6105245A (en) | Method of manufacturing a resin-encapsulated semiconductor package | |
JP4476247B2 (ja) | 半導体装置の製造方法 | |
JP4476308B2 (ja) | ボールバンプの製造方法およびその製造装置 | |
JP3842241B2 (ja) | 半導体装置 | |
JP2005167286A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040520 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20051028 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20051108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20051222 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20051227 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060214 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060414 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060606 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060622 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20061003 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20061013 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101020 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111020 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121020 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131020 Year of fee payment: 7 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |