JP3767599B2 - Electro-optical device drive circuit, electro-optical device drive method, electro-optical device, and electronic apparatus - Google Patents

Electro-optical device drive circuit, electro-optical device drive method, electro-optical device, and electronic apparatus Download PDF

Info

Publication number
JP3767599B2
JP3767599B2 JP2003386717A JP2003386717A JP3767599B2 JP 3767599 B2 JP3767599 B2 JP 3767599B2 JP 2003386717 A JP2003386717 A JP 2003386717A JP 2003386717 A JP2003386717 A JP 2003386717A JP 3767599 B2 JP3767599 B2 JP 3767599B2
Authority
JP
Japan
Prior art keywords
signal
waveform selection
circuit
transfer
electro
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003386717A
Other languages
Japanese (ja)
Other versions
JP2004139111A (en
Inventor
正夫 村出
信行 下斗米
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2003386717A priority Critical patent/JP3767599B2/en
Publication of JP2004139111A publication Critical patent/JP2004139111A/en
Application granted granted Critical
Publication of JP3767599B2 publication Critical patent/JP3767599B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

本発明は、薄膜トランジスタ(以下適宜、TFTと称す)駆動等によるアクティブマトリクス駆動方式の液晶装置、エレクトロルミネッセンス等の電気光学装置の駆動回路、該駆動回路を備えた電気光学装置、電気光学装置の駆動方法並びに該電気光学装置を用いた電子機器の技術分野に属し、特に、液晶プロジェクタのライトバルブ等として好適に用いられる液晶装置の走査線駆動回路及びデータ線駆動回路等の周辺回路の技術分野に属する。   The present invention relates to an active matrix driving type liquid crystal device driven by a thin film transistor (hereinafter referred to as TFT as appropriate), an electro-optical device driving circuit such as electroluminescence, an electro-optical device including the driving circuit, and driving of the electro-optical device. The present invention belongs to a technical field of a method and an electronic apparatus using the electro-optical device, and particularly to a technical field of a peripheral circuit such as a scanning line driving circuit and a data line driving circuit of a liquid crystal device preferably used as a light valve of a liquid crystal projector. Belongs.

従来、この種の液晶プロジェクタのライトバルブとして液晶装置を用いる場合には、色付きの(即ち、対向基板にカラーフィルタが形成された)液晶装置を1枚だけ用いる単板方式と、色無しの(即ち、カラーフィルタが形成されていない)液晶装置をRGB別に3枚用いる複板方式とがある。単板方式は、構成が簡易であるが、表示画面を明るくして高品位の画質が得られる点で複板方式は、より優れている。この複板方式によれば、3枚の液晶装置により別々に光変調された3色光は、プリズムやダイクロイックミラーにより一つの投射光に合成された後、スクリーン上に投射される。   Conventionally, when a liquid crystal device is used as a light valve of this type of liquid crystal projector, a single-plate method using only one colored liquid crystal device (that is, a color filter formed on a counter substrate) and no color ( In other words, there is a multi-plate method in which three liquid crystal devices each having R, G, and B (no color filter is formed) are used. The single plate method is simple in structure, but the double plate method is more excellent in that the display screen is brightened and a high quality image can be obtained. According to this double plate system, the three color lights separately modulated by the three liquid crystal devices are combined into one projection light by the prism and the dichroic mirror, and then projected onto the screen.

このように、プリズム等で合成すると、例えば、図16に示すように、RGB用の3枚のライトバルブ500R、500G及び、500Bによる変調後にプリズム502で反射するR光及びB光と比べると、G光は、プリズム502で反射されない。即ち、光の反転回数が一何だけG光について少なくなる。この現象は、もちろんG光の代わりに、R光又はB光がプリズム502で反射されないように光学系を構成しても同じであり、更に、ダイクロイックミラー等用いて3色光を合成した場合にも同様に起こる。従って、このような場合、G光についての表示画像を何等かの形で左右に反転する必要性が生じる。   Thus, when combined with a prism or the like, for example, as shown in FIG. 16, compared with the R light and B light reflected by the prism 502 after modulation by three light valves 500R, 500G, and 500B for RGB, The G light is not reflected by the prism 502. That is, the number of times of light inversion is reduced by one for G light. Of course, this phenomenon is the same even if the optical system is configured so that the R light or B light is not reflected by the prism 502 instead of the G light, and also when three-color light is synthesized using a dichroic mirror or the like. It happens as well. Therefore, in such a case, it becomes necessary to invert the display image for the G light to the left and right in some way.

他方、商品戦略上、単板方式や複板方式の液晶プロジェクタを、床に普通に設置する床置きタイプとしても、天井に逆さに取り付けて設置する天吊りタイプとしても使用可能に構成したい場合がある。この場合、単板方式においても、設置の仕方に応じて液晶装置に供給される表示画像を左右上下に反転する必要性が生じる。また、携帯型ビデオカメラの液晶モニタのように、単板方式の液晶装置である液晶モニタを、ユーザの撮影姿勢に応じて、例えばフレキシブルジョイントを支点に反転して見れるようにしたい場合もある。この場合やはり、液晶装置の表示画像を何等かの形で上下左右に反転する必要性が生じる。   On the other hand, depending on the product strategy, you may want to configure a single-panel or double-panel LCD projector so that it can be used as a floor-mounted type that is normally installed on the floor or as a ceiling-mounted type that is installed upside down on the ceiling. is there. In this case, even in the single plate method, there is a need to reverse the display image supplied to the liquid crystal device left and right and up and down depending on the way of installation. In some cases, a liquid crystal monitor that is a single-plate liquid crystal device, such as a liquid crystal monitor of a portable video camera, may be viewed in a reversed manner with a flexible joint as a fulcrum, for example, depending on the user's shooting posture. In this case as well, the display image of the liquid crystal device needs to be reversed vertically and horizontally in some form.

そこで従来は、液晶装置のデータ線駆動回路に画像信号を所定フォーマットで供給する画像信号処理用ICで、例えばG用の画像信号についてだけ、或いは全ての色用の画像信号について、原画像に対して上下左右が反転した画像に対応する画像信号を1フィールド毎に生成して供給する。このようにすれば、特に液晶装置や周辺回路に何等の変更を施す必要はないので便利である。   Therefore, conventionally, an image signal processing IC that supplies image signals to a data line driving circuit of a liquid crystal device in a predetermined format. For example, only for an image signal for G or for all color image signals, Then, an image signal corresponding to an image that is inverted vertically and horizontally is generated and supplied for each field. This is convenient because it is not necessary to make any changes to the liquid crystal device or the peripheral circuit.

或いは従来は、例えば前述のような複板方式の液晶プロジェクタ用途の場合は、3色光を合成するために、R用の液晶装置及びB用の液晶装置と比較して走査方向が左右に反転した液晶装置が、G用の液晶装置として用いられている。   Or, conventionally, for example, in the case of the above-described double-plate type liquid crystal projector, the scanning direction is reversed left and right as compared with the liquid crystal device for R and the liquid crystal device for B in order to synthesize three-color light. A liquid crystal device is used as a G liquid crystal device.

しかしながら、前述した従来の画像信号処理用ICを用いて表示画像を上下左右に反転する方式は、近時の高品位画像に対応するためには、画像信号処理用ICにかかる負担が大き過ぎて実践的ではなくなってしまう。   However, the method of reversing the display image vertically and horizontally using the above-described conventional image signal processing IC is too heavy on the image signal processing IC in order to deal with recent high-quality images. It is no longer practical.

また、走査方向が上下左右に反転した液晶装置を用いる方式には以下の問題点がある。即ち、一般に走査線駆動回路やデータ線駆動回路は、転送方向が一方に固定された単方向性シフトレジスタを有し、該単方向性シフトレジスタから発生される転送信号に基づいて、線順次や点順次などで走査信号や画像信号を供給して、上下左右に表示画面上で走査するように構成されている。従って、複板方式の液晶プロジェクタ用途の場合、走査方向が反転した液晶装置を用いるためには、データ線駆動回路が表示画像に対して左から右へ走査するようにシフトレジスタが構成されたRシフト型液晶装置と、データ線駆動回路が表示画像に対して右から左へ走査するようにシフトレジスタが構成されたLシフト型液晶装置との2種類を製造する必要性が生じる。このように2種類の液晶装置を、例えば半導体製造装置等によるTFTの製造工程等で製造するのは、製造者の立場らして明らかに不利である。また、使用者の立場からしても、似たような液晶装置間で互換性がなく、個々の装置はどれも、いずれかのタイプとしてしか使用できないという実用上の問題点がある。更に、このように走査方向が固定された液晶装置では、前述した床置きタイプとしても天吊りタイプとしても使用可能な液晶プロジェクタや、画面の反転する携帯型ビデオカメラの液晶モニタを実現できない。   Further, the method using a liquid crystal device in which the scanning direction is inverted vertically and horizontally has the following problems. That is, in general, a scanning line driving circuit and a data line driving circuit have a unidirectional shift register in which the transfer direction is fixed to one side, and line sequential or data transfer is performed based on a transfer signal generated from the unidirectional shift register. A scanning signal or an image signal is supplied in a dot sequential manner, and the display screen is scanned vertically and horizontally. Accordingly, in the case of a liquid crystal projector using a double-plate system, in order to use a liquid crystal device whose scanning direction is reversed, the shift register is configured so that the data line driving circuit scans the display image from left to right. There is a need to manufacture two types: a shift type liquid crystal device and an L shift type liquid crystal device in which a shift register is configured such that the data line driving circuit scans the display image from right to left. Thus, it is obviously disadvantageous from the standpoint of the manufacturer to manufacture the two types of liquid crystal devices in the TFT manufacturing process using a semiconductor manufacturing apparatus or the like. Also, from the user's standpoint, there is no compatibility between similar liquid crystal devices, and there is a practical problem that any individual device can only be used as either type. Further, in such a liquid crystal device in which the scanning direction is fixed, it is impossible to realize a liquid crystal projector that can be used as the above-described floor-standing type or a ceiling-mounted type, or a portable video camera with a screen inverted.

また、シフトレジスタからの転送信号に基づいて走査信号や画像信号をデータ線又はデータ線群に供給する際、隣接したデータ線又はデータ線群に相前後して供給される画像信号の重なり等により、先行する画像信号成分が書き込まれることになり、ゴーストや画像むらが発生してしまう。このような課題は、高周波数駆動の環境下では顕著となる。   Further, when a scanning signal or an image signal is supplied to a data line or a data line group based on a transfer signal from the shift register, an overlap of image signals supplied to adjacent data lines or data line groups may be caused. Therefore, the preceding image signal component is written, and ghost and image unevenness occur. Such a problem becomes conspicuous in a high frequency drive environment.

本発明は上述した問題点を解決するものであり、比較的簡易な構成を用いて水平走査や垂直走査の方向を左右や上下に簡単に反転できる液晶装置等の電気光学装置の駆動回路、該駆動回路を備えた電気光学装置、並びに該電気光学装置を備えた電子機器を提供することを課題とする。   The present invention solves the above-described problems, and a drive circuit for an electro-optical device such as a liquid crystal device that can easily invert the direction of horizontal scanning or vertical scanning left and right or up and down using a relatively simple configuration, It is an object of the present invention to provide an electro-optical device including a driving circuit and an electronic apparatus including the electro-optical device.

本発明の電気光学装置の駆動回路は、上記課題を解決するために、画像信号が供給される複数のデータ線と、前記複数のデータ線に交差し走査信号が供給される複数の走査線と、前記各データ線及び前記各走査線の交差に対応して設けられたスイッチング手段と前記スイッチング手段に対応して設けられた画素電極とを有する電気光学装置の駆動回路であって、奇数個の複数の段を有し、クロック信号に基づき第1または第2の転送方向に転送信号を供給する双方向性シフトレジスタと、前記双方向性シフトレジスタの前記転送方向の奇数番目の段から出力される転送信号と第1波形選択信号との入力に基づいて、前記第1波形選択信号のパルスによりパルス幅が制限されたサンプリング回路駆動信号を出力する第1波形選択回路と、前記双方向性シフトレジスタの前記転送方向の偶数番目の段から出力される転送信号と第2波形選択信号との入力に基づいて、前記第2波形選択信号のパルスによりパルス幅が制限されたサンプリング回路駆動信号を出力する第2波形選択回路と、前記サンプリング回路駆動信号に基づき前記画像信号をサンプリングして前記データ線に供給するサンプリング回路と、を具備し、前記双方向性シフトレジスタの前記第1の転送方向における初段から出力された転送信号が入力される第1波形選択回路と、前記双方向性シフトレジスタの前記第2の転送方向における初段から出力された転送信号が入力される第1波形選択回路とには、ともに前記第1波形選択信号が入力され、前記双方向性シフトレジスタの転送方向が前記第1及び第2の転送方向のいずれの場合であっても、前記第1波形選択信号及び前記第2波形選択信号のそれぞれのパルス波形は同一であり、前記第1波形選択信号のパルスは、前記第2波形選択信号のパルスと重ならないことを特徴とする。
In order to solve the above problems, a drive circuit for an electro-optical device according to an aspect of the invention includes a plurality of data lines to which image signals are supplied, and a plurality of scanning lines that intersect the plurality of data lines and to which a scanning signal is supplied. A driving circuit of an electro-optical device having switching means provided corresponding to the intersection of each data line and each scanning line and pixel electrodes provided corresponding to the switching means, A bi-directional shift register having a plurality of stages and supplying a transfer signal in the first or second transfer direction based on a clock signal; and output from an odd-numbered stage in the transfer direction of the bi-directional shift register A first waveform selection circuit that outputs a sampling circuit drive signal having a pulse width limited by a pulse of the first waveform selection signal based on an input of the transfer signal and the first waveform selection signal. Sampling circuit drive in which the pulse width is limited by the pulse of the second waveform selection signal based on the input of the transfer signal output from the even-numbered stage in the transfer direction of the directional shift register and the second waveform selection signal A second waveform selection circuit that outputs a signal; and a sampling circuit that samples the image signal based on the sampling circuit drive signal and supplies the image signal to the data line; and A first waveform selection circuit to which a transfer signal output from the first stage in the transfer direction is input, and a first waveform selection to which a transfer signal output from the first stage in the second transfer direction of the bidirectional shift register is input The first waveform selection signal is input to both of the circuits, and the transfer direction of the bidirectional shift register is the same as that of the first and second transfer directions. Even in the case of deviation, the pulse waveforms of the first waveform selection signal and the second waveform selection signal are the same, and the pulse of the first waveform selection signal is the same as the pulse of the second waveform selection signal. It is characterized by not overlapping.

この電気光学装置の駆動回路によれば、隣り合う波形選択回路に供給される第1及び第2波形選択信号は、適当な時間間隔が開けられているため、画像信号の重なりによる画像信号成分の書き込みによるゴーストや画像むらを未然に防止することができる。特に、高周波数駆動の環境下では効果的である。   According to the drive circuit of this electro-optical device, the first and second waveform selection signals supplied to the adjacent waveform selection circuits are spaced at an appropriate time interval. Ghosting and image unevenness due to writing can be prevented in advance. This is particularly effective in a high frequency drive environment.

また、本発明は、前記第1及び第2波形選択回路はそれぞれ、前記転送信号と前記第1または第2波形選択信号との論理積または否定論理積をとる論理回路を含むことを特徴とする。
Further, the present invention is characterized in that each of the first and second waveform selection circuits includes a logic circuit that takes a logical product or a negative logical product of the transfer signal and the first or second waveform selection signal. .

この構成によれば、前記第1転送信号と前記第1波形選択信号との論理積又は排他的論理積をとる第1論理回路を含むため、所定のパルス幅に制限することができる。   According to this configuration, since the first logic circuit that takes the logical product or exclusive logical product of the first transfer signal and the first waveform selection signal is included, it can be limited to a predetermined pulse width.

また、本発明の電気光学装置の駆動回路の態様として、前記第1及び第2波形選択信号のパルス幅は、前記転送信号のパルス幅よりも狭いことを特徴とする。
According to another aspect of the drive circuit of the electro-optical device of the invention, the pulse widths of the first and second waveform selection signals are narrower than the pulse width of the transfer signal.

この電気光学装置の駆動回路によれば、隣接したデータ線あるいはデータ線群に相前後して供給される画像信号間には、適当な時間間隔が開けられているため、画像信号の重なりによる画像信号成分の書き込みによるゴーストや画像むらを未然に防止することができる。特に、高周波数駆動の環境下では特に効果的である。   According to the drive circuit of the electro-optical device, an appropriate time interval is provided between image signals supplied to adjacent data lines or data line groups, so that an image caused by overlapping of the image signals can be obtained. Ghosts and image unevenness due to signal component writing can be prevented in advance. This is particularly effective in a high frequency drive environment.

また、本発明の電気光学装置の駆動回路は、前記第1波形選択信号を前記第1波形回路に供給する第1波形選択信号線と、前記第2波形選択信号を前記第2波形回路に供給する第2波形選択信号線とを備え、前記第1及び第2波形選択信号線とは互いに隣接して配置されており、前記第1及び第2波形選択信号のパルス波形の遷移をなまらせることを特徴とする。
また、前記サンプリング回路に前記画像信号を供給する画像信号線を有し、前記画像信号線は、前記第1波形選択信号線及び前記第2波形選択信号線に沿って配置されていることを特徴とする。
The drive circuit of the electro-optical device according to the aspect of the invention supplies a first waveform selection signal line for supplying the first waveform selection signal to the first waveform circuit, and supplies the second waveform selection signal to the second waveform circuit. A second waveform selection signal line that is disposed adjacent to the first and second waveform selection signal lines so as to smooth the transition of the pulse waveform of the first and second waveform selection signals. It is characterized by.
Further, the image signal line for supplying the image signal to the sampling circuit is provided, and the image signal line is arranged along the first waveform selection signal line and the second waveform selection signal line. And

この電気光学装置の駆動回路によれば、パルス波形をなまらせることにより、波形選択信号自身のリンギングを抑えることができるとともに、波形選択信号の信号成分をノイズとして画像信号線に書き込むことを防止することができるのである。   According to the driving circuit of the electro-optical device, by smoothing the pulse waveform, it is possible to suppress the ringing of the waveform selection signal itself and to prevent the signal component of the waveform selection signal from being written as noise on the image signal line. It can be done.

前記第1及び第2波形選択信号のパルス波形の立上がりまたは立ち下がりの遷移は、20〜50nsの範囲であることを特徴とする。
The rising or falling transitions of the pulse waveforms of the first and second waveform selection signals are in the range of 20 to 50 ns.

この構成によれば、波形選択信号の信号成分をノイズとして画像信号に書き込むことを確実に防止することができる。
According to this configuration, it is possible to reliably prevent the signal component of the waveform selection signal from being written as noise in the image signal.

また、本発明の電気光学装置の駆動方法は、画像信号が供給される複数のデータ線と、前記複数のデータ線に交差し走査信号が供給される複数の走査線と、前記各データ線及び前記各走査線の交差に対応して設けられたスイッチング手段と前記スイッチング手段に対応して設けられた画素電極とを有する電気光学装置の駆動方法であって、奇数個の複数の段を有する双方向性シフトレジスタの転送方向の奇数番目の段から出力される転送信号と第1波形選択信号との入力に基づいて、前記第1波形選択信号のパルスによりパルス幅が制限されたサンプリング回路駆動信号を出力する工程と、前記双方向性シフトレジスタの前記転送方向の偶数番目の段から出力される転送信号と前記第2波形選択信号との入力に基づいて、前記第2波形選択信号のパルスによりパルス幅が制限されたサンプリング回路駆動信号を出力する工程と、前記サンプリング回路駆動信号に基づいて前記画像信号をサンプリングして前記データ線に供給するサンプリング工程と、前記走査線を選択し、該選択された走査線に電気的に接続された前記スイッチング手段に、前記サンプリング工程でサンプリングされた前記画像信号を前記データ線を介して供給する工程とを有し、前記双方向性シフトレジスタの前記第1の転送方向における初段から出力された転送信号に基づいてサンプリング回路駆動信号を出力する工程と、前記双方向性シフトレジスタの前記第2の転送方向における初段から出力された転送信号に基づいてサンプリング回路駆動信号を出力する工程とでは、ともに前記第1波形選択信号のパルスによって前記サンプリング回路駆動信号のパルス幅を制限し、前記双方向性シフトレジスタの前記転送信号の前記転送方向がいずれの方向であっても、前記第1波形選択信号及び前記第2波形選択信号はそれぞれ同一の波形のパルスを用い、前記第1及び第2波形選択信号は互いに重ならずに交互に出力されるパルスを用いることを特徴とする。
The electro-optical device driving method of the present invention includes a plurality of data lines to which image signals are supplied, a plurality of scanning lines that intersect with the plurality of data lines and to which a scanning signal is supplied, the data lines, A driving method of an electro-optical device having switching means provided corresponding to the intersection of the scanning lines and pixel electrodes provided corresponding to the switching means, both having an odd number of stages A sampling circuit drive signal whose pulse width is limited by the pulse of the first waveform selection signal based on the input of the transfer signal output from the odd-numbered stage in the transfer direction of the directional shift register and the first waveform selection signal , And the second waveform selection signal based on the input of the transfer signal output from the even-numbered stage in the transfer direction of the bidirectional shift register and the second waveform selection signal. A step of outputting a sampling circuit driving signal whose pulse width is limited by a pulse of the sampling, a sampling step of sampling the image signal based on the sampling circuit driving signal and supplying the image signal to the data line, and selecting the scanning line Supplying the image signal sampled in the sampling step to the switching means electrically connected to the selected scanning line via the data line, and the bidirectional shift register A step of outputting a sampling circuit drive signal based on a transfer signal output from the first stage in the first transfer direction, and a transfer signal output from the first stage in the second transfer direction of the bidirectional shift register. And outputting the sampling circuit drive signal based on the pulse of the first waveform selection signal. The pulse width of the sampling circuit drive signal is limited by the above, and the first waveform selection signal and the second waveform selection signal are the same regardless of the transfer direction of the transfer signal of the bidirectional shift register. Pulses having the same waveform are used, and the first and second waveform selection signals are pulses that are alternately output without overlapping each other.

この電気光学装置の駆動方法によれば、隣接したデータ線あるいはデータ線群に相前後して供給される画像信号間に、第1及び第2波形選択信号のパルスによりパルス幅が制限されたサンプリング制御信号により適当な時間間隔が開けられているため、画像信号の重なりによる画像信号成分の書き込みによるゴーストや画像むらを未然に防止することができる。特に、高周波数駆動の環境下では特に効果的である。
According to the driving method of the electro-optical device, sampling in which the pulse width is limited by the pulses of the first and second waveform selection signals between the image signals supplied in succession to adjacent data lines or data line groups. Since an appropriate time interval is set by the control signal, it is possible to prevent ghost and image unevenness due to writing of image signal components due to overlapping of image signals. This is particularly effective in a high frequency drive environment.

また、本発明は前記転送信号と前記第1または第2波形選択信号との論理積または否定論理積に基づいて前記サンプリング回路駆動信号を出力することを特徴とする。
The present invention is characterized in that the sampling circuit drive signal is output based on a logical product or a negative logical product of the transfer signal and the first or second waveform selection signal.

前記シフトレジスタは第1方向または第2方向に前記転送信号を供給する双方向性シフトレジスタであり、前記シフトレジスタが第1方向に前記転送信号を供給する場合は、前記シフトレジスタの第1方向における初段から出力される前記転送信号と前記第1波形選択信号との入力に基づいて前記サンプリング回路駆動信号を出力し、前記シフトレジスタが第2方向に前記転送信号を供給する場合は、前記シフトレジスタの第2方向における初段から出力される前記転送信号と前記第1波形選択信号との入力に基づいて前記サンプリング回路駆動信号を出力することを特徴とする。
The shift register is a bidirectional shift register that supplies the transfer signal in a first direction or a second direction, and when the shift register supplies the transfer signal in a first direction, the first direction of the shift register The sampling circuit drive signal is output based on the input of the transfer signal output from the first stage and the first waveform selection signal in the first stage, and the shift register supplies the transfer signal in the second direction. The sampling circuit drive signal is output based on the input of the transfer signal and the first waveform selection signal output from the first stage in the second direction of the register.

また、本発明の電気光学装置の駆動方法は、前記第1及び第2波形選択信号のパルス波形の遷移をなまらせることを特徴とする。
In addition, the driving method of the electro-optical device according to the present invention is characterized in that the transition of the pulse waveform of the first and second waveform selection signals is smoothed.

この電気光学装置の駆動回路によれば、パルス波形の遷移をなまらせることにより、波形選択信号自身のリンギングを抑えることができるとともに、波形選択信号の信号成分をノイズとして画像信号に書き込むことを防止することができるのである。   According to the drive circuit of the electro-optical device, by suppressing the transition of the pulse waveform, it is possible to suppress the ringing of the waveform selection signal itself and to prevent the signal component of the waveform selection signal from being written into the image signal as noise. It can be done.

また、本発明の電気光学装置の駆動方法は、前記第1及び第2波形選択信号のパルス波形の立上がりまたは立ち下がりの遷移が20〜50nsの範囲であることを特徴とする。   Also, the driving method of the electro-optical device according to the present invention is characterized in that the transition of the rising or falling of the pulse waveform of the first and second waveform selection signals is in the range of 20 to 50 ns.

本発明のこのような作用及び他の利得は次に説明する実施の形態から明らかにする。   Such an operation and other advantages of the present invention will become apparent from the embodiments described below.

以下、本発明の実施の形態を図面に基づいて説明する。   Hereinafter, embodiments of the present invention will be described with reference to the drawings.

(液晶装置の全体構成)
先ず、電気光学装置の一例としての液晶装置の全体構成について、図1を参照して説明する。図1は、液晶装置の実施の形態におけるTFTアレイ基板1上に設けられた各種配線、周辺回路等の構成を示すブロック図である。本実施の形態は、本発明をTFT駆動によるアクティブマトリクス駆動方式の液晶装置に適用したものである。
(Overall configuration of liquid crystal device)
First, an overall configuration of a liquid crystal device as an example of an electro-optical device will be described with reference to FIG. FIG. 1 is a block diagram showing the configuration of various wirings, peripheral circuits and the like provided on the TFT array substrate 1 in the embodiment of the liquid crystal device. In this embodiment, the present invention is applied to a liquid crystal device of an active matrix driving system by TFT driving.

図1において、TFTアレイ基板1は、例えば石英基板、ハードガラス、シリコン基板等からなる。TFTアレイ基板1上には、マトリクス状に設けられた複数の画素電極11と、X方向に複数配列されており夫々がY方向に沿って伸びるデータ線35と、Y方向に複数配列されており夫々がX方向に沿って伸びる走査線31とが形成されている。また、TFT30のゲートには走査線31が電気的に接続されており、所定のタイミングで、走査線31にパルス的に走査信号Y1、Y2、…、Ymが印加される。画素電極11は、TFT30のドレインに電気的に接続されており、スイッチング素子であるTFT30を一定期間だけそのスイッチを閉じることにより、画像信号線304から供給される画像信号VIDをD1、D2、…、Dnから成るデータ線35に書き込む。画素電極11を介して液晶に書き込まれた所定レベルの画像信号VIDは、対向基板(後述する)に形成された対向電極(後述する)との間で一定期間保持される。またTFTアレイ基板1上には、蓄積容量70のための配線である容量線31'(蓄電容量電極)が、走査線31に沿ってほぼ平行に形成されており、画素電極11に蓄積容量70が付加されるようにする。これにより、寄生容量が原因で生ずるフリッカ等の表示品位の劣化を防ぐことができる。尚、蓄積容量70を形成するために前段の走査線31を蓄積容量形成のための電極として用いてもよい。このような構成を採れば、容量線31'を設けなくてもよい。   In FIG. 1, a TFT array substrate 1 is made of, for example, a quartz substrate, hard glass, a silicon substrate, or the like. On the TFT array substrate 1, a plurality of pixel electrodes 11 provided in a matrix, a plurality of data lines 35 arranged in the X direction and extending in the Y direction, and a plurality of data electrodes 35 arranged in the Y direction are arranged. A scanning line 31 is formed, each extending along the X direction. Further, the scanning line 31 is electrically connected to the gate of the TFT 30, and scanning signals Y1, Y2,..., Ym are applied to the scanning line 31 in a pulsed manner at a predetermined timing. The pixel electrode 11 is electrically connected to the drain of the TFT 30, and the image signal VID supplied from the image signal line 304 is converted to D 1, D 2,. , Dn is written to the data line 35. A predetermined level of the image signal VID written in the liquid crystal via the pixel electrode 11 is held for a certain period with a counter electrode (described later) formed on a counter substrate (described later). On the TFT array substrate 1, a capacitor line 31 ′ (storage capacitor electrode) that is a wiring for the storage capacitor 70 is formed substantially in parallel along the scanning line 31, and the storage capacitor 70 is formed on the pixel electrode 11. Is added. Thereby, deterioration of display quality such as flicker caused by parasitic capacitance can be prevented. In order to form the storage capacitor 70, the preceding scanning line 31 may be used as an electrode for forming the storage capacitor. If such a configuration is adopted, the capacitor line 31 ′ need not be provided.

データ線35に書き込まれる画像信号VIDは、データ線35毎に線順次に供給しても良いし、相隣接する複数のデータ線35同士に対してグループ毎に供給しても良い。仮に相隣接する複数のデータ線35を同時に駆動する場合は、画像信号VIDの位相をずらすことで、データ線駆動回路の駆動周波数を低減することが可能となり、回路の信頼性や低消費電力化を実現できる。   The image signal VID written to the data line 35 may be supplied line by line for each data line 35 or may be supplied for each group of a plurality of adjacent data lines 35. If a plurality of adjacent data lines 35 are driven at the same time, it is possible to reduce the drive frequency of the data line drive circuit by shifting the phase of the image signal VID, thereby reducing the circuit reliability and power consumption. Can be realized.

TFTアレイ基板1上には更に、画像信号VIDをサンプリングしてデータ線35に夫々供給するサンプリング回路301と、データ線駆動回路101と、走査線駆動回路104とが形成されている。   On the TFT array substrate 1, a sampling circuit 301 that samples the image signal VID and supplies it to the data lines 35, a data line driving circuit 101, and a scanning line driving circuit 104 are further formed.

走査線駆動回路104は、後述の双方向性シフトレジスタを有しており、外部制御回路から供給される基準クロック信号CLY及びその反転クロック信号CL INV、スタート信号SPY等に基づいてこの双方向性シフトレジスタから出力される転送信号から所定波形及び所定タイミングの走査信号を生成し、走査線31にパルス的に線順次印加される。走査線駆動回路104は特に、後で詳述するように外部から入力される転送方向制御信号に従って双方向性シフトレジスタの転送方向を順方向又は逆方向に固定することにより、複数の走査線31に対して、図1中TからBの順序で走査信号を順次供給することも、BからTの順序で走査信号を順次供給することも可能である。   The scanning line driving circuit 104 has a bidirectional shift register described later, and this bidirectionality is based on the reference clock signal CLY supplied from the external control circuit, its inverted clock signal CL INV, the start signal SPY, and the like. A scanning signal having a predetermined waveform and a predetermined timing is generated from the transfer signal output from the shift register, and is applied to the scanning line 31 in a pulse-sequential manner. In particular, the scanning line driving circuit 104 fixes a plurality of scanning lines 31 by fixing the transfer direction of the bidirectional shift register in the forward direction or the reverse direction in accordance with a transfer direction control signal input from the outside as described in detail later. On the other hand, it is possible to sequentially supply scanning signals in the order of T to B in FIG. 1 or sequentially supply scanning signals in the order of B to T.

データ線駆動回路101は、後述の双方向性シフトレジスタを有しており、外部制御回路から供給される基準クロックCLX及び該クロック信号の反転信号(以下、反転クロック信号と称す)CLX INV、スタート信号SPX等に基づいてこの双方向性シフトレジスタから出力される転送信号から所定波形及び所定タイミングのサンプリング回路駆動信号S1、S2、…Snを生成する。   The data line driving circuit 101 has a bidirectional shift register, which will be described later, a reference clock CLX supplied from an external control circuit, an inverted signal of the clock signal (hereinafter referred to as an inverted clock signal) CLX INV, start Based on the signal SPX and the like, sampling circuit drive signals S1, S2,... Sn with a predetermined waveform and predetermined timing are generated from the transfer signal output from the bidirectional shift register.

サンプリング回路301は、TFT302を各データ線35毎に備えており、画像信号線304がTFT302のソース電極に接続されており、サンプリング回路駆動信号線306がTFT302のゲート電極に接続されている。サンプリング回路駆動信号S1、S2、…Snがサンプリング回路駆動信号線306を介してサンプリング回路301に入力されると、画像信号線304から供給される画像信号VIDをDL、D2…DNの順にデータ線35へ印加する。データ線駆動回緒101は特に、後で詳述するように外部から入力される転送方向制御信号に従って双方向性シフトレジスタの転送方向を順方向又は逆方向に固定することにより、データ線35に対し、LからRの順序で画像信号VIDを順次供給することも、RからLの順序で画像信号VIDを順次供給することも可能に構成されている。このように、本実施の形態では、データ線35を一本毎に選択するように構成されているが、データ線35を複数本毎にまとめて同時選択するように構成してもよい。例えば、サンプリング回路301を構成するTFT302の書き込み特性及び画像信号VIDの周波数に応じて、複数相(例えば、3相、6相、12相…)に相展開された画像信号VIDを画像信号線304から供給して、これらをグループ毎に同時にサンプリングするように構成してもよい。この際、少なくとも相展開数だけ画像信号線304が必要なことは言うまでもない。   The sampling circuit 301 includes a TFT 302 for each data line 35, the image signal line 304 is connected to the source electrode of the TFT 302, and the sampling circuit drive signal line 306 is connected to the gate electrode of the TFT 302. When the sampling circuit drive signals S1, S2,... Sn are input to the sampling circuit 301 via the sampling circuit drive signal line 306, the image signal VID supplied from the image signal line 304 is converted into the data lines in the order of DL, D2,. Apply to 35. In particular, the data line driving loop 101 fixes the data line 35 to the data line 35 by fixing the transfer direction of the bidirectional shift register in the forward direction or the reverse direction in accordance with a transfer direction control signal input from the outside as described in detail later. On the other hand, the image signal VID can be sequentially supplied in the order of L to R, and the image signal VID can be sequentially supplied in the order of R to L. As described above, in the present embodiment, the data lines 35 are selected for each line. However, the data lines 35 may be selected for a plurality of lines at the same time. For example, an image signal VID that is phase-expanded into a plurality of phases (for example, three phases, six phases, twelve phases,...) According to the writing characteristics of the TFT 302 that constitutes the sampling circuit 301 and the frequency of the image signal VID. May be configured to be sampled simultaneously for each group. At this time, it goes without saying that at least the number of image signal lines 304 is required for the number of phase expansions.

(駆動回路の第Iの実施の形態)
次に、駆動回路の第1の実施の形態について図2から図5を参照して説明する。尚、図2は、第1の実施の形態におけるデータ線駆動回路101を示したものである。尚、図2においては、シリアル信号として出力される画像信号が6つのパラレルな画像信号に相展開されて6本の画像信号線304を介して画像信号VID1〜VID6がデータ線35に夫々入力される構成例を用いて説明する。図3(a)及び(b)は、このデータ線駆動回路101における各種信号のタイミングチャートである。図4(a)及び(b)は、このデータ線駆動回路101の双方向性シフトレジスタ111を構成するクロックドインバータの回路図である。また、図5は、図2のデータ線駆動回路101から夫々出力されるサンプリング回路駆動信号線306の変形例を示した図である。
(First Embodiment of Driving Circuit)
Next, a first embodiment of the drive circuit will be described with reference to FIGS. FIG. 2 shows the data line driving circuit 101 in the first embodiment. In FIG. 2, the image signal output as a serial signal is phase-expanded into six parallel image signals, and the image signals VID1 to VID6 are input to the data line 35 via the six image signal lines 304, respectively. This will be described using a configuration example. 3A and 3B are timing charts of various signals in the data line driving circuit 101. FIG. 4A and 4B are circuit diagrams of clocked inverters constituting the bidirectional shift register 111 of the data line driving circuit 101. FIG. FIG. 5 is a diagram showing a modification of the sampling circuit drive signal line 306 output from the data line drive circuit 101 of FIG.

先ず、データ線駆動回路について説明する。   First, the data line driving circuit will be described.

図2において、データ線駆動回路101は、双方向性シフトレジスタ111と、該双方向性シフトレジスタ111の奇数段目の出力に対応して夫々設けられた複数の波形選択回路112a及び該双方向性シフトレジスタ111の偶数段目の出力に対応して夫々設けられた複数の波形選択回路112bとを備えて構成されている。   In FIG. 2, the data line driving circuit 101 includes a bidirectional shift register 111, a plurality of waveform selection circuits 112 a provided corresponding to outputs of odd-numbered stages of the bidirectional shift register 111, and the bidirectional And a plurality of waveform selection circuits 112b provided corresponding to the even-numbered stages of the output shift register 111, respectively.

本実施の形態では特に、データ線駆動手段の一例としてのデータ線駆動回路101は、奇数の出力段を有する双方向性シフトレジスタ111から成り、例えば、6本の相隣接するデータ線35から夫々なる奇数個のデータ線群に対し、LからRへ向かう方向又はRからLへ向かう方向に対応する転送方向で、双方向性シフトレジスタ111の各段から順次出力されるサンプリング回路駆動信号S1、S2、S3、…、Snに基づいて、サンプリング回路302と協動して画像信号VID1〜VID6を順次供給可能なように構成されている。双方向性シフトレジスタ111には、LからRへ向かう転送信号の転送をスタートさせるためのスタート信号SP(L)が図中L側から入力されるか、或いは、RからLへ向かう転送信号の転送をスタートさせるためのスタート信号SP(R)が図中R側から入力される。そしてデータ線駆動回路101は、図3(a)のタイミングチャートに示すタイミングで、このスタート信号SP(L)、クロック信号CL及び反転クロック信号CL INVと第1及び第2波形選択信号ENB1及びENB2とが入力されると、クロック信号CLの半周期だけ順次遅れ、クロック信号CLのパルス幅よりも幅の狭いパルスから夫々なるサンプリング回路駆動信号S1、S2、S3、…、Sn(但し、nは奇数)を、サンプリング回路301に供給するように構成されている。   Particularly in the present embodiment, the data line driving circuit 101 as an example of the data line driving means includes a bidirectional shift register 111 having an odd number of output stages, for example, six data lines 35 adjacent to each other. A sampling circuit drive signal S1 sequentially output from each stage of the bidirectional shift register 111 in a transfer direction corresponding to a direction from L to R or a direction from R to L with respect to an odd number of data line groups; Based on S2, S3,..., Sn, the image signals VID1 to VID6 can be sequentially supplied in cooperation with the sampling circuit 302. In the bidirectional shift register 111, a start signal SP (L) for starting transfer of a transfer signal from L to R is input from the L side in the drawing, or a transfer signal from R to L is input. A start signal SP (R) for starting transfer is input from the R side in the figure. Then, the data line driving circuit 101 performs the start signal SP (L), the clock signal CL, the inverted clock signal CL INV, and the first and second waveform selection signals ENB1 and ENB2 at the timing shown in the timing chart of FIG. Are sequentially delayed by a half cycle of the clock signal CL, and each of the sampling circuit drive signals S1, S2, S3,..., Sn (where n is a pulse width narrower than the pulse width of the clock signal CL) Odd number) is supplied to the sampling circuit 301.

次に、双方向性シフトレジスタ111について詳述する。   Next, the bidirectional shift register 111 will be described in detail.

図2に示すように、双方向性シフトレジスタ111の各段は、第1方向制御信号の一例としての2値の転送方向制御信号D及び該転送方向制御信号の反転信号(以下、反転転送方向制御信号と称す)D INVに応じて転送方向が固定され、所定周期の第1クロック信号の一例としての基準クロック信号CL及び反転クロック信号CL INVの2値レベルが変化する毎に転送信号に帰還をかけて次段に転送すると共に出力する第1ゲート手段の一例を構成する4つのクロックドインバータ114、115、116及び117を夫々含んで構成されている。   As shown in FIG. 2, each stage of the bidirectional shift register 111 includes a binary transfer direction control signal D as an example of the first direction control signal and an inverted signal (hereinafter referred to as an inverted transfer direction) of the transfer direction control signal. The transfer direction is fixed according to D INV (referred to as a control signal), and is fed back to the transfer signal every time the binary level of the reference clock signal CL and the inverted clock signal CL INV as an example of the first clock signal of a predetermined period changes. And includes four clocked inverters 114, 115, 116 and 117 which constitute an example of the first gate means for transferring and outputting to the next stage.

第1クロックドインバータの一例としてのクロックドインバータ114は、転送方向制御信号Dがハイレベルの時に転送可能となり転送方向を順方向の一例としてのLからRへ向かう方向に固定するように構成及び接続されている。   The clocked inverter 114 as an example of the first clocked inverter is configured so that transfer is possible when the transfer direction control signal D is at a high level, and the transfer direction is fixed in a direction from L to R as an example of the forward direction. It is connected.

第2クロックドインバータの一例としてのクロックドインバータ115は、反転転送方向制御信号D INVがハイレベルの時に転送可能となり転送方向を逆方向の一例としてのRからLへ向かう方向に固定するように構成及び接続されている。   The clocked inverter 115 as an example of the second clocked inverter is capable of transferring when the inverted transfer direction control signal D INV is at a high level so that the transfer direction is fixed in a direction from R to L as an example of the reverse direction. Configured and connected.

第3クロックドインバータの一例としてのクロックドインバータ116は、転送方向がLからRへ向かう方向に固定されると、クロックドインバータ114を介して転送される転送信号を、クロック信号CLがハイレベルの時に転送すると共に、転送方向がRからLへ向かう方向に固定されると、クロックドインバータ115を介して転送される転送信号に、クロック信号CLがハイレベルの時に帰還をかけるように構成及び接続されている。   When the transfer direction is fixed in the direction from L to R, the clocked inverter 116 as an example of the third clocked inverter receives a transfer signal transferred through the clocked inverter 114 and the clock signal CL is at a high level. And when the transfer direction is fixed in the direction from R to L, the transfer signal transferred via the clocked inverter 115 is fed back when the clock signal CL is at a high level. It is connected.

また、第4クロックドインバータの一例としてのクロックドインバータ117は、転送方向がRからLへ向かう方向に固定されると、クロックドインバータ115を介して転送される転送信号を、反転クロック信号CL INVハイレベルのときに転送すると共に、転送方向がLからRへ向かう方向に固定されると、クロックドインバータ114を介して転送される転送信号に、反転クロック信号CL INVがハイレベルの時に帰還をかけるように構成及び接続されている。   Further, when the transfer direction is fixed in the direction from R to L, the clocked inverter 117 as an example of the fourth clocked inverter converts the transfer signal transferred via the clocked inverter 115 to the inverted clock signal CL. When the INV signal is transferred at the high level and the transfer direction is fixed in the direction from L to R, the transfer signal transferred via the clocked inverter 114 is fed back when the inverted clock signal CL INV is at the high level. Configured and connected.

図4(a)に抜粋して示すクロックドインバータ116の具体的な回路構成を、図4(b)に回路図で示す。尚、他のクロックドインバータ114、115及び117についても、クロック入力端子に入力されるクロック信号CL及び反転クロック信号CL INVが夫々転送方向制御信号D及び反転転送方向制御信号D INV、反転転送方向制御信号D INV及び転送方向制御信号D、並びに反転クロック信号CL INV及びクロック信号CLとなるだけで、回路構成はどれも同一である。   A specific circuit configuration of the clocked inverter 116 extracted from FIG. 4A is shown in a circuit diagram in FIG. For the other clocked inverters 114, 115, and 117, the clock signal CL and the inverted clock signal CL INV input to the clock input terminal are the transfer direction control signal D, the inverted transfer direction control signal D INV, and the inverted transfer direction, respectively. Only the control signal D INV and the transfer direction control signal D, the inverted clock signal CL INV and the clock signal CL are used, and the circuit configuration is the same.

図4(b)に示すように、クロックドインバータ116は、クロック信号CLがゲートに入力されるNチャネルTFTと、反転クロック信号CL INVが入力されるPチャネルTFTと、ゲートに転送信号が夫々入力されるように並列に接続されたPチャネルTFT及びNチャネルTFTと、電源VSS(接地電位電源)及びVDD(高電位電源)とが、図に示す如くに接続されている。このように各クロックドインバータは、電源VSS及びVDDを必要とするため、図2に示した双方向性シフトレジスタ111全体としても電源配線を各クロックドインバータに引き回す必要がある。また、各クロックドインバータにおいては、入力端子と出力端子との間は各TFTのゲーRト絶縁膜により絶縁されているため、転送信号の周波数が高くても、転送方向に逆らって電流リークしない利点がある。従って、双方向性シフトレジスタ111全体としても、高周波数に対して安定した転送信号を出力することが出来る利点がある。   As shown in FIG. 4B, the clocked inverter 116 has an N-channel TFT to which the clock signal CL is input to the gate, a P-channel TFT to which the inverted clock signal CL INV is input, and a transfer signal to the gate. A P-channel TFT and an N-channel TFT connected in parallel so as to be input, and a power source VSS (ground potential power source) and VDD (high potential power source) are connected as shown in the figure. Thus, since each clocked inverter requires the power supply VSS and VDD, it is necessary to route the power supply wiring to each clocked inverter as the entire bidirectional shift register 111 shown in FIG. In each clocked inverter, since the input terminal and the output terminal are insulated by the gate insulating film of each TFT, even if the frequency of the transfer signal is high, no current leaks against the transfer direction. There are advantages. Therefore, the bidirectional shift register 111 as a whole has an advantage that a stable transfer signal can be output with respect to a high frequency.

次に、波形選択回路112a及び112bについて説明する。   Next, the waveform selection circuits 112a and 112b will be described.

図2において、波形選択回路112aは、双方向性シフトレジスタ111の奇数段目から出力される転送信号のパルス幅を、第1波形選択信号ENB1のパルス幅に制限するように構成されている。波形選択回路112aは例えば、図2に示すように、第1論理回路の一例を構成する、転送信号と波形選択信号ENB1との排他的論理積をとるNAND回路と、その結果を反転させるインバータ回路とから構成されており、このような論理演算により、図3(a)及び(b)に示すように、転送信号のパルス幅を信号ENB1のパルス幅に制限する。   In FIG. 2, the waveform selection circuit 112a is configured to limit the pulse width of the transfer signal output from the odd-numbered stages of the bidirectional shift register 111 to the pulse width of the first waveform selection signal ENB1. For example, as shown in FIG. 2, the waveform selection circuit 112a includes an NAND circuit that forms an exclusive logical product of the transfer signal and the waveform selection signal ENB1 and that constitutes an example of the first logic circuit, and an inverter circuit that inverts the result. By such a logical operation, as shown in FIGS. 3A and 3B, the pulse width of the transfer signal is limited to the pulse width of the signal ENB1.

また、波形選択回路112bは、双方向性シフトレジスタ111の偶数段目から出力される転送信号のパルス幅を第2波形選択信号ENB2のパルス幅に制限するように構成されている。波形選択回路112bは例えば、図2に示すように、第2論理回路の一例を構成する、転送信号と波形選択信号ENB2との排他的論理積をとるNAND回路とその結果を反転させるインバータ回路とから構成されており、このような論理演算により、図3(a)及び(b)に示すように、転送信号のパルス幅を信号ENB2のパルス幅に制限する。   The waveform selection circuit 112b is configured to limit the pulse width of the transfer signal output from the even-numbered stages of the bidirectional shift register 111 to the pulse width of the second waveform selection signal ENB2. For example, as shown in FIG. 2, the waveform selection circuit 112b includes an NAND circuit that forms an exclusive logical product of the transfer signal and the waveform selection signal ENB2, and an inverter circuit that inverts the result. As shown in FIGS. 3A and 3B, the pulse width of the transfer signal is limited to the pulse width of the signal ENB2 by such a logical operation.

次に、以上のように構成されたデータ線駆動回路101の動作について説明する。   Next, the operation of the data line driving circuit 101 configured as described above will be described.

先ず、図2において第1の場合として、転送方向制御信号Dがハイレベルに固定され且つ反転転送方向制御信号D INVがローレベルに固定されて、双方向性シフトレジスタ111に入力されると、双方向性シフトレジスタ111の各段に設けられており、この条件で転送可能とされるクロックドインバータ114及びこの条件で転送不可能とされるクロックドインバータ115により、転送方向はLからRへ向かう方向に固定される。この状態で、図3(a)に示すように、転送をスタートさせるための信号SP(L)が入力されると、クロック信号CL及び反転クロック信号CL INVの2値レベルが変化する毎に、クロック信号CL及び反転クロック信号CL INVが入力されるクロックドインバータ116及び117が転送及び帰還を夫々行う。そして帰還がかけられた転送信号が、双方向性シフトレジスタ111の次段(R側の段)に転送されると共に対応する波形選択回路112a又は112bに出力される。このように帰還が各段でかけられるため、転送信号はなまることはなく、次段へと順次転送されて行く。   First, as a first case in FIG. 2, when the transfer direction control signal D is fixed at a high level and the inverted transfer direction control signal D INV is fixed at a low level and inputted to the bidirectional shift register 111, The transfer direction is changed from L to R by the clocked inverter 114 that is provided in each stage of the bidirectional shift register 111 and that can be transferred under this condition and the clocked inverter 115 that cannot be transferred under this condition. Fixed in the direction to go. In this state, as shown in FIG. 3A, when a signal SP (L) for starting transfer is input, every time the binary level of the clock signal CL and the inverted clock signal CL INV changes, Clocked inverters 116 and 117 to which the clock signal CL and the inverted clock signal CL INV are input perform transfer and feedback, respectively. Then, the transferred transfer signal is transferred to the next stage (R side stage) of the bidirectional shift register 111 and output to the corresponding waveform selection circuit 112a or 112b. Since feedback is applied at each stage in this way, the transfer signal is not lost and is sequentially transferred to the next stage.

他方、図2において第2の場合として、転送方向制御信号Dがローレベルに固定されて且つ反転転送方向制御信号D INVがハイレベルに固定されて、双方向性シフトレジスタ111に入力されると、双方向性シフトレジスタ111の各段において、この条件で転送不可能とされるクロックドインバータ114及びこの条件で転送可能とされるクロックドインバータ115により、転送方向はRからLへ向かう方向に固定される。この状態で、図3(b)に示すように、転送をスタートさせるためのスタート信号SP(R)が入力されると、クロック信号CL及びその反転クロック信号CL INVの2値レベルが変化する毎に、クロック信号CL及びその反転クロック信号CL INVが入力されるクロックドインバータ116及び117が帰還及び転送を夫々行う。そして、帰還がかけられた転送信号が、双方向性シフトレジスタ111の次段(L側の段)に転送されると共に対応する波形選択回路112a又は112bに出力される。   On the other hand, in the second case in FIG. 2, when the transfer direction control signal D is fixed at a low level and the inverted transfer direction control signal D INV is fixed at a high level and is input to the bidirectional shift register 111. In each stage of the bidirectional shift register 111, the transfer direction is changed from R to L by the clocked inverter 114 that cannot be transferred under this condition and the clocked inverter 115 that can be transferred under this condition. Fixed. In this state, as shown in FIG. 3B, when a start signal SP (R) for starting transfer is input, every time the binary level of the clock signal CL and its inverted clock signal CL INV changes. The clocked inverters 116 and 117 to which the clock signal CL and its inverted clock signal CL INV are input perform feedback and transfer, respectively. Then, the transferred transfer signal is transferred to the next stage (L side stage) of the bidirectional shift register 111 and output to the corresponding waveform selection circuit 112a or 112b.

ここで仮に、双方向性シフトレジスタ111が偶数段の双方向性シフトレジスタであったとすれば、転送方向がLからRへ向かう方向である場合とRからLへ向かう方向である場合とでは、双方向性シフトレジスタ111の最初の段(例えば、L端又はR端の段)から出力される転送信号はクロック信号CLの半周期だけ位相がずれた信号となってしまう。このため、実際に転送方向を反転させて、液晶装置10により画像表示を支障無く行うためには、転送方向制御信号D及び反転転送方向制御信号D INVの2値レベルを変更するだけでは足りず、クロック信号CL及び反転クロック信号CL INVを夫々反転させる必要が生じる。即ち、この場合には、クロック信号CL及び反転クロック信号CL INVの配線を何処かで切り換えなければならないことになるが、本実施の形態では、双方向性シフトレジスタ111は奇数の出力段を有するように構成されているため、図3(a)及び(b)に示すように、転送方向がLからRへ向かう方向であれ、RからLへ向かう方向であれ、双方向性シフトレジスタ111の最初の段(左端又は右端の段)から出力される転送信号は同一の信号となる。即ち、転送方向を反転させるためには、転送方向制御信号D及び反転転送方向制御信号D INVの2値レベルを変更するだけで足り、クロック信号CL及び反転クロックCL INVを反転させる必要がないので装置の構成上も制御上も大変有利である。   Assuming that the bidirectional shift register 111 is an even-numbered bidirectional shift register, the transfer direction is a direction from L to R and a direction from R to L. The transfer signal output from the first stage (for example, the L-end or R-end stage) of the bidirectional shift register 111 is a signal whose phase is shifted by a half cycle of the clock signal CL. Therefore, in order to actually reverse the transfer direction and display the image with the liquid crystal device 10 without any trouble, it is not sufficient to change only the binary level of the transfer direction control signal D and the reverse transfer direction control signal D INV. Therefore, it is necessary to invert the clock signal CL and the inverted clock signal CL INV. That is, in this case, the wiring of the clock signal CL and the inverted clock signal CL INV has to be switched somewhere. In this embodiment, the bidirectional shift register 111 has an odd number of output stages. 3A and 3B, the transfer direction of the bidirectional shift register 111 is the same regardless of whether the transfer direction is from L to R or from R to L, as shown in FIGS. The transfer signal output from the first stage (left end or right end stage) is the same signal. That is, in order to invert the transfer direction, it is only necessary to change the binary level of the transfer direction control signal D and the inversion transfer direction control signal D INV, and it is not necessary to invert the clock signal CL and the inversion clock CL INV. This is very advantageous in terms of the configuration and control of the apparatus.

また、波形選択回路も同様に、双方向性シフトレジスタが偶数の出力段の場合には、双方向シフトレジスタの奇数段からの出力信号により制御される波形選択回路112aに入力される波形選択信号ENB1と双方向シフトレジスタの偶数段からの出力信号により制御される波形選択回路112bに入力される波形選択信号ENB2を、転送方向を反転する度に波形選択信号ENB1とENB2を入れ替える必要があるが、本実施の形態では、双方向性シフトレジスタ111は奇数の出力段を有するように構成されているため、図3(a)及び(b)に示すように、転送方向がLからRへ向かう方向であれ、RからLへ向かう方向であれ、双方向性シフトレジスタ111の最初の段(左端又は右端の段)から出力される出力信号は同一の信号となる。即ち、転送方向を反転させるためには、転送方向制御信号D及び反転転送方向制御信号D INV2値レベルを変更するだけで足り、波形選択信号ENB1及びENB2を反転させる必要がないので装置の構成上も制御上も大変有利である。   Similarly, in the case of the waveform selection circuit, when the bidirectional shift register is an even number output stage, the waveform selection signal input to the waveform selection circuit 112a controlled by the output signal from the odd number stage of the bidirectional shift register. Although the waveform selection signal ENB2 input to the waveform selection circuit 112b controlled by the output signal from the ENB1 and the even-numbered stage of the bidirectional shift register needs to be switched every time the transfer direction is inverted, the waveform selection signals ENB1 and ENB2 must be switched. In this embodiment, since the bidirectional shift register 111 is configured to have an odd number of output stages, the transfer direction is from L to R as shown in FIGS. The output signal output from the first stage (left end or right end stage) of the bidirectional shift register 111 is the same signal regardless of the direction or the direction from R to L. It made. That is, in order to invert the transfer direction, it is only necessary to change the binary level of the transfer direction control signal D and the inversion transfer direction control signal D INV, and it is not necessary to invert the waveform selection signals ENB1 and ENB2. Is very advantageous in terms of control.

このため、画像信号処理用IC等において、メモリー等を持たせてクロック信号を切り換える機構や制御が必要なくなり、液晶装置10の構成上や制御上だけでなく、コスト面においても大変有利になる。特に、このような切換えは、駆動周波数が高くなるほどに一般に困難になるため、駆動周波数が高いデータ線駆動回路101の場合には、非常に効果的である。   For this reason, the image signal processing IC or the like does not require a mechanism or control for switching the clock signal by providing a memory or the like, which is very advantageous not only in terms of the configuration and control of the liquid crystal device 10 but also in terms of cost. In particular, such switching is generally more difficult as the drive frequency becomes higher, and is thus very effective in the case of the data line drive circuit 101 having a high drive frequency.

以上のように、LからRへ向かう方向又はRからLへ向かう方向で双方向性シフトレジスタ111の各般から転送信号が順次出力されると、波形選択回路112a及び112bでは、以下の動作を行う。   As described above, when the transfer signal is sequentially output from each of the bidirectional shift registers 111 in the direction from L to R or from R to L, the waveform selection circuits 112a and 112b perform the following operations. .

即ち、双方向性シフトレジスタ111の奇数段目から出力される転送信号のパルス幅は、波形選択回路112aにより、図3(a)又は(b)に示すように、第1波形選択信号ENB1のパルス幅に制限される。双方向性シフトレジスタ111の偶数段目から出力される転送信号のパルス幅は、図3(a)又は(b)に示すように、波形選択回路112bにより、第2波形選択信号ENB2のパルス幅に制限される。その後、これらのパルス幅が制限された転送信号は、転送方向がRからLへ向かう方向であれば、図3(a)に示すように、サンプリング回路駆動信号S1、S2、…、Sn(但し、nは奇数)として、順次サンプリング回路301へ出力される。或いは、転送方向がLからRへ向かう方向であれば、図3(b)に示すように、サンプリング回路駆動信号Sn、Sn−1、Sn−2、…、S1として、順次サンプリング回路301へ出力される。   That is, the pulse width of the transfer signal output from the odd-numbered stage of the bidirectional shift register 111 is set by the waveform selection circuit 112a as shown in FIG. 3 (a) or (b). Limited to pulse width. As shown in FIG. 3 (a) or (b), the pulse width of the transfer signal output from the even-numbered stage of the bidirectional shift register 111 is set by the waveform selection circuit 112b to the pulse width of the second waveform selection signal ENB2. Limited to After that, if the transfer signal whose pulse width is limited is a direction in which the transfer direction is from R to L, as shown in FIG. 3A, sampling circuit drive signals S1, S2,. , N are odd numbers) and are sequentially output to the sampling circuit 301. Alternatively, if the transfer direction is the direction from L to R, as shown in FIG. 3B, the sampling circuit drive signals Sn, Sn-1, Sn-2,..., S1 are sequentially output to the sampling circuit 301. Is done.

従って、このパルス幅の制限により適当な時間間隔が開けられた信号S1、S2、…、Snに応じて、隣接したデータ線群に相前後して供給される画像信号間には、適当な時間間隔があけられる。このように画像信号間に、適当な時間間隔をあけておけば、特に高周波数駆動の環境下でこれらの画像信号が重なってしまい、先行する画像信号成分を多少なりとも書込むことによるゴーストや画像むらが生じる事態を未然に防止できるので大変有利である。   Therefore, according to the signals S 1, S 2,..., Sn having an appropriate time interval due to the limitation of the pulse width, there is an appropriate time between image signals supplied to adjacent data line groups. Spaced. In this way, if an appropriate time interval is provided between the image signals, these image signals are overlapped particularly in an environment of high frequency driving, and a ghost or the like caused by writing some of the preceding image signal components. This is very advantageous because it can prevent the occurrence of image unevenness.

以上のように、波形選択回路112a及び112bにより転送信号のパルス幅が制限されることにより生成されたサンプリング回路駆動信号S1、S2、…、Sn、又はSn、Sn−1、…、S1、(但し、Nは奇数)は、例えば6相に展開された夫々の画像信号VID1〜VID6に対応する相隣接する6つのデータ線からなるデータ線群におけるサンプリング回路301を構成する6つのTFT302のゲートに同時に入力される。これにより、データ線35は6本ずつ同時に駆動され、更にこの動作が繰り返されて、6本のデータ線からなるデータ線群毎に画像信号が順次供給される。   As described above, the sampling circuit drive signals S1, S2,..., Sn, or Sn, Sn−1,..., S1, (, generated by limiting the pulse width of the transfer signal by the waveform selection circuits 112a and 112b. However, N is an odd number), for example, at the gates of the six TFTs 302 constituting the sampling circuit 301 in the data line group composed of the six adjacent data lines corresponding to the respective image signals VID1 to VID6 developed in six phases. Input at the same time. As a result, six data lines 35 are simultaneously driven, and this operation is repeated, so that an image signal is sequentially supplied to each data line group composed of six data lines.

尚、一つのデータ線群に対しては、同一の転送信号に基づいて画像信号が供給されるので、データ線群を構成するデータ線35の数は、画像信号処理用ICからデータ線駆動回路101に入力される画像信号の相展開数と一致させるのが好ましい。従って、画像信号の形式により相展開がされていない場合若しくはサンプリング回路301の各TFT302の書込み能力が高い又はサンプリング回路302に十分な書込み時間が与えられている場合には、例えば、図5に示すように、データ線群は、1本のデータ線で形成してもよい。   In addition, since an image signal is supplied to one data line group based on the same transfer signal, the number of data lines 35 constituting the data line group is changed from the image signal processing IC to the data line driving circuit. It is preferable to match the number of phase expansions of the image signal input to 101. Therefore, when the phase development is not performed according to the format of the image signal, or when the writing capability of each TFT 302 of the sampling circuit 301 is high, or when a sufficient writing time is given to the sampling circuit 302, for example, as shown in FIG. As described above, the data line group may be formed by a single data line.

図5は、図2のデータ線駆動回路101から夫々出力されるサンプリング回路駆動信号線306の変形例を示している。図5において、データ線駆動回路101の構成は図2の場合と同じであるが、サンプリング回路301の各TFT302が夫々一つの波形選択回路112a又は112bに接続されている。この結果、データ線35は、データ線駆動回路101により1本ずつ順番に駆動される。   FIG. 5 shows a modification of the sampling circuit drive signal line 306 output from the data line drive circuit 101 of FIG. In FIG. 5, the configuration of the data line driving circuit 101 is the same as that in FIG. 2, but each TFT 302 of the sampling circuit 301 is connected to one waveform selection circuit 112a or 112b. As a result, the data lines 35 are sequentially driven one by one by the data line driving circuit 101.

次に、走査線駆動回路について説明する。   Next, the scanning line driving circuit will be described.

走査線駆動手段の一例としての走査線駆動回路104は、データ線駆動回路101の場合と同様に図2に示した奇数の出力段を有する双方向性シフトレジスタ111を有しており、各段における転送信号の出力が走査線31に接続されており、走査線31に対し、TからBへ向かう方向又はBからTへ向かう方向に対応する転送方向で、双方向性シフトレジスタ111の各段から順次出力される転送信号をそのまま走査信号として、或いはデータ線駆動回路101の場合と同様に図2に示した波形選択回路112a及び112bを介して走査信号としてから、順次供給するように構成されている。   Similar to the data line driving circuit 101, the scanning line driving circuit 104 as an example of the scanning line driving unit includes the bidirectional shift register 111 having the odd number of output stages shown in FIG. The output of the transfer signal is connected to the scanning line 31, and each stage of the bidirectional shift register 111 is in the transfer direction corresponding to the direction from T to B or the direction from B to T with respect to the scanning line 31. The transfer signals sequentially output from are directly supplied as scan signals, or as scan signals via the waveform selection circuits 112a and 112b shown in FIG. ing.

この場合、双方向性シフトレジスタ111の構成は同じであるが、転送方向制御信号としては、データ線駆動回路101と同じ転送方向制御信号D及び反転転送方向制御信号D INVを用いてもよいし、走査線駆動回路104専用の転送方向制御信号を用意してもよい。同じ転送方向制御信号D及び反転転送方向制御信号D INVを用いれば、データ線駆動回路101及び走査線駆動回路104の転送方向の切り換えを完全に連動して行うことができ、専用の転送方向制御信号を用いれば、データ線駆動回路101及び走査線駆動回路104の転送方向の切り換えを独立して行うことができる。   In this case, the bidirectional shift register 111 has the same configuration, but the transfer direction control signal may be the same transfer direction control signal D and the inverted transfer direction control signal D INV as those of the data line driving circuit 101. A transfer direction control signal dedicated to the scanning line driving circuit 104 may be prepared. If the same transfer direction control signal D and inverted transfer direction control signal D INV are used, the transfer directions of the data line driving circuit 101 and the scanning line driving circuit 104 can be switched completely in synchronization with each other. When the signal is used, the transfer direction of the data line driving circuit 101 and the scanning line driving circuit 104 can be switched independently.

尚、走査線駆動回路104用のクロック信号は、走査線31の総数と垂直走査期間の長さによるが、マルチシンク駆動のような特殊な高速駆動を行わなければ、データ線駆動回路101のクロック信号CL及びCL INVよりも、低い周波数のクロック信号が用いられる。また、走査線駆動回路104におけるクロック周波数を低く設定することにより、相隣接した走査線31に供給される走査信号が実質的に重ならないようにできれば、走査線駆動回路104においては、外部からの波形選択信号により制御される波形選択回路112a及びBを省略できる。   Note that the clock signal for the scanning line driving circuit 104 depends on the total number of scanning lines 31 and the length of the vertical scanning period. However, unless special high-speed driving such as multi-sync driving is performed, the clock of the data line driving circuit 101 is used. A clock signal having a lower frequency than the signals CL and CL INV is used. Further, if the scanning frequency supplied to the adjacent scanning lines 31 is not substantially overlapped by setting the clock frequency in the scanning line driving circuit 104 to be low, the scanning line driving circuit 104 has an external signal. The waveform selection circuits 112a and B controlled by the waveform selection signal can be omitted.

(駆動回路の第2の実施の形態)
次に、駆動回路の第2の実施の形態について図6及び図7を参照して説明する。ここに図6は、第2の実施の形態におけるデータ線駆動回路101を示したものである。また、図7は、このデータ線駆動回路101の双方向性シフトレジスタを構成するトランスミッションゲートの回路図である。尚、図2に示した第1の実施の形態と同じ構成要素については同じ参照符号を付しその説明は省略する。
(Second Embodiment of Driving Circuit)
Next, a second embodiment of the drive circuit will be described with reference to FIGS. FIG. 6 shows the data line driving circuit 101 in the second embodiment. FIG. 7 is a circuit diagram of a transmission gate constituting the bidirectional shift register of the data line driving circuit 101. The same constituent elements as those in the first embodiment shown in FIG. 2 are denoted by the same reference numerals, and the description thereof is omitted.

図6において、データ線駆動回路101は、奇数の出力段を有する双方向性シフトレジスタ121を備えており、双方向性シフトレジスタ121の各段は、第1ゲート手段の他の例を構成する2つのトランスミッションゲート124及び125並びに2つのクロックドインバータ126及び127を含んで構成されている。   In FIG. 6, the data line driving circuit 101 includes a bidirectional shift register 121 having an odd number of output stages, and each stage of the bidirectional shift register 121 constitutes another example of the first gate means. Two transmission gates 124 and 125 and two clocked inverters 126 and 127 are included.

第1トランスミッションゲートの一例としてのトランスミッションゲート124は、転送方向制御信号Dがハイレベルの時に転送可能となり転送方向をLからRへ向かう方向に固定するように構成及び接続されている。   The transmission gate 124 as an example of the first transmission gate is configured and connected so that transfer is possible when the transfer direction control signal D is at a high level and the transfer direction is fixed in the direction from L to R.

第2トランスミッションゲートの一例としてのトランスミッションゲート125は、反転転送方向制御信号D INVがハイレベルの時に転送可能となり転送方向をRからLへ向かう方向に固定するように構成及び接続されている。   The transmission gate 125 as an example of the second transmission gate is configured and connected so that transfer is possible when the inverted transfer direction control signal D INV is at a high level, and the transfer direction is fixed in the direction from R to L.

第1クロックドインバータの他の一例としてのクロックドインバータ126は、転送方向がLからRへ向かう方向に固定されると、トランスミッションゲート124を介して転送される転送信号を、クロック信号CLがハイレベルの時に転送すると共に、転送方向がRからLへ向かう方向に固定されると、トランスミッションゲート125を介して転送される転送信号を、クロック信号CLがハイレベルの時に転送するように構成及び接続されている。   The clocked inverter 126 as another example of the first clocked inverter is configured such that when the transfer direction is fixed in the direction from L to R, the transfer signal transferred via the transmission gate 124 is transferred to the clock signal CL. Configuration and connection so that when the clock signal CL is high level, the transfer signal is transferred when the clock signal CL is high level. Has been.

また、第2クロックドインバータの他の一例としてのクロックドインバータ127は、転送方向がRからLへ向かう方向に固定されると、トランスミッションゲート125を介して転送される転送信号に、インバータ128の前後において、反転クロック信号CL INVがハイレベルの時に帰還をかけると共に、転送方向がLからRへ向かう方向に固定されると、トランスミッションゲート124を介して転送される転送信号に、インバータ128の前後において、反転クロック信号CL INVがハイレベルの時に帰還をかけるように構成及び接続されている。   In addition, when the transfer direction is fixed in the direction from R to L, the clocked inverter 127 as another example of the second clocked inverter receives the transfer signal of the inverter 128 via the transmission gate 125. Before and after, when the inverted clock signal CL INV is at a high level, feedback is applied and when the transfer direction is fixed in the direction from L to R, the transfer signal transferred via the transmission gate 124 is transferred to the front and rear of the inverter 128. Are configured and connected so as to provide feedback when the inverted clock signal CL INV is at a high level.

図7(a)に抜粋して示すトランスミッションゲート126の具体的な回路構成を図7(b)に回路図で示す。尚、他のトランスミッションゲート127についても、クロック入力端子に入力されるクロック信号CL及び反転クロック信号CL INVが夫々反転転送方向制御信号D INV及び転送方向制御信号Dとなるだけで、回路構成は同一である。   A specific circuit configuration of the transmission gate 126 extracted from FIG. 7A is shown in a circuit diagram in FIG. The circuit configurations of the other transmission gates 127 are the same except that the clock signal CL and the inverted clock signal CL INV input to the clock input terminal become the inverted transfer direction control signal D INV and the transfer direction control signal D, respectively. It is.

トランスミッションゲート126は、クロック信号CLがゲートに入力されるNチャネルTFTと反転クロック信号CL INVが入力されるPチャネルTFTとが、ソース−ドレイン間で転送信号を転送するように、図に示す如くに接続されている。このように各トランスミッションゲートは、電源を必要としないため、双方向性シフトレジスタ121全体としても電源配線を各トランスミッションゲートに引き回す必要がない利点がある。これにより、データ線駆動回路101や走査線駆動回路104のレイアウト面積を縮小することができるので、小型の液晶装置が実現できる。   In the transmission gate 126, as shown in the figure, the N-channel TFT to which the clock signal CL is input to the gate and the P-channel TFT to which the inverted clock signal CL INV is input transfer the transfer signal between the source and the drain. It is connected to the. Thus, since each transmission gate does not require a power supply, the bidirectional shift register 121 as a whole has an advantage that it is not necessary to route the power supply wiring to each transmission gate. Accordingly, the layout area of the data line driving circuit 101 and the scanning line driving circuit 104 can be reduced, so that a small liquid crystal device can be realized.

以上のように構成されているので、双方向性シフトレジスタ121は、転送方向制御信号D及び反転転送方向制御信号D INVの2値レベルに応じて、転送方向がLからRへ向かう方向又はRからLへ向かう方向である単方向性シフトレジスタとして機能する。   Since it is configured as described above, the bidirectional shift register 121 is configured such that the transfer direction is from L to R or R according to the binary level of the transfer direction control signal D and the inverted transfer direction control signal D INV. Functions as a unidirectional shift register in the direction from L to L.

尚、波形選択回路112a及び112bについては、第1の実施の形態の場合と同じである。   The waveform selection circuits 112a and 112b are the same as those in the first embodiment.

また、第2の実施の形態では、走査線駆動回路については、双方向性シフトレジスタ111又は121を用いて第1の実施の形態における走査線駆動回路104と同様に構成すればよいので、その説明は省略する。   In the second embodiment, the scanning line driving circuit may be configured similarly to the scanning line driving circuit 104 in the first embodiment using the bidirectional shift register 111 or 121. Description is omitted.

(駆動回路の第3の実施の形態)
次に、駆動回路の第3の実施の形態について図8を参照して説明する。ここに図8は、第3の実施の形態におけるデータ線駆動回路を示したものである。尚、図2に示した第1の実施の形態と同じ構成要素については同じ参照符号を付しその説明は省略する。
(Third embodiment of drive circuit)
Next, a third embodiment of the drive circuit will be described with reference to FIG. FIG. 8 shows a data line driving circuit according to the third embodiment. The same constituent elements as those in the first embodiment shown in FIG. 2 are denoted by the same reference numerals, and the description thereof is omitted.

図8において、データ線駆動回路101は、奇数の出力段を有する双方向性シフトレジスタ131を備えており、双方向性シフトレジスタ131の各段は、第1ゲート手段の他の例を構成する4つのトランスミッションゲート134〜137を含んで構成されている。   In FIG. 8, the data line driving circuit 101 includes a bidirectional shift register 131 having an odd number of output stages, and each stage of the bidirectional shift register 131 constitutes another example of the first gate means. Four transmission gates 134 to 137 are included.

第1トランスミッションゲートの他の一例としてのトランスミッションゲート134は、転送方向制御信号Dがハイレベルの時に転送可能となり転送方向をLからRへ向かう方向に固定するように構成されている。   The transmission gate 134 as another example of the first transmission gate is configured to be transferable when the transfer direction control signal D is at a high level, and is configured to fix the transfer direction in a direction from L to R.

第2トランスミッションゲートの他の一例としてのトランスミッションゲート135は、反転転送方向制御信号D INVがハイレベルの時に転送可能となり転送方向をRからLへ向かう方向に固定するように構成されている。   The transmission gate 135 as another example of the second transmission gate is configured to be able to transfer when the inverted transfer direction control signal D INV is at a high level, and to fix the transfer direction in the direction from R to L.

第3トランスミッションゲートの一例としてのトランスミッションゲート136は、転送方向がLからRへ向かう方向に固定されると、トランスミッションゲート134を介して転送される転送信号を、クロック信号CLがハイレベルの時に転送すると共に、転送方向がRからLへ向かラ方向に固定されると、トランスミッションゲート135を介して転送される転送信号を、クロック信号CLがハイレベルの時に転送するように構成及び接続されている。   The transmission gate 136 as an example of the third transmission gate transfers the transfer signal transferred via the transmission gate 134 when the transfer direction is fixed in the direction from L to R when the clock signal CL is at the high level. At the same time, when the transfer direction is fixed from R to L and fixed in the la direction, the transfer signal transferred through the transmission gate 135 is configured and connected to transfer when the clock signal CL is at the high level. Yes.

また、第4トランスミッションゲートの一例としてのトランスミッションゲート137は、転送方向がRからLへ向かう方向に固定されると、トランスミッションゲート135を介して転送される転送信号に、反転クロック信号CL INVがハイレベルの時に、インバータ138及び139の前後において帰還をかけると共に、転送方向がLからRへ向かう方向に固定されると、トランスミッションゲート134を介して転送される転送信号に、反転クロック信号CL INVがハイレベルの時に、インバータ138及び139の前後において帰還をかけるように構成されている。   In addition, the transmission gate 137 as an example of the fourth transmission gate is configured such that when the transfer direction is fixed in the direction from R to L, the inverted clock signal CL INV is added to the transfer signal transferred through the transmission gate 135. At the level, when feedback is applied before and after the inverters 138 and 139 and the transfer direction is fixed in the direction from L to R, the inverted clock signal CL INV is added to the transfer signal transferred via the transmission gate 134. When the level is high, feedback is applied before and after the inverters 138 and 139.

以上のように構成されているので、双方向性シフトレジスタ131は、転送方向制御信号D及び反転転送方向制御信号D INVの2値レベルに応じて、転送方向がLからRへ向かう方向又はRからLへ向かう方向である単方向性シフトレジスタとして機能する。   Since it is configured as described above, the bidirectional shift register 131 has a direction in which the transfer direction is from L to R or R depending on the binary level of the transfer direction control signal D and the inverted transfer direction control signal D INV. Functions as a unidirectional shift register in the direction from L to L.

また、本実施の形態は、双方向性シフトレジスタ131を構成する回路を全てトランスミッションゲートで構成しているため、電源を双方向シフトレジスタ131に引き回す必要がなくなり、データ線駆動回路101や走査線駆動回路104のレイアウト面積を縮小できるため、小型の液晶装置が実現できる。   Further, in this embodiment, since all the circuits constituting the bidirectional shift register 131 are configured by transmission gates, there is no need to route power to the bidirectional shift register 131, and the data line driving circuit 101 and the scanning line Since the layout area of the driver circuit 104 can be reduced, a small liquid crystal device can be realized.

尚、波形選択回路112a及び112bについては、第1の実施の形態の場合
と同じである。
The waveform selection circuits 112a and 112b are the same as those in the first embodiment.

また、第3の実施の形態では、走査線駆動回路については、双方向レジスタ111、121又は131を用いて第1の実施の形態における走査線駆動回路104と同様に構成すればよいので、その現明は省略する。   In the third embodiment, the scanning line driving circuit may be configured similarly to the scanning line driving circuit 104 in the first embodiment using the bidirectional register 111, 121, or 131. I will omit the present.

(駆動回路の変形形態)
次に、駆動回路の変形形態について図9及び図10を参照して説明する。各変形形態は、双方向性シフトレジスタの変形に係るものであるので、この点についてのみ説明する。
(Modified form of drive circuit)
Next, a modified embodiment of the drive circuit will be described with reference to FIGS. Since each modification relates to a modification of the bidirectional shift register, only this point will be described.

先ず、第1の変形形態は、前述した第1の実施の形態(図2参照)において、転送方向固定用のクロックドインバータ114及び115に夫々代えて、図9に示すように、“トランスミッションゲート+インバータ”114’及び“トランスミッションゲート+インバータ”115’を用いるものである。この“トランスミッションゲート+インバータ”114’及び115’に対し、転送方向制御信号D及び反転転送方向制御信号D INVを入力すれば、それらの2値レベルに応じて、転送方向がLからRへ向かう方向又はRからLへ向かう方向である単方向性シフトレジスタとすることができる。この場合、第1の実施の形態と比較すると、図7(b)に示したようにトランスミッションゲートに対しては、電源が必要ないので、周辺回路のレイアウト面積を縮小することが可能となり、小型の液晶装置が実現できる。   First, as shown in FIG. 9, in the first modified embodiment, instead of the clocked inverters 114 and 115 for fixing the transfer direction in the first embodiment (see FIG. 2), a “transmission gate” is used. + Inverter "114 '" and "Transmission gate + Inverter" 115' are used. If the transfer direction control signal D and the inverted transfer direction control signal D INV are input to the “transmission gate + inverter” 114 ′ and 115 ′, the transfer direction goes from L to R according to their binary level. The unidirectional shift register can be a direction or a direction from R to L. In this case, as compared with the first embodiment, the power supply is not required for the transmission gate as shown in FIG. 7B, so that the layout area of the peripheral circuit can be reduced, and the size can be reduced. The liquid crystal device can be realized.

次に、第2の変形形態は、前述した第2及び第3の実施の形態(図6及び図8参照)において、トランスミッションゲート124、125及び134〜137の少なくとも一つに夫々代えて、PチャネルTFT或いはNチャネルTFTのいずれかを用いるものである。図10に、このようなPチャネルTFT及びNチャネルTFTのどちらか一方を用いた一例を示す。この場合、第1の実施の形態と比較すると、PチャネルTFT及びNチャネルTFTのどちらか一方を用いた場合の構造は、図7に示したトランスミッションゲートよりも更に単純であり且つ電源が必要でない。素子数はトランスミッションゲートの半分で済むので、データ線駆動回路101や走査線駆動回路104のレイアウト面積をさらに縮小することが可能となり、超小型の液晶装置が実現できる。   Next, a second modification is the same as the second and third embodiments described above (see FIGS. 6 and 8), except that at least one of the transmission gates 124, 125, and 134 to 137 is replaced with P Either a channel TFT or an N-channel TFT is used. FIG. 10 shows an example using one of such P-channel TFT and N-channel TFT. In this case, as compared with the first embodiment, the structure using one of the P-channel TFT and the N-channel TFT is simpler than the transmission gate shown in FIG. 7 and does not require a power source. . Since the number of elements is half that of the transmission gate, the layout area of the data line driving circuit 101 and the scanning line driving circuit 104 can be further reduced, and an ultra-small liquid crystal device can be realized.

その他、各種の半導体素子、基本回路等を用いて、本発明に沿う奇数の出力段を有する双方向性シフトレジスタを構成でき、奇数の出力段を有するが故に前述ように、クロック信号や波形選択信号を反転させる必要なく、転送方向制御信号の2値レベルを変えるだけで、転送方向を逆転できる便利な双方向レジスタを構築でき、これにより垂直走査や水平走査を簡単に左右上下に反転できる液晶装置を実現できる。   In addition, a bidirectional shift register having an odd number of output stages according to the present invention can be configured by using various semiconductor elements, basic circuits, etc., and since it has an odd number of output stages, as described above, a clock signal and waveform selection It is possible to construct a convenient bidirectional register that can reverse the transfer direction by changing the binary level of the transfer direction control signal without having to invert the signal, and this makes it possible to easily invert the vertical and horizontal scans from left to right and up and down. A device can be realized.

上記の実施の形態では、双方向性シフトレジスタにおいて、波形選択信号ENB1とENB2を適当な時間間隔をあけるように、即ち隣り合う波形選択回路からそれぞれ出力される波形選択信号ENB1とENB2が重ならないように構成されている。しかしながら、双方向性シフトレジスタの講成を有しないシフトレジスタの場合においても、クロック信号を本実施の形態の波形選択回路を用いてパルス幅を調整し、隣り合う波形選択信号を重ならないように構成すれば、ゴーストや画像むらを未然に防止するのに効果的である。   In the above embodiment, in the bidirectional shift register, the waveform selection signals ENB1 and ENB2 output from the adjacent waveform selection circuits are not overlapped so that the waveform selection signals ENB1 and ENB2 are spaced at an appropriate time interval. It is configured as follows. However, even in the case of a shift register that does not have a bidirectional shift register, the pulse width of the clock signal is adjusted using the waveform selection circuit of this embodiment so that adjacent waveform selection signals do not overlap. If configured, it is effective in preventing ghosts and image irregularities.

また、上記の実施の形態における波形選択信号の変形例について図17を用いて説明する。図17はスタート信号SP、クロック信号CL及び反転クロック信号CL INVと、波形選択信号ENB1とENB2の波形を示すものであり、上記の実施の形態との相違点についてのみ説明し、共通な構成については省略する。   A modification of the waveform selection signal in the above embodiment will be described with reference to FIG. FIG. 17 shows waveforms of the start signal SP, the clock signal CL and the inverted clock signal CL INV, and the waveform selection signals ENB1 and ENB2. Only the differences from the above embodiment will be described, and the common configuration will be described. Is omitted.

図17において、波形選択信号のパルス波形の遷移は数+ns、好ましくは20ns以上、50ns以下の範囲でなまらせる。具体的には、波形選択信号ENB1とENB2の立ち上がりと立ち下がりにおいて、上記の範囲でなまらせるように構成している。このようにパルス波形をなまらせることにより、波形選択信号自身のリンギングを抑えることができるとともに、波形選択信号の信号成分をノイズとして画像信号線に書き込むことを防止することができる。   In FIG. 17, the transition of the pulse waveform of the waveform selection signal is smoothed within a range of several + ns, preferably 20 ns or more and 50 ns or less. Specifically, the waveform selection signals ENB1 and ENB2 are configured to be smoothed in the above range at the rise and fall. By smoothing the pulse waveform in this manner, ringing of the waveform selection signal itself can be suppressed, and writing of the signal component of the waveform selection signal as noise to the image signal line can be prevented.

さらに、図18の波形選択信号線と画像信号線のレイアウトの平面図を用いて説明する。図18において、185と186はそれぞれ波形選択信号ENB1とENB2の波形選択信号線であり、187〜192は画像信号VIDL〜VID6の画像信号線を示す。   Further, description will be made with reference to the plan view of the layout of the waveform selection signal lines and the image signal lines in FIG. In FIG. 18, 185 and 186 are waveform selection signal lines for waveform selection signals ENB1 and ENB2, respectively, and 187 to 192 are image signal lines for image signals VIDL to VID6.

外部回路(図示せず)から実装端子181、182、183及び184を介して波形選択信号ENB1、ENB2及び画像信号VID1とVID2がそれぞれ波形選択信号線185と186及び画像信号線187と188に入力される。尚、画像信号配線189〜192の実装端子は図面上省略されている。   Waveform selection signals ENB1, ENB2 and image signals VID1 and VID2 are input to waveform selection signal lines 185 and 186 and image signal lines 187 and 188, respectively, via mounting terminals 181, 182, 183 and 184 from an external circuit (not shown). Is done. Note that the mounting terminals of the image signal wirings 189 to 192 are omitted in the drawing.

例えば図18に示されるように波形選択信号ENB1、ENB2の波形選択信号線185と186及び画像信号VIDL〜VID6の画像信号線187〜192とが隣接して配置されている場合は、波形選択信号線185と186の波形選択信号ENB1とENB2がノイズとして画像信号配線187〜182の画像信号VID1〜VID6に重畳される可能性がある。しかしながら、たとえ隣接配置したとしても、上述のように波形選択信号の遷移をなまらせておけば、このような問題を防ぐことができる。   For example, as shown in FIG. 18, when the waveform selection signal lines 185 and 186 of the waveform selection signals ENB1 and ENB2 and the image signal lines 187 to 192 of the image signals VIDL to VID6 are arranged adjacent to each other, the waveform selection signal There is a possibility that the waveform selection signals ENB1 and ENB2 of the lines 185 and 186 are superimposed on the image signals VID1 to VID6 of the image signal wirings 187 to 182 as noise. However, even if they are arranged adjacent to each other, such a problem can be prevented by smoothing the transition of the waveform selection signal as described above.

尚、以上の実施の形態では、画素電極11及びTFT30から、画素に対応する液晶部分を能動的に駆動する画素駆動手段の一例が構成されている。しかしながら、画素駆動手段は、この一例に限られるものではない。例えば、データ線35及び走査線31のうちの一方を対向電極として対向基板に設けて、TFTアレイ基板1に形成されたデータ線35及び走査線31のうちの他方と画素電極11との間に、双方向ダイオード特性を夫々有するMIM駆動素子等の2端子型非線形素子を夫々介在させることにより、当該対向電極、画素電極11及び2端子型非線形素子から画素駆動手段の他の例を構成してもよい。その他、各種のスイッチング素子、更には各種の液晶材料(液晶相)、動作モード、液晶配列、駆動方法等に本実施の形態を適用することが可能である。   In the above embodiment, the pixel electrode 11 and the TFT 30 constitute an example of a pixel driving unit that actively drives a liquid crystal portion corresponding to a pixel. However, the pixel driving means is not limited to this example. For example, one of the data line 35 and the scanning line 31 is provided on the counter substrate as a counter electrode, and the other of the data line 35 and the scanning line 31 formed on the TFT array substrate 1 and the pixel electrode 11 are provided. Another example of pixel driving means is configured from the counter electrode, the pixel electrode 11 and the two-terminal nonlinear element by interposing two-terminal nonlinear elements such as MIM driving elements each having bidirectional diode characteristics. Also good. In addition, the present embodiment can be applied to various switching elements, various liquid crystal materials (liquid crystal phases), operation modes, liquid crystal alignments, driving methods, and the like.

(電子機器)
次に、以上詳細に説明した液晶装置10を備えた電子機器の実施の形態について図11から図15を参照して説明する。
(Electronics)
Next, an embodiment of an electronic apparatus including the liquid crystal device 10 described in detail above will be described with reference to FIGS.

先ず図11に、このように液晶装置10を備えた電子機器の概略構成を示す。   First, FIG. 11 shows a schematic configuration of an electronic apparatus including the liquid crystal device 10 as described above.

図11において、電子機器は、表示情報出力源1000、表示情報処理回路1002、前述の走査線駆動回路104及びデータ線駆動回路101を含む駆動回路1004、液晶装置10、クロック発生回路1008並びに電源回路1010を備えて構成されている。表示情報出力源1000は、ROM(Read Only Memory)、RAM(Read Access Memory)、光ディスク装置などのメモリ、同調回路等を含み、クロック発生回路1008からのクロック信号に基づいて、所定フォーマットの画像信号などの表示情報を表示情報処理回路1002に出力する。表示情報処理回路1002は、増幅・極性反転回路、相展開回路、ローテーション回路、ガンマ補正回路、クランプ回路等の周知の各種処理回路を含んで構成されており、クロック信号に基づいて入力された表示情報からデジタル信号を順次生成し、クロック信号CLKと共に駆動回路1004に出力する。駆動回路1004は、前述の駆動方法により液晶装置10を駆動する。電源回路1010は、上述の各回路に所定電源を供給する。尚、液晶装置10を構成するTFTアレイ基板の上に、駆動回路1004を搭載してもよく、これに加えて表示情報処理回路1002を搭載してもよい。   In FIG. 11, an electronic device includes a display information output source 1000, a display information processing circuit 1002, a driving circuit 1004 including the scanning line driving circuit 104 and the data line driving circuit 101, a liquid crystal device 10, a clock generation circuit 1008, and a power supply circuit. 1010 is provided. The display information output source 1000 includes a ROM (Read Only Memory), a RAM (Read Access Memory), a memory such as an optical disk device, a tuning circuit, and the like, and an image signal of a predetermined format based on a clock signal from the clock generation circuit 1008. Are output to the display information processing circuit 1002. The display information processing circuit 1002 includes various known processing circuits such as an amplification / polarity inversion circuit, a phase expansion circuit, a rotation circuit, a gamma correction circuit, and a clamp circuit, and a display input based on a clock signal. A digital signal is sequentially generated from the information and is output to the drive circuit 1004 together with the clock signal CLK. The driving circuit 1004 drives the liquid crystal device 10 by the above-described driving method. The power supply circuit 1010 supplies predetermined power to the above-described circuits. Note that the drive circuit 1004 may be mounted on the TFT array substrate constituting the liquid crystal device 10, and in addition to this, the display information processing circuit 1002 may be mounted.

次に図12から図15に、このように構成された電子機器の具体例を夫々示す。   Next, FIGS. 12 to 15 show specific examples of the electronic apparatus configured as described above.

図12において、電子機器の一例たる液晶プロジェクタ1100は、上述した駆動回路1004がTFTアレイ基板上に搭載された液晶装置10を含む液晶表示モジュールを3個用意し、夫々RGB用のライトバルブ10R、10G及び10Bとして用いた投射型プロジェクタとして構成されている。液晶プロジェクタ1100では、白色光源のランプユニット1102から投射光が発せられると、ライトガイド1104の内部で、複数のミラー1106を介して、2枚のダイクロイックミラー1108によって、RGBの3原色に対応する光成分R、G、Bに分けられ、各色に対応するライトバルブ10R、10G及び10Bに夫々導かれる。そして、ライトバルブ10R、10G及び10Bにより夫々変調された3原色に対応する光成分は、ダイクロイックプリズム1112により再度合成された後、投射レンズ1114を介してスクリーンなどにカラー画像として投射される。   In FIG. 12, a liquid crystal projector 1100 as an example of an electronic device prepares three liquid crystal display modules including the liquid crystal device 10 in which the drive circuit 1004 described above is mounted on a TFT array substrate. It is configured as a projection type projector used as 10G and 10B. In the liquid crystal projector 1100, when projection light is emitted from the lamp unit 1102 of the white light source, light corresponding to the three primary colors of RGB is generated by the two dichroic mirrors 1108 through the plurality of mirrors 1106 inside the light guide 1104. Divided into components R, G, and B, they are led to light valves 10R, 10G, and 10B corresponding to the respective colors. The light components corresponding to the three primary colors modulated by the light valves 10R, 10G, and 10B are synthesized again by the dichroic prism 1112 and then projected as a color image on the screen or the like via the projection lens 1114.

図13において、電子機器の他の例たるラップトップ型のパーソナルコンピュータ1200は、上述した液晶装置10がトップカバーケース内に備えられており、更にCPU、メモリ、モデム等を収容すると共にキーボード1202が組み込まれた本体1204を備えている。   In FIG. 13, a laptop personal computer 1200, which is another example of an electronic device, includes the above-described liquid crystal device 10 in a top cover case, and further houses a CPU, a memory, a modem, and the like, and a keyboard 1202. An integrated main body 1204 is provided.

図14において、電子機器の他の例たるページャ1300は、金属フレーム1302内に前述の駆動回路1004がTFTアレイ基板上に搭載されて液晶表示モジュールをなす液晶装置10が、バックライト1306aを含むライトガイド1306、回路基板1308、第1及び第2のシールド板1310及び1312、二つの弾性導電体1314及び1316、並びにフィルムキャリアテープ1318と共に収容されている。この例の場合、前述の表示情報処理回路1002(図11参照)は、回路基板1308に搭載してもよく、液晶装置10のTFTアレイ基板上に搭載してもよい。更に、前述の駆動回路1004を回路基板1308上に搭載することも可能である。   In FIG. 14, a pager 1300 as another example of an electronic device includes a liquid crystal device 10 in which the above-described driving circuit 1004 is mounted on a TFT array substrate in a metal frame 1302 to form a liquid crystal display module, and a light including a backlight 1306a. A guide 1306, a circuit board 1308, first and second shield plates 1310 and 1312, two elastic conductors 1314 and 1316, and a film carrier tape 1318 are accommodated. In the case of this example, the display information processing circuit 1002 (see FIG. 11) described above may be mounted on the circuit board 1308 or on the TFT array substrate of the liquid crystal device 10. Further, the above-described drive circuit 1004 can be mounted on the circuit board 1308.

尚、図14に示す例はページャであるので、回路基板1308等が設けられている。しかしながら、駆動回路1004や更に表示情報処理回路1002を搭載して液晶表示モジュールをなす液晶装置10の場合には、金属フレーム1302内に液晶装置10を固定したものを液晶装置として、或いはこれに加えてライトガイド1306を組み込んだバックライト式の液晶装置として、生産、販売、使用等することも可能である。   14 is a pager, a circuit board 1308 and the like are provided. However, in the case of the liquid crystal device 10 in which the driving circuit 1004 and the display information processing circuit 1002 are mounted to form a liquid crystal display module, the liquid crystal device 10 fixed in the metal frame 1302 is used as or in addition to the liquid crystal device. As a backlight type liquid crystal device incorporating the light guide 1306, it is possible to produce, sell, use, and the like.

また図15に示すように、駆動回路1004や表示情報処理回路1002を搭載しない液晶装置10の場合には、駆動回路1004や表示情報処理回路1002を含むIC1324がポリイミドテープ1322上に実装されたTCP(Tape Carrier Package)1320に、TFTアレイ基板1の周辺部に設けられた異方性導電フィルムを介して物理的且つ電気的に接続して、液晶装置として、生産、販売、使用等することも可能である。   As shown in FIG. 15, in the case of the liquid crystal device 10 in which the drive circuit 1004 and the display information processing circuit 1002 are not mounted, an IC 1324 including the drive circuit 1004 and the display information processing circuit 1002 is mounted on a polyimide tape 1322. (Tape Carrier Package) 1320 can be physically and electrically connected to the periphery of the TFT array substrate 1 through an anisotropic conductive film to produce, sell, use, etc. as a liquid crystal device Is possible.

以上図12から図15を参照して説明した電子機器の他にも、液晶テレビ、ビューファインダ型又はモニタ直視型のビデオテープレコーダ、カーナビゲーション装置、電子手帳、電卓、ワードプロセッサ、ワークステーション、携帯電話、テレビ電話、POS端末、タッチパネルを備えた装置等などが図11に示した電子機器の例として挙げられる。   In addition to the electronic devices described above with reference to FIGS. 12 to 15, a liquid crystal television, a viewfinder type or a monitor direct-view type video tape recorder, a car navigation device, an electronic notebook, a calculator, a word processor, a workstation, a mobile phone A video phone, a POS terminal, a device equipped with a touch panel, and the like are examples of the electronic device shown in FIG.

本発明に係る電気光学装置は、液晶、ライトエミッチングポリマー、LED等の電気光学装置として利用可能であり、更に本発明に係わる画素駆動回路は、各種のアクティブマトリクス駆動方式の装置に利用可能である。また、本発明に係わる電子機器は、このような電気光学装置やその駆動回路を用いて構成され、高品質の画像表示を行える電子機器等として利用可能である。   The electro-optical device according to the present invention can be used as an electro-optical device such as a liquid crystal, a light emitting polymer, and an LED, and the pixel driving circuit according to the present invention can be used in various active matrix driving systems. is there. In addition, the electronic apparatus according to the present invention is configured using such an electro-optical device and its driving circuit, and can be used as an electronic apparatus that can display a high-quality image.

液晶装置の実施の形態におけるTFTアレイ基板上に形成された各種配線、周辺回路等のブロック図である。It is a block diagram of various wirings, peripheral circuits and the like formed on the TFT array substrate in the embodiment of the liquid crystal device. 図1の液晶装置に備えられた駆動回路の第1の実施の形態の回路図である。FIG. 2 is a circuit diagram of a first embodiment of a drive circuit provided in the liquid crystal device of FIG. 1. (a)及び(b)は、図2の駆動回路における各種の信号のタイミングチャートである。(A) And (b) is a timing chart of the various signals in the drive circuit of FIG. 図2の駆動回路を構成するクロックドインバータの回路図である。FIG. 3 is a circuit diagram of a clocked inverter constituting the drive circuit of FIG. 2. 図2の駆動回路のサンプリング回路への出力配線を変えた変形例を示す回路図である。FIG. 5 is a circuit diagram illustrating a modification in which an output wiring to a sampling circuit of the drive circuit in FIG. 2 is changed. 図1の液晶装置に備えられた駆動回路の第2の実施の形態の回路図である。FIG. 6 is a circuit diagram of a second embodiment of a drive circuit provided in the liquid crystal device of FIG. 1. 図6の駆動回路を構成するトランスミッションゲートの回路図である。It is a circuit diagram of the transmission gate which comprises the drive circuit of FIG. 図1の液晶装置に備えられた駆動回路の第3の実施の形態の回路図である。FIG. 6 is a circuit diagram of a third embodiment of a drive circuit provided in the liquid crystal device of FIG. 1. 図2の駆動回路の第1の変形形態を説明する回路図である。FIG. 3 is a circuit diagram illustrating a first modification of the drive circuit of FIG. 2. 図2の駆動回路の第2の変形形態を説明する回路図である。FIG. 6 is a circuit diagram illustrating a second modification of the drive circuit in FIG. 2. 本発明による電子機器の実施の形態の概略構成を示すブロック図である。It is a block diagram which shows schematic structure of embodiment of the electronic device by this invention. 電子機器の一例としての液晶プロジェクタを示す断面図である。It is sectional drawing which shows the liquid crystal projector as an example of an electronic device. 電子機器の一例としてのパーソナルコンピュータを示す正面図である。It is a front view which shows the personal computer as an example of an electronic device. 電子機器の一例としてのページャを示す分解斜視図である。It is a disassembled perspective view which shows the pager as an example of an electronic device. 電子機器の一例としてのTCPを用いた液晶装置を示す斜視図である。It is a perspective view which shows the liquid crystal device using TCP as an example of an electronic device. 液晶プロジェクタのRGBの3色光を合成するプリズム光学系を示す概念図である。It is a conceptual diagram which shows the prism optical system which synthesize | combines the RGB three-color light of a liquid crystal projector. 図3におけるタイミングチャートの波形選択信号の変形例である。It is a modification of the waveform selection signal of the timing chart in FIG. 波形選択信号線と画像信号線とのレイアウト例を示す平面図である。It is a top view which shows the example of a layout of a waveform selection signal line and an image signal line.

符号の説明Explanation of symbols

1…TFTアレイ基板
10…液晶装置
11…画素電極
31…走査線
35…データ線
101…データ線駆動回路
104…走査線駆動回路
111、121、131…双方向性シフトレジスタ
112a、112b…波形選択回路
301…サンプリング回路
DESCRIPTION OF SYMBOLS 1 ... TFT array substrate 10 ... Liquid crystal device 11 ... Pixel electrode 31 ... Scan line 35 ... Data line 101 ... Data line drive circuit 104 ... Scan line drive circuit 111, 121, 131 ... Bidirectional shift register 112a, 112b ... Waveform selection Circuit 301 ... Sampling circuit

Claims (15)

画像信号が供給される複数のデータ線と、前記複数のデータ線に交差し走査信号が供給される複数の走査線と、前記各データ線及び前記各走査線の交差に対応して設けられたスイッチング手段と前記スイッチング手段に対応して設けられた画素電極とを有する電気光学装置の駆動回路であって、
奇数個の複数の段を有し、クロック信号に基づき第1または第2の転送方向に転送信号を供給する双方向性シフトレジスタと、
前記双方向性シフトレジスタの前記転送方向の奇数番目の段から出力される転送信号と第1波形選択信号との入力に基づいて、前記第1波形選択信号のパルスによりパルス幅が制限されたサンプリング回路駆動信号を出力する第1波形選択回路と、
前記双方向性シフトレジスタの前記転送方向の偶数番目の段から出力される転送信号と第2波形選択信号との入力に基づいて、前記第2波形選択信号のパルスによりパルス幅が制限されたサンプリング回路駆動信号を出力する第2波形選択回路と、
前記サンプリング回路駆動信号に基づき前記画像信号をサンプリングして前記データ線に供給するサンプリング回路と、
を具備し、
前記双方向性シフトレジスタの前記第1の転送方向における初段から出力された転送信号が入力される第1波形選択回路と、前記双方向性シフトレジスタの前記第2の転送方向における初段から出力された転送信号が入力される第1波形選択回路とには、ともに前記第1波形選択信号が入力され、
前記双方向性シフトレジスタの転送方向が前記第1及び第2の転送方向のいずれの場合であっても、前記第1波形選択信号及び前記第2波形選択信号のそれぞれのパルス波形は同一であり、
前記第1波形選択信号のパルスは、前記第2波形選択信号のパルスと重ならない
ことを特徴とする電気光学装置の駆動回路。
A plurality of data lines to which image signals are supplied, a plurality of scanning lines that intersect the plurality of data lines and that are supplied with scanning signals, and the data lines and the scanning lines are provided corresponding to the intersections. A drive circuit for an electro-optical device having switching means and pixel electrodes provided corresponding to the switching means,
A bidirectional shift register having an odd number of stages and supplying a transfer signal in a first or second transfer direction based on a clock signal;
Sampling whose pulse width is limited by the pulse of the first waveform selection signal based on the input of the transfer signal output from the odd-numbered stage in the transfer direction of the bidirectional shift register and the first waveform selection signal A first waveform selection circuit for outputting a circuit drive signal;
Sampling whose pulse width is limited by the pulse of the second waveform selection signal based on the input of the transfer signal output from the even-numbered stage in the transfer direction of the bidirectional shift register and the second waveform selection signal A second waveform selection circuit for outputting a circuit drive signal;
A sampling circuit that samples the image signal based on the sampling circuit drive signal and supplies the image signal to the data line;
Comprising
A first waveform selection circuit to which a transfer signal output from the first stage in the first transfer direction of the bidirectional shift register is input, and an output from the first stage in the second transfer direction of the bidirectional shift register. The first waveform selection signal is input to both the first waveform selection circuit to which the transfer signal is input,
Regardless of whether the transfer direction of the bidirectional shift register is the first transfer direction or the second transfer direction, the pulse waveforms of the first waveform selection signal and the second waveform selection signal are the same. ,
The drive circuit of the electro-optical device, wherein the pulse of the first waveform selection signal does not overlap with the pulse of the second waveform selection signal.
前記第1及び第2波形選択回路はそれぞれ、前記転送信号と前記第1または第2波形選択信号との論理積または否定論理積をとる論理回路を含むことを特徴とする請求項1に記載の電気光学装置の駆動回路。   2. The circuit according to claim 1, wherein each of the first and second waveform selection circuits includes a logic circuit that performs a logical product or a negative logical product of the transfer signal and the first or second waveform selection signal. Drive circuit for electro-optical device. 前記第1及び第2波形選択信号のパルス幅は、前記転送信号のパルス幅よりも狭いことを特徴とする請求項1または2に記載の電気光学装置の駆動回路。   3. The drive circuit of the electro-optical device according to claim 1, wherein a pulse width of the first and second waveform selection signals is narrower than a pulse width of the transfer signal. 前記第1波形選択信号を前記第1波形選択回路に供給する第1波形選択信号線と、前記第2波形選択信号を前記第2波形選択回路に供給する第2波形選択信号線とを備え、
前記第1及び第2波形選択信号線とは互いに隣接して配置されており、
前記第1及び第2波形選択信号のパルス波形の遷移をなまらせることを特徴とする請求項1乃至3のいずれかに記載の電気光学装置の駆動回路。
A first waveform selection signal line for supplying the first waveform selection signal to the first waveform selection circuit; and a second waveform selection signal line for supplying the second waveform selection signal to the second waveform selection circuit;
The first and second waveform selection signal lines are disposed adjacent to each other,
4. The drive circuit for an electro-optical device according to claim 1, wherein transition of a pulse waveform of the first and second waveform selection signals is smoothed. 5.
前記サンプリング回路に前記画像信号を供給する画像信号線を有し、
前記画像信号線は、前記第1波形選択信号線及び前記第2波形選択信号線に沿って配置されていることを特徴とする請求項4に記載の電気光学装置の駆動回路。
An image signal line for supplying the image signal to the sampling circuit;
5. The drive circuit of the electro-optical device according to claim 4, wherein the image signal line is disposed along the first waveform selection signal line and the second waveform selection signal line.
前記第1及び第2波形選択信号のパルス波形の立上がりの遷移は、20〜50nsの範囲であることを特徴とする請求項4または5に記載の電気光学装置の駆動回路。   6. The drive circuit for an electro-optical device according to claim 4, wherein a transition of rising of the pulse waveform of the first and second waveform selection signals is in a range of 20 to 50 ns. 前記第1及び第2波形選択信号のパルス波形の立下がりの遷移は、20〜50nsの範囲であることを特徴とする請求項4乃至6のいずれかに記載の電気光学装置の駆動回路。   7. The drive circuit for an electro-optical device according to claim 4, wherein the transition of the falling edge of the pulse waveform of the first and second waveform selection signals is in the range of 20 to 50 ns. 画像信号が供給される複数のデータ線と、前記複数のデータ線に交差し走査信号が供給される複数の走査線と、前記各データ線及び前記各走査線の交差に対応して設けられたスイッチング手段と前記スイッチング手段に対応して設けられた画素電極とを有する電気光学装置の駆動回路であって、
奇数個の複数の段を有し、クロック信号に基づき第1または第2の転送方向に転送信号を供給する双方向性シフトレジスタと、
前記双方向性シフトレジスタの前記転送方向の奇数番目の段から出力される転送信号と第1波形選択信号との入力に基づいて、前記第1波形選択信号のパルスによりパルス幅が制限された前記走査信号を出力する第1波形選択回路と、
前記双方向性シフトレジスタの前記転送方向の偶数番目の段から出力される転送信号と第2波形選択信号との入力に基づいて、前記第2波形選択信号のパルスによりパルス幅が制限された前記走査信号を出力する第2波形選択回路と、
を具備し、
前記双方向性シフトレジスタの前記第1の転送方向における初段から出力された転送信号が入力される第1波形選択回路と、前記双方向性シフトレジスタの前記第2の転送方向における初段から出力された転送信号が入力される第1波形選択回路とには、ともに前記第1波形選択信号が入力され、
前記双方向性シフトレジスタの転送方向が前記第1及び第2の転送方向のいずれの場合であっても、前記第1波形選択信号及び前記第2波形選択信号のそれぞれのパルス波形は同一であり、
前記第1波形選択信号のパルスは、前記第2波形選択信号のパルスと重ならない
ことを特徴とする電気光学装置の駆動回路。
A plurality of data lines to which image signals are supplied, a plurality of scanning lines that intersect the plurality of data lines and that are supplied with scanning signals, and the data lines and the scanning lines are provided corresponding to the intersections. A drive circuit for an electro-optical device having switching means and pixel electrodes provided corresponding to the switching means,
A bidirectional shift register having an odd number of stages and supplying a transfer signal in a first or second transfer direction based on a clock signal;
The pulse width is limited by the pulse of the first waveform selection signal based on the input of the transfer signal output from the odd-numbered stage in the transfer direction of the bidirectional shift register and the first waveform selection signal. A first waveform selection circuit for outputting a scanning signal;
The pulse width is limited by the pulse of the second waveform selection signal based on the input of the transfer signal output from the even-numbered stage in the transfer direction of the bidirectional shift register and the second waveform selection signal. A second waveform selection circuit for outputting a scanning signal;
Comprising
A first waveform selection circuit to which a transfer signal output from the first stage in the first transfer direction of the bidirectional shift register is input, and an output from the first stage in the second transfer direction of the bidirectional shift register. The first waveform selection signal is input to both the first waveform selection circuit to which the transfer signal is input,
Regardless of whether the transfer direction of the bidirectional shift register is the first transfer direction or the second transfer direction, the pulse waveforms of the first waveform selection signal and the second waveform selection signal are the same. ,
The drive circuit of the electro-optical device, wherein the pulse of the first waveform selection signal does not overlap with the pulse of the second waveform selection signal.
請求項1乃至8のいずれか一項に記載の電気光学装置の駆動回路を備えることを特徴とする電気光学装置。   An electro-optical device comprising the drive circuit for the electro-optical device according to claim 1. 請求項9に記載の電気光学装置を有する電子機器。   An electronic apparatus comprising the electro-optical device according to claim 9. 画像信号が供給される複数のデータ線と、前記複数のデータ線に交差し走査信号が供給される複数の走査線と、前記各データ線及び前記各走査線の交差に対応して設けられたスイッチング手段と前記スイッチング手段に対応して設けられた画素電極とを有する電気光学装置の駆動方法であって、
奇数個の複数の段を有する双方向性シフトレジスタの転送方向の奇数番目の段から出力される転送信号と第1波形選択信号との入力に基づいて、前記第1波形選択信号のパルスによりパルス幅が制限されたサンプリング回路駆動信号を出力する工程と、
前記双方向性シフトレジスタの前記転送方向の偶数番目の段から出力される転送信号と前記第2波形選択信号との入力に基づいて、前記第2波形選択信号のパルスによりパルス幅が制限されたサンプリング回路駆動信号を出力する工程と、
前記サンプリング回路駆動信号に基づいて前記画像信号をサンプリングして前記データ線に供給するサンプリング工程と、
前記走査線を選択し、該選択された走査線に電気的に接続された前記スイッチング手段に、
前記サンプリング工程でサンプリングされた前記画像信号を前記データ線を介して供給する工程とを有し、
前記双方向性シフトレジスタの前記第1の転送方向における初段から出力された転送信号に基づいてサンプリング回路駆動信号を出力する工程と、前記双方向性シフトレジスタの前記第2の転送方向における初段から出力された転送信号に基づいてサンプリング回路駆動信号を出力する工程とでは、ともに前記第1波形選択信号のパルスによって前記サンプリング回路駆動信号のパルス幅を制限し、
前記双方向性シフトレジスタの前記転送信号の前記転送方向がいずれの方向であっても、前記第1波形選択信号及び前記第2波形選択信号はそれぞれ同一の波形のパルスを用い、
前記第1及び第2波形選択信号は互いに重ならずに交互に出力されるパルスを用いること
を特徴とする電気光学装置の駆動方法。
A plurality of data lines to which image signals are supplied, a plurality of scanning lines that intersect the plurality of data lines and that are supplied with scanning signals, and the data lines and the scanning lines are provided corresponding to the intersections. A driving method of an electro-optical device having a switching unit and a pixel electrode provided corresponding to the switching unit,
Pulsed by the pulse of the first waveform selection signal based on the input of the transfer signal and the first waveform selection signal output from the odd-numbered stage in the transfer direction of the bidirectional shift register having an odd number of stages. Outputting a sampling circuit drive signal with a limited width;
Based on the input of the transfer signal output from the even-numbered stage in the transfer direction of the bidirectional shift register and the second waveform selection signal, the pulse width is limited by the pulse of the second waveform selection signal Outputting a sampling circuit drive signal;
A sampling step of sampling the image signal based on the sampling circuit drive signal and supplying the sampled image signal to the data line;
Selecting the scan line, and the switching means electrically connected to the selected scan line,
Supplying the image signal sampled in the sampling step via the data line,
A step of outputting a sampling circuit drive signal based on a transfer signal output from the first stage in the first transfer direction of the bidirectional shift register; and a first stage in the second transfer direction of the bidirectional shift register. In the step of outputting the sampling circuit drive signal based on the output transfer signal, both the pulse width of the sampling circuit drive signal is limited by the pulse of the first waveform selection signal,
Regardless of the transfer direction of the transfer signal of the bidirectional shift register, the first waveform selection signal and the second waveform selection signal use pulses having the same waveform,
The method for driving an electro-optical device, wherein the first and second waveform selection signals use pulses that are alternately output without overlapping each other.
前記転送信号と前記第1または第2波形選択信号との論理積または否定論理積に基づいて前記サンプリング回路駆動信号を出力する請求項11に記載の電気光学装置の駆動方法。   12. The driving method of the electro-optical device according to claim 11, wherein the sampling circuit driving signal is output based on a logical product or a negative logical product of the transfer signal and the first or second waveform selection signal. 前記第1及び第2波形選択信号のパルス波形の遷移をなまらせることを特徴とする請求項11または12に記載の電気光学装置の駆動方法。   13. The method of driving an electro-optical device according to claim 11 or 12, wherein a transition of a pulse waveform of the first and second waveform selection signals is smoothed. 前記第1及び第2波形選択信号のパルス波形の立上がりの遷移は、20〜50nsの範囲であることを特徴とする請求項13に記載の電気光学装置の駆動方法。   14. The method of driving an electro-optical device according to claim 13, wherein transitions of rising edges of the pulse waveforms of the first and second waveform selection signals are in a range of 20 to 50 ns. 前記第1及び第2波形選択信号のパルス波形の立下がりの遷移は、20〜50nsの範囲であることを特徴とする請求項13または14に記載の電気光学装置の駆動方法。
15. The driving method of the electro-optical device according to claim 13, wherein the transition of the falling edge of the pulse waveform of the first and second waveform selection signals is in a range of 20 to 50 ns.
JP2003386717A 1997-11-28 2003-11-17 Electro-optical device drive circuit, electro-optical device drive method, electro-optical device, and electronic apparatus Expired - Fee Related JP3767599B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003386717A JP3767599B2 (en) 1997-11-28 2003-11-17 Electro-optical device drive circuit, electro-optical device drive method, electro-optical device, and electronic apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP32928497 1997-11-28
JP2003386717A JP3767599B2 (en) 1997-11-28 2003-11-17 Electro-optical device drive circuit, electro-optical device drive method, electro-optical device, and electronic apparatus

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP1999502028 Division 1998-03-31

Publications (2)

Publication Number Publication Date
JP2004139111A JP2004139111A (en) 2004-05-13
JP3767599B2 true JP3767599B2 (en) 2006-04-19

Family

ID=32472361

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003386717A Expired - Fee Related JP3767599B2 (en) 1997-11-28 2003-11-17 Electro-optical device drive circuit, electro-optical device drive method, electro-optical device, and electronic apparatus

Country Status (1)

Country Link
JP (1) JP3767599B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101845907B1 (en) * 2016-02-26 2018-04-06 피에스아이 주식회사 Display including nano-scale led module

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4693424B2 (en) * 2005-01-18 2011-06-01 東芝モバイルディスプレイ株式会社 Bidirectional shift register drive circuit, bidirectional shift register
JP4793121B2 (en) 2005-08-24 2011-10-12 セイコーエプソン株式会社 Electro-optical device and electronic apparatus including the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101845907B1 (en) * 2016-02-26 2018-04-06 피에스아이 주식회사 Display including nano-scale led module

Also Published As

Publication number Publication date
JP2004139111A (en) 2004-05-13

Similar Documents

Publication Publication Date Title
US6680721B2 (en) Driving circuit for electro-optical apparatus, driving method for electro-optical apparatus, electro-optical apparatus, and electronic apparatus
JP3846057B2 (en) Electro-optical device drive circuit, electro-optical device, and electronic apparatus
US6501456B1 (en) Liquid crystal display apparatus including scanning circuit having bidirectional shift register stages
US6614417B2 (en) Driving circuit for electrooptical device, electrooptical device, and electronic apparatus
US7023415B2 (en) Shift register, data-line driving circuit, and scan-line driving circuit
JPH11184434A (en) Liquid crystal device and electronic equipment
JP3536653B2 (en) Data line driving circuit of electro-optical device, electro-optical device, and electronic apparatus
KR100546428B1 (en) Driving circuit for electro-optical panel, electro-optical device having the driving circuit, and electronic apparatus having the electro-optical device
JP3536657B2 (en) Driving circuit for electro-optical device, electro-optical device, and electronic apparatus
JP3613942B2 (en) Image display device, image display method, electronic apparatus using the same, and projection display device
JP3520756B2 (en) Driving circuit of electro-optical device, electro-optical device, and electronic apparatus
KR100690522B1 (en) Method for generating control signal, control-signal generation circuit, data-line driving circuit, element substrate, optoelectronic device, and electronic apparatus
JP4007117B2 (en) Output control circuit, drive circuit, electro-optical device, and electronic apparatus
JP3767599B2 (en) Electro-optical device drive circuit, electro-optical device drive method, electro-optical device, and electronic apparatus
JP2007279625A (en) Electrooptical device and its driving method, and electronic equipment
JP3843658B2 (en) Electro-optical device drive circuit, electro-optical device, and electronic apparatus
JP3841072B2 (en) Electro-optical device and electronic apparatus
JP3893819B2 (en) Electro-optical device drive circuit, data line drive circuit, scanning line drive circuit, electro-optical device, and electronic apparatus
JP3484963B2 (en) Driving circuit for electro-optical device, electro-optical device, and electronic apparatus
JP3826902B2 (en) Electro-optical device and electronic apparatus
JP3757646B2 (en) Electro-optical device drive circuit and electro-optical device
JP2000235372A (en) Shift register circuit, drive circuit of electrooptical device, electrooptical device, and electronic equipment
KR20040010360A (en) Electro-optical device, driver circuit for electro-optical device, drive method for driving electro-optical device, and electronic equipment
JP2000310964A (en) Driving circuit of electro-optical device, electro-optical device, and electronic apparatus
JP2004061631A (en) Optoelecronic device, flexible printed circuit board, and electronic device

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040629

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040826

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050329

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050520

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050628

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050819

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060110

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060123

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090210

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100210

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110210

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110210

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120210

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130210

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130210

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees