JP3440984B2 - 情報処理装置および方法、並びに記録媒体 - Google Patents

情報処理装置および方法、並びに記録媒体

Info

Publication number
JP3440984B2
JP3440984B2 JP06815598A JP6815598A JP3440984B2 JP 3440984 B2 JP3440984 B2 JP 3440984B2 JP 06815598 A JP06815598 A JP 06815598A JP 6815598 A JP6815598 A JP 6815598A JP 3440984 B2 JP3440984 B2 JP 3440984B2
Authority
JP
Japan
Prior art keywords
information
correction information
correction
comparison
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP06815598A
Other languages
English (en)
Other versions
JPH11266236A (ja
Inventor
絵里香 谷本
久樹 平岩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP06815598A priority Critical patent/JP3440984B2/ja
Priority to US09/270,196 priority patent/US6434705B1/en
Publication of JPH11266236A publication Critical patent/JPH11266236A/ja
Application granted granted Critical
Publication of JP3440984B2 publication Critical patent/JP3440984B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、情報処理装置およ
び方法、並びに記録媒体に関し、特に、同期タイミング
が異なる環境間で同期通信(Isochroous Transaction)
を行う際に、それぞれの同期タイミングに関わる時刻情
報を比較し、その比較結果に対応して、環境間の時刻管
理を行うことにより、異なる環境間の同期を確立するこ
とができるようにした情報処理装置および方法、並びに
記録媒体に関する。
【0002】
【従来の技術】現在、P1394.1(bridge)working group
において、IEEE1394環境内のbridge formatの標準化活
動が行われている(この点については、P1394.1 Draft
0.03 Oct 18,1997を参照)。IEEE1394ブリッジ(以下、
ブリッジと略記する)は、IEEE1394バス(以下、適宜、
バスと略記する)に接続されているポータル(portal)
と称する装置の組により構成されており、このブリッジ
を介して、複数(2つ以上)のバスの間でデータの伝送
を行うことができる。ブリッジ(ポータル間)における
データの伝送は、例えばケーブル、電波、または赤外線
を用いて行うことができる。
【0003】また、図6に示すように、ブリッジを介し
て、例えば、ノード101−1乃至101−6がIEEE13
94バス(またはIEEE1394ケーブル)により接続されてい
るIEEE1394環境(有線環境)と、ノード102−1とノ
ード102−2の間のデータの授受が無線方式を用いて
行われる無線環境との間の通信を行うこともできる。こ
のようなシステムにおいて、無線環境における各ノード
はブリッジであると見なすことができる。すなわち、い
まの場合、ノード102−1とノード102−2の組み
合わせで1つのブリッジとして扱うことができる。
【0004】
【発明が解決しようとする課題】ところで、IEEE1394に
おいて、1回のアイソクロナス通信のサイクルは、IEEE
1394バスに接続されているノードのうちのサイクルマス
タノードがサイクルスタートパケット(Cycle Start Pa
cket)を送信する間隔である125μsとされている。
そして、各ノードは、このサイクルスタートパケットを
受信し、これに対応して自分自身に内蔵しているサイク
ルタイムレジスタの値(カウント値)を調整(リセッ
ト)することにより、サイクル同期(以下、適宜、単に
同期という)を確立するようになされている。
【0005】しかしながら、上述のように、ブリッジを
介して異なる環境間で通信を行う場合、各ノードにおけ
るサイクルタイムレジスタ(Cycle Time Register)の
リセット間隔(同期タイミング)が環境毎に異なる(例
えば、無線環境の場合、4ms間隔)ため、同期の整合
を取ることができない課題があった。
【0006】本発明はこのような状況に鑑みてなされた
ものであり、異なる環境間における同期通信の同期を確
立することができるようにするものである。
【0007】
【課題を解決するための手段】本発明の第1の情報処理
装置は、有線環境における同期通信のタイミングに関わ
る第1の時刻情報と、無線環境における同期通信の同期
タイミングに関わる第2の時刻情報とを比較する比較手
段と、比較手段による比較結果に対応して第2の時刻情
報を補正するための補正情報を生成する補正情報生成手
段と、補正情報生成手段により生成された補正情報に対
応して第2の時刻情報を補正するために、生成した補正
情報をフィードバックし、比較手段による比較結果から
フィードバックした補正情報を減算し、減算した値に対
応して新たな補正情報を生成する補正手段と、自分自身
無線環境におけるサイクルマスタである場合、補正手
段により補正された第2の時刻情報のタイミングで、
環境における他の情報処理装置に対し同期信号を送信
し、他の情報処理装置が無線環境におけるサイクルマス
タである場合、比較手段による比較結果を他の情報処理
装置に送信する送信手段とを備えることを特徴とする。
補正情報生成手段は、比較手段による比較結果から、フ
ィードバックされた補正情報を減算し、出力する減算手
段と、減算手段の出力に対してフィルタリングを行い、
出力するフィルタリング手段と、フィルタリング手段の
出力に応じて周波数を設定し、設定した周波数の信号を
発振し、発振した信号を補正情報として出力する可変周
波数発振手段とを有するようにすることができる。
【0008】本発明の第1の情報処理装置の情報処理方
法は、有線環境における同期通信のタイミングに関わる
第1の時刻情報と、無線環境における同期通信の同期タ
イミングに関わる第2の時刻情報とを比較する比較ステ
ップと、比較ステップの処理による比較結果に対応して
第2の時刻情報を補正するための補正情報を生成する
めに、生成した補正情報をフィードバックして、比較ス
テップの処理による比較結果からフィードバックした補
正情報を減算し、減算した値に対応して新たな補正情報
を生成する補正情報生成ステップと、補正情報生成ステ
ップにより生成された補正情報に対応して第2の時刻情
報を補正する補正ステップと、自分自身が無線環境にお
けるサイクルマスタである場合、補正ステップの処理に
より補正された第2の時刻情報のタイミングで、無線
境における他の情報処理装置に対し同期信号を送信し、
他の情報処理装置が無線環境におけるサイクルマスタで
ある場合、比較ステップの処理による比較結果を前記他
の情報処理装置に送信する送信ステップとを含むことを
特徴とする。補正情報生成ステップは、比較ステップの
処理による比較結果から、フィードバックされた補正情
報を減算する減算ステップと、減算ステップの処理の減
算の結果に対してフィルタリングを行うフィルタリング
ステップと、フィルタリングステップの処理のフィルタ
リングの結果に応じて周波数を設定し、補正情報とし
て、設定した周波数の信号を発振する可変周波数発振ス
テップとを含むようにすることができる。
【0009】本発明の第1の記録媒体のプログラムは、
有線環境における同期通信のタイミングに関わる第1の
時刻情報と、無線環境における同期通信の同期タイミン
グに関わる第2の時刻情報とを比較する比較ステップ
と、比較ステップの処理による比較結果に対応して第2
の時刻情報を補正するための補正情報を生成するため
に、生成した補正情報をフィードバックして、比較ステ
ップの処理による比較結果からフィードバックした補正
情報を減算し、減算した値に対応して新たな補正情報を
生成する補正情報生成ステップと、補正情報生成ステッ
プにより生成された補正情報に対応して第2の時刻情報
を補正する補正ステップと、自分自身が無線環境におけ
るサイクルマスタである場合、補正ステップの処理によ
り補正された第2の時刻情報のタイミングで、無線環境
における他の情報処理装置に対し同期信号を送信し、他
の情報処理装置が無線環境におけるサイクルマスタであ
る場合、比較ステップの処理による比較結果を他の情報
処理装置に送信する送信ステップとを含むことを特徴と
する。補正情報生成ステップは、比較ステップの処理に
よる比較結果から、フィードバックされた補正情報を減
算する減算ステップと、減算ステップの処理の減算の結
果に対してフィルタリングを行うフィルタリングステッ
プと、フィルタリングステップの処理のフィルタリング
の結果に応じて周波数を設定し、補正情報として、設定
した周波数の信号を発振する可変周波数発振ステップと
を含むようにすることができる。
【0010】本発明の第2の情報処理装置は、他の情報
処理装置により送信された、有線環境における同期通信
のタイミングに関わる第1の時刻情報と、無線環境にお
ける同期通信の同期タイミングに関わる第2の時刻情報
の比較情報を受信する受信手段と、受信手段により受信
された比較情報に対応して自分自身の第3の時刻情報を
補正するための補正情報を生成するために、生成した補
正情報をフィードバックし、受信手段により受信された
比較情報からフィードバックした補正情報を減算し、減
算した値に対応して新たな補正情報を生成する補正情報
生成手段と、補正情報生成手段により生成された補正情
報に対応して第3の時刻情報を補正し、補正した第3の
時刻情報に従って無線環境の時刻管理を行う時刻管理手
段とを備えることを特徴とする。補正情報生成手段は、
受信手段により受信された比較情報から、フィードバッ
クされた補正情報を減算し、出力する減算手段と、減算
手段の出力に対してフィルタリングを行い、出力するフ
ィルタリング手段と、フィルタリング手段の出力に応じ
て周波数を設定し、設定した周波数の信号を発振し、発
振した信号を補正情報として出力する可変周波数発振手
段とを有するようにすることができる。
【0011】本発明の第2の情報処理装置の情報処理方
法は、他の情報処理装置により送信された、有線環境に
おける同期通信のタイミングに関わる第1の時刻情報
と、無線環境における同期通信の同期タイミングに関わ
る第2の時刻情報の比較情報を受信する受信ステップ
と、受信ステップの処理により受信された比較情報に対
応して自分自身の第3の時刻情報を補正するための補正
情報を生成するために、生成した補正情報をフィードバ
ックし、受信ステップの処理により受信された比較情報
からフィードバックした補正情報を減算し、減算した値
に対応して新たな補正情報を生成する補正情報生成ステ
ップと、補正情報生成ステップの処理により生成された
補正情報に対応して第3の時刻情報を補正し、補正した
第3の時刻情報に従って無線環境の時刻管理を行う時刻
管理ステップとを含むことを特徴とする。補正情報生成
ステップは、受信ステップの処理により受信された比較
情報から、フィードバックされた補正情報を減算する減
算ステップと、減算ステップの処理の減算の結果に対し
てフィルタリングを行うフィルタリングステップと、フ
ィルタリングステップの処理のフィルタリングの結果に
応じて周波数を設定し、補正情報として、設定した周波
数の信号を発振する可変周波数発振ステップとを含むよ
うにすることができる。
【0012】本発明の第2の記録媒体のプログラムは、
他の情報処理装置により送信された、有線環境における
同期通信のタイミングに関わる第1の時刻情報と、無線
環境における同期通信の同期タイミングに関わる第2の
時刻情報の比較情報を受信する受信ステップと、受信ス
テップの処理により受信された比較情報に対応して自分
自身の第3の時刻情報を補正するための補正情報を生成
するために、生成した補正情報をフィードバックし、受
信ステップの処理により受信された比較情報からフィー
ドバックした補正情報を減算し、減算した値に対応して
新たな補正情報を生成する補正情報生成ステップと、補
正情報生成ステップの処理により生成された補正情報に
対応して第3の時刻情報を補正し、補正した第3の時刻
情報に従って無線環境の時刻管理を行う時刻管理ステッ
プとを含むことを特徴とする。補正情報生成ステップ
は、受信ステップの処理により受信された比較情報か
ら、フィードバックされた補正情報を減算する減算ステ
ップと、減算ステップの処理の減算の結果に対してフィ
ルタリングを行うフィルタリングステップと、フィルタ
リングステップの処理のフィルタリングの結果に応じて
周波数を設定し、補正情報として、設定した周波数の信
号を発振する可変周波数発振ステップとを含むようにす
ることができる。
【0013】
【0014】
【0015】
【0016】本発明の第1の情報処理装置および方法、
並びに第1の記録媒体においては、有線環境における同
期通信のタイミングに関わる第1の時刻情報と、無線
境における同期通信の同期タイミングに関わる第2の時
刻情報とが比較され、その比較結果に対応して第2の時
刻情報を補正するための補正情報が生成される。詳細に
は、生成された補正情報がフィードバックされ、比較結
果からフィードバックされた補正情報が減算され、減算
された値に対応して新たな補正情報が生成される。この
ようにして生成された補正情報に対応して第2の時刻情
報が補正される。そして、第1の情報処理装置自身が
環境におけるサイクルマスタである場合、補正された
第2の時刻情報のタイミングで、無線環境における他の
情報処理装置に対し同期信号が送信される。これに対し
て、他の情報処理装置が無線環境におけるサイクルマス
タである場合、上述した比較結果が他の情報処理装置に
送信される。
【0017】本発明の第2の情報処理装置および方法、
並びに第2の記録媒体においては、他の情報処理装置に
より送信された、有線環境における同期通信のタイミン
グに関わる第1の時刻情報と、無線環境における同期通
信の同期タイミングに関わる第2の時刻情報の比較情報
が受信され、受信された比較情報に対応して自分自身の
第3の時刻情報を補正するための補正情報が生成され
る。詳細には、生成された補正情報がフィードバックさ
れ、受信された比較情報からフィードバックされた補正
情報が減算され、減算された値に対応して新たな補正情
報が生成される。このようにして生成された補正情報に
対応して第3の時刻情報が補正され、補正された第3の
時刻情報に従って無線環境の時刻管理が行われる。
【0018】
【0019】
【0020】
【0021】
【0022】
【発明の実施の形態】 図1は、本発明の情報処理装置
(以下、情報処理装置をノードとも称する)を適用した
送受信システム(なお、本明細書において、システムと
は、複数の装置で構成される全体的な装置を示すものと
する)の構成例を示す図である。この例においては、ノ
ード1−1、ノード1−2、およびブリッジ2は、ケー
ブル(例えば、IEEE1394ケーブル)を介して通信を行う
有線環境を構成しており、ブリッジ2、ノード3−1、
およびノード3−2は、それぞれアンテナ22、アンテ
ナ32−1、およびアンテナ32−2を介して無線通信
を行う無線環境を構成している。また、ブリッジ2を介
して、有線環境と無線環境の間で通信を行うことができ
るようになされている。なお、この図においては、ブリ
ッジ2を1つのノードであるように示したが、実際に
は、有線環境のノードと無線環境のノードの2つのノー
ドにより構成されている。また、各環境におけるノード
の数は、同図に示したノードの数に限定されないものと
する。
【0023】有線環境のノード1−1とノード1−2
は、それぞれサイクルタイムレジスタ(CTR:Cycle Tim
e Register)10−1とサイクルタイムレジスタ10−
2を有している。ブリッジ2は、有線環境のサイクルタ
イム(時刻情報)をカウントするためのサイクルタイム
レジスタ20−1と、無線環境のサイクルタイムをカウ
ントするためのサイクルタイムレジスタ20−2を有し
ており、さらに、これらの2つのサイクルタイムレジス
タの値を比較するための比較部(CMP:Comparator)2
1を有している。ブリッジ2は、有線環境と無線環境の
間の通信を行うとともに、サイクルタイムレジスタ20
−1の値とサイクルタイムレジスタ20−2の値の比較
値(誤差値)を、無線環境のサイクルマスタであるノー
ド3−1に報告するサイクルリポータとしての役割を果
たすようになされている。
【0024】この例においては、ノード1−1は、有線
環境と無線環境の全てのノードの時間基準(アイソクロ
ナス通信モードの時間基準)の役割となるサイクルマス
タとされており、例えば125μs毎にサイクルスター
トパケットを有線環境の各ノード(いまの場合、ノード
1−2とブリッジ2)に送信している。有線環境におけ
る各ノードは、サイクルマスタ(ノード1−1)により
送信されるサイクルスタートパケットを受信し、自分自
身のサイクルタイムレジスタの値をリセットするように
なされている。なお、有線環境におけるサイクルマスタ
は、ノード1−1以外のノードであってもよい。
【0025】無線環境のノード3−1とノード3−2
は、それぞれサイクルタイムレジスタ30−1とサイク
ルタイムレジスタ30−2を有している。ノード3−1
は、無線環境におけるサイクルマスタとされており、例
えば4ms毎にフレームの開始を示すフレーム同期パケ
ット(Frame Sync Packet)を無線環境の各ノード(ブ
リッジ2とノード3−2)に送信している。無線環境に
おける各ノードは、このフレーム同期パケットを受信し
て、自分自身のサイクルタイムレジスタの値をリセット
している。なお、無線環境におけるサイクルマスタは、
ノード3−1以外のノードであってもよい。
【0026】図2は、ブリッジ2のより詳細な構成例を
示すブロック図である。有線送受信部23は、ケーブル
を介して受信した所定のパケットをデコードし、デコー
ドして得られたデータをサイクルタイムレジスタ20−
1または図示せぬ装置に出力するとともに、サイクルタ
イムレジスタ20−1または図示せぬ装置より供給され
たデータをパケット化し、ケーブルを介して送信するよ
うになされている。サイクルタイムレジスタ20−1
は、有線環境におけるサイクルタイムをカウントするよ
うになされており、ノード1−1より送信され、有線送
受信部23を介して受信されたサイクルスタートパケッ
トに対応して、その値をリセットするようになされてい
る。また、サイクルタイムレジスタ20−1は、その値
を比較部21に供給している。
【0027】無線送受信部25は、無線環境における各
ノードから送信されたデータ(パケット)をアンテナ2
2を介して受信し、デコードした後、得られたデータを
サイクルタイムレジスタ20−2または図示せぬ装置に
出力するとともに、サイクルタイムレジスタ20−2ま
たは図示せぬ装置より供給されたデータをパケット化
し、アンテナ22を介して送信するようになされてい
る。サイクルタイムレジスタ20−2は、無線環境にお
けるサイクルタイムをカウントするようになされてお
り、ノード3−1より送信され、アンテナ22と無線送
受信部25を介して受信されたフレームスタートパケッ
トに対応してその値をリセットするようになされてい
る。
【0028】比較部21は、サイクルタイムレジスタ2
0−1の値とサイクルタイムレジスタ20−2の値を比
較し、その誤差値をPLL部24と無線送受信部25に出
力している。PLL部24は、比較部21より供給される
誤差値に対応して、サイクルタイムレジスタ20−2の
値を補正するための補正信号をサイクルタイムレジスタ
20−2に出力する。サイクルタイムレジスタ20−2
は、PLL部24より供給された補正信号に対応してその
値を補正する。なお、IEEE1394においては、サイクルレ
ジスタの値のカウントダウンは規定されておらず、カウ
ンタを1クロック分進める(Increment by 2)または
カウンタを1クロック分遅らせる(Hold)の2種類の補
正方法が用いられる。従って、無線環境のサイクルタイ
ムレジスタにおいても、この2種類の補正方法を用いる
ものとする。
【0029】また、比較部21より出力されたサイクル
タイムレジスタ20−1とサイクルタイムレジスタ20
−2の誤差値(すなわち、有線環境におけるサイクルタ
イムと無線環境におけるサイクルタイムの誤差値)は、
無線送受信部25により無線環境のサイクルマスタであ
るノード3−1に、サイクルリポートパケットとして送
信される。
【0030】図3は、PLL部24の構成例を示すブロッ
ク図である。この例において、PLL部24は、減算部4
1、ループフィルタ42、およびVCO(Voltage Control
led Oscillator)43により構成されている。減算部4
1は、図2の比較部21の出力からVCOの出力を減算
し、その値をループフィルタ42に出力する。ループフ
ィルタ42は、減算部の出力に対してフィルタリングを
行い、VCO43に出力する。VCO43は、ループフィルタ
42の出力に対応して、図2のサイクルタイムレジスタ
20−2に補正信号を出力する。
【0031】図4は、ループフィルタ42の構成例を示
すブロック図である。この例において、ループフィルタ
42は、増幅部51,52、加算部53、遅延部54、
および加算部55により構成されている。図3の減算部
41の出力は、増幅部51に入力され、増幅された後、
加算部55と増幅部52に出力される。増幅部52は、
増幅部51の出力を増幅し、加算部53に出力する。加
算部53は、増幅部52の出力と、遅延部54の出力を
加算し、遅延部54に出力する。遅延部54は、加算部
53の出力を遅延させた後、加算部53と加算部55に
出力している。加算部55は、増幅部51の出力に遅延
部54の出力を加算し、図3のVCO43に出力する。
【0032】図5は、図1のノード3−1のより詳細な
構成例を示すブロック図である。この例においては、無
線送受信部61は、アンテナ32−1を介して受信した
パケットをデコードし、得られたデータをサイクルタイ
ムレジスタ62、PLL部63、または図示せぬ他の装置
に出力している。サイクルタイムレジスタ62は、無線
環境におけるサイクルタイムをカウントするようになさ
れている。PLL部63は、ブリッジ2より送信され無線
送受信部61により受信されたサイクルリポートパケッ
トの内容である誤差値に対応してサイクルタイムレジス
タ62の値を補正するための補正信号をサイクルタイム
レジスタ62に出力するようになされている。サイクル
タイムレジスタ62は、PLL部63より供給された補正
信号に対応してその値を補正する。このように、PLL部
63を用いてサイクルタイムレジスタ62を補正するよ
うにしたので、クロックジッタの少ない補正を行うこと
ができる。なお、PLL部63の詳細な構成は、図3に示
したPLL部24と同様の構成とされており、その説明は
省略する。
【0033】次に、以上の情報処理システムの動作を説
明する。ブリッジ2において、比較部21は、サイクル
タイムレジスタ20−1の値とサイクルタイムレジスタ
20−2の値を比較し(即ち、有線環境におけるサイク
ルタイムの値と無線環境におけるサイクルタイムの値を
比較し)、無線送受信部25は、その誤差値をサイクル
リポートパケットとして無線環境のサイクルマスタであ
るノード3−1に送信する。
【0034】ノード3−1において、無線送受信部61
は、ブリッジ2より送信されたサイクルリポートパケッ
トを受信し、デコードして得られた誤差値をPLL部63
に出力する。PLL部63は、無線送受信部61より供給
された誤差値に対応して、サイクルタイムレジスタ62
に対して補正信号を出力する。サイクルタイムレジスタ
30−1は、PLL部63より供給された補正信号に対応
してサイクルタイムの値を補正する。そして、ノード3
−1は、補正されたサイクルタイムレジスタ30−1の
値に従ったタイミングで、無線環境における各ノードに
フレーム同期パケットを送信する。各ノードは、ノード
3−1より送信されたフレーム同期パケットに対応し
て、各々に有しているサイクルタイムレジスタの値を調
整する。
【0035】なお、本発明の実施の形態においては、有
線環境と無線環境の間で同期通信を行うようにしたが、
他の環境間で同期通信を行う場合においても、本発明を
適用することができる。
【0036】また、上記各種の処理を行うコンピュータ
プログラムは、磁気ディスク、CD−ROMなどの記録
媒体を介してユーザに提供したり、ネットワークなどの
提供媒体を介してユーザに提供し、必要に応じて内蔵す
るRAMやハードディスクなどに記録して利用させるよう
にすることができる。
【0037】
【発明の効果】以上の如く、本発明の第1の情報処理装
置および方法、並びに第1の記録媒体によれば、有線
境における同期通信のタイミングに関わる第1の時刻情
報と、無線環境における同期通信の同期タイミングに関
わる第2の時刻情報とを比較し、その比較結果に対応し
て第2の時刻情報を補正するための補正情報を生成
る。詳細には、生成した補正情報をフィードバックし、
上述した比較結果からフィードバックした補正情報を減
算し、減算した値に対応して新たな補正情報を生成す
る。そして、このようにして生成された補正情報に対応
して第2の時刻情報を補正し、第1の情報処理装置自身
無線環境におけるサイクルマスタである場合、補正さ
れた第2の時刻情報のタイミングで、無線環境における
他の情報処理装置に対し同期信号を送信し、他の情報処
理装置が無線環境におけるサイクルマスタである場合、
上述した比較結果を、他の情報処理装置に送信するよう
にしたので、例えば、有線環境と無線環境の間で同期通
信を行う場合において、有線環境における同期に関する
時刻情報を、無線環境における同期に関する時刻情報に
反映させることができるので、両環境の同期の整合を保
つことが可能となる。
【0038】本発明の第2の情報処理装置および方法、
並びに第2の記録媒体によれば、他の情報処理装置によ
り送信された、有線環境における同期通信のタイミング
に関わる第1の時刻情報と、無線環境における同期通信
の同期タイミングに関わる第2の時刻情報の比較情報を
受信し、比較情報に対応して自分自身の第3の時刻情報
を補正するための補正情報を生成する。詳細には、生成
した補正情報をフィードバックし、上述した比較結果か
らフィードバックした補正情報を減算し、減算した値に
対応して新たな補正情報を生成する。そして、このよう
にして生成された補正情報に対応して第3の時刻情報を
補正し、補正された第3の時刻情報に従って無線環境の
時刻管理を行うようにしたので、例えば、有線環境と無
線環境の間で同期通信を行う場合において、有線環境に
おける同期に関する時刻情報を、無線環境における同期
に関する時刻情報に反映させることができるので、両環
境の同期の整合を保つことが可能となる。
【0039】
【図面の簡単な説明】
【図1】本発明を適用した情報処理システムの一実施の
形態の構成例を示す図である。
【図2】図1のブリッジ2のより詳細な構成例を示すブ
ロック図である。
【図3】図2のPLL部24の詳細な構成例を示すブロッ
ク図である。
【図4】図3のループフィルタ42の詳細な構成例を示
すブロック図である。
【図5】図1のノード3−1のより詳細な構成例を示す
ブロック図である。
【図6】従来の情報処理システムの構成例を示す図であ
る。
【符号の説明】
1−1,1−2,3−1,3−2 ノード, 10−
1,10−2,20−1,20−2,30−1,30−
2 サイクルタイムレジスタ, 21 比較部,23
有線送受信部, 24,63 PLL部, 25,61
無線送受信部
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭60−253344(JP,A) T.Sato,Synchroniz ing cycle master t o external timing information via cy cle slave,IEEE P 1394.1 Documents,1998年 1月26日,http://group er.ieee.org/groups /1394/1/ Documents/B R008r00.pdf (58)調査した分野(Int.Cl.7,DB名) H04L 12/46 H04L 7/00

Claims (12)

    (57)【特許請求の範囲】
  1. 【請求項1】 有線環境における同期通信のタイミング
    に関わる第1の時刻情報と、無線環境における同期通信
    の同期タイミングに関わる第2の時刻情報とを比較する
    比較手段と、 前記比較手段による比較結果に対応して前記第2の時刻
    情報を補正するための補正情報を生成するために、生成
    した前記補正情報をフィードバックし、前記比較手段に
    よる前記比較結果からフィードバックした前記補正情報
    を減算し、減算した値に対応して新たな前記補正情報を
    生成する補正情報生成手段と、 前記補正情報生成手段により生成された前記補正情報に
    対応して前記第2の時刻情報を補正する補正手段と、 自分自身が前記無線環境におけるサイクルマスタである
    場合、前記補正手段により補正された前記第2の時刻情
    報のタイミングで、前記無線環境における他の情報処理
    装置に対し同期信号を送信し、前記他の情報処理装置が
    前記無線環境におけるサイクルマスタである場合、前記
    比較手段による比較結果を前記他の情報処理装置に送信
    する送信手段とを備えることを特徴とする情報処理装
    置。
  2. 【請求項2】 前記補正情報生成手段は、 前記比較手段による前記比較結果から、フィードバック
    された前記補正情報を減算し、出力する減算手段と、 前記減算手段の出力に対してフィルタリングを行い、出
    力するフィルタリング手段と、前記フィルタリング手段の出力に応じて周波数を設定
    し、設定した前記周波数の信号を発振し、発振した前記
    信号を前記補正情報として出力する可変周波数発振手段
    とを有することを特徴とする請求項1に記載の情報処理
    装置。
  3. 【請求項3】 有線環境における同期通信のタイミング
    に関わる第1の時刻情報と、無線環境における同期通信
    の同期タイミングに関わる第2の時刻情報とを比較する
    比較ステップと、 前記比較ステップの処理による比較結果に対応して前記
    第2の時刻情報を補正するための補正情報を生成する
    めに、生成した前記補正情報をフィードバックして、前
    記比較ステップの処理による前記比較結果からフィード
    バックした前記補正情報を減算し、減算した値に対応し
    て新たな前記補正情報を生成する補正情報生成ステップ
    と、 前記補正情報生成ステップにより生成された前記補正情
    報に対応して前記第2の時刻情報を補正する補正ステッ
    プと、 自分自身が前記無線環境におけるサイクルマスタである
    場合、前記補正ステップの処理により補正された前記第
    2の時刻情報のタイミングで、前記無線環境における他
    の情報処理装置に対し同期信号を送信し、前記他の情報
    処理装置が前記無線環境におけるサイクルマスタである
    場合、前記比較ステップの処理による比較結果を前記他
    の情報処理装置に送信する送信ステップとを含むことを
    特徴とする情報処理方法。
  4. 【請求項4】 前記補正情報生成ステップは、 前記比較ステップの処理による前記比較結果から、フィ
    ードバックされた前記補正情報を減算する減算ステップ
    と、 前記減算ステップの処理の前記減算の結果に対してフィ
    ルタリングを行うフィルタリングステップと、前記フィルタリングステップの処理の前記フィルタリン
    グの結果に応じて周波数を設定し、前記補正情報とし
    て、設定した前記周波数の信号を発振する可変周波数発
    振ステップとを含むことを特徴とする請求項3に記載の
    情報処理方法。
  5. 【請求項5】 情報処理装置を制御するコンピュータの
    プログラムであって、有線 環境における同期通信のタイミングに関わる第1の
    時刻情報と、無線環境における同期通信の同期タイミン
    グに関わる第2の時刻情報とを比較する比較ステップ
    と、 前記比較ステップの処理による比較結果に対応して前記
    第2の時刻情報を補正するための補正情報を生成する
    めに、生成した前記補正情報をフィードバックし、前記
    比較ステップの処理による前記比較結果からフィードバ
    ックした前記補 正情報を減算し、減算した値に対応して
    新たな前記補正情報を生成する補正情報生成ステップ
    と、 前記補正情報生成ステップにより生成された前記補正情
    報に対応して前記第2の時刻情報を補正する補正ステッ
    プと、 自分自身が前記無線環境におけるサイクルマスタである
    場合、前記補正ステップの処理により補正された前記第
    2の時刻情報のタイミングで、前記無線環境における他
    の情報処理装置に対し同期信号を送信し、前記他の情報
    処理装置が前記無線環境におけるサイクルマスタである
    場合、前記比較ステップの処理による比較結果を前記他
    の情報処理装置に送信する送信ステップとを含むことを
    特徴とするコンピュータが読み取り可能なプログラム
    記録されている記録媒体。
  6. 【請求項6】 前記補正情報生成ステップは、 前記比較ステップの処理による前記比較結果から、フィ
    ードバックされた前記補正情報を減算する減算ステップ
    と、 前記減算ステップの処理の前記減算の結果に対してフィ
    ルタリングを行うフィルタリングステップと、前記フィルタリングステップの処理の前記フィルタリン
    グの結果に応じて周波数を設定し、前記補正情報とし
    て、設定した前記周波数の信号を発振する可変周波数発
    振ステップとを含むことを特徴とする請求項5に記載の
    記録媒体。
  7. 【請求項7】 他の情報処理装置により送信された、
    環境における同期通信のタイミングに関わる第1の時
    刻情報と、無線環境における同期通信の同期タイミング
    に関わる第2の時刻情報の比較情報を受信する受信手段
    と、 前記受信手段により受信された前記比較情報に対応して
    自分自身の第3の時刻情報を補正するための補正情報を
    生成するために、生成した前記補正情報をフィードバッ
    クし、前記受信手段により受信された前記比較情報から
    フィードバックした前記補正情報を減算し、減算した値
    に対応して新たな前記補正情報を生成する補正情報生成
    手段と、 前記補正情報生成手段により生成された前記補正情報に
    対応して前記第3の時刻情報を補正し、補正した前記第
    3の時刻情報に従って前記無線環境の時刻管理を行う時
    刻管理手段とを備えることを特徴とする情報処理装置。
  8. 【請求項8】 前記補正情報生成手段は、 前記受信手段により受信された前記比較情報から、フィ
    ードバックされた前記補正情報を減算し、出力する減算
    手段と、 前記減算手段の出力に対してフィルタリングを行い、出
    力するフィルタリング手段と、前記フィルタリング手段の出力に応じて周波数を設定
    し、設定した前記周波数の信号を発振し、発振した前記
    信号を前記補正情報として出力する可変周波数発振手段
    とを有することを特徴とする請求項7に記載の情報処理
    装置。
  9. 【請求項9】 他の情報処理装置により送信された、
    環境における同期通信のタイミングに関わる第1の時
    刻情報と、無線環境における同期通信の同期タイミング
    に関わる第2の時刻情報の比較情報を受信する受信ステ
    ップと、 前記受信ステップの処理により受信された前記比較情報
    に対応して自分自身の第3の時刻情報を補正するための
    補正情報を生成するために、生成した前記補正情報をフ
    ィードバックし、前記受信ステップの処理により受信さ
    れた前記比較情報からフィードバックした前記補正情報
    を減算し、減算した値に対応して新たな前記補正情報を
    生成する補正情報生成ステップと、 前記補正情報生成ステップの処理により生成された前記
    補正情報に対応して前記第3の時刻情報を補正し、補正
    した前記第3の時刻情報に従って前記無線環境の時刻管
    理を行う時刻管理ステップとを含むことを特徴とする情
    報処理方法。
  10. 【請求項10】 前記補正情報生成ステップは、 前記受信ステップの処理により受信された前記比較情報
    から、フィードバックされた前記補正情報を減算する減
    算ステップと、 前記減算ステップの処理の前記減算の結果に対してフィ
    ルタリングを行うフィルタリングステップと、前記フィルタリングステップの処理の前記フィルタリン
    グの結果に応じて周波数を設定し、前記補正情報とし
    て、設定した前記周波数の信号を発振する可変周波数発
    振ステップとを含むことを特徴とする請求項9に記載の
    情報処理方法。
  11. 【請求項11】 情報処理装置を制御するコンピュータ
    のプログラムであって、 他の情報処理装置により送信された、有線環境における
    同期通信のタイミングに関わる第1の時刻情報と、無線
    環境における同期通信の同期タイミングに関わる第2の
    時刻情報の比較情報を受信する受信ステップと、 前記受信ステップの処理により受信された前記比較情報
    に対応して自分自身の第3の時刻情報を補正するための
    補正情報を生成するために、生成した前記補正情報をフ
    ィードバックし、前記受信ステップの処理により受信さ
    れた前記比較結果からフィードバックした前記補正情報
    を減算し、減算した値に対応して新たな前記補正情報を
    生成する補正情報生成ステップと、 前記補正情報生成ステップの処理により生成された前記
    補正情報に対応して前記第3の時刻情報を補正し、補正
    した前記第3の時刻情報に従って前記無線環境の時刻管
    理を行う時刻管理ステップとを含むことを特徴とするコ
    ンピュータが読み取り可能なプログラムが記録されてい
    る記録媒体。
  12. 【請求項12】 前記補正情報生成ステップは、 前記受信ステップの処理により受信された前記比較情報
    から、フィードバックされた前記補正情報を減算する減
    算ステップと、 前記減算ステップの処理の前記減算の結果に対してフィ
    ルタリングを行うフィルタリングステップと、前記フィルタリングステップの処理の前記フィルタリン
    グの結果に応じて周波数を設定し、前記補正情報とし
    て、設定した前記周波数の信号を発振する可変周波数発
    振ステップとを含むことを特徴とする請求項11に記載
    の記録媒体。
JP06815598A 1998-03-18 1998-03-18 情報処理装置および方法、並びに記録媒体 Expired - Lifetime JP3440984B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP06815598A JP3440984B2 (ja) 1998-03-18 1998-03-18 情報処理装置および方法、並びに記録媒体
US09/270,196 US6434705B1 (en) 1998-03-18 1999-03-15 Method and apparatus for interfacing isochronous communication systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP06815598A JP3440984B2 (ja) 1998-03-18 1998-03-18 情報処理装置および方法、並びに記録媒体

Publications (2)

Publication Number Publication Date
JPH11266236A JPH11266236A (ja) 1999-09-28
JP3440984B2 true JP3440984B2 (ja) 2003-08-25

Family

ID=13365586

Family Applications (1)

Application Number Title Priority Date Filing Date
JP06815598A Expired - Lifetime JP3440984B2 (ja) 1998-03-18 1998-03-18 情報処理装置および方法、並びに記録媒体

Country Status (2)

Country Link
US (1) US6434705B1 (ja)
JP (1) JP3440984B2 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3353824B2 (ja) 1999-04-22 2002-12-03 日本電気株式会社 ネットワーク同期システム及びネットワーク同期方法
US6822946B1 (en) * 2000-08-24 2004-11-23 Motorola, Inc Wireless bridge for a broadband network
US7383458B2 (en) 2001-03-15 2008-06-03 Robert Bosch Gmbh Method and device for synchronizing the cycle time of a plurality of TTCAN buses based on determined global time deviations and corresponding bus system
JP4509699B2 (ja) * 2004-08-30 2010-07-21 富士通株式会社 回路解析方法および回路解析装置
JP4896057B2 (ja) * 2008-03-26 2012-03-14 ルネサスエレクトロニクス株式会社 送信タイミング変更型ネットワーク装置及びシステム
JP4994280B2 (ja) * 2008-03-26 2012-08-08 ルネサスエレクトロニクス株式会社 ルート変更型ネットワーク装置及びシステム
US20100109920A1 (en) * 2008-11-05 2010-05-06 Michael Dennis Spradling Security - input key shuffle

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4961188A (en) * 1989-09-07 1990-10-02 Bell Communications Research, Inc. Synchronous frequency encoding technique for clock timing recovery in a broadband network
SE470037C (sv) * 1992-10-27 1995-04-10 Ericsson Telefon Ab L M Anordning vid mobila telekommunikationssystem för att möjliggöra synkronisering av basstationernas sändare
GB9304636D0 (en) * 1993-03-06 1993-04-21 Ncr Int Inc A method of accessing a communication system
GB9402210D0 (en) * 1994-02-04 1994-03-30 British Telecomm A method of communicating between nodes in a communications network
DE69631182T2 (de) * 1995-04-28 2004-08-19 Matsushita Electric Industrial Co., Ltd., Kadoma Datenübertragungsverfahren
US5761431A (en) * 1996-04-12 1998-06-02 Peak Audio, Inc. Order persistent timer for controlling events at multiple processing stations
US5818948A (en) * 1996-10-23 1998-10-06 Advanced Micro Devices, Inc. Architecture for a universal serial bus-based PC speaker controller
US6122749A (en) * 1996-10-23 2000-09-19 Advanced Micro Devices, Inc. Audio peripheral device having controller for power management
US6243395B1 (en) * 1996-11-06 2001-06-05 Sony Corporation Method and apparatus for transferring ATM cells via 1394-serial data bus
US5778218A (en) * 1996-12-19 1998-07-07 Advanced Micro Devices, Inc. Method and apparatus for clock synchronization across an isochronous bus by adjustment of frame clock rates
US6351783B1 (en) * 1999-05-20 2002-02-26 Intel Corporation Method and apparatus for isochronous data transport over an asynchronous bus

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
T.Sato,Synchronizing cycle master to external timing information via cycle slave,IEEE P1394.1 Documents,1998年 1月26日,http://grouper.ieee.org/groups/1394/1/ Documents/BR008r00.pdf

Also Published As

Publication number Publication date
JPH11266236A (ja) 1999-09-28
US6434705B1 (en) 2002-08-13

Similar Documents

Publication Publication Date Title
JP3698074B2 (ja) ネットワーク同期方法、lsi、バスブリッジ、ネットワーク機器、およびプログラム
EP1256197B1 (en) Reference time distribution over a network
JP3353824B2 (ja) ネットワーク同期システム及びネットワーク同期方法
JP2002185489A (ja) 同期方法及び同期装置
TW201625040A (zh) 同步網路裝置的時脈之方法
JP4758506B2 (ja) クロック同期方法
JP5107704B2 (ja) バスシステムの制御方法、バスシステムの装置およびバスシステム
JP3440984B2 (ja) 情報処理装置および方法、並びに記録媒体
US20100179673A1 (en) Multitrack recorder and synchronous recording method using a plurality of multitrack recorders
JP4062807B2 (ja) データクロック生成装置および記憶媒体
JP2007208367A (ja) 同期信号生成装置、送信機及び制御方法
US11144088B2 (en) Clocking synchronization method and apparatus
JP4228081B2 (ja) データ変換システム
JP2001148687A (ja) 通信システムおよびその方法と通信装置
JP2002164873A (ja) デジタル・オーディオ装置
WO2021157308A1 (ja) 時刻同期装置、時刻同期システム及び時刻同期方法
JP7161505B2 (ja) 情報通信システム及び情報通信装置
JP2008252824A (ja) ディジタルネットワークの網同期装置及びディジタルネットワークの局に設けられる網同期装置
JP3361565B2 (ja) 送信装置及び受信装置
US20040088595A1 (en) Circuit arrangement and method for synchronised transmission of audio data streams in a bus system
JP2005159543A (ja) ゲートウェイ装置及びデータ伝送システム
JPH08154088A (ja) 位相調整回路
JP2002208929A (ja) 通信中継装置
JP2001292119A (ja) タイミング抽出回路
JPH07183882A (ja) 送信装置と受信装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030521

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080620

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090620

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090620

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100620

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100620

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110620

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120620

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120620

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130620

Year of fee payment: 10

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term