JP3252839B2 - Method for manufacturing semiconductor device - Google Patents

Method for manufacturing semiconductor device

Info

Publication number
JP3252839B2
JP3252839B2 JP21122899A JP21122899A JP3252839B2 JP 3252839 B2 JP3252839 B2 JP 3252839B2 JP 21122899 A JP21122899 A JP 21122899A JP 21122899 A JP21122899 A JP 21122899A JP 3252839 B2 JP3252839 B2 JP 3252839B2
Authority
JP
Japan
Prior art keywords
film
thin film
resist
semiconductor device
etched
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP21122899A
Other languages
Japanese (ja)
Other versions
JP2000049149A (en
Inventor
泰 芳賀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP21122899A priority Critical patent/JP3252839B2/en
Publication of JP2000049149A publication Critical patent/JP2000049149A/en
Application granted granted Critical
Publication of JP3252839B2 publication Critical patent/JP3252839B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Drying Of Semiconductors (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は半導体装置の製造方法、
より詳しくはイオンミリングを用いた強誘電体メモリの
エッチング工程に関する。
The present invention relates to a method for manufacturing a semiconductor device,
More particularly, the present invention relates to a ferroelectric memory etching process using ion milling.

【0002】[0002]

【従来の技術】強誘電体は比誘電率が大きく、また自発
分極を持つ特徴があり、半導体メモリにおけるキャパシ
タ材料として用いることができる。しかしながら、Pb
TiO3、PZT、PLZT等の強誘電体及びPt、T
i、Au、Pdもしくはこれらの化合物等の電極材料の
フォトレジストを用いたエッチング工程において、前記
の材料は通常反応性のエッチングが難しく、イオンミリ
ングが最も有効なエッチング方法とされてきた。イオン
ミリングは加速されたアルゴンイオンを物理的かつ異方
的にスパッタエッチする方法であるが、その異方性の強
いことと前記の材料が反応性に乏しく被エッチング体が
揮発しにくいため、前記被エッチング体の一部はエッチ
ングされた後レジストの側壁に付着し、図3に示すよう
な側壁析出膜を形成する。この前記側壁析出膜は、しか
る後のレジスト剥離工程において除去されることなく図
4のような形状を残す。そのため前記側壁析出膜はこの
後の第二の層間絶縁膜の形成工程において前記層間絶縁
膜の被覆性に悪影響を及ぼし、さらにこの前記側壁析出
膜が導電性であった場合、後の金属配線工程において配
線のショート、断線の原因にもなりかねない。
2. Description of the Related Art A ferroelectric has a characteristic that it has a large relative permittivity and has spontaneous polarization, and can be used as a capacitor material in a semiconductor memory. However, Pb
Ferroelectrics such as TiO3, PZT, PLZT and Pt, T
In an etching process using a photoresist of an electrode material such as i, Au, Pd or a compound thereof, the above materials are usually difficult to perform reactive etching, and ion milling has been regarded as the most effective etching method. Ion milling is a method of physically and anisotropically sputter-etching accelerated argon ions, but because of its strong anisotropy and the low reactivity of the material, the material to be etched hardly volatilizes. A part of the object to be etched adheres to the side wall of the resist after being etched to form a side wall deposition film as shown in FIG. The sidewall deposition film remains in the shape shown in FIG. 4 without being removed in the subsequent resist stripping step. Therefore, the side wall deposited film adversely affects the coverage of the interlayer insulating film in the subsequent step of forming the second interlayer insulating film. Further, when the side wall deposited film is conductive, May cause a short circuit or disconnection of the wiring.

【0003】この前記側壁析出膜の発生に対し、レジス
トを露光現像後、130℃〜200℃の温度でベークを
行なうことにより前記レジストをリフローさせ、その形
状にテーパーをつけることにより前記レジストが垂直の
側壁を持たないようにし、一旦レジスト側壁に付着した
被エッチング体を後から来るアルゴンイオンによってエ
ッチングするといった効果を持たせ、結果的に側壁析出
膜を残さないといった工夫がなされてきた。
After the resist is exposed to light and developed, the resist is reflowed by baking at a temperature of 130 ° C. to 200 ° C., and the resist is vertically tapered by tapering its shape. Has been devised not to have the side wall, and to have the effect of etching the object to be etched once adhered to the resist side wall by argon ions coming later, and consequently not to leave the side wall deposition film.

【0004】しかしながら、強誘電体膜のエッチング後
の下部電極のエッチング工程において、従来は図5のよ
うに強誘電体膜のマスクパターンに対し、下部電極のパ
ターンが片側約1μm程度外側になっていたため、半導
体装置の高集積化に伴う微細化において大きな障壁とな
っていた。そこで本発明における発明者は、図6に示す
ような強誘電体膜と下部電極膜のパターン幅を一致させ
た構造を試みた。しかし強誘電体膜と下部電極膜のパタ
ーン幅が一致した構造においては、アライメントずれに
よって図7(a)に示すようにレジストが強誘電体膜の
側壁のテーパー部分にかかってしまい、130℃〜20
0℃でのレジストリフロー後のレジストの形状は、場合
によっては図7(b)のようにオーバーハングと言われ
る、テーパー角が90度を超すものとなり、前記側壁析
出膜を発生させていた。
However, in the etching process of the lower electrode after the etching of the ferroelectric film, conventionally, as shown in FIG. 5, the pattern of the lower electrode is about 1 μm outside one side of the mask pattern of the ferroelectric film. Therefore, it has been a great barrier in miniaturization due to the high integration of semiconductor devices. Therefore, the inventor of the present invention has tried a structure in which the pattern widths of the ferroelectric film and the lower electrode film are matched as shown in FIG. However, in a structure in which the pattern widths of the ferroelectric film and the lower electrode film match, the resist is applied to the tapered portion of the side wall of the ferroelectric film due to misalignment, as shown in FIG. 20
After the registry flow at 0 ° C., the shape of the resist was such that the taper angle exceeded 90 degrees, which was called an overhang as shown in FIG. 7B in some cases, and the sidewall deposition film was generated.

【0005】[0005]

【発明が解決しようとする課題】そこで本発明はこのよ
うな課題を解決するもので、その目的とするところは強
誘電体膜のエッチング後の下部電極のエッチング工程に
おいて、微細化を妨げることなく、被エッチング体のレ
ジスト側壁への再析出のないエッチング形状を提供する
ものである。
SUMMARY OF THE INVENTION Accordingly, the present invention is to solve such a problem, and an object of the present invention is to provide a method of etching a lower electrode after etching a ferroelectric film without obstructing miniaturization. An object of the present invention is to provide an etched shape without re-deposition on the side wall of the resist.

【0006】[0006]

【課題を解決するための手段】請求項1に係る本発明の
半導体装置の製造方法は、半導体基板上に直接または間
接に第一の薄膜を配置する工程と、前記第一の薄膜上に
第二の薄膜を形成する工程と、前記第二の薄膜をパター
ニングする工程と、前記パターニング工程により形成さ
れた前記第二の薄膜の外周端部が少なくとも露出するよ
うに、前記第二の薄膜上にマスク材としてのフォトレジ
スト層を形成する工程と、前記フォトレジスト層を所望
の温度でベークする工程と、該ベーク工程によりベーク
されたフォトレジスト層から露出した前記第一の薄膜及
び前記第二の薄膜の外周端部に対してエッチングを行う
工程を含むことを特徴とする。
The method of manufacturing a semiconductor device of the present invention according to claim 1 SUMMARY OF THE INVENTION during either directly or on a semiconductor substrate
Arranging a first thin film in close contact with the first thin film;
Forming a second thin film; and patterning the second thin film.
And a patterning step.
At least the outer peripheral edge of the second thin film is exposed.
A step of forming a photoresist layer as a mask material on the second thin film, a step of baking the photoresist layer at a desired temperature, and a step of baking by the baking step.
The first thin film exposed from the exposed photoresist layer and
And etching the outer peripheral edge of the second thin film .

【0007】請求項2に係る本発明の半導体装置の製造
方法は、前記被エッチング膜が、Pt、Au、Pb、
Mo、Ti、W、Pdもしくはこれらの化合物のいずれ
かであることを特徴とする。
[0007] The method of manufacturing a semiconductor device of the present invention according to claim 2, wherein the etch thin film, Pt, Au, Pb,
It is characterized by being Mo, Ti, W, Pd or any of these compounds.

【0008】請求項3に係る本発明の半導体装置の製造
方法は、前記被エッチング膜上に形成された前記段差
が、PZT(Pb(Zr,Ti)O3)、PLZT
((Pb,La)(Zr,Ti)O3)、TiBaO3
SrTiO3、あるいはTa25のいずれかを主成分と
することを特徴とする。
[0008] The method of manufacturing a semiconductor device of the present invention according to claim 3, wherein said step formed on the etched thin film, PZT (Pb (Zr, Ti ) O 3), PLZT
((Pb, La) (Zr, Ti) O 3 ), TiBaO 3 ,
It is characterized by containing either SrTiO 3 or Ta 2 O 5 as a main component.

【0009】[0009]

【作用】本発明の上記の構成によれば、下部電極のレジ
ストパターンは前記強誘電体膜の平坦な部分及び上部電
極部分のみを覆うことになり、前記強誘電体膜もしくは
その下の第一の層間絶縁膜がテーパーを持つ場合はその
テーパーの上にかかることがなくなるため、被エッチン
グ体のレジスト側壁への再析出のないエッチング形状を
得ることができるものである。
According to the above structure of the present invention, the resist pattern of the lower electrode covers only the flat portion and the upper electrode portion of the ferroelectric film, and the resist pattern of the ferroelectric film or the first lower portion thereunder. When the interlayer insulating film has a taper, it does not overlap the taper, so that it is possible to obtain an etched shape without re-deposition on the resist side wall of the object to be etched.

【0010】[0010]

【実施例】以下に本発明の実施例を図にしたがって示
す。
BRIEF DESCRIPTION OF THE DRAWINGS FIG.

【0011】図1は本発明における第一の実施例の説明
図である。図1(a)のように半導体基板上の平坦な第
一の層間絶縁膜上にスパッタリングにより、下部電極膜
としてのPt(4000オングストローム)、強誘電体
膜としてPZT(5000オングストローム)及び上部
電極膜のAu(2000オングストローム)を積層す
る。しかる後にフォトレジストを1.5μmの膜厚にな
るよう塗布し、露光現像後180℃でベークした後、イ
オンミリングエッチングにより800V、700mAで
上部電極をエッチングする。次いで前記上部電極のエッ
チングと同様のレジスト塗布、露光、現像、ベークの工
程を経てイオンミリングにより強誘電体膜をエッチング
する(図1(b))。
FIG. 1 is an explanatory diagram of a first embodiment of the present invention. As shown in FIG. 1A, Pt (4000 angstroms) as a lower electrode film, PZT (5000 angstroms) as a ferroelectric film and an upper electrode film are formed on a flat first interlayer insulating film on a semiconductor substrate by sputtering. Of Au (2000 angstroms) is laminated. Thereafter, a photoresist is applied to a thickness of 1.5 μm, baked at 180 ° C. after exposure and development, and then the upper electrode is etched by ion milling at 800 V and 700 mA. Next, the ferroelectric film is etched by ion milling through the same steps of resist application, exposure, development, and baking as in the etching of the upper electrode (FIG. 1B).

【0012】その後、下部電極レジストパターンを強誘
電体のパターンに対し約1μm内側に入るようにしたマ
スクを用いてフォトレジストを露光現像し(図1
(c))、180℃でベークする。この時図1(d)に
示すようにレジストは強誘電体膜の平坦な部分に乗って
おり、そのテーパー角は70度以下である。しかる後に
イオンミリング装置により、800V、700mAで約
10分間のエッチングを行なった。その結果、図1
(e)のような被エッチング体のレジスト側壁への再析
出のないエッチング形状を得ることができた。また本実
施例において、レジストは強誘電体膜状にあるため、下
部電極のPtは強誘電体膜によるセルフアライン効果に
よりエッチングされるので、エッチング後の強誘電体膜
と下部電極の界面は図1(e)のように平滑になるとい
う効果も確認された。
Thereafter, the photoresist is exposed and developed by using a mask in which the lower electrode resist pattern is set to be about 1 μm inside the ferroelectric pattern (FIG. 1).
(C)), baking at 180 ° C. At this time, as shown in FIG. 1D, the resist is on the flat portion of the ferroelectric film, and the taper angle is 70 degrees or less. Thereafter, etching was performed at 800 V, 700 mA for about 10 minutes by an ion milling apparatus. As a result, FIG.
As shown in (e), an etched shape without reprecipitation on the side wall of the resist was obtained. In this embodiment, since the resist is in the form of a ferroelectric film, the Pt of the lower electrode is etched by the self-alignment effect of the ferroelectric film. The effect of smoothing like 1 (e) was also confirmed.

【0013】第二の実施例は、段差上の強誘電体キャパ
シタのエッチングに本発明を応用した例である。図2
(a)のように半導体基板上第一の層間絶縁膜上にスパ
ッタリングによって積層された下部電極膜(Pt:40
00オングストローム)、強誘電体膜(PZT:500
0オングストローム)及び上部電極膜(Au:2000
オングストローム)について、イオンミリングエッチン
グにより上部電極、次いで強誘電体膜をエッチングする
(図2(b))。これらの工程においても第1の実施例
と同様、レジストは現像後180℃でベークされ、リフ
ローしているものとする。
The second embodiment is an example in which the present invention is applied to etching of a ferroelectric capacitor on a step. FIG.
As shown in (a), a lower electrode film (Pt: 40) laminated by sputtering on a first interlayer insulating film on a semiconductor substrate.
00 angstroms), ferroelectric film (PZT: 500
0 Å) and upper electrode film (Au: 2000)
(Angstrom), the upper electrode and then the ferroelectric film are etched by ion milling etching (FIG. 2B). Also in these steps, as in the first embodiment, it is assumed that the resist is baked at 180 ° C. after the development and is reflowed.

【0014】その後、下部電極レジストパターンを強誘
電体のパターンに対し約1μm内側に入るようしたマス
クを用いてフォトレジストを露光現像し(図2
(c))、180℃でベークする。この時図2(d)に
示すようにレジストは強誘電体膜の平らな部分に乗って
おり、そのテーパー角は70度以下である。しかる後に
イオンミリング装置により、800V、700mAで約
10分間のエッチングを行ない、図2(e)のような被
エッチング体のレジスト側壁への再析出のないエッチン
グ形状を得ることができた。
Thereafter, the photoresist is exposed and developed using a mask in which the lower electrode resist pattern is set to be about 1 μm inside the ferroelectric pattern (FIG. 2).
(C)), baking at 180 ° C. At this time, as shown in FIG. 2D, the resist is on the flat portion of the ferroelectric film, and the taper angle is 70 degrees or less. Thereafter, etching was performed at 800 V, 700 mA for about 10 minutes using an ion milling apparatus, and an etched shape as shown in FIG. 2E without reprecipitation on the resist side wall was obtained.

【0015】上記実施例においては前記のようにレジス
トは強誘電体膜上にあるため、側壁析出膜が生じたとし
ても前記側壁析出膜は強誘電体からなるものであり、後
の金属配線工程においても断線、ショートの原因にはな
り得ないという効果も持つ。また、上記実施例ではPt
電極上に強誘電体膜を積層した場合について述べたが、
本発明によればAu、Pb、Mo、Ti、W、Pd等の
金属及びその化合物からなる電極とTa2O5の様な高誘
電体膜との場合にも適用できるものである。
In the above embodiment, since the resist is on the ferroelectric film as described above, even if a sidewall deposition film is formed, the sidewall deposition film is made of a ferroelectric material. This also has an effect that it cannot be a cause of disconnection or short circuit. In the above embodiment, Pt
Although the case where the ferroelectric film is laminated on the electrode has been described,
According to the present invention, the present invention can be applied to an electrode made of a metal such as Au, Pb, Mo, Ti, W, and Pd or a compound thereof and a high dielectric film such as Ta2O5.

【0016】[0016]

【発明の効果】以上に述べたように、本発明の下部電極
パターン形成法によって、微細化を妨げることなく、被
エッチング体のレジスト側壁への再析出のないエッチン
グ形状を得ることができた。
As described above, according to the lower electrode pattern forming method of the present invention, an etched shape without re-deposition on the resist side wall of the object to be etched can be obtained without hindering miniaturization.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明における第一の実施例の説明図。FIG. 1 is an explanatory view of a first embodiment of the present invention.

【図2】本発明における第二の実施例の説明図。FIG. 2 is an explanatory view of a second embodiment of the present invention.

【図3】従来技術における側壁析出膜の断面形状図。FIG. 3 is a cross-sectional view of a side wall deposition film according to the related art.

【図4】従来技術における側壁析出膜のフォトレジスト
除去後の断面形状図。
FIG. 4 is a cross-sectional view of a conventional technique after removing a photoresist from a sidewall deposition film.

【図5】従来技術における下部電極のマスクパターン
図。
FIG. 5 is a mask pattern diagram of a lower electrode according to the related art.

【図6】従来技術における発明者が試みた下部電極のマ
スクパターン図。
FIG. 6 is a mask pattern diagram of a lower electrode which has been attempted by the inventor in the prior art.

【図7】従来技術におけるアライメントずれが起きた場
合の発明者が試みた下部電極のマスクパターンの断面形
状図。
FIG. 7 is a cross-sectional view of a mask pattern of a lower electrode, which has been attempted by the inventor when a misalignment occurs in a conventional technique.

【符号の説明】[Explanation of symbols]

上部電極 :101、201、502、602、702 強誘電体膜 :102、202、503、603、70
3 下部電極 :103、203、504、604、704 第一の層間絶縁膜 :104、204、505、60
5、705 半導体基板 :105、205、304、403、50
6、606、706 被エッチング体の再析出物:203、303、402、 被エッチング膜 :202、302、401、 フォトレジスト :106、206、301、501、
601、701
Upper electrode: 101, 201, 502, 602, 702 Ferroelectric film: 102, 202, 503, 603, 70
3 Lower electrode: 103, 203, 504, 604, 704 First interlayer insulating film: 104, 204, 505, 60
5, 705 Semiconductor substrate: 105, 205, 304, 403, 50
6, 606, 706 Re-deposits of the object to be etched: 203, 303, 402; film to be etched: 202, 302, 401; photoresist: 106, 206, 301, 501;
601, 701

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H01L 21/3065 H01L 21/822 H01L 27/04 H01L 27/10 451 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) H01L 21/3065 H01L 21/822 H01L 27/04 H01L 27/10 451

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 半導体基板上に直接または間接に第一の
薄膜を配置する工程と、 前記第一の薄膜上に第二の薄膜を形成する工程と、 前記第二の薄膜をパターニングする工程と、 前記パターニング工程により形成された前記第二の薄膜
の外周端部が少なくとも露出するように、前記第二の薄
膜上に マスク材としてのフォトレジスト層を形成する工
と、前記フォトレジスト層を 所望の温度でベークする工程
と、該ベーク工程によりベークされたフォトレジスト層から
露出した前記第一の薄膜及び前記第二の薄膜の外周端部
に対して エッチングを行う工程を含むことを特徴とする
半導体装置の製造方法。
1. A method for directly or indirectly forming a first substrate on a semiconductor substrate.
Disposing a thin film, forming a second thin film on the first thin film, patterning the second thin film, and the second thin film formed by the patterning step
So that the outer peripheral end of the second thin film is at least exposed.
Forming a photoresist layer as a mask material on the film
Degree and a step of baking said photoresist layer at the desired temperature, the photoresist layer which is baked by the baking process
Peripheral edges of the exposed first and second thin films
A method of manufacturing a semiconductor device, comprising a step of performing etching on a semiconductor device.
【請求項2】 前記被エッチング膜が、Pt、Au、
Pb、Mo、Ti、W、Pdもしくはこれらの化合物の
いずれかであることを特徴とする請求項1記載の半導体
装置の製造方法。
Wherein said etching target thin film, Pt, Au,
2. The method for manufacturing a semiconductor device according to claim 1, wherein Pb, Mo, Ti, W, Pd or any of these compounds is used.
【請求項3】 前記被エッチング膜上に形成された前
記段差が、PZT(Pb(Zr,Ti)O3)、PLZ
T((Pb,La)(Zr,Ti)O3)、TiBa
3、SrTiO3、あるいはTa25のいずれかを主成
分とすることを特徴とする請求項1または2記載の半導
体装置の製造方法。
Wherein the said step formed on the etched thin film, PZT (Pb (Zr, Ti ) O3), PLZ
T ((Pb, La) (Zr, Ti) O 3 ), TiBa
3. The method according to claim 1, wherein one of O 3 , SrTiO 3 , and Ta 2 O 5 is a main component.
JP21122899A 1999-07-26 1999-07-26 Method for manufacturing semiconductor device Expired - Lifetime JP3252839B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21122899A JP3252839B2 (en) 1999-07-26 1999-07-26 Method for manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21122899A JP3252839B2 (en) 1999-07-26 1999-07-26 Method for manufacturing semiconductor device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP11180749A Division JP2000068258A (en) 1999-06-25 1999-06-25 Manufacture of semiconductor device

Publications (2)

Publication Number Publication Date
JP2000049149A JP2000049149A (en) 2000-02-18
JP3252839B2 true JP3252839B2 (en) 2002-02-04

Family

ID=16602417

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21122899A Expired - Lifetime JP3252839B2 (en) 1999-07-26 1999-07-26 Method for manufacturing semiconductor device

Country Status (1)

Country Link
JP (1) JP3252839B2 (en)

Also Published As

Publication number Publication date
JP2000049149A (en) 2000-02-18

Similar Documents

Publication Publication Date Title
US6242299B1 (en) Barrier layer to protect a ferroelectric capacitor after contact has been made to the capacitor electrode
US6338994B1 (en) Semiconductor device and method of fabricating thereof
US6432767B2 (en) Method of fabricating semiconductor device
US20080166851A1 (en) Metal-insulator-metal (mim) capacitor and method for fabricating the same
EP0812472A1 (en) Method for forming a structure using redeposition
JP3235190B2 (en) Method for manufacturing semiconductor device
KR100326831B1 (en) Semiconductor device and fabrication method thereof
US6027860A (en) Method for forming a structure using redeposition of etchable layer
JP2002324896A (en) Method for manufacturing ferroelectric capacitor of semiconductor device
JP3252839B2 (en) Method for manufacturing semiconductor device
JPH0613357A (en) Method of etching of semiconductor device
JPH1022274A (en) Etching method and manufacture of semiconductor device
JP3235599B2 (en) Semiconductor device
KR100680504B1 (en) Method of manufacturing capacitor of semiconudctor device
JP2000068258A (en) Manufacture of semiconductor device
US20070184626A1 (en) Method of manufacturing ferroelectric capacitor and method of manufacturing semiconductor memory device
US20060057744A1 (en) Method of manufacturing a semiconductor device
JPH1065002A (en) Contact hole forming method
KR100200928B1 (en) Interconnecting method of semiconductor memory device
KR100875647B1 (en) Capacitor Formation Method of Semiconductor Device
JP2003282839A (en) Method of manufacturing ferroelectric memory device
KR100318433B1 (en) Method for forming local interconnection in ferroelectric memory device
KR100349689B1 (en) Method for manufacturing ferroelectric memory device
JP2004241692A (en) Manufacturing method of ferroelectric memory element
JP2000260956A (en) Capacitance element and its manufacture, and semiconductor storage element and its manufacture

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20011023

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071122

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 11

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 11