JP3234010B2 - Semiconductor memory device and method of manufacturing the same - Google Patents

Semiconductor memory device and method of manufacturing the same

Info

Publication number
JP3234010B2
JP3234010B2 JP28668492A JP28668492A JP3234010B2 JP 3234010 B2 JP3234010 B2 JP 3234010B2 JP 28668492 A JP28668492 A JP 28668492A JP 28668492 A JP28668492 A JP 28668492A JP 3234010 B2 JP3234010 B2 JP 3234010B2
Authority
JP
Japan
Prior art keywords
trench
source
film
storage electrode
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP28668492A
Other languages
Japanese (ja)
Other versions
JPH06120450A (en
Inventor
克彦 稗田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP28668492A priority Critical patent/JP3234010B2/en
Priority to US08/124,300 priority patent/US5508541A/en
Priority to KR1019930019255A priority patent/KR0139834B1/en
Publication of JPH06120450A publication Critical patent/JPH06120450A/en
Priority to US08/632,321 priority patent/US5736760A/en
Application granted granted Critical
Publication of JP3234010B2 publication Critical patent/JP3234010B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Dram (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、半導体記憶装置に係
り、特に複数のMOSトランジスタが直列接続されたメ
モリセル方式のダイナミック型半導体記憶装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor memory device and, more particularly, to a memory cell type dynamic semiconductor memory device in which a plurality of MOS transistors are connected in series.

【0002】[0002]

【従来の技術】近年、LSIメモリの中のRAMの一種
であるDRAMの集積化には覚ましい進歩がある。DR
AMの更なる高集積化を図るためのメモリセル構造とし
て、キャパシタをトランジスタの上に積み上げたいわゆ
るスタック型キャパシタセルや、シリコン基板に溝を掘
ってその内壁をキャパシタとして用いるいわゆるトレン
チ型キャパシタセルなどが提案されている。これらスタ
ック型キャパシタセルやトレンチ型キャパシタセルは、
1MビットDRAMから実用化されている。
2. Description of the Related Art In recent years, remarkable progress has been made in the integration of DRAM, which is a kind of RAM in LSI memories. DR
As a memory cell structure for further increasing the integration of AM, a so-called stacked capacitor cell in which a capacitor is stacked on a transistor, a so-called trench capacitor cell in which a groove is formed in a silicon substrate and the inner wall thereof is used as a capacitor, and the like. Has been proposed. These stacked and trench capacitor cells are
It has been put to practical use from a 1 Mbit DRAM.

【0003】しかしながら、このような構造のキャパシ
タセルを用いたDRAMには次のような問題がある。
However, the DRAM using the capacitor cell having such a structure has the following problems.

【0004】まず最初に、高集積化が進み、例えば、2
56Mビット程度の集積度になると、蓄積容量を大きく
するためにスタック型キャパシタセルでは、蓄積電極の
高さを高くしたり、蓄積電極の形状を円筒型にしたりす
るなどの工夫が必要となる。一方、トレンチ型キャパシ
タセルでは蓄積容量を大きくするために、溝の幅を細く
したり、溝の深さを深くするなどの工夫が必要となる。
これらの高集積化のための工夫は、製造プロセススの複
雑化や、工期の長期化や、製造歩留りの低下を招き、新
たな問題を発生させる原因となっていた。
[0004] First, high integration is progressing.
When the degree of integration is about 56 Mbits, in order to increase the storage capacity, in the stacked capacitor cell, it is necessary to take measures such as increasing the height of the storage electrode or making the shape of the storage electrode cylindrical. On the other hand, in the case of a trench capacitor cell, in order to increase the storage capacity, it is necessary to take measures such as reducing the width of the groove and increasing the depth of the groove.
These contrivances for high integration have led to the complication of the manufacturing process, the elongation of the construction period, the reduction of the manufacturing yield, and the occurrence of new problems.

【0005】第2に、従来構造の集積度が進んだDRA
Mのメモリセルでは、メモリセルの面積がワード線,ビ
ット線のライン及びスペースの最小寸法で決まり、最小
寸法の縮小化が非常に困難となってくると、更なる集積
化が困難になってきた。
[0005] Second, the DRA in which the degree of integration of the conventional structure is advanced
In the M memory cell, the area of the memory cell is determined by the minimum size of the line and space of the word line and bit line. If it becomes very difficult to reduce the minimum size, further integration becomes difficult. Was.

【0006】上述したような問題を解決するために、新
しいメモリセル方式、例えば、図15に示すように、M
OSトランジスタ群を素子分離領域を介さずに直列に接
続し、これらMOSトランジスタの各ソース或いは各ド
レインにそれぞれの一端に情報記憶用のキャパシタC1
〜C4 を接続し、前記直列に接続したMOSトランジス
タの出力端子にビット線BLを接続することにより、メ
モリセルの面積を縮小する技術が提案されている(特開
平4−3463)。なお、図中、WL1〜WL4はワー
ド線を示している。しかし、このような新しいメモリセ
ル方式を採用しても、基本的には1ビットはMOSトラ
ンジスタとキャパシタとで構成されているため、高密度
・高信頼性のDRAMを実現するためには、やはり、い
かにして小面積のメモリセルで大きな蓄積容量を実現す
るかという問題が残っている。
In order to solve the above-mentioned problem, a new memory cell system, for example, as shown in FIG.
The OS transistor group is connected in series without passing through the element isolation region, and a capacitor C 1 for storing information is connected to one end of each of the sources or drains of these MOS transistors.
Connect -C 4, by connecting the bit line BL to an output terminal of the MOS transistor connected to said series, a technique for reducing the area of the memory cell has been proposed (JP-A 4-3463). In the drawing, WL1 to WL4 indicate word lines. However, even if such a new memory cell method is adopted, one bit is basically composed of a MOS transistor and a capacitor. However, there remains a problem of how to realize a large storage capacity with a small area memory cell.

【0007】上記メモリセル方式の場合、ワード線がラ
イン及びスペースの最小寸法に近いピッチで形成される
ため、トレンチ型キャパシタセルよりもスタック型キャ
パシタセルの方が適しており、例えば、図16に示すよ
うなスタック型キャパシタセルを用いたDRAMセル構
造が提案されている。図中、117はワード線(ゲート
電極)を示しており、この上にキャパシタが張り出して
いる構造になっている。上記キャパシタは、フィールド
絶縁膜104で区分されたシリコン基板101上に形成
されており、プレート電極123とキャパシタ絶縁膜1
22とキャパシタ下地電極層(蓄積電極)121とで構
成されている。一方、MOSトランジスタは、ゲート絶
縁膜116,ゲート電極117,ソース・ドレイン拡散
層118とで構成され、そして、層間絶縁膜124,1
26に開口されたコンタクトホールを介してビット線1
25がソース・ドレイン拡散層118に接続している。
In the case of the above-mentioned memory cell system, since the word lines are formed at a pitch close to the minimum line and space dimensions, a stacked capacitor cell is more suitable than a trench capacitor cell. A DRAM cell structure using such a stacked capacitor cell has been proposed. In the figure, 117 indicates a word line (gate electrode), on which a capacitor is projected. The capacitor is formed on the silicon substrate 101 divided by the field insulating film 104, and the plate electrode 123 and the capacitor insulating film 1 are formed.
22 and a capacitor base electrode layer (storage electrode) 121. On the other hand, the MOS transistor includes a gate insulating film 116, a gate electrode 117, and a source / drain diffusion layer 118.
Bit line 1 through a contact hole opened in
25 is connected to the source / drain diffusion layer 118.

【0008】しかしながら、このように構成されたDR
AMにおいて、小さな面積のメモリセルで十分な蓄積容
量を実現しようとすると、蓄積電極121の構造が複雑
になり、更に蓄積電極121の高さが例えば1μm程度
になり、全面を平坦化した後のコンタクトホールが深く
なりすぎて製造工程が非常に困難になるなどの問題があ
る。
However, the DR constructed as described above
In AM, if an attempt is made to realize a sufficient storage capacity with a memory cell having a small area, the structure of the storage electrode 121 becomes complicated, the height of the storage electrode 121 becomes, for example, about 1 μm, and after the entire surface is flattened. There is a problem that the contact hole becomes too deep and the manufacturing process becomes very difficult.

【0009】[0009]

【発明が解決しようとする課題】上述の如く、従来のD
RAMセルでは、高集積化時に製造プロセスが複雑にな
ったり、製造歩留りが著しく低下するという問題があっ
た。また、メモリセルの面積がワード線,ビット線のラ
イン及びスペースの最小寸法で決まり、最小寸法を縮小
化しない限り、更なる集積化が困難であるという問題が
あった。このような問題を解決するために、新方式のメ
モリセルが提案されていたが、この場合も、1ビットは
基本的にはMOSトランジスタとキャパシタとで構成さ
れているため、いかにして小面積のメモリセルで大きな
蓄積容量を実現するかという問題が残っていた。
As described above, the conventional D
The RAM cell has a problem that the manufacturing process becomes complicated at the time of high integration and the manufacturing yield is significantly reduced. Further, the area of the memory cell is determined by the minimum dimensions of the lines and spaces of word lines and bit lines, and there is a problem that further integration is difficult unless the minimum dimensions are reduced. In order to solve such a problem, a new type of memory cell has been proposed. In this case, however, since one bit is basically composed of a MOS transistor and a capacitor, However, there remains a problem as to whether a large storage capacity can be realized with the memory cell.

【0010】本発明は、上記事情を考慮してなされたも
ので、その目的とするところは、小面積のメモリセルで
大きな蓄積容量を得ることができる半導体記憶装置を提
供することにある。
The present invention has been made in view of the above circumstances, and an object of the present invention is to provide a semiconductor memory device capable of obtaining a large storage capacity with a small area memory cell.

【0011】本発明に係るダイナミック型半導体記憶装
置は、半導体基板と、この半導体基板に形成された複数
のメモリセルで構成されたダイナミック型セルとを具備
してなるダイナミック型半導体記憶装置において、前記
メモリセルはゲートがワード線に接続され、一方のソー
ス・ドレインがビット線に接続されたMOSトランジス
タ及びこのMOSトランジスタの他方のソース・ドレイ
ンに電気的に接続された蓄積電極が埋め込まれたトレン
チキャパシタとからなり、且つ前記蓄積電極上にはそれ
に隣接する二つの前記MOSトランジスタの各々のゲー
ト電極の一部が絶縁して延在することを特徴とする。
A dynamic semiconductor memory device according to the present invention.
The device comprises a semiconductor substrate and a plurality of substrates formed on the semiconductor substrate.
And a dynamic cell composed of memory cells
A dynamic semiconductor memory device comprising:
The memory cell has a gate connected to the word line and one source
MOS transistor with drain and drain connected to bit line
And the other source drain of this MOS transistor
Embedded storage electrode electrically connected to
And a capacitor on the storage electrode.
The gate of each of the two MOS transistors adjacent to
The electrode is characterized in that a part of the electrode extends insulated .

【0012】[0012]

【0013】[0013]

【0014】[0014]

【作用】本発明の半導体記憶装置(請求項1,2)は、
少なくとも1つのMOSトランジスタのゲート電極が、
隣接する2つのトレンチ型キャパシタの蓄積電極上まで
延在している。
According to the semiconductor memory device of the present invention,
The gate electrode of at least one MOS transistor is
It extends over the storage electrodes of two adjacent trench capacitors.

【0015】即ち、キャパシタとMOSトランジスタと
が完全に別領域に形成されるのではなく、キャパシタの
溝の周縁部がMOSトランジスタの形成領域にまで広が
り、従来に比べて、キャパシタの溝の開口径が大きくな
る。
That is, the capacitor and the MOS transistor are not completely formed in different regions, but the peripheral portion of the groove of the capacitor extends to the region where the MOS transistor is formed. Becomes larger.

【0016】したがって、トレンチの深さを深くした
り、メモリセル面積を大きくすることなく蓄積容量を大
きくできるため、スタック型メモリセルで問題があった
メモリセル部と周辺回路部の段差いわゆる素子段差を小
さくでき、ノイズに強く、安定した動作を確保できる。
Therefore, since the storage capacity can be increased without increasing the depth of the trench or increasing the area of the memory cell, the step between the memory cell section and the peripheral circuit section, which is a problem in the stack type memory cell, the so-called element step. Can be reduced, noise-resistant, and stable operation can be ensured.

【0017】また、ソース・ドレイン領域と蓄積電極と
が直接接続しているので、従来のように接続部を介して
ソース・ドレイン領域と蓄積電極とを接続した場合に比
べて、微細化が容易になると共に、直列接続されたMO
Sトランジスタのソース・ドレインの直列抵抗を低減で
きる。
Further, since the source / drain region and the storage electrode are directly connected, miniaturization is easier than in the conventional case where the source / drain region and the storage electrode are connected via a connection portion. And MO connected in series
The series resistance of the source and drain of the S transistor can be reduced.

【0018】[0018]

【0019】[0019]

【実施例】以下、図面を参照しながら実施例を説明す
る。
Embodiments will be described below with reference to the drawings.

【0020】図1は、本発明の第1の実施例に係るトレ
ンチ型メモリセルを用いたDRAMセルの平面図であ
り、図2(a),図2(b),図2(c)は、それぞれ
図1のDRAMセルのA−A´断面図,B−B′断面
図,C−C′断面図である。
FIG. 1 is a plan view of a DRAM cell using a trench type memory cell according to a first embodiment of the present invention. FIGS. 2 (a), 2 (b), and 2 (c) are plan views. FIG. 2 is a sectional view taken along the lines AA ′, BB ′, and CC ′ of the DRAM cell of FIG. 1, respectively.

【0021】本実施例のDRAMセルは、図15に示し
た直列接続方式のメモリセル方式を採用している。シリ
コン基板1上にはNウェル層2,Pウェル層3が順次設
けられている。メモリセル領域のPウェル3層中にはス
トライプ状の素子領域が絶縁膜4により形成され、その
素子領域のキャパシタ形成領域に深いトレンチ91 ,9
2 ,93 ,94 (以下、参照番号を単に9と付すことも
ある)が形成されている。各トレンチ9は素子領域を分
断するように形成され、トレンチ9の上部(2μm程
度)の内壁面には厚さ50nm程度の酸化膜8が形成さ
れており、これによりトレンチ側面でのリーク電流の発
生が抑制される。
The DRAM cell of this embodiment employs the series connection type memory cell system shown in FIG. An N-well layer 2 and a P-well layer 3 are sequentially provided on a silicon substrate 1. A stripe-shaped element region is formed of the insulating film 4 in the three P-well layers in the memory cell region, and deep trenches 9 1 and 9 are formed in the capacitor formation region of the element region.
2 , 9, 3 and 9 4 (hereinafter, the reference number may be simply referred to as 9) are formed. Each trench 9 is formed so as to divide the element region, and an oxide film 8 having a thickness of about 50 nm is formed on the inner wall surface above the trench 9 (about 2 μm). Generation is suppressed.

【0022】また、Pウェル層3は、酸化膜8の領域を
越えない深さに形成されている。トレンチ9の4側面の
うちの2つは、例えば、深さ500nm程度の浅いトレ
ンチ分離の絶縁膜4により他の層と分離され、残りの2
側面はトレンチ9の上部内壁の酸化膜層8により他の層
と分離されている。更に、トレンチ9の内壁にはNO膜
等からなるキャパシタ絶縁膜10が形成されており、こ
のキャパシタ絶縁膜10を介してトレンチ9中に下部蓄
積電極11としての不純物を含んだポリシリコンが埋め
込まれている。
The P well layer 3 is formed at a depth not exceeding the region of the oxide film 8. Two of the four side surfaces of the trench 9 are separated from other layers by the shallow trench isolation insulating film 4 having a depth of about 500 nm, for example, and the remaining two
The side surface is separated from other layers by the oxide film layer 8 on the upper inner wall of the trench 9. Further, a capacitor insulating film 10 made of an NO film or the like is formed on the inner wall of the trench 9, and polysilicon containing impurities as the lower storage electrode 11 is buried in the trench 9 via the capacitor insulating film 10. ing.

【0023】トレンチ9の上部とその近傍には下部蓄積
電極11と電気的に接続されたポリシリコンからなる上
部蓄積電極13が設けられており、この上部蓄積電極1
3の側部には、ソース・ドレイン拡散層15が設けられ
ている。このソース・ドレイン拡散層15は後述するよ
うに上部蓄積電極13中の砒素等の不純物を熱拡散によ
りPウェル層3に導入することにより自己整合的に形成
されたものである。
An upper storage electrode 13 made of polysilicon electrically connected to the lower storage electrode 11 is provided above the trench 9 and in the vicinity thereof.
A source / drain diffused layer 15 is provided on the side of 3. This source / drain diffusion layer 15 is formed in a self-aligned manner by introducing impurities such as arsenic in the upper storage electrode 13 into the P well layer 3 by thermal diffusion, as described later.

【0024】MOSトランジスタのゲート電極17は、
ワード線(不図示)となるが、酸化膜14を介してトレ
ンチ9上に少なくともその片側が延在している。また、
ビット線20側のソース・ドレイン層18はゲート電極
17をマスクにして従来通り自己整合的に形成されたも
のである。
The gate electrode 17 of the MOS transistor is
A word line (not shown), at least one side of which extends above the trench 9 via the oxide film 14. Also,
The source / drain layer 18 on the bit line 20 side is formed in a self-aligned manner using the gate electrode 17 as a mask.

【0025】即ち、本実施例のDRAMセルのMOSト
ランジスタ群は、チャネル長が上部蓄積電極13からの
不純物の熱拡散により形成される2つのソース・ドレイ
ン拡散層15間の距離で決まるMOSトランジスタと、
チャネル長が上部蓄積電極13からの不純物の熱拡散に
より形成されたソース・ドレイン拡散層15とゲート電
極17をマスクにして自己整合的に形成されたソース・
ドレイン拡散層18との間の距離で決まる非対称のソー
ス・ドレイン構造を持つMOSトランジスタとで構成さ
れている。
That is, the MOS transistor group of the DRAM cell of this embodiment includes a MOS transistor whose channel length is determined by the distance between two source / drain diffusion layers 15 formed by thermal diffusion of impurities from the upper storage electrode 13. ,
Source / drain diffusion layer 15 having a channel length formed by thermal diffusion of impurities from upper storage electrode 13 and source / drain formed in a self-aligned manner using gate electrode 17 as a mask.
The MOS transistor has an asymmetrical source / drain structure determined by the distance between the drain diffusion layer 18 and the MOS transistor.

【0026】また、本発明のDRAMセルのキャパシタ
は、トレンチ9の中に埋め込まれたポリシリコンからな
る蓄積電極11,13と、キャパシタ絶縁膜10と、プ
レート電極としてのNウェル層2とで構成されたいわゆ
る基板プレート電極方式となっている。
The capacitor of the DRAM cell according to the present invention comprises storage electrodes 11 and 13 made of polysilicon buried in trench 9, capacitor insulating film 10, and N well layer 2 as a plate electrode. This is a so-called substrate plate electrode system.

【0027】このように構成されたDRAMセルによれ
ば、第1に、トレンチ9上にゲート電極17の一部が延
在するため、ゲート電極領域の一部にトレンチキャパシ
タを形成できる。このため、蓄積容量をトレンチ9の深
さを深くすることなく、トレンチ9の開口径を大きくで
きる。換言すれば、素子段差やメモリセルの面積を大き
くすることなく蓄積容量を大きくできる。
According to the DRAM cell configured as described above, first, since a part of the gate electrode 17 extends above the trench 9, a trench capacitor can be formed in a part of the gate electrode region. Therefore, the opening diameter of the trench 9 can be increased without increasing the depth of the trench 9 for the storage capacitor. In other words, the storage capacity can be increased without increasing the step of the element or the area of the memory cell.

【0028】第2に、ソース・ドレイン拡散層15は、
不純物の熱拡散により、上部蓄積電極13と自己整合的
に形成されているため、従来と異なり、キャパシタとト
ランジスタとを接続するための領域が不要になる。この
ため、トレンチ領域とトランジスタ領域とを十分接近さ
せて配置することできるようになる。
Second, the source / drain diffusion layers 15
Since it is formed in a self-aligned manner with the upper storage electrode 13 due to thermal diffusion of impurities, a region for connecting a capacitor and a transistor is not required unlike the related art. For this reason, it becomes possible to arrange the trench region and the transistor region sufficiently close to each other.

【0029】上述した第1,第2の特徴により、小さな
セル面積でデバイス段差を大きくすることなく大きな蓄
積容量を得ることができる。特に、本実施例のように、
新しい直列接続のメモリセル方式の場合、上部蓄積電極
13が次段のMOSトランジスタのソース・ドレイン拡
散層への電荷転送領域も兼ねるため、ソース、ドレイン
の直列抵抗を低減するのに非常に大きな効果がある。
According to the first and second features described above, a large storage capacitance can be obtained with a small cell area without increasing a device step. In particular, as in this embodiment,
In the case of a new series-connected memory cell system, the upper storage electrode 13 also serves as a charge transfer region to the source / drain diffusion layer of the next-stage MOS transistor, so that a very large effect in reducing the series resistance of the source and drain. There is.

【0030】次に上記の如きに構成されたDRAMセル
の製造工程について説明する。図3,図5,図7,図9
は、本実施例のDRAMセルの製造工程を示す平面図で
あり、図4,図6,図8,図10には、それぞれ図3,
図5,図7,図9のA−A´断面図,B−B´断面図及
びC−C´断面図が示されている。
Next, a description will be given of a manufacturing process of the DRAM cell constructed as described above. FIG. 3, FIG. 5, FIG. 7, FIG.
FIG. 4 is a plan view showing a manufacturing process of the DRAM cell of the present embodiment. FIGS. 4, 6, 8, and 10 show FIGS.
AA ′ cross-sectional view, BB ′ cross-sectional view and CC ′ cross-sectional view of FIGS. 5, 7, and 9 are shown.

【0031】まず、図3,図4に示すように、不純物濃
度が5×1015cm-3程度で、主面が(100)のP型
シリコン基板1を用意し、このシリコン基板1の例えば
深さが2〜8μm程度の領域に例えば5×1017cm-3
程度の不純物濃度を持ったNウェル層2を例えばMeV
クラスのイオン注入装置などを用いて形成する。このN
ウェル層2は、プレート電極となるので、メモリセルア
レイの端部の所望の場所から電極として表面に取り出す
ことになる。
First, as shown in FIGS. 3 and 4, a P-type silicon substrate 1 having an impurity concentration of about 5 × 10 15 cm -3 and a main surface of (100) is prepared. For example, 5 × 10 17 cm −3 in a region having a depth of about 2 to 8 μm.
N-well layer 2 having an impurity concentration of about
It is formed using a class ion implantation apparatus or the like. This N
Since the well layer 2 serves as a plate electrode, the well layer 2 is extracted from a desired location at the end of the memory cell array as an electrode.

【0032】なお、上記不純物濃度は少し低すぎるの
で、トレンチ9の側壁表面のNウェル層2と接する領域
のみに例えばAsSG膜などからヒ素などを拡散させ
て、例えば、1×1019cm-3程度の高濃度層(図示せ
ず)を形成しても良い。この他にNウェル層とP型エピ
タキシャルSi層などを用いて同じ高濃度層と後述する
Pウェル層3を形成しても良い。
Since the impurity concentration is slightly too low, arsenic or the like is diffused from, for example, an AsSG film or the like into only the region in contact with the N-well layer 2 on the side wall surface of the trench 9 to obtain, for example, 1 × 10 19 cm −3. A high concentration layer (not shown) may be formed. Alternatively, the same high-concentration layer and a P-well layer 3 described later may be formed using an N-well layer and a P-type epitaxial Si layer.

【0033】次にシリコン基板1のセルアレイの所望の
表面にPウェル層3を例えば深さ1.5μm程度形成す
る。次いで所望の素子分離領域に例えばRIE法を用い
て浅いトレンチ(例えば深さ0.4μm程度)を掘った
後、SiO2 膜などの絶縁膜4をエッチバック法やポリ
ッシュ法などの平坦化法を用いて埋め込み形成する。こ
れはいわゆるトレンチ分離法の例であるが、この他にも
Si3 4 膜を用いたいわゆるLOCOS法により厚さ
400nm程度のフィールド酸化膜4を形成しても良
い。ここでは図示していないが、浅いトレンチの底にフ
ィールド反転防止用の不純物層を形成しても良い。
Next, a P-well layer 3 is formed on a desired surface of the cell array of the silicon substrate 1, for example, at a depth of about 1.5 μm. Next, after a shallow trench (for example, about 0.4 μm in depth) is dug in a desired element isolation region by using, for example, RIE, the insulating film 4 such as a SiO 2 film is subjected to a flattening method such as an etch-back method or a polishing method. And buried. This is an example of a so-called trench isolation method. Alternatively, the field oxide film 4 having a thickness of about 400 nm may be formed by a so-called LOCOS method using a Si 3 N 4 film. Although not shown here, an impurity layer for preventing field inversion may be formed at the bottom of the shallow trench.

【0034】この後、素子領域のシリコン基板1の表面
を露出し、続いて、全面にバッファSiO2 膜5,Si
3 4 膜6,マスクSiO2 膜7を順次形成する。各々
の膜厚は例えば下から順に10nm,100nm,50
0nm程度とする。
Thereafter, the surface of the silicon substrate 1 in the element region is exposed, and subsequently, the buffer SiO 2 film 5 and the Si
A 3 N 4 film 6 and a mask SiO 2 film 7 are sequentially formed. Each film thickness is, for example, 10 nm, 100 nm, 50
It is about 0 nm.

【0035】次に通常のリソグラフィー工程によりトレ
ンチ開孔パターン・レジストマスク(図示せず)を形成
した後、マスクSiO2 膜7,Si3 4 膜6及びバッ
ファSiO2 膜5を順次RIE法などによりエッチング
し、トレンチ径が例えば0.4μmの穴を形成する。次
いで上記トレンチ開孔パターン・レジストマスクを除去
した後、マスクSiO2 膜7をマスクとしてシリコン基
板1をRIEによりエッチングし、まずPウェル層3よ
り深い例えば2μm程度の深さの浅いトレンチを形成す
る。
Next, after forming a trench opening pattern / resist mask (not shown) by a usual lithography process, the mask SiO 2 film 7, Si 3 N 4 film 6, and buffer SiO 2 film 5 are sequentially formed by RIE or the like. To form a hole having a trench diameter of, for example, 0.4 μm. Next, after removing the trench opening pattern / resist mask, the silicon substrate 1 is etched by RIE using the mask SiO 2 film 7 as a mask to form a shallow trench deeper than the P well layer 3, for example, having a depth of about 2 μm. .

【0036】次に上記浅いトレンチの内壁の洗浄処理を
行なった後、この浅いトレンチの内壁に例えば膜厚50
nm程度のSiO2 膜8を形成する。次いで浅いトレン
チ底のSiO2 膜8をRIE法を用いて選択的に除去し
た後、マスクSiO2 膜7及びトレンチ内壁のSiO2
膜8をマスクにして深いトレンチ91 ,92 ,93 ,9
4 を例えば更に4μm程度シリコン基板1をRIEして
形成する。このRIE後のトレンチ9の内壁の洗浄処理
としては、アルカリ液などを含むウェット液によりシリ
コン表面をわずかにエッチングしたり、シリコン表面を
熱酸化してその酸化膜を除去したり又はN2 雰囲気で高
温アニールしたりするなどの方法があるが、適当に組み
合わせて行なって良い。
Next, after cleaning the inner wall of the shallow trench, the inner wall of the shallow trench is coated with a film having a thickness of, for example, 50 nm.
An SiO 2 film 8 of about nm is formed. Then after selectively removing the SiO 2 film 8 of a shallow trench bottom by RIE, the mask SiO 2 film 7 and the SiO inner walls of the trenches 2
Using the film 8 as a mask, the deep trenches 9 1 , 9 2 , 9 3 , 9
4 is formed, for example, by further RIE of the silicon substrate 1 by about 4 μm. As the cleaning treatment of the inner wall of the trench 9 after the RIE, the silicon surface is slightly etched with a wet liquid containing an alkaline liquid or the like, the silicon surface is thermally oxidized to remove the oxide film, or the silicon film is removed in an N 2 atmosphere. Although there are methods such as high-temperature annealing, they may be performed in an appropriate combination.

【0037】次に図5,図6に示すように、洗浄処理を
行なったトレンチ9の内壁表面にキャパシタ絶縁膜10
を介して、下部蓄積電極11となるヒ素などの不純物を
ドープしたポリシリコン層11を全面に堆積する。な
お、下部蓄積電極11の材料として、ポリシリコンの代
わりに、アモルファスシリコンを用いても良い。
Next, as shown in FIGS. 5 and 6, a capacitor insulating film 10 is formed on the inner wall surface of the trench 9 having been subjected to the cleaning process.
, A polysilicon layer 11 doped with an impurity such as arsenic to be the lower storage electrode 11 is deposited on the entire surface. As a material of the lower storage electrode 11, amorphous silicon may be used instead of polysilicon.

【0038】以下、キャパシタ絶縁膜10として、NO
膜を用いた場合について説明するが他の絶縁膜、例え
ば、Ta2 5 膜などの高誘電体膜などを用いても良
い。
Hereinafter, as the capacitor insulating film 10, NO
The case where a film is used will be described, but another insulating film, for example, a high dielectric film such as a Ta 2 O 5 film may be used.

【0039】まず、トレンチ9内のNウェル層2に接す
る領域のシリコン基板表面の自然酸化膜をシランガス等
により除去する。次いで真空を破らずに例えば高温(8
50℃程度)のままでアンモニアガス(NH3 )を流し
てシリコン表面に例えば厚さ1nm程度のSi3 4
を形成した後、全面にカバレッジの良い厚さ5nm程度
のSi3 4 膜を堆積し、続いて、Si3 4 膜の表面
を例えば800℃,HCl10%程度の雰囲気中で60
分程度上記Si3 4 膜の表面を酸化して厚さ2nm程
度のSiO2 膜を形成することにより、NO膜を形成す
る。
First, the natural oxide film on the surface of the silicon substrate in the region in contact with the N-well layer 2 in the trench 9 is removed with silane gas or the like. Then, for example, at a high temperature (8
After an Si 3 N 4 film of the ammonia gas (e.g. a thickness of about 1nm to the silicon surface by flowing NH 3) remains about 50 ° C.), the entire surface of about good coverage thickness 5 nm the Si 3 N 4 film Then, the surface of the Si 3 N 4 film is deposited at a temperature of, for example, 800 ° C. and about 10% HCl for about 60 hours.
The NO film is formed by oxidizing the surface of the Si 3 N 4 film for about a minute to form a SiO 2 film having a thickness of about 2 nm.

【0040】この後、全面を化学的且つ機械的にウェー
ハを研磨するいわゆるケミカルメカニカルポリッシング
(以下、ポリッシングという)法を用いて、下部蓄積電
極11となるポリシリコン又はアモルファスシリコン,
キャパシタ絶縁膜10,マスクSiO2 膜7を連続研磨
し、Si3 4 膜6で研磨をストップさせる。これに
は、Si3 4 膜とSiO2 膜とのエッチングスピード
が異なるようなポリッシュ条件(ポリッシュ剤、荷重な
どを調整する)を選択する。
Thereafter, using a so-called chemical mechanical polishing (hereinafter, referred to as polishing) method for chemically and mechanically polishing the entire surface of the wafer, polysilicon or amorphous silicon to be the lower storage electrode 11 is used.
The capacitor insulating film 10 and the mask SiO 2 film 7 are continuously polished, and the polishing is stopped by the Si 3 N 4 film 6. For this, a polishing condition (adjusting a polishing agent, a load, and the like) is selected so that the etching speeds of the Si 3 N 4 film and the SiO 2 film are different.

【0041】次にRIEによりポリシリコン層11のみ
をエッチングし、シリコン基板1の表面より例えば20
0nm程度エッチングし、トレンチ9内にポリシリコン
層11を完全に埋め込む。このとき、トレンチ9の上部
側面のSiO2 膜8が後工程でエッチングできる深さに
することが重要である。
Next, only the polysilicon layer 11 is etched by RIE, and the polysilicon layer 11 is
The polysilicon layer 11 is completely buried in the trench 9 by etching about 0 nm. At this time, it is important that the depth of the SiO 2 film 8 on the upper side surface of the trench 9 can be etched in a later step.

【0042】次に図7,図8に示すように、フォトレジ
ストを用いてトレンチ9の上部側壁のSiO2 膜8の一
部をエッチングするための側壁コンタクト・パターンを
レジスト膜12で形成した後、このレジスト膜12,S
3 4 膜6及びポリシリコン層11をエッチングマス
クとして、トレンチ9の上部側壁のNO膜10及びSi
2 膜8の一部をエッチングし、Pウェル層3の上部の
一部を露出させる。このとき、酸化膜8もエッチングさ
れるので、酸化膜8があまりエッチングされないように
エッチング量をコントロールする。
Next, as shown in FIGS. 7 and 8, after forming a side wall contact pattern for etching a part of the SiO 2 film 8 on the upper side wall of the trench 9 using a photoresist, the resist film 12 is used. This resist film 12, S
Using the i 3 N 4 film 6 and the polysilicon layer 11 as an etching mask, the NO film 10 and the Si
A part of the O 2 film 8 is etched to expose a part of the upper part of the P well layer 3. At this time, since the oxide film 8 is also etched, the etching amount is controlled so that the oxide film 8 is not much etched.

【0043】次に図9,図10に示すように、レジスト
膜12を除去した後、露出したシリコン基板1の表面の
自然酸化膜を除去する。次いで上部蓄積電極13となる
ヒ素をドープしたポリシリコン層13を例えば膜厚30
0nm程度全面に堆積し、再び全面をポリッシュするこ
とにより、トレンチ9の上部及びトレンチ9の周辺にポ
リシリコン層13を埋め込み形成する。このときも、S
3 4 膜6をストッパー層として用いる。また、上部
蓄積電極13の材料として、ポリシリコンの代わりに、
アモルファスシリコンを用いても良い。
Next, as shown in FIGS. 9 and 10, after removing the resist film 12, the exposed natural oxide film on the surface of the silicon substrate 1 is removed. Next, the arsenic-doped polysilicon layer 13 serving as the upper storage electrode 13 is formed with a
A polysilicon layer 13 is buried in the upper portion of the trench 9 and in the periphery of the trench 9 by depositing over the entire surface of about 0 nm and polishing the entire surface again. Again, S
The i 3 N 4 film 6 is used as a stopper layer. Also, instead of polysilicon, as a material of the upper storage electrode 13,
Amorphous silicon may be used.

【0044】次に露出したポリシリコン層13の表面に
(ここではトレンチ9の領域のポリシリコン層13の表
面のみが露出しており、他はSi3 4 膜6で覆われて
いる)熱酸化膜(不図示)を例えば30nm程度形成し
た後、この熱酸化膜をマスクにして表面層のSi3 4
膜6を例えばリン酸液を熱したいわゆるホットリン酸液
を用いて選択的に除去する。この間の熱工程或いは以降
の高温の熱工程により露出したSi面と接しているポリ
シリコン層13からシリコン基板側にヒ素が熱拡散し、
N型の拡散層15が形成される。この拡散層15のシリ
コン基板側への拡散長は、熱工程の温度と時間とにより
コントロールすることができる。
Next, heat is applied to the exposed surface of the polysilicon layer 13 (here, only the surface of the polysilicon layer 13 in the region of the trench 9 is exposed, and the others are covered with the Si 3 N 4 film 6). After forming an oxide film (not shown) of, for example, about 30 nm, the thermal oxide film is used as a mask to form a surface layer of Si 3 N 4.
The film 6 is selectively removed using, for example, a so-called hot phosphoric acid solution obtained by heating a phosphoric acid solution. Arsenic thermally diffuses from the polysilicon layer 13 in contact with the Si surface exposed by the heat step during this time or the subsequent high-temperature heat step to the silicon substrate side,
An N-type diffusion layer 15 is formed. The diffusion length of the diffusion layer 15 toward the silicon substrate can be controlled by the temperature and time of the thermal process.

【0045】次に素子領域のシリコン基板1の表面のバ
ッファSiO2 膜5を除去してシリコン基板1の表面を
露出した後、この露出部分を酸化して例えば厚さ10n
m程度のゲート絶縁膜(SiO2 膜)16を形成する。
このとき、ポリシリコン層13の表面には、先程の熱酸
化膜の残膜とゲート絶縁膜16の成膜に伴って形成され
たSiO2 膜とからなる例えば30nm程度のSiO2
膜14が形成されることになる。なお、ゲート絶縁膜1
6の成膜前にメモリセル部のnチャネルトランジスタ及
び周辺回路部のnチャネル及びpチャネルのトランジス
タのしきい値電圧調整用にいわゆるチャネルイオン注入
を行なっておく。
Next, after removing the buffer SiO 2 film 5 on the surface of the silicon substrate 1 in the element region to expose the surface of the silicon substrate 1, the exposed portion is oxidized to, for example, a thickness of 10 n.
A gate insulating film (SiO 2 film) 16 of about m is formed.
At this time, the surface of the polysilicon layer 13, made of a SiO 2 film formed with the residual film and formation of the gate insulating film 16 of the previous thermal oxide film, for example 30nm about SiO 2
A film 14 will be formed. The gate insulating film 1
Before film formation 6, so-called channel ion implantation is performed for adjusting the threshold voltages of the n-channel transistor in the memory cell portion and the n-channel and p-channel transistors in the peripheral circuit portion.

【0046】次に全面にゲート電極17となる例えばリ
ン等の不純物をドープした例えば厚さ200nm程度の
ポリシリコン層17を堆積した後、通常のフォトリソグ
ラフィー法とRIE法とを用いて、所望のゲート電極形
状にポリシリコン層17を加工する。
Next, a polysilicon layer 17 having a thickness of, for example, about 200 nm doped with an impurity such as phosphorus, which becomes the gate electrode 17, is deposited on the entire surface, and a desired photolithography method and an RIE method are used. The polysilicon layer 17 is processed into a gate electrode shape.

【0047】このとき、ゲート電極17はトレンチ9の
上にその一部が覆いかぶさるように形成する。即ち、ゲ
ート電極17となる領域の両側にトレンチ9がある場合
には、両側のトレンチ9の上にゲート電極17の一部が
乗り上げるように形成し、また、ゲート電極17となる
領域の片側にしかトレンチ9がない場合には、片側のト
レンチ9の上へだけにゲート電極17の一部が乗り上げ
るように形成する。
At this time, the gate electrode 17 is formed so as to partially cover the trench 9. That is, when the trenches 9 are provided on both sides of the region to be the gate electrode 17, a part of the gate electrode 17 is formed on the trenches 9 on both sides and formed on one side of the region to be the gate electrode 17. When there is only the trench 9, the gate electrode 17 is formed so that a part of the gate electrode 17 runs only on the trench 9 on one side.

【0048】次にゲート電極17をマスクにしてヒ素等
の不純物のイオン注入を行ない、ソース・ドレイン拡散
層18を形成する。このようにしてソース・ドレイン拡
散層18が形成されたMOSトランジスタは、メモリセ
ル部では2種類のソース・ドレイン構造を持ったものに
分類できる。
Next, ion implantation of impurities such as arsenic is performed by using the gate electrode 17 as a mask to form source / drain diffusion layers 18. MOS transistors having the source / drain diffusion layers 18 formed in this manner can be classified into those having two types of source / drain structures in the memory cell portion.

【0049】即ち、1つは2つのソース・ドレイン拡散
層18がともにトレンチ9の上部のポリシリコンi層1
3からの不純物の熱拡散によって形成されたMOSトラ
ンジスタ、もう1つは2つのソース・ドレイン拡散層の
うち、一方のソース・ドレイン拡散層13がトレンチ上
部のポリシリコン層13からの不純物の熱拡散により形
成され、他方のソース・ドレイン拡散層18が通常のゲ
ート電極をマスクにしたイオン注入法で形成されている
MOSトランジスタとに分類できる。
In other words, one is that the two source / drain diffusion layers 18 are both the polysilicon i layer 1 above the trench 9.
MOS transistor formed by thermal diffusion of impurities from the third, and one of the two source / drain diffusion layers is one in which the source / drain diffusion layer 13 is the thermal diffusion of the impurity from the polysilicon layer 13 above the trench. And the other source / drain diffusion layer 18 is a MOS transistor formed by an ion implantation method using a normal gate electrode as a mask.

【0050】特にトレンチ9の上部のポリシリコン層1
3からの熱拡散によりソース・ドレイン拡散層15が形
成されたMOSトランジスタは、ソース・ドレイン拡散
層15の深さを浅くでき、そして、実際のチャネル長が
ゲート長で決まらずにトレンチ9の間隔とポリシリコン
13からの拡散長とによって決まるため、実効チャネル
長を長くできる等の特徴がある。
In particular, the polysilicon layer 1 above the trench 9
In the MOS transistor in which the source / drain diffusion layer 15 is formed by thermal diffusion from 3, the depth of the source / drain diffusion layer 15 can be reduced, and the actual channel length is not determined by the gate length. And the diffusion length from the polysilicon 13, so that the effective channel length can be increased.

【0051】このような特徴が得られるのは、実施例の
場合、従来のDRAMセルとは異なり、キャパシタ部と
トランジスタ部とを電気的に接続するための接続部が不
要になるからである。即ち、本実施例のDRAMセル
は、ゲート電極17の下の一部にトレンチキャパシタ部
が入り込んだ構造となっているので、トレンチ開口径を
従来のDRAMセルに比べて大きく取れることによる。
これは同じ蓄積容量を実現するのにメモリセル面積を小
さくでき、逆に同じメモリセル面積であれば、トレンチ
の深さを浅くできることを意味している。
The reason why such a feature is obtained is that, unlike the conventional DRAM cell, the connection part for electrically connecting the capacitor part and the transistor part is unnecessary in the embodiment. That is, since the DRAM cell of the present embodiment has a structure in which the trench capacitor portion enters into a part below the gate electrode 17, the trench opening diameter can be made larger than that of the conventional DRAM cell.
This means that the memory cell area can be reduced to achieve the same storage capacity, and conversely, the trench depth can be reduced if the memory cell area is the same.

【0052】次に全面に例えば厚さ500nm程度のB
PSG膜などの層間絶縁膜19を堆積した後、例えば、
850℃程度でメルトを行ない表面をなだらかに平坦化
し、続いて、ビット線コンタクトを開孔してビット線2
0を配設する。このビット線20の材料としては、リシ
リコンとWSi2 となどのシリサイド積層膜を用いた、
いわゆるポリシリサイド膜の他に、Wなどのメタル材を
用いても良い。
Next, B, for example, having a thickness of about 500 nm is formed on the entire surface.
After depositing an interlayer insulating film 19 such as a PSG film, for example,
Melting is performed at about 850 ° C., and the surface is gently flattened.
0 is arranged. As a material of the bit line 20, a silicide laminated film such as silicon and WSi 2 is used.
In addition to a so-called polysilicide film, a metal material such as W may be used.

【0053】最後に、全面にBPSG膜などの層間絶縁
膜21を堆積して表面を平坦化した後、各電極にコンタ
クトホールを開口し、アルミニウムなどの金属配線(不
図示)を形成して、図1,図2に示したDRAMが完成
する。
Finally, after an interlayer insulating film 21 such as a BPSG film is deposited on the entire surface to flatten the surface, contact holes are opened in each electrode, and a metal wiring (not shown) such as aluminum is formed. The DRAM shown in FIGS. 1 and 2 is completed.

【0054】かくして本実施例によれば、MOSトラン
ジスタのゲート電極17の一部がトレンチ9の上に延在
するため、トレンチ9の深さを深くすることなく、トレ
ンチ9の開口径を大きくできる。したがって、素子段差
やメモリセルの面積を大きくすることなく、大きな蓄積
容量が得られる。
Thus, according to the present embodiment, since a part of the gate electrode 17 of the MOS transistor extends above the trench 9, the opening diameter of the trench 9 can be increased without increasing the depth of the trench 9. . Therefore, a large storage capacitance can be obtained without increasing the element step and the area of the memory cell.

【0055】また、本実施例によれば、上部蓄積電極1
1中の不純物を熱拡散によりPウェル層3に導入するこ
とによって、ソース・ドレイン拡散層15を自己整合的
に形成しているので、従来のDRAMセルとは異なり、
キャパシタ部とトランジスタ部とを接続するための特別
な接続部が不要になり、トレンチ領域とトランジスタ領
域とをより接近させて配置できる。したがって、小面積
のメモリセルでデバイス段差を大きくすることなく大き
な蓄積容量を得ることができる。特に、新しい直列接続
のメモリセル方式の場合、蓄積電極が次段(隣のMOS
トランジスタ)への電荷転送も兼ねるため、本実施例の
ように、蓄積電極が接続部を介さずに直接ソース・ドレ
イン拡散層に接続していれば、ソース・ドレイン拡散層
の直列抵抗を十分に小さくすることができる。
Further, according to the present embodiment, the upper storage electrode 1
Since the source / drain diffusion layers 15 are formed in a self-aligned manner by introducing the impurities in 1 into the P well layer 3 by thermal diffusion, unlike the conventional DRAM cell,
A special connecting portion for connecting the capacitor portion and the transistor portion is not required, and the trench region and the transistor region can be arranged closer to each other. Therefore, a large storage capacity can be obtained in a small-sized memory cell without increasing the device step. In particular, in the case of a new series-connected memory cell system, the storage electrode is connected to the next stage (the next MOS
Transistor), and if the storage electrode is directly connected to the source / drain diffusion layer without passing through the connection portion as in the present embodiment, the series resistance of the source / drain diffusion layer can be sufficiently increased. Can be smaller.

【0056】また、本実施例では、プレート電極として
シリコン基板1に形成されたNウェル層2を用いている
ので、シリコン基板1上にプレート電極が飛び出さず、
素子表面の平坦性に優れたDRAMが得られる。
Further, in this embodiment, since the N-well layer 2 formed on the silicon substrate 1 is used as the plate electrode, the plate electrode does not protrude onto the silicon substrate 1,
A DRAM excellent in the flatness of the element surface can be obtained.

【0057】また、MOSトランジスタのチャネル長
は、ゲート電極17の加工寸法で決まらず、トレンチ9
の上部側壁からの不純物の熱拡散により形成されたソー
ス・ドレイン拡散層15間の距離や、トレント9の上部
側壁からの不純物の熱拡散により形成されたソース・ド
レイン拡散層15とゲート電極17をマスクして自己整
合的に形成されたソース・ドレイン拡散層18との間の
距離で決まるため、ゲート電極加工時の寸法バラツキに
よるしきい値電圧のバラツキを防止できる。
Further, the channel length of the MOS transistor is not determined by the processing size of the gate electrode 17 and is not determined by the trench 9.
The distance between the source / drain diffusion layers 15 formed by the thermal diffusion of the impurities from the upper side wall of the source and the source / drain diffusion layers 15 and the gate electrode 17 formed by the thermal diffusion of the impurities from the upper side wall of the torrent 9 Since it is determined by the distance between the source and drain diffusion layers 18 formed in a self-aligned manner by masking, it is possible to prevent variations in threshold voltage due to dimensional variations when processing the gate electrode.

【0058】以上述べた本実施例の効果により大幅な高
集積化,工程簡略化及び高性能化が図れるにようにな
る。
By the effects of the present embodiment described above, it is possible to greatly increase the degree of integration, simplify the process, and improve the performance.

【0059】次に本発明の第2の実施例に係るDRAM
セルについて説明する。図11は、本実施例のDRAM
セルの構成を示す図であり、図11(a)は平面図、図
11(a)は図11(a)のDRAMセルのA−A´断
面図を示している。
Next, a DRAM according to a second embodiment of the present invention.
The cell will be described. FIG. 11 shows a DRAM of this embodiment.
11A is a diagram showing a configuration of a cell, FIG. 11A is a plan view, and FIG. 11A is a cross-sectional view taken along line AA ′ of the DRAM cell in FIG.

【0060】なお、以下の実施例の説明で参照するDR
AMセルの図において、図1,図2のDRAMセルと対
応する部分には図1,図2と同一符号を付し、詳細な説
明は省略する。
The DR referred to in the following description of the embodiment will be described.
In the figure of the AM cell, portions corresponding to those of the DRAM cell of FIGS. 1 and 2 are denoted by the same reference numerals as in FIGS. 1 and 2, and detailed description is omitted.

【0061】本実施例のDRAMセルは、本発明を直接
接続方式のDRAMでなく、従来のDRAM(2ビット
分)に適用した例である。
The DRAM cell of this embodiment is an example in which the present invention is applied not to a direct connection type DRAM but to a conventional DRAM (for 2 bits).

【0062】各ビットのメモリセルは、MOSトランジ
スタとトレンチ型キャパシタとで構成され、通過ワード
線(ゲート電極172 )が設けられている。
Each bit memory cell is composed of a MOS transistor and a trench capacitor, and is provided with a passing word line (gate electrode 17 2 ).

【0063】即ち、各メモリセルのMOSトランジスタ
のゲート電極のうち、ゲート電極171 ,73 は、一端
がトレンチ9の上に一部重なるように延在し、他端(ビ
ット線コンタクト側)が通常の平面ゲート電極と同じよ
うな構造になっている。ゲート電極171 ,73 を有す
るMOSトランジスタのチャネル長は、トレンチ9の上
部のポリシリコン層13からの不純物の拡散により形成
されたソース・ドレイン拡散層15とゲート電極1
1 ,173 をマスクにして形成されたソース・ドレイ
ン拡散層18との間の距離によって決まり、ゲート電極
171 ,173 のゲート長によっては決まらない。
[0063] That is, in the gate electrode of the MOS transistor of each memory cell, the gate electrode 17 1, 7 3 has one end extending so as to partially overlap on the trench 9, the other end (the bit line contact side) Has the same structure as a normal planar gate electrode. Gate electrodes 17 1, 7 channel length of MOS transistors having 3, the source-drain diffusion layer formed by diffusion of impurities from the top of the polysilicon layer 13 of the trench 9 15 and the gate electrode 1
7 1, 17 3 determined by the distance between the source and drain diffusion layer 18 formed in the mask, not determined by the gate length of the gate electrodes 17 1, 17 3.

【0064】このため、トレンチ9とゲート電極1
1 ,173 との合わせズレによってはチャネル長がば
らつくように思われるが、最近の露光装置の合わせ精度
は著しく向上しているのでそのような問題は生じない。
むしろ、トレンチ9中の蓄積電極13とソース・ドレイ
ン拡散層15とを接続するための接続部が不要になり、
セル面積を小さくできる方が高密度のDRAMを実現す
る上では重要である。
Therefore, the trench 9 and the gate electrode 1
7 1, 17 is 3 by misalignment between seem channel length varies, such a problem does not occur because the alignment accuracy of recent exposure apparatus is remarkably improved.
Rather, a connecting portion for connecting the storage electrode 13 in the trench 9 and the source / drain diffusion layer 15 becomes unnecessary,
It is important to reduce the cell area in order to realize a high-density DRAM.

【0065】また、本実施例のメモリセルは、第1の実
施例と同様に、ゲート電極下部の一部の領域をトレンチ
キャパシタの形成領域として利用している構造になって
いるので、トレンチ9の開口径を大きくでき、素子段差
やメモリセルの面積を大きくすることなく蓄積容量を大
きくできる。
Since the memory cell of this embodiment has a structure in which a part of the region below the gate electrode is used as a region for forming a trench capacitor, as in the first embodiment, And the storage capacity can be increased without increasing the element step and the area of the memory cell.

【0066】次に本発明の第3の実施例に係るDRAM
セルを図12を用いて説明する。
Next, a DRAM according to a third embodiment of the present invention
The cell will be described with reference to FIG.

【0067】本実施例のDRAMセルが第1の実施例の
それと異なる点は、トレンチ9の開口径がより大きくな
っていることにある。
The difference between the DRAM cell of the present embodiment and that of the first embodiment is that the opening diameter of the trench 9 is larger.

【0068】第1の実施例の場合、前述したように、浅
いトレンチの上部側壁に形成された酸化膜(SiO
2 膜)8の役割は2つあり、1つ浅いトレンチの側壁に
おけるリーク電流の発生を抑える役割であり、残りの1
つは深いトレンチ9を形成するときのマスクとしての役
割である。このため、深いトレンチ9の開口径は、酸化
膜8の膜厚分だけ小さくなっており、これは蓄積容量の
増加のためには望ましくない。
In the case of the first embodiment, as described above, the oxide film (SiO 2) formed on the upper side wall of the shallow trench is used.
The two films 2 ) 8 have two roles. One is to suppress the generation of leakage current on the side wall of the shallow trench, and the other is
One is a role as a mask when the deep trench 9 is formed. For this reason, the opening diameter of the deep trench 9 is reduced by the thickness of the oxide film 8, which is not desirable for increasing the storage capacity.

【0069】本実施例では、このような欠点を改善する
ために、まず、トレンチ9を形成してから、トレンチ9
の上部側壁に酸化膜(SiO2 膜)31を例えば膜厚5
0nm程度形成している。次いでトレンチ9内に下部蓄
積電極32としてポリシリコン層32を埋め込んだ後、
第1の実施例と同様に、上部蓄積電極33となるポリシ
リコン層33(これが第1の実施例のポリシリコン層1
3に対応する)を形成し、このポリシリコン層33から
シリコン基板側に不純物拡散を行ないソース・ドレイン
拡散層15を形成している。本実施例は本発明の主旨で
あるゲート電極171 ,173 の下の一部にトレンチキ
ャパシタを形成してトレンチ開口径を大きくするという
ことの応用である。
In this embodiment, in order to improve such a defect, first, the trench 9 is formed, and then the trench 9 is formed.
(SiO 2 film) 31 having a thickness of, for example, 5
The thickness is about 0 nm. Next, after the polysilicon layer 32 is buried as the lower storage electrode 32 in the trench 9,
Similarly to the first embodiment, the polysilicon layer 33 serving as the upper storage electrode 33 (this is the polysilicon layer 1 of the first embodiment)
3), and impurities are diffused from the polysilicon layer 33 to the silicon substrate side to form the source / drain diffusion layers 15. This embodiment is an application of that spirit in which a portion under the gate electrode 17 1, 17 3 to form a trench capacitor to increase the trench opening diameter of the present invention.

【0070】以上述べたプロセスにより、第1の実施例
に比べて、トレンチ9の開口径をより大きくでき、更に
大きい蓄積容量のトレンチキャパシタが得られる。
By the above-described process, the opening diameter of the trench 9 can be made larger than that of the first embodiment, and a trench capacitor having a larger storage capacity can be obtained.

【0071】次に本発明の第4の実施例に係るDRAM
セルについて説明する。図13は、本実施例のDRAM
セルの平面図であり、図14(a),図14(b),図
14(c)は、それぞれ図13のDRAMセルのA−A
´断面図,B−B´断面図,C−C´断面図を示してい
る。
Next, a DRAM according to a fourth embodiment of the present invention.
The cell will be described. FIG. 13 shows a DRAM of this embodiment.
FIG. 14A, FIG. 14B, and FIG. 14C are plan views of the cell, respectively, taken along line AA of the DRAM cell of FIG.
'A sectional view, a BB' sectional view, and a CC 'sectional view are shown.

【0072】本実施例のDRAMセルが第1の実施例の
それと異なる点は、素子分離を行なってからトレンチキ
ャパシタを形成する代わりに、トレンチキャパシタを形
成してから素子分子を行なったことにある。
The DRAM cell of this embodiment differs from that of the first embodiment in that, instead of forming a trench capacitor after performing element isolation, a device molecule is formed after forming a trench capacitor. .

【0073】即ち、トレンチ9を形成した後、全面に蓄
積電極11,13となるポリシリコン層11,13を順
次堆積し、次いでトレンチ9内にポリシリコン層11,
13を埋め込むエッチング工程で浅いトレンチを形成
し、この浅いトレンチ内に素子分離用の絶縁膜41を埋
め込む。なお、トレンチキャパシタの蓄積容量は第1の
実施例と同じで増加することはない。
That is, after the trench 9 is formed, the polysilicon layers 11 and 13 to be the storage electrodes 11 and 13 are sequentially deposited on the entire surface, and then the polysilicon layer 11 and
A shallow trench is formed by an etching step of embedding 13, and an insulating film 41 for element isolation is embedded in the shallow trench. The storage capacity of the trench capacitor is the same as in the first embodiment and does not increase.

【0074】このようなプロセス変更によっても、第1
の実施例と同様な効果が得られるのは勿論のこと、本実
施例ではトレンチキャパシタの形成後に素子分離を行な
っているので、トレンチキャパシタの形成途中のエッチ
ングによる絶縁膜41の膜減りがないので、図2のMO
Sトランジスタに比べて、MOSトランジスタの素子分
離端での角(コーナー)51の露出が少なくなり、寄生
チャネルが発生し難くなる。
The first process can be performed by such a process change.
In this embodiment, the element isolation is performed after the formation of the trench capacitor, so that the insulating film 41 does not decrease due to the etching during the formation of the trench capacitor. , MO in FIG.
As compared to the S transistor, the corner (corner) 51 at the element isolation end of the MOS transistor is less exposed, and a parasitic channel is less likely to occur.

【0075】なお、本発明は上述した実施例に限定され
るものではない。例えば、上記実施例では、メモリセル
アレイ部については全てnチャネルMOSトランジスタ
の場合について説明したが、その代わりにpチャネルM
OSトランジスタを用いても、不純物、ウェル層、基板
の導電型を変えることで、同様な効果を有するメモリセ
ルが得られることはいうまでもない。
The present invention is not limited to the embodiment described above. For example, in the above embodiment, the case where all the memory cell array units are n-channel MOS transistors has been described.
Even when an OS transistor is used, a memory cell having the same effect can be obtained by changing the conductivity type of the impurity, the well layer, and the substrate.

【0076】また、上記実施例では、ワード線方向に隣
接する複数のメモリセルの相互関係については言及しな
かったが、フォールデッド・ビット線方式のときはトレ
ンチの上を通過ワード線が通過することになる。また、
本発明は、オープン・ビット線方式のDRAMにも適用
できる。
In the above embodiment, the mutual relationship between a plurality of memory cells adjacent in the word line direction has not been mentioned. However, in the case of the folded bit line system, the passing word line passes over the trench. Will be. Also,
The present invention can be applied to an open bit line type DRAM.

【0077】また、ポリシリコン層同士又はポリシリコ
ン層とシリコン基板との電気的な接続の形式には、フッ
酸(HF)系の溶液で界面の自然酸化膜を除去するばか
りでなく、例えば、シラン(SiH4 )ガスを高温(8
50℃程度)で流してシラン還元により自然酸化膜を除
去した後、通常のポリシリコンの堆積条件(真空度0.
2Torr程度)より高真空の堆積条件(例えば真空度
0.02Torr程度)でポリシリコンを堆積しても良
い。このようにすると、シリコン基板との界面のポリシ
リコン層がエピタキシャルシリコン層に近い層となり、
界面の均一性が著しく改善され、ポリシリコン層からの
不純物拡散の拡散長の均一性が安定して製品の歩留りが
著しく向上する。
Further, in the form of electrical connection between the polysilicon layers or between the polysilicon layer and the silicon substrate, not only the natural oxide film at the interface is removed with a hydrofluoric acid (HF) -based solution, but also, for example, Silane (SiH 4 ) gas is heated to a high temperature (8
After flowing at about 50 ° C. to remove the natural oxide film by silane reduction, normal polysilicon deposition conditions (vacuum degree of 0.1 mm).
Polysilicon may be deposited under higher vacuum deposition conditions (for example, about 0.02 Torr). By doing so, the polysilicon layer at the interface with the silicon substrate becomes a layer close to the epitaxial silicon layer,
The uniformity of the interface is significantly improved, the uniformity of the diffusion length of the impurity diffusion from the polysilicon layer is stabilized, and the product yield is significantly improved.

【0078】また、ゲート電極上にシリサイド層(Ti
Si2 ,PtSi2 ,WSi2 など)を形成して低抵抗
化を図っても良い。また、本実施例では、上部蓄積電極
の上まで延在したゲート電極を形成したが、ソース・ド
レイン拡散層の上までしか延在していないゲート電極を
形成しても同様な効果が期待できる。
Further, a silicide layer (Ti
Si 2 , PtSi 2 , WSi 2, etc.) may be formed to reduce the resistance. Further, in the present embodiment, the gate electrode extending to above the upper storage electrode is formed. However, similar effects can be expected by forming a gate electrode extending only to above the source / drain diffusion layers. .

【0079】その他、本発明の要旨を逸脱しない範囲
で、種々変形して実施できる。
In addition, various modifications can be made without departing from the spirit of the present invention.

【0080】[0080]

【発明の効果】以上詳述したように本発明によれば、ト
レンチの深さを深くしたり、メモリセルを大きくするこ
となく蓄積容量を大きくできるため、素子段差が小さ
く、ノイズに強く、安定した動作を確保できるDRAM
が得られる。また、ソース・ドレイン領域と蓄積電極と
が直接接続しているので、微細化が容易になると共に、
直列接続された複数のMOSトランジスタのソース・ド
レインの直列抵抗を低減できる。
As described in detail above, according to the present invention, the storage capacitance can be increased without increasing the depth of the trench or the memory cell, so that the element step is small, noise-resistant, and stable. DRAM that can ensure optimized operation
Is obtained. In addition, since the source / drain region and the storage electrode are directly connected, miniaturization becomes easy, and
The series resistance of the source / drain of a plurality of MOS transistors connected in series can be reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例に係るDRAMセルの平
面図。
FIG. 1 is a plan view of a DRAM cell according to a first embodiment of the present invention.

【図2】図1のDRAMセルの断面図。FIG. 2 is a sectional view of the DRAM cell of FIG. 1;

【図3】本発明の第1の実施例に係るDRAMセルの前
半の製造工程を示す平面図。
FIG. 3 is a plan view showing the first half of the manufacturing process of the DRAM cell according to the first embodiment of the present invention.

【図4】図3のDRAMセルの断面図。FIG. 4 is a sectional view of the DRAM cell of FIG. 3;

【図5】本発明の第1の実施例に係るDRAMセルの前
半の製造工程を示す平面図。
FIG. 5 is a plan view showing the first half of the manufacturing process of the DRAM cell according to the first embodiment of the present invention.

【図6】図5のDRAMセルの断面図。FIG. 6 is a sectional view of the DRAM cell of FIG. 5;

【図7】本発明の第1の実施例に係るDRAMセルの後
半の製造工程を示す平面図。
FIG. 7 is a plan view showing the latter half of the manufacturing process of the DRAM cell according to the first embodiment of the present invention.

【図8】図7のDRAMセルの断面図。FIG. 8 is a sectional view of the DRAM cell of FIG. 7;

【図9】本発明の第1の実施例に係るDRAMセルの後
半の製造工程を示す平面図。
FIG. 9 is a plan view showing the latter half of the manufacturing process of the DRAM cell according to the first embodiment of the present invention.

【図10】図9のDRAMセルの断面図。FIG. 10 is a sectional view of the DRAM cell of FIG. 9;

【図11】本発明の第2の実施例に係るDRAMセルの
構成を示す図。
FIG. 11 is a diagram showing a configuration of a DRAM cell according to a second embodiment of the present invention.

【図12】本発明の第3の実施例に係るDRAMセルの
構成を示す図。
FIG. 12 is a diagram showing a configuration of a DRAM cell according to a third embodiment of the present invention.

【図13】本発明の第4の実施例に係るDRAMセルの
平面図。
FIG. 13 is a plan view of a DRAM cell according to a fourth embodiment of the present invention.

【図14】図13のDRAMセルの断面図。FIG. 14 is a sectional view of the DRAM cell of FIG. 13;

【図15】メモリセルの面積を小さくするために提案さ
れたメモリセル方式の構成を示す図。
FIG. 15 is a diagram showing a configuration of a memory cell system proposed to reduce the area of a memory cell.

【図16】従来のスタック型メモリセルを用いたDRA
Mセルの素子断面図。
FIG. 16 shows a DRA using a conventional stacked memory cell.
FIG. 4 is a sectional view of an element of an M cell.

【符号の説明】[Explanation of symbols]

1…シリコン基板、2…Nウェル層(プレート電極)、
3…Pウェル層、4,41…(素子分離用の)絶縁膜、
8,14…酸化膜(SiO2 )、9…トレンチ、10…
キャパシタ絶縁膜、11…下部蓄積電極、13…上部蓄
積電極、15…(トレンチ上部壁の)ソース・ドレイン
拡散層、16…ゲート絶縁膜、17…ゲート電極、18
…(ビット線コンタクト側の)ソース・ドレイン拡散
層、19,21…層間絶縁膜、20…ビット線。
1. Silicon substrate, 2. N-well layer (plate electrode),
3 ... P well layer, 4,41 ... insulating film (for element isolation)
8, 14 ... oxide film (SiO 2), 9 ... trench, 10 ...
Capacitor insulating film, 11: lower storage electrode, 13: upper storage electrode, 15: source / drain diffusion layer (on the upper wall of the trench), 16: gate insulating film, 17: gate electrode, 18
... source / drain diffusion layers (on the bit line contact side), 19, 21 ... interlayer insulating films, 20 ... bit lines.

フロントページの続き (56)参考文献 特開 平4−212451(JP,A) 特開 平4−252071(JP,A) 特開 平2−62073(JP,A) 特開 平2−172219(JP,A) 特開 平3−102869(JP,A) 特開 昭63−258060(JP,A) 特開 平3−36762(JP,A) 特開 平3−227563(JP,A) 特開 平4−3463(JP,A) (58)調査した分野(Int.Cl.7,DB名) H01L 21/8242 H01L 21/822 H01L 27/04 H01L 27/108 Continuation of front page (56) References JP-A-4-212451 (JP, A) JP-A-4-252071 (JP, A) JP-A-2-62073 (JP, A) JP-A-2-172219 (JP) JP-A-3-102869 (JP, A) JP-A-63-258060 (JP, A) JP-A-3-36762 (JP, A) JP-A-3-227563 (JP, A) 4-3463 (JP, A) (58) Fields investigated (Int. Cl. 7 , DB name) H01L 21/8242 H01L 21/822 H01L 27/04 H01L 27/108

Claims (5)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】半導体基板と、この半導体基板に形成され
た複数のメモリセルで構成されたダイナミック型セルと
を具備してなるダイナミック型半導体記憶装置におい
て、 前記メモリセルはゲートがワード線に接続され、一方の
ソース・ドレインがビット線に接続されたMOSトラン
ジスタ及びこのMOSトランジスタの他方のソース・ド
レインに電気的に接続された蓄積電極が埋め込まれたト
レンチキャパシタとからなり、且つ前記蓄積電極上には
それに隣接する二つの前記MOSトランジスタの各々の
ゲート電極の一部が絶縁して延在することを特徴とする
ダイナミック型半導体記憶装置。
A semiconductor substrate formed on the semiconductor substrate;
Dynamic cells composed of multiple memory cells
Dynamic semiconductor memory device comprising
The memory cell has a gate connected to a word line,
MOS transistors whose source and drain are connected to bit lines
The source of the transistor and the other source of this MOS transistor
Embedded storage electrode electrically connected to the rain
Consisting of a wrench capacitor and on the storage electrode
Each of the two MOS transistors adjacent to it
Characterized in that part of the gate electrode extends insulated
Dynamic type semiconductor memory device.
【請求項2】前記蓄積電極はその上部側壁において前記
他方のソース・ドレインと直に接していることを特徴と
する請求項1に記載のダイナミック型半導体記憶装置。
2. The storage electrode according to claim 1, wherein the storage electrode has an upper side wall.
It is characterized by being in direct contact with the other source / drain
2. The dynamic semiconductor memory device according to claim 1, wherein:
【請求項3】前記一方のソース・ドレイン及び前記他方
のソース・ドレインを含むように前記半導体基板に配置
され、前記トレンチの深さよりも小さい深さを有する半
導体ウェル領域、並びに前記半導体基板内の前記トレン
チを囲み、前記半導体ウェルよりも深く、前記トレンチ
よりも浅い絶縁膜を更に備えていることを特徴とする請
求項1に記載のダイナミック型半導体記憶装置。
3. The one source / drain and the other
Arranged on the semiconductor substrate so as to include the source and drain of
And a half having a depth smaller than the depth of the trench.
A conductor well region, and the train in the semiconductor substrate.
And surrounding the trench, the trench being deeper than the semiconductor well.
A further insulating film shallower than
The dynamic semiconductor memory device according to claim 1.
【請求項4】前記蓄積電極の上部側は前記蓄積電極の下
部側よりも前記MOSトランジスタのチャネル長方向の
寸法が大きいことを特徴とする請求項1に記載のダイナ
ミック型半導体記憶装置。
4. The storage electrode has an upper side below the storage electrode.
In the channel length direction of the MOS transistor
2. The dyna according to claim 1, wherein the dimensions are large.
Mick type semiconductor storage device.
【請求項5】前記ダイナミック型セルは直列接続方式の
ものであることを特徴とする請求項1乃至4のいずれか
1項に記載のダイナミック型半導体記憶装置。
5. The dynamic type cell according to claim 1, wherein the dynamic type cell is of a series connection type.
5. The method according to claim 1, wherein
2. The dynamic semiconductor memory device according to claim 1.
JP28668492A 1992-09-22 1992-09-30 Semiconductor memory device and method of manufacturing the same Expired - Fee Related JP3234010B2 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP28668492A JP3234010B2 (en) 1992-09-30 1992-09-30 Semiconductor memory device and method of manufacturing the same
US08/124,300 US5508541A (en) 1992-09-22 1993-09-20 Random access memory device with trench-type one-transistor memory cell structure
KR1019930019255A KR0139834B1 (en) 1992-09-22 1993-09-22 Mos random access memory having trench type and transistor memory cell structure
US08/632,321 US5736760A (en) 1992-09-22 1996-04-15 Random access memory device with trench-type one-transistor memory cell structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28668492A JP3234010B2 (en) 1992-09-30 1992-09-30 Semiconductor memory device and method of manufacturing the same

Publications (2)

Publication Number Publication Date
JPH06120450A JPH06120450A (en) 1994-04-28
JP3234010B2 true JP3234010B2 (en) 2001-12-04

Family

ID=17707636

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28668492A Expired - Fee Related JP3234010B2 (en) 1992-09-22 1992-09-30 Semiconductor memory device and method of manufacturing the same

Country Status (1)

Country Link
JP (1) JP3234010B2 (en)

Also Published As

Publication number Publication date
JPH06120450A (en) 1994-04-28

Similar Documents

Publication Publication Date Title
JP3403231B2 (en) Semiconductor device and manufacturing method thereof
JP3172321B2 (en) Method for manufacturing semiconductor memory device
JPH0586072B2 (en)
US6249017B1 (en) Highly reliable trench capacitor type memory cell
US5027172A (en) Dynamic random access memory cell and method of making thereof
JPH08250677A (en) Semiconductor memory device and its fabrication method
JPH03171663A (en) Semiconductor memory device and manufacture thereof
US5106774A (en) Method of making trench type dynamic random access memory device
US5821579A (en) Semiconductor memory device and method of manufacturing the same
JP4290921B2 (en) Semiconductor integrated circuit device
US5536673A (en) Method for making dynamic random access memory (DRAM) cells having large capacitor electrode plates for increased capacitance
US6376348B1 (en) Reliable polycide gate stack with reduced sheet resistance and thickness
US20080251824A1 (en) Semiconductor memory device and manufacturing method thereof
US6734479B1 (en) Semiconductor integrated circuit device and the method of producing the same
JPH0715949B2 (en) DRAM cell and manufacturing method thereof
JPS63281457A (en) Semiconductor memory
US5534457A (en) Method of forming a stacked capacitor with an "I" shaped storage node
JPH0794596A (en) Semiconductor integrated circuit device and fabrication thereof
JP3234010B2 (en) Semiconductor memory device and method of manufacturing the same
JPS6340362A (en) Semiconductor storage device
JP2771903B2 (en) High breakdown voltage MOS transistor and method of manufacturing the same, and semiconductor device and method of manufacturing the same
JPH1126716A (en) Semiconductor integrated circuit device and manufacture thereof
JPH0329186B2 (en)
JPH1187657A (en) Semiconductor device and its manufacture
KR930000718B1 (en) Method for fabricating semiconductor device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070921

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080921

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080921

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090921

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees