JP3222402B2 - 波形等化係数生成装置及び方法 - Google Patents

波形等化係数生成装置及び方法

Info

Publication number
JP3222402B2
JP3222402B2 JP08625797A JP8625797A JP3222402B2 JP 3222402 B2 JP3222402 B2 JP 3222402B2 JP 08625797 A JP08625797 A JP 08625797A JP 8625797 A JP8625797 A JP 8625797A JP 3222402 B2 JP3222402 B2 JP 3222402B2
Authority
JP
Japan
Prior art keywords
data
error
coordinate
signal
equalization coefficient
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP08625797A
Other languages
English (en)
Other versions
JPH10229358A (ja
Inventor
俊彦 福岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP08625797A priority Critical patent/JP3222402B2/ja
Publication of JPH10229358A publication Critical patent/JPH10229358A/ja
Application granted granted Critical
Publication of JP3222402B2 publication Critical patent/JP3222402B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、多値ディジタルマ
イクロ波通信に利用される波形等化係数生成装置及び方
法に関する。
【0002】
【従来の技術】ディジタルマイクロ波通信方式の変復調
技術は、近年、周波数を有効利用するために多値化の傾
向にある。例えば、変調方式として、QPSK,16Q
AMだけでなく64QAM,256QAM等が用いられ
始めている。
【0003】このように変復調の多値化が進むと、伝送
路で発生する信号歪み等による影響が相対的に大きくな
るので、正しい信号を受信側で保証する技術が益々重要
になる。そこで、受信側で伝送路の等価を行う自動適応
型等化器が提案されている。
【0004】まず、伝送路の等化について説明する。
【0005】図16は伝送路及びその等化のモデルを表
す図である。図16に示すように、送信機から送られた
信号は伝送路の特性によって変化し、さらに雑音が加わ
った形で受信される。受信側では、受信機の前に直列に
挿入された等化器によって、受信信号X0 を受信機にと
って望ましい信号Z0 に等化する。雑音が非常に小さい
場合は、伝送路の伝達関数の逆特性を持つ等化器を用い
ればよいが、雑音がある程度大きい場合は、雑音も考慮
して等化器の設計を行う必要がある。実際の等化器は、
ディジタルフィルタを用いて構成され、ディジタルフィ
ルタを用いて構成された等化器をディジタル等化器とい
う。
【0006】図17はディジタルフィルタの構成の一例
を示すブロック図である。図17において、X0 は伝送
路を経て入力された受信信号、X1 〜Xm は受信信号X
0 を各遅延素子によって遅延した信号、C0 〜Cm は等
化係数である。受信信号X0は乗算器によって等化係数
0 と乗算される。同様に、信号X1 〜Xm は乗算器に
よって等化係数C1 〜Cm とそれぞれ乗算される。各乗
算器の乗算結果は加算器によって加算され、等化信号Z
0 として出力される。
【0007】ディジタルフィルタにおいて、ある遅延信
号と等化係数とを乗算する機構をタップという。各タッ
プにおける乗算結果を加算することによって等化信号Z
0 が得られるが、このとき、信号を復元するのに最適な
等化係数C0 〜Cm を算出するのが波形等化係数生成装
置である。
【0008】次に、等化係数を生成するためのアルゴリ
ズムについて説明する。
【0009】前記のように、送信機から送られた信号は
伝送路の特性によって変化し、さらに雑音が加わった形
で受信機に送られる。伝送路の特性が一定であるなら、
伝送路の逆特性を算出し、算出した逆特性を実現する一
定の等化係数を用いればよい。しかし、ノイズの影響や
特性が刻々と変化する系では、受信信号の状態に応じて
等化係数を逐次更新していく必要がある。等化係数の更
新に用いられるのが、自動適応型のアルゴリズムと呼ば
れるものである。実際には、一つ前の状態の等化係数を
基にして次の等化係数を算出するのだが、この場合、何
らかの評価指標を設定しその値が最小になるように等化
係数の更新を行っていく。このようなアルゴリズムの代
表的なものとして、LMSアルゴリズムがある。
【0010】LMS(Least Mean Square )アルゴリズ
ムは、等化係数の評価指標として平均2乗誤差を用いる
ものである。具体的には、次式に示すように等化係数が
決定される。 Cn+1,m =Cn,m −α×Xm ×e0 …(1) n:等化係数の更新回数 m:等化係数のタップ番号 e0 :Z0 −χ0 (χ0 は伝送前の信号) α:ステッ
プサイズ ここで、信号Xm 及びエラーデータe0 を、 Xm =Xm(r)−jXm(i)0 =e0(r)+je0(r) というように複素表現すると((r) は実数部データを、
(i) は虚数部データを表す、以下同様)、 Xm ×e0 =(Xm(r)×e0(r)+Xm(i)×e0(i))+j
(Xm(r)×e0(i)−Xm(i)×e0(r)) となり、式(1)は次のようになる。 Cn+1,m(r)=Cn,m(r)−α×(Xm(r)×e0(r)+Xm(i)×e0(i))…(2) Cn+1,m(i)=Cn,m(i)−α×(Xm(r)×e0(i)−Xm(i)×e0(r))…(3)
【0011】ところが、実際の伝送系の場合、受信側で
は伝送前の信号χ0 はわからないのでエラーデータe0
の算出に用いることはできない。そこで、受信側で伝送
前の信号を推測し、その推測値を基準信号として用いて
波形等化を行う。これをブラインドアルゴリズムとい
う。
【0012】実際には理解し難いかもしれないが、ブラ
インドアルゴリズムを用いてある制約の下に数千回の更
新を繰り返すと等化係数は収束し、信号波形の等化が実
現される。従来の波形等化係数生成装置は、式(2)及
び(3)に示すような演算を実行して等化係数を更新す
る。
【0013】
【発明が解決しようとする課題】しかしながら、従来の
波形等化係数生成装置には、以下のような問題がある。
【0014】式(2)及び(3)に従って等化係数を更
新する場合、各信号データに対して予めエラーデータを
準備しておく必要がある。このため、エラーデータを記
憶するのに必要な記憶手段の容量が膨大になり、回路規
模が大きくなるという問題があった。
【0015】また、等化係数の更新を行うためには多数
の演算器が必要になる。例えば、式(2)及び(3)に
示すような演算を実行するには、6個の乗算器と計4個
の加算器又は減算器が必要になる。このため、従来の波
形等化係数生成装置は、回路規模が大きくなり消費電力
も大きくなるという問題があった。
【0016】前記の問題に鑑み、本発明は、回路規模が
小さく消費電力の小さい波形等化係数生成装置を提供す
ることを課題とする。
【0017】
【課題を解決するための手段】前記の課題を解決するた
め、請求項1の発明が講じた解決手段は、多値QAM変
調され伝送された信号の波形を伝送前の信号の波形に等
化するディジタル等化器において、信号波形を等化する
ディジタルフィルタの各タップの等化係数を生成する波
形等化係数生成方法として、入力された信号に対し、等
化係数の更新に必要であるエラーデータを、STOP&
GO関数を用いるLMS(Least Mean Square )アルゴ
リズムであるSTOP&GOアルゴリズムに基づき生成
するエラーデータ生成工程と、前記入力された信号及び
前記エラーデータ生成部から出力されたエラーデータを
用いて、等化係数を更新する複素演算工程とを備え、前
記エラーデータ生成工程は、与えられた信号が多値QA
M変調の位相図において占める位置を示す座標データの
正負を判断し、前記座標データが正であるときは前記座
標データをそのまま判定用座標データとして選択する一
方、前記座標データが負であるときは前記座標データを
ビット反転した上で判定用座標データとして選択する座
標データ選択工程と、前記座標データ選択工程によって
選択された判定用座標データに対応する誤差評価データ
を設定する誤差評価データ設定工程と、前記誤差評価デ
ータ設定工程によって設定された誤差評価データを、前
記座標データ選択工程において前記座標データをそのま
ま判定用座標データとして選択したときは,そのままエ
ラーデータとして選択する一方、前記座標データ選択工
程において前記座標データをビット反転した上で判定用
座標データとして選択したときは,ビット反転した上で
エラーデータとして選択するエラーデータ選択工程とを
備えているものとする。
【0018】そして、請求項2の発明では、前記請求項
1の波形等化係数生成方法において、前記誤差評価デー
タ設定工程は多値QAMの位相図において前記判定用座
標データの示す位置がエラーデータが所定の値であるエ
ラーフリー領域内にあるか否かを判定する工程を備えて
おり、前記エラーデータ選択工程は前記誤差評価データ
設定工程において前記判定用座標データの示す位置がエ
ラーフリー領域内にあると判定したとき、所定の値のデ
ータをエラーデータとして選択する工程を備えているも
のとする。
【0019】また、請求項3の発明が講じた解決手段
は、多値QAM変調され伝送された信号の波形を伝送前
の信号の波形に等化するディジタル等化器において、信
号波形を等化するディジタルフィルタの各タップの等化
係数を生成する波形等化係数生成装置として、等化係数
の更新を実数部データと虚数部データとに分けて行い、
実数部データ及び虚数部データの更新の演算を、演算に
要するデータを適宜選択することによって共通の積和手
段によって行うものであり、入力された信号に対し、等
化係数の更新に必要であるエラーデータを生成するエラ
ーデータ生成部と、前記入力された信号及び前記エラー
データ生成部から出力されたエラーデータに基づいて、
等化係数を実数部データと虚数部データとに分けて更新
する複素演算部とを備え、前記エラーデータ生成部は、
前記エラーデータをI軸方向エラーデータとQ軸方向エ
ラーデータとに分けて生成するものであり、前記複素演
算部は、等化係数の実数部データ及び虚数部データの更
新のための演算を、前記入力された信号の実数部データ
及び虚数部データのいずれか一方を適宜選択することに
よって,並びに前記I軸方向エラーデータ及びQ軸方向
エラーデータのいずれか一方を適宜選択することによっ
て、共通の積和手段によって行うものであり、前記複素
演算部は、更新前の等化係数の実数部データ及び虚数部
データのいずれか一方、前記入力された信号の実数部デ
ータ及び虚数部データのいずれか一方、並びに前記エラ
ーデータ生成器から出力されたI軸方向エラーデータ及
びQ軸方向エラーデータのいずれか一方を、与えられた
データ選択制御信号の指示に従って選択出力するデータ
選択手段と、前記データ選択手段から出力された,前記
入力された信号の実数部データ又は虚数部データと前記
I軸方向エラーデータ又はQ軸方向エラーデータとを乗
算し、この乗算結果に基づき得たデータを加算すること
によって、前記データ選択手段から出力された更新前の
等化係数の実数部データ又は虚数部データを更新する積
和手段とを備えているものとする。
【0020】請求項4の発明では、前記請求項3の波形
等化係数生成装置におけるデータ選択手段は、更新前の
等化係数の実数部データ及び虚数部データを入力とし、
前記データ選択制御信号に従って、前記更新前の等化係
数の実数部データ及び虚数部データのいずれか一方を選
択出力する第1のデータ選択器と、前記入力された信号
の実数部データ及び虚数部データを入力とし、前記デー
タ選択制御信号に従って、前記入力された信号の実数部
データ及び虚数部データのいずれか一方を選択出力する
第2のデータ選択器と、前記I軸方向エラーデータ及び
Q軸方向エラーデータを入力とし、前記データ選択制御
信号に従って、前記I軸方向エラーデータ及びQ軸方向
エラーデータのいずれか一方を選択出力する第3のデー
タ選択器とを備えたものとする。
【0021】請求項5の発明では、前記請求項3の波形
等化係数生成装置における積和手段は、等化係数の更新
度合を示すステップサイズの反数データと、前記データ
選択手段から出力された前記入力された信号の実数部デ
ータ又は虚数部データと、前記データ選択手段から出力
された前記I軸方向エラーデータ又はQ軸方向エラーデ
ータとを乗算し、乗算結果を出力する乗算器と、前記乗
算器の乗算結果データを保持する第1及び第2のデータ
保持器と、前記乗算器の乗算結果データを、前記データ
選択制御信号に従って、前記第1及び第2のデータ保持
器のいずれか一方に入力するデータ分岐器と、前記第2
のデータ保持器から出力されたデータを、前記データ選
択制御信号に従って、そのまま又は反数データに変換し
て出力する反数データ生成器と、前記データ選択手段か
ら出力された更新前の等化係数の実数部データ又は虚数
部データと、前記第1のデータ保持器から出力されたデ
ータと、前記反数データ生成器から出力されたデータと
を加算し、加算結果を当該積和手段の出力データとして
出力する加算器とを備えたものとする。
【0022】また、請求項6の発明が講じた解決手段
は、多値QAM変調され伝送された信号の波形を伝送前
の信号の波形に等化するディジタル等化器において、信
号波形を等化するディジタルフィルタの各タップの等化
係数を生成する波形等化係数生成装置として、等化係数
の更新を実数部データと虚数部データとに分けて行い、
実数部データ及び虚数部データの更新の演算を、演算に
要するデータを適宜選択することによって共通の積和手
段によって行うものであり、入力された信号に対し、等
化係数の更新に必要であるエラーデータを生成するエラ
ーデータ生成部と、前記入力された信号及び前記エラー
データ生成部から出力されたエラーデータに基づいて、
等化係数を実数部データと虚数部データとに分けて更新
する複素演算部とを備え、前記エラーデータ生成部は、
前記エラーデータをI軸方向エラーデータとQ軸方向エ
ラーデータとに分けて生成するものであり、前記複素演
算部は、等化係数の実数部データ及び虚数部データの更
新のための演算を、前記入力された信号の実数部データ
及び虚数部データのいずれか一方を適宜選択することに
よって,並びに前記I軸方向エラーデータ及びQ軸方向
エラーデータのいずれか一方を適宜選択することによっ
て、共通の積和手段によって行うものであり、前記エラ
ーデータ生成部は、入力された信号に対し、等化係数の
更新に必要であるエラーデータをSTOP&GO関数を
用いるLMS(Least Mean Square )アルゴリズムであ
るSTOP&GOアルゴリズムに基づき生成するもので
ある。
【0023】請求項7の発明では、前記請求項6の波形
等化係数生成装置におけるエラーデータ生成部は、入力
された信号が多値QAM変調の位相図において占める位
置を示す座標データを求め、求めた座標データに従っ
て、エラーデータの出力停止を指示するストップデータ
信号及び前記座標データに対応するアドレスデータのい
ずれか一方を出力する座標判定器と、各座標データに対
応するエラーデータを記憶しており、前記座標判定器か
ら出力されたアドレスデータが指定するアドレスに格納
されたエラーデータを出力する記憶手段と、前記座標判
定器からストップデータ信号が出力されたときは所定値
を出力する一方、前記座標判定器からストップデータ信
号が出力されないときは前記記憶手段から出力されたエ
ラーデータを出力するデータ選択器とを備えたものとす
る。
【0024】そして、請求項8の発明では、前記請求項
7の波形等化係数生成装置において、前記座標判定器か
らストップデータ信号が出力されたとき、前記複素演算
部における等化係数の更新のための演算は停止されるも
のとする。
【0025】請求項9の発明では、前記請求項6の波形
等化係数生成装置におけるエラーデータ生成部は、前記
入力された信号が多値QAM変調の位相図において占め
る位置を示す座標データの正負を判断し、前記座標デー
タが正であるときは前記座標データをそのまま判定用座
標データとして出力する一方,前記座標データが負であ
るときは前記座標データをビット反転した上で判定用座
標データとして出力すると共に、前記判定用座標データ
が前記座標データをビット反転したものであるか否かを
示す反転表示信号を出力する座標データ選択部と、正の
座標データにそれぞれ対応する複数の誤差評価データを
格納しており、前記座標データ選択部から出力された判
定用座標データに対応する誤差評価データを、格納して
いる複数の誤差評価データの中から選択出力する誤差評
価データ格納器と、前記座標データ選択部から出力され
た反転表示信号が前記判定用座標データが前記座標デー
タをビット反転したものでないことを示すときは,前記
誤差評価データ格納器から出力された誤差評価データを
そのままエラーデータとして出力する一方、前記反転表
示信号が前記判定用座標データが前記座標データをビッ
ト反転したものであることを示すときは,前記誤差評価
データをビット反転した上でエラーデータとして出力す
るエラーデータ選択部とを備えているものとする。
【0026】請求項9の発明によると、エラーデータ生
成部は、誤差評価データ格納器に予め格納していた,正
の座標データに対応する誤差評価データを基にして、入
力された信号に応じたエラーデータを生成することがで
きる。すなわち、エラーデータを生成するために予め格
納しておく必要があるデータは、正の座標データに対応
する誤差評価データのみである。したがって、エラーデ
ータ生成部が必要とする記憶容量を大幅に削減すること
ができ、小規模な回路構成によって波形等化係数生成装
置を実現することができる。
【0027】請求項10の発明では、前記請求項6記載
の波形等化係数生成装置におけるエラーデータ生成部
は、多値QAM変調の位相図におけるサトーエラー基準
点の座標を示すサトーエラー基準データ、多値QAM変
調の位相図におけるスライスレベルの値を示す座標判定
基準データ、及び多値QAM変調の位相図における信号
基準点の座標を示す誤差判定基準データを格納する基準
データ格納器と、前記入力された信号が多値QAM変調
の位相図において占める位置を表す座標データ及び前記
基準データ格納器から出力された座標判定基準データを
基にして、前記入力された信号が多値QAM変調の位相
図において各スライスレベルによって区切られた領域の
いずれに属するかを判定すると共に、判定した領域にお
ける信号基準点の座標を示す前記基準データ格納器から
出力された誤差判定基準データ及び前記座標データを基
にして、前記入力された信号に対するLMSエラーデー
タを生成するLMSエラー生成器と、前記基準データ格
納器から出力されたサトーエラー基準データ及び前記座
標データを基にして、前記入力された信号に対するサト
ーエラーデータを生成するサトーエラー生成器と、前記
LMSエラー生成器によって生成されたLMSエラーデ
ータ、及び前記サトーエラー生成器によって生成された
サトーエラーデータの符号ビットを入力とし、前記LM
Sエラーデータの符号ビットと前記サトーエラーデータ
の符号ビットとが、等しいときは前記LMSエラーデー
タをエラーデータとして選択出力する一方、異なるとき
は所定の値のデータをエラーデータとして選択出力する
エラーデータ選択部とを備えているものとする。
【0028】請求項10の発明によると、エラーデータ
生成部は、基準データ格納器に予め格納していたサトー
エラー基準データ、座標判定基準データ及び誤差判定基
準データを基にして、入力された信号に応じたエラーデ
ータを生成することができる。すなわち、エラーデータ
を生成するために予め格納しておく必要があるデータ
は、各基準データのみである。したがって、エラーデー
タ生成部が必要とする記憶容量を大幅に削減することが
でき、小規模な回路構成によって波形等化係数生成装置
を実現することができる。
【0029】また、請求項11の発明が講じた解決手段
は、多値QAM変調され伝送された信号の波形を伝送前
の信号の波形に等化するディジタル等化器において、信
号波形を等化するディジタルフィルタの各タップの等化
係数を生成する波形等化係数生成装置として、入力され
た信号に対し、等化係数の更新に必要であるエラーデー
タをSTOP&GO関数を用いるLMS(Least Mean S
quare )アルゴリズムであるSTOP&GOアルゴリズ
ムに基づき生成するエラーデータ生成部と、前記入力さ
れた信号及び前記エラーデータ生成部から出力されたエ
ラーデータに基づいて等化係数を更新する複素演算部と
を備えたものであり、前記エラーデータ生成部は、入力
された信号が多値QAM変調の位相図において占める位
置を示す座標データを求め、求めた座標データに従っ
て、エラーデータの出力停止を指示するストップデータ
信号及び前記座標データに対応するアドレスデータのい
ずれか一方を出力する座標判定器と、各座標データに対
応するエラーデータを記憶しており、前記座標判定器か
ら出力されたアドレスデータが指定するアドレスに格納
されたエラーデータを出力する記憶手段と、前記座標判
定器からストップデータ信号が出力されたときは所定値
を出力する一方、前記座標判定器からストップデータ信
号が出力されないときは前記記憶手段から出力されたエ
ラーデータを出力するデータ選択器とを備えたものとす
る。
【0030】また、請求項12の発明では、前記請求項
11の波形等化係数生成装置におけるエラーデータ生成
部は、前記データ選択器から出力されたエラーデータを
入力とし、入力したエラーデータを外部から与えられた
データ選択制御信号に従ってI軸方向エラーデータ及び
Q軸方向エラーデータのいずれか一方として出力するデ
ータ分岐器をさらに備えたものとする。
【0031】そして、請求項13の発明では、前記請求
項11の波形等化係数生成装置における座標判定器は、
エラーデータが所定値であるエラーフリー領域を多値Q
AM変調の位相図上に予め設定しており、求めた座標デ
ータの示す位置がエラーフリー領域内にあるときは前記
ストップデータ信号を出力する一方、エラーフリー領域
内にないときは前記座標データに対応するアドレスデー
タを出力するものとする。
【0032】さらに、請求項14の発明では、前記請求
項13の波形等化係数生成装置における座標判定器は、
与えられた通信モード選択信号の指示に従って多値QA
M変調のモードを選択し、選択したモードに応じてエラ
ーフリー領域を設定する機能を有するものとする。
【0033】また、請求項15の発明では、前記請求項
11の波形等化係数生成装置における記憶手段は、エラ
ーフリー領域外の座標データに対するエラーデータのみ
を記憶するものとする。
【0034】そして、請求項16の発明では、前記請求
項11の波形等化係数生成装置において、前記座標判定
器からストップデータ信号が出力されたとき、前記複素
演算部における等化係数の更新のための演算は停止され
るものとする。
【0035】また、請求項17の発明が講じた解決手段
は、多値QAM変調され伝送された信号の波形を伝送前
の信号の波形に等化するディジタル等化器において、信
号波形を等化するディジタルフィルタの各タップの等化
係数を生成する波形等化係数生成装置として、入力され
た信号に対し、等化係数の更新に必要であるエラーデー
タをSTOP&GO関数を用いるLMS(Least Mean S
quare )アルゴリズムであるSTOP&GOアルゴリズ
ムに基づき生成するエラーデータ生成部と、前記入力さ
れた信号及び前記エラーデータ生成部から出力されたエ
ラーデータに基づいて等化係数を更新する複素演算部と
を備えたものであり、前記エラーデータ生成部は、前記
入力された信号が多値QAM変調の位相図において占め
る位置を示す座標データの正負を判断し、前記座標デー
タが正であるときは前記座標データをそのまま判定用座
標データとして出力する一方,前記座標データが負であ
るときは前記座標データをビット反転した上で判定用座
標データとして出力すると共に、前記判定用座標データ
が前記座標データをビット反転したものであるか否かを
示す反転表示信号を出力する座標データ選択部と、正の
座標データにそれぞれ対応する複数の誤差評価データを
格納しており、前記座標データ選択部から出力された判
定用座標データに対応する誤差評価データを、格納して
いる複数の誤差評価データの中から選択出力する誤差評
価データ格納器と、前記座標データ選択部から出力され
た反転表示信号が前記判定用座標データが前記座標デー
タをビット反転したものでないことを示すときは,前記
誤差評価データ格納器から出力された誤差評価データを
そのままエラーデータとして出力する一方、前記反転表
示信号が前記判定用座標データが前記座標データをビッ
ト反転したものであることを示すときは,前記誤差評価
データをビット反転した上でエラーデータとして出力す
るエラーデータ選択部とを備えているものとする。
【0036】請求項17の発明によると、エラーデータ
生成部は、誤差評価データ格納器に予め格納していた,
正の座標データに対応する誤差評価データを基にして、
入力された信号に応じたエラーデータを生成することが
できる。すなわち、エラーデータを生成するために予め
格納しておく必要があるデータは、正の座標データに対
応する誤差評価データのみである。したがって、エラー
データ生成部が必要とする記憶容量を大幅に削減するこ
とができ、小規模な回路構成によって波形等化係数生成
装置を実現することができる。
【0037】そして、請求項18の発明では、前記請求
項17の波形等化係数生成装置において、前記誤差評価
データ格納器は、多値QAMの位相図において前記判定
用座標データの示す位置がエラーデータが所定値である
エラーフリー領域内にあるか否かを判定し、前記判定用
座標データの示す位置がエラーフリー領域にあるか否か
を示すエラーフリー信号を出力するものであり、前記エ
ラーデータ選択部は、前記誤差評価データ格納器から出
力されたエラーフリー信号が前記判定用座標データの示
す位置がエラーフリー領域内にあることを示すときは、
所定の値のデータをエラーデータとして出力するものと
する。
【0038】請求項18の発明によると、エラーデータ
を生成するために予め格納しておく必要があるデータ
は、エラーフリー領域外の位置を示す正の座標データに
対応する誤差評価データのみであるので、エラーデータ
生成部が必要とする記憶容量を請求項17の発明よりも
さらに削減することができる。
【0039】また、請求項19の発明が講じた解決手段
は、多値QAM変調され伝送された信号の波形を伝送前
の信号の波形に等化するディジタル等化器において、信
号波形を等化するディジタルフィルタの各タップの等化
係数を生成する波形等化係数生成装置として、入力され
た信号に対し、等化係数の更新に必要であるエラーデー
タをSTOP&GO関数を用いるLMS(Least Mean S
quare )アルゴリズムであるSTOP&GOアルゴリズ
ムに基づき生成するエラーデータ生成部と、前記入力さ
れた信号及び前記エラーデータ生成部から出力されたエ
ラーデータに基づいて等化係数を更新する複素演算部と
を備えたものであり、前記エラーデータ生成部は、多値
QAM変調の位相図におけるサトーエラー基準点の座標
を示すサトーエラー基準データ、多値QAM変調の位相
図におけるスライスレベルの値を示す座標判定基準デー
タ、及び多値QAM変調の位相図における信号基準点の
座標を示す誤差判定基準データを格納する基準データ格
納器と、前記入力された信号が多値QAM変調の位相図
において占める位置を表す座標データ及び前記基準デー
タ格納器から出力された座標判定基準データを基にし
て、前記入力された信号が多値QAM変調の位相図にお
いて各スライスレベルによって区切られた領域のいずれ
に属するかを判定すると共に、判定した領域における信
号基準点の座標を示す前記基準データ格納器から出力さ
れた誤差判定基準データ及び前記座標データを基にし
て、前記入力された信号に対するLMSエラーデータを
生成するLMSエラー生成器と、前記基準データ格納器
から出力されたサトーエラー基準データ及び前記座標デ
ータを基にして、前記入力された信号に対するサトーエ
ラーデータを生成するサトーエラー生成器と、前記LM
Sエラー生成器によって生成されたLMSエラーデー
タ、及び前記サトーエラー生成器によって生成されたサ
トーエラーデータの符号ビットを入力とし、前記LMS
エラーデータの符号ビットと前記サトーエラーデータの
符号ビットとが、等しいときは前記LMSエラーデータ
をエラーデータとして選択出力する一方、異なるときは
所定の値のデータをエラーデータとして選択出力するエ
ラーデータ選択部とを備えているものとする。
【0040】請求項19の発明によると、エラーデータ
生成部は、基準データ格納器に予め格納していたサトー
エラー基準データ、座標判定基準データ及び誤差判定基
準データを基にして、入力された信号に応じたエラーデ
ータを生成することができる。すなわち、エラーデータ
を生成するために予め格納しておく必要があるデータ
は、各基準データのみである。したがって、エラーデー
タ生成部が必要とする記憶容量を大幅に削減することが
でき、小規模な回路構成によって波形等化係数生成装置
を実現することができる。
【0041】そして、請求項20の発明では、前記請求
項19の波形等化係数生成装置において、前記基準デー
タ格納器は前記サトーエラー基準データ、座標判定基準
データ及び誤差判定基準データの絶対値を格納してお
り、前記LMSエラー生成器は前記座標データが負であ
るときは、前記座標判定基準データ及び誤差判定基準デ
ータの正負を反転したものを基にしてLMSエラーデー
タを生成するものであり、前記サトーエラー生成器は前
記座標データが負であるときは、前記サトーエラー基準
データの正負を反転したものを基にしてサトーエラーデ
ータを生成するものとする。
【0042】請求項20の発明によると、エラーデータ
生成部がエラーデータを生成するために予め格納してお
く必要があるデータは、各基準データの絶対値のみであ
るので、エラーデータ生成部が必要とする記憶容量を請
求項19の発明よりもさらに削減することができる。
【0043】また、請求項21の発明では、前記請求項
19の波形等化係数生成装置における基準データ格納器
は、QAMの複数の多値モードにそれぞれ対応する,サ
トーエラー基準データ、座標判定基準データ及び誤差判
定基準データを格納しており、外部から与えられたモー
ド選択信号によって指示されたQAMの多値モードに応
じたサトーエラー基準データ、座標判定基準データ及び
誤差判定基準データを、格納しているデータの中から選
択出力するものとする。
【0044】請求項21の発明によると、多値QAMの
各多値モードに対応してエラーデータを生成することが
できる。
【0045】また、請求項22の発明が講じた解決手段
は、多値QAM変調され伝送された信号の波形を伝送前
の信号の波形に等化するディジタル等化器において、信
号波形を等化するディジタルフィルタの各タップの等化
係数を生成する波形等化係数生成方法として、入力され
た信号に対し、等化係数の更新に必要であるエラーデー
タを、STOP&GO関数を用いるLMS(Least Mean
Square )アルゴリズムであるSTOP&GOアルゴリ
ズムに基づき生成するエラーデータ生成工程と、前記入
力された信号及び前記エラーデータ生成部から出力され
たエラーデータを用いて、等化係数を更新する複素演算
工程とを備え、前記エラーデータ生成工程は、エラーデ
ータが所定値であるエラーフリー領域を多値QAM変調
の位相図上に予め設定しており、且つエラーフリー領域
外の各座標データに対応するエラーデータを各々準備し
ており、入力された信号が多値QAM変調の位相図にお
いて占める位置を示す座標データを求める第1の工程
と、前記第1の工程において求めた座標データの示す位
置がエラーフリー領域内にあるとき、エラーデータを所
定の値とする第2の工程と、前記第1の工程において求
めた座標データの示す位置がエラーフリー領域内にない
とき、準備しているエラーデータの中から前記座標デー
タに対応するエラーデータを選択する第3の工程とを備
えたものとする。
【0046】
【0047】
【0048】また、請求項23の発明が講じた解決手段
は、多値QAM変調され伝送された信号の波形を伝送前
の信号の波形に等化するディジタル等化器において、信
号波形を等化するディジタルフィルタの各タップの等化
係数を生成する波形等化係数生成方法として、入力され
た信号に対し、等化係数の更新に必要であるエラーデー
タを、STOP&GO関数を用いるLMS(Least Mean
Square )アルゴリズムであるSTOP&GOアルゴリ
ズムに基づき生成するエラーデータ生成工程と、前記入
力された信号及び前記エラーデータ生成部から出力され
たエラーデータを用いて、等化係数を更新する複素演算
工程とを備え、前記エラーデータ生成工程は、多値QA
M変調の位相図におけるサトーエラー基準点の座標を示
すサトーエラー基準データ、多値QAM変調の位相図に
おけるスライスレベルの値を示す座標判定基準データ、
及び多値QAM変調の位相図における信号基準点の座標
を示す誤差判定基準データを設定する基準データ設定工
程と、前記与えられた信号が多値QAM変調の位相図に
おいて占める位置を示す座標データ及び前記座標判定基
準データを用いて、前記与えられた信号が多値QAM変
調の位相図において各スライスレベルによって区切られ
た領域のいずれに属するかを判定すると共に、判定した
領域における信号基準点の座標を示す前記誤差判定基準
データを用いて、前記与えられた信号に対するLMSエ
ラーデータを生成するLMSエラー生成工程と、前記座
標データ及び前記サトーエラー基準データを用いて、前
記与えられた信号に対するサトーエラーデータを生成す
るサトーエラー生成工程と、前記LMSエラーデータと
前記サトーエラーデータとの符号を比較し、符号がが等
しいときは前記LMSエラーデータをエラーデータとし
て選択する一方、符号が異なるときは所定の値のデータ
をエラーデータとして選択するエラーデータ選択工程と
を備えているものとする。
【0049】そして、請求項24の発明では、前記請求
項23の波形等化係数生成方法において、前記基準デー
タ設定工程は前記サトーエラー基準データ、座標判定基
準データ及び誤差判定基準データの絶対値を設定するも
のであり、前記LMSエラー生成工程は前記座標データ
が負であるときは、前記座標判定基準データ及び誤差判
定基準データの正負を反転したものを基にしてLMSエ
ラーを生成するものであり、前記サトーエラー生成工程
は前記座標データが負であるときは、前記サトーエラー
基準データの正負を反転したものを基にしてサトーエラ
ーデータを生成するものとする。
【0050】また、請求項25の発明では、前記請求項
24の波形等化係数生成方法における基準データ設定工
程は、指示されたQAMの多値モードに応じて、前記サ
トーエラー基準データ、座標判定基準データ及び誤差判
定基準データを設定するものとする。
【0051】
【発明の実施の形態】以下、本発明の実施形態に係る波
形等化係数生成装置について、図面を参照しながら説明
する。
【0052】図1は波形等化器(ディジタル等化器)を
用いた信号復調用LSIの全体構成を示すブロック図で
ある。入力されたアナログ変調信号は、A/D変換器に
よってディジタル変調信号に変換された後、I/Q検波
器を通してIn-phase信号(Iデータ)とQuadrature信号
(Qデータ)とに分離される。このIデータ及びQデー
タから、クロック再生器によって変調前の原信号に同期
したクロックが抽出される。
【0053】またこのIデータ及びQデータは、ロール
オフフィルタを通して波形整形された後に波形等化器
(ディジタル等化器)に入力され、等化が行われる。波
形等化器によって一旦等化された信号に対してAFC
(Auto Frequency Control)及びAPC(Auto Phase C
ontrol)を行い、周波数オフセット及び位相オフセット
を除去する。AFC/APCを行った信号は、再び波形
等化器に戻される。この一連の波形等化及びAFC/A
PCは、等化が収束するまで繰り返し行われる。一方、
ロールオフフィルタにより波形整形された信号を基にし
て、AGC(Auto Gain Control )が行われる。
【0054】このようにして収束したIデータ及びQデ
ータは、逆マッピング器によって通常のディジタルデー
タに変換される。
【0055】図2はディジタル等化器の構成の概略を示
すブロック図である。図2に示すように、ディジタル等
化器は、フィルタ部1及び波形等化係数生成装置2によ
って構成される。波形等化係数生成装置2は、フィルタ
部1を構成するディジタルフィルタ4の各タップにおけ
る等化係数を算出して出力し、フィルタ部1はこの等化
係数を用いて各ディジタルフィルタ4を動作させ、受信
信号Xを等化信号Zに変換する。ディジタルフィルタ4
は、遅延素子5、タップ6及び加算器7によって構成さ
れる。
【0056】ここで通常は、等化信号Zは、 で表される(kはタップ番号を表す変数)が、等化信号
Zを複素表現で考えた場合、X=X(r) +jX(i) ,C
=C(r) +jC(i) とすると、 となる。したがって、フィルタ部1には計4個のディジ
タルフィルタ4が必要となる。各ディジタルフィルタ4
の出力データは加減算器8によって加減算され、等化信
号Z(r) ,Z(i) として出力される。フィルタ部1から
出力された等化信号Z(r) ,Z(i) はAFC/APC部
3に入力される。
【0057】本発明では、等化係数を求めるのにSTO
P&GOアルゴリズムという方式を用いる。STOP&
GOアルゴリズムとは、LMSエラーとサトーエラーと
のベクトルの向きによって等化係数の更新をするか否か
を決める方法であり、基準信号を使わずに波形等化を行
うブラインドアルゴリズムの1つである。
【0058】まず、LMSエラーは次のように定義され
る。LMSエラーをLMSER、基準信号をDとする
と、 LMSER=Z0 −D となる。
【0059】次に、サトーエラーは次のように定義され
る。サトーエラーの基準値をBとすると、Bは次のよう
に定義される。 B=E(|An 2 )/E(|An |) An :基準信号のベクトル E():平均 サトーエラーをSATERとすると、 SATER=Z0 −B となる。
【0060】図3は64QAMの位相図の第1象限を示
す図であり、LMSエラーとサトーエラーの関係を示す
ものである。図3において、黒丸は信号点位置、丸で囲
んだ黒丸はサトーエラーの基準点である。等化信号Z0
が図3の白丸の位置にあったとすると、LMSエラー及
びサトーエラーは図3に示したベクトルとなる。サトー
エラーの基準点は各象限に一つずつすなわち全部で4つ
あり、LMSエラーの基準位置は各信号点であり、64
QAMの場合全部で64点ある。
【0061】STOP&GOアルゴリズムを用いると、
等化係数の更新の式は次のようになる。 Cn+1,m(r)=Cn,m(r)−α×(Xm(r)×e0(r)×fr +Xm(i)×e0(i)×fi ) …(4) Cn+1,m(i)=Cn,m(i)−α×(Xm(r)×e0(i)×fi −Xm(i)×e0(r)×fr ) …(5)
【0062】ここで、fr ,fi は、実軸,虚軸それぞ
れについて独立に算出されるフラグであり、以下の条件
によって定義される。 fr =1;sgn(LMSERのI成分)=sgn(SATERのI成分) 0;sgn(LMSERのI成分)≠sgn(SATERのI成分) fi =1;sgn(LMSERのQ成分)=sgn(SATERのQ成分) 0;sgn(LMSERのQ成分)≠sgn(SATERのQ成分)
【0063】ここで、e0(r)×fr をEI、e0(i)×f
i をEQとすると、式(4),(5)は、それぞれ、 Cn+1,m(r)=Cn,m(r)−α×(Xm(r)×EI+Xm(i)×EQ) …(6) Cn+1,m(i)=Cn,m(r)−α×(Xm(r)×EQ−Xm(i)×EI) …(7) となる。ここで、EI,EQをエラーデータという。
【0064】本実施形態に係る波形等化係数生成装置
は、式(6)及び(7)に従って等化係数の更新を行う
ものである。
【0065】(第1の実施形態)図4は本発明の第1の
実施形態に係る波形等化係数生成装置の構成を示すブロ
ック図である。図4において、10はエラーデータ生成
部であり、等化係数の更新に用いるエラーデータEI,
EQを生成する。20は複素演算部であり、エラーデー
タ生成部10から出力されたエラーデータEI,EQを
用いて複素演算を行い等化係数を更新する。
【0066】エラーデータ生成部10は、座標判定器1
1,記憶手段としてのROM12,データ選択器13及
びデータ分岐器14によって構成されている。
【0067】複素演算部20は、データ分岐器21,デ
ータ選択手段22,反数データ生成器23,積和手段2
4,及び第3〜第8のデータ保持器25a,25b,2
6a,26b,27a,27bによって構成されてい
る。データ選択手段22は、第1のデータ選択器22
a,第2のデータ選択器22b及び第3のデータ選択器
22cによって構成されており、積和手段24は、乗算
器24a,データ分岐器24b,第1のデータ保持器2
4c,第2のデータ保持器24d,反数データ生成器2
4e及び加算器24fによって構成されている。さら
に、図4に示す波形等化係数生成装置はデータ遅延器2
8を備えている。
【0068】ここで、等化係数のタップ番号mが固定さ
れているものとする。このとき、式(6)及び(7)は
次のようになる。 Cn+1,r =Cn,r −α×(Xr ×EI+Xi ×EQ) …(8) Cn+1,i =Cn,i −α×(Xr ×EQ−Xi ×EI) …(9)
【0069】式(8)及び(9)に従って等化係数の更
新を行うものとして、図4に示す波形等化係数生成装置
の動作を説明する。
【0070】まず、エラーデータ生成部10の動作につ
いて説明する。
【0071】まず、外部から与えられたモード選択制御
信号(図示せず)の指示に従って、多値QAMとして1
6QAM,64QAM又は256QAMのいずれかを選
択する。座標判定器11は、選択した多値QAMの位相
図上に信号点位置及びスライスレベルを設定し、入力さ
れた信号が位相図上のどの座標に位置するかを判定す
る。
【0072】図5は64QAMを選択した場合に設定さ
れた信号点位置及びスライスレベルの例を示す位相図で
ある。図5において、黒丸は信号点位置、破線はスライ
スレベル、丸で囲んだ黒丸はサトーエラーの基準点であ
る。図5に示すように、信号点位置の各座標を-252,-1
80,-108,-36 ,36,108 ,180 ,252 とし、スライス
レベルの各座標を-216,-144,-72 ,0 ,72,144 ,21
6 とする。また、サトーエラーの基準点の座標を(247,
247 ),(-247,247),(-247,-247 ),(247,-247)
とする。
【0073】ここで、説明を簡単にするために正のI軸
データのみを考えると、信号点の位置及びスライスレベ
ルは図6のようになる。ここで、フラグfr の値は次の
ようになる。 0 〜36 のとき fr =1 36 〜72 のとき fr =0 72 〜108 のとき fr =1 108 〜144 のとき fr =0 144 〜180 のとき fr =1 180 〜216 のとき fr =0 216 〜247 のとき fr =1 247 〜252 のとき fr =0 252 〜 のとき fr =1
【0074】図6においてfr =0となる範囲(エラー
フリー領域とする)を斜線で示している。例えば、入力
信号の実数部データ(I軸データ)Xr が「110 」のと
き、108 〜144 の範囲にあるのでfr =0となる。ま
た、I軸データXr が「151 」のとき、144 〜180 の範
囲にあるのでfr =1となる。fr =0のときエラーデ
ータEIは0になる。
【0075】座標判定器11は、入力信号のI軸データ
r からフラグfr の値を判定し、fr =0のときデー
タ選択器13にストップデータ信号30を出力する一
方、fr =1のときI軸データXr に対応する特定のア
ドレスデータをROM12に出力する。ROM12は、
r =1となる範囲内のI軸データに対応するエラーデ
ータを予め記憶しており、座標判定器11からアドレス
データが出力されるとこのアドレスデータが示すアドレ
スに格納されたエラーデータを出力する。
【0076】データ選択器13は、ストップデータ信号
30が座標判定器11から出力されていないときはRO
M12から出力されたエラーデータをそのまま出力する
一方、ストップデータ信号30が座標判定器11から出
力されたときはエラーデータとして「0」を出力する。
【0077】同様に、座標判定器11は、入力信号の虚
数部データ(Q軸データ)Xi からフラグfi の値を判
定し、fi =0のときデータ選択器13にストップデー
タ信号30を出力する一方、fi =1のときQ軸データ
i に対応する特定のアドレスデータをROM12に出
力する。ROM12は、fi =1となる範囲内のQ軸デ
ータに対応するエラーデータを予め記憶しており、座標
判定器11からアドレスデータが出力されるとこのアド
レスデータが示すアドレスに格納されたエラーデータを
出力する。
【0078】データ選択器13は、ストップデータ信号
30が座標判定器11から出力されていないときはRO
M12から出力されたエラーデータをそのまま出力する
一方、ストップデータ信号30が座標判定器11から出
力されたときはエラーデータとして「0」を出力する。
【0079】データ分岐器14は、データ選択器13か
ら出力されたエラーデータをエラーデータEI又はEQ
として出力する。このようにして、エラーデータ生成部
10からエラーデータEI又はEQが出力される。
【0080】次に、複素演算部20の動作について説明
する。
【0081】複素演算部20から出力された等化係数
は、更新前の等化係数としてデータ分岐器21に入力さ
れる。データ分岐器21は、入力された等化係数を実数
部データCn,r と虚数部データCn,i とに分けて出力す
る。等化係数の実数部データCn,r は第3のデータ保持
器25aによって保持される一方、等化係数の虚数部デ
ータCn,i は第4のデータ保持器25bによって保持さ
れる。
【0082】入力信号の実数部データXr 及び虚数部デ
ータXi は、データ遅延器28によって遅延された後、
複素演算部20に入力される。データ遅延器28は、入
力信号の実数部データXr 及び虚数部データXi の入力
のタイミングを、エラーデータ生成部10によってエラ
ーデータが生成されるのに要する遅延時間に対して調整
するために設けられている。入力信号の実数部データX
r は第5のデータ保持器26aによって保持される一
方、入力信号の虚数部データXi は第6のデータ保持器
26bによって保持される。
【0083】エラーデータ生成部10から出力されたエ
ラーデータEIは第7のデータ保持器27aによって保
持される一方、エラーデータEQは第8のデータ保持器
27bによって保持される。
【0084】第1のデータ選択器22aは、データ選択
制御信号31に従って、第3のデータ保持器25aによ
って保持された等化係数の実数部データCn,r 及び第4
のデータ保持器25bによって保持された等化係数の虚
数部データCn,i のいずれか一方を選択出力する。第2
のデータ選択器22bは、データ選択制御信号31に従
って、第5のデータ保持器26aによって保持された入
力信号の実数部データXr 及び第6のデータ保持器26
bによって保持された入力信号の虚数部データXi のい
ずれか一方を選択出力する。第3のデータ選択器22c
は、データ選択制御信号31に従って、第7のデータ保
持器27aによって保持されたエラーデータEI及び第
8のデータ保持器27bによって保持されたエラーデー
タEQのいずれか一方を選択出力する。反数データ生成
器13は、外部から与えられたステップサイズαの反数
データを生成して出力する。
【0085】第1〜第3のデータ選択器22a〜22c
の出力データ及び反数データ生成器23の出力データ
は、積和手段24に出力される。
【0086】乗算器24aは、第2のデータ選択器22
bの出力データ、第3のデータ選択器22cの出力デー
タ及び反数データ生成器23の出力データを乗算し、そ
の乗算結果をデータ分岐器24bに出力する。データ分
岐器24bは、データ選択制御信号31に従って、入力
されたデータを第1のデータ保持器24c及び第2のデ
ータ保持器24dのいずれかに出力する。
【0087】第1のデータ保持器24cは、データ分岐
器24bから出力されたデータを保持した後、加算器2
4fに出力する。第2のデータ保持器24dは、データ
分岐器24bから出力されたデータを保持した後、反数
データ生成器24eに出力する。反数データ生成器24
eは、第2のデータ保持器24dから出力されたデータ
を入力とし、データ選択制御信号31に従って、入力デ
ータの反数データを生成して出力するか又は入力データ
をそのまま出力する。
【0088】加算器24fは、第1のデータ選択器22
aの出力データ、第1のデータ保持器24cの出力デー
タ及び反数データ生成器24eの出力データを加算し、
加算結果を新たな等化係数として出力する。
【0089】具体的には、式(8)及び(9)に従った
等化係数の更新の動作は、以下のようになる。
【0090】まず、信号の実数部データXr を入力する
と共に、エラーデータ生成部10によってエラーデータ
EIを計算する。そして、乗算器24aによって「(−
α)×Xr ×EI」を計算し、計算結果を第1のデータ
保持器24cによって保持する。
【0091】次に、信号の虚数部データXi を入力する
と共に、エラーデータ生成部10によってエラーデータ
EQを計算する。そして、乗算器24aによって「(−
α)×Xi ×EQ」を計算し、計算結果を第2のデータ
保持器24dによって保持する。
【0092】最後に、加算器24fによって「Cn,r
(−α)×Xr ×EI+(−α)×Xi ×EQ」を計算
し、新たな等化係数の実数部データCn+1,r とする。こ
れらの動作により、式(8)に従った等化係数の実数部
データの更新が行われる。
【0093】また、信号の実数部データXr を入力する
と共に、エラーデータ生成部10によってエラーデータ
EQを計算する。そして、乗算器24aによって「(−
α)×Xr ×EQ」を計算し、計算結果を第1のデータ
保持器24cによって保持する。
【0094】次に、信号の虚数部データXi を入力する
と共に、エラーデータ生成部10によってエラーデータ
EIを計算する。そして、乗算器24aによって「(−
α)×Xi ×EI」を計算し、計算結果を第2のデータ
保持器24dによって保持し、反数データ生成器24e
によって「α×Xi ×EI」(=−(−α)×Xi ×E
I)を求める。
【0095】最後に、加算器24fによって「Cn,i
(−α)×Xr ×EQ+α×Xi ×EI」を計算し、新
たな等化係数の虚数部データCn+1,i とする。これらの
動作により、式(9)に従った等化係数の虚数部データ
の更新が行われる。
【0096】図7は図4に示す等化係数装置の動作を示
すタイミングチャートである。図7に示すように、第1
のデータ選択器22aはデータ選択制御信号31に従っ
て、等化係数の実数部データ及び虚数部データのいずれ
か一方を適宜選択し、第2のデータ選択器22bはデー
タ選択制御信号31に従って、入力信号の実数部データ
及び虚数部データのいずれか一方を適宜選択し、第3の
データ選択器22cはデータ選択制御信号31に従っ
て、エラーデータEI及びEQのいずれか一方を選択す
る。また、反数データ生成器24eはデータ選択制御信
号31に従って、第2のデータ保持器24dの保持デー
タの反数データを生成するか否かを切り替える。このよ
うな動作によって、等化係数の実数部データ及び虚数部
データが交互に出力される。
【0097】以上説明したように、本実施形態に係る波
形等化係数生成装置によると、等化係数の実数部データ
又は虚数部データを選択して更新し、また更新する際に
入力信号及びエラーデータを適宜選択することにより、
装置内の乗算器及び加算器の数を大幅に削減することが
できる。
【0098】また、エラーデータが所定値になる信号に
対してエラーデータを格納する必要がないので、エラー
データ生成部内のROMの記憶容量を大幅に削減するこ
とができる。
【0099】(第2の実施形態)以下、本発明の第2の
実施形態について図面を参照しながら説明する。
【0100】図8は本発明の第2の実施形態に係る波形
等化係数生成装置の構成を示すブロック図である。図8
において、図4に示す波形等化係数生成装置と異なるの
は、エラーデータ生成部10内の座標判定器11から出
力されたストップデータ信号30が、複素演算部20内
の乗算器24Aに入力される点である。これ以外の構成
は、図4に示す波形等化係数生成装置と同様であり、共
通する構成要素には同一の符号を付している。
【0101】図8に示す波形等化係数生成装置につい
て、その動作を説明する。
【0102】エラーデータ生成部10については、第1
の実施形態と同様であり、座標判定器11から出力され
たストップデータ信号30が乗算手段24Aにも入力さ
れる点のみ異なる。
【0103】次に、複素演算部20の動作について説明
する。データ分岐器21,データ選択手段22,反数デ
ータ生成器23の動作は、第1の実施形態と同様であ
る。第2のデータ選択器22bの出力データ、第3のデ
ータ選択器22cの出力データ及び反数データ生成器2
3の出力データは、乗算器24Aに入力される。
【0104】乗算器24Aは、エラーデータ生成部10
内の座標判定器11からストップデータ信号30が出力
されたときは、第3のデータ選択器22cから出力され
たエラーデータが「0」であると判断し、乗算を行わず
にデータとして「0」を出力する。一方、座標判定器1
1からストップデータ信号30が出力されていないとき
は、入力された3つのデータを乗算して、乗算結果を出
力する。積和手段24の他の構成要素の動作は、第1の
実施形態と同様である。
【0105】以上説明したように、本実施形態に係る波
形等化係数生成装置によると、乗算器24Aは、第3の
データ選択器22cから出力されたエラーデータが
「0」であるとき乗算を行わずに「0」を出力する。し
たがって、装置全体の消費電力を大幅に低減することが
できる。STOP&GOアルゴリズムにおいてフラグf
r又はfi が0になる確率は1/2であるため、ストッ
プデータ信号が出力される確率も1/2であるので、消
費電力も約1/2になる。
【0106】なお、第1及び第2の実施形態に係る波形
等化係数生成装置は、ディジタルフィルタのタップ毎に
設けてもよいし、各タップに共通して用いるように設け
てもよい。
【0107】なお、第1及び第2の実施形態に係るエラ
ーデータ生成部10は、第1及び第2の実施形態に係る
複素演算部20と共に用いられるだけでなく、他の構成
の複素演算部、例えば等化係数の更新を実数部データと
虚数部データとで別の演算器で行うような複素演算部と
共に用いても構わない。
【0108】なお、入力信号Xr ,Xi の代わりに、等
化されかつAFC/APCが行われてから再びディジタ
ル等化器に戻された信号を用いる場合でも、同様の効果
が得られる。
【0109】(第1の変形例)図9は本発明の第1及び
第2の実施形態に係る波形等化係数生成装置におけるエ
ラーデータ生成部10の第1の変形例の構成を示すブロ
ック図である。図9に示すように、本変形例に係るエラ
ーデータ生成部10Aは、第1のビット反転器51a及
び第1のデータ選択器51bからなる座標データ選択部
51、誤差評価データ格納器52、並びに第2のビット
反転器53a及び第2のデータ選択器53bからなるエ
ラーデータ選択部53によって構成される。エラーデー
タ生成部10Aはさらに、入力信号の実数部データ(座
標データの実軸成分)Xr 、入力信号の虚数部データ
(座標データの虚軸成分)Xi を一旦保持して順に出力
するバッファ54、及び求められたエラーデータEI及
びEQを一旦保持するバッファ55を備えている。また
図10は誤差評価データ格納器52の内部構成を示すブ
ロック図である。
【0110】第1の実施形態と同様に式(8)及び
(9)にしたがって等化係数の更新を行うものとして、
図9に示すエラーデータ生成部10Aの動作を図11に
示すフローチャートを参照して説明する。ここでは、座
標データの実軸成分Xr からエラーデータEIを求める
場合を例にとって説明する。
【0111】多値QAM変調のI−Q座標平面におい
て、各座標点の座標データ及び各座標点に対してSTO
P&GOアルゴリズムにより求められるエラーデータ
は、共に2進数表現した場合に、そのビット反転した値
同士も対応する。例えば、座標データ“00”に対応す
るエラーデータが“100”であるとき、座標データ
“11”に対応するエラーデータは“011”となる関
係がある。本実施形態はこのような関係を利用してエラ
ーデータの処理を行うものである。またこのような関係
を利用することによって、誤差評価データ格納器52
は、各多値モードに対して、すべての座標点の中で座標
データの符号が正でありかつエラーフリー領域外にある
ものについての誤差評価データのみを格納しておけばよ
いことになる。
【0112】まずステップS31においてQAMの多値
モードを選択する。いま図9に示すエラーデータ生成部
10Aは、16QAM、32QAM、64QAM及び2
56QAMのいずれにも対応可能なように構成されてい
るものとする。外部から与えられるモード選択信号SL
は、多値QAMのうち16QAM、32QAM、64Q
AM、256QAMのいずれか1つを選択するよう指示
する信号であり、誤差評価データ格納器52に入力され
る。誤差評価データ格納器52は図10に示すように、
QAMの各多値モードに対応した誤差評価データを記憶
する誤差データ格納バンク52b,52b,…を備えて
おり、誤差評価データを読み出すときに参照する誤差デ
ータ格納バンク52bが、モード選択信号SLの指示に
したがって選択される。各誤差データ格納バンク52b
は、対応する各多値モードについて、すべての座標点の
中で座標データの符号が正でありかつエラーフリー領域
外にあるものについての誤差評価データのみを格納して
いる。
【0113】座標データXr は座標データ選択部51に
入力され(ステップS32)、第1のビット反転器51
aによってビット反転される。第1のデータ選択器51
bは座標データXr の符号ビットである最上位ビット
(MSB)を選択制御信号として、座標データXr 又は
第1のビット反転器51aから出力された反転座標デー
タ/Xr のいずれか一方を選択出力する(ステップS3
3,S35)と共に、座標データXr を反転したか否か
を示す反転表示信号S1を出力する(ステップS34,
S36)。例えば、選択制御信号が“0”のとき(座標
データXr が正のとき)は座標データXr を選択出力す
ると共に反転表示信号S1として“0”を出力する一
方、選択制御信号が“1”のとき(座標データXr が負
のとき)は反転座標データ/Xr を選択出力すると共に
反転表示信号S1として“1”を出力する。ここまでの
動作は図12に示すI−Q座標平面においてI軸方向の
処理を考えた場合、座標データが正であるか負であるか
を判断していることに相当する。図12において、丸で
囲んだ黒丸はサトーエラーの基準点、黒丸は誤差判定基
準データによってその位置が示される信号点、破線は座
標判定基準データによって示されるスライスレベルに相
当する。このような動作によってステップS32〜S3
6が行われる。
【0114】誤差評価データ格納器52は、座標データ
選択部51から出力された座標データXr 又は反転座標
データ/Xr を入力とし、モード選択信号SLによって
選択された誤差データ格納バンク52bを参照して、選
択された多値モードに対応するI−Q座標平面を想定し
たときの座標データXr 又は反転座標データ/Xr に対
応する誤差評価データDEを出力する。ただし、座標デ
ータXr 又は反転座標データ/Xr が図13に示す斜線
部分のようなエラーフリー領域に属するとき(S37)
は誤差評価データは“0”であるので、座標認識器52
aは、座標データXr 又は反転座標データ/Xr がエラ
ーフリー領域に属するときはエラーフリー信号S2とし
て“1”を出力する(S38)。このとき、データ選択
器52cは、1つ前の座標データXr 又は反転座標デー
タ/Xr に対して出力された誤差評価データDEを保持
する。一方、座標データXr 又は反転座標データ/Xr
がエラーフリー領域に属さないときは座標認識器52a
はエラーフリー信号S2として“0”を出力し(S4
0)、データ選択器52cは座標データXr 又は反転座
標データ/Xr に対応した誤差評価データDEを出力す
る(S39)。このような動作によってステップS37
〜S40が行われる。
【0115】誤差評価データDEはエラーデータ選択部
53に入力され、第2のビット反転器53aによってビ
ット反転される。第2のデータ選択器53bは、座標デ
ータ選択部51から出力された反転表示信号S1及び誤
差評価データ格納器52から出力されたエラーフリー信
号S2を選択制御信号として、誤差評価データDE、第
2のビット反転器53aから出力された反転誤差評価デ
ータ/DE、又はデータ“0”のいずれか1つを選択出
力する(ステップS41〜S45)。第2のデータ選択
器53bから選択出力されたデータは、エラーデータE
Iとしてエラーデータ選択部53から出力される。
【0116】エラーフリー信号S2が“1”のとき(座
標データXr 又は反転座標データ/Xr がエラーフリー
領域内にあるとき)は、エラーデータEIとしてデータ
“0”を出力する(ステップS42)。またエラーフリ
ー信号S2が“0”の場合(座標データXr 又は反転座
標データ/Xr がエラーフリー領域外にあるとき)は、
反転表示信号S1が“0”のときは誤差評価データDE
をそのままエラーデータEIとして出力する(ステップ
S45)一方、反転表示信号S2が“1”のときは反転
誤差評価データ/DEをエラーデータEQとして出力す
る(ステップS44)。
【0117】ステップS41〜S45に示すようなエラ
ーデータ選択部53の動作は、図12に示すI−Q座標
平面においてI軸方向の処理を考えた場合、反転表示信
号S1が“0”のときは座標平面上の座標データの符号
が正であるため予め誤差評価データ格納器52に格納さ
れていた正の座標データに対する誤差評価データDEを
そのままエラーデータEIとして出力する一方、反転表
示信号S1が“1”のときは座標平面上の座標データの
符号が負であるため予め誤差評価データ格納器52に格
納されていた正の座標データに対する誤差評価データD
Eをビット反転した値/DEをエラーデータEIとして
出力することに相当する。
【0118】座標データXi からエラーデータEQを求
める場合も、同様の動作によって行うことができる。
【0119】以上のように本変形例によると、エラーフ
リー領域外に存在する座標データに対応する誤差評価デ
ータの絶対値のみを格納しておけばよいので、エラーデ
ータ生成部が要する記憶容量を大幅に削減することがで
き、小規模な回路構成によって波形等化係数生成装置を
実現することができる。
【0120】(第2の変形例) 図14は本発明の第1及び第2の実施形態に係る波形等
化係数生成装置におけるエラーデータ生成部10Bの第
2の変形例の構成を示すブロック図である。図14に示
すように、本変形例に係るエラーデータ生成部10B
は、LMSエラー生成器41、サトーエラー生成器4
2、基準データ格納器43及びエラーデータ選択部44
によって構成される。エラーデータ生成部10Bはさら
に、入力信号の実数部データ(座標データの実軸成分)
r 、入力信号の虚数部データ(座標データの虚軸成
分)Xi を一旦保持して順に出力するバッファ45、及
び求められたエラーデータEI及びEQを一旦保持する
バッファ46を備えている。
【0121】図14において、LMSエラー生成器41
は等化信号の座標データXr ,XiからLMSエラーデ
ータSLMSを生成するものであり、第1の反数生成器
41a、第1のデータ選択器41b、座標データ判定器
41c及び第1の加算器41dによって構成されてい
る。サトーエラー生成器42は等化信号の座標データX
r ,Xi からサトーエラーデータを生成し、生成したサ
トーエラーデータの符号ビットである最上位ビットをサ
トーエラー符号信号SATOとして出力するものであ
り、第2の反数生成器42a、第3の反数生成器42
b、第2のデータ選択器42c及び第2の加算器42d
によって構成されている。基準データ格納器43は、サ
トーエラーデータを生成する基準となるサトーエラー基
準データSS、LMSエラーデータSLMSを生成する
基準となる誤差判定基準データSE、及び座標データX
r ,Xi のI−Q座標平面における位置を判定する基準
となる座標判定基準データSCを、モード選択信号SL
によって指定されたQAMの各多値モードに対応した形
で出力する。エラーデータ選択部44は、LMSエラー
生成器41から出力されたLMSエラーデータSLMS
とサトーエラー生成器42から出力されたサトーエラー
符号信号SATOを用いて誤差判定を行いエラーデータ
EI,EQを出力するものであり、第3のデータ選択器
44a及び排他的論理和回路44bによって構成されて
いる。
【0122】第1の実施形態と同様に式(8)及び
(9)にしたがって等化係数の更新を行うものとして、
図14に示すエラーデータ生成部10の動作を図15に
示すフローチャートを参照して説明する。ここでは、座
標データの実軸成分Xr からエラーデータEIを求める
場合を例にとって説明する。
【0123】まずステップS11においてQAMの多値
モードを選択する。いま図14に示すエラーデータ生成
部10は、16QAM、32QAM、64QAM及び2
56QAMのいずれにも対応可能なように構成されてい
るものとする。外部から与えられるモード選択信号SL
は、多値QAMのうち16QAM、32QAM、64Q
AM、256QAMのいずれか1つを選択するよう指示
する信号であり、基準データ格納器43に入力される。
【0124】次にステップS12において、サトーエラ
ー基準データSS及び座標判定基準データSCをステッ
プS11で選択した多値モードにしたがって設定する。
基準データ格納器43は表1に示すような各多値モード
に対応したデータを格納しており、モード選択信号SL
によって指示されたQAMの多値モードに応じてサトー
エラー基準データSS及び座標判定基準データSCを選
択出力する。例えば64QAMが指示された場合、座標
判定基準データSCとしては表1に示すような3つのデ
ータが基準データ格納器43から出力される。
【0125】
【表1】
【0126】次にステップS13において座標データX
r を入力する。以下のステップで座標データXr につい
てLMSエラー及びサトーエラーがそれぞれ生成され
る。
【0127】(LMSエラー生成工程)LMSエラー生
成器41によってステップS14〜S20からなるLM
Sエラー生成工程が行われる。まず第1の反数生成器4
1aは、基準データ格納器43から出力された座標判定
基準データSCを、これらの各データと絶対値が等しく
正負の符号が反転したデータである反数座標判定基準デ
ータ−SCに変換して出力する。次に第1のデータ選択
器41bは、座標データXr の符号ビットである最上位
ビット(MSB)を選択制御信号として、基準データ格
納器43から出力された座標判定基準データSC又は第
1の反数生成器41aから出力された反数座標判定基準
データ−SCのいずれか一方を選択して出力する。例え
ば、選択制御信号が“0”のとき(座標データXr が正
のとき)座標判定基準データSCを選択出力する一方、
選択制御信号が“1”のとき(座標データXr が負のと
き)、反数座標判定基準データ−SCを選択出力する。
このような動作によって、ステップS14,S15が行
われる。
【0128】座標データ判定器41cは、第1のデータ
選択器41bから選択出力された座標判定基準データS
C又は反数座標判定基準データ−SC及び座標データX
r を入力として、図12に示すようなI−Q座標平面上
において、座標判定基準データSC及び反数座標判定基
準データ−SCによって作られる座標範囲のいずれに属
するかを判定して、判定した結果を座標データ判定信号
SRとして出力する。図12において、丸で囲んだ黒丸
はサトーエラーの基準点、黒丸は誤差判定基準データに
よってその位置が示される信号点、破線は座標判定基準
データによって示されるスライスレベルに相当する。等
化信号の座標が破線で囲まれたどの範囲に含まれるかの
判定(ステップS16)は、各スライスレベルに相当す
る座標判定基準データと等化信号の座標データとを比較
することによって実現される。
【0129】座標データ判定器41cから出力された座
標データ判定信号SRは基準データ格納器43に入力さ
れ、基準データ格納器43は、座標データ判定信号SR
及びモード選択信号SLにしたがって、格納しているデ
ータの中から座標データ判定信号SRによって示された
座標範囲に対応する誤差判定基準データSEを選択出力
する。このような動作によってステップS17が行われ
る。
【0130】第1の反数生成器41aは、基準データ格
納器43から出力された誤差判定基準データSEを絶対
値が等しく正負の符号が反転したデータである反数誤差
判定基準データ−SEに変換して出力する。第1のデー
タ選択器41bは、座標データXr の符号ビットである
最上位ビット(MSB)を選択制御信号として、基準デ
ータ格納器43から出力された誤差判定基準データSE
又は第1の反数生成器41aから出力された反数誤差判
定基準データ−SEのいずれか一方を選択して出力す
る。例えば、選択制御信号が“0”のとき(座標データ
r が正のとき)誤差判定基準データSEを選択出力す
る一方、選択制御信号が“1”のとき(座標データXr
が負のとき)反数誤差判定基準データ−SEを選択出力
する。このような動作によって、ステップS18,S1
9が行われる。
【0131】第1の加算器41dは、第1のデータ選択
器41bから出力された誤差判定基準データSE又は反
数誤差判定基準データ−SEとサトーエラー生成器42
から出力された反数座標データ/Xr (座標データXr
と絶対値が等しく正負の符号が反転したデータ)とを加
算して、加算結果をLMSエラーデータSLMSとして
出力する。このような動作によってステップS20が行
われる。
【0132】(サトーエラー生成工程)サトーエラー生
成器42によってステップS21〜S23からなるサト
ーエラー生成工程が行われる。まず第2の反数生成器4
2aは、基準データ格納器43から出力されたサトーエ
ラー基準データSSを絶対値が等しく正負の符号が反転
したデータである反数サトーエラー基準データ−SSに
変換して出力する。次に第2のデータ選択器42cは、
座標データXr の符号ビットである最上位ビット(MS
B)を選択制御信号として、基準データ格納器43から
出力されたサトーエラー基準データSS又は第2の反数
生成器42aから出力された反数サトーエラー基準デー
タ−SSのいずれか一方を選択出力する。例えば、選択
制御信号が“0”のとき(座標データXr が正のとき)
サトーエラー基準データSSを選択出力する一方、選択
制御信号が“1”のとき(座標データXr が負のとき)
反数サトーエラー基準データ−SSを選択出力する。こ
のような動作によって、ステップS21,S22が行わ
れる。
【0133】第3の反数生成器42bは、反数座標デー
タ−Xr (座標データXr と絶対値が等しく正負の符号
が反転したデータ)を生成出力する。第2の加算器42
dは、第2のデータ選択器42cから選択出力されたサ
トーエラー基準データSS又は反数サトーエラー基準デ
ータ−SSと第3の反数生成器42bから出力された反
数座標データ−Xr とを加算してサトーエラーデータを
求め(ステップS23)、求めたサトーエラーデータの
符号を示す最上位ビットMSBをサトーエラー符号信号
SATOとして出力する。
【0134】(エラーデータ選択工程)エラーデータ選
択部44によってステップS24〜S26からなるエラ
ーデータ選択工程が行われる。
【0135】排他的論理和回路44bは、LMSエラー
生成器41から出力されたLMSエラーデータSLMS
の最上位ビットMSBとサトーエラー符号信号SATO
との排他的論理和をとり、この排他的論理和信号を第3
のデータ選択器44aに選択制御信号として出力する。
第3のデータ選択器44aは排他的論理和回路44bか
ら出力された選択制御信号にしたがってLMSエラーデ
ータSLMS又は定数データ“0”のいずれか一方をエ
ラーデータEIとして選択出力する。選択制御信号が
“0”のとき(LMSエラーデータとサトーエラーデー
タとの符号が同じであるとき)はLMSエラーデータS
LMSをエラーデータEIとして出力する一方、選択制
御信号が“1”のとき(LMSエラーデータとサトーエ
ラーデータとの符号が異なるとき)は定数データ“0”
をエラーデータEIとして出力する。このような動作に
よってステップS24〜S26が行われる。
【0136】座標データXi からエラーデータEQを求
める場合も、同様の動作によって行うことができる。
【0137】以上のように本変形例によると、各多値モ
ードに対応した座標判定基準データ、誤差判定基準デー
タ、及びサトーエラー基準データの絶対値のみを格納し
ておくだけで、全ての座標データからエラーデータを計
算することができるため、エラーデータ生成部が要する
記憶容量を大幅に削減することができ、小規模な回路構
成によって波形等化係数生成装置を実現することができ
る。
【0138】なお、第1及び第2の変形例に係るエラー
データ生成部10A,10Bは、第1及び第2の実施形
態に示すエラーデータ生成部10の代わりに用いられる
だけでなく、例えば、等化係数の更新を実数部データと
虚数部データとで別の演算器によって行うような複素演
算部と共に用いてもかまわない。
【0139】
【発明の効果】以上のように、本発明によると、エラー
データを記憶する記憶手段の記憶容量を大幅に削減する
ことができる。また、等化係数の実数部データ及び虚数
部データの更新を共通の演算器によって行うことができ
る。さらに、エラーデータが所定値のとき、等化係数更
新の演算を停止することができる。したがって、回路規
模が小さく消費電力の小さい波形等化係数生成装置を実
現することができる。
【図面の簡単な説明】
【図1】波形等化器を含む信号復調用LSIの構成を示
すブロック図である。
【図2】本発明の実施形態に係る波形等化係数生成装置
の位置づけを示すための図であり、ディジタル等化器の
構成を表すブロック図である。
【図3】QAMにおけるLMSエラー及びサトーエラー
を説明するための図である。
【図4】本発明の第1の実施形態に係る波形等化係数生
成装置の構成を示すブロック図である。
【図5】64QAMにおける信号点位置、スライスレベ
ル及びサトーエラーの基準点を示す位相図である。
【図6】図4に示す位相図のI軸データの正方向の部分
を示す図であり、フラグfr が0になる範囲を示す図で
ある。
【図7】図4に示す波形等化係数生成装置の動作を示す
フローチャートである。
【図8】本発明の第2の実施形態に係る波形等化係数生
成装置の構成を示すブロック図である。
【図9】本発明の第1の変形例に係るエラーデータ生成
部の構成を示すブロック図である。
【図10】図9に示すエラーデータ生成部における誤差
評価データ格納器の内部構成を示すブロック図である。
【図11】図9に示すエラーデータ生成部の動作を示す
フローチャートである。
【図12】64QAMにおける信号点位置、スライスレ
ベル及びサトーエラーの基準点を示す位相図である。
【図13】エラーフリー領域を示す図である。
【図14】本発明の第2の変形例に係るエラーデータ生
成部の構成を示すブロック図である。
【図15】図14に示すエラーデータ生成部の動作を示
すフローチャートである。
【図16】伝送路及びその等化のモデルを表す図であ
る。
【図17】ディジタルフィルタの構成の一例を示す図で
ある。
【符号の説明】
10 エラーデータ生成部 11 座標判定器 12 ROM 13 データ選択器 14 データ分岐器 20 複素演算部 21 データ分岐器 22 データ選択手段 22a 第1のデータ選択器 22b 第2のデータ選択器 22c 第3のデータ選択器 23 反数データ生成器 24 積和手段 24a 乗算器 24A 乗算器 24b データ分岐器 24c 第1のデータ保持器 24d 第2のデータ保持器 24e 反数データ生成器 24f 加算器 30 ストップデータ信号 31 データ選択制御信号 41 LMSエラー生成器 42 サトーエラー生成器 43 基準データ格納器 44 エラーデータ選択部 SS サトーエラー基準データ SC 座標判定基準データ SE 誤差判定基準データ Xr ,Xi 座標データ SLMS LMSエラーデータ SATO サトーエラーデータの符号ビット SL モード選択信号 EI,EQ エラーデータ 51 座標データ選択部 52 誤差評価データ格納器 53 エラーデータ選択部 S1 反転表示信号 S2 エラーフリー信号 DE 誤差評価データ
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI H04L 27/38 H04L 27/00 G (58)調査した分野(Int.Cl.7,DB名) H04B 3/04 - 3/18 H04B 7/005 H03H 17/00 601 H04L 27/01 H04L 27/38

Claims (25)

    (57)【特許請求の範囲】
  1. 【請求項1】 多値QAM変調され伝送された信号の波
    形を伝送前の信号の波形に等化するディジタル等化器に
    おいて、信号波形を等化するディジタルフィルタの各タ
    ップの等化係数を生成する波形等化係数生成方法であっ
    て、 入力された信号に対し、等化係数の更新に必要であるエ
    ラーデータを、STOP&GO関数を用いるLMS(Le
    ast Mean Square )アルゴリズムであるSTOP&GO
    アルゴリズムに基づき生成するエラーデータ生成工程
    と、 前記入力された信号及び前記エラーデータ生成部から出
    力されたエラーデータを用いて、等化係数を更新する複
    素演算工程とを備え、 エラーデータ生成工程は、 与えられた信号が多値QAM変調の位相図において占め
    る位置を示す座標データの正負を判断し、前記座標デー
    タが正であるときは前記座標データをそのまま判定用座
    標データとして選択する一方、前記座標データが負であ
    るときは前記座標データをビット反転した上で判定用座
    標データとして選択する座標データ選択工程と、 前記座標データ選択工程によって選択された判定用座標
    データに対応する誤差評価データを設定する誤差評価デ
    ータ設定工程と、 前記誤差評価データ設定工程によって設定された誤差評
    価データを、前記座標データ選択工程において前記座標
    データをそのまま判定用座標データとして選択したとき
    は,そのままエラーデータとして選択する一方、前記座
    標データ選択工程において前記座標データをビット反転
    した上で判定用座標データとして選択したときは,ビッ
    ト反転した上でエラーデータとして選択するエラーデー
    タ選択工程とを備えていることを特徴とする波形等化係
    数生成方法。
  2. 【請求項2】 請求項1記載の波形等化係数生成方法に
    おいて、 前記誤差評価データ設定工程は、多値QAMの位相図に
    おいて前記判定用座標データの示す位置がエラーデータ
    が所定の値であるエラーフリー領域内にあるか否かを判
    定する工程を備えており、 前記エラーデータ選択工程は、前記誤差評価データ設定
    工程において前記判定用座標データの示す位置がエラー
    フリー領域内にあると判定したとき、所定の値のデータ
    をエラーデータとして選択する工程を備えていることを
    特徴とする波形等化係数生成方法。
  3. 【請求項3】 多値QAM変調され伝送された信号の波
    形を伝送前の信号の波形に等化するディジタル等化器に
    おいて、信号波形を等化するディジタルフィルタの各タ
    ップの等化係数を生成する波形等化係数生成装置であっ
    て、 等化係数の更新を実数部データと虚数部データとに分け
    て行い、実数部データ及び虚数部データの更新の演算
    を、演算に要するデータを適宜選択することによって共
    通の積和手段によって行うものであり、 入力された信号に対し、等化係数の更新に必要であるエ
    ラーデータを生成するエラーデータ生成部と、 前記入力された信号及び前記エラーデータ生成部から出
    力されたエラーデータに基づいて、等化係数を実数部デ
    ータと虚数部データとに分けて更新する複素演算部とを
    備え、 前記エラーデータ生成部は、前記エラーデータをI軸方
    向エラーデータとQ軸方向エラーデータとに分けて生成
    するものであり、 前記複素演算部は、等化係数の実数部データ及び虚数部
    データの更新のための演算を、前記入力された信号の実
    数部データ及び虚数部データのいずれか一方を適宜選択
    することによって,並びに前記I軸方向エラーデータ及
    びQ軸方向エラーデータのいずれか一方を適宜選択する
    ことによって、共通の積和手段によって行うものであ
    り、 前記複素演算部は、 更新前の等化係数の実数部データ及び虚数部データのい
    ずれか一方、前記入力された信号の実数部データ及び虚
    数部データのいずれか一方、並びに前記エラーデータ生
    成器から出力されたI軸方向エラーデータ及びQ軸方向
    エラーデータのいずれか一方を、与えられたデータ選択
    制御信号の指示に従って選択出力するデータ選択手段
    と、 前記データ選択手段から出力された,前記入力された信
    号の実数部データ又は虚数部データと前記I軸方向エラ
    ーデータ又はQ軸方向エラーデータとを乗算し、この乗
    算結果に基づき得たデータを加算することによって、前
    記データ選択手段から出力された更新前の等化係数の実
    数部データ又は虚数部データを更新する積和手段とを備
    えていることを特徴とする波形等化係数生成装置。
  4. 【請求項4】 請求項3記載の波形等化係数生成装置に
    おいて、 前記データ選択手段は、 更新前の等化係数の実数部データ及び虚数部データを入
    力とし、前記データ選択制御信号に従って、前記更新前
    の等化係数の実数部データ及び虚数部データのいずれか
    一方を選択出力する第1のデータ選択器と、 前記入力された信号の実数部データ及び虚数部データを
    入力とし、前記データ選択制御信号に従って、前記入力
    された信号の実数部データ及び虚数部データのいずれか
    一方を選択出力する第2のデータ選択器と、 前記I軸方向エラーデータ及びQ軸方向エラーデータを
    入力とし、前記データ選択制御信号に従って、前記I軸
    方向エラーデータ及びQ軸方向エラーデータのいずれか
    一方を選択出力する第3のデータ選択器とを備えたこと
    を特徴とする波形等化係数生成装置。
  5. 【請求項5】 請求項3記載の波形等化係数生成装置に
    おいて、 前記積和手段は、 等化係数の更新度合を示すステップサイズの反数データ
    と、前記データ選択手段から出力された前記入力された
    信号の実数部データ又は虚数部データと、前記データ選
    択手段から出力された前記I軸方向エラーデータ又はQ
    軸方向エラーデータとを乗算し、乗算結果を出力する乗
    算器と、 前記乗算器の乗算結果データを保持する第1及び第2の
    データ保持器と、 前記乗算器の乗算結果データを、前記データ選択制御信
    号に従って、前記第1及び第2のデータ保持器のいずれ
    か一方に入力するデータ分岐器と、 前記第2のデータ保持器から出力されたデータを、前記
    データ選択制御信号に従って、そのまま又は反数データ
    に変換して出力する反数データ生成器と、 前記データ選択手段から出力された更新前の等化係数の
    実数部データ又は虚数部データと、前記第1のデータ保
    持器から出力されたデータと、前記反数データ生成器か
    ら出力されたデータとを加算し、加算結果を当該積和手
    段の出力データとして出力する加算器とを備えたことを
    特徴とする波形等化係数生成装置。
  6. 【請求項6】 多値QAM変調され伝送された信号の波
    形を伝送前の信号の波形に等化するディジタル等化器に
    おいて、信号波形を等化するディジタルフィルタの各タ
    ップの等化係数を生成する波形等化係数生成装置であっ
    て、 等化係数の更新を実数部データと虚数部データとに分け
    て行い、実数部データ及び虚数部データの更新の演算
    を、演算に要するデータを適宜選択することによって共
    通の積和手段によって行うものであり、 入力された信号に対し、等化係数の更新に必要であるエ
    ラーデータを生成するエラーデータ生成部と、 前記入力された信号及び前記エラーデータ生成部から出
    力されたエラーデータに基づいて、等化係数を実数部デ
    ータと虚数部データとに分けて更新する複素演算部とを
    備え、 前記エラーデータ生成部は、前記エラーデータをI軸方
    向エラーデータとQ軸方向エラーデータとに分けて生成
    するものであり、 前記複素演算部は、等化係数の実数部データ及び虚数部
    データの更新のための演算を、前記入力された信号の実
    数部データ及び虚数部データのいずれか一方を適宜選択
    することによって,並びに前記I軸方向エラーデータ及
    びQ軸方向エラーデータのいずれか一方を適宜選択する
    ことによって、共通の積和手段によって行うものであ
    り、 前記エラーデータ生成部は、入力された信号に対し、等
    化係数の更新に必要であるエラーデータをSTOP&G
    O関数を用いるLMS(Least Mean Square )アルゴリ
    ズムであるSTOP&GOアルゴリズムに基づき生成す
    るものであることを特徴とする波形等化係数生成装置。
  7. 【請求項7】 請求項6記載の波形等化係数生成装置に
    おいて、 前記エラーデータ生成部は、 入力された信号が多値QAM変調の位相図において占め
    る位置を示す座標データを求め、求めた座標データに従
    って、エラーデータの出力停止を指示するストップデー
    タ信号及び前記座標データに対応するアドレスデータの
    いずれか一方を出力する座標判定器と、 各座標データに対応するエラーデータを記憶しており、
    前記座標判定器から出力されたアドレスデータが指定す
    るアドレスに格納されたエラーデータを出力する記憶手
    段と、 前記座標判定器からストップデータ信号が出力されたと
    きは所定値を出力する一方、前記座標判定器からストッ
    プデータ信号が出力されないときは前記記憶手段から出
    力されたエラーデータを出力するデータ選択器とを備え
    たことを特徴とする波形等化係数生成装置。
  8. 【請求項8】 請求項6記載の波形等化係数生成装置に
    おいて、 前記座標判定器からストップデータ信号が出力されたと
    き、前記複素演算部において等化係数の更新のための演
    算は停止されることを特徴とする波形等化係数生成装
    置。
  9. 【請求項9】 請求項6記載の波形等化係数生成装置に
    おいて、 前記エラーデータ生成部は、 前記入力された信号が多値QAM変調の位相図において
    占める位置を示す座標データの正負を判断し、前記座標
    データが正であるときは前記座標データをそのまま判定
    用座標データとして出力する一方,前記座標データが負
    であるときは前記座標データをビット反転した上で判定
    用座標データとして出力すると共に、前記判定用座標デ
    ータが前記座標データをビット反転したものであるか否
    かを示す反転表示信号を出力する座標データ選択部と、 正の座標データにそれぞれ対応する複数の誤差評価デー
    タを格納しており、前記座標データ選択部から出力され
    た判定用座標データに対応する誤差評価データを、格納
    している複数の誤差評価データの中から選択出力する誤
    差評価データ格納器と、 前記座標データ選択部から出力された反転表示信号が前
    記判定用座標データが前記座標データをビット反転した
    ものでないことを示すときは,前記誤差評価データ格納
    器から出力された誤差評価データをそのままエラーデー
    タとして出力する一方、前記反転表示信号が前記判定用
    座標データが前記座標データをビット反転したものであ
    ることを示すときは,前記誤差評価データをビット反転
    した上でエラーデータとして出力するエラーデータ選択
    部とを備えていることを特徴とする波形等化係数生成装
    置。
  10. 【請求項10】 請求項6記載の波形等化係数生成装置
    において、 前記エラーデータ生成部は、 多値QAM変調の位相図におけるサトーエラー基準点の
    座標を示すサトーエラー基準データ、多値QAM変調の
    位相図におけるスライスレベルの値を示す座標判定基準
    データ、及び多値QAM変調の位相図における信号基準
    点の座標を示す誤差判定基準データを格納する基準デー
    タ格納器と、 前記入力された信号が多値QAM変調の位相図において
    占める位置を表す座標データ及び前記基準データ格納器
    から出力された座標判定基準データを基にして、前記入
    力された信号が多値QAM変調の位相図において各スラ
    イスレベルによって区切られた領域のいずれに属するか
    を判定すると共に、判定した領域における信号基準点の
    座標を示す前記基準データ格納器から出力された誤差判
    定基準データ及び前記座標データを基にして、前記入力
    された信号に対するLMSエラーデータを生成するLM
    Sエラー生成器と、 前記基準データ格納器から出力されたサトーエラー基準
    データ及び前記座標データを基にして、前記入力された
    信号に対するサトーエラーデータを生成するサトーエラ
    ー生成器と、 前記LMSエラー生成器によって生成されたLMSエラ
    ーデータ、及び前記サトーエラー生成器によって生成さ
    れたサトーエラーデータの符号ビットを入力とし、前記
    LMSエラーデータの符号ビットと前記サトーエラーデ
    ータの符号ビットとが、等しいときは前記LMSエラー
    データをエラーデータとして選択出力する一方、異なる
    ときは所定の値のデータをエラーデータとして選択出力
    するエラーデータ選択部とを備えていることを特徴とす
    る波形等化係数生成装置。
  11. 【請求項11】 多値QAM変調され伝送された信号の
    波形を伝送前の信号の波形に等化するディジタル等化器
    において、信号波形を等化するディジタルフィルタの各
    タップの等化係数を生成する波形等化係数生成装置であ
    って、 入力された信号に対し、等化係数の更新に必要であるエ
    ラーデータをSTOP&GO関数を用いるLMS(Leas
    t Mean Square )アルゴリズムであるSTOP&GOア
    ルゴリズムに基づき生成するエラーデータ生成部と、 前記入力された信号及び前記エラーデータ生成部から出
    力されたエラーデータに基づいて等化係数を更新する複
    素演算部とを備え、 前記エラーデータ生成部は、 入力された信号が多値QAM変調の位相図において占め
    る位置を示す座標データを求め、求めた座標データに従
    って、エラーデータの出力停止を指示するストップデー
    タ信号及び前記座標データに対応するアドレスデータの
    いずれか一方を出力する座標判定器と、 各座標データに対応するエラーデータを記憶しており、
    前記座標判定器から出力されたアドレスデータが指定す
    るアドレスに格納されたエラーデータを出力する記憶手
    段と、 前記座標判定器からストップデータ信号が出力されたと
    きは所定値を出力する一方、前記座標判定器からストッ
    プデータ信号が出力されないときは前記記憶手段から出
    力されたエラーデータを出力するデータ選択器とを備え
    たことを特徴とする波形等化係数生成装置。
  12. 【請求項12】 請求項11記載の波形等化係数生成装
    置において、 前記エラーデータ生成部は、 前記データ選択器から出力されたエラーデータを入力と
    し、入力したエラーデータをI軸方向エラーデータとQ
    軸方向エラーデータとに分けて出力するデータ分岐器を
    備えたことを特徴とする波形等化係数生成装置。
  13. 【請求項13】 請求項11記載の波形等化係数生成装
    置において、 前記座標判定器は、 エラーデータが所定値であるエラーフリー領域を多値Q
    AM変調の位相図上に予め設定しており、求めた座標デ
    ータの示す位置がエラーフリー領域内にあるときは前記
    ストップデータ信号を出力する一方、エラーフリー領域
    内にないときは前記座標データに対応するアドレスデー
    タを出力することを特徴とする波形等化係数生成装置。
  14. 【請求項14】 請求項13記載の波形等化係数生成装
    置において、 前記座標判定器は、 与えられた通信モード選択信号の指示に従って多値QA
    M変調のモードを選択し、選択したモードに応じてエラ
    ーフリー領域を設定する機能を有することを特徴とする
    波形等化係数生成装置。
  15. 【請求項15】 請求項11記載の波形等化係数生成装
    置において、 前記記憶手段は、 エラーフリー領域外の座標データに対するエラーデータ
    のみを記憶するものであることを特徴とする波形等化係
    数生成装置。
  16. 【請求項16】 請求項11記載の波形等化係数生成装
    置において、 前記座標判定器からストップデータ信号が出力されたと
    き、前記複素演算部において等化係数の更新のための演
    算は停止されることを特徴とする波形等化係数生成装
    置。
  17. 【請求項17】 多値QAM変調され伝送された信号の
    波形を伝送前の信号の波形に等化するディジタル等化器
    において、信号波形を等化するディジタルフィルタの各
    タップの等化係数を生成する波形等化係数生成装置であ
    って、 入力された信号に対し、等化係数の更新に必要であるエ
    ラーデータをSTOP&GO関数を用いるLMS(Leas
    t Mean Square )アルゴリズムであるSTOP&GOア
    ルゴリズムに基づき生成するエラーデータ生成部と、 前記入力された信号及び前記エラーデータ生成部から出
    力されたエラーデータに基づいて等化係数を更新する複
    素演算部とを備え、 前記エラーデータ生成部は、 前記入力された信号が多値QAM変調の位相図において
    占める位置を示す座標データの正負を判断し、前記座標
    データが正であるときは前記座標データをそのまま判定
    用座標データとして出力する一方,前記座標データが負
    であるときは前記座標データをビット反転した上で判定
    用座標データとして出力すると共に、前記判定用座標デ
    ータが前記座標データをビット反転したものであるか否
    かを示す反転表示信号を出力する座標データ選択部と、 正の座標データにそれぞれ対応する複数の誤差評価デー
    タを格納しており、前記座標データ選択部から出力され
    た判定用座標データに対応する誤差評価データを、格納
    している複数の誤差評価データの中から選択出力する誤
    差評価データ格納器と、 前記座標データ選択部から出力された反転表示信号が前
    記判定用座標データが前記座標データをビット反転した
    ものでないことを示すときは,前記誤差評価データ格納
    器から出力された誤差評価データをそのままエラーデー
    タとして出力する一方、前記反転表示信号が前記判定用
    座標データが前記座標データをビット反転したものであ
    ることを示すときは,前記誤差評価データをビット反転
    した上でエラーデータとして出力するエラーデータ選択
    部とを備えていることを特徴とする波形等化係数生成装
    置。
  18. 【請求項18】 請求項17記載の波形等化係数生成装
    置において、 前記誤差評価データ格納器は、 多値QAMの位相図において前記判定用座標データの示
    す位置がエラーデータが所定値であるエラーフリー領域
    内にあるか否かを判定し、前記判定用座標データの示す
    位置がエラーフリー領域にあるか否かを示すエラーフリ
    ー信号を出力するものであり、 前記エラーデータ選択部は、 前記誤差評価データ格納器から出力されたエラーフリー
    信号が前記判定用座標データの示す位置がエラーフリー
    領域内にあることを示すときは、所定の値のデータをエ
    ラーデータとして出力するものであることを特徴とする
    波形等化係数生成装置。
  19. 【請求項19】 多値QAM変調され伝送された信号の
    波形を伝送前の信号の波形に等化するディジタル等化器
    において、信号波形を等化するディジタルフィルタの各
    タップの等化係数を生成する波形等化係数生成装置であ
    って、 入力された信号に対し、等化係数の更新に必要であるエ
    ラーデータをSTOP&GO関数を用いるLMS(Leas
    t Mean Square )アルゴリズムであるSTOP&GOア
    ルゴリズムに基づき生成するエラーデータ生成部と、 前記入力された信号及び前記エラーデータ生成部から出
    力されたエラーデータに基づいて等化係数を更新する複
    素演算部とを備え、 前記エラーデータ生成部は、 多値QAM変調の位相図におけるサトーエラー基準点の
    座標を示すサトーエラー基準データ、多値QAM変調の
    位相図におけるスライスレベルの値を示す座標判定基準
    データ、及び多値QAM変調の位相図における信号基準
    点の座標を示す誤差判定基準データを格納する基準デー
    タ格納器と、 前記入力された信号が多値QAM変調の位相図において
    占める位置を表す座標データ及び前記基準データ格納器
    から出力された座標判定基準データを基にして、前記入
    力された信号が多値QAM変調の位相図において各スラ
    イスレベルによって区切られた領域のいずれに属するか
    を判定すると共に、判定した領域における信号基準点の
    座標を示す前記基準データ格納器から出力された誤差判
    定基準データ及び前記座標データを基にして、前記入力
    された信号に対するLMSエラーデータを生成するLM
    Sエラー生成器と、 前記基準データ格納器から出力されたサトーエラー基準
    データ及び前記座標データを基にして、前記入力された
    信号に対するサトーエラーデータを生成するサトーエラ
    ー生成器と、 前記LMSエラー生成器によって生成されたLMSエラ
    ーデータ、及び前記サトーエラー生成器によって生成さ
    れたサトーエラーデータの符号ビットを入力とし、前記
    LMSエラーデータの符号ビットと前記サトーエラーデ
    ータの符号ビットとが、等しいときは前記LMSエラー
    データをエラーデータとして選択出力する一方、異なる
    ときは所定の値のデータをエラーデータとして選択出力
    するエラーデータ選択部とを備えていることを特徴とす
    る波形等化係数生成装置。
  20. 【請求項20】 請求項19記載の波形等化係数生成装
    置において、 前記基準データ格納器は、前記サトーエラー基準デー
    タ、座標判定基準データ及び誤差判定基準データの絶対
    値を格納しており、 前記LMSエラー生成器は、前記座標データが負である
    ときは、前記座標判定基準データ及び誤差判定基準デー
    タの正負を反転したものを基にしてLMSエラーデータ
    を生成するものであり、 前記サトーエラー生成器は、前記座標データが負である
    ときは、前記サトーエラー基準データの正負を反転した
    ものを基にしてサトーエラーデータを生成するものであ
    ることを特徴とする波形等化係数生成装置。
  21. 【請求項21】 請求項19記載の波形等化係数生成装
    置において、 前記基準データ格納器は、 QAMの複数の多値モードにそれぞれ対応する,サトー
    エラー基準データ、座標判定基準データ及び誤差判定基
    準データを格納しており、外部から与えられたモード選
    択信号によって指示されたQAMの多値モードに応じた
    サトーエラー基準データ、座標判定基準データ及び誤差
    判定基準データを、格納しているデータの中から選択出
    力するものであることを特徴とする波形等化係数生成装
    置。
  22. 【請求項22】 多値QAM変調され伝送された信号の
    波形を伝送前の信号の波形に等化するディジタル等化器
    において、信号波形を等化するディジタルフィルタの各
    タップの等化係数を生成する波形等化係数生成方法であ
    って、 入力された信号に対し、等化係数の更新に必要であるエ
    ラーデータを、STOP&GO関数を用いるLMS(Le
    ast Mean Square )アルゴリズムであるSTOP&GO
    アルゴリズムに基づき生成するエラーデータ生成工程
    と、 前記入力された信号及び前記エラーデータ生成部から出
    力されたエラーデータを用いて、等化係数を更新する複
    素演算工程とを備え、 前記エラーデータ生成工程は、エラーデータが所定値で
    あるエラーフリー領域を多値QAM変調の位相図上に予
    め設定しており、且つエラーフリー領域外の各座標デー
    タに対応するエラーデータを各々準備しており、 入力された信号が多値QAM変調の位相図において占め
    る位置を示す座標データを求める第1の工程と、 前記第1の工程において求めた座標データの示す位置が
    エラーフリー領域内にあるとき、エラーデータを所定の
    値とする第2の工程と、 前記第1の工程において求めた座標データの示す位置が
    エラーフリー領域内にないとき、準備しているエラーデ
    ータの中から前記座標データに対応するエラーデータを
    選択する第3の工程とを備えたことを特徴とする波形等
    化係数生成方法。
  23. 【請求項23】 多値QAM変調され伝送された信号の
    波形を伝送前の信号の波形に等化するディジタル等化器
    において、信号波形を等化するディジタルフィルタの各
    タップの等化係数を生成する波形等化係数生成方法であ
    って、 入力された信号に対し、等化係数の更新に必要であるエ
    ラーデータを、STOP&GO関数を用いるLMS(Le
    ast Mean Square )アルゴリズムであるSTOP&GO
    アルゴリズムに基づき生成するエラーデータ生成工程
    と、 前記入力された信号及び前記エラーデータ生成部から出
    力されたエラーデータを用いて、等化係数を更新する複
    素演算工程とを備え、 前記エラーデータ生成工程は、 多値QAM変調の位相図におけるサトーエラー基準点の
    座標を示すサトーエラー基準データ、多値QAM変調の
    位相図におけるスライスレベルの値を示す座標判定基準
    データ、及び多値QAM変調の位相図における信号基準
    点の座標を示す誤差判定基準データを設定する基準デー
    タ設定工程と、 前記与えられた信号が多値QAM変調の位相図において
    占める位置を示す座標データ及び前記座標判定基準デー
    タを用いて、前記与えられた信号が多値QAM変調の位
    相図において各スライスレベルによって区切られた領域
    のいずれに属するかを判定すると共に、判定した領域に
    おける信号基準点の座標を示す前記誤差判定基準データ
    を用いて、前記与えられた信号に対するLMSエラーデ
    ータを生成するLMSエラー生成工程と、 前記座標データ及び前記サトーエラー基準データを用い
    て、前記与えられた信号に対するサトーエラーデータを
    生成するサトーエラー生成工程と、 前記LMSエラーデータと前記サトーエラーデータとの
    符号を比較し、符号がが等しいときは前記LMSエラー
    データをエラーデータとして選択する一方、符号が異な
    るときは所定の値のデータをエラーデータとして選択す
    るエラーデータ選択工程とを備えていることを特徴とす
    る波形等化係数生成方法。
  24. 【請求項24】 請求項23記載の波形等化係数生成方
    法において、 前記基準データ設定工程は、前記サトーエラー基準デー
    タ、座標判定基準データ及び誤差判定基準データの絶対
    値を設定するものであり、 前記LMSエラー生成工程は、前記座標データが負であ
    るときは、前記座標判定基準データ及び誤差判定基準デ
    ータの正負を反転したものを基にしてLMSエラーを生
    成するものであり、 前記サトーエラー生成工程は、前記座標データが負であ
    るときは、前記サトーエラー基準データの正負を反転し
    たものを基にしてサトーエラーデータを生成するもので
    あることを特徴とする波形等化係数生成方法。
  25. 【請求項25】 請求項24記載の波形等化係数生成方
    法において、 前記基準データ設定工程は、指示されたQAMの多値モ
    ードに応じて、前記サトーエラー基準データ、座標判定
    基準データ及び誤差判定基準データを設定するものであ
    ることを特徴とする波形等化係数生成方法。
JP08625797A 1996-04-16 1997-04-04 波形等化係数生成装置及び方法 Expired - Fee Related JP3222402B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP08625797A JP3222402B2 (ja) 1996-04-16 1997-04-04 波形等化係数生成装置及び方法

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP9391496 1996-04-16
JP33247996 1996-12-12
JP8-93914 1996-12-12
JP8-332479 1996-12-12
JP08625797A JP3222402B2 (ja) 1996-04-16 1997-04-04 波形等化係数生成装置及び方法

Publications (2)

Publication Number Publication Date
JPH10229358A JPH10229358A (ja) 1998-08-25
JP3222402B2 true JP3222402B2 (ja) 2001-10-29

Family

ID=27305136

Family Applications (1)

Application Number Title Priority Date Filing Date
JP08625797A Expired - Fee Related JP3222402B2 (ja) 1996-04-16 1997-04-04 波形等化係数生成装置及び方法

Country Status (1)

Country Link
JP (1) JP3222402B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4800026B2 (ja) 2005-12-16 2011-10-26 三星電子株式会社 複素係数トランスバーサルフィルタおよび周波数変換器

Also Published As

Publication number Publication date
JPH10229358A (ja) 1998-08-25

Similar Documents

Publication Publication Date Title
US5105445A (en) Predistortion arrangement for a digital transmission system
JP3865482B2 (ja) 信号波形等化装置
CA2425499C (en) Demodulation apparatus and method in a communication system employing 16-ary qam
JP2792812B2 (ja) 最尤系列推定器
AU2002321932A1 (en) Demodulation apparatus and method in a communication system employing 16-ary QAM
JP3859386B2 (ja) 波形等化器、波形等化装置及び受信装置
JP2009232476A (ja) 情報処理方法および情報処理装置
US6052413A (en) Apparatus and method for waveform equalization coefficient generation
US6879630B2 (en) Automatic equalization circuit and receiver circuit using the same
JPWO2007043124A1 (ja) オーバーサンプリング・トランスバーサル等化器
JP3222402B2 (ja) 波形等化係数生成装置及び方法
JP2000315968A (ja) 適応型信号推定器
US20060029162A1 (en) Modular multi-bit symbol demapper
JPH05152894A (ja) 適応等化器
JP3865596B2 (ja) 自動等化回路およびそれを用いた受信回路
JP3774350B2 (ja) 多値デジタル変調信号復調回路
JP2000031874A (ja) 適応アレーダイバーシティ受信機
JPH05335893A (ja) 等化方法及び装置
JP6009953B2 (ja) 光受信装置
JPH1070584A (ja) データ送信方法、データ送信装置、データ受信装置、ファクシミリ装置、コンピュータ、データ獲得システム、およびデータ再生システム
JP4216743B2 (ja) ビタビ等化器
JP4303797B2 (ja) データ演算装置および方法
JP4966121B2 (ja) 受信信号等化器
JPH0983602A (ja) 復調装置
US20090129522A1 (en) Apparatus and method for parallel symbol cancellation for spatial multiplexing in multiple input multiple output system

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20010410

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010731

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070817

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080817

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080817

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090817

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090817

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100817

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110817

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110817

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120817

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees