JP3130701B2 - 発振装置 - Google Patents

発振装置

Info

Publication number
JP3130701B2
JP3130701B2 JP05108644A JP10864493A JP3130701B2 JP 3130701 B2 JP3130701 B2 JP 3130701B2 JP 05108644 A JP05108644 A JP 05108644A JP 10864493 A JP10864493 A JP 10864493A JP 3130701 B2 JP3130701 B2 JP 3130701B2
Authority
JP
Japan
Prior art keywords
oscillation
terminal
circuit
input terminal
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP05108644A
Other languages
English (en)
Other versions
JPH06326514A (ja
Inventor
博之 石村
Original Assignee
日本電気アイシーマイコンシステム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気アイシーマイコンシステム株式会社 filed Critical 日本電気アイシーマイコンシステム株式会社
Priority to JP05108644A priority Critical patent/JP3130701B2/ja
Publication of JPH06326514A publication Critical patent/JPH06326514A/ja
Application granted granted Critical
Publication of JP3130701B2 publication Critical patent/JP3130701B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は発振装置に関し、特にテ
レビジョンなどの画面上に文字を表示させるOSD(オ
ン・スクリーン・キャラクタ・ディスプレイ)回路の基
準クロックに用いる発振装置に関する。
【0002】
【従来の技術】従来のOSD回路における発振装置を示
す図4を参照すると、この装置は、発振入力端子1と、
発振出力端子2と、発振用反転回路5と、発振装置から
OSD回路の内部へ基準クロックを出力するクロック供
給端子3と、発振停止時に発振用反転回路5の入力ゲー
トに発振を止めるためにバイアスをかけるバイアス用ス
イッチ6と、発振停止時にバイアス用スイッチ6を導通
状態にする制御信号をOSD回路9より入力する発振制
御端子4とを備える。
【0003】OSD回路の場合、発振クロックは水平方
向の基準クロックとしており、同期信号に対するnクロ
ック目のエッジを常に同じ位置に保つために、同期期間
にバイアス用スイッチ6を導通状態にし、発振用反転回
路5の入力ゲートにバイアスをかけて発振を止めてい
た。
【0004】
【発明が解決しようとする課題】上述したように従来の
OSD回路9用の発振装置8では、水平同期信号の同期
期間中発振用反転回路5の入力ゲートにバイアスをか
け、発振を止めていた。そのため、発振入力端子1と発
振出力端子2に外付けフィルタを組んで自己発振させる
のではなく、水平同期信号に同期した外部クロック(以
後外部クロックと略す)を直接発振入力端子1から入力
する応用回路を組んでいる。この場合、バイアス用スイ
ッチ6が導通状態となる水平同期期間に外部クロックが
高(High)レベルとなると、発振入力端子1からバ
イアス用スイッチ6を通り接地(GND)へ電流が流
れ、消費電流が増加するという問題点があった。
【0005】
【課題を解決するための手段】本発明の構成は、オン・
スクリーン・キャラクタ・ディスプレイ回路内に組み込
まれ、基準クロックを発生させる発振装置において、発
振入力端子と、発振用反転回路と、前記発振用反転回路
の出力端に接続される発振出力端子と、前記発振用反転
回路の入力端に接続され、かつ、水平周期信号の同期期
間に前記ディスプレイ回路の内部からの制御信号によっ
導通状態となって発振を停止させるバイアス用スイッ
チと、この発振装置から前記ディスプレイ回路内へ前記
基準クロックを出力するクロック供給端子と、発振入力
信号が前記発振入力端子から前記入力端を経て前記発振
用反転回路に入力し前記出力端を経て前記発振用反転回
路から出力して前記クロック供給端子に抜ける第1の
路と、前記発振入力端子から直接前記クロック供給端子
に抜ける第2の経路とのうちどちらかを切り換える手段
とを具備し、前記バイアス用スイッチが導通状態の際に
前記切り換える手段によって前記第2の経路に切り換え
事を特徴とする。
【0006】
【実施例】本発明の第1の実施例を示す図1において、
この発振装置は、発振入力端子1,発振出力端子2,ク
ロック供給端子3,発振制御端子4,発振用反転回路
5,バイアス用スイッチ6,切り換え装置7を備える。
【0007】まず、切り換え装置7は発振入力端子1か
ら発振用反転回路5を通ってクロック供給端子3に抜け
る経路と、発振入力端子1から直接クロック供給端子3
に抜ける経路とが切り換えられるように連動して動く2
個のスイッチで構成される切り換え回路7が入ってい
る。
【0008】バイアス用スイッチ6は、発振制御端子4
からの制御信号により発振用反転回路5の入力ゲート側
とGNDをON/OFFさせるように接続している。発
振用反転回路5の出力は、発振出力端子2に接続し、さ
らにクロック供給端子3側のスイッチの切り換え端子に
つながっている。そして水平周期信号の同期期間にバイ
アス用スイッ チ6がONとなり、切り換え回路7によ
り発振入力端子1から直接クロック供給端子3に抜ける
経路に切り換えられる。
【0009】本発明の第2の実施例を示す図2におい
て、この実施例は、発振装置8を、ドライブ用バッファ
11を介して、直接外部クロック10によりドライブし
た場合の一実施例である。この場合、発振出力端子2の
外付けは開放状態にし、バイアス用スイッチ6は常に導
通状態にする。更に発振入力端子1からの外部クロック
10は発振用反転回路5を通らずにクロック供給端子7
に抜けるように切り換え回路7を設定する。これによ
り、OSD回路9の基準クロックとしてクロック供給端
子3へ外部クロック10が直接回路内部へ出力される。
また、クロック入力端子1とバイアス用スイッチ6は切
り離されている為、水平同期期間にバイアス用スイッチ
6を介して貫通電流が流れることはない。
【0010】本発明の第3の実施例を示す図3を参照す
ると、この実施例は、発振入力端子1と発振出力端子2
との間に、コンデンサ30,31,インダクタンス32
からなる外付けのフィルタ12を付加し、自己発振を行
わせる場合の一実施例である。切り換え回路7を、発振
入力端子1から発振用反転回路5を通って、クロック供
給端子3に抜ける経路に設定する。この場合、OSD回
路内部へクロックを供給するクロック供給端子3へは、
外付けフィルタ12により周波数が決定する自己発振出
力が出力される。また、従来通り水平同期信号による発
振停止時には、バイアス用スイッチ6で発振用反転回路
5の入力ゲートにバイアスをかける。
【0011】
【発明の効果】以上説明したように、本発明は、発振装
置内部に発振入力端子から発振用反転回路を通ってクロ
ック供給端子に抜ける経路と、発振入力端子から直接ク
ロック供給端子に抜ける経路とを切り換え回路を内蔵す
る事により、自己発振による応用回路では従来通りに使
え、更に外部クロックを直接入力する応用回路を使用し
た場合でも、水平同期期間中に外部クロックがHigh
レベルのとき発振入力端子からバイアス用スイッチを通
りGNDへ流れていた10mA程度の電流がなくなり、
消費電流が増加しないという効果を有する。
【図面の簡単な説明】
【図1】本発明の第1の実施例の発振装置の回路図であ
る。
【図2】本発明の第2の実施例の回路図である。
【図3】本発明の第3の実施例の回路図である。
【図4】従来の発振装置の回路図である。
【符号の説明】 1 発振入力端子 2 発振出力端子 3 内部へのクロック供給端子 4 発振制御信号 5 発振用反転回路 6 バイアス用スイッチ 7 切り換え回路 8 発振装置 9 OSD回路 10 外部クロック 11 ドライブ用バッファ 12 外付けフィルタ
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭62−186617(JP,A) 特開 平2−159104(JP,A) 特開 平4−348615(JP,A) 特開 平1−250120(JP,A) (58)調査した分野(Int.Cl.7,DB名) H03B 5/06 H03L 3/00

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】 オン・スクリーン・キャラクタ・ディス
    プレイ回路内に組み込まれ、基準クロックを発生させる
    発振装置において、発振入力端子と、発振用反転回路
    、前記発振用反転回路の出力端に接続される発振出力
    端子と、前記発振用反転回路の入力端に接続され、か
    つ、水平周期信号の同期期間に前記ディスプレイ回路の
    内部からの制御信号によって導通状態となって発振を停
    止させるバイアス用スイッチと、この発振装置から前記
    ディスプレイ回路内へ前記基準クロックを出力するクロ
    ック供給端子と、発振入力信号が前記発振入力端子から
    前記入力端を経て前記発振用反転回路に入力し前記出力
    端を経て前記発振用反転回路から出力して前記クロック
    供給端子に抜ける第1の経路と、前記発振入力端子から
    直接前記クロック供給端子に抜ける第2の経路とのうち
    どちらかを切り換える手段とを具備し、前記バイアス用
    スイッチが導通状態の際に前記切り換える手段によって
    前記第2の経路に切り換える事を特徴とする発振装置。 【0002】
  2. 【請求項2】 前記発振入力端子には、外部クロックが
    入力されるドライブ用バッファの出力が接続されている
    請求項1記載の発振装置。 【0003】
  3. 【請求項3】 前記発振入力端子と発振出力端子との間
    にフィルタが接続されている請求項1記載の発振装置。
JP05108644A 1993-05-11 1993-05-11 発振装置 Expired - Fee Related JP3130701B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP05108644A JP3130701B2 (ja) 1993-05-11 1993-05-11 発振装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP05108644A JP3130701B2 (ja) 1993-05-11 1993-05-11 発振装置

Publications (2)

Publication Number Publication Date
JPH06326514A JPH06326514A (ja) 1994-11-25
JP3130701B2 true JP3130701B2 (ja) 2001-01-31

Family

ID=14490034

Family Applications (1)

Application Number Title Priority Date Filing Date
JP05108644A Expired - Fee Related JP3130701B2 (ja) 1993-05-11 1993-05-11 発振装置

Country Status (1)

Country Link
JP (1) JP3130701B2 (ja)

Also Published As

Publication number Publication date
JPH06326514A (ja) 1994-11-25

Similar Documents

Publication Publication Date Title
US20060202940A1 (en) Pulse Output Circuit, Shift Register and Display Device
JPH0980382A (ja) Lcd駆動回路
US4272736A (en) Start stop oscillator having fixed starting phase
JP3130701B2 (ja) 発振装置
US7345683B2 (en) Driver circuit for driving display device, a display device having the same, and a method of driving the same
KR100460813B1 (ko) 멀티수정제어발진기
JPH056361B2 (ja)
JP3298931B2 (ja) 発振回路
KR910013877A (ko) 문자 발생기
JP3185531B2 (ja) 周波数切換型発振器
KR910007378Y1 (ko) 이중 동기 신호 모니터의 입력전원(b^+)절환회로
JPS5969793A (ja) マトリクスパネル駆動装置
JPH07212197A (ja) クロック発生器及びこのクロック発生器を用いた液晶駆動装置
JPH04178711A (ja) マイクロプロセッサ装置
JPS5815304A (ja) 発振装置
JP3338388B2 (ja) 発振回路
JP2004117513A (ja) 画像表示装置と画像表示方法
JPH0446317A (ja) 走査回路
JPH0426221A (ja) 発振回路
JP2002277852A (ja) 液晶表示装置
KR950027439A (ko) 샘플링클럭 변조에 의한 와이드 비젼 구동회로
JPH0486788A (ja) マイクロコンピュータ
JPH11355600A (ja) ディスプレイ装置
JPH02179104A (ja) Cmos水晶発振回路
JP2004219886A (ja) 共通電位反転回路

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20001031

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071117

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081117

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081117

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091117

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees