JP3103005B2 - 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法 - Google Patents

導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法

Info

Publication number
JP3103005B2
JP3103005B2 JP10161495A JP10161495A JP3103005B2 JP 3103005 B2 JP3103005 B2 JP 3103005B2 JP 10161495 A JP10161495 A JP 10161495A JP 10161495 A JP10161495 A JP 10161495A JP 3103005 B2 JP3103005 B2 JP 3103005B2
Authority
JP
Japan
Prior art keywords
electron
emitting device
conductive film
voltage
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10161495A
Other languages
English (en)
Other versions
JPH08273520A (ja
Inventor
浩行 橋本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP10161495A priority Critical patent/JP3103005B2/ja
Priority to AT95305254T priority patent/ATE225567T1/de
Priority to EP95305254A priority patent/EP0696813B1/en
Priority to DE69528423T priority patent/DE69528423T2/de
Priority to AU27233/95A priority patent/AU710259B2/en
Priority to US08/508,678 priority patent/US5716618A/en
Priority to KR1019950023800A priority patent/KR100198766B1/ko
Priority to CA002155714A priority patent/CA2155714C/en
Priority to CN95115341A priority patent/CN1083145C/zh
Publication of JPH08273520A publication Critical patent/JPH08273520A/ja
Priority to US09/456,302 priority patent/USRE37896E1/en
Application granted granted Critical
Publication of JP3103005B2 publication Critical patent/JP3103005B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C18/00Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating
    • C23C18/02Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating by thermal decomposition
    • C23C18/12Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating by thermal decomposition characterised by the deposition of inorganic material other than metallic material
    • C23C18/1204Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating by thermal decomposition characterised by the deposition of inorganic material other than metallic material inorganic material, e.g. non-oxide and non-metallic such as sulfides, nitrides based compounds
    • C23C18/1208Oxides, e.g. ceramics
    • C23C18/1216Metal oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C18/00Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating
    • C23C18/02Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating by thermal decomposition
    • C23C18/12Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating by thermal decomposition characterised by the deposition of inorganic material other than metallic material
    • C23C18/125Process of deposition of the inorganic material
    • C23C18/1295Process of deposition of the inorganic material with after-treatment of the deposited inorganic material

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Thermal Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Cold Cathode And The Manufacture (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は対向する電極間に設けた
電子放出部を含む導電性膜に電圧を印加して電子を放出
させる電子放出素子、とりわけ表面伝導型電子放出素子
の製造に有用な導電性膜形成用材料、並びにそれを用い
た電子放出素子、電子源、表示パネルおよび画像形成装
置の製造方法に関する。
【0002】
【従来の技術】従来、電子放出素子として熱電子源と冷
陰極電子源の2種類が知られている。冷陰極電子源には
電界放出型(以下FE型と略す)、金属/絶縁層/金属
型(以下MIM型と略す)、表面伝導型等の電子放出素
子がある。
【0003】FE型電子放出素子の例としては、W.
P.Dyke&W.W.Dolan,“Field e
mission”,Advance in Elect
ronPhysics,8,89(1956)、あるい
はC.A.Spindt,“Physical Pro
perties of thin−film fiel
d emission cathodes with
molybdenium cones”,J.App
l.Phys.,47,5248(1976)等に記載
のものが知られている。
【0004】また、MIM型電子放出素子の例として
は、C.A.Mead,“Operation of
Tunnel−Emission Devices”,
J.Appl.Phys.,32,646(1961)
等に記載のものが知られている。
【0005】そして、表面伝導型電子放出素子の例とし
ては、M.I.Elinson,Radio Eng.
Electron Phys.,10,1290(19
65)等に記載のものが知られている。
【0006】表面伝導型電子放出素子は、基板上に形成
された小面積の薄膜に、膜面に平行に電流を流すことに
より、電子放出が生ずる現象を利用するものである。こ
の表面伝導型電子放出素子としては、前記エリンソン等
によるSnO2 薄膜を用いたもの、Au薄膜によるもの
[G.Dittmer,“Thin Solid Fi
lms”,9,317(1972)]、In23 /S
nO2 薄膜によるもの[M.Hartwell and
C.G.Fonstad,“IEEE Trans.
ED Conf.”,519(1975)]、カーボン
薄膜によるもの[荒木久 他,真空,第26巻,第1
号,22頁(1983)]等が報告されている。
【0007】これらの表面伝導型電子放出素子の典型的
な素子構成として前述のハートウェルの素子構成を図1
8に示す。同図において1は基板である。4は導電性膜
であり、H型形状のパターンにスパッタで形成された金
属酸化物薄膜等からなり、後述の通電フォーミングと呼
ばれる通電処理により電子放出部5が形成される。な
お、同図中の素子電極間隔Lは0.5〜1mm、素子電
極長さW’は約0.1mmで設定されている。また、電
子放出部5の位置及び形状については、模式図として表
した。
【0008】従来、これらの表面伝導型電子放出素子に
おいては、電子放出を行う前に導電性膜4に予め通電フ
ォーミングと呼ばれる通電処理を施すことによって電子
放出部5を形成するのが一般的であった。すなわち、通
電フォーミングとは前記導電性膜4の両端に直流電圧あ
るいは非常にゆっくりとした昇電圧、例えば1V/分程
度を印加通電し、導電性膜4を局所的に破壊、変形もし
くは変質せしめ、電気的に高抵抗な状態にした電子放出
部5を形成することである。なお、電子放出部5におい
ては導電性膜4の一部に亀裂が発生しており、その亀裂
付近から電子放出が行われる。このように通電フォーミ
ングにより導電性膜を局所的に破壊、変形もしくは変質
せしめ、構造の変化した部位を電子放出部5と呼び、ま
た通電フォーミングにより電子放出部5が形成された導
電性膜4を電子放出部5を含む導電性膜4と呼ぶ。前記
通電フォーミング処理を施した表面伝導型電子放出素子
は、上述の電子放出部5を含む導電性膜4に電圧を印加
し、該素子に電流を流すことにより、電子放出部5より
電子を放出せしめるものである。
【0009】また、上述の表面伝導型電子放出素子は、
構造が単純で製造も比較的容易であることから、大面積
にわたって多数の素子を配列形成できる利点がある。そ
こで、この特徴を生かせるようないろいろな応用が研究
されており、例えば荷電ビーム源、表示装置等が挙げら
れる。多数の表面伝導型電子放出素子を配列形成した例
としては、後述するように、並列に配列した個々の表面
伝導型電子放出素子の両端を配線(共通配線)でそれぞ
れ結線した行を多数行配列した、いわゆる梯子型配置の
電子源が挙げられる(例えば、特開昭64−03133
2、特開平1−283749、特開平2−257552
等)。また、特に表示装置等の画像形成装置において
は、近年、液晶を用いた平板型表示装置が、CRTに替
わって普及してきたが、自発光型でないためバックライ
トを持たなければならない等の問題点があり、自発光型
の表示装置の開発が望まれてきた。自発光型の表示装置
としては、表面伝導型電子放出素子を多数配置した電子
源と、電子源より放出された電子によって可視光を発光
せしめる蛍光体とを組み合わせた表示パネルを具備する
画像形成装置が挙げられる(例えば、USP50668
83)。
【0010】
【発明が解決しようとする課題】しかしながら、これら
従来の表面伝導型電子放出素子、並びにそれを用いた電
子源、表示パネルおよび画像形成装置の製造に関して
は、後述するような様々な問題があった。
【0011】すなわち、従来は、酢酸パラジウムのよう
な有機金属化合物の溶液を塗布乾燥後、加熱焼成により
有機成分を熱分解除去して金属もしくは金属無機化合物
としていたが、従来使用されてきた有機金属化合物の塗
布膜は比較的大きな結晶構造となりやすく、加熱焼成後
も塗布時の結晶パターンおよび結晶パターンの境界線が
残って膜厚やシート抵抗値が不均一となるため、得られ
る導電性膜の膜厚の制御が難しいという問題があった。
【0012】従って、上記従来使用されてきた酢酸パラ
ジウムのような有機金属化合物を用いて得た電子放出素
子においては、導電性膜の微粒子化及び膜厚やシート抵
抗値の均一化に限度があり、それ故かかる電子放出素子
を用いた電子源、表示パネルおよび画像形成装置にあっ
ても輝度むらや電子放出部の欠陥による不良品発生率の
低減に限界があった。
【0013】そのため、電子放出素子は上述のように素
子構造が簡単であるという利点があるにもかかわらず、
産業上積極的に応用されるには至っていなかった。
【0014】なお、導電性膜の形成に有機金属化合物を
使用するのは、これらは一般に電子放出素子に基板とし
て用いられるガラスやシリコンウエハ、並びに電極材料
等の耐熱温度より低温で加熱焼成することによって金属
あるいは金属酸化物等を得ることができるからである。
他方、有機成分を含まない金属のハロゲン化物や無機酸
塩は、その融点・沸点・昇華温度および分解温度が一般
に約1000℃であり、上記の耐熱温度よりはるかに高
い温度での加熱焼成が必要となり、不適である。
【0015】本発明は、上記従来技術の有する課題に鑑
みてなされたものであり、上記従来の酢酸パラジウムの
ような有機金属化合物を用いた導電性膜形成用材料にか
わって、従来より高い金属濃度を達成できかつ非結晶性
である有機金属化合物を用い、それによって膜厚及び抵
抗値が均一で膜厚制御性に優れた導電性膜を形成するこ
とが可能な導電性膜形成用材料を開発し、さらにその材
料を用いた電子放出素子、電子源、表示パネルおよび画
像形成装置の製造方法を提供することを目的とするもの
である。
【0016】
【課題を解決するための手段】本発明者らは上記目的を
達成すべく鋭意研究した結果、特定のジカルボン酸の金
属塩を使用すれば、前述の電子放出素子の製造方法の長
所は本質的に維持したままで膜厚及び抵抗値が均一な微
粒子を含む導電性膜を形成することが可能となり、導電
性膜の膜厚制御性が向上することを見出し、本発明に到
達した。
【0017】すなわち本発明は、電子放出素子の製造に
有用な新規な導電性膜形成用材料、並びにそれを用いた
電子放出素子、電子源、表示パネルおよび画像形成装置
の製造方法に関し、以下に詳細に説明する。
【0018】先ず、本発明の新規な導電性膜形成用材料
について説明する。
【0019】本発明の導電性膜形成用材料は、下記式
(1)
【0020】
【化2】 (式中、Xは二価の直鎖状、分枝状または環状の脂肪族
炭化水素基あるいは二価の芳香族炭化水素基を示し、m
は0または1を示し、は金属元素を示し、nは1または
2を示す)で表わされる有機金属化合物を主成分として
含有することを特徴とし、基板と、該基板上に対向配置
される電極と、該電極間に設けられる電子放出部を含む
導電性膜とを具備する電子放出素子における該導電性膜
を形成するための材料である。
【0021】上記本発明にかかる有機金属化合物中の中
心金属(M)としては電圧印加により電子を放出しやす
いもの、すなわち仕事関数の比較的低いもので且つ安定
なものが好ましく、例えばPd、Ru、Ag、Au、T
i、In、Cu、Cr、Fe、Zn、Sn、Ta、W、
Pb、Tl、Hg、Cd、Pt、Mn、Sc、Y、L
a、Co、Ce、Zr、Th、V、Mo、Ni、Os、
Rh、Ir等の金属が挙げられ、特にPdが好ましい。
【0022】また、上記本発明にかかる有機金属化合物
の一般式中Xで表される基は、二価の直鎖状、分枝状ま
たは環状の飽和もしくは不飽和脂肪族炭化水素基あるい
は二価の芳香族炭化水素基であり、好ましくは炭素数1
〜8の直鎖状、分枝状または環状のアルキレン基、炭素
数2〜8の直鎖状、分枝状または環状のアルケニレン
基、あるいはベンゼン環である。
【0023】具体的には、上記本発明にかかる有機金属
化合物としては、コハク酸、マレイン酸、マロン酸、フ
タル酸、グルタル酸、アジピン酸、ピメリン酸、スベリ
ン酸、アゼライン酸、セバシン酸、フマル酸、シュウ
酸、イソフタル酸またはテレフタル酸の金属塩が好まし
いものとして挙げられ、特に好ましくはコハク酸、マレ
イン酸、マロン酸またはフタル酸の金属塩である。
【0024】また、本発明にかかる有機金属化合物は、
上記式(1)で表されるように、ジカルボン酸の金属塩
であるが、金属イオンの価数または配位形により金属に
対して結合するジカルボン酸の数は1または2となる。
【0025】本発明にかかるこれらジカルボン酸金属塩
は一部は市販されているが、合成によって得る必要があ
るものもある。合成方法として例えば、Stephen
sonら,Journal Chemical Soc
iety(1965)3632頁〜3640頁等に記載
の方法がある。一般には金属水酸化物をジカルボン酸と
反応させることによってそのジカルボン酸の金属塩が得
られる。また、使用する金属がPd等のように水酸化物
を形成しない場合には、ジカルボン酸及び金属に硝酸を
加え、その混合物を加熱還流させることによってそのジ
カルボン酸の金属塩を得るのが一般的である。
【0026】本発明の導電性膜形成用材料に含有される
上記有機金属化合物は単独でもまたは複数であってもよ
い。
【0027】また、本発明の導電性膜形成用材料は、前
記有機金属化合物と有機溶媒とを組み合わせて含有して
なるものであることが好ましい。上記本発明の導電性膜
形成用材料を溶液とする場合の有機溶媒としては、使用
する有機金属化合物の溶媒への溶解度や成膜時の乾燥等
の条件を考慮して該有機金属化合物に応じて選べばよ
く、ある程度揮発性を示すものが好ましい。具体的に
は、ヘキサン、ペンタン等のアルカン類、トルエン、キ
シレン等の芳香族類、エタノール、t−ブチルアルコー
ル等のアルコール類、アセトン、メチルエチルケトン等
のケトン類、酢酸エチル、酢酸ブチル等のカルボン酸エ
ステル類、その他アセトニトリル等が好ましいものとし
て例示できる。
【0028】本発明の導電性膜形成用材料を用いて製造
可能な電子放出素子の基本的な構成は特に制限されない
が、以下に好適な電子放出素子の基本的な構成について
図面を参照して説明する。
【0029】本発明に好適な電子放出素子の基本的な構
成は、平面型および垂直型の2つの構成があげられる。
先ず、平面型の電子放出素子について説明する。
【0030】図1(a),(b)はそれぞれ本発明に好
適な平面型の電子放出素子の基本的な構成を示す模式的
平面図および断面図である。図1において1は絶縁性基
板、2および3は素子電極、4は導電性膜、5は電子放
出部である。
【0031】基板1としては、石英ガラス,Na等の不
純物含有量を減少したガラス、青板ガラス、青板ガラス
にスパッタ法等により形成したSiO2 を積層したガラ
ス基板等、並びにアルミナ等のセラミックス等が用いら
れる。
【0032】基板1上に対向配置される素子電極2,3
の材料としては、一般的な導体材料が用いられ、例えば
Ni、Cr、Au、Mo、W、Pt、Ti、Al、C
u、Pd等の金属あるいはそれらの合金、Pd、Ag、
Au、RuO2 、Pd−Ag等の金属あるいは金属酸化
物とガラス等から構成される印刷導体、In23 −S
nO2 等の透明導電体、並びにポリシリコン等の半導体
導体材料等から適宜選択される。
【0033】素子電極間隔L、素子電極長さW、導電性
膜4の形状等は、応用される形態等に応じて適宜設計さ
れる。素子電極間隔Lは、好ましくは数百オングストロ
ームから数百μmであり、より好ましくは素子電極間に
印加する電圧等により数μmから数十μmである。ま
た、素子電極長さWは、好ましくは電極の抵抗値、電子
放出特性等により数μmから数百μmである。さらに、
素子電極2,3の膜厚dは、好ましくは数百オングスト
ロームから数μmである。
【0034】なお、図1においては基板1上に素子電極
2,3、導電性膜4の順に順次積層してあるが、本発明
に好適な電子放出素子はかかる構成だけでなく、基板1
上に導電性膜4、素子電極2,3の順に順次積層してな
るものであってもよい。
【0035】導電性膜4は、上記本発明の導電性膜形成
用材料を後述するように加熱焼成してなる金属および/
または金属酸化物、金属窒化物等の金属無機化合物を含
有するものである。従って、導電性膜4を構成する材料
としては、例えばPd、Ru、Ag、Au、Ti、I
n、Cu、Cr、Fe、Zn、Sn、Ta、W、Pb、
Tl、Hg、Cd、Pt、Mn、Sc、Y、La、C
o、Ce、Zr、Th、V、Mo、Ni、Os、Rh、
Ir等の金属、AgMg、NiCu、PbSn等の合
金、PdO、SnO2 、In23 、PbO、Sb2
3 等の金属酸化物、HfB2 、ZrB2 、LaB6 、C
eB6 、YB4 、GdB4 等の金属硼化物、TiN、Z
rN、HfN等の金属窒化物等が挙げられ、TiC、Z
rC、HfC、TaC、SiC、WC等の金属炭化物、
Si、Ge等の半導体、カーボン等を含有してもよい。
【0036】導電性膜4は、良好な電子放出特性を得る
ためには微粒子で構成された微粒子膜が特に好ましい。
本発明にかかる上記有機金属化合物は結晶性が低いこと
から、本発明の導電性膜形成用材料を使用すれば特に小
さな微粒子からなる膜で構成された導電性膜4が得られ
る。なお、ここで述べる微粒子膜とは、複数の微粒子が
集合した膜であり、その微細構造として、微粒子が個々
に分散配置した状態のみならず、微粒子が互いに隣接、
あるいは重なり合った状態(島状も含む)の膜をさす。
かかる微粒子の粒径は、数オングストロームから数千オ
ングストロームが好ましく、特に好ましくは10オング
ストロームから200オングストロームである。
【0037】導電性膜4の膜厚は、素子電極2,3への
ステップカバレージ、素子電極2,3間の抵抗値および
後述する通電フォーミング処理条件等によって適宜設定
され、好ましくは数オングストロームから数千オングス
トロームであり、特に好ましくは10オングストローム
から500オングストロームである。導電性膜4の好ま
しい抵抗値は、10の3乗から10の7乗Ω/□のシー
ト抵抗値である。
【0038】電子放出部5は、導電性膜4の一部に形成
された高抵抗の亀裂であり、導電性膜4の膜厚、膜質、
材料及び後述する通電フォーミング処理条件等に依存し
て形成される。また、電子放出部5は、数オングストロ
ームから数百オングストロームの粒径の導電性微粒子を
有することもある。かかる導電性微粒子は、導電性膜4
を構成する材料の元素の一部あるいは全てと同様の物で
ある。また、電子放出部5及びその近傍の導電性膜4に
は、炭素及び炭素化合物を有することもある。なお、図
1においては素子電極2と3との間の導電性膜4の一部
が電子放出部5として機能するように記載されている
が、製法によっては素子電極2と3との間の導電性膜4
全てが電子放出部5として機能する場合もある。
【0039】次に、本発明に好適な別の構成の電子放出
素子である垂直型の電子放出素子について説明する。
【0040】図2は本発明に好適な垂直型の電子放出素
子の基本的な構成を示す模式的断面図である。なお、図
2において、図1中の符号と同一の符号は図1と同一の
ものを示し、21は段差形成部である。
【0041】基板1、素子電極2及び3、導電性膜4、
電子放出部5は、前述した平面型電子放出素子と同様の
材料で構成されたものであり、段差形成部21は、真空
蒸着法、印刷法、スパッタ法等で形成されたSiO2
の絶縁性材料で構成される。段差形成部21の厚みは、
先に述べた平面型電子放出素子の素子電極間隔Lに対応
し、好ましくは数百オングストロームから数十μmであ
り、段差形成部の製法及び素子電極間に印加する電圧等
により設定され、より好ましくは数百オングストローム
から数μmである。
【0042】導電性膜4は、素子電極2、3と段差形成
部21作製後に形成するため、素子電極2、3の上に積
層される。なお、電子放出部5は、図2においては段差
形成部21に対して直線状に示されているが、作製条
件、通電フォーミング条件等に依存し、形状、位置とも
これに限られるものではない。
【0043】次に、本発明の新規な電子放出素子の製造
方法について説明する。
【0044】本発明の電子放出素子の製造方法は、基板
と、該基板上に対向配置される電極と、該電極間に設け
られる電子放出部を含む導電性膜とを具備する電子放出
素子の製造方法であって、上記本発明の導電性膜形成用
材料を基板上に付与する工程と、基板上に付与された前
記材料を加熱焼成して金属および/または金属無機化合
物を含有する導電性膜を得る工程と、該導電性膜に通電
フォーミング処理を施して電子放出部を形成する工程と
を含むことを特徴とする方法である。
【0045】本発明の電子放出素子の製造方法において
は、上記本発明の導電性膜形成用材料を必要に応じて溶
液等として基板上に付与するが、その手段は特に制限さ
れず、塗布法、真空蒸着法、スパッタ法、化学的気相堆
積法、分散塗布法、ディッピング法、スピンナー法等が
適宜採用される。
【0046】本発明にかかる上記有機金属化合物のよう
な有機金属化合物は一般に絶縁性であり、このままでは
以下に述べる通電フォーミングという電気的処理を行え
ない。従って、基板上に付与された前記材料を適宜乾燥
した後に加熱焼成して金属および/または金属無機化合
物を含有する前述の導電性膜を得る。より詳しくは、有
機金属化合物を塗布した基板を有機金属化合物の分解温
度以上に加熱し、基板上で有機金属化合物の有機成分を
分解させて導電性膜を得る。前記材料を加熱焼成する温
度と時間は、本発明にかかる有機金属化合物の有機物が
分解して無機金属および/または無機金属酸化物、無機
金属窒化物等の金属無機化合物となるように適宜選択さ
れ、必要に応じて酸素、窒素などのガスを焼成雰囲気中
に加えてもよい。上記有機金属化合物の有機成分は10
00℃以下、ほとんどの場合300℃前後で分解して金
属および/または金属無機化合物あるいはそれらの表面
に炭素数の小さな有機物が吸着した化合物に変化するの
で、基板の加熱温度は200℃から500℃が好まし
い。
【0047】また、加熱焼成時に上記有機金属化合物の
有機成分が90%以上分解することが好ましく、すなわ
ち有機金属化合物の90%以上を無機金属および/また
は金属無機化合物とすることが好ましい。この範囲内で
あれば、得られる導電性膜の電気抵抗が低くなり、通電
フォーミング処理を確実に行える傾向にあるからであ
る。また、残りの部分(好ましくは10%以下の成分)
は有機物もしくはH2 O、CO、NOx 等であるが、有
機金属化合物の中心金属によってはこれらを吸着、吸
蔵、配位して完全に除去することは不可能な場合があ
る。これらの残査は存在しないほうが好ましいが、通電
フォーミング処理が可能な電気抵抗が確保される範囲で
存在してもかまわない。
【0048】なお、乾燥工程は通常用いられる自然乾
燥、送風乾燥、熱乾燥等を適宜採用して行われ、また焼
成工程も通常用いられる加熱手段を適宜採用して行われ
るが、乾燥工程と焼成工程とは必ずしも区別された別工
程として行う必要はなく、連続して同時に行ってもかま
わない。
【0049】続いて、本発明の電子放出素子の製造方法
においては、上記導電性膜に通電フォーミング処理を施
して前述の電子放出部を形成する。かかる通電フォーミ
ング処理は、導電性膜にパルス波形等の電圧を印加して
導電性膜を局所的に破壊、変形もしくは変質させること
によって電子放出部を形成する処理であり、その通電条
件等は導電性膜の膜厚、膜質、材料等に応じて適宜選択
される。
【0050】上記本発明の電子放出素子の製造方法にお
いては、前記本発明の導電性膜形成用材料を用いるた
め、形成される有機金属化合物の薄膜は従来より金属濃
度が高くかつ非結晶性であり、基板上に均一な分布、膜
厚で形成することができる。従って、本発明の電子放出
素子の製造方法においては、加熱焼成後に得られる導電
性膜も膜厚やシート抵抗値が均一となるため、導電性膜
の膜厚の制御が容易である。
【0051】本発明の電子放出素子の製造方法は上記条
件を満たす方法であればよく、具体的な方法としては様
々な方法が考えられるが、その一例を図3に示す。
【0052】以下、順をおって本発明の電子放出素子の
製造方法の好適な態様を図1および図3に基づいて説明
する。なお、図3において、図1中の符号と同一の符号
は図1と同一のものを示す。
【0053】1)基板1を洗剤、純水および有機溶剤に
より十分に洗浄後、真空蒸着法、スパッタ法等により基
板1上に素子電極材料を堆積させた後、フォトリソグラ
フィー技術により該基板1上に素子電極2、3を形成す
る(図3(a))。
【0054】2)素子電極2、3を設けた基板1上に、
前記本発明の導電性膜形成用材料を溶液として塗布して
放置することにより有機金属薄膜を形成する。なお、上
記の溶液は、本発明にかかる前記有機金属化合物を主成
分とする、該有機金属化合物の溶液である。この後、有
機金属薄膜を加熱焼成処理し、リフトオフ、エッチング
等によりパターニングして、金属および/または金属無
機化合物を含有する導電性膜4を形成する(図3
(b))。なお、ここでは導電性膜形成用材料の溶液の
塗布法について説明したが、該材料を基板上に付与する
手段はこれに限るものではなく、真空蒸着法、スパッタ
法、化学的気相堆積法、分散塗布法、ディッピング法、
スピンナー法等によって付与することも可能である。
【0055】3)続いて、素子電極2、3間に不図示の
電源を用いて通電して導電性膜4に通電フォーミングと
呼ばれる通電処理を施すことによって、導電性膜4の部
位に構造の変化した電子放出部5が形成される(図3
(c))。
【0056】通電フォーミングの際の電圧波形の一例を
図4に示す。
【0057】電圧波形は特にパルス波形が好ましく、パ
ルス波高値を定電圧としたパルスを連続的に印加する場
合を図4(a)に、パルス波高値を増加させながらパル
スを印加する場合を図4(b)にそれぞれ示す。
【0058】先ず、パルス波高値を定電圧とした場合に
ついて図4(a)に基づいて説明する。図4(a)にお
けるT1およびT2はそれぞれ電圧波形のパルス幅とパ
ルス間隔である。T1を1マイクロ秒〜10ミリ秒、T
2を10マイクロ秒〜100ミリ秒とし、三角波の波高
値(通電フォーミング時のピーク電圧)は電子放出素子
の前述した形態に応じて適宜選択し、適当な真空度、例
えば10の−5乗torr程度の真空雰囲気下で、数秒
から数十分印加する。なお、素子の電極間に印加する電
圧波形は三角波に限定することはなく、矩形波など所望
の波形を採用しても良い。
【0059】図4(b)におけるT1およびT2は図4
(a)におけるものと同様であり、三角波の波高値を、
例えば0.1Vステップ程度ずつ増加させながら適当な
真空雰囲気下で印加する。
【0060】なお、上記の場合の通電フォーミング処理
の終了は、パルス間隔T2中に、導電性膜4を局所的に
破壊、変形しない程度の電圧、例えば0.1V程度の電
圧で素子電流を測定し、抵抗値を求め、例えば1Mオー
ム以上の抵抗を示した時に通電フォーミングを終了す
る。
【0061】4)次に、通電フォーミングが終了した素
子に活性化工程と呼ぶ処理を、好ましくは施す。
【0062】活性化工程とは、例えば10の−4乗〜1
0の−5乗torr程度の真空度で、通電フォーミング
同様にパルス波高値が定電圧のパルスの印加を繰りかえ
す工程のことを言い、かかる処理によって真空中に存在
する有機物質から導電性膜4上に炭素及び炭素化合物が
堆積し、それによって素子電流If、放出電流Ieが著
しく変化する。素子電流Ifと放出電流Ieを測定しな
がら、例えば放出電流Ieが飽和した時点で活性化工程
を終了する。また、パルス波高値は、好ましくは動作駆
動電圧である。
【0063】なお、ここでいう炭素及び炭素化合物と
は、グラファイト(単、多結晶双方を指す)非晶質カー
ボン(非晶質カーボン及び多結晶グラファイトとの混合
物を指す)であり、その膜厚は、好ましくは500オン
グストローム以下、より好ましくは300オングストロ
ーム以下である。
【0064】5)こうして作製した電子放出素子を、フ
ォーミング工程、活性化工程での真空度より高い真空度
の真空雰囲気に保持して動作駆動することが好ましい。
また、上記のより高い真空度の真空雰囲気下で80℃〜
150℃に加熱した後に動作駆動することがより好まし
い。
【0065】なお、フォーミング工程、活性化工程での
真空度より高い真空度の真空雰囲気とは、例えば約10
の−6乗以上の真空度を有する真空度であり、より好ま
しくは超高真空系であり、炭素及び炭素化合物が概ね新
たに堆積しない真空度である。
【0066】従って、これによって、上記活性化工程で
堆積した以上の炭素及び炭素化合物の堆積を抑制する事
が可能となり、素子電流If、放出電流Ieが安定す
る。
【0067】上述のような素子構成を有しており、上記
本発明の製造方法によって作製された電子放出素子の基
本特性について図5及び図6を用いて説明する。
【0068】図5は、図1で示した構成を有する素子の
電子放出特性を測定するための測定評価装置の概略構成
図である。図5において、図1中の符号と同一の符号は
図1と同一のものを示す。また、51は電子放出素子に
素子電圧Vfを印加するための電源、50は素子電極
2、3間の導電性膜4を流れる素子電流Ifを測定する
ための電流計、54は素子の電子放出部5より放出され
る放出電流Ieを捕捉するためのアノード電極、53は
アノード電極54に電圧を印加するための高圧電源、5
2は素子の電子放出部5より放出される放出電流Ieを
測定するための電流計、55は真空装置、56は排気ポ
ンプである。
【0069】また、電子放出素子及びアノード電極54
等は真空装置55内に設置され、その真空装置55に
は、不図示の真空計等の真空装置に必要な機器が具備さ
れており、所望の真空下で電子放出素子の測定評価を行
えるようになっている。なお、排気ポンプ56は、ター
ボポンプ、ロータリーポンプからなる通常の高真空装置
系と、更にイオンポンプ等からなる超高真空装置系とか
らなる。また、真空装置全体、及び電子放出素子は、不
図示のヒーターにより200度まで加熱できる。従っ
て、本測定評価装置では、前述の通電フォーミング以降
の工程も行うことができる。
【0070】なお、アノード電極の電圧は1kV〜10
kV、アノード電極と電子放出素子との距離Hは2mm
〜8mmの範囲で測定した。
【0071】図5に示した測定評価装置により測定され
た放出電流Ieおよび素子電流Ifと素子電圧Vfとの
関係の典型的な例を図6に示す。なお、放出電流Ieは
素子電流Ifに比べて著しく小さいので、図6はリニア
スケール任意単位で示されている。
【0072】図6からも明らかなように、本発明の製造
方法によって作製された電子放出素子は、放出電流Ie
に対する以下の三つの特徴的特性を有する。
【0073】先ず第一に、上記電気放出素子はある電圧
(しきい値電圧と呼ばれ、図6中のVthである)以上
の素子電圧を印加すると急激に放出電流Ieが増加し、
一方しきい値電圧Vth未満では放出電流Ieがほとん
ど検出されない。すなわち、上記電気放出素子は、放出
電流Ieに対する明確なしきい値電圧Vthを持った非
線形素子である。
【0074】第二に、放出電流Ieが素子電圧Vfに単
調増加依存するため、放出電流Ieは素子電圧Vfで制
御できる。
【0075】第三にアノード電極54に捕捉される放出
電荷は、素子電圧Vfを印加する時間に依存する。すな
わち、アノード電極54に捕捉される電荷量は、素子電
圧Vfを印加する時間により制御できる。
【0076】本発明の製造方法によって製造される電子
放出素子は以上のような特性を有するため、複数の電子
放出素子を配置した電子源、画像形成装置等においても
入力信号に応じて電子放出特性を容易に制御できること
となり、多方面への応用が可能である。
【0077】また、素子電流Ifは素子電圧Vfに対し
て単調増加する(MI特性と呼ぶ)好ましい特性の例を
図6中に実線で示したが、この他にも、素子電流Ifが
素子電圧Vfに対して電圧制御型負性抵抗(VCNR特
性と呼ぶ)特性を示す場合もある(図6中不図示)。ま
た、これら素子電流の特性は、その製法及び測定時の測
定条件等に依存する。なお、この場合も、電子放出素子
は上述した三つの特性上の特徴を有する。
【0078】次に、本発明の電子源の製造方法と、該方
法によって製造される電子源について説明する。
【0079】本発明の電子源の製造方法は、電子放出素
子と、該素子への電圧印加手段とを具備する電子源の製
造方法であって、該電子放出素子を上述の本発明の電子
放出素子の製造方法で作製することを特徴とする方法で
ある。本発明の電子源の製造方法においては、電子放出
素子を前述の本発明の電子放出素子の製造方法で作製す
ること以外は特に制限されず、またかかる方法によって
製造される電子源の電圧印加手段等の具体的な構成も特
に制限されない。
【0080】以下に、本発明の電子源の製造方法及びそ
の方法によって製造される電子源の好適な態様について
説明する。
【0081】基板上の電子放出素子の配列の方式には、
例えば、従来例で述べたように多数の電子放出素子を並
列に配置し、個々の素子の両端を配線で接続した電子放
出素子の行を多数配列し(行方向と呼ぶ)、この配線と
直交する方向に(列方向と呼ぶ)該電子源の上方の空間
に設置された制御電極(グリッドとも呼ぶ)によって電
子放出素子からの放出電子を制御駆動するはしご状配置
や、次に述べるm本のX方向配線の上にn本のY方向配
線を層間絶縁層を介して設置し、電子放出素子の一対の
素子電極にそれぞれX方向配線、Y方向配線を接続した
配置があげられる。以下、後者の配置を単純マトリクス
配置と呼ぶ。まず、単純マトリクス配置について詳述す
る。
【0082】前述した本発明の製造方法で作製される電
子放出素子の3つの基本的特性の特徴によれば、単純マ
トリクス配置された電子放出素子においても、該素子か
らの放出電子は、しきい値電圧以上では対抗する素子電
極間に印加するパルス状電圧の波高値と巾によって制御
される。一方、しきい値電圧以下では、放出電子はほと
んど放出されない。この特性によれば、多数の電子放出
素子を配置した場合においても、個々の素子に上記パル
ス状電圧を適宜印加すれば、入力信号に応じて電子放出
素子を選択し、その電子放出量を制御することが可能で
ある。
【0083】以下、この原理に基づいて構成した電子源
の構成について、図7を用いて説明する。71は電子源
基板、72はX方向配線、73はY方向配線、74は電
子放出素子、75は結線である。なお、電子放出素子7
4は前述の本発明の製造方法で作製されたものであれば
よく、前述した平面型あるいは垂直型のどちらであって
もよい。
【0084】図7において、電子源基板71は前述した
ガラス基板等であり、用途に応じて、設置される電子放
出素子の個数及び個々の素子の設計上の形状が適宜設定
される。
【0085】X方向配線72はDx1,Dx2,・・
・,Dxmのm本(mは正の整数)の配線からなり、電
子源基板71上に真空蒸着法、印刷法、スパッタ法等で
形成した導電性金属等である。また、多数の電子放出素
子にほぼ均等な電圧が供給されるようにその材料、膜
厚、配線巾が適宜設定される。Y方向配線73はDy
1,Dy2,・・・,Dynのn本(nは正の整数)の
配線からなり、X方向配線72と同様に作製される。こ
れらm本のX方向配線72とn本のY方向配線73間に
は、不図示の層間絶縁層が設置され、電気的に分離され
てマトリックス配線を構成する。
【0086】不図示の層間絶縁層は、真空蒸着法、印刷
法、スパッタ法等で形成されたSiO2 等であり、X方
向配線72を形成した基板71の全面または一部に所望
の形状で形成され、特にX方向配線72とY方向配線7
3の交差部の電位差に耐え得るように、膜厚、材料、製
法が適宜設定される。また、X方向配線72とY方向配
線73は、それぞれ外部端子として引き出されている。
【0087】更に、電子放出素子74の対向する素子電
極(不図示)が、m本のX方向配線72及びn本のY方
向配線73と、真空蒸着法、印刷法、スパッタ法等で形
成された導電性金属等からなる結線75によってそれぞ
れ電気的に接続されているものである。
【0088】ここで、m本のX方向配線72、n本のY
方向配線73、結線75および対向する素子電極の導電
性金属は、その構成元素の一部あるいは全部が同一であ
っても、またそれぞれ異なっていてもよく、前述の素子
電極の材料等から適宜選択される。なお、これら素子電
極への配線は、素子電極と配線材料が同一である場合
は、素子電極と総称する場合もある。また電子放出素子
は、基板71上、あるいは不図示の層間絶縁層上のどち
らに形成してもよい。
【0089】また、詳しくは後述するが、前記X方向配
線72には、X方向に配列する電子放出素子74の行を
入力信号に応じて走査するための走査信号を印加するた
めの不図示の走査信号発生手段が電気的に接続されてい
る。一方、Y方向配線73には、Y方向に配列する電子
放出素子74の列の各列を入力信号に応じて変調するた
めの変調信号を印加するための不図示の変調信号発生手
段が電気的に接続されている。更に、電子放出素子の各
素子に印加される駆動電圧は、当該素子に印加される走
査信号と変調信号の差電圧として供給されるものであ
る。
【0090】上記構成において、単純なマトリクス配線
だけで個別の素子を選択して独立に駆動可能となる。
【0091】次に、本発明の表示パネルの製造方法と、
該方法によって製造される表示パネルについて説明す
る。
【0092】本発明の表示パネルの製造方法は、電子放
出素子及び該素子への電圧印加手段を具備する電子源
と、該素子から放出される電子を受けて発光する蛍光膜
とを具備する表示パネルの製造方法であって、該電子放
出素子を前述の本発明の電子放出素子の製造方法で作製
することを特徴とする方法である。本発明の表示パネル
の製造方法においては、電子放出素子を前述の本発明の
電子放出素子の製造方法で作製すること以外は特に制限
されず、またかかる方法によって製造される表示パネル
の電子源、蛍光膜等の具体的な構成も特に制限されな
い。
【0093】以下に、本発明の表示パネルの製造方法及
びその方法によって製造される表示パネルの好適な態様
として、以上のようにして作製した単純マトリクス配置
の電子源による表示等に用いる表示パネルについて、図
8及び図9を用いて説明する。図8は表示パネルの基本
構成図であり、図9は蛍光膜のパターン図である。
【0094】図8において、71は上述のようにして電
子放出素子を配置した電子源基板、81は電子源を固定
したリアプレート、86はガラス基板83の内面に蛍光
膜84とメタルバック85等が形成されたフェースプレ
ート、82は支持枠であり、リアプレート81、支持枠
82及びフェースプレート86を、フリットガラス等を
塗布した後に大気中あるいは窒素雰囲気中で400〜5
00度で10分以上焼成することによって封着して、外
囲器88を構成する。
【0095】図8において、74は図1における電子放
出部に相当する。72及び73は、それぞれ電子放出素
子の一対の素子電極と接続されたX方向配線及びY方向
配線である。
【0096】外囲器88は、上述の如く、フェースプレ
ート86、支持枠82及びリアプレート81で構成され
るが、リアプレート81は主に基板71の強度を補強す
る目的で設けられるため、基板71自体で十分な強度を
持つ場合は別体のリアプレート81は不要であり、基板
71に直接支持枠82を封着し、フェースプレート8
6、支持枠82及び基板71にて外囲器88を構成して
も良い。また、更には、フェースプレート86とリアプ
レート81との間に、スペーサーとよばれる不図示の支
持体を設置することで、大気圧に対して十分な強度をも
つ外囲器88の構成にすることもできる。
【0097】図9は蛍光膜を示す。蛍光膜84は、モノ
クローム用の場合は蛍光体のみから成るが、カラー用の
蛍光膜の場合は蛍光体の配列によりブラックストライプ
あるいはブラックマトリクスなどと呼ばれる黒色導電材
91と蛍光体92とで構成される。ブラックストライ
プ、ブラックマトリクスが設けられる目的は、カラー表
示の際に必要となる三原色蛍光体の各蛍光体92間の塗
り分け部を黒くすることで混色等を目立たなくすること
と、蛍光膜84における外光反射によるコントラストの
低下を抑制することである。ブラックストライプの材料
としては、通常よく用いられている黒鉛を主成分とする
材料だけでなく、導電性があり光の透過及び反射が少な
い材料であればこれに限るものではない。
【0098】ガラス基板83に蛍光体を塗布する方法
は、モノクローム、カラーによらず、沈澱法や印刷法が
用いられる。
【0099】また、蛍光膜84の内面側には通常メタル
バック85が設けられる。メタルバックの目的は、蛍光
体の発光のうち内面側への光をフェースプレート86側
へ鏡面反射することにより輝度を向上すること、電子ビ
ーム加速電圧を印加するための電極として作用するこ
と、外囲器内で発生した負イオンの衝突によるダメージ
からの蛍光体の保護すること等である。メタルバック
は、蛍光膜作製後、蛍光膜の内面側表面の平滑化処理
(通常フィルミングと呼ばれる)を行い、その後Alを
真空蒸着等で堆積することで作製できる。
【0100】フェースプレート86には、更に蛍光膜8
4の導電性を高めるため、蛍光膜84の外面側に透明電
極(不図示)を設けてもよい。
【0101】前述の封着を行う際、カラーの場合は各色
蛍光体と電子放出素子とを対応させなくてはいけないた
め、十分な位置合わせを行なう必要がある。
【0102】外囲器88は、不図示の排気管を通じ、1
0のマイナス7乗トール[Torr]程度の真空度にさ
れ、封止を行なわれる。また、外囲器88の封止後の真
空度を維持するために、ゲッター処理を行なう場合もあ
る。これは、外囲器88の封止を行なう直前あるいは封
止後に、抵抗加熱あるいは高周波加熱等の加熱法によ
り、外囲器88内の所定の位置(不図示)に配置された
ゲッターを加熱し、蒸着膜を形成する処理である。ゲッ
ターは通常Ba等が主成分であり、該蒸着膜の吸着作用
により、例えば1X10のマイナス5乗ないしは1X1
0のマイナス7乗トールの真空度を維持するものであ
る。なお、電子放出素子のフォーミング以降の工程は、
適宜設定される。
【0103】次に、本発明の画像形成装置の製造方法
と、該方法によって製造される画像形成装置について説
明する。
【0104】本発明の画像形成装置の製造方法は、電子
放出素子及び該素子への電圧印加手段を具備する電子源
と、該素子から放出される電子を受けて発光する蛍光膜
と、外部信号に基づいて該素子へ印加する電圧を制御す
る駆動回路とを具備する画像形成装置の製造方法であっ
て、該電子放出素子を前述の本発明の電子放出素子の製
造方法で作製することを特徴とする方法である。本発明
の画像形成装置の製造方法においては、電子放出素子を
前述の本発明の電子放出素子の製造方法で作製すること
以外は特に制限されず、またかかる方法によって製造さ
れる画像形成装置の電子源、蛍光膜、駆動回路等の具体
的な構成も特に制限されない。
【0105】以下に、本発明の画像形成装置の製造方法
及びその方法によって製造される画像形成装置の好適な
態様として、単純マトリクス配置の電子源を用いて構成
した表示パネルを用いてNTSC方式のテレビ信号に基
づいてテレビジョン表示を行なう為の画像形成装置を示
し、その概略構成を図10を用いて説明する。図10
は、NTSC方式のテレビ信号に応じて表示を行なう例
の画像形成装置の駆動回路のブロック図である。図10
において、101は前記表示パネルであり、また、10
2は走査回路、103は制御回路、104はシフトレジ
スタ、105はラインメモリ、106は同期信号分離回
路、107は変調信号発生器、VxおよびVaは直流電
圧源である。
【0106】以下、各部の機能を説明していく。先ず表
示パネル101は、端子Dox1ないしDoxm、及び
端子Doy1ないしDoyn、並びに高圧端子Hvを介
して外部の電気回路と接続している。このうち、端子D
ox1ないしDoxmには、前記表示パネル内に設けら
れている電子源、すなわちM行N列の行列状にマトリク
ス配線された電子放出素子群を一行(N素子)ずつ順次
駆動していく為の走査信号が印加される。一方、端子D
oy1ないしDoynには、前記走査信号により選択さ
れた一行の電子放出素子の各素子の出力電子ビームを制
御する為の変調信号が印加される。また、高圧端子Hv
には、直流電圧源Vaより、たとえば10K[V]の直
流電圧が供給されるが、これは電子放出素子より出力さ
れる電子ビームに蛍光体を励起するのに十分なエネルギ
ーを付与する為の加速電圧である。
【0107】次に、走査回路102について説明する。
同回路は、内部にM個のスイッチング素子を備えるもの
で(図中、S1ないしSmで模式的に示している)、各
スイッチング素子は、直流電圧源Vxの出力電圧もしく
は0[V](グランドレベル)のいずれか一方を選択
し、表示パネル101の端子Dox1ないしDoxmと
電気的に接続するものである。S1ないしSmの各スイ
ッチング素子は、制御回路103が出力する制御信号T
scanに基づいて動作するものであるが、実際には例
えばFETのようなスイッチング素子を組み合わせる事
により容易に構成する事が可能である。
【0108】なお、前記直流電圧源Vxは、本実施態様
の場合には前記電子放出素子の特性(電子放出しきい値
電圧)に基づき、走査されていない素子に印加される駆
動電圧が電子放出しきい値電圧以下となるような一定電
圧を出力するよう設定されている。
【0109】また、制御回路103は、外部より入力す
る画像信号に基づいて適切な表示が行なわれるように各
部の動作を整合させる働きを持つものである。次に説明
する同期信号分離回路106より送られる同期信号Ts
yncに基づいて、各部に対してTscan、Tsft
およびTmryの各制御信号を発生する。
【0110】同期信号分離回路106は、外部から入力
されるNTSC方式のテレビ信号から、同期信号成分と
輝度信号成分とを分離する為の回路で、よく知られてい
るように周波数分離(フィルター)回路を用いれば、容
易に構成できるものである。同期信号分離回路106に
より分離された同期信号は、よく知られるように垂直同
期信号と水平同期信号より成るが、ここでは説明の便宜
上、Tsync信号として図示した。一方、前記テレビ
信号から分離された画像の輝度信号成分を便宜上DAT
A信号と表すが、同信号はシフトレジスタ104に入力
される。
【0111】シフトレジスタ104は、時系列的にシリ
アルに入力される前記DATA信号を、画像の1ライン
毎にシリアル/パラレル変換するためのもので、前記制
御回路103より送られる制御信号Tsftに基づいて
動作する(すなわち、制御信号Tsftは、シフトレジ
スタ104のシフトクロックであると言い換えても良
い)。シリアル/パラレル変換された画像1ライン分
(電子放出素子N素子分の駆動データに相当する)のデ
ータは、Id1ないしIdnのN個の並列信号として前
記シフトレジスタ104より出力される。
【0112】ラインメモリ105は、画像1ライン分の
データを必要時間の間だけ記憶する為の記憶装置であ
り、制御回路103より送られる制御信号Tmryにし
たがって適宜Id1ないしIdnの内容を記憶する。記
憶された内容は、I’d1ないしI’dnとして出力さ
れ、変調信号発生器107に入力される。
【0113】変調信号発生器107は、前記画像データ
I’d1ないしI’dnの各々に応じて、電子放出素子
の各々を適切に駆動変調する為の信号源で、その出力信
号は、端子Doy1ないしDoynを通じて表示パネル
101内の電子放出素子に印加される。
【0114】前述したように、本発明にかかる電子放出
素子は放出電流Ieに対して以下の基本特性を有してい
る。すなわち、前述したように、電子放出には明確なし
きい値電圧Vthがあり、Vth以上の電圧を印加され
た時のみ電子放出が生じる。
【0115】また、電子放出しきい値以上の電圧に対し
ては、素子への印加電圧の変化に応じて放出電流も変化
していく。なお、電子放出素子の材料や構成、製造方法
を変える事により、電子放出しきい値電圧Vthの値
や、印加電圧に対する放出電流の変化の度合いが変わる
場合もあるが、いずれにしても以下のような事がいえ
る。
【0116】すなわち、本素子にパルス状の電圧を印加
する場合、例えば電子放出しきい値以下の電圧を印加し
ても電子放出は生じないが、電子放出しきい値以上の電
圧を印加する場合には電子ビームが出力される。その
際、第一には、パルスの波高値Vmを変化させる事によ
り出力電子ビームの強度を制御する事が可能である。第
二には、パルスの幅Pwを変化させる事により出力され
る電子ビームの電荷の総量を制御する事が可能である。
【0117】したがって、入力信号に応じて、電子放出
素子を変調する方式としては、電圧変調方式、パルス幅
変調方式等が挙げられる。電圧変調方式を実施するに
は、変調信号発生器107としては、一定の長さの電圧
パルスを発生するが入力されるデータに応じて適宜パル
スの波高値を変調するような電圧変調方式の回路を用い
る。また、パルス幅変調方式を実施するには、変調信号
発生器107としては、一定の波高値の電圧パルスを発
生するが入力されるデータに応じて適宜電圧パルスの幅
を変調するようなパルス幅変調方式の回路を用いるもの
である。
【0118】以上説明した一連の動作により、表示パネ
ル101を用いてテレビジョンの表示を行なえる。な
お、上記説明中、特に記載しなかったが、シフトレジス
タ104やラインメモリ105は、デジタル信号式のも
のでもアナログ信号式のものでも差し支えなく、要は画
像信号のシリアル/パラレル変換や記憶が所定の速度で
行なわれればよい。
【0119】デジタル信号式を用いる場合には、同期信
号分離回路106の出力信号DATAをデジタル信号化
する必要があるが、これは106の出力部にA/D変換
器を備えれば容易に可能であることは言うまでもない。
また、これと関連してラインメモリ105の出力信号が
デジタル信号かアナログ信号かにより、変調信号発生器
107に用いられる回路が若干異なったものとなるのは
言うまでもない。すなわち、デジタル信号の場合には、
電圧変調方式の場合、変調信号発生器107には、例え
ばよく知られるD/A変換回路を用い、必要に応じて増
幅回路等を付け加えればよい。またパルス幅変調方式の
場合、変調信号発生器107は、例えば、高速の発振器
および発振器の出力する波数を計数する計数器(カウン
タ)および計数器の出力値と前記メモリの出力値を比較
する比較器(コンパレータ)を組み合せた回路を用いれ
ば当業者であれば容易に構成できる。必要に応じて、比
較器の出力するパルス幅変調された変調信号を電子放出
素子の駆動電圧にまで電圧増幅するための増幅器を付け
加えてもよい。
【0120】一方、アナログ信号の場合には、電圧変調
方式の場合、変調信号発生器107には、例えばよく知
られるオペアンプ等を用いた増幅回路を用いればよく、
必要に応じてレベルシフト回路等を付け加えてもよい。
また、パルス幅変調方式の場合には、例えばよく知られ
た電圧制御型発振回路(VCO)を用いればよく、必要
に応じて電子放出素子の駆動電圧にまで電圧増幅するた
めの増幅器を付け加えてもよい。
【0121】以上のように完成した本発明に好適な画像
表示装置において、各電子放出素子に容器外端子Dox
1ないしDoxm、Doy1ないしDoynを通じて電
圧を印加することにより電子放出させ、高圧端子Hvを
通じてメタルバック85あるいは透明電極(不図示)に
高電圧を印加して電子ビームを加速し、蛍光膜84に衝
突させることによって蛍光膜84を励起・発光させるこ
とで画像を表示することができる。
【0122】以上述べた構成は、表示等に用いられる好
適な画像形成装置を作製する上で必要な概略構成であ
り、例えば各部材の材料等、詳細な部分は上述内容に限
られるものではなく、画像形成装置の用途に適するよう
適宜選択する。また、入力信号例として、NTSC方式
を挙げたが、これに限るものではなく、PAL、SEC
AM方式等の諸方式でもよく、また、これよりも多数の
走査線からなるTV信号(例えば、MUSE方式をはじ
めとする高品位TV)方式でもよい。
【0123】次に、前述のはしご型配置の電子源、表示
パネル及び画像形成装置の例について図11及び図12
を用いて説明する。
【0124】図11において、110は電子源基板、1
11は電子放出素子、112は前記電子放出素子を配線
するための共通配線Dx1〜Dx10である。電子放出
素子111は、基板110上にX方向に並列に複数個配
置される(これを素子行と呼ぶ)。この素子行が複数個
配置され、電子源となる。各素子行の共通配線間に適宜
駆動電圧を印加することで、各素子行を独立に駆動する
ことが可能である。すなわち、電子ビームを放出したい
素子行には電子放出しきい値以上の電圧を、電子ビーム
を放出しない素子行には電子放出しきい値以下の電圧を
印加すればよい。また、各素子行間の共通配線Dx2〜
Dx9を、例えばDx2とDx3とを同一配線とするよ
うに構成しても良い。
【0125】図12は、上記はしご型配置の電子源を備
えた画像形成装置の表示パネルを示す。120はグリッ
ド電極、121は電子が通過するための空孔、122は
Dox1,Dox2・・・Doxmよりなる容器外端
子、123はグリッド電極120と接続されたG1、G
2・・・Gnからなる容器外端子、124は前述の様に
各素子行間の共通配線を同一配線とした電子源基板であ
る。なお、図12において図8、図11中の符号と同一
の符号は両図と同一のものを示す。前述の単純マトリク
ス配置の画像形成装置(図8に示した)との大きな違い
は、電子源基板110とフェースプレート86の間にグ
リッド電極120を備えている事である。
【0126】基板110とフェースプレート86の中間
には、グリッド電極120が設けられている。グリッド
電極120は、電子放出素子から放出された電子ビーム
を変調することができるもので、はしご型配置の素子行
と直交して設けられたストライプ状の電極に電子ビーム
を通過させるため、各素子に対応して1個ずつ円形の開
口121が設けられている。グリッドの形状や設置位置
は必ずしも図12のようなものでなくてもよく、開口と
してメッシュ状に多数の通過口を設けることもあり、ま
た例えば電子放出素子の周囲や近傍に設けてもよい。
【0127】容器外端子122およびグリッド容器外端
子123は、不図示の制御回路と電気的に接続される。
【0128】上記画像形成装置では、素子行を1列ずつ
順次駆動(走査)していくのと同期してグリッド電極列
に画像1ライン分の変調信号を同時に印加することによ
り、各電子ビームの蛍光体への照射を制御し、画像を1
ラインずつ表示することができる。
【0129】また、本発明の思想によれば、テレビジョ
ン放送の表示装置のみならず、テレビ会議システム、コ
ンピューター等の表示装置として好適な画像形成装置が
提供される。更には、感光性ドラム等と組み合わせて構
成された光プリンターとしての画像形成装置として用い
ることも可能である。またこの際、上述のm本の行方向
配線とn本の列方向配線を適宜選択することで、ライン
状発光源だけでなく、2次元状の発光源としても応用で
きる。
【0130】
【実施例】実施例1 本実施例の電子放出素子として図1(a)、(b)に示
すタイプの電子放出素子を作製した。図1及び図3を用
いて本実施例の電子放出素子の作製方法を説明する。図
1及び図3中の各符号は前述の通りである。
【0131】絶縁性基板1として石英基板を用い、これ
を有機溶剤により充分に洗浄した後、該基板1面上にN
iからなる素子電極2、3を形成した(図3(a))。
この時、素子電極間隔Lは3μmとし、素子電極の幅W
を500μm、その厚さdを1000オングストローム
とした。
【0132】有機金属化合物としてコハク酸パラジウム
を使用し、金属濃度が0.2wt%となるようにコハク
酸パラジウムをアセトンに溶解し、さらに孔径0.2μ
mのテフロンフィルターでろ過して本発明の導電性膜形
成用材料(塗布溶液)を得た。なお、上記コハク酸パラ
ジウムは、金属パラジウム及びコハク酸に硝酸を加え、
得られた混合物を加熱還流することによって得た。
【0133】その塗布溶液を、ミカサ製スピナで100
0rpm、30秒の条件で、前記素子電極2、3を形成
した絶縁性基板1上に塗布製膜した。これを大気雰囲気
のオーブン中で300℃に加熱して前記有機金属化合物
を基板上で分解堆積させ、酸化パラジウム微粒子(平均
粒径:70オングストローム)からなる微粒子膜を形成
し、導電性膜4とした(図3(b))。酸化パラジウム
であることはX線分析で確認した。ここで導電性膜4
は、その幅W’を300μmとし、素子電極2、3間の
ほぼ中央部に配置した。また、この導電性膜4の膜厚は
100オングストローム、シート抵抗値は約4×104
Ω/□であった。
【0134】なお、ここで述べる微粒子膜とは、複数の
微粒子が集合した膜であり、その微細構造として、微粒
子が個々に分散配置した状態のみならず、微粒子が互い
に隣接、あるいは重なり合った状態(島状も含む)の膜
を指し、その粒径とは、前記状態で粒子形状が認識可能
な微粒子についての径をいう。
【0135】次に、図3(c)に示すように、電子放出
部5を、素子電極2、3間に電圧を印加して導電性膜4
に通電処理(フォーミング処理)を施すことにより作製
した。通電フォーミング処理の電圧波形を図4に示す。
【0136】図4中、T1およびT2は電圧波形のパル
ス幅とパルス間隔であり、本実施例ではT1を1m秒、
T2を10m秒とし、三角波の波高値(フォーミング時
のピーク電圧)は5Vとし、通電フォーミング処理は約
1×10-6torrの真空雰囲気下で60秒間行った。
【0137】このようにして作製された電子放出部5
は、パラジウム元素を主成分とする微粒子が分散配置さ
れた状態となり、その微粒子の平均粒径は30オングス
トロームであった。
【0138】以上のようにして作製された素子につい
て、その電子放出特性の測定を行った。図5に測定評価
装置の概略構成図を示す。図5中の各符号は前述の通り
である。なお、本実施例では、アノード電極と電子放出
素子間の距離を4mm、アノード電極の電位を1kV、
電子放出特性測定時の真空装置内の真空度を1×10-6
torrとした。
【0139】以上のような測定評価装置を用いて、上記
電子放出素子の電極2、3間に素子電圧を印加し、その
時に流れる素子電流Ifおよび放出電流Ieを測定した
ところ、図6に示したような電流−電圧特性が得られ
た。本実施例で得られた素子では、素子電圧8V程度か
ら急激に放出電流Ieが増加し、素子電圧16Vでは素
子電流Ifが2.0mA、放出電流Ieが1.0μAと
なり、電子放出効率η=Ie/If(%)は0.05%
であった。
【0140】また、本実施例において得た酸化パラジウ
ム微粒子からなる導電性膜のシート抵抗値のばらつきは
5%以内であり、従来の10%より小さかった。
【0141】以上説明した実施例中、電子放出部を形成
する際に、素子の電極間に三角波パルスを印加してフォ
ーミング処理を行っているが、素子の電極間に印加する
波形は三角波に限定することはなく、矩形波など所望の
波形を用いても良く、その波高値及びパルス幅・パルス
間隔等についても上述の値に限ることなく、電子放出部
が良好に形成されれば所望の値を選択することができ
る。
【0142】実施例2 有機金属化合物としてマロン酸パラジウム(金属濃度は
0.2wt%)を使用した以外は実施例1と同様の方法
で電子放出素子を作製した。なお、上記マロン酸パラジ
ウムは、実施例1と同様に、金属パラジウム及びマロン
酸に硝酸を加え、得られた混合物を加熱還流することに
よって得た。
【0143】本実施例で得られた電子放出素子の特性を
評価した結果、素子電圧16Vにおいて素子電流Ifが
2.1mA、放出電流Ieが1.1μAとなり、電子放
出効率η=Ie/If(%)は約0.05%であった。
【0144】実施例3 有機金属化合物としてフタル酸パラジウム(金属濃度は
0.2wt%)を使用した以外は実施例1と同様の方法
で電子放出素子を作製した。なお、上記フタル酸パラジ
ウムは、実施例1と同様に、金属パラジウム及びフタル
酸に硝酸を加え、得られた混合物を加熱還流することに
よって得た。
【0145】本実施例で得られた電子放出素子の特性を
評価した結果、実施例1で得られた電子放出素子の特性
と同等の特性であった。
【0146】実施例4 有機金属化合物としてマロン酸ニッケル(金属濃度は
0.2wt%)を使用した以外は実施例1と同様の方法
で電子放出素子を作製した。なお、上記マロン酸ニッケ
ルは、水酸化ニッケルとマロン酸から常法によって合成
して得た。
【0147】本実施例で得られた電子放出素子の特性を
評価した結果、実施例2で得られた電子放出素子の特性
と同等の特性であった。
【0148】実施例5 本実施例では以下のようにして画像形成装置を作製し
た。図13〜図17を用いて本実施例の画像形成装置の
電子源の作製方法を説明する。
【0149】電子源の一部の平面図を図13に、図13
中のA−A’断面図を図14に、図14に示した電子源
(A−A’断面)を作製する各工程における断面図を図
15(a)〜(d)及び図16(e)〜(h)に、図1
6(f)に記載のマスク(Cr膜)を素子電極上に設け
た状態の一部の平面図を図17にそれぞれ示す。図13
〜図17において、同じ記号を付したものは同じものを
表わす。ここで71は絶縁性基板、72は図7における
Dxmに対応するX方向配線(下配線とも呼ぶ)、73
は図7におけるDynに対応するY方向配線(上配線と
も呼ぶ)、4は導電性膜、2、3は素子電極、141は
層間絶縁層、142は素子電極2と下配線72との電気
的接続のためのコンタクトホール、161はCr膜であ
る。
【0150】工程−a 清浄化した青板ガラス上に厚さ0.5μmのシリコン酸
化膜をスパッタ法で形成した基板71上に、真空蒸着に
より厚さ50オングストロームのCr、厚さ6000オ
ングストロームのAuを順次積層した後、ホトレジスト
(AZ1370ヘキスト社製)をスピンナーにより回転
塗布、ベークした後、ホトマスク像を露光、現像して、
下配線72のレジストパターンを形成し、次いでAu/
Cr堆積膜をウェットエッチングして、所望の形状の下
配線72を形成した。
【0151】工程−b 次に厚さ1.0μmのシリコン酸化膜からなる層間絶縁
層141をRFスパッタ法により堆積した。
【0152】工程−c 工程bで堆積したシリコン酸化膜にコンタクトホール1
42を形成するためのホトレジストパターンを作り、こ
れをマスクとして層間絶縁層141をエッチングしてコ
ンタクトホール142を形成した。エッチングはCF4
とH2 ガスを用いたRIE(Reactive Ion
Etching)法によった。
【0153】工程−d その後、素子電極2、3と素子電極間ギャップLとなる
べきパターンをホトレジスト(RD−2000N−41
日立化成社製)形成し、真空蒸着法により厚さ50オン
グストロームのTi、厚さ1000オングストロームの
Niを順次堆積した。ホトレジストパターンを有機溶剤
で溶解し、Ni/Ti堆積膜をリフトオフし、素子電極
間隔Lが3μm、素子電極の幅Wが300μmの素子電
極2、3を形成した。
【0154】工程−e 素子電極2、3の上に上配線73のホトレジストパター
ンを形成した後、厚さ50オングストロームのTi、厚
さ5000オングストロームのAuを順次真空蒸着によ
り堆積し、リフトオフにより不要の部分を除去して、所
望の形状の上配線73を形成した。
【0155】工程−f 導電性膜4を形成する前処理として、膜厚1000オン
グストロームのCr膜161を真空蒸着により堆積・パ
ターニングして、素子電極間ギャップL及びその近傍に
開口部を有するマスクを形成した。このマスクを素子電
極2、3上に設けた状態の一部の平面図を図17に示
す。次いで、実施例1で用いた有機金属化合物(コハク
酸パラジウム)のアセトン溶液をスピンナーにより回転
塗布し、300℃で10分間の加熱焼成処理を施した。
こうして形成された導電性膜4は主元素としてPdより
なる微粒子からなる薄膜であり、その膜厚は100オン
グストローム、シート抵抗値は5×104 Ω/□であっ
た。なお、ここで述べる微粒子膜とは前述した通りであ
る。
【0156】工程−g Cr膜161および焼成後の導電性膜4の不要部を酸エ
ッチャントによりエッチングして導電性膜4の所望のパ
ターンを形成した。
【0157】工程−h コンタクトホール142部分以外にレジストを塗布する
ようなパターンを形成した後、真空蒸着により厚さ50
オングストロームのTi、厚さ5000オングストロー
ムのAuを順次堆積した。リフトオフにより不要の部分
を除去することにより、コンタクトホール142を埋め
込んだ。
【0158】以上の工程により絶縁性基板71上に下配
線72、層間絶縁層141、上配線73、素子電極2、
3、導電性膜4等を形成した。
【0159】次に、以上のようにして作製した電子源を
用いて表示パネルを構成した。図8と図9を用いて本実
施例の画像形成装置の表示パネルの製造方法を説明す
る。両図中の各符号は前述の通りである。
【0160】上記のようにして多数の平面型表面伝導電
子放出素子を作製した基板71をリアプレート81上に
固定した後、基板71の5mm上方に、フェースプレー
ト86(ガラス基板83の内面に蛍光膜84とメタルバ
ック85が形成されて構成される)を支持枠82を介し
て配置し、フェースプレート86、支持枠82、リアプ
レート81の接合部にフリットガラスを塗布し、大気中
あるいは窒素雰囲気中で400℃〜500℃で10分以
上焼成することで封着した(図8)。またリアプレート
81への基板71の固定もフリットガラスで行った。図
8において、74は電子放出素子、72、73はそれぞ
れX方向およびY方向の配線である。
【0161】蛍光膜84は、モノクロームの場合は蛍光
体のみから成るが、本実施例では蛍光体はストライプ形
状を採用し、先にブラックストライプを形成し、その間
隙部に各色蛍光体を塗布し、蛍光膜84を作製した。ブ
ラックストライプの材料として通常良く用いられている
黒鉛を主成分とする材料を用い、ガラス基板83に蛍光
体を塗布する方法としてはスラリー法を用いた。
【0162】また、蛍光膜84の内面側には通常メタル
バック85が設けられる。メタルバックは、蛍光膜作製
後、蛍光膜84の内面側表面の平滑化処理(通常フィル
ミングと呼ばれる)を行い、その後、Alを真空蒸着す
ることで作製した。
【0163】フェースプレート86には、更に蛍光膜8
4の導電性を高めるため、蛍光膜84の外面側に透明電
極(不図示)が設けられる場合もあるが、本実施例では
メタルバックのみで十分な導電性が得られたので省略し
た。
【0164】前述の封着を行う際、カラーの場合は各色
蛍光体と電子放出素子とを対応させなくてはいけないた
め、十分な位置合わせを行った。
【0165】以上のようにして完成したガラス容器(外
囲器)内の雰囲気を排気管(不図示)を通じて真空ポン
プにて排気し、十分な真空度に達した後、容器外端子D
ox1〜DoxmとDoy1〜Doynを通じて電子放
出素子74の電極2、3間に電圧を印加し、導電性膜4
に通電処理(フォーミング処理)を施すことにより電子
放出部5を作製した。フォーミング処理の電圧波形を図
4に示す。
【0166】図4中、T1およびT2は電圧波形のパル
ス幅とパルス間隔であり、本実施例ではT1を1m秒、
T2を10m秒とし、三角波の波高値(フォーミング時
のピーク電圧)は5Vとし、フォーミング処理は約1×
10-6torrの真空雰囲気下で60秒間行った。
【0167】このように作製された電子放出部5はパラ
ジウム元素を主成分とする微粒子が分散配置された状態
となり、その微粒子の平均粒径は30オングストローム
であった。
【0168】次に、10-6torr程度の真空度で、不
図示の排気管をガスバーナーで熱することで溶着し、外
囲器の封止を行った。
【0169】最後に封止後の真空度を維持するためにゲ
ッター処理を行った。これは、封止を行う直前に、高周
波加熱等の加熱法により、表示パネル内の所定の位置
(不図示)に配置されたゲッターを加熱し、蒸着膜を形
成処理した。ゲッターとしてはBa等を主成分としたも
のを使用した。
【0170】以上のように完成した表示パネルを用いて
画像表示装置を形成し(駆動回路は図示せず)、各電子
放出素子に容器外端子Dox1〜Doxm、Doy1〜
Doynを通じて走査信号および変調信号を不図示の信
号発生手段よりそれぞれ印加することによって電子放出
させ、高圧端子Hvを通じてメタルバック85に数kV
以上の高圧を印加して電子ビームを加速し、蛍光膜84
に衝突させて蛍光膜84を励起・発光させることによっ
て画像を表示した。
【0171】また、上述の工程で作製した平面型電子放
出素子の特性を把握するために、同時に、図1に示した
平面型電子放出素子とL、WおよびW’等を同様にした
標準的な電子放出素子のサンプルを作製し、その電子放
出特性の測定を前述の図5の測定評価装置を用いて行っ
た。なお、上記サンプルの測定条件は、アノード電極と
電子放出素子間の距離を4mm、アノード電極の電位を
1kV、電子放出特性測定時の真空装置内の真空度を1
×10-6torrとした。
【0172】電極2、3間に素子電圧を印加し、その時
に流れる素子電流Ifおよび放出電流Ieを測定したと
ころ、図6に示したような電流−電圧特性が得られた。
本実施例で得られた素子では、素子電圧8V程度から急
激に放出電流Ieが増加し、素子電圧14Vでは素子電
流Ifが2.2mA、放出電流Ieが1.1μAとな
り、電子放出効率η=Ie/If(%)は0.05%で
あった。
【0173】
【発明の効果】本発明にかかる特定のジカルボン酸の金
属塩はより高い金属濃度を有しかつ非結晶性であるた
め、上記のジカルボン酸の金属塩を含有する本発明の導
電性膜形成用材料を用いて電子放出素子を作製すること
によって導電性膜のシート抵抗値及び膜厚を高度に均一
化することが可能となり、それによって導電性膜の膜厚
制御性が向上する。
【0174】それ故、上記のジカルボン酸の金属塩を使
用する本発明によれば、フォーミング時および電子放出
時の電子放出素子間のばらつきも従来より小さくするこ
とができ、従ってそれを用いた電子源、表示パネルおよ
び画像形成装置における輝度むらや電子放出部の欠陥に
よる不良品発生率の低減が可能となる。
【図面の簡単な説明】
【図1】 (a)は本発明に好適な基本的な平面型電子
放出素子の構成を示す模式的平面図であり、(b)はそ
の断面図である。
【図2】 本発明に好適な基本的な垂直型電子放出素子
の構成を示す模式的断面図である。
【図3】 本発明の電子放出素子の製造方法の1例を示
す模式的断面図である。
【図4】 本発明に好適な通電フォーミング処理の際の
電圧波形の例を示すグラフである。
【図5】 電子放出特性を測定するための測定評価装置
の概略構成図である。
【図6】 本発明の製造方法により作製した電子放出素
子の放出電流Ieおよび素子電流Ifと素子電圧Vfと
の関係の典型例を示すグラフである。
【図7】 本発明に好適な単純マトリクス配置の電子源
の概略構成図である。
【図8】 単純マトリクス配置の電子源を用いた本発明
に好適な表示パネルの概略構成図である。
【図9】 蛍光膜の例を示すパターン図である。
【図10】 本発明に好適な画像形成装置をNTSC方
式のテレビ信号に応じて表示を行う例の駆動回路のブロ
ック図である。
【図11】 本発明に好適な梯子配置の電子源の概略構
成図である。
【図12】 梯子配置の電子源を用いた本発明に好適な
表示パネルの概略構成図である。
【図13】 実施例で作製した本発明にかかる電子源の
部分平面図である。
【図14】 図13の電子源の、同図中のA−A’断面
図である。
【図15】 (a)〜(d)は、図14に示した電子源
(A−A’断面)を作製する各工程(a〜d)における
断面図である。
【図16】 (e)〜(h)は、図14に示した電子源
(A−A’断面)を作製する各工程(e〜h)における
断面図である。
【図17】 図16(f)に記載のマスク(Cr膜)を
素子電極上に設けた状態の一部の平面図である。
【図18】 従来の電子放出素子の典型的な構成を示す
模式的平面図である。
【符号の説明】
1:基板、2、3:素子電極、4:導電性膜、5:電子
放出部、21:段差形成部、31:液滴付与手段、3
2:液滴、50:素子電極2、3間の導電性膜4を流れ
る素子電流Ifを測定するための電流計、51:電子放
出素子に素子電圧Vfを印加するための電源、52:素
子の電子放出部5より放出される放出電流Ieを測定す
るための電流計、53:アノード電極54に電圧を印加
するための高圧電源、54:素子の電子放出部5より放
出される放出電流Ieを捕捉するためのアノード電極、
55:真空装置、56:排気ポンプ、71:電子源基
板、72:X方向配線、73:Y方向配線、74:電子
放出素子、75:結線、81:リアプレート、82:支
持枠、83:ガラス基板、84:蛍光膜、85:メタル
バック、86:フェースプレート、87:高圧端子、8
8:外囲器、91:黒色導電材、92:蛍光体、10
1:表示パネル、102:走査回路、103:制御回
路、104:シフトレジスタ、105:ラインメモリ、
106:同期信号分離回路、107:変調信号発生器、
VxおよびVa:直流電圧源、110:電子源基板、1
11:電子放出素子、112:Dx1〜Dx10は電子
放出素子111を配線するための共通配線、120:グ
リッド電極、121:電子が通過するための空孔、12
2:Dox1,Dox2・・・Doxmよりなる容器外
端子、123:グリッド電極120と接続されたG1、
G2・・・Gnからなる容器外端子、124:電子源基
板、141:層間絶縁層、142:コンタクトホール、
161:Cr膜。

Claims (13)

    (57)【特許請求の範囲】
  1. 【請求項01】 電極間に、電子放出部を含む導電性膜
    を有する電子放出素子における該導電性膜を形成するた
    めの材料であって、下記式(1) 【化1】 (式中、Xは二価の直鎖状、分枝状または環状の脂肪族
    炭化水素基あるいは二価の芳香族炭化水素基を示し、但
    し、mは0または1を示し、Mは金属元素を示し、nは
    1または2を示す)で表される有機金属化合物を主成分
    として含有することを特徴とする導電性膜形成用材料。
  2. 【請求項02】 前記材料が、前記有機金属化合物と有
    機溶媒とを組み合わせて含有してなるものであることを
    特徴とする、請求項1に記載の導電性膜形成用材料。
  3. 【請求項03】 前記MがPdであることを特徴とす
    る、請求項1または2に記載の導電性膜形成用材料。
  4. 【請求項04】 前記Xが、炭素数1〜8の直鎖状、分
    枝状または環状のアルキレン基、炭素数2〜8の直鎖
    状、分枝状または環状のアルケニレン基、あるいはベン
    ゼン環であることを特徴とする、請求項1〜3のうちの
    いずれかに記載の導電性膜形成用材料。
  5. 【請求項05】 前記有機金属化合物が、コハク酸、マ
    レイン酸、マロン酸またはフタル酸の金属塩であること
    を特徴とする、請求項1〜4のうちのいずれかに記載の
    導電性膜形成用材料。
  6. 【請求項06】 前記電子放出素子は、表面伝導型電子
    放出素子である請求項1〜5のうちのいずれかに記載の
    材料。
  7. 【請求項07】 電極間に、電子放出部が形成された導
    電性膜を有する電子放出素子の製造方法において、電子
    放出部が形成される導電性膜の形成工程が、請求項1〜
    5のうちのいずれかに記載の材料を基板上に付与する工
    程と、基板上に付与された前記材料を加熱する工程とを
    有することを特徴とする電子放出素子の製造方法。
  8. 【請求項08】 請求項7に記載の工程にて形成された
    前記導電性膜に、電子放出部を形成するためのフォーミ
    ング処理を施す工程を有することを特徴とする電子放出
    素子の製造方法
  9. 【請求項09】 前記フォーミング処理は、前記導電性
    膜に通電する工程を含む請求項8に記載の電子放出素子
    の製造方法。
  10. 【請求項10】 前記電子放出素子は、表面伝導型電子
    放出素子である請求項7〜9いずれかに記載の電子放出
    素子の製造方法。
  11. 【請求項11】 電子放出素子と、該素子への電圧印加
    手段とを具備する電子源の製造方法であって、該電子放
    出素子を請求項7〜10いずれかに記載の方法で作製す
    ることを特徴とする電子源の製造方法。
  12. 【請求項12】 電子放出素子及び該素子への電圧印加
    手段を具備する電子源と、該素子から放出される電子を
    受けて発光する蛍光膜とを具備する表示パネルの製造方
    法であって、該電子放出素子を請求項7〜10いずれか
    に記載の方法で作製することを特徴とする表示パネルの
    製造方法。
  13. 【請求項13】 電子放出素子及び該素子への電圧印加
    手段を具備する電子源と、該素子から放出される電子を
    受けて発光する蛍光膜と、外部信号に基づいて該素子へ
    印加する電圧を制御する駆動回路とを具備する画像形成
    装置の製造方法であって、該電子放出素子を請求項7〜
    10いずれかに記載の方法で作製することを特徴とする
    画像形成装置の製造方法。
JP10161495A 1994-08-11 1995-04-04 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法 Expired - Fee Related JP3103005B2 (ja)

Priority Applications (10)

Application Number Priority Date Filing Date Title
JP10161495A JP3103005B2 (ja) 1995-04-04 1995-04-04 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法
AT95305254T ATE225567T1 (de) 1994-08-11 1995-07-27 Verwendung einer lösung für die herstellung einer elektroemittierenden vorrichtung und methode zur herstellung von elektroemittierenden vorrichtungen
EP95305254A EP0696813B1 (en) 1994-08-11 1995-07-27 Use of a solution for fabrication of electron-emitting devices and manufacture method of electron-emitting devices
DE69528423T DE69528423T2 (de) 1994-08-11 1995-07-27 Verwendung einer Lösung für die Herstellung einer elektroemittierenden Vorrichtung und Methode zur Herstellung von elektroemittierenden Vorrichtungen
AU27233/95A AU710259B2 (en) 1994-08-11 1995-07-27 Solution for fabrication of electron-emitting devices, manufacture method of electron-emitting devices, and manufacture method of image-forming apparatus
US08/508,678 US5716618A (en) 1994-08-11 1995-07-28 Solution for fabrication of electron-emitting devices, manufacture method of electron-emitting devices, and manufacture method of image-forming apparatus
KR1019950023800A KR100198766B1 (ko) 1994-08-11 1995-08-02 전자 방출 소자 제조용 용액, 전자 방출 소자의 제조 방법, 및 화상 형성 장치의 제조 방법
CA002155714A CA2155714C (en) 1994-08-11 1995-08-09 Solution for fabrication of electron-emitting devices, manufacture method of electron-emitting devices, and manufacture method of image-forming apparatus
CN95115341A CN1083145C (zh) 1994-08-11 1995-08-11 电子发射器件及其成象设备的制造方法
US09/456,302 USRE37896E1 (en) 1994-08-11 1999-12-08 Solution for fabrication of electron-emitting devices, manufacture method of electron-emitting devices, and manufacture method of image-forming apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10161495A JP3103005B2 (ja) 1995-04-04 1995-04-04 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法

Publications (2)

Publication Number Publication Date
JPH08273520A JPH08273520A (ja) 1996-10-18
JP3103005B2 true JP3103005B2 (ja) 2000-10-23

Family

ID=14305288

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10161495A Expired - Fee Related JP3103005B2 (ja) 1994-08-11 1995-04-04 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法

Country Status (1)

Country Link
JP (1) JP3103005B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017045577A (ja) * 2015-08-25 2017-03-02 美上電熱有限公司 発熱ウェアの加熱片及び発熱ウェアの配線構造

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017045577A (ja) * 2015-08-25 2017-03-02 美上電熱有限公司 発熱ウェアの加熱片及び発熱ウェアの配線構造

Also Published As

Publication number Publication date
JPH08273520A (ja) 1996-10-18

Similar Documents

Publication Publication Date Title
US20020084736A1 (en) Electron-emitting device, electron source and image forming apparatus
EP0901144A1 (en) Electron-emitting device, electron source, image-forming apparatus, and production methods thereof
JP3229163B2 (ja) 有機金属錯体、導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法
US5716618A (en) Solution for fabrication of electron-emitting devices, manufacture method of electron-emitting devices, and manufacture method of image-forming apparatus
JP3103005B2 (ja) 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法
JP3559689B2 (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JP3337860B2 (ja) 電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法
JP3120952B2 (ja) 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法
JP3207706B2 (ja) 電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法
JP3544135B2 (ja) 電子放出素子、電子源及び画像形成装置の製造方法
JP3258291B2 (ja) 有機金属錯体含有インクジェットインクおよび該インクの噴射装置
JP3408065B2 (ja) 電子放出素子、電子源及び画像形成装置の製造方法
JP3217946B2 (ja) 電子放出部形成用材料並びに該材料を用いた電子放出素子、電子源、表示素子及び画像形成装置の製造方法
JP3524278B2 (ja) 画像形成装置
JP3214985B2 (ja) 電子放出部形成用材料、電子放出素子および画像形成装置の製造方法
JP3524269B2 (ja) 画像形成装置の製造方法
JP2000173453A (ja) 電子放出素子、電子源、画像形成装置の製造方法
JPH10188854A (ja) 画像形成装置及びその製造方法
JP3063004B1 (ja) 電子放出素子及び画像形成装置の製造方法
JPH09265900A (ja) 電子放出素子、電子源、画像形成装置及びこれらの製造方法
JPH09298030A (ja) 電子放出素子及び電子源及び画像形成装置
JPH09106757A (ja) 電子放出素子、電子源、表示素子および画像形成装置の製造方法並びに電子放出部形成用材料
JPH08279333A (ja) 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法
JPH1140044A (ja) 電子放出素子及び電子源及び画像表示装置およびそれらの製造方法
JPH08273518A (ja) 導電性膜形成用材料、並びにそれを用いた電子放出素子、電子源、表示パネルおよび画像形成装置の製造方法

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070825

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080825

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080825

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090825

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090825

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100825

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110825

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120825

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120825

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130825

Year of fee payment: 13

LAPS Cancellation because of no payment of annual fees