JP2932728B2 - チップ形ネットワーク電子部品 - Google Patents

チップ形ネットワーク電子部品

Info

Publication number
JP2932728B2
JP2932728B2 JP3047901A JP4790191A JP2932728B2 JP 2932728 B2 JP2932728 B2 JP 2932728B2 JP 3047901 A JP3047901 A JP 3047901A JP 4790191 A JP4790191 A JP 4790191A JP 2932728 B2 JP2932728 B2 JP 2932728B2
Authority
JP
Japan
Prior art keywords
individual terminal
insulating substrate
terminal electrode
chip
terminal electrodes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP3047901A
Other languages
English (en)
Other versions
JPH04283904A (ja
Inventor
揮好 池内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP3047901A priority Critical patent/JP2932728B2/ja
Publication of JPH04283904A publication Critical patent/JPH04283904A/ja
Application granted granted Critical
Publication of JP2932728B2 publication Critical patent/JP2932728B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Apparatuses And Processes For Manufacturing Resistors (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、抵抗,コンデンサ,コ
イル等の複数の部品素子を同一パッケージ内に形成し、
主に、プリント基板上に実装し回路構成することを目的
としたチップ形ネットワーク電子部品に関するものであ
る。
【0002】
【従来の技術】近年、この種のチップ形ネットワーク電
子部品は、デジタル回路上のプルアップ,プルダウン用
のネットワーク抵抗やインターフェイス用のRCネット
ワークとして多用されている。
【0003】以下に従来のチップ形ネットワーク電子部
品について説明する。図10(a)は、従来のチップ形
ネットワーク電子部品の上面図、図10(b)は裏面
図、図10(c)は図10(a)及び図10(b)のA
−A′線の断面図を示すものである。図において、1は
絶縁基板である。2aは絶縁基板1の端部に形成した4
個の第1の個別端子電極である。2bは絶縁基板1の個
別端子電極2aと対向する端部に形成した4個の第2の
個別端子電極である。3は、個別端子電極2a及び2b
に相対するように絶縁基板1の上面に形成した共通端子
電極であり、個別端子電極2aと、もう一方の個別端子
電極2b及び共通端子電極3の端子部3bは、各々の端
子ピッチの半分のピッチ分だけ対向する端子電極に対し
てずらした千鳥状の配列となっている。4は、抵抗素子
であり、共通端子電極3と個別端子電極2a,2bに接
続した状態で絶縁基板1の上面に形成され、8抵抗素子
の並列抵抗形のチップ形ネットワーク抵抗器5を構成す
るものであった。
【0004】以上のように構成されたチップ形ネットワ
ーク抵抗器5は、図11に示すようにデジタル回路用の
プルアップ抵抗としての用途が多く、I/Oコネクタよ
り入力された8ビットのパラレル信号線6が各々ICに
接続され、各々のパラレル信号線6に個別端子電極2
a,2bを介して同一抵抗値を有する8個の抵抗素子4
が接続され、各抵抗素子4の他端は共通端子電極3によ
り電源側(Vcc)に共通接続される。この場合、対向す
る端子電極2a,2bを千鳥状に配列することで、パラ
レル信号線がストレートな状態で端子電極2a,2bと
接続することができるように工夫されている。
【0005】
【発明が解決しようとする課題】しかしながら上記の従
来の構成では、回路構成するプリント基板等の配線の関
係上、図11に示すパラレル信号線6に対してGND線
や別の信号線をクロス配線しなければならない場合、プ
リント基板の多層化によって解決する方法が取られるた
めプリント基板コストに大きく影響するという課題があ
った。
【0006】本発明は、上記従来の課題を解決するもの
で、プリント基板の多層化を必要とせず、図11に示す
ようなパラレル信号線6に対して容易にクロス配線する
ことが可能なジャンパー機能付のチップ形ネットワーク
電子部品を提供することを目的とするものである。
【0007】
【課題を解決するための手段】この目的を達成するため
に本発明のチップ形ネットワーク電子部品は、矩形状の
絶縁基板と、この絶縁基板の幅方向の一方の端部に形成
した複数の第1の個別端子電極とこの第1の個別端子電
極に相対するように絶縁基板の他方の端部に形成した複
数の第2の個別端子電極と、これらの第1,第2の個別
端子電極に相対するように絶縁基板の上面に形成した共
通端子電極と、この共通端子電極と前記第1,第2の個
別端子電極のうちいずれか一方とに接続した状態で前記
絶縁基板の上面に配設される抵抗素子とで構成し、少な
くとも前記第1,第2の個別端子電極の相対するもの同
士をそれぞれ絶縁基板の裏面に設けた複数の導体により
接続し、この導体を覆うように絶縁皮膜を形成したもの
である。
【0008】
【作用】この構成によって、I/Oコネクタより引出し
たプリント基板上の各々のパラレル信号線は、本発明の
チップ形ネットワーク電子部品の絶縁基板の一方の端部
の第1の個別端子電極に接続され、相対する他方の第2
の個別端子電極へ絶縁基板の裏面に設けた導体により接
続され、第2の個別端子電極とICがプリント基板上の
パラレル信号線により接続される。従って、プリント基
板のパラレル信号線のとぎれた部分となる相対する第1
の個別端子電極と第2の個別端子電極の間に絶縁基板の
裏面に設けた導体に対してこの導体を覆う絶縁皮膜を介
して同一のプリント基板上にクロス配線することが可能
となり、プリント基板の多層化を必要とせず容易にクロ
ス配線を実現することができる。
【0009】
【実施例】(実施例1)以下本発明の一実施例のチップ
形ネットワーク電子部品について、図面を参照しながら
説明する。チップ形ネットワーク電子部品の一例として
チップ形ネットワーク抵抗器を挙げて説明する。
【0010】図1(a)は、本発明の第1の実施例にお
けるチップ形ネットワーク電子部品の上面図、図1
(b)は裏面図、図1(c)は図1(a)及び図1
(b)のB−B′線の断面図を示すものである。図1に
おいて、7はアルミナ96%の絶縁基板である。8aは
絶縁基板7の端部に形成した8個の第1の個別端子電極
である。8bは個別端子電極8aに相対するように絶縁
基板7の他方の端部に形成した8個の第2の個別端子電
極である。9は第1,第2の個別端子電極8a及び8b
に相対するように絶縁基板7の上面に形成した共通端子
電極である。9a,9bは共通端子電極9の端子部であ
り、この端子部9aと9b及び第1,第2の個別端子電
極8aと8bの相対するもの同士は、図1(b),
(c)に示す絶縁基板7の裏面に形成した9個の導体皮
膜11により各々接続されている。10は抵抗素子であ
り、共通端子電極9と第1の個別端子電極8aとに接続
されている。12は導体皮膜11を覆うように絶縁基板
7の裏面に形成された絶縁皮膜である。
【0011】以上のよう構成された8抵抗素子の並列抵
抗形のチップ形ネットワーク抵抗器13について、図2
に示すデジタル回路用のプルアップ抵抗として使用する
場合の説明を行う。まず、I/Oコネクタより引出した
各々のパラレル信号線14bは、第2の個別端子電極8
bに接続される。そして相対する第1の個別端子電極8
aへは導体皮膜11により接続され、さらに第1の個別
端子電極8aとICがパラレル信号線14aにより接続
される。さらに、各々のパラレル信号線14aに第1の
個別端子電極8aを介して同一抵抗値を有する8個の抵
抗素子10が接続され各抵抗素子10の他端は共通端子
電極9,端子部9a,導体皮膜11,端子部9bを介し
て電源側(Vcc)に接続される。
【0012】以上のように本実施例によれば、絶縁基板
7の端部に相対するように形成した各々8個の第1の個
別端子電極8aと第2の個別電極8bと、これらの第
1,第2の個別端子電極8a,8bに相対するように絶
縁基板7の上面に形成した共通端子電極9と、この共通
端子電極9と第1の個別端子電極8aとに接続した状態
で絶縁基板7の上面に配設される8個の抵抗素子10と
で構成し、第1の個別端子電極8aと第2の個別端子電
極8bの相対するもの同士、共通端子電極9の端子部9
aと端子部9b同士をそれぞれ絶縁基板7の裏面に設け
た9個の導体皮膜11により接続し、この導体皮膜11
を覆うように絶縁皮膜12を形成することにより、図2
に示すように、導体皮膜11とICより引出したGND
線15とが絶縁皮膜12を間に介することでクロス配線
することが可能となり、プリント基板の多層化を必要と
せずに同一のプリント基板面上でパラレル信号線14
a,14bとGND線15とのクロス配線を行うことが
できる。
【0013】(実施例2)以下本発明の第2の実施例に
ついて、図面を参照しながらチップ形ネットワーク電子
部品の一例としてチップ形ネットワーク抵抗器を挙げて
説明する。図3(a)は、本発明の第2の実施例を示す
チップ形ネットワーク電子部品の上面図、図3(b)は
裏面図である。図3において、16はアルミナ96%の
絶縁基板である。17aは絶縁基板16の端部に形成し
た8個の第1の個別端子電極である。17bは第1の個
別端子電極17aに相対するように絶縁基板16の他方
の端部に形成した8個の第2の個別端子電極である。1
8は抵抗素子であり、隣り合う2つの第1の個別端子電
極17a間に接続するように形成されている。19は導
体皮膜であり、絶縁基板16の裏面に形成し相対する第
1,第2の個別端子電極17aと17bを接続してい
る。20は導体皮膜19を覆うように形成された絶縁皮
膜である。
【0014】以上のように構成された4抵抗素子の独立
抵抗形のチップ形ネットワーク抵抗器21について、図
4を用いて使用例を説明する。まず、信号線22aは第
1の個別端子電極17aに接続される。そして相対する
第2の個別端子電極17bへは導体皮膜19により接続
され、さらに第2の個別端子電極17bから信号線22
bへ接続される。さらに、第1の個別端子電極17aの
隣り合うもの同士に抵抗素子18が接続される。
【0015】以上のように本実施例によれば、絶縁基板
16の端部に相対するように形成した各々8個の第1の
個別端子電極17aと第2の個別端子電極17bと、こ
れらの第1の個別端子電極17aの隣り合う2つ同士に
接続した状態で絶縁基板16の上面に配設される4個の
抵抗素子18とで構成し、第1の個別端子電極17aと
第2個別端子電極17bの相対するもの同士をそれぞれ
絶縁基板16の裏面に設けた8個の導体皮膜19により
接続し、この導体皮膜19を覆うように絶縁皮膜20を
形成することにより、図4に示すように、導体皮膜19
とGND線23及び他の信号線24等とが、絶縁皮膜2
0を間に介することでクロス配線することが可能とな
り、同一のプリント基板面上で信号線22a,22bと
GND線23や他の信号線24等とクロス配線を行うこ
とができる。
【0016】(実施例3)以下本発明の第3の実施例に
ついて、図面を参照しながらチップ形ネットワーク電子
部品の一例としてチップ形ネットワーク抵抗器を挙げて
説明する。図5(a)は、本発明の第3の実施例を示す
チップ形ネットワーク電子部品の上面図、図5(b)は
裏面図である。図5において、25はアルミナ96%の
絶縁基板である。26aと27aは絶縁基板25の端部
に隣り合うように交互に形成した各々4個ずつの第1の
個別端子電極である。26bは第1の個別端子電極27
aに相対するように絶縁基板25の他方の端部に形成し
た4個の第2の個別端子電極であり、27bは第1の個
別端子電極26aに相対するように絶縁基板25の他方
の端部に形成した4個の第2の個別端子電極であり、第
2の個別端子電極26bと27bは隣り合うよう交互に
配列形成されている。28は抵抗素子であり、第1の個
別端子電極26aと第2の個別端子電極26bに接続し
ている。29は導体皮膜であり、絶縁基板25の裏面に
形成され、第1の個別端子電極27aと第2の個別端子
電極27bに接続している。30は導体皮膜29を覆う
ように形成された絶縁皮膜である。
【0017】以上のように構成された4抵抗素子の独立
抵抗形のチップ形ネットワーク抵抗器31について図6
を用いて使用例を説明する。まず、図6(a)におい
て、信号線32aは第1の個別端子電極26aに接続さ
れ、抵抗素子28を通して個別端子電極26bから信号
線32bに接続される。信号線33aは個別端子電極2
7aに接続され、導体皮膜29を通して個別端子電極2
7bから信号線33bに接続される。また、図6(b)
に示すように、本実施例のチップ形ネットワーク抵抗器
31を2個用いた場合、信号線35aから第1の個別端
子電極26a、抵抗素子28、第2の個別端子電極26
b、信号線35b、第1の個別端子電極27a、導体皮
膜29、第2の個別端子電極27b、信号線35cへと
接続される一方の経路と信号線36aから第1の個別端
子電極27a、導体皮膜29、第2の個別端子電極27
b、信号線36b、第1の個別端子電極26a、抵抗素
子28、第2の個別端子電極26b、信号線36cへと
接続されるもう一方の経路により、2個のチップ形ネッ
トワーク抵抗器31の組合せによる8抵抗素子の信号線
35aから信号線35c、並びに信号線36aから信号
線36cへの直列接続の独立抵抗回路が形成される。
【0018】以上のように本実施例によれば、絶縁基板
25の一方の端部に隣り合って交互に形成した各々4個
ずつの第1の個別端子電極26a及び27aと、この第
1の個別端子電極26aに相対するように絶縁基板25
の他方の端部に形成した4個の第2の個別端子電極27
bと、第1の個別端子電極27aに相対するように絶縁
基板25の他方の端部に形成した4個の第2の個別端子
電極26bと、第1の個別端子電極26aと第2の個別
端子電極26bとに接続した状態で絶縁基板25の上面
に配設される4個の抵抗素子28とで構成し、第1の個
別端子電極27aと第2の個別端子電極27bとを絶縁
基板25の裏面に設けた4個の導体皮膜29により接続
し、この導体皮膜29を覆うように絶縁皮膜30を形成
することにより、図6(a)のように信号線32aから
抵抗素子28を通して信号線32bへ接続するライン
と、信号線33aから導体皮膜29を通して信号線33
bへ接続するラインとが絶縁基板25を間に介してクロ
ス配線され、かつ導体皮膜29とGND線34が絶縁皮
膜30を間に介してクロス配線することが可能となる。
よって同一のプリント基板面上で、信号線32a,32
bと信号線33a,33b更にGND線34との3層の
クロス配線を行うことができる。また図6(b)のよう
に、2個のチップ形ネットワーク抵抗器31を組合せる
ことで、デジタル回路に用いられる8抵抗素子のダンピ
ング抵抗として使用でき、各々の2個のチップ形ネット
ワーク抵抗器31の絶縁皮膜30を間に介して同一のプ
リント基板面上で、信号線35a,35b,35c及び
信号線36a,36b,36cとGND線37や他の信
号線38等とクロス配線を行うことができる。
【0019】なお、第1の実施例において共通端子電極
9の端子部9a,9bは図1(a)の左端に各々1個ず
つ設けるものとしたが、他の個別端子電極8a,8bの
ある任意の箇所としても構わず、また図7に示すように
共通端子電極38の端子部38a,38bを左右両端等
各々2箇所以上としてもよい。また、第1の実施例にお
いて共通端子電極9の端子部9aと9bを絶縁基板7の
上面で切断し、抵抗素子10を絶縁基板7の一方の端部
にある第1の個別端子電極8aとのみ接続したが、図8
に示すように共通端子電極40の端子部40aと40b
は絶縁基板39の上面で接続しても構わず、また図8に
示すように抵抗素子42aは絶縁基板39の一方の端部
にある第1の個別端子電極41aと接続し抵抗素子42
bは絶縁基板39の他方の端部にある第2の個別端子電
極41bと接続して、相対する第1の個別端子電極41
aと第2の個別端子電極41bのどちらか一方に抵抗素
子42a,42bを接続するという構成でもよい。ま
た、第1の実施例において共通端子電極9の端子部9a
と9bは絶縁基板7の裏面で導体皮膜11で接続されて
いるが、この部分の導体皮膜を取除き、端子部9aのみ
を使用し図2に示すような電源側(Vcc)に接続しても
よい。
【0020】なお、第1,第2,第3の実施例において
共通端子電極の端子部及び個別端子電極は凹形状とした
が、図9に示すように共通端子電極43の端子部43
a,43b及び個別端子電極44a,44bを凸形状と
してもよい。また第1,第2,第3の実施例において絶
縁基板の裏面に設けた導体皮膜を覆うように絶縁皮膜1
2,20,30を形成したが、プリント基板面上のGN
D線や他の信号線等の導体皮膜とクロス配線する部分の
絶縁皮膜を覆うように形成するのであれば、絶縁皮膜1
2,20,30はなくてもよいことは言うまでもない。
【0021】
【発明の効果】以上のように本発明は、絶縁基板の対向
する個別端子電極の相対するもの同士または、部品素子
に接続されていないもの同士を絶縁基板の裏面に設けた
複数の導体により接続し、この導体を覆うように絶縁皮
膜を形成することにより、プリント基板の多層化を必要
とせずプリント基板コストを抑えトータルコストに有利
な種々のジャンパー機能付のチップ形ネットワーク電子
部品を実現できるものである。
【図面の簡単な説明】
【図1】(a)は本発明の第1の実施例におけるチップ
形ネットワーク電子部品の上面図 (b)は第1の実施例におけるチップ形ネットワーク電
子部品の裏面図 (c)は第1の実施例(a),(b)のB−B′線にお
けるチップ形ネットワーク電子部品の断面図
【図2】第1の実施例におけるチップ形ネットワーク電
子部品の使用例説明のための回路図
【図3】(a)は本発明の第2の実施例におけるチップ
形ネットワーク電子部品の上面図 (b)は第2の実施例におけるチップ形ネットワーク電
子部品の裏面図
【図4】第2の実施例におけるチップ形ネットワーク電
子部品の使用例説明のための回路図
【図5】(a)は本発明の第3の実施例におけるチップ
形ネットワーク電子部品の上面図 (b)は第3の実施例におけるチップ形ネットワーク電
子部品の裏面図
【図6】(a)は第3の実施例におけるチップ形ネット
ワーク電子部品の使用例説明のための回路図 (b)は第3の実施例におけるチップ形ネットワーク電
子部品を2個使用した使用例説明のための回路図
【図7】本発明の他の実施例におけるチップ形ネットワ
ーク電子部品の上面図
【図8】本発明の他の実施例におけるチップ形ネットワ
ーク電子部品の上面図
【図9】本発明の他の実施例におけるチップ形ネットワ
ーク電子部品の上面図
【図10】(a)は従来のチップ形ネットワーク電子部
品の上面図 (b)は従来のチップ形ネットワーク電子部品の裏面図 (c)は従来のチップ形ネットワーク電子部品(a),
(b)のA−A′線の断面図
【図11】従来のチップ形ネットワーク電子部品の使用
例説明のための回路図
【符号の説明】
7 絶縁基板 8a 第1の個別端子電極 8b 第2の個別端子電極 9 共通端子電極 10 抵抗素子 11 導体皮膜 12 絶縁皮膜

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】矩形状の絶縁基板と、この絶縁基板の幅方
    向の一方の端部に形成した複数の第1の個別端子電極と
    この第1の個別端子電極に相対するように絶縁基板の他
    方の端部に形成した複数の第2の個別端子電極と、これ
    らの第1,第2の個別端子電極に相対するように絶縁基
    板の上面に形成した共通端子電極と、この共通端子電極
    と前記第1,第2の個別端子電極のうちいずれか一方と
    に接続した状態で前記絶縁基板の上面に配設される抵
    抗,コンデンサ,コイル等の複数の部品素子とで構成
    し、少なくとも前記第1,第2の個別端子電極の相対す
    るもの同士をそれぞれ絶縁基板の裏面に設けた複数の導
    体により接続したことを特徴とするチップ形ネットワー
    ク電子部品。
  2. 【請求項2】矩形状の絶縁基板と、この絶縁基板の幅方
    向の一方の端部に形成した複数の第1の個別端子電極と
    この第1の個別端子電極に相対するように絶縁基板の他
    方の端部に形成した複数の第2の個別端子電極と、これ
    らの第1,第2の個別端子電極に接続した状態で前記絶
    縁基板の上面に配設される抵抗,コンデンサ,コイル等
    の複数の部品素子とで構成し、前記第1,第2の個別端
    子電極の相対するもの同士または、前記第1,第2の個
    別端子電極の部品素子に接続されていないもの同士を絶
    縁基板の裏面に設けた複数の導体により接続したことを
    特徴とするチップ形ネットワーク電子部品。
  3. 【請求項3】矩形状の絶縁基板の裏面に設けた第1の個
    別端子電極と第2の個別端子電極を接続する導体を覆う
    ように絶縁皮膜を形成したことを特徴とする請求項1及
    び2記載のチップ形ネットワーク電子部品。
JP3047901A 1991-03-13 1991-03-13 チップ形ネットワーク電子部品 Expired - Fee Related JP2932728B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3047901A JP2932728B2 (ja) 1991-03-13 1991-03-13 チップ形ネットワーク電子部品

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3047901A JP2932728B2 (ja) 1991-03-13 1991-03-13 チップ形ネットワーク電子部品

Publications (2)

Publication Number Publication Date
JPH04283904A JPH04283904A (ja) 1992-10-08
JP2932728B2 true JP2932728B2 (ja) 1999-08-09

Family

ID=12788300

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3047901A Expired - Fee Related JP2932728B2 (ja) 1991-03-13 1991-03-13 チップ形ネットワーク電子部品

Country Status (1)

Country Link
JP (1) JP2932728B2 (ja)

Also Published As

Publication number Publication date
JPH04283904A (ja) 1992-10-08

Similar Documents

Publication Publication Date Title
JP2657953B2 (ja) 多層キャパシタ及び前記キャパシタを含む電子部品構造体
US5343075A (en) Composite stacked semiconductor device with contact plates
JP2559954B2 (ja) 階段状多層相互接続装置
US4016463A (en) High density multilayer printed circuit card assembly and method
JP2000357960A (ja) 高密度を有するボールグリッドアレイrcネットワーク
US5384433A (en) Printed circuit structure including power, decoupling and signal termination
JPS6266506A (ja) 多層セラミツクコンデンサ−を含む高静電容量ブスバ−
US4004196A (en) Multi-layer panel board with single-in-line package for high speed switching logic
JPH05102648A (ja) プリント基板
US5583748A (en) Semiconductor module having multiple circuit boards
US4714981A (en) Cover for a semiconductor package
JP2932728B2 (ja) チップ形ネットワーク電子部品
US4568999A (en) Multilayer ceramic capacitor on printed circuit
US6246300B1 (en) Passive network in the form of a CCRL array
JP2656585B2 (ja) 集積回路部品とその実装構造
JPH11195531A (ja) チップ部品、チップネットワーク部品
US5674077A (en) Interleaved connector circuit having increased backplane impedance
US6801439B2 (en) Multiple network electronic component
JP2633721B2 (ja) 面実装用ネットワーク型電子部品
JP3591894B2 (ja) 多層プリント基板
JP3136760B2 (ja) チップ型3端子コンデンサ
JPS6025873Y2 (ja) 多連インダクタンス素子
JP2568044Y2 (ja) 電子部品
JP2969977B2 (ja) 多連チップ部品
JPH06216477A (ja) 配線基板及びこれを用いた電子回路装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees