JP2923656B2 - マトリクス型表示装置のデータドライバ - Google Patents
マトリクス型表示装置のデータドライバInfo
- Publication number
- JP2923656B2 JP2923656B2 JP31899289A JP31899289A JP2923656B2 JP 2923656 B2 JP2923656 B2 JP 2923656B2 JP 31899289 A JP31899289 A JP 31899289A JP 31899289 A JP31899289 A JP 31899289A JP 2923656 B2 JP2923656 B2 JP 2923656B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- shift
- sampling
- sample
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Liquid Crystal (AREA)
- Digital Computer Display Output (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
【発明の詳細な説明】 〔概要〕 表示パネルのデータバスにデータ電圧を印加するマト
リクス型表示装置のデータドライバに関し、 同時サンプリングモードと順次サンプリングモードと
の切替えを可能とし、且つ経済的なデータドライバを提
供することを目的とし、 データバスとスキャンバスとを直交して配置したマト
リクス型表示パネルの前記データバスにデータ電圧を印
加するマトリクス型表示装置のデータドライバに於い
て、前記データバス対応に表示データをサンプリングし
て、該データバスにデータ電圧を印加するサンプルホー
ルド回路と、該サンプルホールド回路にサンプリングパ
ルスを印加する複数個のシフトレジスタと、該複数個の
シフトレジスタに、それぞれ同一位相のシフトクロック
信号を加えて同時サンプリングモードとするか或いはそ
れぞれ異なる位相のシフトクロック信号を加えて順次サ
ンプリングモードとするかを選択する選択回路とを備え
て構成した。
リクス型表示装置のデータドライバに関し、 同時サンプリングモードと順次サンプリングモードと
の切替えを可能とし、且つ経済的なデータドライバを提
供することを目的とし、 データバスとスキャンバスとを直交して配置したマト
リクス型表示パネルの前記データバスにデータ電圧を印
加するマトリクス型表示装置のデータドライバに於い
て、前記データバス対応に表示データをサンプリングし
て、該データバスにデータ電圧を印加するサンプルホー
ルド回路と、該サンプルホールド回路にサンプリングパ
ルスを印加する複数個のシフトレジスタと、該複数個の
シフトレジスタに、それぞれ同一位相のシフトクロック
信号を加えて同時サンプリングモードとするか或いはそ
れぞれ異なる位相のシフトクロック信号を加えて順次サ
ンプリングモードとするかを選択する選択回路とを備え
て構成した。
本発明は、表示パネルのデータバスにデータ電圧を印
加するマトリクス型表示装置のデータドライバに関する
ものである。
加するマトリクス型表示装置のデータドライバに関する
ものである。
マトリクス型表示パネルは、データバスとスキャンバ
スとを直交配置したものであり、表示媒体として、デー
タバスとスキャンバスとの交点に液晶を介在させた液晶
表示パネルが一般的である。又薄膜トランジスタ等のス
イッチング素子を、データバスとスキャンバスとの交点
に設けたアクティブマトリクス型と、そのようなスイッ
チング素子を設けない単純マトリクス型とがあり、又カ
ラーフィルタを設けて、フルカラー表示を可能とした構
成も知られている。
スとを直交配置したものであり、表示媒体として、デー
タバスとスキャンバスとの交点に液晶を介在させた液晶
表示パネルが一般的である。又薄膜トランジスタ等のス
イッチング素子を、データバスとスキャンバスとの交点
に設けたアクティブマトリクス型と、そのようなスイッ
チング素子を設けない単純マトリクス型とがあり、又カ
ラーフィルタを設けて、フルカラー表示を可能とした構
成も知られている。
このようなマトリクス型表示パネルは薄型であるか
ら、小型のカラーテレビ受像機やパーソルコンピュータ
等の表示装置に適用されている。又フルカラーのビデオ
プロジェクタとして開発が進められている。
ら、小型のカラーテレビ受像機やパーソルコンピュータ
等の表示装置に適用されている。又フルカラーのビデオ
プロジェクタとして開発が進められている。
従って、マトリクス型表示パネルを駆動する為のデー
タドライバは、各種の用途に対応できることが要望され
ている。
タドライバは、各種の用途に対応できることが要望され
ている。
従来例のマトリクス型表示装置のデータドライバは、
例えば、第8図に示すように、サンプルホールド回路54
とシフトレジスタ55とから構成され、サンプルホールド
回路54は、サンプリングスイッチ56と、サンプリングコ
ンデンサ57と、バッファ増幅器58とから構成されてい
る。又マトリクス型表示パネル53は、直交配置されたデ
ータバス51とスキャンバス52との交点に液晶等の表示媒
体が介在されて構成され、スキャンドライバ59から順次
スキャンバス52にスキャン電圧が印加される。
例えば、第8図に示すように、サンプルホールド回路54
とシフトレジスタ55とから構成され、サンプルホールド
回路54は、サンプリングスイッチ56と、サンプリングコ
ンデンサ57と、バッファ増幅器58とから構成されてい
る。又マトリクス型表示パネル53は、直交配置されたデ
ータバス51とスキャンバス52との交点に液晶等の表示媒
体が介在されて構成され、スキャンドライバ59から順次
スキャンバス52にスキャン電圧が印加される。
又表示データとして、R(赤),G(緑),B(青)の信
号が入力される場合を示し、表示データの同期信号に同
期してシフトデータSIがシフトレジスタ55に加えられ、
シフトクロック信号CLKにより順次シフトされて、シフ
トレジスタ55の各段からサンプリングパルスとして出力
される。サンプリングスイッチ56は、このサンプリング
パルスによってオンとなり、表示データはサンプリング
コンデンサ57に加えられて、サンプルホールドされる。
このサンプルホールドされた電圧は、バッファ増幅器58
を介してデータバス51にデータ電圧として印加される。
号が入力される場合を示し、表示データの同期信号に同
期してシフトデータSIがシフトレジスタ55に加えられ、
シフトクロック信号CLKにより順次シフトされて、シフ
トレジスタ55の各段からサンプリングパルスとして出力
される。サンプリングスイッチ56は、このサンプリング
パルスによってオンとなり、表示データはサンプリング
コンデンサ57に加えられて、サンプルホールドされる。
このサンプルホールドされた電圧は、バッファ増幅器58
を介してデータバス51にデータ電圧として印加される。
このデータ電圧が印加されるデータバス51と、スキャ
ン電圧が印加されるスキャンバス52との交点の表示セル
の組合せにより、画像や文字が表示される。
ン電圧が印加されるスキャンバス52との交点の表示セル
の組合せにより、画像や文字が表示される。
第9図はサンプリング動作説明図であり、カラービデ
オ信号等の複合映像信号から分離されたアナログのR,G,
B信号を順次サンプリングする場合を示し、“1"のシフ
トデータSIがシフトクロック信号CLKにより順次シフト
されて、シフトレジスタ55の各段の出力信号S1,S2,S3,
・・・が“1"となることにより、R,G,B信号の丸印のレ
ベルがサンプルホールドされることになる。
オ信号等の複合映像信号から分離されたアナログのR,G,
B信号を順次サンプリングする場合を示し、“1"のシフ
トデータSIがシフトクロック信号CLKにより順次シフト
されて、シフトレジスタ55の各段の出力信号S1,S2,S3,
・・・が“1"となることにより、R,G,B信号の丸印のレ
ベルがサンプルホールドされることになる。
第10図は複合映像信号から同期信号SYNとR,G,Bの輝度
信号とに分離された場合を示し、R,G,B信号は同一レベ
ルで示してあるが、輝度に対応したレベルとなるもので
ある。又同一レベルのR,G,B信号が同時に得られる場
合、即ち、R+G+Bで示す場合は白色表示となる。こ
のようなR,G,B信号を順次サンプリングする場合、波形
の伝送歪により正しいサンプルホールド出力信号が得ら
れない場合がある。
信号とに分離された場合を示し、R,G,B信号は同一レベ
ルで示してあるが、輝度に対応したレベルとなるもので
ある。又同一レベルのR,G,B信号が同時に得られる場
合、即ち、R+G+Bで示す場合は白色表示となる。こ
のようなR,G,B信号を順次サンプリングする場合、波形
の伝送歪により正しいサンプルホールド出力信号が得ら
れない場合がある。
例えば、第11図に示すように、RGBで示す信号を、シ
フトレジスタ55の出力信号S1,S2,S3により時刻t1,t2,t3
に於いてサンプリングした場合、それぞれ所定のレベル
のサンプルホールド出力信号を得ることができるが、伝
送経路の静電容量等によりRGB′で示す波形のように波
形なまりが生じると、時刻t1に於けるサンプルホールド
出力信号は、波形なまりが生じないRGB信号の場合に比
較してレベルが低くなる。例えば、時刻t1でR信号、時
刻t2でG信号、時刻t3でB信号をサンプルホールドする
場合、R信号のサンプルホールド出力信号のレベルが低
くなり、正しいカラー表示ができないことになる。
フトレジスタ55の出力信号S1,S2,S3により時刻t1,t2,t3
に於いてサンプリングした場合、それぞれ所定のレベル
のサンプルホールド出力信号を得ることができるが、伝
送経路の静電容量等によりRGB′で示す波形のように波
形なまりが生じると、時刻t1に於けるサンプルホールド
出力信号は、波形なまりが生じないRGB信号の場合に比
較してレベルが低くなる。例えば、時刻t1でR信号、時
刻t2でG信号、時刻t3でB信号をサンプルホールドする
場合、R信号のサンプルホールド出力信号のレベルが低
くなり、正しいカラー表示ができないことになる。
そこで、従来は、R,G,B信号を同時にサンプリングす
る構成が用いられている。即ち、RGB′信号のような波
形なまりが生じた信号に対して、時刻t2のように所定レ
ベルとなった時刻に於いて、R,G,B信号を同時にサンプ
ルホールドするものである。
る構成が用いられている。即ち、RGB′信号のような波
形なまりが生じた信号に対して、時刻t2のように所定レ
ベルとなった時刻に於いて、R,G,B信号を同時にサンプ
ルホールドするものである。
従来例のマトリクス型表示装置のデータドライバに於
いては、順次サンプリングか同時サンプリングかの何れ
か一方の構成を有するものであり、順次サンプリング方
式のデータドライバに於いては、前述のように、波形な
まりにより正確なサンプルホールド出力信号を得ること
が困難であり、又同時サンプリング方式のデータドライ
バに於いては、サンプリング間隔が長くなることから、
白黒等の2色表示の場合には、解像度が低くなる欠点が
ある。
いては、順次サンプリングか同時サンプリングかの何れ
か一方の構成を有するものであり、順次サンプリング方
式のデータドライバに於いては、前述のように、波形な
まりにより正確なサンプルホールド出力信号を得ること
が困難であり、又同時サンプリング方式のデータドライ
バに於いては、サンプリング間隔が長くなることから、
白黒等の2色表示の場合には、解像度が低くなる欠点が
ある。
又マトリクス型表示パネル53の表示容量を増大するに
伴ってデータバス51の本数が増大し、シフトレジスタ55
のシフトクロック信号CLKの周波数を高くする必要があ
る。しかし、その周波数を高くするにも限度があるか
ら、データドライバにより駆動できるマトリクス型表示
パネルの表示容量にも限度が生じる欠点があった。
伴ってデータバス51の本数が増大し、シフトレジスタ55
のシフトクロック信号CLKの周波数を高くする必要があ
る。しかし、その周波数を高くするにも限度があるか
ら、データドライバにより駆動できるマトリクス型表示
パネルの表示容量にも限度が生じる欠点があった。
本発明は、同時サンプリングモードと順次サンプリン
グモードとの切替えを可能とし、且つ経済的なデータド
ライバを提供することを目的とするものである。
グモードとの切替えを可能とし、且つ経済的なデータド
ライバを提供することを目的とするものである。
本発明のマトリクス型表示装置のデータドライバは、
複数個のシフトレジスタを設けたものであり、第1図を
参照して説明する。
複数個のシフトレジスタを設けたものであり、第1図を
参照して説明する。
データバス1とスキャンバス2とを直交して配置した
マトリクス型表示パネル3のデータバス1にデータ電圧
を印加するマトリクス型表示装置のデータドライバに於
いて、データバス1対応に表示データをサンプリングし
て該データバス1にデータ電圧を印加するサンプルホー
ルド回路4と、このサンプルホールド回路4にサンプル
パルスを印加する複数個のシフトレジスタ5−1〜5−
nと、この複数個のシフトレジスタ5−1〜5−nに、
それぞれ同一位相のシフトクロック信号を加えて同時サ
ンプリングモードとするか或いはそれぞれ異なる位相の
シフトクロック信号を加えて順次サンプリングモードと
するかを選択する選択回路6とを備えており、7はスキ
ャンバス2を順次選択してスキャン電圧を印加するスキ
ャンドライバである。
マトリクス型表示パネル3のデータバス1にデータ電圧
を印加するマトリクス型表示装置のデータドライバに於
いて、データバス1対応に表示データをサンプリングし
て該データバス1にデータ電圧を印加するサンプルホー
ルド回路4と、このサンプルホールド回路4にサンプル
パルスを印加する複数個のシフトレジスタ5−1〜5−
nと、この複数個のシフトレジスタ5−1〜5−nに、
それぞれ同一位相のシフトクロック信号を加えて同時サ
ンプリングモードとするか或いはそれぞれ異なる位相の
シフトクロック信号を加えて順次サンプリングモードと
するかを選択する選択回路6とを備えており、7はスキ
ャンバス2を順次選択してスキャン電圧を印加するスキ
ャンドライバである。
選択回路6により複数個のシフトレジスタ5−1〜5
−nに同一位相或いはそれぞれ異なる位相のシフトクロ
ック信号を選択して加えるものであり、又複数個のシフ
トレジスタ5−1〜5−nの各段の出力信号がサンプル
ホールド回路4にサンプリングパルスとして加えられ、
表示データがサンプリングされ、ホールド出力信号がデ
ータ電圧としてマトリクス型表示パネル3のデータバス
1に印加される。
−nに同一位相或いはそれぞれ異なる位相のシフトクロ
ック信号を選択して加えるものであり、又複数個のシフ
トレジスタ5−1〜5−nの各段の出力信号がサンプル
ホールド回路4にサンプリングパルスとして加えられ、
表示データがサンプリングされ、ホールド出力信号がデ
ータ電圧としてマトリクス型表示パネル3のデータバス
1に印加される。
各シフトレジスタ5−1〜5−nは、1個のシフトレ
ジスタを用いた従来例に比較して、1/nの周波数のシフ
トクロック信号で動作すれば良いことになるから、表示
容量の大きいマトリクス型表示パネル3に対するデータ
ドライバを容易に構成することができる。
ジスタを用いた従来例に比較して、1/nの周波数のシフ
トクロック信号で動作すれば良いことになるから、表示
容量の大きいマトリクス型表示パネル3に対するデータ
ドライバを容易に構成することができる。
又複数個のシフトレジスタ5−1〜5−nに同一位相
のシフトクロック信号を加えた場合には、複数個のシフ
トレジスタ5−1〜5−nの各段の出力信号は同一位相
となるから、サンプルホールド回路4に於いて表示デー
タを同時にサンプリングすることができる。即ち、同時
サンプリングモードとすることができる。又複数個のシ
フトレジスタ5−1〜5−nにそれぞれ異なる位相のシ
フトクロック信号を加えると、複数個のシフトレジスタ
5−1〜5−nの各段の出力信号は異なる位相となるか
ら、サンプルホールド回路4に於いて表示データを順次
サンプリングすることができる。即ち、順次サンプリン
グモードとなる。従って、選択回路6によりシフトクロ
ック信号を選択して複数個のシフトレジスタ5−1〜5
−nに加えることにより、同時サンプリングモードと順
次サンプリングモードとの何れか一方のモードで表示デ
ータをサンプリングして、データバス1にデータ電圧を
印加することができる。
のシフトクロック信号を加えた場合には、複数個のシフ
トレジスタ5−1〜5−nの各段の出力信号は同一位相
となるから、サンプルホールド回路4に於いて表示デー
タを同時にサンプリングすることができる。即ち、同時
サンプリングモードとすることができる。又複数個のシ
フトレジスタ5−1〜5−nにそれぞれ異なる位相のシ
フトクロック信号を加えると、複数個のシフトレジスタ
5−1〜5−nの各段の出力信号は異なる位相となるか
ら、サンプルホールド回路4に於いて表示データを順次
サンプリングすることができる。即ち、順次サンプリン
グモードとなる。従って、選択回路6によりシフトクロ
ック信号を選択して複数個のシフトレジスタ5−1〜5
−nに加えることにより、同時サンプリングモードと順
次サンプリングモードとの何れか一方のモードで表示デ
ータをサンプリングして、データバス1にデータ電圧を
印加することができる。
〔実施例〕 以下図面を参照して本発明の実施例について詳細に説
明する。
明する。
第2図は本発明の一実施例の要部ブロック図であり、
11はデータバス、12はスキャンバス、13はマトリクス型
表示パネル、14はサンプルホールド回路、15−1〜15−
3はシフトレジスタ、16はシフトクロック信号CLK1〜CL
K3を選択する選択回路、17はスキャンドライバ、SW1〜S
Wmはトランジスタ等からなるサンプリングスイッチ、C1
〜Cmはサンプリングコンデンサ、BF1〜BFmはバッファ増
幅器である。
11はデータバス、12はスキャンバス、13はマトリクス型
表示パネル、14はサンプルホールド回路、15−1〜15−
3はシフトレジスタ、16はシフトクロック信号CLK1〜CL
K3を選択する選択回路、17はスキャンドライバ、SW1〜S
Wmはトランジスタ等からなるサンプリングスイッチ、C1
〜Cmはサンプリングコンデンサ、BF1〜BFmはバッファ増
幅器である。
この実施例は、R,G,B信号対応にシフトレジスタ15−
1〜15−3を設けた場合を示し、各シフトレジスタ15−
1〜15−3は、m/3段構成のものである。又マトリクス
型表示パネル13は、m本のデータバス11とk本のスキャ
ンバス12とからなり、m×kの表示セルが構成され、R,
G,Bのカラーフィルタが設けられた例えばアクティブマ
トリクス型液晶表示パネルとすることができる。
1〜15−3を設けた場合を示し、各シフトレジスタ15−
1〜15−3は、m/3段構成のものである。又マトリクス
型表示パネル13は、m本のデータバス11とk本のスキャ
ンバス12とからなり、m×kの表示セルが構成され、R,
G,Bのカラーフィルタが設けられた例えばアクティブマ
トリクス型液晶表示パネルとすることができる。
スキャンドライバ17は、表示データの同期信号に同期
してk本のスキャンバス12を順次選択してスキャン電圧
を印加する構成を有し、そのスキャン電圧に同期してサ
ンプルホールド回路14からm本のデータバス11に同時に
表示データに対応したデータ電圧が印加される。このサ
ンプルホールド回路14は、シフトレジスタ15−1〜15−
3の出力信号により駆動されるトランジスタ等からなる
サンプリングスイッチSW1〜SWmと、サンプルホールドす
る為のサンプリングコンデンサC1〜Cmと、データ電圧を
出力するバッファ増幅器BF1〜BFmとから構成されてい
る。
してk本のスキャンバス12を順次選択してスキャン電圧
を印加する構成を有し、そのスキャン電圧に同期してサ
ンプルホールド回路14からm本のデータバス11に同時に
表示データに対応したデータ電圧が印加される。このサ
ンプルホールド回路14は、シフトレジスタ15−1〜15−
3の出力信号により駆動されるトランジスタ等からなる
サンプリングスイッチSW1〜SWmと、サンプルホールドす
る為のサンプリングコンデンサC1〜Cmと、データ電圧を
出力するバッファ増幅器BF1〜BFmとから構成されてい
る。
又シフトレジスタ15−1〜15−3は、表示データの同
期信号に同期したシフトデータSIをシフトクロック信号
に従ってシフトし、各段の出力信号をサンプリングパル
スとしてサンプルホールド回路14のサンプリングスイッ
チSW1〜SWmに加えるものであり、例えば、シフトレジス
タ15−1の1段目の出力信号はサンプリングスイッチSW
1,2段目の出力信号はサンプリングスイッチSW4,3段目の
出力信号はサンプリングスイッチSW7(図示を省略),
・・・,終段のm/3段目の出力信号はサンプリングスイ
ッチSWm−2にそれぞれ加えられ、又シフトレジスタ15
−2の1段目の出力信号はサンプリングスイッチSW2,2
段目の出力信号はサンプリングスイッチSW5(図示を省
略),・・・終段のm/3段目の出力信号はサンプリング
スイッチSWm−1にそれぞれ加えられる。又シフトレジ
スタ15−3の1段目の出力信号はサンプリングスイッチ
SW3,・・・,終段のm/3段目の出力信号はサンプリング
スイッチSWmにそれぞれ加えられる。
期信号に同期したシフトデータSIをシフトクロック信号
に従ってシフトし、各段の出力信号をサンプリングパル
スとしてサンプルホールド回路14のサンプリングスイッ
チSW1〜SWmに加えるものであり、例えば、シフトレジス
タ15−1の1段目の出力信号はサンプリングスイッチSW
1,2段目の出力信号はサンプリングスイッチSW4,3段目の
出力信号はサンプリングスイッチSW7(図示を省略),
・・・,終段のm/3段目の出力信号はサンプリングスイ
ッチSWm−2にそれぞれ加えられ、又シフトレジスタ15
−2の1段目の出力信号はサンプリングスイッチSW2,2
段目の出力信号はサンプリングスイッチSW5(図示を省
略),・・・終段のm/3段目の出力信号はサンプリング
スイッチSWm−1にそれぞれ加えられる。又シフトレジ
スタ15−3の1段目の出力信号はサンプリングスイッチ
SW3,・・・,終段のm/3段目の出力信号はサンプリング
スイッチSWmにそれぞれ加えられる。
又選択回路16にそれぞれ位相が異なるシフトクロック
信号CLK1〜CLK3が入力され、その中の一つの例えばシフ
トクロック信号CLK1を選択して各シフトレジスタ15−1
〜15−3に加えると、各シフトレジスタ15−1〜15−3
の対応する各段の出力信号は同一位相となり、例えば、
最初のシフトクロック信号CLK1により、各シフトレジス
タ15−1〜15−3の1段目の出力信号がサンプリングス
イッチSW1,SW2,SW3に加えられて同時にオンとなり、R,
G,B信号が同時にサンプリングされて、サンプリングコ
ンデンサC1,C2,C3によりホールドされ、次のシフトクロ
ック信号CLK1が加えられると、各シフトレジスタ15−1
〜15−3の2段目の出力信号がサンプリングスイッチSW
4,SW5,SW6(図示せず)に加えられて同時にオンとな
る。従って、同時サンプリングモードとなる。
信号CLK1〜CLK3が入力され、その中の一つの例えばシフ
トクロック信号CLK1を選択して各シフトレジスタ15−1
〜15−3に加えると、各シフトレジスタ15−1〜15−3
の対応する各段の出力信号は同一位相となり、例えば、
最初のシフトクロック信号CLK1により、各シフトレジス
タ15−1〜15−3の1段目の出力信号がサンプリングス
イッチSW1,SW2,SW3に加えられて同時にオンとなり、R,
G,B信号が同時にサンプリングされて、サンプリングコ
ンデンサC1,C2,C3によりホールドされ、次のシフトクロ
ック信号CLK1が加えられると、各シフトレジスタ15−1
〜15−3の2段目の出力信号がサンプリングスイッチSW
4,SW5,SW6(図示せず)に加えられて同時にオンとな
る。従って、同時サンプリングモードとなる。
又選択回路16によりシフトクロック信号CLK1〜CLK3を
それぞれシフトレジスタ15−1〜15−3に加えると、各
シフトレジスタ15−1〜15−3の対応する各段の出力信
号は異なる位相となり、例えば、最初のシフトクロック
信号CLK1〜CLK3が順次シフトレジスタ15−1〜15−3に
加えられると、順次シフトレジスタ15−1〜15−3の1
段目の出力信号がサンプリングスイッチSW1〜SW3に加え
られ、R信号がサンプリングスイッチSW1によりサンプ
リングされ、次にG信号がサンプリングスイッチSW2に
よりサンプリングされ、次にB信号がサンプリングスイ
ッチSW3によりサンプリングされ、それぞれ異なる位相
で順次サンプリングされる。即ち、順次サンプリングモ
ードとなる。
それぞれシフトレジスタ15−1〜15−3に加えると、各
シフトレジスタ15−1〜15−3の対応する各段の出力信
号は異なる位相となり、例えば、最初のシフトクロック
信号CLK1〜CLK3が順次シフトレジスタ15−1〜15−3に
加えられると、順次シフトレジスタ15−1〜15−3の1
段目の出力信号がサンプリングスイッチSW1〜SW3に加え
られ、R信号がサンプリングスイッチSW1によりサンプ
リングされ、次にG信号がサンプリングスイッチSW2に
よりサンプリングされ、次にB信号がサンプリングスイ
ッチSW3によりサンプリングされ、それぞれ異なる位相
で順次サンプリングされる。即ち、順次サンプリングモ
ードとなる。
第3図は同時サンプリングモードの説明図であり、
(a)は表示データ、(b)はシフトデータSI、(c)
〜(e)はシフトレジスタ15−1〜15−3に加えられる
シフトクロック信号、(f)〜(h)はサンプルホール
ド出力信号を示す。各シフトレジスタ15−1〜15−3に
は(c)〜(e)に示す同一位相のシフトクロック信号
が加えられ、(b)に示すシフトデータSIが順次シフト
されて、各シフトレジスタ15−1〜15−3の各段の出力
信号により、R,G,Bの同時サンプリングが行われ、
(f)〜(h)に示すサンプルホールド出力信号が得ら
れることになる。
(a)は表示データ、(b)はシフトデータSI、(c)
〜(e)はシフトレジスタ15−1〜15−3に加えられる
シフトクロック信号、(f)〜(h)はサンプルホール
ド出力信号を示す。各シフトレジスタ15−1〜15−3に
は(c)〜(e)に示す同一位相のシフトクロック信号
が加えられ、(b)に示すシフトデータSIが順次シフト
されて、各シフトレジスタ15−1〜15−3の各段の出力
信号により、R,G,Bの同時サンプリングが行われ、
(f)〜(h)に示すサンプルホールド出力信号が得ら
れることになる。
第4図は順次サンプリングモードの説明図であり、
(a)は表示データ、(b)はシフトデータSI、(c)
〜(e)はシフトレジスタ15−1〜15−3に加えるシフ
トクロック信号、(f)〜(h)はサンプルホールド出
力信号を示す。各シフトレジスタ15−1〜15−3には
(c)〜(e)に示すそれぞれ位相が異なるシフトクロ
ック信号が加えられるから、シフトレジスタ15−1〜15
−3の各段の出力信号もそれぞれ位相が異なるものとな
り、R,G,B,R,G,B,・・・の順序でサンプリングされるこ
とになる。即ち、順次サンプリングモードとなる。
(a)は表示データ、(b)はシフトデータSI、(c)
〜(e)はシフトレジスタ15−1〜15−3に加えるシフ
トクロック信号、(f)〜(h)はサンプルホールド出
力信号を示す。各シフトレジスタ15−1〜15−3には
(c)〜(e)に示すそれぞれ位相が異なるシフトクロ
ック信号が加えられるから、シフトレジスタ15−1〜15
−3の各段の出力信号もそれぞれ位相が異なるものとな
り、R,G,B,R,G,B,・・・の順序でサンプリングされるこ
とになる。即ち、順次サンプリングモードとなる。
従って、選択回路16によりシフトクロック信号を選択
することにより、同時サンプリングモード又は順次サン
プリングモードの何れにも適用できることになる。又シ
フトクロック信号は、従来例に比較して1/3の周波数で
良いことになるから、従来例と同一動作速度のシフトレ
ジスタを用いた場合には、データバス11の本数が3倍の
マトリクス型表示パネルに対しても、容易に駆動するこ
とができることになる。
することにより、同時サンプリングモード又は順次サン
プリングモードの何れにも適用できることになる。又シ
フトクロック信号は、従来例に比較して1/3の周波数で
良いことになるから、従来例と同一動作速度のシフトレ
ジスタを用いた場合には、データバス11の本数が3倍の
マトリクス型表示パネルに対しても、容易に駆動するこ
とができることになる。
第5図は本発明の他の実施例の要部ブロック図であ
り、21はデータバス、22はスキャンバス、23はマトリク
ス型表示パネル、24,34はサンプルホールド回路、25−
1〜25−3,35−1〜35−3はシフトレジスタ、26,36は
選択回路、27はスキャンドライバである。
り、21はデータバス、22はスキャンバス、23はマトリク
ス型表示パネル、24,34はサンプルホールド回路、25−
1〜25−3,35−1〜35−3はシフトレジスタ、26,36は
選択回路、27はスキャンドライバである。
データバス21を左から21−1〜21−mとすると、奇数
番のデータバス21−1,21−3,・・・がサンプルホールド
回路24に接続され、偶数番のデータバス21−2,21−4,・
・・がサンプルホールド回路34に接続される。
番のデータバス21−1,21−3,・・・がサンプルホールド
回路24に接続され、偶数番のデータバス21−2,21−4,・
・・がサンプルホールド回路34に接続される。
又選択回路26,36に入力されるシフトクロック信号CLK
1〜CLK3,CLK1′〜CLK3′は、それぞれ位相が異なるもの
であり、同時サンプリングモードの場合には、シフトレ
ジスタ25−1,25−3,35−2に加えられるシフトクロック
信号を同一位相とし、シフトレジスタ25−2,35−1,35−
3に加えられるシフトクロック信号を同一位相とするよ
うに選択回路26,36によりシフトクロック信号の選択が
行われる。その場合、サンプルホールド回路24,34に入
力された表示データは、例えば、データバス21−1,21−
2,21−3対応にR,G,B信号が同時にサンプリングされ、
次にデータバス21−4,21−5,21−6対応にR,G,B信号が
同時にサンプリングされる。又順次サンプリングモード
の場合には、シフトレジスタ25−1〜25−3,35−1〜35
−3に加えられるシフトクロック信号が総て異なる位相
となるように、選択回路26,36によりシフトクロック信
号の選択が行われる。
1〜CLK3,CLK1′〜CLK3′は、それぞれ位相が異なるもの
であり、同時サンプリングモードの場合には、シフトレ
ジスタ25−1,25−3,35−2に加えられるシフトクロック
信号を同一位相とし、シフトレジスタ25−2,35−1,35−
3に加えられるシフトクロック信号を同一位相とするよ
うに選択回路26,36によりシフトクロック信号の選択が
行われる。その場合、サンプルホールド回路24,34に入
力された表示データは、例えば、データバス21−1,21−
2,21−3対応にR,G,B信号が同時にサンプリングされ、
次にデータバス21−4,21−5,21−6対応にR,G,B信号が
同時にサンプリングされる。又順次サンプリングモード
の場合には、シフトレジスタ25−1〜25−3,35−1〜35
−3に加えられるシフトクロック信号が総て異なる位相
となるように、選択回路26,36によりシフトクロック信
号の選択が行われる。
第6図は同時サンプリングモードの説明図であり、
(a)は表示データ、(b)はシフトデータSI、(c)
〜(e)は選択回路26からシフトレジスタ25−1〜25−
3に加えられるシフトクロック信号、(f)〜(h)は
サンプルホールド回路24によるサンプルホールド出力信
号、(i)〜(k)は選択回路36からシフトレジスタ35
−1〜35−3に加えられるシフトクロック信号、(l)
〜(n)はサンプルホールド回路34によるサンプルホー
ルド出力信号を示す。
(a)は表示データ、(b)はシフトデータSI、(c)
〜(e)は選択回路26からシフトレジスタ25−1〜25−
3に加えられるシフトクロック信号、(f)〜(h)は
サンプルホールド回路24によるサンプルホールド出力信
号、(i)〜(k)は選択回路36からシフトレジスタ35
−1〜35−3に加えられるシフトクロック信号、(l)
〜(n)はサンプルホールド回路34によるサンプルホー
ルド出力信号を示す。
(a)に示す表示データRGB1は、(c),(e),
(j)に示すシフトクロック信号によりシフトデータSI
がシフトされて、シフトレジスタ25−1,25−3,35−2の
1段目の出力信号によりサンプリングされるから、
(f),(h),(m)のR1,B1,G1で示すサンプルホー
ルド出力信号となり、(d),(i),(k)に示すシ
フトクロック信号によりシフトデータSIがシフトされ
て、シフトレジスタ25−2,35−1,35−3の1段目の出力
信号によりサンプリングされるから、(g),(l),
(n)のG2,R2,B2で示すサンプルホールド信号となる。
(j)に示すシフトクロック信号によりシフトデータSI
がシフトされて、シフトレジスタ25−1,25−3,35−2の
1段目の出力信号によりサンプリングされるから、
(f),(h),(m)のR1,B1,G1で示すサンプルホー
ルド出力信号となり、(d),(i),(k)に示すシ
フトクロック信号によりシフトデータSIがシフトされ
て、シフトレジスタ25−2,35−1,35−3の1段目の出力
信号によりサンプリングされるから、(g),(l),
(n)のG2,R2,B2で示すサンプルホールド信号となる。
第7図は順次サンプリングモードの説明図であり、
(a)は表示データ、(b)はシフトデータSI、(c)
〜(e)は選択回路24からシフトレジスタ25−1〜25−
3に加えられるシフトクロック信号、(f)〜(h)は
サンプルホールド回路24によるサンプルホールド出力信
号、(i)〜(k)は選択回路36からシフトレジスタ35
−1〜35−3に加えられるシフトクロック信号、(l)
〜(n)はサンプルホールド回路34によるサンプルホー
ルド出力信号を示す。
(a)は表示データ、(b)はシフトデータSI、(c)
〜(e)は選択回路24からシフトレジスタ25−1〜25−
3に加えられるシフトクロック信号、(f)〜(h)は
サンプルホールド回路24によるサンプルホールド出力信
号、(i)〜(k)は選択回路36からシフトレジスタ35
−1〜35−3に加えられるシフトクロック信号、(l)
〜(n)はサンプルホールド回路34によるサンプルホー
ルド出力信号を示す。
(c)〜(e),(i)〜(k)に示すように、シフ
トレジスタ25−1〜25−3,35−1〜35−3に加えられる
シフトクロック信号はそれぞれ位相が異なるものであ
り、シフトレジスタ25−1,25−3,35−2の1段目の出力
信号により(a)に示す表示データR1,G1,B1信号が順
次サンプリングされ、(f),(l),(g)に示すサ
ンプルホールド出力信号となる。又シフトレジスタ25−
2,35−1,35−3の1段目の出力信号により(a)に示す
表示データR2,G2,B2信号が順次サンプリングされ、
(m),(h),(n)に示すサンプルホールド出力信
号となる。
トレジスタ25−1〜25−3,35−1〜35−3に加えられる
シフトクロック信号はそれぞれ位相が異なるものであ
り、シフトレジスタ25−1,25−3,35−2の1段目の出力
信号により(a)に示す表示データR1,G1,B1信号が順
次サンプリングされ、(f),(l),(g)に示すサ
ンプルホールド出力信号となる。又シフトレジスタ25−
2,35−1,35−3の1段目の出力信号により(a)に示す
表示データR2,G2,B2信号が順次サンプリングされ、
(m),(h),(n)に示すサンプルホールド出力信
号となる。
従って、選択回路26,36によりシフトクロック信号を
選択することにより、同時サンプリングモードと順次サ
ンプリングモードとの何れか一方を選択することができ
る。
選択することにより、同時サンプリングモードと順次サ
ンプリングモードとの何れか一方を選択することができ
る。
本発明は、前述の実施例にのみ限定されるものではな
く種々付加変更することができるものであり、例えば、
シフトレジスタを更に倍の本数とすることにより、シフ
トクロック信号の周波数を更に半分とすることもでき
る。又シフトレジスタは表示データをシフトするもので
はなく、1ビットのシフトデータSIをシフトするだけの
構成であるから、比較的簡単な構成で済むことになる。
く種々付加変更することができるものであり、例えば、
シフトレジスタを更に倍の本数とすることにより、シフ
トクロック信号の周波数を更に半分とすることもでき
る。又シフトレジスタは表示データをシフトするもので
はなく、1ビットのシフトデータSIをシフトするだけの
構成であるから、比較的簡単な構成で済むことになる。
以上説明したように、本発明は、複数個のシフトレジ
スタ5−1〜5−nを設け、各シフトレジスタ5−1〜
5−nに同一位相のシフトクロック信号を加えた時に、
各シフトレジスタ5−1〜5−nの各段の出力信号が同
一位相となるから、同時サンプリングモードとなり、各
シフトレジスタ5−1〜5−nにそれぞれ異なるシフト
クロック信号を加えた時に、各シフトレジスタ5−1〜
5−nの各段の出力信号がそれぞれ異なる位相となるか
ら、順次サンプリングモードとなる。このようなモード
は、選択回路6により前述のシフトクロック信号を選択
することにより切替えることができる。
スタ5−1〜5−nを設け、各シフトレジスタ5−1〜
5−nに同一位相のシフトクロック信号を加えた時に、
各シフトレジスタ5−1〜5−nの各段の出力信号が同
一位相となるから、同時サンプリングモードとなり、各
シフトレジスタ5−1〜5−nにそれぞれ異なるシフト
クロック信号を加えた時に、各シフトレジスタ5−1〜
5−nの各段の出力信号がそれぞれ異なる位相となるか
ら、順次サンプリングモードとなる。このようなモード
は、選択回路6により前述のシフトクロック信号を選択
することにより切替えることができる。
従って、シフトクロック信号の周波数を従来例と同一
とした場合には、シフトレジスタ5−1〜5−nの本数
倍のデータバス1を有するマトリクス型表示パネル3を
駆動することができるから、表示容量の増大化に対処す
ることができる。又同一構成のデータドライバにより、
同時サンプリングモードと順次サンプリングモードとの
何れにも適用できるから、大量生産によりコストダウン
を図ることができる利点がある。
とした場合には、シフトレジスタ5−1〜5−nの本数
倍のデータバス1を有するマトリクス型表示パネル3を
駆動することができるから、表示容量の増大化に対処す
ることができる。又同一構成のデータドライバにより、
同時サンプリングモードと順次サンプリングモードとの
何れにも適用できるから、大量生産によりコストダウン
を図ることができる利点がある。
第1図は本発明の原理説明図、第2図は本発明の一実施
例の要部ブロック図、第3図は同時サンプリングモード
の説明図、第4図は順次サンプリングモードの説明図、
第5図は本発明の他の実施例の要部ブロック図、第6図
は同時サンプリングモードの説明図、第7図は順次サン
プリングモードの説明図、第8図は従来例の要部ブロッ
ク図、第9図はサンプリング動作説明図、第10図はRGB
信号の説明図、第11図はRGB信号の順次サンプリングの
説明図である。 1はデータバス、2はスキャンバス、3はマトリクス型
表示パネル、4はサンプルホールド回路、5−1〜5−
nはシフトレジスタ、6は選択回路、7はスキャンドラ
イバである。
例の要部ブロック図、第3図は同時サンプリングモード
の説明図、第4図は順次サンプリングモードの説明図、
第5図は本発明の他の実施例の要部ブロック図、第6図
は同時サンプリングモードの説明図、第7図は順次サン
プリングモードの説明図、第8図は従来例の要部ブロッ
ク図、第9図はサンプリング動作説明図、第10図はRGB
信号の説明図、第11図はRGB信号の順次サンプリングの
説明図である。 1はデータバス、2はスキャンバス、3はマトリクス型
表示パネル、4はサンプルホールド回路、5−1〜5−
nはシフトレジスタ、6は選択回路、7はスキャンドラ
イバである。
Claims (1)
- 【請求項1】データバス(1)とスキャンバス(2)と
を直交して配置したマトリクス型表示パネル(3)の前
記データバス(1)にデータ電圧を印加するマトリクス
型表示装置のデータドライバに於いて、 前記データバス(1)対応に表示データをサンプリング
して、該データバス(1)にデータ電圧を印加するサン
プルホールド回路(4)と、 該サンプルホールド回路(4)にサンプリングパルスを
印加する複数個のシフトレジスタ(5−1〜5−n)
と、 該複数個のシフトレジスタ(5−1〜5−n)に、それ
ぞれ同一位相のシフトクロック信号を加えて同時サンプ
リングモードとするか或いはそれぞれ異なる位相のシフ
トクロック信号を加えて順次サンプリングモードとする
かを選択する選択回路(6)とを備えた ことを特徴とするマトリクス型表示装置のデータドライ
バ。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP31899289A JP2923656B2 (ja) | 1989-12-11 | 1989-12-11 | マトリクス型表示装置のデータドライバ |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP31899289A JP2923656B2 (ja) | 1989-12-11 | 1989-12-11 | マトリクス型表示装置のデータドライバ |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH03180890A JPH03180890A (ja) | 1991-08-06 |
| JP2923656B2 true JP2923656B2 (ja) | 1999-07-26 |
Family
ID=18105286
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP31899289A Expired - Fee Related JP2923656B2 (ja) | 1989-12-11 | 1989-12-11 | マトリクス型表示装置のデータドライバ |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2923656B2 (ja) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8928967B2 (en) | 1998-04-08 | 2015-01-06 | Qualcomm Mems Technologies, Inc. | Method and device for modulating light |
| WO1999052006A2 (en) | 1998-04-08 | 1999-10-14 | Etalon, Inc. | Interferometric modulation of radiation |
| JP2000227784A (ja) | 1998-07-29 | 2000-08-15 | Seiko Epson Corp | 電気光学装置の駆動回路および電気光学装置 |
| WO2003007049A1 (en) | 1999-10-05 | 2003-01-23 | Iridigm Display Corporation | Photonic mems and structures |
| US7420725B2 (en) | 2004-09-27 | 2008-09-02 | Idc, Llc | Device having a conductive light absorbing mask and method for fabricating same |
| US7289259B2 (en) | 2004-09-27 | 2007-10-30 | Idc, Llc | Conductive bus structure for interferometric modulator array |
| US7916980B2 (en) | 2006-01-13 | 2011-03-29 | Qualcomm Mems Technologies, Inc. | Interconnect structure for MEMS device |
| US7944604B2 (en) | 2008-03-07 | 2011-05-17 | Qualcomm Mems Technologies, Inc. | Interferometric modulator in transmission mode |
| US8963159B2 (en) | 2011-04-04 | 2015-02-24 | Qualcomm Mems Technologies, Inc. | Pixel via and methods of forming the same |
| US9134527B2 (en) | 2011-04-04 | 2015-09-15 | Qualcomm Mems Technologies, Inc. | Pixel via and methods of forming the same |
-
1989
- 1989-12-11 JP JP31899289A patent/JP2923656B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JPH03180890A (ja) | 1991-08-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5365284A (en) | Liquid crystal display device and driving method thereof | |
| US5579027A (en) | Method of driving image display apparatus | |
| EP0461928B1 (en) | A column electrode driving circuit for a display apparatus | |
| JP2003228339A (ja) | 液晶表示装置およびその駆動方法 | |
| JPH0654961B2 (ja) | サンプルホ−ルド回路 | |
| JP2923656B2 (ja) | マトリクス型表示装置のデータドライバ | |
| JP2957799B2 (ja) | 表示装置の表示駆動用サンプルホールド回路 | |
| JPH1124632A (ja) | アクティブマトリクス型画像表示装置及びその駆動方法 | |
| JPH08286642A (ja) | 表示装置 | |
| JPH09138670A (ja) | 液晶表示装置の駆動回路 | |
| JPH0282295A (ja) | マトリクス表示装置のデータドライバ | |
| KR101063128B1 (ko) | 구동 장치, 구동 방법 및 표시 패널 구동 시스템 | |
| JPH09152850A (ja) | 画像表示装置 | |
| KR970067084A (ko) | 신호선 구동회로 | |
| JP2760785B2 (ja) | マトリクス画像表示装置 | |
| JP3234965B2 (ja) | カラー液晶表示装置 | |
| JP3097612B2 (ja) | 液晶駆動用半導体装置 | |
| JPH0824359B2 (ja) | アクティブマトリクス型画像表示装置 | |
| JP3371319B2 (ja) | 表示装置 | |
| JP2835254B2 (ja) | 表示装置の駆動回路 | |
| JP3266245B2 (ja) | 画像表示装置の駆動回路 | |
| JPH0282294A (ja) | マトリクス表示装置のデータドライバ | |
| JP2639829B2 (ja) | マトリクス表示装置のデータドライバ | |
| JP3322011B2 (ja) | カラー表示システム | |
| JP2002099251A (ja) | 液晶表示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |