JP2895306B2 - 映像出力回路 - Google Patents

映像出力回路

Info

Publication number
JP2895306B2
JP2895306B2 JP5064292A JP5064292A JP2895306B2 JP 2895306 B2 JP2895306 B2 JP 2895306B2 JP 5064292 A JP5064292 A JP 5064292A JP 5064292 A JP5064292 A JP 5064292A JP 2895306 B2 JP2895306 B2 JP 2895306B2
Authority
JP
Japan
Prior art keywords
voltage
output
video signal
circuit
inverted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP5064292A
Other languages
English (en)
Other versions
JPH05249926A (ja
Inventor
健 柴田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Consejo Superior de Investigaciones Cientificas CSIC
Original Assignee
Consejo Superior de Investigaciones Cientificas CSIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Consejo Superior de Investigaciones Cientificas CSIC filed Critical Consejo Superior de Investigaciones Cientificas CSIC
Priority to JP5064292A priority Critical patent/JP2895306B2/ja
Publication of JPH05249926A publication Critical patent/JPH05249926A/ja
Application granted granted Critical
Publication of JP2895306B2 publication Critical patent/JP2895306B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、薄膜トランジスタスイ
ッチ(TFTスイッチ)によるアクティブマトリクス方
式の液晶表示パネルを駆動するソースドライバーに、所
定期間毎に極性反転処理された映像信号を出力する映像
出力回路に関するものである。
【0002】
【従来の技術】従来では、水平,垂直方向に複数の画素
がマトリクス状に配された液晶表示パネルを、例えば電
界効果型の薄膜トランジスタスイッチを用いてゲートド
ライバーとソースドライバーとで線順次駆動するように
しており、このソースドライバーに液晶駆動用の信号処
理が施された映像信号を出力する映像出力回路は、図4
に示すように構成されていた。
【0003】即ち、1は液晶駆動用の信号処理が施され
た、例えば液晶表示パネルの特性に応じたガンマ補正
や、水平周期毎に極性反転処理された映像信号が入力さ
れる入力端子、2は入力端子1に入力された映像信号を
増幅すると共にそのDC(直流)レベル制御、即ち中心
電圧制御を行なう出力制御用の差動増幅回路、3は差動
増幅回路2からの出力を液晶表示パネルのソースドライ
バー側に導出する出力端子、4は差動増幅回路2から出
力される映像信号の中心電圧がソースドライバーの電源
電圧VSH,VSLの電圧と常に一致するよう差動増幅
回路2の一方の入力側にDCフィードバックをかけるフ
ィードバック回路で、該フィードバック回路4は差動増
幅回路2から出力される映像信号の中心電圧、即ち平均
電圧を検出するローパスフィルタ5と、ソースドライバ
ーの電源電圧VSH,VSLを抵抗で分割して得たその
中心電圧(VSH+VSL)/2を基準電圧としてロー
パスフィルタ5からの出力と比較しその比較結果、即ち
差に応じたDC制御電圧を生じて差動増幅回路2の一方
の入力端側に供給する制御電圧発生用の差動増幅回路6
とからなっている。尚、7はバッファ回路で、このバッ
ファ回路7と差動増幅回路2,6は夫々オペアンプで構
成されている。従って、このような構成ではその入力端
子1に水平周期毎に極性反転された図5(a)に示すよ
うな映像信号が加えられると、差動増幅回路2で増幅と
その中心電圧制御がなされて、出力端子3より図5
(b)に示すようにソースドライバーの電源電圧の中心
電圧と一致した状態で出力されることになる。
【0004】
【発明が解決しようとする課題】ところが、このような
従来構成の映像出力回路では、出力制御用の差動増幅回
路から出力される極性反転処理された映像信号の中心電
圧を検出するのに比較的大きな時定数のローパスフィル
タを用いてその平均電圧を検出することで行なわせるよ
うにしているため、その精度が悪く、また映像信号の極
性をフィールド或いはフレーム周期で反転するような場
合にはローパスフィルタの時定数が大きくなり過ぎて対
応できないと云った問題を生じていた。更に、映像信号
の極性が水平周期で反転するような場合であっても、電
源投入時等ではその時定数によって安定するまでに時間
がかかり、また投入後の信号電圧変動や電源電圧変動に
対する追従性も悪く、その間液晶表示パネルに直流電圧
成分が加わり悪影響を及ぼす虞れがあった。
【0005】本発明はこのような点に鑑み成されたもの
であって、極性反転処理されて出力される映像信号の中
心電圧を高精度で且つ応答性良く検出して、その中心電
圧とソースドライバーの電源電圧の中心電圧とを常に一
致させるようにした映像出力回路を提供することを目的
とするものである。
【0006】
【課題を解決するための手段】上記した目的を達成する
ため本発明では、薄膜トランジスタスイッチによるアク
ティブマトリクス方式の液晶表示パネルを駆動するソー
スドライバーに、所定期間毎に極性反転処理された映像
信号を出力する映像出力回路において、出力される反
転,非反転映像信号夫々のペデスタルレベルを検出する
検出手段と、検出された夫々のペデスタルレベル間の中
心電圧とソースドライバーの電源電圧の中心電圧とを比
較してその比較結果に応じた制御電圧を発生する発生手
段と、この制御電圧に基づいて出力映像信号の中心電圧
をソースドライバーの電源電圧の中心電圧と一致するよ
う制御する出力制御手段とを有する構成としたものであ
る。
【0007】
【作用】このような構成によると、反転,非反転映像信
号夫々のペデスタルレベルを検出することで出力映像信
号の中心電圧を得ているので、精度の高い中心電圧が素
早く得られることになる。そのため、この出力映像信号
の中心電圧とソースドライバーの電源電圧の中心電圧と
を比較して得られる制御電圧も応答性が良く、且つ高精
度のものが得られることになり、その出力映像信号の中
心電圧がソースドライバー電源電圧の中心電圧と常に等
しくなるように、電源投入時或いはその投入後の信号電
圧変動や電源電圧変動に対して追従性と精度の良い制御
を行なわせることができる。
【0008】
【実施例】以下、本発明映像出力回路の一実施例につい
て図面と共に説明する。図1における8は水平周期毎に
極性反転処理された入力映像信号を増幅して液晶表示パ
ネルのソースドライバー側に出力する出力制御回路で、
該出力制御回路8はその際後述するフィードバック回路
からの制御電圧に基づいてその出力映像信号の中心電圧
がソースドライバーの電源電圧と一致するよう制御する
ようになっている。9,10は出力制御回路8から出力
される反転,非反転映像信号夫々のペデスタルレベルを
検出するための正極性,負極性クランプパルスが夫々入
力されるレベルシフト回路で、該レベルシフト回路9,
10は入力されたクランプパルスを確実な回路動作と効
率の良い回路構成が得られる所定の電圧までレベルシフ
トするようになっている。11,12はレベルシフト回
路9,10でレベルシフトされたクランプパルスと出力
制御回路8から出力される映像信号とが夫々入力される
ペデスタルレベル検出回路で、レベルシフト回路9,1
0からのクランプパルスが入力された際に出力制御回路
8から出力される反転,非反転映像信号のレベル、即ち
ペデスタルレベルを夫々検出するようになっている。1
3は出力制御回路8から出力される映像信号の中心電圧
がソースドライバーの電源電圧の中心電圧と常に一致す
るよう出力制御回路8にDCフィードバックをかけるフ
ィードバック回路で、該フィードバック回路13は検出
された夫々のベデスタルレベル間の中心電圧とソースド
ライバーの電源電圧の中心電圧とを比較しその比較結果
に応じた制御電圧を生じて出力制御回路8に供給するよ
うになっており、出力制御回路8はこの制御電圧に基づ
いて出力映像信号の中心電圧を制御するようになってい
る。
【0009】図2はその具体的な回路構成例を示し、出
力制御回路8は水平周期毎に極性反転処理された映像信
号(図3(e)参照)が一方の入力端(プラス端)側に
入力される出力制御用オペアンプ14で構成すると共
に、水平周期で正極性と負極性のクランプパルスが夫々
入力されるレベルシフト回路9,10は一対のレベルシ
フト用トランジスタ15,16,17,18で夫々構成
している。そして、ペデスタルレベル検出回路11,1
2はレベルシフトされたクランプパルスによってON・
OFFされる一対のスイッチング用トランジスタ19,
20,21,22と、スイッチング用トランジスタ2
0,22がON状態に反転した際に能動状態となって出
力制御用オペアンプ14から出力される反転,非反転映
像信号夫々のペデスタルレベルの検出を行なう一対の検
出用トランジスタ23,24,25,26と、一方の検
出用トランジスタ24,26のコレクタ・エミッタ路に
流れる電流と同じ電流が検出用コンデンサ27,28の
接続された他方の検出用トランジスタ23,25のコレ
クタ・エミッタ路にも流れるようにするカレントミラー
回路を構成する一対のトランジスタ29,30,31,
32とで夫々構成している。そして、フィードバック回
路13は検出用コンデンサ27,28に夫々検出保持さ
れたペデスタルレベルが供給されるバッファ用オペアン
プ33,34と、このバッファ用オペアンプ33,34
から出力されるペデスタルレベルを抵抗35,36で分
割して得たその中心電圧とソースドライバー電源電圧V
SH,VSLを抵抗37,38で分割して得たその中心
電圧とを比較する制御電圧発生用オペアンプ39とで構
成し、この制御電圧発生用オペアンプ39から出力され
る制御電圧を出力制御用オペアンプ14の他方の入力端
(マイナス端)側に供給するようになっている。尚、4
0はソースドライバー、41はパルス入力端子42,4
3に加えられる信号(図3(a)(b)参照)から夫々
ペデスタルレベルに対応した正極性と負極性のクランプ
パルス(図3(c)(d)参照)を水平周期で作り出す
クランプパルス生成回路で、AND回路44とインバー
タ回路45とNAND回路46とで構成されている。
【0010】従って、先ず正極性のクランプパルス(図
3(c)参照)がレベルシフト用トランジスタ15のベ
ースに加えられると、その間レベルシフト用トランジス
タ15がON状態に、また他方のレベルシフト用トラン
ジスタ16がOFF状態に夫々反転されて、そのレベル
シフト用トランジスタ16のコレクタ側よりレベルシフ
トされたクランプパルスがスイッチングトランジスタ1
9のベース側に出力されることになる。そのため、一方
のスイッチング用トランジスタ19がOFF状態に、ま
た他方のスイッチング用トランジスタ20がON状態に
夫々反転されて、一方の検出用トランジスタ24にはそ
のベース側に加えられる反転映像信号のペデスタルレベ
ルに応じた電流が流れることになる。そして、他方の検
出用トランジスタ23側にも同じ量の電流が流れること
になり、その電流によって充電される検出用コンデンサ
27にペデスタルレベルとして検出保持されることにな
る。
【0011】そして、次に負極性のクランプパルス(図
3(d)参照)がレベルシフト用トランジスタ17のベ
ース側に加えられると、そのレベルシフト用トランジス
タ17がON状態に、また他方のレベルシフト用トラン
ジスタ18がOFF状態に夫々反転されて、そのレベル
シフト用トランジスタ18のコレクタ側よりレベルシフ
トされたクランプパルスがスイッチング用トランジスタ
21のベース側に出力されることになる。そのため、一
方のスイッチング用トランジスタ21がOFF状態にま
た他方のスイッチング用トランジスタ22がON状態に
夫々反転されて、一方の検出用トランジスタ26にはそ
のベース側に加えられる非反転映像信号のペデスタルレ
ベルに応じた電流が流れることになる。そして、他方の
検出用トランジスタ25側にも同じ量の電流が流れるこ
とになり、その電流によって充電される検出用コンデン
サ28にペデスタルレベルとして検出保持されることに
なる。
【0012】そして、このように、検出用コンデンサ2
7,28に検出保持されたペデスタルレベルを夫々バッ
ファ用オペアンプ33,34を介して取り出し抵抗3
5,36で分割してその中心電圧を得た後、制御電圧発
生用オペアンプ39により抵抗37,38分割して得た
ソースドライバー電源電圧の中心電圧と比較すること
で、応答性の良い高精度の制御電圧が得られることにな
る。そのため、この制御電圧に基づいて出力制御用オペ
アンプ14から出力される映像信号の中心電圧をソース
ドライバー40の電源電圧の中心電圧と常に一致するよ
う電源電圧変動等に対して追従性良く制御することがで
き、この出力映像信号(図3(f)参照)をソースドラ
イバー40に供給することで液晶表示パネルを確実に交
流駆動することができる。
【0013】以上、本実施例では水平周期で極性反転さ
れた映像信号が入力される場合について述べたが、フィ
ーフド或いはフレーム周期で極性反転される映像信号で
あっても良く、また水平周期のクランプパルスを用いて
水平周期で極性反転された出力映像信号の中心電圧を得
るようにしたが、フィールド或いはフレーム周期のクラ
ンプパルスを用いてフィールド或いはフレーム周期で極
性反転された出力映像信号の中心電圧を得るようにして
も良い。更に、クランプパルスを所定の電圧までレベル
シフトするのにレベルシフト用トランジスタ等からなる
レベルシフト回路を用いたが、サンプルホールド回路等
を用いて構成しても良い。
【0014】
【発明の効果】上述した如く本発明の映像出力回路に依
れば、出力される反転,非反転映像信号夫々のペデスタ
ルレベルを検出することでその出力映像信号の中心電圧
を得るようにしているので、精度の高い中心電圧を素早
く得ることができ、更にこの中心電圧をソースドライバ
ー電源電圧の中心電圧と一致させるための制御も電源電
圧変動等に対して追従性良く高精度で行なわせることが
でき、液晶表示パネルの確実な交流駆動を実現すること
ができる。
【図面の簡単な説明】
【図1】 本発明を実現するための一実施例を示す図。
【図2】 その具体的な構成例を示す図。
【図3】 その動作を説明するための波形図。
【図4】 従来の構成例を示す図。
【図5】 その入出力波形図。
【符号の説明】
8 出力制御回路 9,10 レベルシフト回路 11,12 ペデスタルレベル検出回路 13 フィードバック回路

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 薄膜トランジスタスイッチによるアクテ
    ィブマトリクス方式の液晶表示パネルを駆動するソース
    ドライバーに、所定期間毎に極性反転処理された映像信
    号を出力する映像出力回路において、出力される反転,
    非反転映像信号夫々のペデスタルレベルを検出する検出
    手段と、検出された夫々のペデスタルレベル間の中心電
    圧とソースドライバーの電源電圧の中心電圧とを比較し
    てその比較結果に応じた制御電圧を発生する発生手段
    と、この制御電圧に基づいて出力映像信号の中心電圧を
    ソースドライバーの電源電圧の中心電圧と一致するよう
    制御する出力制御手段とを有することを特徴とする映像
    出力回路。
JP5064292A 1992-03-09 1992-03-09 映像出力回路 Expired - Fee Related JP2895306B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5064292A JP2895306B2 (ja) 1992-03-09 1992-03-09 映像出力回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5064292A JP2895306B2 (ja) 1992-03-09 1992-03-09 映像出力回路

Publications (2)

Publication Number Publication Date
JPH05249926A JPH05249926A (ja) 1993-09-28
JP2895306B2 true JP2895306B2 (ja) 1999-05-24

Family

ID=12864611

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5064292A Expired - Fee Related JP2895306B2 (ja) 1992-03-09 1992-03-09 映像出力回路

Country Status (1)

Country Link
JP (1) JP2895306B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2285164B (en) * 1993-12-22 1997-12-10 Seiko Epson Corp Liquid-crystal display system and power supply method
JP2005274642A (ja) * 2004-03-23 2005-10-06 Sony Corp 表示装置および表示装置の駆動方法
JP4600147B2 (ja) * 2005-05-20 2010-12-15 エプソンイメージングデバイス株式会社 検査回路、電気光学装置および電子機器

Also Published As

Publication number Publication date
JPH05249926A (ja) 1993-09-28

Similar Documents

Publication Publication Date Title
US8284184B2 (en) Method and device for avoiding image sticking
KR100323911B1 (ko) 액티브 매트릭스 표시장치 및 그의 구동방법
KR101480313B1 (ko) 액정표시장치
JP2005165102A5 (ja)
US8106877B2 (en) Apparatus and method for driving liquid crystal display device
JP2895306B2 (ja) 映像出力回路
JP3307308B2 (ja) 出力回路
US6943594B2 (en) Driver including voltage-follower-type operational amplifier with high driving power and display apparatus using the same
KR950020371A (ko) 상대전위차를 이용한 교류구동형 박막 전계발광소자 구동회로
JP2930799B2 (ja) 映像出力回路
KR101186005B1 (ko) 액정표시장치 및 그의 구동 방법
KR100233147B1 (ko) 액정 표시 장치
JP2001272655A (ja) 液晶表示装置の駆動方法および駆動装置
KR100323730B1 (ko) 액정표시소자의공통전압보상회로
JPS58169190A (ja) 液晶表示装置
KR19980048655A (ko) 액정표시장치의 온도보상회로
KR930011105B1 (ko) 공통 드라이버회로
KR100448938B1 (ko) 박막 트랜지스터 액정 표시 장치의 구동 장치
KR100848961B1 (ko) 액정표시모듈의 구동 방법 및 장치
KR101992880B1 (ko) 액정 표시장치
KR100213971B1 (ko) 액정표시장치의 왜곡된 화소전압에 따른 공통전압 보상회로
KR101043672B1 (ko) 감마전압회로 및 이를 가지는 액정표시장치
KR100590920B1 (ko) 액정표시소자의 구동방법
JPH08263011A (ja) アクティブマトリックス型液晶表示パネルの駆動方法および液晶表示装置
KR19990011354A (ko) 공통 전극 전압의 보상 기능을 갖는 액정 표시 장치용 구동 회로

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080305

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 10

Free format text: PAYMENT UNTIL: 20090305

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20100305

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20100305

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110305

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees