JP2892488B2 - 信号装置共用型2面構成atm交換機 - Google Patents

信号装置共用型2面構成atm交換機

Info

Publication number
JP2892488B2
JP2892488B2 JP29448090A JP29448090A JP2892488B2 JP 2892488 B2 JP2892488 B2 JP 2892488B2 JP 29448090 A JP29448090 A JP 29448090A JP 29448090 A JP29448090 A JP 29448090A JP 2892488 B2 JP2892488 B2 JP 2892488B2
Authority
JP
Japan
Prior art keywords
unit
buffer
cell
signal
packet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP29448090A
Other languages
English (en)
Other versions
JPH04167844A (ja
Inventor
祐司 加藤
道夫 草柳
博 朝永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP29448090A priority Critical patent/JP2892488B2/ja
Publication of JPH04167844A publication Critical patent/JPH04167844A/ja
Application granted granted Critical
Publication of JP2892488B2 publication Critical patent/JP2892488B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

【発明の詳細な説明】 [目次] 概要 産業上の利用分野 従来の技術(第10〜第13図) 発明が解決しようとする課題 課題を解決するための手段[第1図(a)〜(c)] 作用[第1図(a)〜(c)] 実施例(第2〜9図) 発明の効果 [概要] 上り用通話路と下り用通話路とを有する2面構成のAT
M交換機に関し、 2面構成ATM交換機において、信号装置を上りおよび
下り用の各通話路について共用できるようにし、更には
このような信号装置共用型のものにおいて、セル分解
(パケット組立)に要するバッファ量の削減をはかると
ともに、レイヤ2の処理を行なう際の輻輳状態の回避を
はかれるようにすることを目的とし、 セルの組立および分解を行なうセル組立分解部とセル
組立分解部との間の信号に対し所要の信号処理を施す信
号処理部とを有する信号装置を、上り用通話路と下り用
通話路との間に介装するとともに、下り通話路から上り
通話路へ至る迂回信号ルートを設けるように構成する。
[産業上の利用分野] 本発明は、上り用通話路と下り用通話路とを有する2
面構成のATM交換機に関する。
広帯域ISDNでは、加入者に150Mbpsまで帯域を提供で
きる。その中で自由に複数の通信を設定するためにそれ
ぞれの呼に対して信号リンを設定する必要がある。この
信号リンクについて、交換機側で、信号リンクごとに別
々な信号装置を用意すると、膨大な装置規模になるた
め、大量の信号リンクを多重処理により効率良く行なう
必要がある。
[従来の技術] 上記のような2面構成のATM交換機は、広帯域ISDN等
に用いて好適であるが、このATM交換機を用いた交換網
構成の一例を示すと、第10図のようになる。この第10図
において、101はATM交換機で、このATM交換機101は加入
者装置102を介して加入者端末103を収容している。
そして、対向するATM交換機101どうしは中継網104を
介して接続されている。
ところで、このATM交換機101は、第11図に示すよう
に、上り用通話路105と下り用通話路106とを有してお
り、各通話路105,106には、それぞれ信号装置107が設け
られている。
ここで、各信号装置107は、セルの組立および分解を
行なうセル組立分解部[ATM−SAR(Segmentation And R
eassemble)処理部]と、セル組立分解部との間の信号
に対し所要の信号処理[例えばレイヤ2[Layer2)の処
理]を施す信号処理部とを有している。
なお、信号装置107におけるセル組立分解部は、セル
分解部108[第12図参照)とセル組立部109(第13図参
照)とをそなえて構成されている。
ここで、セル分解部108は、第12図に示すように、複
数のパケット組立用バッファ1081−1〜1081−n,バッフ
ァ書き込み制御部1082,バッファ読み出し制御部1083を
そなえている。
パケット組立用バッファ1081−i(i=1,・・,n)
は、リンク番号毎に設けられ、同一VCIを有するセルを
順次1つのバッファに格納するものである。
バッファ書き込み制御部1082は、CRCチェック部1082
−1,VCI保持部1082−2,シーケンスチェック部1082−3,
セグメントタイプチェック部1082−4,管理情報テーブル
1082−5をそなえており、これによりATMレイヤのアダ
プション処理を行なえるようになっている。
CRCチェック部1082−1は、送られてきたセルのCRCコ
ードを所要の生成多項式を用いてチェックするもので、
VCI保持部1082−2は、送られてきたセルのVCIを保持し
て、これを管理情報テーブル1082−5へ送るもので、シ
ーケンスチェック部1082−3は、送られてきたセルのシ
ーケンス番号SNをチェックするもので、セグメントタイ
プチェック部1082−4は、送られてきたセルのセグメン
トタイプST[BOM(Begining Of Message;パケットの先
頭ブロック),COM(Continuation Of Message;パケット
の中間ブロック),EOM(Ending Of Message;パケットの
最終ブロック),SSM(Single Segment Message;シング
ルセルパケット)]をチェックするもので、管理情報テ
ーブル1082−5は、VCI保持部1082−2からVCI情報をも
らって、VCI毎にシーケンス番号やリンク番号を管理
し、シーケンスチェック部1082−3に前回のシーケンス
番号やセグメントタイプチェック部1082−4へリンク番
号を提供するものである。
バッファ読み出し制御部1083は、セグメントタイプチ
ェック部1082−4にてパケットの最後が検出されたこと
が検出されると、対応するリンク番号のバッファ1081−
iからパケットを読み出すものである。
また、セル組立部109は、第13図に示すように、セル
組立用バッファ1091,バッファ読み出し制御部1092をそ
なえている。
ここで、セル組立用バッファ1091は、送られてきたパ
ケットを格納するものである。
バッファ読み出し制御部1092は、リンク番号保持部10
92−1,シーケンス番号付加部1092−2,VCI付加部1092−
3,CRC付加部1092−4,管理情報テーブル1092−5をそな
えている。
リンク番号保持部1092−1は、バッファ1091から取り
出されたセルのリンク番号を検出して管理情報テーブル
1092−5へ知らせるもので、シーケンス番号付加部1092
−2は、バッファ1091から取り出されたセルに連続的な
シーケンス番号SNを付加するもので、VCI付加部1092−
3は、バッファ1091から取り出されたセルに所要のVCI
を付加するもので、CRC付加部1092−4は、バッファ109
1から取り出されたセルにCRCコードを付加するもので、
管理情報テーブル1092−5は、リンク番号保持部1092−
1からリンク番号情報をもらって、リンク番号毎にVCI
番号やシーケンス番号を管理し、シーケンス番号付加部
1092−2,VCI付加部1092−3にそれぞれシーケンス番号,
VCIを提供するものである。
なお、通話路1,2とセル組立分解部との間では、処理
速度を適宜変換することが行なわれる。
このような構成により、上り用通話路105の出力側と
下り用通話路106の入力側での加入者信号の終端が各信
号装置107で個々に行なわれるとともに、上り用通話路1
05の入力側と下り用通話路の出力側での局間信号の終端
が各信号装置107で個々に行なわれるが、更に各信号装
置107でのセル組立分解は次のようにして行なわれる。
まず、セル分解に際しては、セル分解部108にて、CRC
チェック,シーケンスチェックを行なった後、全て良け
れば、セグメントタイプチェックを行ない、セグメント
タイプがBOM,COMであれば、リンク毎に決まったバッフ
ァ1081−iにキューイングし、EOM,SSMであれば、リン
ク毎に決まった信号処理部のレイヤ2処理部へ転送する
ことが行なわれるのである。
なお、CRCチェックがNG(No Good)であれば、該当セ
ルを廃棄し、シーケンスチェックがNGであったり、セグ
メントタイプに矛盾がある場合は、キューイングされて
いるパケットを廃棄する。
一方、セル組立部109では、セルに組み立てたのち、
シーケンス番号,セグメントタイプ,CRCをそれぞれ付加
することが行なわれる。
[発明が解決しようとする課題] しかしながら、このような従来の2面構成ATM交換機
では、次のような課題がある。
まず、上り用通話路と下り用通話路とにそれぞれ信号
装置を設けなければならないので、不経済である。
次に、セルをパケットに組み立てる際に、各リンク毎
に決まったバッファを設けて、パケットをリンク毎に固
定的に割り当てているので、特に高速ファイル転送を考
慮すると、全体として膨大な量のバッファを用意しなけ
ればならない。
さらに、信号処理部で、呼設定信号のみを扱う場合
は、多数の加入者を多重処理しても、それほど大きな信
号処理能力を要求されないが、これをファイル転送にも
利用しようとすると、大きな処理能力を必要とする。そ
こで、複数のレイヤ2処理部を用意しているが、従来は
リンク毎に使用する処理部を固定しているので、処理負
荷がある信号処理部に偏ってしまうこともある。この場
合は、他の処理部に余裕が有っても、輻輳状態になって
しまう。
本発明は、このような課題に鑑みなされたもので、2
面構成ATM交換機において、信号装置を上りおよび下り
用の各通話路について共用できるようにし、更にはこの
ような信号装置共用型のものにおいて、セル分解(パケ
ット組立)に要するバッファ量の削減をはかるととも
に、レイヤ2の処理を行なう際の輻輳状態の回避をはか
れるようにした、信号装置共用型2面構成ATM交換機を
提供することを目的としている。
[課題を解決するための手段] 第1図(a)は請求項1記載の本発明の原理ブロック
図である。
この第1図(a)において、1は上り用通話路、2は
下り用通話路であり、このATM交換機は、これらの通話
路1,2を有することにより、2面構成のATM交換機として
構成されていることになる。
3は信号装置で、この信号装置3は、セルの組立およ
び分解を行なうセル組立分解部4と、セル組立分解部4
との間の信号に対し所要の信号処理を施す信号処理部5
とを有しており、この信号装置3が、上り用通話路1と
下り用通話路2との間に介装されることにより、両通話
路1,2に共用の信号装置となっている。
さらに、下り通話路2から上り通話路1へ至る迂回信
号ルート6が設けられている。
7は制御装置で、この制御装置7は、信号装置3に対
し更に上位の制御を行なうものである。
第1図(b)は請求項2記載の本発明のブロック図で
あるが、この第1図(b)において、8はセル組立分解
部4内のセル分解部で、複数のパケット組立用バッファ
81−j[j=1,2,・・,m],バッファ書き込み制御手段
82,バッファ読み出し手段83をそなえている。
ここで、パケット組立用バッファ81−jは、バーチャ
ルチャネル情報に応じた数だけ用意され、それぞれ1セ
ル相当の単位バッファをポインタ処理にてつなぎあわせ
ることにより構成される。
バッファ書き込み制御手段82は、空きバッファキュー
84からの情報に基づき、到着したセルのバーチャルチャ
ネル情報から所要のバッファ81−jを選択して、この選
択されたバッファ81−jに単位バッファをつないでパケ
ットとして書き込むよう制御するものである。
バッファ読み出し手段83は、バッファ81−jからパケ
ットを読み出すと共に、空きバッファ情報を空きバッフ
ァキュー84に伝えるものである。
第1図(c)は請求項3記載の本発明のブロック図で
あるが、この第1図(c)に示すように、信号処理部5
は、レイヤ2の処理を施す複数のレイヤ2処理部L2処理
部]5−k(k=1,2,・・,l)をそなえている。
11は分配制御部で、この分配制御部11は、セル分解部
8と信号処理部5との間に介装されて、レイヤ2処理部
5−kに対しパケットの分配制御を行なうもので、分配
部11−1とレイヤ2処理部割り当て制御部11−2とをそ
なえている。
ここで、分配部11−1は、レイヤ2処理部割り当て制
御部11−2からの制御命令に基づき、レイヤ2処理部5
−kに対しパケットの分配を行なうもので、レイヤ2処
理部割り当て制御部11−2は、各レイヤ2処理部5−k
の負荷情報から処理負荷の少ないレイヤ2処理部5−k
を選択して、このレイヤ2処理部5−kへパケットが送
出されるよう、分配部11−1へ制御命令を出すものであ
る。これにより、セル分解部8から信号処理部5のレイ
ヤ2処理部5−kへのパケット送出に際して、処理負荷
の少ないレイヤ2処理部5−kを選択して、このレイヤ
2処理部5−kへパケットを送出することができる。
[作用] 上述の本発明の信号装置共用型2面構成ATM交換機
(請求項1)では、上り用通話路1へのまたは下り用通
話路2からの加入者信号および下り用通話路2へのまた
は上り用通話路1からの局間信号は、第1図(a)の
〜のルートに示すように、共通の信号装置3にて終端
される。
すなわち、上り用の加入者信号は、上り用通話路1を
通って、信号装置3にて終端され[第1図(a)のル
ート参照]、上り用の局間信号は、信号装置3から下り
用通話路2,迂回信号ルート6,上り用通話路1を経て他局
へ出力され[第1図(a)のルート参照]、下り用の
局間信号は、下り用通話路2,迂回信号ルート6,上り用通
話路1を経て信号装置3にて終端され[第1図(a)の
ルート参照]、下り用の加入者信号は、信号装置3か
ら下り用通話路1を通って加入者側へ出力される[第1
図(a)のルート参照]。
このようにして、共通の信号装置3にて加入者信号,
局間信号を終端することができる。
また、請求項2記載の信号装置共用型2面構成ATM交
換機では、第1図(b)に示すように、セル組立分解部
4において、バッファ書き込み制御手段82が、空きバッ
ファキュー84からの情報に基づき、到着したセルのバー
チャルチャネル情報から所要のバッファ81−jを選択し
て、この選択されたバッファ81−jに単位バッファをつ
ないでパケットとして書き込むことが行なわれる。
そして、その後、パケットとして組み立てられると、
バッファ読み出し手段83が、該当するバッファ81−jか
ら組み立てたパケットを読み出すと共に、空きバッファ
情報を空きバッファキュー84に伝えることが行なわれ
る。
さらに、請求項3記載の信号装置共用型2面構成ATM
交換機では、第1図(c)に示すように、セル分解部8
から信号処理部5のレイヤ2処理部5−kへのパケット
送出に際しては、レイヤ2処理部割り当て制御部11−2
からの制御命令に基づき、分配部11−1によって、処理
負荷の少ないレイヤ2処理部5−kへパケットが送出さ
れる。
[実施例] 以下、図面を参照して本発明の実施例を説明する。
第2図は本発明の一実施例を示すブロック図で、この
第2図において、1は上り用通話路、2は下り用通話路
で、このATM交換機は、これらの通話路1,2を有すること
により、2面構成のATM交換機として構成されることに
なる。
3は信号装置で、この信号装置3は、セルの組立およ
び分解を行なうセル組立分解部(ATM−SAR処理部)4
と、パケットの分配集線制御を行なう分配集線制御部10
と、この分配集線制御部10との間の信号に対し所要の信
号処理を施す信号処理部5とを有しており、この信号装
置3が、上り用通話路1と下り用通話路2との間に介装
されることにより、両通話路1,2に共用の信号装置とな
っている。
さらに、下り通話路2から上り通話路1へ至る迂回信
号ルート6が設けられている。
7は制御装置としての上位レイヤ処理装置で、この上
位レイヤ処理装置7は、信号装置3に対し更に上位のレ
イヤ処理を行なうものである。
ところで、信号装置3におけるセル組立分解部4は、
セル分解部8(第3図参照)とセル組立部9(第4図参
照)とをそなえて構成されている。
ここで、セル分解部8は、第3図に示すように、複数
のパケット組立用バッファ81−1〜81−m,バッファ書き
込み制御部82,バッファ読み出し制御部83をそなえてい
る。
パケット組立用バッファ81−j(j=1,2,・・,m)
は、VCI毎に設けられ、同一VCIを有するセルを順次1つ
のバッファに格納するものであるが、更に各バッファ81
−jは1セル相当量の単位バッファをポインタ処理によ
りつなぎあわせたものと考えられる。
バッファ書き込み制御部82は、CRCチェック,シーケ
ンスチェック,セグメントタイプチェック等のATMアダ
プション処理を行なうとともに、空きバッファキュー84
からの情報に基づき、到着したセルのバーチャルチャネ
ル情報(VCI)から所要のバッファ81−jを選択して、
この選択されたバッファ81−jに単位バッファをつなぐ
ことによりパケットとして書き込むよう制御するもの
で、このために、CRCチェック部82−1,VCI保持部82−2,
シーケンスチェック部82−3,セグメントタイプチェック
部82−4,管理情報テーブル82−5をそなえている。
CRCチェック部82−1は、送られてきたセルのCRCコー
ドを所要の生成多項式を用いてチェックするもので、VC
I保持部82−2は、送られてきたセルのVCIを保持して、
これを管理情報テーブル82−5へ送るもので、シーケン
スチェック部82−3は、送られてきたセルのシーケンス
番号SNをチェックするもので、セグメントタイプチェッ
ク部82−4は、送られてきたセルのセグメントタイプST
(BOM,COM,EOM,SSM)をチェックするもので、管理情報
テーブル82−5は、VCI保持部82−2からVCI情報と空き
バッファキュー84からの空きバッファ情報をもらって、
VCI毎にシーケンス番号やリンク番号を管理し、シーケ
ンスチェック部82−3に前回のシーケンス番号やセグメ
ントタイプチェック部82−4へリンク番号を提供して、
所要のバッファ81−jに単位バッファをつなぐことによ
りパケットとして書き込むよう制御するものである。
バッファ読み出し制御部83は、セグメントタイプチェ
ック部82−4にてパケットの最後が検出されたことが検
出されると、対応するリンク番号のバッファ81−jから
パケットを読み出すほか、このときの空きバッファ情報
を空きバッファキュー84に伝えるものである。このと
き、パケットを読み出されたバッファにおける単位バッ
ファのポインタ処理によるつながりが解除され、この単
位バッファが空きバッファキューにつながれる。
なお、通話路1,2とセル分解部8との間では、処理速
度を適宜変換することが行なわれる。
次に、このセル分解部8でのセル分解要領を概略的に
説明すると、第8図に示すフローチャートのようにな
る。すなわち、このセル分解部8では、CRCチェック,
シーケンスチェックを行なって(ステップA1,A2参
照)、全て良ければ、セグメントタイプチェックを行な
い(ステップA3参照)、セクメントタイプがBOM,COMで
あれば、リング毎に決まったバッファ1081−iにキュー
イングし(ステップ4参照)、EOM.SSMであれば、リン
ク毎に決まった信号処理部のレイヤ2処理部へ転送する
ことが行なわれる(ステップA5,A6参照)。
なお、CRCチェックがNGであれば、該当セルを廃棄し
(ステップA7参照)、シーケンスチェックがNGであった
り、セグメントタイプに矛盾がある場合は、キューイン
グされているパケットを廃棄する(ステップA8参照)。
ところで、各バッファ81−jは1セル相当量の単位バ
ッファをポインタ処理によりつなぎあわせたものと考え
られるが、かかる点について、第6図を用いて更に説明
する。この第6図においては、セグメントタイプBOMの
セルが来て、更にVCI1でセグメントタイプCOMのセルが
来たとすると、VCI1用のエンキューポインタEP1で単位
バッファB1をバッファ番号にて指示し、更にVCI1用のデ
キューポインタDP1で単位バッファB2をバッファ番号に
て指示する。これにより、例えばバッファ81−1に、2
セル分が格納された状態となる。
また、VCImでセグメントタイプBOMのセルが来た場合
は、VCIm用のエンキューポインタEPmとデキューポイン
タDPmで単位バッファBMをバッファ番号にて指示する。
これにより、例えばバッファ81−mに、1セル分が格納
された状態となる。
なお、このとき空きバッファの初めと終わりについて
も、空きバッファ用のエンキューポインタとデキューポ
インタでバッファ番号にて指示されている。
これにより、例えばVCIがm=216(64K)種あり、平
均パケット長が3セル相当とすると、従来のように個別
に用意した場合は、64K×3(53×3byte)≒10Mbyteと
なるが、全てのVCIに対して同時に信号リンクが張られ
ることがなく更に呼処理能力をも考慮すると、1000リン
クもあれば十分で、その結果1000×3セル=160Kbyteで
足り、これによりメモリ量の大幅な削減を図れることが
わかる。
また、セル組立部9は、第4図に示すように、セル組
立用バッファ91,バッファ読み出し制御部92をそなえて
いる。
ここで、セル組立用バッファ91は、送られてきたパケ
ットを格納するものである。
バッファ読み出し制御部92は、リンク番号保持部92−
1,シーケンス番号付加部92−2,VCI付加部92−3,CRC付加
部92−4,管理情報テーブル92−5をそなえている。
リンク番号保持部92−1は、バッファ91から取り出さ
れたセルのリンク番号を検出して管理情報テーブル92−
5へ知らせるもので、シーケンス番号付加部92−2は、
バッファ91から取り出されたセルに連続的なシーケンス
番号SNを付加するもので、VCI付加部92−3は、バッフ
ァ91から取り出されたセルにVCIを付加するもので、CRC
付加部92−4は、バッファ91から取り出されたセルにCR
Cコードを付加するもので、管理情報テーブル92−5
は、リンク番号保持部92−1からリンク番号情報をもら
って、リンク番号毎にVCI番号やシーケンス番号を管理
し、シーケンス番号付加部92−2,VCI付加部92−3にそ
れぞれシーケンス番号,VCIを提供するものである。
なお、通話路1,2とセル組立部9との間でも、処理速
度を適宜変換することが行なわれる。
これにより、セルの組立に際しては、第9図に示すよ
うに、セル組立部9で、セルに組み立てたのち(ステッ
プB1参照)、シーケンス番号,セグメントタイプ,CRCを
それぞれ付加することが行なわれる(ステップB2〜B4参
照)。
さらに、信号処理部5は、受信側および送信側の両方
に設けられているが、各信号処理部5は、第5図
(a),(b)に示すように、レイヤ2の処理を施す複
数のレイヤ2処理部(L2処理部)5−k(k=1,2,・
・,l)をそなえている。
分配集線制御部10は、セル組立分解部4と信号処理部
5との間に介装されて、レイヤ2処理部5−kに対しパ
ケットの分配集線制御を行なうもので、分配制御部11と
集線制御部12とをそなえている。そして、分配制御部11
は、第5図(a)に示すように、分配部11−1とレイヤ
2処理部割り当て制御部11−2とをそなえている。
ここで、分配部11−1は、レイヤ2処理部割り当て制
御部11−2からの制御命令に基づき、レイヤ2処理部5
−kに対しパケットの分配を行なうもので、レイヤ2処
理部割り当て制御部11−2は、信号リンク管理テーブル
11−21を有していて、各レイヤ2処理部5−kの負荷情
報から処理負荷の少ないレイヤ2処理部5−kを選択し
て、このレイヤ2処理部5−kへパケットが送出される
よう、分配部11−1へ制御命令を出すものである。これ
により、セル分解部8から信号処理部5のレイヤ2処理
部5−kへのパケット送出に際して、処理負荷の少ない
レイヤ2処理部5−kを選択して、このレイヤ2処理部
5−kへパケットを送出することができる。なお、信号
リンク管理テーブル11−21は、セルのBOMを見つける
と、信号リンクに使用中(1)を立てると共に、レイヤ
2処理部番号SGCnoを書き込むが、呼切断信号を受ける
と、該当欄の信号リンクを空き(0)にするともに、レ
イヤ2処理部番号を消す。
また、集線制御部12は、第5図(b)に示すように、
レイヤ2処理部5−kからのパケットの集線を行なう集
線部12−1をそなえている。
なお、信号装置3において上記のATMアダプテーショ
ン処理を施すに際しての各レイヤでのフォーマット例を
示すと、第7図のようになる。すなわち、レイヤ2での
フォーマットは第7図(a)のようになり、AAL(ATM A
daption Layer)でのフォーマットは第7図(b)のよ
うになり、ATMレイヤでのフォーマットは第7図(c)
のようになるのである。ここで、レイヤ2でのフォーマ
ット中のAはアドレスフィールド、Cはコントロールフ
ィールド、INFは情報フィールドを示しており、AALでの
フォーマット中のSTはセグメントタイプ、SNはセグメン
ト番号、LENは長さ表示、CRCはCRCコードを示してお
り、ATMレイヤでのフォーマット中のHeaderはヘッダ情
報、例えばVCI等が入れられる。
上述の構成により、本実施例にかかる信号装置共用型
2面構成ATM交換機では、上り用通話路1へのまたは下
り用通話路2からの加入者信号および下り用通話路2へ
のまたは上り用通話路1からの局間信号は、第2図の
〜のルートに示すように、共通の信号装置3にて終端
される。
すなわち、上り用の加入者信号は、上り用通話路1を
通って、信号装置3にて終端され(第2図のルート参
照)、上り用の局間信号は、信号装置3から下り用通話
路2,迂回信号ルート6,上り用通話路1を経て他局へ出力
され(第2図のルート参照)、下り用の局間信号は、
下り用通話路2,迂回信号ルート6,上り用通話路1を経て
信号装置3にて終端され(第2図のルート参照)、下
り用の加入者信号は、信号装置3から下り用通話路1を
通って加入者側へ出力される(第2図のルート参
照)。
このようにして、共通の信号装置3にて加入者信号,
局間信号を終端することができるので、コストの低減に
おおいに寄与しうるのである。
また、この信号装置共用型2面構成ATM交換機では、
そのセル組立分解部4のセル分解部8において、バッフ
ァ書き込み制御手段82が、空きバッファキュー84からの
情報に基づき、到着したセルのバーチャルチャネル情報
から所要のバッファ81−jを選択して、この選択された
バッファ81−jにパケットとして書き込むことが行なわ
れる。
なお、各バッファ81−jは前述のごとく1セル相当量
の単位バッファをポインタ処理によりつなぎあわせたも
のである(第6図参照)。
このように単位バッファをセル到着時に動的に割り当
ててパケット組立用バッファを構成していくので、全体
としてメモリ量の大幅な削減をはかることができる。
そして、その後、パケットとして組み立てられると、
バッファ読み出し手段83が、該当するバッファ81−jか
ら組み立てたパケットを読み出すと共に、空きバッファ
情報を空きバッファキュー84に伝えることが行なわれ
る。このとき、パケットを読み出されたバッファにおけ
る単位バッファのポインタ処理によるつながりが解除さ
れ、この単位バッファが空きバッファキューにつながれ
る。
さらに、セル分解部8から信号処理部5のレイヤ2処
理部5−kへのパケット送出に際しては、分配制御部11
のレイヤ2処理部割り当て制御部11−2からの制御命令
に基づき、分配部11−1によって、処理負荷の少ないレ
イヤ2処理部5−kへパケットが送出される。これによ
り、輻輳状態に陥る可能性が低減される。
そして、その後は、上位レイヤ処理装置7が、パケッ
ト情報とレイヤ2処理部の番号をもらい、送受信処理が
行なわれる。
なお、送信側の信号処理部5,集線制御部12,セル組立
部9を経て信号が出される原理は、従来のものほぼ同じ
であるので、その説明は省略する。
[発明の効果] 以上詳述したように、請求項1記載の本発明の信号装
置共用型2面構成ATM交換機によれば、セルの組立およ
び分解を行なうセル組立分解部とセル組立分解部との間
の信号に対し所要の信号処理を施す信号処理部とを有す
る信号装置が、上り用通話路と下り用通話路との間に介
装されるとともに、下り通話路から上り通話路へ至る迂
回信号ルートが設けられているので、信号装置の共用化
によるコスト低減をはかれる利点がある。
また、請求項2記載の本発明の信号装置共用型2面構
成ATM交換機では、セル組立分解部が、それぞれ1セル
相当の単位バッファをポインタ処理にてつなぎあわせる
ことにより構成される複数のパケット組立用バッファ
と、空きバッファキューからの情報に基づき、到着した
セルのバーチャルチャネル情報から所要のバッファを選
択して、この選択されたバッファに単位バッファをつな
いでパケットとして書き込むバッファ書き込み制御手段
と、バッファからパケットを読み出すと共に、空きバッ
ファ情報を該空きバッファキューに伝えるバッファ読み
出し手段とをそなえて構成されているので、バッファに
要するメモリ容量を大幅に低減できる利点がある。
さらに、請求項3記載の本発明の信号装置共用型2面
構成ATM交換機では、信号処理部に、レイヤ2の処理を
施す複数のレイヤ2処理部をそなえ、セル組立分解部か
ら信号処理部のレイヤ2処理部へのパケット送出に際し
て、処理負荷の少ないレイヤ2処理部を選択して、この
レイヤ2処理部へパケットを送出することが行なわれる
ので、レイヤ2の処理中に輻輳状態になることを十分に
防止できる利点がある。
【図面の簡単な説明】
第1図(a)〜(c)はそれぞれ本発明の原理ブロック
図、 第2図は本発明の一実施例を示すブロック図、 第3図は本実施例のセル分解部を示すブロック図、 第4図は本実施例のセル組立部を示すブロック図、 第5図(a)は本実施例のセル分解部,分配制御部,信
号処理部の関係を示すブロック図、 第5図(b)は本実施例のセル組立部,集線制御部,信
号処理部の関係を示すブロック図、 第6図はバッファ管理方法を説明する図、 第7図は各レイヤでのフォーマットを説明する図、 第8図はセル分解部での作用を説明するフローチャー
ト、 第9図はセル組立部での作用を説明するフローチャー
ト、 第10図は交換網構成例を示すブロック図、 第11図は従来例を示すブロック図、 第12図は従来のセル分解部を示すブロック図、 第13図は従来のセル組立部を示すブロック図、 である。 図において、 1は上り用通話路、2は下り用通話路、3は信号装置、
4はセル組立分解部、5は信号処理部、5−kはレイヤ
2処理部、6は迂回信号ルート、7は上位レイヤ処理装
置(制御装置)、8はセル分解部、9はセル組立部、10
は分配集線制御部、11は分配制御部、11−1は分配部、
11−2はレイヤ2処理部割り当て制御部、11−21は信号
リンク管理テーブル、12は集線制御部、12−1は集線
部、81−jはパケット組立用バッファ、82はバッファ書
き込み制御部(バッファ書き込み制御手段)、82−1は
CRCチェック部、82−2はVCI保持部、82−3はシーケン
スチェック部、82−4はセグメントタイプチェック部、
82−5は管理情報テーブル、83はバッファ読み出し制御
部(バッファ読み出し制御手段)、84は空きバッファキ
ュー、91はセル組立用バッファ、92はバッファ読み出し
制御部、92−1はリンク番号保持部、92−2はシーケン
ス番号付加部、92−3はVCI付加部、92−4はCRC付加
部、92−5は管理情報テーブル、101はATM交換機、102
は加入者装置、103は加入者端末、104は中継網、105は
上り用通話路、106は下り用通話路、107は信号装置、10
8はセル分解部、109はセル組立部、1081−iはパケット
組立用バッファ、1082はバッファ書き込み制御部、1082
−1はCRCチェック部、1082−2はVCI保持部、1082−3
はシーケンスチェック部、1082−4はセグメントタイプ
チェック部、1082−5は管理情報テーブル、1083はバッ
ファ読み出し制御部、1091はセル組立用バッファ、1092
はバッファ読み出し制御部、1092−1はリンク番号保持
部、1092−2はシーケンス番号付加部、1092−3はVCI
付加部、1092−4はCRC付加部、1092−5は管理情報テ
ーブルである。
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平1−185046(JP,A) 特開 平2−140037(JP,A) (58)調査した分野(Int.Cl.6,DB名) H04L 12/28 H04L 12/56

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】上り用通話路(1)と下り用通話路(2)
    とを有する2面構成のATM交換機において、 セルの組立および分解を行なうセル組立分解部(4)と
    該セル組立分解部(4)との間の信号に対し所要の信号
    処理を施す信号処理部(5)とを有する信号装置(3)
    が、該上り用通話路(1)と該下り用通話路(2)との
    間に介装されるとともに、 該下り通話路(2)から該上り通話路(1)へ至る迂回
    信号ルート(6)が設けられたことを 特徴とする、信号装置共用型2面構成ATM交換機。
  2. 【請求項2】該セル組立分解部(4)が、 それぞれ1セル相当の単位バッファをポインタ処理にて
    つなぎあわせることにより構成される複数のパケット組
    立用バッファ(81−j)と、 空きバッファキュー(84)からの情報に基づき、到着し
    たセルのバーチャルチャネル情報から所要のバッファ
    (81−j)を選択して、この選択されたバッファ(81−
    j)に該単位バッファをつないでパケットとして書き込
    むバッファ書き込み制御手段(82)と、 該バッファ(81−j)からパケットを読み出すと共に、
    空きバッファ情報を該空きバッファキュー(84)に伝え
    るバッファ読み出し手段(83)とをそなえて構成された
    ことを特徴とする、請求項1記載の信号装置共用型2面
    構成ATM交換機。
  3. 【請求項3】該信号処理部(5)に、レイヤ2の処理を
    施す複数のレイヤ2処理部(5−k)をそなえ、 該セル組立分解部(4)から該信号処理部(5)の該レ
    イヤ2処理部(5−k)へのパケット送出に際して、処
    理負荷の少ないレイヤ2処理部(5−k)を選択して、
    このレイヤ2処理部(5−k)へパケットを送出するこ
    とを特徴とする、請求項1記載の信号装置共用型2面構
    成ATM交換機。
JP29448090A 1990-10-31 1990-10-31 信号装置共用型2面構成atm交換機 Expired - Lifetime JP2892488B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29448090A JP2892488B2 (ja) 1990-10-31 1990-10-31 信号装置共用型2面構成atm交換機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29448090A JP2892488B2 (ja) 1990-10-31 1990-10-31 信号装置共用型2面構成atm交換機

Publications (2)

Publication Number Publication Date
JPH04167844A JPH04167844A (ja) 1992-06-15
JP2892488B2 true JP2892488B2 (ja) 1999-05-17

Family

ID=17808314

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29448090A Expired - Lifetime JP2892488B2 (ja) 1990-10-31 1990-10-31 信号装置共用型2面構成atm交換機

Country Status (1)

Country Link
JP (1) JP2892488B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2792450B2 (ja) * 1994-12-07 1998-09-03 日本電気株式会社 プロトコル処理回路

Also Published As

Publication number Publication date
JPH04167844A (ja) 1992-06-15

Similar Documents

Publication Publication Date Title
JP2892689B2 (ja) パケット通信網およびパケット交換機
JP3193593B2 (ja) 音声回線エミュレーション・システムおよび音声回線エミュレーション・パケットを経路指定するための回線交換接続を確立する方法
US6584070B1 (en) Cell multiplexing apparatus handling multiple items of information
US5214642A (en) ATM switching system and adaptation processing apparatus
JP2837651B2 (ja) 通信システム
US5841771A (en) Telecommunications switch apparatus and method for time switching
US5805588A (en) Circuit emulating exchange using micro cells
US5917824A (en) Communications system
JPH04506290A (ja) 通信交換網用交換ノード
JP2002509659A (ja) 通信装置および方法
JPH07327036A (ja) 自己ルーチング交換機及び交換システム
JPH08186585A (ja) Atm交換機
US7349393B2 (en) Method and system for implementing an improved universal packet switching capability in a data switch
JPH11502683A (ja) ディジタル通信システム
JP2005253077A (ja) Atmデータをリアルタイムで再組立するシステム、方法、およびプログラム
JP3115813B2 (ja) 通信方法
US5386415A (en) Packet communiction method and packet communication apparatus
JPH10285185A (ja) Atmネットワークにおいてデータ・セル伝送をスケジューリングする方法
JP2000022707A (ja) データ伝送方法、およびデータ伝送システム
EP0537743B1 (en) Switching method for a common memory based switching field and the switching field
JP2892488B2 (ja) 信号装置共用型2面構成atm交換機
US7130267B1 (en) System and method for allocating bandwidth in a network node
KR100379377B1 (ko) 비동기전송모드 셀 라우팅 장치 및 라우팅 방법
CA2130865A1 (en) Switching system
JP3014619B2 (ja) 非同期転送モード通信システムおよびそのセル分解装置ならびに非同期転送モード通信方式