JP2791260B2 - Method for manufacturing semiconductor device - Google Patents

Method for manufacturing semiconductor device

Info

Publication number
JP2791260B2
JP2791260B2 JP5039948A JP3994893A JP2791260B2 JP 2791260 B2 JP2791260 B2 JP 2791260B2 JP 5039948 A JP5039948 A JP 5039948A JP 3994893 A JP3994893 A JP 3994893A JP 2791260 B2 JP2791260 B2 JP 2791260B2
Authority
JP
Japan
Prior art keywords
capacitor
semiconductor
manufacturing
film
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP5039948A
Other languages
Japanese (ja)
Other versions
JPH06252359A (en
Inventor
裕亮 幸山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP5039948A priority Critical patent/JP2791260B2/en
Priority to KR1019940003649A priority patent/KR100221115B1/en
Priority to US08/203,944 priority patent/US5372966A/en
Publication of JPH06252359A publication Critical patent/JPH06252359A/en
Priority to US08/328,814 priority patent/US5563085A/en
Application granted granted Critical
Publication of JP2791260B2 publication Critical patent/JP2791260B2/en
Priority to KR1019990000337A priority patent/KR100221433B1/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/37DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the capacitor being at least partially in a trench in the substrate

Landscapes

  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、特に、高集積、大容量
のDRAM製造方法の改良に関する。
The present invention relates, in particular, high integration, an improvement of a method for manufacturing a DRAM of a large capacity.

【0002】[0002]

【従来の技術】従来のDRAMの製造方法について、特
公平3−69185(以下、文献という。)に開示され
る半導体装置を例に説明する。なお、図22は、当該文
献に記載される図の一部を取り出して示すものである。
また、図23及び図24は、図22を平面から見た場合
の一例を示す図である。
2. Description of the Related Art A conventional method of manufacturing a DRAM will be described with reference to a semiconductor device disclosed in Japanese Patent Publication No. 3-69185 (hereinafter referred to as literature). FIG. 22 shows a part of a drawing described in the document.
FIG. 23 and FIG. 24 are diagrams illustrating an example when FIG. 22 is viewed from a plane.

【0003】図22は、DRAMのキャパシタ部分を示
している。まず、半導体基板100の一方の主面に、シ
リコン酸化膜101、及び、当該半導体基板100に対
して耐エッチング性を有する窒化シリコン膜102をそ
れぞれ形成する。また、シリコン酸化膜101及び窒化
シリコン膜102をパタ−ニングした後、当該窒化シリ
コン膜102をマスクにして半導体基板100に溝10
3を形成する。
FIG. 22 shows a capacitor portion of a DRAM. First, a silicon oxide film 101 and a silicon nitride film 102 having etching resistance with respect to the semiconductor substrate 100 are formed on one main surface of the semiconductor substrate 100, respectively. After the silicon oxide film 101 and the silicon nitride film 102 are patterned, the trench 10 is formed in the semiconductor substrate 100 using the silicon nitride film 102 as a mask.
Form 3

【0004】次に、当該溝103の内面及び底面に容量
絶縁膜104を形成する。この後、溝103内にポリシ
リコン105を埋め込む。全面に、当該ポリシリコン1
05に対して耐エッチング性を有するレジスト膜106
を形成する。レジスト膜106を露光、現像し、溝10
3の周囲の一部に開口部107を形成する。この後、開
口部を有する当該レジスト膜106をマスクにしてポリ
シリコン105の一部をエッチングし、トランジスタの
接続部を形成する。
Next, a capacitance insulating film 104 is formed on the inner surface and the bottom surface of the groove 103. Thereafter, polysilicon 105 is embedded in trench 103. The entire surface of the polysilicon 1
Resist film 106 having etching resistance against
To form The resist film 106 is exposed and developed, and the groove 10 is exposed.
An opening 107 is formed in a part around 3. Thereafter, a part of the polysilicon 105 is etched using the resist film 106 having the opening as a mask to form a connection portion of the transistor.

【0005】しかしながら、上述の製造方法には、以下
の欠点がある。即ち、例えば図23に示すように、隣接
するメモリセルの間隔は、ある一定の距離Wに設定され
ている。ここで、レジスト膜106を露光、現像し、溝
103の周囲の一部に開口部107を形成する際、図2
4に示すように、レジストパタ−ンの合せずれが生じる
と、隣接するメモリセルのソ−ス/ドレイン拡散層10
8の間隔は、予め設定された隣接するメモリセルの間隔
Wよりも狭いW´となる。このため、隣接するメモリセ
ルの間でパンチスル−が生じるという欠点がある。
However, the above-described manufacturing method has the following disadvantages. That is, for example, as shown in FIG. 23, the interval between adjacent memory cells is set to a certain distance W. Here, when the resist film 106 is exposed and developed to form an opening 107 in a part around the groove 103, FIG.
As shown in FIG. 4, when the misalignment of the resist pattern occurs, the source / drain diffusion layer 10 of the adjacent memory cell is formed.
The interval 8 is W ′ smaller than the preset interval W between adjacent memory cells. Therefore, there is a disadvantage that punch through occurs between adjacent memory cells.

【0006】[0006]

【発明が解決しようとする課題】このように、従来は、
溝の周囲の一部に開口部を形成する際、レジストパタ−
ンの合せずれが生じると、隣接するメモリセルのソ−ス
/ドレイン拡散層の間隔が、予め設定された隣接するメ
モリセルの間隔よりも狭くなり、隣接するメモリセルの
間でパンチスル−が生じるという欠点がある。
As described above, conventionally,
When forming an opening in a part around the groove, the resist pattern
When the misalignment occurs, the distance between the source / drain diffusion layers of adjacent memory cells becomes narrower than a predetermined distance between adjacent memory cells, and punch-through occurs between adjacent memory cells. There is a disadvantage that.

【0007】本発明は、上記欠点を解決すべくなされた
もので、その目的は、溝の周囲の一部に開口部を形成す
る際、レジストパターンの合せずれが生じても、隣接す
るメモリセルの間でパンチスルーが生じることのない半
導体装置製造方法を提供することである。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-described drawbacks. An object of the present invention is to provide a method for forming an opening in a part of the periphery of a groove, even if a misalignment of a resist pattern occurs. It is an object of the present invention to provide a method of manufacturing a semiconductor device in which punch-through does not occur between semiconductor devices.

【0008】[0008]

【課題を解決するための手段】上記目的を達成するた
め、本願第1の発明に係わる一つのトランジスタと一つ
のキャパシタからなるメモリセルを有する半導体装置の
製造方法は、まず、半導体基板に当該メモリセルのキャ
パシタが形成される溝を形成し、前記溝の内面に第1の
絶縁膜を形成する。前記溝内に不純物を含む導電体を埋
め込み、前記溝上に第2の絶縁膜を形成し、溝内の導電
体を前記第1及び第2の絶縁膜で取り囲む。次に、全面
に第3の絶縁膜を形成した後、この第3の絶縁膜をエッ
チングし、当該メモリセルのトランジスタが形成される
活性領域上、及び前記溝上の一部分に、同時に開口部を
形成する。次に、当該開口部を有する前記第3の絶縁膜
をマスクにしてエッチングを行い、当該活性領域におい
て前記半導体基板を露出させる。次に、当該活性領域に
トランジスタを形成する。さらに、当該開口部を有する
前記第3の絶縁膜をマスクにしてエッチングを行い、前
記溝上の一部分において前記導電体を露出させ、少なく
とも露出した前記導電体上に半導体を形成する。最後
に、前記半導体の一部又は全部を導電化し、前記導電体
と当該メモリセルのトランジスタの拡散層とを電気的に
接続する。
In order to achieve the above object, a method of manufacturing a semiconductor device having a memory cell comprising one transistor and one capacitor according to the first aspect of the present invention comprises first forming a memory cell on a semiconductor substrate. A groove for forming a cell capacitor is formed, and a first insulating film is formed on an inner surface of the groove. A conductor containing impurities is buried in the groove, a second insulating film is formed on the groove, and the conductor in the groove is surrounded by the first and second insulating films. Next, after a third insulating film is formed on the entire surface, the third insulating film is etched, and openings are simultaneously formed in the active region where the transistor of the memory cell is formed and in a part of the groove. I do. Next, etching is performed using the third insulating film having the opening as a mask to expose the semiconductor substrate in the active region. Next, a transistor is formed in the active region. Further, etching is performed by using the third insulating film having the opening as a mask to expose the conductor at a part of the groove and form a semiconductor on at least the exposed conductor. Finally, part or all of the semiconductor is made conductive, and the conductor is electrically connected to the diffusion layer of the transistor of the memory cell.

【0009】また、前記溝上の一部分において前記導電
体を露出させる工程において、同時に、当該メモリセル
のトランジスタの拡散層部分の半導体基板も露出させ、
かつ、前記導電体上に半導体を形成する工程において、
前記半導体は、選択エピタキシ−成長法によって、前記
拡散層部分の半導体基板を核にして成長されるものと前
記導電体を核にして成長されるものとを合体させたもの
である。
In the step of exposing the conductor at a portion on the groove, at the same time, the semiconductor substrate of the diffusion layer portion of the transistor of the memory cell is also exposed,
And, in the step of forming a semiconductor on the conductor,
The semiconductor is a combination of a semiconductor grown on the semiconductor substrate in the diffusion layer portion as a nucleus and a semiconductor grown on the conductor as a nucleus by selective epitaxy.

【0010】本願第2の発明に係わる半導体装置の製造
方法は、まず、絶縁膜を介して互いに絶縁されている第
1導電型の第1の半導体及び第2導電型の第2の半導体
をそれぞれ形成する。この後、選択エピタキシ−成長法
によって、前記第1の半導体を核にして第3の半導体を
成長させると共に前記第2の半導体を核にして第4の半
導体を成長させ、前記第3の半導体と前記第4の半導体
を互いに合体させることにより、前記第1の半導体と前
記第2の半導体の電気的接続を行うというものである。
In the method of manufacturing a semiconductor device according to the second aspect of the present invention, first, a first semiconductor of a first conductivity type and a second semiconductor of a second conductivity type, which are insulated from each other via an insulating film, are respectively provided. Form. Thereafter, a third semiconductor is grown by using the first semiconductor as a nucleus and a fourth semiconductor is grown by using the second semiconductor as a nucleus by a selective epitaxy-growth method. By combining the fourth semiconductors with each other, electrical connection between the first semiconductor and the second semiconductor is performed.

【0011】本願第3の発明に係わる一つのトランジス
タと一つのキャパシタからなるメモリセルを有する半導
体装置の製造方法は、まず、半導体基板に当該メモリセ
ルのキャパシタが形成される溝を形成し、前記溝の内面
に第1の絶縁膜を形成する。前記溝内に不純物を含む導
電体を埋め込み、前記溝上に第2の絶縁膜を形成し、溝
内の導電体を前記第1及び第2の絶縁膜で取り囲む。次
に、全面に第3の絶縁膜を形成した後、この第3の絶縁
膜をエッチングし、当該メモリセルのトランジスタが形
成される活性領域上、及び前記溝上の一部分に、同時に
開口部を形成する。次に、当該開口部を有する前記第3
の絶縁膜をマスクにしてエッチングを行い、当該活性領
域において前記半導体基板を露出させると共に、前記溝
上の一部分において前記導電体を露出させる。さらに、
少なくとも露出した前記導電体上に半導体を形成し、前
記半導体の一部又は全部を導電化する。最後に、当該活
性領域に、拡散層が前記導電化された半導体を介して前
記導電体に電気的に接続されている当該メモリセルのト
ランジスタを形成する。
According to a third aspect of the present invention, in a method of manufacturing a semiconductor device having a memory cell including one transistor and one capacitor, first, a groove for forming a capacitor of the memory cell is formed in a semiconductor substrate. Forming a first insulating film on the inner surface of the groove; A conductor containing impurities is buried in the groove, a second insulating film is formed on the groove, and the conductor in the groove is surrounded by the first and second insulating films. Next, after a third insulating film is formed on the entire surface, the third insulating film is etched, and openings are simultaneously formed in the active region where the transistor of the memory cell is formed and in a part of the groove. I do. Next, the third having the opening
Etching is performed by using the insulating film as a mask to expose the semiconductor substrate in the active region and to expose the conductor in a portion on the groove. further,
A semiconductor is formed on at least the exposed conductor, and part or all of the semiconductor is made conductive. Finally, a transistor of the memory cell in which a diffusion layer is electrically connected to the conductor via the conductive semiconductor is formed in the active region.

【0012】また、前記導電体上に半導体を形成する工
程において、前記半導体は、選択エピタキシ−成長法に
よって、少なくとも前記導電体を核にして成長させたも
のである。
Further, in the step of forming a semiconductor on the conductor, the semiconductor is grown by at least the conductor as a nucleus by a selective epitaxy growth method.

【0013】また、前記導電体上に半導体を形成する工
程において、前記半導体は、選択エピタキシ−成長法に
よって、前記半導体基板を核にして成長されるものと前
記導電体を核にして成長されるものとを合体させたもの
であり、かつ、当該メモリセルのトランジスタを形成す
る工程において、当該トランジスタは、前記半導体中に
形成される。
In the step of forming a semiconductor on the conductor, the semiconductor is grown by selective epitaxy using the semiconductor substrate as a nucleus and the semiconductor is grown using the conductor as a nucleus. In the step of forming a transistor of the memory cell, the transistor is formed in the semiconductor.

【0014】また、前記半導体の一部又は全部を導電化
する工程において、前記半導体の一部又は全部は、熱処
理を施し、前記導電体から不純物を拡散させることによ
り導電化される。
In the step of making a part or the whole of the semiconductor conductive, the part or the whole of the semiconductor is made conductive by performing a heat treatment and diffusing impurities from the conductor.

【0015】[0015]

【作用】上記構成によれば、本願第1及び第3の発明で
は、当該メモリセルのトランジスタが形成される活性領
域上、及び前記溝上の一部分に、同時に開口部が形成さ
れる。また、第1の発明では、当該開口部の活性領域に
トランジスタを形成した後、当該開口部における導電体
を露出させ、その導電体上に半導体を形成している。ま
た、第3の発明では、当該開口部における導電体を露出
させ、その導電体上に半導体を形成した後、当該開口部
の活性領域にトランジスタを形成している。従って、当
該開口部を形成する際にレジストパタ−ンの合せずれが
生じても、隣接するメモリセルの間でパンチスル−が生
じることがない。
According to the above construction, in the first and third aspects of the present invention, an opening is formed simultaneously on the active region where the transistor of the memory cell is formed and on a part of the groove. In the first invention, after a transistor is formed in the active region of the opening, the conductor in the opening is exposed, and a semiconductor is formed on the conductor. Further, in the third invention, after the conductor in the opening is exposed and a semiconductor is formed on the conductor, a transistor is formed in an active region of the opening. Therefore, even if the resist pattern is misaligned when forming the opening, punch through does not occur between adjacent memory cells.

【0016】また、本願第2の発明では、選択エピタキ
シ−成長法によって、前記第1の半導体を核にして第3
の半導体を成長させると共に前記第2の半導体を核にし
て第4の半導体を成長させ、前記第3の半導体と前記第
4の半導体を互いに合体させている。従って、前記第1
の半導体と前記第2の半導体の電気的接続を容易に行う
ことができる。
In the second invention of the present application, the third semiconductor is formed by using the first semiconductor as a nucleus by a selective epitaxy growth method.
And the fourth semiconductor is grown with the second semiconductor as a nucleus, and the third semiconductor and the fourth semiconductor are combined with each other. Therefore, the first
And the second semiconductor can be easily electrically connected.

【0017】[0017]

【実施例】以下、図面を参照しながら、本発明の一実施
例について詳細に説明する。図1〜図11は、本願の第
1の発明の第1の実施例に係わる基板プレ−ト型のDR
AMの製造方法を示している。
An embodiment of the present invention will be described below in detail with reference to the drawings. FIGS. 1 to 11 show a substrate plate type DR according to a first embodiment of the first invention of the present application.
1 shows a method for manufacturing an AM.

【0018】まず、図1に示すように、P型半導体基板
1上に酸化シリコン膜(SiO2 膜)2及び窒化シリコ
ン膜(SiN)3をそれぞれ形成する。これら酸化シリ
コン膜2及び窒化シリコン膜3をパタ−ニングした後、
パタ−ニングされた窒化シリコン膜3をマスクにして基
板1に溝4を形成する。溝4の内壁面及び底面にそれぞ
れ酸化シリコン膜5を形成する。
First, as shown in FIG. 1, a silicon oxide film (SiO 2 film) 2 and a silicon nitride film (SiN) 3 are formed on a P-type semiconductor substrate 1. After patterning the silicon oxide film 2 and the silicon nitride film 3,
A groove 4 is formed in the substrate 1 using the patterned silicon nitride film 3 as a mask. A silicon oxide film 5 is formed on the inner wall surface and the bottom surface of the groove 4, respectively.

【0019】次に、図2に示すように、溝4内に、N型
にド−プされたポリシリコン膜6を埋め込む。次に、図
3に示すように、パタ−ニングされた窒化シリコン膜3
をマスクにしてポリシリコン膜6の表面を酸化し、酸化
シリコン膜7を形成する。次に、図4に示すように、窒
化シリコン膜3を除去した後、全面に、新たに窒化シリ
コン膜8を形成する。
Next, as shown in FIG. 2, an N-type doped polysilicon film 6 is buried in the trench 4. Next, as shown in FIG. 3, the patterned silicon nitride film 3 is formed.
Is used as a mask to oxidize the surface of polysilicon film 6 to form silicon oxide film 7. Next, as shown in FIG. 4, after removing the silicon nitride film 3, a new silicon nitride film 8 is formed on the entire surface.

【0020】次に、図5及び図6に示すように、窒化シ
リコン膜8をエッチングし、メモリセルのMOSFET
が形成される活性領域Aとなる基板1、及び、溝4の周
囲の一部分Bを同時に露出させる。従って、レジストパ
タ−ンの合せずれが生じても、隣接するメモリセルの間
隔Wは変わることがなく(図7参照)、常に、当該レジ
ストパタ−ンの合せずれが生じない場合の隣接するメモ
リセルの間隔Wと同じである。
Next, as shown in FIGS. 5 and 6, the silicon nitride film 8 is etched to
Is exposed simultaneously with the substrate 1 which becomes the active region A where the is formed and the part B around the groove 4. Therefore, even if the misalignment of the resist pattern occurs, the distance W between the adjacent memory cells does not change (see FIG. 7). Same as the interval W.

【0021】次に、図8に示すように、活性領域A上の
酸化シリコン膜2を除去する。次に、図9に示すよう
に、当該活性領域Aに、ゲ−ト絶縁膜(酸化シリコン
膜)9、ゲ−ト電極10及びソ−ス/ドレイン領域11
をそれぞれ形成し、メモリセルのMOSFETを完成す
る。なお、ゲ−ト電極10の側壁には、スペ−サ(例え
ば窒化シリコン膜)12が、また、ゲ−ト電極10上に
は、窒化シリコン膜13がそれぞれ形成される。
Next, as shown in FIG. 8, the silicon oxide film 2 on the active region A is removed. Next, as shown in FIG. 9, a gate insulating film (silicon oxide film) 9, a gate electrode 10, and a source / drain region 11 are formed in the active region A.
Are formed to complete the MOSFET of the memory cell. A spacer (for example, a silicon nitride film) 12 is formed on a side wall of the gate electrode 10, and a silicon nitride film 13 is formed on the gate electrode 10.

【0022】次に、図10に示すように、スペ−サ12
及び窒化シリコン膜8,13をマスクにして、酸化シリ
コン膜(ゲ−ト絶縁膜となる部分を除く)9及び溝4の
側壁面の一部の酸化シリコン膜5をそれぞれエッチング
除去し、キャパシタとMOSFETの接続部分を形成す
る。
Next, as shown in FIG.
Using the silicon nitride films 8 and 13 as masks, the silicon oxide film 9 (excluding the portion serving as the gate insulating film) 9 and the silicon oxide film 5 on a part of the side wall surface of the trench 4 are etched and removed, respectively. Form a connection portion of the MOSFET.

【0023】なお、このエッチングでは、スペ−サ12
及び窒化シリコン膜8,13がマスクとなっているた
め、キャパシタとMOSFETの接続部分は、素子分離
領域や活性領域に対して自己整合的に形成される。
In this etching, the spacer 12
Since the silicon nitride films 8 and 13 serve as a mask, the connection between the capacitor and the MOSFET is formed in a self-aligned manner with respect to the element isolation region and the active region.

【0024】次に、図11に示すように、CVD法を用
いて、ソ−ス/ドレイン領域11上及びキャパシタとM
OSFETの接続部分にそれぞれポリシリコン膜14を
成長させる。また、ポリシリコン膜14をエッチバック
することにより、接続部分のみに当該ポリシリコン膜1
4を残存させる。そして、溝側壁の一部(エッチングさ
れた部分)及びこれに隣接する基板1内にN型不純物拡
散層15を形成する。その結果、基板(電極)1、酸化
シリコン膜5及びポリシリコン膜6により形成されたキ
ャパシタとMOSFETが互いに接続される。
Next, as shown in FIG. 11, the CVD method is used to form the source and drain regions 11 and the capacitor and M
A polysilicon film 14 is grown on each connection portion of the OSFET. Further, by etching back the polysilicon film 14, the polysilicon film 1 is formed only at the connection portion.
4 is left. Then, an N-type impurity diffusion layer 15 is formed in a part (etched part) of the groove side wall and in the substrate 1 adjacent to the part. As a result, the capacitor and the MOSFET formed by the substrate (electrode) 1, the silicon oxide film 5, and the polysilicon film 6 are connected to each other.

【0025】最後に、図示しないが、MOSFETのゲ
−ト電極10をワ−ド線に接続し、かつ、周知の方法に
より、ビット線及び金属配線をそれぞれ形成することに
より、DRAMを完成する。
Finally, although not shown, the gate electrode 10 of the MOSFET is connected to a word line, and a bit line and a metal line are formed by a well-known method to complete the DRAM.

【0026】上記製造方法によれば、窒化シリコン膜8
のエッチングに際して、メモリセルのMOSFETが形
成される活性領域Aとなる基板1と、溝4の周囲の一部
分Bとを同時に露出させている。従って、レジストパタ
−ンの合せずれが生じても、隣接するメモリセルの間隔
Wは変わることがなく、常に、当該レジストパタ−ンの
合せずれが生じない場合の隣接するメモリセルの間隔W
と同じである。つまり、あるメモリセルのN型不純物拡
散層15と、当該メモリセルに隣接するメモリセルのソ
−ス/ドレイン領域との間隔が、レジストパタ−ンの合
せずれによって狭まるという事態がなくなる。
According to the above manufacturing method, the silicon nitride film 8
During the etching, the substrate 1 serving as the active region A where the MOSFET of the memory cell is formed and a portion B around the trench 4 are simultaneously exposed. Therefore, even if the misalignment of the resist pattern occurs, the interval W between the adjacent memory cells does not change, and the interval W between the adjacent memory cells when the misalignment of the resist pattern does not always occur.
Is the same as That is, the gap between the N-type impurity diffusion layer 15 of a certain memory cell and the source / drain region of a memory cell adjacent to the memory cell does not narrow due to misalignment of the resist pattern.

【0027】図12は、本願の第2の発明の第1の実施
例に係わる半導体装置の製造方法を示している。本発明
は、半導体と半導体の結合方法に関する。
FIG. 12 shows a method of manufacturing a semiconductor device according to the first embodiment of the second invention of the present application. The present invention relates to a semiconductor-to-semiconductor coupling method.

【0028】まず、P型基板21上に絶縁膜22を形成
し、当該絶縁膜22の一部を開口する。この後、選択エ
ピタキシ−成長法(Selective epitaxy growth,以下S
EG法という。)を用いて、ある一つの開口部から半導
体23Aを成長させ、また、他の一つの開口部からも半
導体23Bを成長させる。そして、当該一つの開口部か
らP型基板1を核として成長した半導体23Aと、他の
一つの開口部からP型基板1を核として成長した半導体
23Bを合体させる。
First, an insulating film 22 is formed on a P-type substrate 21, and a part of the insulating film 22 is opened. Thereafter, the selective epitaxy growth method (hereinafter referred to as S)
This is called the EG method. ), The semiconductor 23A is grown from one opening, and the semiconductor 23B is grown from another opening. Then, the semiconductor 23A grown from the one opening with the P-type substrate 1 as a nucleus and the semiconductor 23B grown from the other opening with the P-type substrate 1 as a nucleus are combined.

【0029】上記製造方法によれば、容易に、半導体と
半導体との接続ができることになる。なお、上記実施例
では、P型の半導体基板21を用いたが、N型の半導体
基板であってもよい。図13は、本願の第2の発明の第
2の実施例に係わる半導体装置の製造方法を示してい
る。
According to the above manufacturing method, connection between semiconductors can be easily performed. Although the P-type semiconductor substrate 21 is used in the above embodiment, an N-type semiconductor substrate may be used. FIG. 13 shows a method for manufacturing a semiconductor device according to the second embodiment of the second invention of the present application.

【0030】まず、P型基板31上に溝32を形成し、
当該溝32の内壁面と底面にそれぞれ絶縁膜33を形成
する。また、溝32内にN型のポリシリコン膜34を埋
め込む。この後、SEG法を用いて、P型基板31から
半導体35Aを成長させ、また、N型のポリシリコン膜
34からも半導体35Bを成長させる。そして、P型基
板1を核として成長した半導体35Aと、N型のポリシ
リコン膜34を核として成長した半導体35Bを合体さ
せる。上記製造方法によれば、第1導電型の半導体と、
これと逆の第2導電型の半導体との接続を容易に行うこ
とができる。
First, a groove 32 is formed on a P-type substrate 31,
An insulating film 33 is formed on the inner wall surface and the bottom surface of the groove 32, respectively. Further, an N-type polysilicon film 34 is buried in the groove 32. Thereafter, the semiconductor 35A is grown from the P-type substrate 31 by using the SEG method, and the semiconductor 35B is also grown from the N-type polysilicon film 34. Then, the semiconductor 35A grown using the P-type substrate 1 as a nucleus and the semiconductor 35B grown using the N-type polysilicon film 34 as a nucleus are combined. According to the manufacturing method, a semiconductor of the first conductivity type;
The opposite connection to the second conductivity type semiconductor can be easily performed.

【0031】ところで、本願の第2の発明は、本願の第
1の発明に適用することができる。つまり、例えば本願
の第1の発明の第1の実施例において、ソ−ス/ドレイ
ン領域11とキャパシタとMOSFETを接続する際
に、このSEG法を利用することが可能である。図14
〜図15は、本願の第1の発明の第2の実施例に係わる
基板プレ−ト型のDRAMの製造方法を示している。
By the way, the second invention of the present application can be applied to the first invention of the present application. That is, for example, in the first embodiment of the first invention of the present application, it is possible to use the SEG method when connecting the source / drain region 11, the capacitor and the MOSFET. FIG.
15 to 15 show a method of manufacturing a substrate-plate type DRAM according to a second embodiment of the first invention of the present application.

【0032】まず、本願の第1の発明の第1の実施例と
同様の方法により、活性領域Aに、ゲ−ト絶縁膜9、ゲ
−ト電極10及びソ−ス/ドレイン領域11からなるメ
モリセルのMOSFETを形成し、かつ、ゲ−ト電極1
0の側壁にスペ−サ12、そのゲ−ト電極10上に窒化
シリコン膜13を形成するまでを実行する(図1〜図9
参照)。
First, a gate insulating film 9, a gate electrode 10, and a source / drain region 11 are formed in an active region A in the same manner as in the first embodiment of the first invention of the present application. A MOSFET of a memory cell is formed, and a gate electrode 1 is formed.
The process up to the formation of the spacer 12 on the side wall of the gate electrode 0 and the formation of the silicon nitride film 13 on the gate electrode 10 is performed (FIGS. 1 to 9).
reference).

【0033】次に、図14に示すように、スペ−サ12
及び窒化シリコン膜8,13をマスクにして、酸化シリ
コン膜(ゲ−ト絶縁膜となる部分を除く)9及び溝4上
の酸化シリコン膜5,7の一部をそれぞれエッチング除
去し、キャパシタとMOSFETの接続部分を形成す
る。つまり、本願第1の発明の第1の実施例と異なる点
は、溝4の側壁面の酸化シリコン膜5をエッチングしな
い点にある。
Next, as shown in FIG.
Using the silicon nitride films 8 and 13 as masks, the silicon oxide film 9 (excluding the portion serving as a gate insulating film) 9 and a part of the silicon oxide films 5 and 7 on the trenches 4 are removed by etching, respectively. Form a connection portion of the MOSFET. That is, the difference from the first embodiment of the first invention of the present application is that the silicon oxide film 5 on the side wall surface of the groove 4 is not etched.

【0034】なお、このエッチングでは、スペ−サ12
及び窒化シリコン膜8,13がマスクとなっているた
め、キャパシタとMOSFETの接続部分は、素子分離
領域や活性領域に対して自己整合的に形成される。
In this etching, the spacer 12
Since the silicon nitride films 8 and 13 serve as a mask, the connection between the capacitor and the MOSFET is formed in a self-aligned manner with respect to the element isolation region and the active region.

【0035】次に、図15に示すように、SEG法を用
いて、ソ−ス/ドレイン領域11上及びキャパシタとM
OSFETの接続部分にそれぞれ半導体膜14を成長さ
せる。その結果、基板(電極)1、酸化シリコン膜5及
びポリシリコン膜6により形成されるキャパシタとMO
SFETが互いに接続される。
Next, as shown in FIG. 15, using the SEG method, the source and drain regions 11 and the capacitor and M
A semiconductor film 14 is grown on each connection portion of the OSFET. As a result, the capacitor formed by the substrate (electrode) 1, the silicon oxide film 5, and the polysilicon film 6 and the MO
The SFETs are connected together.

【0036】最後に、図示しないが、MOSFETのゲ
−ト電極10をワ−ド線に接続し、かつ、周知の方法
で、ビット線及び金属配線をそれぞれ形成することによ
り、DRAMを完成する。上記製造方法においても、本
願第1の発明の第1の実施例と同様の効果を得ることが
できる。図16〜図18は、本願の第3の発明の第1の
実施例に係わる基板プレ−ト型のDRAMの製造方法を
示している。
Finally, although not shown, the gate electrode 10 of the MOSFET is connected to a word line, and a bit line and a metal line are formed by a well-known method, thereby completing a DRAM. Also in the above manufacturing method, the same effect as that of the first embodiment of the first invention of the present application can be obtained. 16 to 18 show a method of manufacturing a substrate plate type DRAM according to the first embodiment of the third invention of the present application.

【0037】まず、本願の第1の発明の第1の実施例と
同様の方法により、窒化シリコン膜8をエッチングし、
メモリセルのMOSFETが形成される活性領域Aとな
る基板1、及び、溝4の周囲の一部分Bを同時に露出さ
せるまでを実行する(図1〜図7参照)。
First, the silicon nitride film 8 is etched by the same method as in the first embodiment of the first invention of the present application,
The steps up to the simultaneous exposure of the substrate 1 as the active region A where the MOSFET of the memory cell is formed and the part B around the groove 4 are performed (see FIGS. 1 to 7).

【0038】なお、活性領域A及び溝4の周囲の一部分
の開口に際しては、第1の実施例と同様に、パタ−ンの
合せずれが生じても、隣接するメモリセルの間隔Wは変
わることがなく、常に、当該レジストパタ−ンの合せず
れが生じない場合の隣接するメモリセルの間隔Wと同じ
である、という効果が得られる。
In the opening of the active region A and a part of the periphery of the trench 4, even if the pattern is misaligned, the distance W between the adjacent memory cells changes as in the first embodiment. And the same effect as the interval W between adjacent memory cells when the misalignment of the resist pattern does not occur.

【0039】次に、図16に示すように、窒化シリコン
膜8をマスクにして、活性領域A上の酸化シリコン膜
2、溝上の酸化シリコン膜7の一部、及び、溝側壁面の
酸化シリコン膜5の一部をそれぞれエッチング除去す
る。
Next, as shown in FIG. 16, using the silicon nitride film 8 as a mask, the silicon oxide film 2 on the active region A, a part of the silicon oxide film 7 on the groove, and the silicon oxide film A part of the film 5 is removed by etching.

【0040】次に、図17に示すように、SEG法を用
いて、基板(活性領域)1上には、単結晶シリコン膜1
4Aを成長させ、溝(キャパシタとMOSFETの接続
部分)上には、ポリシリコン膜14Bを成長させる。そ
して、単結晶シリコン膜14Aとポリシリコン膜14B
を合体させる。
Next, as shown in FIG. 17, a single crystal silicon film 1 is formed on the substrate (active region) 1 by using the SEG method.
4A is grown, and a polysilicon film 14B is grown on the trench (the connection portion between the capacitor and the MOSFET). Then, the single crystal silicon film 14A and the polysilicon film 14B
Are combined.

【0041】この後、熱処理を施して、溝内のポリシリ
コン膜6に含まれているN型不純物を、当該溝周辺の基
板1又はシリコン膜14A.14Bへ拡散させる。その
結果、溝周辺(エッチングされた部分)のシリコン膜1
4A,14B及びこれに隣接する基板1内にN型不純物
拡散層15が形成される。そして、基板1、酸化シリコ
ン膜5及びポリシリコン膜6によりキャパシタが形成さ
れる。
Thereafter, a heat treatment is performed to remove the N-type impurities contained in the polysilicon film 6 in the trench from the substrate 1 or the silicon film 14A. Spread to 14B. As a result, the silicon film 1 around the groove (etched portion)
N-type impurity diffusion layers 15 are formed in 4A, 14B and substrate 1 adjacent thereto. Then, a capacitor is formed by the substrate 1, the silicon oxide film 5, and the polysilicon film 6.

【0042】次に、図18に示すように、単結晶シリコ
ン膜14A上に、ゲ−ト絶縁膜(酸化シリコン膜)9、
ゲ−ト電極10及びソ−ス/ドレイン領域11をそれぞ
れ形成し、メモリセルのMOSFETを完成する。な
お、ゲ−ト電極10の側壁には、スペ−サ(例えば窒化
シリコン膜)12が、また、ゲ−ト電極10上には、窒
化シリコン膜13がそれぞれ形成される。
Next, as shown in FIG. 18, a gate insulating film (silicon oxide film) 9 is formed on the single crystal silicon film 14A.
A gate electrode 10 and a source / drain region 11 are respectively formed to complete a MOSFET of a memory cell. A spacer (for example, a silicon nitride film) 12 is formed on a side wall of the gate electrode 10, and a silicon nitride film 13 is formed on the gate electrode 10.

【0043】最後に、図示しないが、MOSFETのゲ
−ト電極10をワ−ド線に接続し、かつ、周知の方法に
より、ビット線及び金属配線をそれぞれ形成することに
より、DRAMを完成する。
Finally, although not shown, the gate electrode 10 of the MOSFET is connected to a word line, and a bit line and a metal line are formed by a well-known method, thereby completing a DRAM.

【0044】上記製造方法においても、窒化シリコン膜
8のエッチングに際して、メモリセルのMOSFETが
形成される活性領域Aとなる基板1と、溝4の周囲の一
部分Bとを同時に露出させている。従って、レジストパ
タ−ンの合せずれが生じても、隣接するメモリセルの間
隔Wは変わることがなく、常に、当該レジストパタ−ン
の合せずれが生じない場合の隣接するメモリセルの間隔
Wと同じである。つまり、あるメモリセルのN型不純物
拡散層15と、当該メモリセルに隣接するメモリセルの
ソ−ス/ドレイン領域との間隔が、レジストパタ−ンの
合せずれによって狭まるという事態がなくなる。
Also in the above-described manufacturing method, when etching the silicon nitride film 8, the substrate 1 as the active region A where the MOSFET of the memory cell is formed and the part B around the trench 4 are simultaneously exposed. Therefore, even if the misalignment of the resist pattern occurs, the interval W between the adjacent memory cells does not change, and is always the same as the interval W between the adjacent memory cells when the misalignment of the resist pattern does not occur. is there. That is, the gap between the N-type impurity diffusion layer 15 of a certain memory cell and the source / drain region of a memory cell adjacent to the memory cell does not narrow due to misalignment of the resist pattern.

【0045】また、本実施例では、SEG法により、基
板(活性領域)1上には、単結晶シリコン膜14Aを成
長させ、溝(キャパシタとMOSFETの接続部分)上
には、ポリシリコン膜14Bを成長させ、この単結晶シ
リコン膜14Aとポリシリコン膜14Bを合体させてい
る。従って、容易にMOSFETとキャパシタの接続を
行うことができる。図19〜図21は、本願の第3の発
明の第2の実施例に係わる基板プレ−ト型のDRAMの
製造方法を示している。
In this embodiment, a single-crystal silicon film 14A is grown on the substrate (active region) 1 by the SEG method, and a polysilicon film 14B is formed on the trench (connection portion between the capacitor and the MOSFET). And the single crystal silicon film 14A and the polysilicon film 14B are united. Therefore, the connection between the MOSFET and the capacitor can be easily performed. 19 to 21 show a method of manufacturing a substrate-plate type DRAM according to a second embodiment of the third invention of the present application.

【0046】まず、本願の第1の発明の第1の実施例と
同様の方法により、窒化シリコン膜8をエッチングし、
メモリセルのMOSFETが形成される活性領域Aとな
る基板1、及び、溝4の周囲の一部分Bを同時に露出さ
せるまでを実行する(図1〜図7参照)。
First, the silicon nitride film 8 is etched by the same method as in the first embodiment of the first invention of the present application,
The steps up to the simultaneous exposure of the substrate 1 as the active region A where the MOSFET of the memory cell is formed and the part B around the groove 4 are performed (see FIGS. 1 to 7).

【0047】なお、活性領域A及び溝4の周囲の一部分
の開口に際しては、第1の実施例と同様に、パタ−ンの
合せずれが生じても、隣接するメモリセルの間隔Wは変
わることがなく、常に、当該レジストパタ−ンの合せず
れが生じない場合の隣接するメモリセルの間隔Wと同じ
である、という効果が得られる。
In the opening of the active region A and a part of the periphery of the trench 4, even if the pattern is misaligned, the distance W between the adjacent memory cells changes as in the first embodiment. And the same effect as the interval W between adjacent memory cells when the misalignment of the resist pattern does not occur.

【0048】次に、図19に示すように、窒化シリコン
膜8をマスクにして、活性領域A上の酸化シリコン膜
2、溝上の酸化シリコン膜7の一部をそれぞれエッチン
グ除去する。なお、本願の第3の発明の第1の実施例と
異なる点は、溝側壁面の酸化シリコン膜5をエッチング
除去しない点にある。
Next, as shown in FIG. 19, using the silicon nitride film 8 as a mask, the silicon oxide film 2 on the active region A and a part of the silicon oxide film 7 on the trench are removed by etching. The difference from the first embodiment of the third invention is that the silicon oxide film 5 on the side wall surface of the groove is not removed by etching.

【0049】次に、図20に示すように、SEG法を用
いて、基板(活性領域)1上には、単結晶シリコン膜1
4Aを成長させ、溝(キャパシタとMOSFETの接続
部分)上には、ポリシリコン膜14Bを成長させる。そ
して、単結晶シリコン膜14Aとポリシリコン膜14B
を合体させる。
Next, as shown in FIG. 20, a single crystal silicon film 1 is formed on the substrate (active region) 1 by using the SEG method.
4A is grown, and a polysilicon film 14B is grown on the trench (the connection portion between the capacitor and the MOSFET). Then, the single crystal silicon film 14A and the polysilicon film 14B
Are combined.

【0050】この後、熱処理を施して、溝内のポリシリ
コン膜5に含まれているN型不純物を、当該溝上のシリ
コン膜14A.14Bへ拡散させる。その結果、溝上の
シリコン膜14A.14B内にN型不純物拡散層15が
形成される。そして、基板1、酸化シリコン膜5及びポ
リシリコン膜6によりキャパシタが形成される。
Thereafter, a heat treatment is performed to remove the N-type impurities contained in the polysilicon film 5 in the trench from the silicon film 14A. Spread to 14B. As a result, the silicon films 14A. N-type impurity diffusion layer 15 is formed in 14B. Then, a capacitor is formed by the substrate 1, the silicon oxide film 5, and the polysilicon film 6.

【0051】次に、図21に示すように、単結晶シリコ
ン膜14A上に、ゲ−ト絶縁膜(酸化シリコン膜)9、
ゲ−ト電極10及びソ−ス/ドレイン領域11をそれぞ
れ形成し、メモリセルのMOSFETを完成する。な
お、ゲ−ト電極10の側壁には、スペ−サ(例えば窒化
シリコン膜)12が、また、ゲ−ト電極10上には、窒
化シリコン膜13がそれぞれ形成される。
Next, as shown in FIG. 21, a gate insulating film (silicon oxide film) 9 is formed on the single crystal silicon film 14A.
A gate electrode 10 and a source / drain region 11 are respectively formed to complete a MOSFET of a memory cell. A spacer (for example, a silicon nitride film) 12 is formed on a side wall of the gate electrode 10, and a silicon nitride film 13 is formed on the gate electrode 10.

【0052】最後に、図示しないが、MOSFETのゲ
−ト電極10をワ−ド線に接続し、かつ、周知の方法に
より、ビット線及び金属配線をそれぞれ形成することに
より、DRAMを完成する。上記製造方法においても、
本願の第3の発明の第1の実施例と同様の効果を得るこ
とが可能である。
Finally, although not shown, the gate electrode 10 of the MOSFET is connected to a word line, and a bit line and a metal line are formed by a well-known method, thereby completing a DRAM. In the above manufacturing method,
The same effect as that of the first embodiment of the third invention of the present application can be obtained.

【0053】なお、本願の第1の発明及び第3の発明に
おいては、基板プレ−ト型のDRAMについて説明して
きたが、これに限られない。例えば、スタックトレンチ
型のDRAMやシ−スプレ−ト型のDRAMなどのよう
に、キャパシタが形成される溝の側壁部に、MOSFE
Tの接続のための開口部を形成する半導体装置であれ
ば、本発明の適用は可能である。
In the first and third aspects of the present invention, a substrate-plate type DRAM has been described. However, the present invention is not limited to this. For example, as in a stacked trench type DRAM and a single plate type DRAM, a MOSFE is formed on a side wall of a groove in which a capacitor is formed.
The present invention can be applied to any semiconductor device in which an opening for connecting T is formed.

【0054】[0054]

【発明の効果】以上、説明したように、本発明の半導体
装置によれば、次のような効果を奏する。キャパシタが
形成される溝の側壁部にMOSFETとの接続のための
開口を形成する際に、当該MOSFETが形成される活
性領域の開口も同時に行っている。このため、レジスト
パタ−ンの合せずれが生じても、隣接するメモリセルの
間隔は変わることがなく、常に、当該レジストパタ−ン
の合せずれが生じない場合の隣接するメモリセルの間隔
と同じとなる。よって、レジストパタ−ンの合せずれが
生じても、隣接するメモリセルの間でパンチスル−が生
じることがない。
As described above, according to the semiconductor device of the present invention, the following effects can be obtained. When an opening for connection to a MOSFET is formed in a side wall of a groove in which a capacitor is formed, an opening in an active region in which the MOSFET is formed is also formed. For this reason, even if the misalignment of the resist pattern occurs, the interval between adjacent memory cells does not change, and is always the same as the interval between adjacent memory cells when no misalignment of the resist pattern occurs. . Therefore, even if a misalignment of the resist pattern occurs, punch through does not occur between adjacent memory cells.

【0055】また、SEG法により、基板(活性領域)
1上には、単結晶シリコン膜を成長させ、溝(キャパシ
タとMOSFETの接続部分)上には、ポリシリコン膜
を成長させて、この単結晶シリコン膜とポリシリコン膜
を合体させている。従って、容易にMOSFETとキャ
パシタの接続を行うことができる。
The substrate (active region) is formed by the SEG method.
A single-crystal silicon film is grown on 1 and a polysilicon film is grown on the trench (the connection portion between the capacitor and the MOSFET), and the single-crystal silicon film and the polysilicon film are combined. Therefore, the connection between the MOSFET and the capacitor can be easily performed.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 1 is a view showing a method for manufacturing a semiconductor device according to a first embodiment of the first invention of the present application;

【図2】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 2 is a view showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application;

【図3】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 3 is a view showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application;

【図4】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 4 is a diagram showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application.

【図5】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 5 is a view showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application;

【図6】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 6 is a view showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application;

【図7】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 7 is a diagram showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application;

【図8】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 8 is a diagram showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application.

【図9】本願第1の発明の第1の実施例に係わる半導体
装置の製造方法を示す図。
FIG. 9 is a diagram showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application.

【図10】本願第1の発明の第1の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 10 is a view showing a method of manufacturing the semiconductor device according to the first embodiment of the first invention of the present application;

【図11】本願第1の発明の第1の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 11 is a diagram showing a method for manufacturing the semiconductor device according to the first embodiment of the first invention of the present application.

【図12】本願第2の発明の第1の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 12 is a view showing a method of manufacturing the semiconductor device according to the first embodiment of the second invention of the present application.

【図13】本願第2の発明の第2の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 13 is a view showing a method of manufacturing a semiconductor device according to a second embodiment of the second invention of the present application.

【図14】本願第1の発明の第2の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 14 is a diagram showing a method for manufacturing a semiconductor device according to the second embodiment of the first invention of the present application.

【図15】本願第1の発明の第2の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 15 is a view showing a method of manufacturing the semiconductor device according to the second embodiment of the first invention of the present application.

【図16】本願第3の発明の第1の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 16 is a diagram showing a method for manufacturing the semiconductor device according to the first embodiment of the third invention of the present application.

【図17】本願第3の発明の第1の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 17 is a diagram showing a method of manufacturing the semiconductor device according to the first embodiment of the third invention of the present application.

【図18】本願第3の発明の第1の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 18 is a view showing the method of manufacturing the semiconductor device according to the first embodiment of the third invention of the present application.

【図19】本願第3の発明の第2の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 19 is a diagram showing a method for manufacturing a semiconductor device according to the second embodiment of the third invention of the present application.

【図20】本願第3の発明の第2の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 20 is a diagram showing a method for manufacturing a semiconductor device according to the second embodiment of the third invention of the present application.

【図21】本願第3の発明の第2の実施例に係わる半導
体装置の製造方法を示す図。
FIG. 21 is a diagram showing a method for manufacturing a semiconductor device according to a second embodiment of the third invention of the present application.

【図22】従来の半導体装置の製造方法を示す図。FIG. 22 is a diagram showing a conventional method for manufacturing a semiconductor device.

【図23】従来の半導体装置の製造方法を示す図。FIG. 23 is a diagram showing a conventional method for manufacturing a semiconductor device.

【図24】従来の半導体装置の製造方法の欠点を示す
図。
FIG. 24 is a view showing a defect of a conventional method for manufacturing a semiconductor device.

【符号の説明】[Explanation of symbols]

1,21,31 …P型半導体基板、 2,5,7 …酸化シリコン膜、 3,8,13 …窒化シリコン膜、 4 …溝、 6,14 …ポリシリコン膜、 9 …ゲ−ト絶縁膜、 10 …ゲ−ト電極、 11 …ソ−ス/ドレイン領域、 12 …スペ−サ、 14A …単結晶シリコン膜、 14B …ポリシリコン膜 15 …N型不純物拡散層、 22,33 …絶縁膜、 23A,23B …半導体、 34 …ポリシリコン膜、 35A …単結晶シリコン膜、 35B …ポリシリコン膜。 1,21,31 ... P-type semiconductor substrate, 2,5,7 ... Silicon oxide film, 3,8,13 ... Silicon nitride film, 4 ... Groove, 6,14 ... Polysilicon film, 9 ... Gate insulating film 10 gate electrode, 11 source / drain region, 12 spacer, 14A single crystal silicon film, 14B polysilicon film 15 N-type impurity diffusion layer, 22, 33 insulating film, 23A, 23B: semiconductor, 34: polysilicon film, 35A: single crystal silicon film, 35B: polysilicon film.

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H01L 27/108 H01L 21/8242──────────────────────────────────────────────────続 き Continued on the front page (58) Fields surveyed (Int.Cl. 6 , DB name) H01L 27/108 H01L 21/8242

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 一つのトランジスタと一つのキャパシタ
からなるメモリセルを有する半導体装置の製造方法にお
いて、半導体基板に溝を形成する工程と、前記溝内に前
記メモリセルのキャパシタを形成する工程と、前記メモ
リセルのキャパシタを形成した後、活性領域、素子分離
領域、及び前記メモリセルのトランジスタとキャパシタ
の接続部分を区画するためのレジストパターンを形成す
る工程と、前記レジストパターンを用いて、前記活性領
域、前記素子分離領域、及び前記メモリセルのトランジ
スタとキャパシタの接続部分を同時に区画する工程とを
具備することを特徴とする半導体装置の製造方法。
In a method for manufacturing a semiconductor device having a memory cell including one transistor and one capacitor, a step of forming a groove in a semiconductor substrate and a step of forming a groove in the groove are performed.
Forming a capacitor of the memory cell;
After forming the re-cell capacitor, the active area and device isolation
Region, and transistor and capacitor of the memory cell
A resist pattern to partition the connection part of
Forming the active region using the resist pattern.
Region, the element isolation region, and the transistor of the memory cell.
The step of simultaneously dividing the connection portion of the capacitor and the capacitor.
A method for manufacturing a semiconductor device, comprising :
【請求項2】 一つのトランジスタと一つのキャパシタ
からなるメモリセルを有する半導体装置の製造方法にお
いて、半導体基板に溝を形成する工程と、前記溝内に前
記メモリセルのキャパシタを形成する工程と、前記メモ
リセルのキャパシタを形成した後、前記半導体基板上の
全体に絶縁膜を形成する工程と、前記絶縁膜上に、活性
領域、素子分離領域、及び前記メモリセルのトランジス
タとキャパシタの接続部分を区画するためのレジストパ
ターンを形成する工程と、前記レジストパターンを用い
て前記絶縁膜に開口部を形成し、前記活性領域、前記素
子分離領域、及び前記メモリセルのトランジスタとキャ
パシタの接続部分を同時に区画する工程とを具備するこ
とを特徴とする半導体装置の製造方法。
2. A method for manufacturing a semiconductor device having a memory cell including one transistor and one capacitor , wherein a step of forming a groove in a semiconductor substrate includes the steps of:
Forming a capacitor of the memory cell;
After forming a recell capacitor, the semiconductor substrate
Forming an insulating film on the whole; and forming an active film on the insulating film.
Region, element isolation region, and transistor of the memory cell
Resister to separate the connection between the resistor and the capacitor.
Forming a turn and using the resist pattern
Forming an opening in the insulating film, forming the active region and the element;
Cell isolation region, and transistors and capacitors of the memory cell.
Simultaneously partitioning the connection part of the paster.
And a method of manufacturing a semiconductor device.
【請求項3】 前記活性領域は、前記メモリセルのトラ
ンジスタが形成される領域であることを特徴とする請求
項1又は2記載の半導体装置の製造方法。
3. The active region includes :
A region in which the transistor is formed.
Item 3. The method for manufacturing a semiconductor device according to Item 1 or 2.
【請求項4】 前記絶縁膜の開口部が、前記活性領域及
び前記メモリセルのトランジスタとキャパシタの接続部
分を決定し、前記絶縁膜の開口部以外の部分が前記素子
分離領域を決定することを特徴とする請求項2記載の半
導体装置の製造方法。
4. The semiconductor device according to claim 1 , wherein an opening of said insulating film is formed between said active region and said active region.
And connection between transistor and capacitor of the memory cell
And the portion of the insulating film other than the opening is the element
3. The half according to claim 2, wherein the separation area is determined.
A method for manufacturing a conductor device.
JP5039948A 1993-03-01 1993-03-01 Method for manufacturing semiconductor device Expired - Fee Related JP2791260B2 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP5039948A JP2791260B2 (en) 1993-03-01 1993-03-01 Method for manufacturing semiconductor device
KR1019940003649A KR100221115B1 (en) 1993-03-01 1994-02-26 Fabricating method of semiconductor device
US08/203,944 US5372966A (en) 1993-03-01 1994-03-01 Method of making semiconductor device
US08/328,814 US5563085A (en) 1993-03-01 1994-10-25 Method of manufacturing a semiconductor device
KR1019990000337A KR100221433B1 (en) 1993-03-01 1999-01-09 Method of manufacturing a semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5039948A JP2791260B2 (en) 1993-03-01 1993-03-01 Method for manufacturing semiconductor device

Publications (2)

Publication Number Publication Date
JPH06252359A JPH06252359A (en) 1994-09-09
JP2791260B2 true JP2791260B2 (en) 1998-08-27

Family

ID=12567188

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5039948A Expired - Fee Related JP2791260B2 (en) 1993-03-01 1993-03-01 Method for manufacturing semiconductor device

Country Status (3)

Country Link
US (2) US5372966A (en)
JP (1) JP2791260B2 (en)
KR (1) KR100221115B1 (en)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5627092A (en) * 1994-09-26 1997-05-06 Siemens Aktiengesellschaft Deep trench dram process on SOI for low leakage DRAM cell
US5792685A (en) * 1996-02-22 1998-08-11 Siemens Aktiengesellschaft Three-dimensional device layout having a trench capacitor
US5827765A (en) * 1996-02-22 1998-10-27 Siemens Aktiengesellschaft Buried-strap formation in a dram trench capacitor
JP3466851B2 (en) 1997-01-20 2003-11-17 株式会社東芝 Semiconductor device and manufacturing method thereof
US5998821A (en) * 1997-05-21 1999-12-07 Kabushiki Kaisha Toshiba Dynamic ram structure having a trench capacitor
US5843820A (en) * 1997-09-29 1998-12-01 Vanguard International Semiconductor Corporation Method of fabricating a new dynamic random access memory (DRAM) cell having a buried horizontal trench capacitor
US5990511A (en) * 1997-10-16 1999-11-23 International Business Machines Corporation Memory cell with transfer device node in selective polysilicon
US6236079B1 (en) 1997-12-02 2001-05-22 Kabushiki Kaisha Toshiba Dynamic semiconductor memory device having a trench capacitor
US5831301A (en) * 1998-01-28 1998-11-03 International Business Machines Corp. Trench storage dram cell including a step transfer device
US6222218B1 (en) * 1998-09-14 2001-04-24 International Business Machines Corporation DRAM trench
KR100353470B1 (en) * 1998-10-28 2002-11-18 주식회사 하이닉스반도체 Manufacturing method of semiconductor device
US7405149B1 (en) * 1998-12-21 2008-07-29 Megica Corporation Post passivation method for semiconductor chip or wafer
KR100358062B1 (en) 1998-12-30 2003-01-24 주식회사 하이닉스반도체 Flash memory cell and method for manufacturing the same
US6372573B2 (en) 1999-10-26 2002-04-16 Kabushiki Kaisha Toshiba Self-aligned trench capacitor capping process for high density DRAM cells
US6472702B1 (en) * 2000-02-01 2002-10-29 Winbond Electronics Corporation Deep trench DRAM with SOI and STI
US6369419B1 (en) * 2000-06-23 2002-04-09 International Business Machines Corporation Self-aligned near surface strap for high density trench DRAMS
KR100442781B1 (en) * 2001-12-24 2004-08-04 동부전자 주식회사 semiconductor having having trench capacitor and method for fabricating the same
US6635526B1 (en) * 2002-06-07 2003-10-21 Infineon Technologies Ag Structure and method for dual work function logic devices in vertical DRAM process
US6998305B2 (en) * 2003-01-24 2006-02-14 Asm America, Inc. Enhanced selectivity for epitaxial deposition
US7390717B2 (en) * 2004-02-09 2008-06-24 International Rectifier Corporation Trench power MOSFET fabrication using inside/outside spacers
US8278176B2 (en) 2006-06-07 2012-10-02 Asm America, Inc. Selective epitaxial formation of semiconductor films
US7759199B2 (en) 2007-09-19 2010-07-20 Asm America, Inc. Stressor for engineered strain on channel
US8367528B2 (en) 2009-11-17 2013-02-05 Asm America, Inc. Cyclical epitaxial deposition and etch
US8809170B2 (en) 2011-05-19 2014-08-19 Asm America Inc. High throughput cyclical epitaxial deposition and etch process

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4566914A (en) * 1983-05-13 1986-01-28 Micro Power Systems, Inc. Method of forming localized epitaxy and devices formed therein
US4578142A (en) * 1984-05-10 1986-03-25 Rca Corporation Method for growing monocrystalline silicon through mask layer
JPS62120067A (en) * 1985-11-20 1987-06-01 Fujitsu Ltd Dynamic random access memory cell
JPS6356954A (en) * 1986-08-28 1988-03-11 Nec Corp Semiconductor storage circuit device and manufacture thereof
US4728623A (en) * 1986-10-03 1988-03-01 International Business Machines Corporation Fabrication method for forming a self-aligned contact window and connection in an epitaxial layer and device structures employing the method
JPS63217656A (en) * 1987-03-05 1988-09-09 Sony Corp Manufacture of semiconductor storage device
US4916524A (en) * 1987-03-16 1990-04-10 Texas Instruments Incorporated Dram cell and method
EP0283964B1 (en) * 1987-03-20 1994-09-28 Nec Corporation Dynamic random access memory device having a plurality of improved one-transistor type memory cells
JPS6411360A (en) * 1987-07-06 1989-01-13 Hitachi Ltd Semiconductor memory device
US4873205A (en) * 1987-12-21 1989-10-10 International Business Machines Corporation Method for providing silicide bridge contact between silicon regions separated by a thin dielectric
JPH01183152A (en) * 1988-01-18 1989-07-20 Oki Electric Ind Co Ltd Semiconductor memory and manufacture thereof
JPH01189157A (en) * 1988-01-25 1989-07-28 Oki Electric Ind Co Ltd Manufacture of semiconductor memory device
JPH029166A (en) * 1988-06-28 1990-01-12 Oki Electric Ind Co Ltd Semiconductor memory device
US4927779A (en) * 1988-08-10 1990-05-22 International Business Machines Corporation Complementary metal-oxide-semiconductor transistor and one-capacitor dynamic-random-access memory cell and fabrication process therefor
JP2743391B2 (en) * 1988-08-25 1998-04-22 ソニー株式会社 Method for manufacturing semiconductor memory
KR910007181B1 (en) * 1988-09-22 1991-09-19 현대전자산업 주식회사 Side-wall doped trench and stacked capacitor cell and method manufacturing thereof
US4988637A (en) * 1990-06-29 1991-01-29 International Business Machines Corp. Method for fabricating a mesa transistor-trench capacitor memory cell structure
JP2796012B2 (en) * 1992-05-06 1998-09-10 株式会社東芝 Semiconductor device and manufacturing method thereof

Also Published As

Publication number Publication date
KR100221115B1 (en) 1999-09-15
US5372966A (en) 1994-12-13
KR940022866A (en) 1994-10-21
US5563085A (en) 1996-10-08
JPH06252359A (en) 1994-09-09

Similar Documents

Publication Publication Date Title
JP2791260B2 (en) Method for manufacturing semiconductor device
JP3860672B2 (en) Transistor manufacturing method and transistor manufactured by the manufacturing method
GB2288276A (en) Dram memory cell utilising surrounding gate transistor and method of manufacture
JPH05304297A (en) Semiconductor power device and manufacture thereof
JPH0365905B2 (en)
JP3229665B2 (en) Method of manufacturing MOSFET
JP3146316B2 (en) Semiconductor device and manufacturing method thereof
JPH04234166A (en) Semiconductor integrated circuit device
JP3030637B2 (en) Thin film transistor and method of manufacturing the same
JP2513287B2 (en) Method for manufacturing stacked memory cell
JP2669364B2 (en) Semiconductor memory device and manufacturing method thereof
JP3127955B2 (en) Semiconductor device and manufacturing method thereof
JPS6123360A (en) Semiconductor memory and manufacture of the same
JPH06260610A (en) Semiconductor storage and its manufacture
JP3034351B2 (en) Method for manufacturing semiconductor device
JP2833030B2 (en) Manufacturing method of nonvolatile semiconductor device
JPH08274275A (en) Semiconductor device and manufacture thereof
JP3535542B2 (en) Semiconductor memory device and method of manufacturing the same
JPH0744274B2 (en) Semiconductor device and manufacturing method thereof
JP3300474B2 (en) Semiconductor device and manufacturing method thereof
JPS61134058A (en) Manufacture of semiconductor device
JP2593402B2 (en) Semiconductor device and manufacturing method thereof
KR100221433B1 (en) Method of manufacturing a semiconductor device
JP3173046B2 (en) Method for manufacturing semiconductor memory device
JP2633577B2 (en) Dynamic memory cell and method of manufacturing the same

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090612

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090612

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100612

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100612

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110612

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120612

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees