JP2765332B2 - 電荷結合撮像装置の駆動回路 - Google Patents
電荷結合撮像装置の駆動回路Info
- Publication number
- JP2765332B2 JP2765332B2 JP4014338A JP1433892A JP2765332B2 JP 2765332 B2 JP2765332 B2 JP 2765332B2 JP 4014338 A JP4014338 A JP 4014338A JP 1433892 A JP1433892 A JP 1433892A JP 2765332 B2 JP2765332 B2 JP 2765332B2
- Authority
- JP
- Japan
- Prior art keywords
- switch
- pulse
- analog switch
- charge
- imaging device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000003384 imaging method Methods 0.000 title claims description 18
- 239000003990 capacitor Substances 0.000 claims description 18
- 238000006243 chemical reaction Methods 0.000 claims description 17
- 230000000295 complement effect Effects 0.000 claims description 5
- 238000001444 catalytic combustion detection Methods 0.000 description 22
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 230000010354 integration Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000005036 potential barrier Methods 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
Description
【0001】
【産業上の利用分野】本発明は電荷結合撮像装置に3値
レベルの駆動信号を供給してこの電荷結合撮像装置を駆
動する電荷結合撮像装置の駆動回路に関する。
レベルの駆動信号を供給してこの電荷結合撮像装置を駆
動する電荷結合撮像装置の駆動回路に関する。
【0002】
【従来の技術】近年、電荷結合撮像装置(以下、CCD
撮像装置という)は、集積回路技術の進歩を背景に、多
画素化及び高密度化が促進されている。しかし、これに
伴い、種々の問題点が発生している。特に、高精細度テ
レビジョン(HDTV)に対応したCCD撮像装置にお
いては、走査線の数が標準テレビジョン方式に比して倍
増しているにも拘らず、フレーム数は毎秒30枚と変わ
らないため、垂直シフトレジスタから水平シフトレジス
タへの信号電荷の転送を、短い水平ブランキング期間内
で効率よく行なうことが要求される。
撮像装置という)は、集積回路技術の進歩を背景に、多
画素化及び高密度化が促進されている。しかし、これに
伴い、種々の問題点が発生している。特に、高精細度テ
レビジョン(HDTV)に対応したCCD撮像装置にお
いては、走査線の数が標準テレビジョン方式に比して倍
増しているにも拘らず、フレーム数は毎秒30枚と変わ
らないため、垂直シフトレジスタから水平シフトレジス
タへの信号電荷の転送を、短い水平ブランキング期間内
で効率よく行なうことが要求される。
【0003】図3は、CCD撮像装置の一例を示す模式
的平面図である。
的平面図である。
【0004】このCCD撮像装置においては、2本の水
平シフトレジスタを並列に配置することにより水平方向
電極ピッチを緩和し、多画素化及び高密度化に適した構
造としている。即ち、このCCD撮像装置は、垂直シフ
トレジスタ群の電荷転送チャネル51,52、垂直シフ
トレジスタ群の最終転送電極53、第1及び第2のトラ
ンスファゲート電極54,55、第1及び第2の水平シ
フトレジスタの電荷転送チャネル56,57、水平シフ
トレジスタの転送電極58〜61並びに水平シフトレジ
スタ56,57の活性領域間を結合する電荷転送チャネ
ル62により構成されている。
平シフトレジスタを並列に配置することにより水平方向
電極ピッチを緩和し、多画素化及び高密度化に適した構
造としている。即ち、このCCD撮像装置は、垂直シフ
トレジスタ群の電荷転送チャネル51,52、垂直シフ
トレジスタ群の最終転送電極53、第1及び第2のトラ
ンスファゲート電極54,55、第1及び第2の水平シ
フトレジスタの電荷転送チャネル56,57、水平シフ
トレジスタの転送電極58〜61並びに水平シフトレジ
スタ56,57の活性領域間を結合する電荷転送チャネ
ル62により構成されている。
【0005】水平シフトレジスタの転送電極58,61
には、パルス供給線(図示せず)を介して水平転送パル
スφH2が供給される。また、水平シフトレジスタの転送
電極59,60には、他のパルス供給線(図示せず)を
介して水平転送パルスφH1が供給される。
には、パルス供給線(図示せず)を介して水平転送パル
スφH2が供給される。また、水平シフトレジスタの転送
電極59,60には、他のパルス供給線(図示せず)を
介して水平転送パルスφH1が供給される。
【0006】なお、図3において、チャネルストップ領
域には斜線を付し、イオン注入等によって形成された電
位障壁領域には破線を付した。また、前記電位障壁領域
を覆うバリヤ電極の図示は省略した。
域には斜線を付し、イオン注入等によって形成された電
位障壁領域には破線を付した。また、前記電位障壁領域
を覆うバリヤ電極の図示は省略した。
【0007】図4は、上述したCCD撮像装置の駆動方
法を示すタイミングチャート図である。なお、この図4
は、テレビジョン信号の水平ブランキング期間に各電極
に印加される駆動パルスを示す。即ち、垂直転送パルス
φVLは垂直シフトレジスタ群の最終転送電極53に印加
されるパルスであり、パルスφT1,φT2は夫々トランス
ファゲート電極54,55に印加されるパルスであり、
水平転送パルスφH1は水平転送電極59,60に印加さ
れるパルスであり、水平転送パルスφH2は水平転送電極
58,61に印加されるパルスである。
法を示すタイミングチャート図である。なお、この図4
は、テレビジョン信号の水平ブランキング期間に各電極
に印加される駆動パルスを示す。即ち、垂直転送パルス
φVLは垂直シフトレジスタ群の最終転送電極53に印加
されるパルスであり、パルスφT1,φT2は夫々トランス
ファゲート電極54,55に印加されるパルスであり、
水平転送パルスφH1は水平転送電極59,60に印加さ
れるパルスであり、水平転送パルスφH2は水平転送電極
58,61に印加されるパルスである。
【0008】時刻t11で垂直転送パルスφVLがオフにな
ると、有効映像期間中に垂直最終転送電極53の下方に
蓄積されていた信号電荷63,64は、第1のトランス
ファゲート電極54の下方に転送される。時刻t12で、
パルスφT1がオフになると、信号電荷63,64は、第
1の水平シフトレジスタ(H−CCD1)の水平転送電
荷58,59の下方に夫々転送される。時刻t13で水平
転送パルスφH1,φH2がいずれもオフになり、パルスφ
T2がオンになると、信号電荷63は電荷転送チャネル6
2へ転送される。更に、時刻t14で、パルスφT2がオフ
になり、水平転送パルスφH1が3値レベルのうち最も高
いレベルになると、信号電荷63は第2の水平シフトレ
ジスタ(H−CCD2)の水平転送電極60の下方に転
送される。
ると、有効映像期間中に垂直最終転送電極53の下方に
蓄積されていた信号電荷63,64は、第1のトランス
ファゲート電極54の下方に転送される。時刻t12で、
パルスφT1がオフになると、信号電荷63,64は、第
1の水平シフトレジスタ(H−CCD1)の水平転送電
荷58,59の下方に夫々転送される。時刻t13で水平
転送パルスφH1,φH2がいずれもオフになり、パルスφ
T2がオンになると、信号電荷63は電荷転送チャネル6
2へ転送される。更に、時刻t14で、パルスφT2がオフ
になり、水平転送パルスφH1が3値レベルのうち最も高
いレベルになると、信号電荷63は第2の水平シフトレ
ジスタ(H−CCD2)の水平転送電極60の下方に転
送される。
【0009】この場合に、信号電荷63の電荷転送チャ
ネル62から水平転送電極60の下方への転送は、水平
転送パルスφH1に3値レベルの駆動信号を用いて通常の
水平電荷転送時よりも更に高いレベルにしているため、
電荷転送方向に電位勾配が付きやすく、信号電荷が電荷
転送チャネル62中に残存して縦すじ妨害の原因になる
ことは極めて少ない。
ネル62から水平転送電極60の下方への転送は、水平
転送パルスφH1に3値レベルの駆動信号を用いて通常の
水平電荷転送時よりも更に高いレベルにしているため、
電荷転送方向に電位勾配が付きやすく、信号電荷が電荷
転送チャネル62中に残存して縦すじ妨害の原因になる
ことは極めて少ない。
【0010】なお、信号電荷64は、時刻t12からt14
までの間、水平シフトレジスタ(H−CCD1)の水平
転送電極59の下に留まっている。このようにして、隣
接した垂直シフトレジスタからの信号電荷63,64が
2本の水平シフトレジスタへ振り分けられたことにな
る。この信号電荷の振り分け動作の後、水平ブランキン
グ期間が終了し、水平転送パルスφH1,φH2が再び電荷
転送動作を開始するため、信号電荷63,64は水平方
向に並列して転送される。
までの間、水平シフトレジスタ(H−CCD1)の水平
転送電極59の下に留まっている。このようにして、隣
接した垂直シフトレジスタからの信号電荷63,64が
2本の水平シフトレジスタへ振り分けられたことにな
る。この信号電荷の振り分け動作の後、水平ブランキン
グ期間が終了し、水平転送パルスφH1,φH2が再び電荷
転送動作を開始するため、信号電荷63,64は水平方
向に並列して転送される。
【0011】図5は、CCD撮像装置に3値レベルの駆
動信号を供給する従来のCCD撮像装置の駆動回路の一
例を示す回路図である。なお、この回路は、上述した水
平転送パルスφH1等を発生させるための回路である。
動信号を供給する従来のCCD撮像装置の駆動回路の一
例を示す回路図である。なお、この回路は、上述した水
平転送パルスφH1等を発生させるための回路である。
【0012】このCCD撮像装置の駆動回路は、ロジッ
クレベル(TTLレベル等)の信号を入力してCCD撮
像装置を高速駆動するためのパルスを出力するレベル変
換回路65と、このレベル変換回路65の出力端と出力
端子Dとの間に接続された第1のアナログスイッチ66
と、その一方の端部が3値レベルの高レベルの電位VH
を与える電源に接続され、他方の端部が出力端子Dに接
続された第2のアナログスイッチ67と、第1のアナロ
グスイッチ66に与えられるスイッチ駆動用切替パルス
に対して相補関係を有するスイッチ駆動用切替パルスを
アナログスイッチ67に供給するインバータ回路68と
により構成されている。なお、CCD撮像装置69は出
力端子Dに接続される。
クレベル(TTLレベル等)の信号を入力してCCD撮
像装置を高速駆動するためのパルスを出力するレベル変
換回路65と、このレベル変換回路65の出力端と出力
端子Dとの間に接続された第1のアナログスイッチ66
と、その一方の端部が3値レベルの高レベルの電位VH
を与える電源に接続され、他方の端部が出力端子Dに接
続された第2のアナログスイッチ67と、第1のアナロ
グスイッチ66に与えられるスイッチ駆動用切替パルス
に対して相補関係を有するスイッチ駆動用切替パルスを
アナログスイッチ67に供給するインバータ回路68と
により構成されている。なお、CCD撮像装置69は出
力端子Dに接続される。
【0013】図6は、上述した3値レベルの駆動信号を
発生する従来のCCD撮像装置の駆動回路の動作を示す
タイミングチャート図である。この図6は、テレビジョ
ン信号の水平ブランキング期間におけるアナログスイッ
チ66へのスイッチ駆動用切替パルスφTHと、この切替
パルスφTHに対して相補関係のアナログスイッチ67へ
のスイッチ駆動用切替パルス(以下、[φTH]と記す)
と、レベル変換回路65とスイッチ66との接続点C
と、出力端子Dとにおける波形を示す。
発生する従来のCCD撮像装置の駆動回路の動作を示す
タイミングチャート図である。この図6は、テレビジョ
ン信号の水平ブランキング期間におけるアナログスイッ
チ66へのスイッチ駆動用切替パルスφTHと、この切替
パルスφTHに対して相補関係のアナログスイッチ67へ
のスイッチ駆動用切替パルス(以下、[φTH]と記す)
と、レベル変換回路65とスイッチ66との接続点C
と、出力端子Dとにおける波形を示す。
【0014】図6において、時刻t15から時刻t16まで
の期間では、アナログスイッチ66がオフ状態となり、
アナログスイッチ67がオン状態となるため、CCD撮
像装置69には3値レベルのうちアナログスイッチ67
の一端に接続された電源によって与えられる最も高いレ
ベルVH が印加される。時刻t15からt16までの期間以
外の期間では、アナログスイッチ66がオン状態にな
り、アナログスイッチ67がオフ状態になるため、CC
D撮像装置69にはレベル変換回路65の出力信号(V
M 又はVL )がアナログスイッチ66を介して印加され
る。
の期間では、アナログスイッチ66がオフ状態となり、
アナログスイッチ67がオン状態となるため、CCD撮
像装置69には3値レベルのうちアナログスイッチ67
の一端に接続された電源によって与えられる最も高いレ
ベルVH が印加される。時刻t15からt16までの期間以
外の期間では、アナログスイッチ66がオン状態にな
り、アナログスイッチ67がオフ状態になるため、CC
D撮像装置69にはレベル変換回路65の出力信号(V
M 又はVL )がアナログスイッチ66を介して印加され
る。
【0015】
【発明が解決しようとする課題】しかしながら、上述し
た従来の3値レベルの駆動信号を発生する駆動回路で
は、アナログスイッチ66,67の切替タイミング
t15,t16において、図6に符号70,71に示す如
く、パルスのアンダーシュート又はオーバーシュートが
発生するため、隣接した垂直シフトレジスタからの信号
電荷63,64が混合されて再生画像の水平解像度が劣
化したり、又は縦縞妨害の発生によって画質が著しく劣
化する等の欠点がある。これは、主に、アナログスイッ
チ66,67が、通常、ターンオン時間に比してターン
オフ時間が短くなるように調整されている(ブレーク・
ビフォー・メーク動作)ことに起因する。
た従来の3値レベルの駆動信号を発生する駆動回路で
は、アナログスイッチ66,67の切替タイミング
t15,t16において、図6に符号70,71に示す如
く、パルスのアンダーシュート又はオーバーシュートが
発生するため、隣接した垂直シフトレジスタからの信号
電荷63,64が混合されて再生画像の水平解像度が劣
化したり、又は縦縞妨害の発生によって画質が著しく劣
化する等の欠点がある。これは、主に、アナログスイッ
チ66,67が、通常、ターンオン時間に比してターン
オフ時間が短くなるように調整されている(ブレーク・
ビフォー・メーク動作)ことに起因する。
【0016】本発明はかかる問題点に鑑みてなされたも
のであって、アンダーシュート及びオーバーシュートが
ない3値レベルの駆動信号を発生することができて、画
質が良好の画像を得ることができる電荷結合撮像装置の
駆動回路を提供することを目的とする。
のであって、アンダーシュート及びオーバーシュートが
ない3値レベルの駆動信号を発生することができて、画
質が良好の画像を得ることができる電荷結合撮像装置の
駆動回路を提供することを目的とする。
【0017】
【課題を解決するための手段】本発明に係る電荷結合撮
像装置の駆動回路は、電荷結合撮像装置に3値レベルの
駆動信号を供給する電荷結合撮像装置の駆動回路におい
て、ロジックレベルの信号を入力しこの信号に基づいて
所定の振幅のパルス信号を出力するレベル変換回路と、
このレベル変換回路の出力端と出力端子との間に接続さ
れた第1のアナログスイッチと、その一方の端部に高レ
ベル側電源電位が与えられその他方の端部が前記出力端
子に接続された第2のアナログスイッチと、その一方の
端部が前記出力端子に接続された第3のアナログスイッ
チと、この第3のアナログスイッチの他方の端部に接続
されたコンデンサと、前記第1及び第2のアナログスイ
ッチに夫々相補関係の第1及び第2のスイッチ駆動用切
替パルスを供給する第1の切替パルス供給手段と、前記
第1及び第2のスイッチ駆動用切替パルスに比してパル
ス幅が広い第3のスイッチ駆動用切替パルスを前記第3
のアナログスイッチに供給する第2の切替パルス供給手
段とを有することを特徴とする。
像装置の駆動回路は、電荷結合撮像装置に3値レベルの
駆動信号を供給する電荷結合撮像装置の駆動回路におい
て、ロジックレベルの信号を入力しこの信号に基づいて
所定の振幅のパルス信号を出力するレベル変換回路と、
このレベル変換回路の出力端と出力端子との間に接続さ
れた第1のアナログスイッチと、その一方の端部に高レ
ベル側電源電位が与えられその他方の端部が前記出力端
子に接続された第2のアナログスイッチと、その一方の
端部が前記出力端子に接続された第3のアナログスイッ
チと、この第3のアナログスイッチの他方の端部に接続
されたコンデンサと、前記第1及び第2のアナログスイ
ッチに夫々相補関係の第1及び第2のスイッチ駆動用切
替パルスを供給する第1の切替パルス供給手段と、前記
第1及び第2のスイッチ駆動用切替パルスに比してパル
ス幅が広い第3のスイッチ駆動用切替パルスを前記第3
のアナログスイッチに供給する第2の切替パルス供給手
段とを有することを特徴とする。
【0018】
【作用】本発明においては、出力端子に第3のアナログ
スイッチを介してコンデンサが接続されている。そし
て、この第3のアナログスイッチは、第2の切替パルス
供給手段から、第1及び第2のアナログスイッチに供給
される第1及び第2のスイッチ駆動用切替パルスに比し
てパルス幅が広い第3のスイッチ駆動用切替パルスによ
り駆動される。従って、前記第1及び第2のアナログス
イッチがオンからオフ又はオフからオンに変化するとき
には前記第3のアナログスイッチがオン状態であり、前
記コンデンサによる電荷の蓄積(積分効果)により、ア
ンダーシュート及びオーバーシュートの発生を回避する
ことができる。
スイッチを介してコンデンサが接続されている。そし
て、この第3のアナログスイッチは、第2の切替パルス
供給手段から、第1及び第2のアナログスイッチに供給
される第1及び第2のスイッチ駆動用切替パルスに比し
てパルス幅が広い第3のスイッチ駆動用切替パルスによ
り駆動される。従って、前記第1及び第2のアナログス
イッチがオンからオフ又はオフからオンに変化するとき
には前記第3のアナログスイッチがオン状態であり、前
記コンデンサによる電荷の蓄積(積分効果)により、ア
ンダーシュート及びオーバーシュートの発生を回避する
ことができる。
【0019】この場合に、前記コンデンサの容量値は、
例えば、コンデンサがない場合のアンダーシュート及び
オーバーシュートの大きさに基づいて設定する。このア
ンダーシュート及びオーバーシュートの大きさは、前記
第1及び第2のアナログスイッチのターンオン時間及び
ターンオフ時間に関係する。従って、前記コンデンサの
容量値は、前記第1及び第2のアナログスイッチのター
ンオン時間及びターンオフ時間に基づいて設定すればよ
い。
例えば、コンデンサがない場合のアンダーシュート及び
オーバーシュートの大きさに基づいて設定する。このア
ンダーシュート及びオーバーシュートの大きさは、前記
第1及び第2のアナログスイッチのターンオン時間及び
ターンオフ時間に関係する。従って、前記コンデンサの
容量値は、前記第1及び第2のアナログスイッチのター
ンオン時間及びターンオフ時間に基づいて設定すればよ
い。
【0020】
【実施例】次に、本発明の実施例について添付の図面を
参照して説明する。
参照して説明する。
【0021】図1は本発明の実施例に係る電荷結合撮像
装置の駆動回路を示す回路図である。
装置の駆動回路を示す回路図である。
【0022】本実施例に係る駆動回路は、ロジックレベ
ル(TTLレベル等)の信号を入力してCCD撮像装置
を高速で駆動するためのパルスを出力するレベル変換回
路1と、このレベル変換回路1の出力端と出力端子Bと
の間に接続されたアナログスイッチ2と、その一方の端
部が3値レベルの高レベルの電位VH を与える電源に接
続され他方の端部が出力端子Bに接続されたアナログス
イッチ3と、その一方の端部が出力端子Bに接続された
アナログスイッチ5と、このアナログスイッチ5の他方
の端部と接地との間に介装されたコンデンサ4と、アナ
ログスイッチ2に供給されるスイッチ駆動用切替パルス
に対して相補関係のスイッチ駆動用切替パルスをアナロ
グスイッチ3へ供給するインバータ回路6とにより構成
されている。なお、出力端子BがCCD撮像装置7に接
続される。また、アナログスイッチ2,3,5として
は、IC(集積回路)化されたスイッチでもよく、また
単体のMOSトランジスタでもよい。
ル(TTLレベル等)の信号を入力してCCD撮像装置
を高速で駆動するためのパルスを出力するレベル変換回
路1と、このレベル変換回路1の出力端と出力端子Bと
の間に接続されたアナログスイッチ2と、その一方の端
部が3値レベルの高レベルの電位VH を与える電源に接
続され他方の端部が出力端子Bに接続されたアナログス
イッチ3と、その一方の端部が出力端子Bに接続された
アナログスイッチ5と、このアナログスイッチ5の他方
の端部と接地との間に介装されたコンデンサ4と、アナ
ログスイッチ2に供給されるスイッチ駆動用切替パルス
に対して相補関係のスイッチ駆動用切替パルスをアナロ
グスイッチ3へ供給するインバータ回路6とにより構成
されている。なお、出力端子BがCCD撮像装置7に接
続される。また、アナログスイッチ2,3,5として
は、IC(集積回路)化されたスイッチでもよく、また
単体のMOSトランジスタでもよい。
【0023】図2は、本実施例に係る駆動回路の動作を
示すタイミングチャート図である。なお、この図2は、
テレビジョン信号の水平ブランキング期間におけるアナ
ログスイッチ2への切替パルスφTH1 と、アナログスイ
ッチ3へのスイッチ駆動用切替パルス[φTH1 ]と、ア
ナログスイッチ5へのスイッチ駆動用切替パルスφTH 2
と、レベル変換回路1とスイッチ2との接続点Aと、出
力端子Bとにおける波形を示す。
示すタイミングチャート図である。なお、この図2は、
テレビジョン信号の水平ブランキング期間におけるアナ
ログスイッチ2への切替パルスφTH1 と、アナログスイ
ッチ3へのスイッチ駆動用切替パルス[φTH1 ]と、ア
ナログスイッチ5へのスイッチ駆動用切替パルスφTH 2
と、レベル変換回路1とスイッチ2との接続点Aと、出
力端子Bとにおける波形を示す。
【0024】時刻t1 では、アナログスイッチ5がオン
状態となるため、コンデンサ4はレベル変換回路1から
アナログスイッチ2を介して供給される駆動パルスによ
り中間レベルの電位VM に充電される。時刻t2 では、
アナログスイッチ2がオフ状態になり、アナログスイッ
チ3がオン状態になるため、CCD撮像装置7には3値
レベルのうちアナログスイッチ3の一端に接続された電
源によって与えられる高レベルVH が印加される。この
際、従来例ではアナログスイッチ2,3のターンオン時
間よりもターンオフ時間の方が短いこと(ブレーク・ビ
フォー・メーク動作)に起因して発生していたアンダー
シュート及びオーバーシュートは、図2の符号8に示す
如く、コンデンサ4の積分効果により除去される。
状態となるため、コンデンサ4はレベル変換回路1から
アナログスイッチ2を介して供給される駆動パルスによ
り中間レベルの電位VM に充電される。時刻t2 では、
アナログスイッチ2がオフ状態になり、アナログスイッ
チ3がオン状態になるため、CCD撮像装置7には3値
レベルのうちアナログスイッチ3の一端に接続された電
源によって与えられる高レベルVH が印加される。この
際、従来例ではアナログスイッチ2,3のターンオン時
間よりもターンオフ時間の方が短いこと(ブレーク・ビ
フォー・メーク動作)に起因して発生していたアンダー
シュート及びオーバーシュートは、図2の符号8に示す
如く、コンデンサ4の積分効果により除去される。
【0025】時刻t3 では、アナログスイッチ2が再び
オン状態になり、アナログスイッチ3がオフ状態となる
が、この際にもコンデンサ4の積分効果により、図2の
符号9に示す如く、アンダーシュート及びオーバーシュ
ートは発生しない。時刻t4では、アナログスイッチ5
がオフ状態となるため、コンデンサ4がレベル変換回路
1とアナログスイッチ2,3とで形成される信号伝送路
から切り離される。これにより、レベル変換回路1から
の駆動パルスはコンデンサ4の影響を受けることなく、
CCD撮像装置7に印加される。
オン状態になり、アナログスイッチ3がオフ状態となる
が、この際にもコンデンサ4の積分効果により、図2の
符号9に示す如く、アンダーシュート及びオーバーシュ
ートは発生しない。時刻t4では、アナログスイッチ5
がオフ状態となるため、コンデンサ4がレベル変換回路
1とアナログスイッチ2,3とで形成される信号伝送路
から切り離される。これにより、レベル変換回路1から
の駆動パルスはコンデンサ4の影響を受けることなく、
CCD撮像装置7に印加される。
【0026】本実施例においては、上述の如く、切替パ
ルスが高速であるとしても波形なまり(アンダーシュー
ト及びオーバーシュート)の発生を回避することができ
る。なお、コンデンサ4の容量値は、3値レベルパルス
の中間レベルから高レベルに遷移するときのターンオン
時間及び高レベルから中間レベルに遷移するときのター
ンオフ時間に余裕がある範囲内で任意に設定することが
できる。通常、CCD水平シフトレジスタの1転送電荷
当たりの容量が数百pFであるため、コンデンサ4の容
量値は数千pF程度に設定すればよい。
ルスが高速であるとしても波形なまり(アンダーシュー
ト及びオーバーシュート)の発生を回避することができ
る。なお、コンデンサ4の容量値は、3値レベルパルス
の中間レベルから高レベルに遷移するときのターンオン
時間及び高レベルから中間レベルに遷移するときのター
ンオフ時間に余裕がある範囲内で任意に設定することが
できる。通常、CCD水平シフトレジスタの1転送電荷
当たりの容量が数百pFであるため、コンデンサ4の容
量値は数千pF程度に設定すればよい。
【0027】本実施例においては、以下の効果を奏す
る。CCD撮像装置の水平転送パルスの3値化が比較的
簡単な構成で実現できて、アンダーシュート及びオーバ
ーシュートの発生を防止することができる。また、3値
レベルのうち高レベルの電位をレベル変換回路の電源電
圧の最大定格以上に設定できるため自由度が大きい。例
えば、レベル変換回路として超高速CMOSインバータ
回路を電源電圧の絶対最大定格である6〜7V近辺で使
うことも可能である。
る。CCD撮像装置の水平転送パルスの3値化が比較的
簡単な構成で実現できて、アンダーシュート及びオーバ
ーシュートの発生を防止することができる。また、3値
レベルのうち高レベルの電位をレベル変換回路の電源電
圧の最大定格以上に設定できるため自由度が大きい。例
えば、レベル変換回路として超高速CMOSインバータ
回路を電源電圧の絶対最大定格である6〜7V近辺で使
うことも可能である。
【0028】
【発明の効果】以上説明したように本発明によれば、レ
ベル変換回路の出力端と出力端子との間に接続された第
1のアナログスイッチ、高レベル側電源電位と前記出力
端子との間に接続された第2のアナログスイッチ並びに
前記出力端子に直列接続された第3のアナログスイッチ
及びコンデンサを備えているから、電荷結合撮像装置に
供給する水平転送パルス等の3値化を比較的簡単な回路
構成で実現することができると共に、アンダーシュート
及びオーバーシュートの発生を回避することができて、
画質が良好の画像を得ることができる。
ベル変換回路の出力端と出力端子との間に接続された第
1のアナログスイッチ、高レベル側電源電位と前記出力
端子との間に接続された第2のアナログスイッチ並びに
前記出力端子に直列接続された第3のアナログスイッチ
及びコンデンサを備えているから、電荷結合撮像装置に
供給する水平転送パルス等の3値化を比較的簡単な回路
構成で実現することができると共に、アンダーシュート
及びオーバーシュートの発生を回避することができて、
画質が良好の画像を得ることができる。
【図1】本発明の実施例に係る電荷結合撮像装置の駆動
回路を示す回路図である。
回路を示す回路図である。
【図2】同じくその動作を示すタイミングチャート図で
ある。
ある。
【図3】CCD撮像装置の一例を示す模式的平面図であ
る。
る。
【図4】同じくその駆動方法を示すタイミングチャート
図である。
図である。
【図5】従来のCCD撮像装置の駆動回路の一例を示す
回路図である。
回路図である。
【図6】同じくその動作を示すタイミングチャート図で
ある。
ある。
1,65;レベル変換回路 2,3,5,66,67;アナログスイッチ 4;コンデンサ 6,68;インバータ回路 7,69;CCD撮像装置 51,52,56,67,62;電荷転送チャネル 52;最終転送電極 54,55;トランスファゲート電極 58〜61;転送電極
Claims (2)
- 【請求項1】 電荷結合撮像装置に3値レベルの駆動信
号を供給する電荷結合撮像装置の駆動回路において、ロ
ジックレベルの信号を入力しこの信号に基づいて所定の
振幅のパルス信号を出力するレベル変換回路と、このレ
ベル変換回路の出力端と出力端子との間に接続された第
1のアナログスイッチと、その一方の端部に高レベル側
電源電位が与えられその他方の端部が前記出力端子に接
続された第2のアナログスイッチと、その一方の端部が
前記出力端子に接続された第3のアナログスイッチと、
この第3のアナログスイッチの他方の端部に接続された
コンデンサと、前記第1及び第2のアナログスイッチに
夫々相補関係の第1及び第2のスイッチ駆動用切替パル
スを供給する第1の切替パルス供給手段と、前記第1及
び第2のスイッチ駆動用切替パルスに比してパルス幅が
広い第3のスイッチ駆動用切替パルスを前記第3のアナ
ログスイッチに供給する第2の切替パルス供給手段とを
有することを特徴とする電荷結合撮像装置の駆動回路。 - 【請求項2】 前記コンデンサの容量値は、前記第1及
び第2のアナログスイッチのターンオン時間及びターン
オフ時間に基づいて設定されていることを特徴とする請
求項1に記載の電荷結合撮像装置の駆動回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4014338A JP2765332B2 (ja) | 1992-01-29 | 1992-01-29 | 電荷結合撮像装置の駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4014338A JP2765332B2 (ja) | 1992-01-29 | 1992-01-29 | 電荷結合撮像装置の駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH05207385A JPH05207385A (ja) | 1993-08-13 |
JP2765332B2 true JP2765332B2 (ja) | 1998-06-11 |
Family
ID=11858282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4014338A Expired - Lifetime JP2765332B2 (ja) | 1992-01-29 | 1992-01-29 | 電荷結合撮像装置の駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2765332B2 (ja) |
-
1992
- 1992-01-29 JP JP4014338A patent/JP2765332B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH05207385A (ja) | 1993-08-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6161586B2 (ja) | ||
KR20010090613A (ko) | 고속도 동작 고체 촬상 장치 | |
EP0313031B1 (en) | Ccd video camera | |
US5311320A (en) | Solid state image pickup apparatus | |
US5796432A (en) | Method of and apparatus for solid state imaging device | |
US6356305B1 (en) | Image-pickup apparatus and method for reading accumulated signal changes through transfer lines | |
JP2765332B2 (ja) | 電荷結合撮像装置の駆動回路 | |
US5831675A (en) | Solid state imaging device | |
KR100257211B1 (ko) | 스미어 특성을 개선하고 다이나믹 레인지를 증가시키고높은 전하 전송 효율을 갖는 고체 촬상 장치 | |
US5237422A (en) | High speed clock driving circuitry for interline transfer ccd imagers | |
US6980242B2 (en) | Solid state image sensing device | |
JP4696788B2 (ja) | 固体撮像装置 | |
US6355949B1 (en) | Solid state imaging apparatus with horizontal charge transfer register which can transfer signal charge faster | |
WO2010079562A1 (ja) | 固体撮像装置 | |
JPH05176241A (ja) | 電荷結合撮像装置の駆動回路 | |
JPH06326928A (ja) | 固体撮像装置および固体撮像装置の駆動方法 | |
JPH10271394A (ja) | 電荷転送装置およびこれを用いた固体撮像装置 | |
JP2559407B2 (ja) | 走査回路 | |
JP3212667B2 (ja) | 電荷結合素子の駆動回路及びその駆動方法 | |
US20110134299A1 (en) | CCD-type solid-state imaging device, driving method for CCD-type solid-state imaging device, and imaging system | |
JPH09149319A (ja) | Ccdの電極駆動方法及びその装置 | |
JPH03101384A (ja) | Ccd固体撮像素子の露出制御回路 | |
JP3558505B2 (ja) | 固体撮像素子の駆動方法 | |
JPS59201589A (ja) | 固体撮像装置 | |
JP2004129309A (ja) | 固体撮像素子およびその駆動方法 |