JP2705442B2 - Synchronous method - Google Patents

Synchronous method

Info

Publication number
JP2705442B2
JP2705442B2 JP4078245A JP7824592A JP2705442B2 JP 2705442 B2 JP2705442 B2 JP 2705442B2 JP 4078245 A JP4078245 A JP 4078245A JP 7824592 A JP7824592 A JP 7824592A JP 2705442 B2 JP2705442 B2 JP 2705442B2
Authority
JP
Japan
Prior art keywords
synchronization
word
error correction
determination result
frame synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4078245A
Other languages
Japanese (ja)
Other versions
JPH05244142A (en
Inventor
暁生 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP4078245A priority Critical patent/JP2705442B2/en
Publication of JPH05244142A publication Critical patent/JPH05244142A/en
Application granted granted Critical
Publication of JP2705442B2 publication Critical patent/JP2705442B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、ディジタル無線通信に
おける同期方式に関し、特にワード同期とフレーム同期
とを行なう同期方式に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a synchronization system in digital radio communication, and more particularly to a synchronization system for performing word synchronization and frame synchronization.

【0002】[0002]

【従来の技術】従来、この種の同期方式は、図2に示す
ような構成になっていた。21は送信側に設けられた誤
り訂正符号化回路であり、データ信号aにフレーム同期
ビットを挿入すると共に誤り訂正符号化を行ない、符号
化データ信号bとして受信側に送信する。受信側におい
て、22は誤り訂正復号化回路であり、符号化データ信
号bの誤り訂正演算を行ない、訂正データ信号cを出力
すると共にシンドローム信号dを出力する。また、この
誤り訂正復号化回路22は、ワード同期判定結果eを入
力し、ワード同期判定結果eがワード同期外れを示して
いるときにはワードの検索動作を行ない、ワードの同期
が成立しているときにはワード検索動作を中止する。そ
して、フレーム同期とワード同期の判定は、フレーム同
期回路23とワード同期回路24とで独立に行なうよう
になっている。すなわち、フレーム同期回路23は、訂
正データ信号c内からフレーム同期ビットを検出し、フ
レーム同期判定結果fを生成する。一方、ワード同期回
路24は、シンドローム信号dの入力の有無によって、
ワード同期が成立しているか否かを判定し、そのワード
同期判定結果eを誤り訂正復号化回路22に出力する。
2. Description of the Related Art Conventionally, this kind of synchronization system has a configuration as shown in FIG. Reference numeral 21 denotes an error correction coding circuit provided on the transmission side, which inserts a frame synchronization bit into the data signal a, performs error correction coding, and transmits the encoded data signal b to the reception side. On the receiving side, an error correction decoding circuit 22 performs an error correction operation on the encoded data signal b, outputs a corrected data signal c, and outputs a syndrome signal d. The error correction decoding circuit 22 receives the word synchronization determination result e, performs a word search operation when the word synchronization determination result e indicates that the word is out of synchronization, and performs a word search operation when the word synchronization is established. Stop the word search operation. The frame synchronization and the word synchronization are determined independently by the frame synchronization circuit 23 and the word synchronization circuit 24. That is, the frame synchronization circuit 23 detects a frame synchronization bit from within the correction data signal c and generates a frame synchronization determination result f. On the other hand, the word synchronization circuit 24 determines whether or not the syndrome signal d is input.
It is determined whether or not word synchronization is established, and the word synchronization determination result e is output to the error correction decoding circuit 22.

【0003】[0003]

【発明が解決しようとする課題】上述した従来の同期方
式では、フレーム同期とワード同期との判定を、それぞ
れフレーム同期回路23とワード同期回路24とで独立
に行なう構成となっているので、誤り訂正符号としてt
(t≧2)重誤り訂正符号を採用した場合、訂正データ
cの誤り率がフレーム同期保持可能なビット誤り率であ
り、フレーム同期がとれるにもかかわらず、シンドロー
ム信号dが発生し、誤り訂正復号化回路22からワード
同期回路24にシンドローム信号dが出力されて、ワー
ド同期が保持できなくなるという欠点があった。
In the above-mentioned conventional synchronization system, the frame synchronization and the word synchronization are determined independently by the frame synchronization circuit 23 and the word synchronization circuit 24. T as the correction code
When the (t ≧ 2) double error correction code is adopted, the error rate of the correction data c is a bit error rate at which frame synchronization can be maintained, and a syndrome signal d is generated despite frame synchronization, and error correction is performed. There is a disadvantage that the syndrome signal d is output from the decoding circuit 22 to the word synchronization circuit 24, so that word synchronization cannot be maintained.

【0004】本発明は上述した課題を解決するためにな
されたもので、フレーム同期外れが生じたときにワド検
索動作が行なわれるようにして、正確なワード同期をと
ることができる同期方式を提供することを目的とする。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-mentioned problem, and a synchronization method capable of performing accurate word synchronization by performing a word search operation when frame synchronization is lost is provided. The purpose is to provide.

【0005】[0005]

【課題を解決するための手段】上記目的を達成するため
に本発明は、無線フレーム長が誤り訂正符号長の整数倍
で構成されるディジタル無線通信の同期方式において、
フレーム同期ビット挿入及び誤り訂正符号化がされて送
信された符号化データ信号を受信して、この受信信号に
対して誤り訂正演算を行ない、シンドローム信号と訂正
データ信号とを出力すると共に、ワード同期判定結果を
入力し、このワード同期判定結果がワード同期外れを示
しているときにはワード探索動作を行ない、ワード同期
成立を示しているときにはワード探索動作を中止する誤
り訂正復号化手段と、上記訂正データ信号のフレーム同
期ビッドを検出し、フレーム同期の判定を行なってフレ
ーム同期判定結果を出力するフレーム同期手段と、上記
シンドローム信号とフレーム同期判定結果とを入力し、
シンドローム信号の有無によってワード同期の判定を行
ない、かつフレーム同期判定結果がフレーム同期外れを
示しているときにのみワード同期外れを示す上記ワード
同期判定結果を上記誤り訂正復号化手段に出力するワー
ド同期手段とを有する構成としてある。
In order to achieve the above object, the present invention provides a digital radio communication synchronization system in which a radio frame length is an integral multiple of an error correction code length.
The coded data signal transmitted after being subjected to frame synchronization bit insertion and error correction encoding is received, an error correction operation is performed on the received signal, a syndrome signal and a corrected data signal are output, and word synchronization is performed. Error correction decoding means for inputting a determination result, performing a word search operation when the word synchronization determination result indicates that word synchronization is lost, and canceling the word search operation when indicating that word synchronization is established; A frame synchronization means for detecting a frame synchronization bid of the signal, performing frame synchronization determination and outputting a frame synchronization determination result, and inputting the syndrome signal and the frame synchronization determination result,
Word synchronization for determining word synchronization based on the presence or absence of a syndrome signal, and outputting the word synchronization determination result indicating word synchronization loss to the error correction decoding means only when the frame synchronization determination result indicates frame synchronization loss. Means.

【0006】[0006]

【作用】本発明によれば、送信された符号化データ信号
は、誤り訂正復号化手段で受信され、訂正データ信号と
シンドローム信号とが生成される。訂正データ信号内の
フレーム同期ビットがフレーム同期手段で検出され、フ
レーム同期判定結果が出力される。一方、シンドローム
信号はワード同期手段で受信され、シンドローム信号の
有無によってワード同期の判定が行なわれる。このと
き、ワード同期手段からは、フレーム同期判定結果がフ
レーム同期外れを示しているときにだけ、ワード同期外
れを示すワード同期判定結果が誤り訂正復号化手段に出
力される。そして、誤り訂正復号化手段では、ワード同
期判定結果に基づいて、ワード検索動作又はワード検索
動作の中止が行なわれる。
According to the present invention, the transmitted coded data signal is received by the error correction decoding means, and a corrected data signal and a syndrome signal are generated. A frame synchronization bit in the corrected data signal is detected by the frame synchronization means, and a frame synchronization determination result is output. On the other hand, the syndrome signal is received by the word synchronizing means, and the word synchronization is determined based on the presence or absence of the syndrome signal. At this time, the word synchronization unit outputs the word synchronization determination result indicating the word synchronization loss to the error correction decoding unit only when the frame synchronization determination result indicates the frame synchronization loss. In the error correction decoding means, the word search operation or the stop of the word search operation is performed based on the word synchronization determination result.

【0007】[0007]

【実施例】以下、本発明の一実施例について説明する。
図1は本実施例の同期方式をブロックで示している。本
実施例は、無線フレーム長が誤り訂正符号長のn(nは
2以上の整数)で構成されるディジタル無線通信におい
て用いられる同期方式である。1は送信側に設けられて
いる誤り訂正符号化回路であり、誤り訂正符号化回路1
により、データ信号aの周波数がf0 からf1 に変換さ
れて、冗長ビットが生成され、フレーム同期ビットが挿
入されると共に誤り訂正符号化が行なわれて、符号化デ
ータ信号bが出力される。
An embodiment of the present invention will be described below.
FIG. 1 shows a block diagram of the synchronization system of this embodiment. The present embodiment is a synchronization method used in digital wireless communication in which a wireless frame length is composed of an error correction code length of n (n is an integer of 2 or more). Reference numeral 1 denotes an error correction coding circuit provided on the transmission side.
, The frequency of data signal a is converted from f 0 to f 1 , redundant bits are generated, frame synchronization bits are inserted, error correction coding is performed, and coded data signal b is output. .

【0008】2は受信側に設けられている誤り訂正復号
化回路であり、送信側から送られてきた符号化データ信
号bはこの誤り訂正復号化回路2で受信され、誤り訂正
演算が施される。そして、誤り訂正復号化回路2におい
て訂正データ信号cとシンドローム信号dとが生成され
て出力される。また、この誤り訂正復号化回路2では、
ワード同期判定結果eが入力され、ワード同期判定結果
eがワード同期外れを示しているときには、ワード検索
動作が行なわれ、逆に、ワード同期判定結果eがワード
同期の成立を示しているときには、ワード検索動作が中
止されるようになっている。
Reference numeral 2 denotes an error correction decoding circuit provided on the receiving side. The coded data signal b sent from the transmitting side is received by the error correction decoding circuit 2 and subjected to an error correction operation. You. Then, the error correction decoding circuit 2 generates and outputs a correction data signal c and a syndrome signal d. In this error correction decoding circuit 2,
When the word synchronization determination result e is input and the word synchronization determination result e indicates that the word synchronization has been lost, a word search operation is performed. Conversely, when the word synchronization determination result e indicates that the word synchronization has been established, The word search operation is stopped.

【0009】3はフレーム同期を判定するためのフレー
ム同期回路であり、このフレーム同期回路3で訂正デー
タ信号c内のフレーム同期ビットが検出されて、フレー
ム同期の成立の有無が判定され、その結果を示すフレー
ム同期判定結果fが出力される。4はワード同期を判定
するためのワード同期回路であり、このワード同期回路
4には、誤り訂正復号化回路2からのシンドローム信号
dだけでなく、フレーム同期回路3からのフレーム同期
判定結果fも入力されるようになっている。このワード
同期回路4は、ワード同期引き込み過程でシンドローム
信号dの有無によってワード同期の成立又は同期外れの
判定が行なわれるが、シンドローム信号dが有ることを
検索しても、入力したフレーム同期判定結果fがフレー
ム同期外れを示していなければ、ワード同期が成立して
いると判定する。すなわち、シンドローム信号dを
「有」と判定しかつ入力したフレーム同期判定結果fが
フレーム同期外れを示しているときにだけ、ワード同期
外れを示すワード同期判定結果eを誤り訂正復号化回路
2に出力する。
Reference numeral 3 denotes a frame synchronization circuit for determining frame synchronization. The frame synchronization circuit 3 detects a frame synchronization bit in the correction data signal c and determines whether or not frame synchronization has been established. Is output. Reference numeral 4 denotes a word synchronization circuit for determining word synchronization. This word synchronization circuit 4 includes not only the syndrome signal d from the error correction decoding circuit 2 but also the frame synchronization determination result f from the frame synchronization circuit 3. Is to be entered. The word synchronization circuit 4 determines whether the word synchronization is established or out of synchronization depending on the presence or absence of the syndrome signal d in the word synchronization pull-in process. If f does not indicate loss of frame synchronization, it is determined that word synchronization has been established. That is, only when the syndrome signal d is determined to be “present” and the input frame synchronization determination result f indicates frame synchronization loss, the word synchronization determination result e indicating word synchronization loss is sent to the error correction decoding circuit 2. Output.

【0010】次に、本実施例の動作について説明する。
受信側において、ワード同期が成立している場合には、
誤り訂正復号化回路2からワード同期回路4にシンドロ
ーム信号dは出力されない。したがって、ワード同期回
路4からは、ワード同期の成立を示しているワード同期
判定結果eが誤り訂正復号化回路2に出力されるので、
誤り訂正復号化回路2がこれ迄行なっていたワード探索
動作は中止される。逆に、受信側で、ワード同期外れが
生じている場合には、誤り訂正復号化回路2からワード
同期回路4にシンドローム信号dが出力される。ワード
同期回路4は、シンドローム信号dが有ると判定すると
共に、フレーム同期回路3からのフレーム同期判定結果
fの内容を解析する。
Next, the operation of this embodiment will be described.
On the receiving side, if word synchronization is established,
The syndrome signal d is not output from the error correction decoding circuit 2 to the word synchronization circuit 4. Accordingly, the word synchronization determination result e indicating that the word synchronization has been established is output from the word synchronization circuit 4 to the error correction decoding circuit 2, so that
The word search operation previously performed by the error correction decoding circuit 2 is stopped. On the other hand, when word synchronization is lost on the receiving side, the syndrome signal d is output from the error correction decoding circuit 2 to the word synchronization circuit 4. The word synchronization circuit 4 determines that the syndrome signal d is present, and analyzes the contents of the frame synchronization determination result f from the frame synchronization circuit 3.

【0011】誤り訂正復号化回路2で受信された符号化
データ信号bのビット誤り率が訂正後のデータではフレ
ーム同期の保持を可能とするような大きさのときには、
フレーム同期判定結果fはフレーム同期の成立を示して
いる。したがって、このときのワード同期回路4からは
ワード同期の成立を示すワード同期判定結果eが誤り訂
正復号化回路2へ出力されるので、誤り訂正復号化回路
2のワード探索動作は中止される。
When the bit error rate of the coded data signal b received by the error correction decoding circuit 2 is large enough to maintain frame synchronization in the corrected data,
The frame synchronization determination result f indicates that frame synchronization has been established. Therefore, the word synchronization circuit 4 at this time outputs the word synchronization determination result e indicating that the word synchronization has been established to the error correction decoding circuit 2, and the word search operation of the error correction decoding circuit 2 is stopped.

【0012】また、符号化データ信号bのビット誤り率
がフレーム同期保持の不可能な大きさのときには、フレ
ーム同期判定結果fはフレーム同期外れを示す。したが
って、このときのワード同期回路4からはワード同期外
れを示すワード同期判定結果eが出力されるので、誤り
訂正復号化回路2ではワード探索動作が行なわれる。
When the bit error rate of the encoded data signal b is too large to maintain frame synchronization, the frame synchronization determination result f indicates that frame synchronization is lost. Therefore, the word synchronization circuit 4 at this time outputs the word synchronization determination result e indicating the loss of word synchronization, so that the error correction decoding circuit 2 performs a word search operation.

【0013】[0013]

【発明の効果】以上説明したように本発明によれば、フ
レーム同期外れが生じたときに、ワード探索動作が行な
われるので、フレーム同期保持が可能な誤り率程度では
ワード同期は保持され、正確なワード同期が行なわれ
る。したがって、本発明の同期方式によれば、同期性能
の向上を図ることのできるという優れた効果がある。
As described above, according to the present invention, a word search operation is performed when frame synchronization is lost, so that word synchronization is maintained at an error rate at which frame synchronization can be maintained. Word synchronization is performed. Therefore, according to the synchronization method of the present invention, there is an excellent effect that the synchronization performance can be improved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例に係る同期方式を示すブロッ
ク図である。
FIG. 1 is a block diagram illustrating a synchronization method according to an embodiment of the present invention.

【図2】従来の同期方式を示すブロック図である。FIG. 2 is a block diagram showing a conventional synchronization method.

【符号の説明】[Explanation of symbols]

1…誤り訂正符号化回路 2…誤り訂正復号化回路 3…フレーム同期回路 4…ワード同期回路 DESCRIPTION OF SYMBOLS 1 ... Error correction coding circuit 2 ... Error correction decoding circuit 3 ... Frame synchronization circuit 4 ... Word synchronization circuit

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 無線フレーム長が誤り訂正符号長の整数
倍で構成されるディジタル無線通信の同期方式におい
て、 フレーム同期ビット挿入及び誤り訂正符号化がされて送
信された符号化データ信号を受信して、この受信信号に
対して誤り訂正演算を行ない、シンドローム信号と訂正
データ信号とを出力すると共に、ワード同期判定結果を
入力し、このワード同期判定結果がワード同期外れを示
しているときにはワード探索動作を行ない、ワード同期
成立を示しているときにはワード探索動作を中止する誤
り訂正復号化手段と、 上記訂正データ信号のフレーム同期ビッドを検出し、フ
レーム同期の判定を行なってフレーム同期判定結果を出
力するフレーム同期手段と、 上記シンドローム信号とフレーム同期判定結果とを入力
し、シンドローム信号の有無によってワード同期の判定
を行ない、かつフレーム同期判定結果がフレーム同期外
れを示しているときにのみワード同期外れを示す上記ワ
ード同期判定結果を上記誤り訂正復号化手段に出力する
ワード同期手段と、 を有することを特徴とする同期方式。
In a digital radio communication synchronization system in which a radio frame length is an integral multiple of an error correction code length, an encoded data signal transmitted after being subjected to frame synchronization bit insertion and error correction encoding is received. An error correction operation is performed on the received signal, a syndrome signal and a corrected data signal are output, and a word synchronization determination result is input. If the word synchronization determination result indicates that word synchronization is lost, a word search is performed. An error correction decoding means for performing an operation and terminating the word search operation when the word synchronization is established; detecting a frame synchronization bid of the corrected data signal; determining a frame synchronization; and outputting a frame synchronization determination result. Inputting the syndrome signal and the frame synchronization determination result, and Word synchronization means for performing word synchronization determination based on the presence / absence of a signal and outputting the word synchronization determination result indicating word synchronization loss to the error correction decoding means only when the frame synchronization determination result indicates frame synchronization loss. And a synchronization method.
JP4078245A 1992-02-28 1992-02-28 Synchronous method Expired - Fee Related JP2705442B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4078245A JP2705442B2 (en) 1992-02-28 1992-02-28 Synchronous method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4078245A JP2705442B2 (en) 1992-02-28 1992-02-28 Synchronous method

Publications (2)

Publication Number Publication Date
JPH05244142A JPH05244142A (en) 1993-09-21
JP2705442B2 true JP2705442B2 (en) 1998-01-28

Family

ID=13656630

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4078245A Expired - Fee Related JP2705442B2 (en) 1992-02-28 1992-02-28 Synchronous method

Country Status (1)

Country Link
JP (1) JP2705442B2 (en)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61225941A (en) * 1985-03-30 1986-10-07 Nec Corp Word synchronizing system
JPS61225940A (en) * 1985-03-30 1986-10-07 Nec Corp Frame synchronization system
JPS62281534A (en) * 1986-05-30 1987-12-07 Kenwood Corp Circuit for detecting correlation between frame synchronizing patterns circuit

Also Published As

Publication number Publication date
JPH05244142A (en) 1993-09-21

Similar Documents

Publication Publication Date Title
CA2267450A1 (en) Data sequence generator, transmitter, information data decoder, receiver, transmitter-receiver, data sequence generating method, information data decoding method, and recording medium
EP0680034B1 (en) Mobile radio communication system using a sound or voice activity detector and convolutional coding
JP2003188854A (en) Method of blind transport format detection
JP2705442B2 (en) Synchronous method
US5615297A (en) Transmission system for coded speech signals and/or voiceband data
EP0552781A2 (en) Voice signal communication with burst error reduction
JP3373745B2 (en) Variable-length frame synchronization method and device, and variable-length frame transmission side device
JP2652398B2 (en) Data transmission method
US6637001B1 (en) Apparatus and method for image/voice transmission
JPH07193514A (en) Transmission line code selecting data transmission system
JP2001308711A (en) Encoding method and decoding method of control information, and transmitter and receiver of control information
JPH11298467A (en) Frame synchronization system
JPH0287735A (en) Information transmission method
JPS63172536A (en) Digital communication equipment for variable coding rate
JP2600581B2 (en) Code synchronization circuit
JP2656345B2 (en) Digital signal transmission equipment
JP3267581B2 (en) Frame synchronization method and apparatus
JPH09331358A (en) Data communication system
JP2718095B2 (en) Parity check method
JPH11191757A (en) Method and device for transmitting digital signal
JPH08316921A (en) Code transmission method
JPH05191362A (en) Digital voice communication method
JPS61126838A (en) Code error correcting system
JPH0298245A (en) Route identification system
GB2133954A (en) Receiver for a digital data communication system

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071009

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081009

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091009

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091009

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101009

Year of fee payment: 13

LAPS Cancellation because of no payment of annual fees