JP2643892B2 - Ferroelectric memory - Google Patents

Ferroelectric memory

Info

Publication number
JP2643892B2
JP2643892B2 JP7000304A JP30495A JP2643892B2 JP 2643892 B2 JP2643892 B2 JP 2643892B2 JP 7000304 A JP7000304 A JP 7000304A JP 30495 A JP30495 A JP 30495A JP 2643892 B2 JP2643892 B2 JP 2643892B2
Authority
JP
Japan
Prior art keywords
bit line
field effect
effect transistor
ferroelectric capacitor
insulating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP7000304A
Other languages
Japanese (ja)
Other versions
JPH08186234A (en
Inventor
伸広 田邉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP7000304A priority Critical patent/JP2643892B2/en
Publication of JPH08186234A publication Critical patent/JPH08186234A/en
Application granted granted Critical
Publication of JP2643892B2 publication Critical patent/JP2643892B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は強誘電体メモリに関し、
特に強誘電体の残留分極を利用する不揮発性メモリに関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a ferroelectric memory,
In particular, the present invention relates to a nonvolatile memory utilizing remanent polarization of a ferroelectric.

【0002】[0002]

【従来の技術】強誘電体メモリに用いられる強誘電体容
量は、図2に示すように、二つの電界効果トランジスタ
で共通に用いられているソース・ドレインに対して対称
になっており、また、電界効果トランジスタと強誘電体
容量とを接続するための配線層とビット線の層とが同じ
層で形成されているメモリセル構造になっている(R.
Womack他 DIGEST of Tech.Pa
pers ISSCC1989)。
2. Description of the Related Art As shown in FIG. 2, a ferroelectric capacitor used in a ferroelectric memory is symmetric with respect to a source and a drain commonly used in two field effect transistors. Has a memory cell structure in which a wiring layer for connecting a field effect transistor and a ferroelectric capacitor and a bit line layer are formed of the same layer (R.
Womack et al. DIgest of Tech. Pa
pers ISSCC 1989).

【0003】[0003]

【発明が解決しようとする課題】メモリの集積度を高く
するためには、メモリセル面積を縮小する必要があるが
従来の構造を用いると、図2に示したように、フィール
ド酸化膜3上に強誘電体容量または強誘電体容量とメモ
リセルトランジスタとを接続する配線層のいずれも形成
されない領域が生じるために、例えばDRAMで用いら
れている図3のようなメモリセル構造と比較すると、セ
ル面積が2倍以上になってしまう。
In order to increase the degree of integration of the memory, it is necessary to reduce the area of the memory cell. However, if the conventional structure is used, as shown in FIG. Since a region in which neither a ferroelectric capacitor nor a wiring layer connecting the ferroelectric capacitor and the memory cell transistor is formed occurs in the memory cell structure, for example, a memory cell structure as shown in FIG. The cell area is more than doubled.

【0004】一方、図3に示したような、容量と電界効
果トランジスタとを直接コンタクト電極で接続するDR
AMのメモリセル構造を用いると、以下に示す問題点が
生じる。すなわち、強誘電体容量では、下部電極として
耐酸化性に優れた材料が要求され、一般的にはPtが広
く用いられている。また、コンタクトプラグの材料とし
ては、DRAMではシリコンが広く用いられているが、
強誘電体容量の電極とコンタクトプラグとが反応するの
を防ぐ必要があるため、バリア層を用いる必要があり、
そのバリア層としても耐酸化性あるいは、酸化されても
導電性であることが要求される。さらに、コンタクトプ
ラグが酸化されるのを防ぐ必要があるため、酸化のバリ
ア層が必要となり、これらのバリア層の材料選定は非常
に困難であるか、または選定できたとしても、電極が多
層膜構造になるため、強誘電体容量の作製工程が複雑に
なることは避けられない。
On the other hand, as shown in FIG. 3, a DR which connects a capacitor and a field effect transistor directly by a contact electrode is used.
The use of the AM memory cell structure causes the following problems. That is, in the ferroelectric capacitor, a material having excellent oxidation resistance is required for the lower electrode, and Pt is generally widely used. As a material of the contact plug, silicon is widely used in DRAM,
Since it is necessary to prevent the reaction between the electrode of the ferroelectric capacitor and the contact plug, it is necessary to use a barrier layer,
The barrier layer is required to have oxidation resistance or to be conductive even if oxidized. Further, since it is necessary to prevent the contact plug from being oxidized, an oxidation barrier layer is required, and it is very difficult to select a material for these barrier layers. Due to the structure, the manufacturing process of the ferroelectric capacitor is inevitably complicated.

【0005】本発明の目的は、従来から用いられてい
る、強誘電体容量の上部電極とメモリセルトランジスタ
とを他の配線層を用いて接続する方法を用いることによ
り、工程を複雑にすることなしにメモリセル面積を低減
することが可能な、強誘電体メモリ用のメモリセル構造
を提供することにある。
An object of the present invention is to complicate the process by using a conventionally used method of connecting an upper electrode of a ferroelectric capacitor and a memory cell transistor using another wiring layer. An object of the present invention is to provide a memory cell structure for a ferroelectric memory, which can reduce a memory cell area without using the same.

【0006】[0006]

【課題を解決するための手段】本発明にかかるメモリセ
ル構造は、ソース・ドレインの一方が共通となっている
二つのトランジスタを一組とし、その共通となっている
ソース・ドレインと接続されたビット線電界効果トラン
ジスタを間に層間絶縁膜をはさんで電界効果トランジス
タ上に形成され、ビット線上に平坦化された層間絶縁膜
をはさんで、電界効果トランジスタのソース・ドレイン
のうち、ビット線が接続されていない方と上部電極とが
他の配線層によって接続された強誘電体容量が形成さ
れ、かつ一組になっている二つの電界効果トランジスタ
のそれぞれに接続された強誘電体容量が、ビット線と平
行方向の断面において、ビット線が接続されているソー
ス・ドレインに対して対称でない位置に形成されている
メモリセル構造を用いることにより、メモリセル面積を
低減することができる。
According to the memory cell structure of the present invention, two transistors having one of a source and a drain are used as a set and connected to the common source and the drain. The bit line field effect transistor is formed on the field effect transistor with an interlayer insulating film interposed therebetween, and the flattened interlayer insulating film on the bit line. Is not connected to the upper electrode and another wiring layer is connected to form a ferroelectric capacitor, and the ferroelectric capacitor connected to each of the two field-effect transistors in a pair is A memory cell structure formed at a position which is not symmetrical with respect to the source / drain to which the bit line is connected in a section parallel to the bit line. The Rukoto, it is possible to reduce the memory cell area.

【0007】ここで、強誘電体容量を平坦化した層間絶
縁膜上に形成しているが、層間絶縁膜の平坦化を行わな
いと、一組になっている電界効果トランジスタのそれぞ
れに接続された強誘電体容量が異なる形状の下地上に形
成されるために、電気特性に差異が生じ、特性ばらつき
の原因となってしまう。
Here, the ferroelectric capacitor is formed on the flattened interlayer insulating film. However, unless the interlayer insulating film is flattened, the ferroelectric capacitor is connected to each of a set of field effect transistors. Since the formed ferroelectric capacitors are formed on the ground under different shapes, a difference occurs in the electric characteristics, which causes a characteristic variation.

【0008】なお特開平2−94553号公報には、本
発明と異なるタイプのセルではあるが隣接する容量が本
発明と同様にビット線に対して対称でない位置に形成さ
れている。このセル構造の断面を図4に示す。ソース・
ドレイン拡散層11,12、ゲート電極(ワード線)
2、ゲート絶縁膜を有する電界効果トランジスタがフィ
ールド酸化膜3で1つずつ素子分離されて基板10上に
形成されており、ビット線4が拡散層11と接続されて
いる。ビット線4と接続されていない方の拡散層12に
強誘電体容量の下部電極5が接続され、その上に強誘電
体容量6と上部電極7が全体に形成されている。
In Japanese Patent Application Laid-Open No. 2-94553, a cell of a type different from that of the present invention, but adjacent capacitors are formed at positions not symmetrical with respect to the bit line as in the present invention. FIG. 4 shows a cross section of this cell structure. Source·
Drain diffusion layers 11 and 12, gate electrode (word line)
2. Field effect transistors each having a gate insulating film are formed on a substrate 10 by element isolation one by one by a field oxide film 3, and a bit line 4 is connected to a diffusion layer 11. The lower electrode 5 of the ferroelectric capacitor is connected to the diffusion layer 12 that is not connected to the bit line 4, and the ferroelectric capacitor 6 and the upper electrode 7 are entirely formed thereon.

【0009】この例で、隣接する容量を見ると本発明と
同様にビット線に対して対称でない位置に形成されてい
るが、容量からトランジスタを見ると本発明と異なり全
く対称な形状である。しかし本発明では対称でないので
層間絶縁膜を平坦化しないと前述のように特性ばらつき
の原因になる。
In this example, the adjacent capacitors are formed at positions that are not symmetrical with respect to the bit line as in the present invention as in the present invention. However, when the transistors are viewed from the capacitance, they are completely symmetrical, unlike the present invention. However, in the present invention, since it is not symmetric, unless the interlayer insulating film is flattened, the characteristics may be varied as described above.

【0010】[0010]

【実施例】以下、本発明の実施例について図面を用いて
説明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0011】(実施例1)図1に示したように、Si基
板上にソース・ドレイン拡散層1、ゲート電極2から成
る電界効果トランジスタと、フィールド酸化膜3が形成
されている。その上に層間絶縁膜をはさんで、ビット線
4が二つの電界効果トランジスタの共通の拡散層1−1
に接続される形で形成されている。ビット線4上には、
平坦化された層間絶縁膜をはさんで、下部電極5、強誘
電体膜6、上部電極7から成る強誘電体容量が形成さ
れ、上部電極7は配線層8によって、電界効果トランジ
スタの共通になっていない方の拡散層1−2に接続され
ている。
(Embodiment 1) As shown in FIG. 1, a field effect transistor comprising a source / drain diffusion layer 1 and a gate electrode 2 and a field oxide film 3 are formed on a Si substrate. A bit line 4 is formed on the common diffusion layer 1-1 of the two field-effect transistors with an interlayer insulating film interposed therebetween.
It is formed in a form to be connected to. On bit line 4,
A ferroelectric capacitor including a lower electrode 5, a ferroelectric film 6, and an upper electrode 7 is formed with the planarized interlayer insulating film interposed therebetween. The upper electrode 7 is shared by the wiring layer 8 with the field effect transistor. It is connected to the other diffusion layer 1-2.

【0012】本実施例では二つの電界効果トランジスタ
のそれぞれの強誘電体容量が、一つはフィールド絶縁膜
3上に位置し、他方は共通の拡散層1−1上に位置す
る。
In this embodiment, one ferroelectric capacitor of each of the two field-effect transistors is located on the field insulating film 3, and the other is located on the common diffusion layer 1-1.

【0013】図2に示した従来例では、拡散層1−1に
対して左右対称になるように強誘電体容量15が形成さ
れているためにフィールド酸化膜3上に、強誘電体容量
15または配線による接続部のいずれも形成されていな
い領域が広く存在するが、本実施例では、図1に示した
ように、拡散層1−1に対して強誘電体容量が左右対称
には配置されておらず、強誘電体容量と配線による接続
部以外の部分に、強誘電体容量と配線による接続部が電
気的に短絡しないための最小限の絶縁膜が存在している
だけなので、従来構造と比較してメモリセル面積を50
%程度に縮小することができ、図3に示したDRAMの
メモリセル構造と比較しても2割増程度の面積におさえ
ることができる。
In the conventional example shown in FIG. 2, since the ferroelectric capacitor 15 is formed so as to be symmetrical with respect to the diffusion layer 1-1, the ferroelectric capacitor 15 is formed on the field oxide film 3. Alternatively, there is a wide region in which neither of the connection portions by the wiring is formed, but in this embodiment, as shown in FIG. 1, the ferroelectric capacitors are arranged symmetrically with respect to the diffusion layer 1-1. Since the minimum insulating film to prevent an electrical short circuit between the ferroelectric capacitor and the connection part exists only in the part other than the connection part with the ferroelectric capacitor and the wiring, Memory cell area 50
%, And the area can be reduced by about 20% as compared with the memory cell structure of the DRAM shown in FIG.

【0014】[0014]

【発明の効果】以上説明したように、ソース・ドレイン
の一方が共通となっている二つのトランジスタを一組と
し、その共通となっているソース・ドレインと接続され
たビット線電界効果トランジスタを間に層間絶縁膜をは
さんで電界効果トランジスタ上に形成され、ビット線上
に平坦化された層間絶縁膜をはさんで、電界効果トラン
ジスタのソース・ドレインのうち、ビット線が接続され
ていない方と上部電極とが他の配線層によって接続され
た強誘電体容量が形成され、かつ一組になっている二つ
の電界効果トランジスタのそれぞれに接続された強誘電
体容量が、ビット線と平行方向の断面において、ビット
線が接続されているソース・ドレインに対して対称でな
い位置に形成されているメモリセル構造を用いることに
より、従来技術と比較して工程を複雑にすることなし
に、メモリセル面積を低減することができる。
As described above, two transistors having one common source / drain are formed as a set, and the bit line field effect transistor connected to the common source / drain is interposed. The field effect transistor is formed on the field effect transistor with an interlayer insulating film interposed, and the flattened interlayer insulating film on the bit line. A ferroelectric capacitor connected to the upper electrode by another wiring layer is formed, and the ferroelectric capacitor connected to each of the two field-effect transistors in a set is connected in parallel to the bit line. By using a memory cell structure that is formed at a position that is not symmetrical with respect to the source / drain to which the bit line is connected in the cross section, Without complicating the process and compare, it is possible to reduce the memory cell area.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例を説明する断面図であ
る。
FIG. 1 is a cross-sectional view illustrating a first embodiment of the present invention.

【図2】従来技術の説明図である。FIG. 2 is an explanatory diagram of a conventional technique.

【図3】DRAMに用いられている従来技術の説明図で
ある。
FIG. 3 is an explanatory diagram of a conventional technique used for a DRAM.

【図4】従来技術を説明する断面図である。FIG. 4 is a cross-sectional view illustrating a conventional technique.

【符号の説明】[Explanation of symbols]

1−1 電界効果トランジスタの拡散層(共通) 1−2 電界効果トランジスタの拡散層(非共通) 2 電界効果トランジスタのゲート電極、兼ワード線 3 フィールド酸化膜 4 ビット線 5 強誘電体容量の下部電極 6 強誘電体膜 7 強誘電体容量の上部電極 8 配線層 15 強誘電体容量 25 スタック容量 28 コンタクト電極 1-1 Diffusion layer of field effect transistor (common) 1-2 Diffusion layer of field effect transistor (non-common) 2 Gate electrode and word line of field effect transistor 3 Field oxide film 4 Bit line 5 Lower part of ferroelectric capacitor Electrode 6 Ferroelectric film 7 Upper electrode of ferroelectric capacitor 8 Wiring layer 15 Ferroelectric capacitor 25 Stack capacitor 28 Contact electrode

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H01L 29/792 ──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 6 Identification code Agency reference number FI Technical display location H01L 29/792

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】基板上に形成された、二つのトランジスタ
が一組となっていて、そのソース・ドレインの一方が共
通となっている電界効果トランジスタと、前記電界効果
トランジスタを電気的に分離するためのフィールド絶縁
膜と、前記電界効果トランジスタ上に層間絶縁膜をはさ
んで形成され、かつ前記電界効果トランジスタの共通と
なっているソース・ドレインと接続されたビット線と、
前記ビット線上に平坦化された層間絶縁膜をはさんで形
成され、かつ前記電界効果トランジスタのソース・ドレ
インのうち、ビット線が接続されていない方と上部電極
とが他の配線層によって接続された強誘電体容量とによ
って構成され、かつ一組になっている二つの電界効果ト
ランジスタのそれぞれに接続された強誘電体容量が、ビ
ット線と平行方向の断面において、ビット線が接続され
ているソース・ドレインに対して対称でない位置に形成
されていることを特徴とする強誘電体メモリ。
1. A field effect transistor formed on a substrate and comprising a pair of transistors and having one of a source and a drain common thereto, and electrically separating the field effect transistor. A field insulating film, a bit line formed on the field effect transistor with an interlayer insulating film interposed therebetween, and connected to a source / drain common to the field effect transistor;
An upper electrode is formed on the bit line with a flattened interlayer insulating film interposed therebetween, and one of the source / drain of the field effect transistor to which the bit line is not connected and the upper electrode is connected by another wiring layer. And a ferroelectric capacitor connected to each of the two field-effect transistors in a pair is connected to the bit line in a cross section parallel to the bit line. A ferroelectric memory formed at a position which is not symmetrical with respect to a source / drain.
【請求項2】二つの電界効果トランジスタのそれぞれの
強誘電体容量が、一つはフィールド絶縁膜上に位置し、
他方は共通の拡散層上に位置する請求項1記載の強誘電
体メモリ。
2. A ferroelectric capacitor of each of two field effect transistors, one of which is located on a field insulating film,
2. The ferroelectric memory according to claim 1, wherein the other is located on a common diffusion layer.
JP7000304A 1995-01-05 1995-01-05 Ferroelectric memory Expired - Fee Related JP2643892B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7000304A JP2643892B2 (en) 1995-01-05 1995-01-05 Ferroelectric memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7000304A JP2643892B2 (en) 1995-01-05 1995-01-05 Ferroelectric memory

Publications (2)

Publication Number Publication Date
JPH08186234A JPH08186234A (en) 1996-07-16
JP2643892B2 true JP2643892B2 (en) 1997-08-20

Family

ID=11470170

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7000304A Expired - Fee Related JP2643892B2 (en) 1995-01-05 1995-01-05 Ferroelectric memory

Country Status (1)

Country Link
JP (1) JP2643892B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3804907B2 (en) * 1999-12-28 2006-08-02 富士通株式会社 Semiconductor memory device
KR100415543B1 (en) * 2001-06-30 2004-01-24 주식회사 하이닉스반도체 Cell structure of FeRAM and method of fabricating the same

Also Published As

Publication number Publication date
JPH08186234A (en) 1996-07-16

Similar Documents

Publication Publication Date Title
JP2590171B2 (en) Semiconductor storage device
US6020229A (en) Semiconductor device method for manufacturing
KR0139187B1 (en) Semiconductor memory with stacked capacitor cell
JPH0666437B2 (en) Semiconductor memory device and manufacturing method thereof
JPH04283963A (en) Dynamic ram and manufacture thereof
US7977726B2 (en) DRAM cell with enhanced capacitor area and the method of manufacturing the same
JPS6123663B2 (en)
TWI228798B (en) Barrier for capacitor over plug structures
KR980006266A (en) Ferroelectric memory device and manufacturing method thereof
JPH1050956A (en) Manufacturing method of semiconductor integrated circuit device
EP1509923B1 (en) Ferroelectric memory integrated circuit with improved reliability and density
JPH07202017A (en) Semiconductor integrated circuit device and its manufacture
JPS6155258B2 (en)
JP2643892B2 (en) Ferroelectric memory
JPS63281457A (en) Semiconductor memory
US6573557B1 (en) EEPROM cell having reduced cell area
JPH0279462A (en) Semiconductor memory
JP3202501B2 (en) Semiconductor memory device and method of manufacturing the same
KR100297148B1 (en) Semiconductor device
JP2639363B2 (en) Method for manufacturing semiconductor memory device
JP2606836B2 (en) Semiconductor storage device
JPH08172168A (en) Ferroelectric nonvolatile storage device
JPH0878640A (en) Semiconductor storage device and its manufacture
JP2918100B2 (en) Semiconductor device
JP2743389B2 (en) Memory device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19970401

LAPS Cancellation because of no payment of annual fees