JP2609935B2 - 高画質化tv信号/tv信号コンバータ - Google Patents
高画質化tv信号/tv信号コンバータInfo
- Publication number
- JP2609935B2 JP2609935B2 JP2093990A JP2093990A JP2609935B2 JP 2609935 B2 JP2609935 B2 JP 2609935B2 JP 2093990 A JP2093990 A JP 2093990A JP 2093990 A JP2093990 A JP 2093990A JP 2609935 B2 JP2609935 B2 JP 2609935B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- screen
- read
- quality
- converter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Television Systems (AREA)
Description
【発明の詳細な説明】 [産業上の利用分野] 本発明は高画質化TV信号/TV信号コンバータ、特にワ
イドアスペクト比(縦横比)を有する高画質化TV画面を
3:4のTV画面に表示する高画質化TV信号/TV信号コンバー
タに関する。
イドアスペクト比(縦横比)を有する高画質化TV画面を
3:4のTV画面に表示する高画質化TV信号/TV信号コンバー
タに関する。
[従来の技術] 現在我が国で使用されているTVの標準方式であるNTSC
方式は、1953年にアメリカにおいて採用されたが、最近
の画面の大型化に伴ないその解像度の不足が感じられる
ようになってきた。
方式は、1953年にアメリカにおいて採用されたが、最近
の画面の大型化に伴ないその解像度の不足が感じられる
ようになってきた。
一方、最近のエレクトロニクスの進歩は半導体技術や
衛星伝送技術をはじめとしてめざましいものがあり、TV
においても前述の解像度不足を解消すべく新しい高画質
のものがいくつか提案されている。
衛星伝送技術をはじめとしてめざましいものがあり、TV
においても前述の解像度不足を解消すべく新しい高画質
のものがいくつか提案されている。
このような高画質化TVとしては、例えばハイビジョン
やMAC(Multiple Analogue Component)、EDTV(Extend
ed Definition TV)等が提案されており、特にハイビジ
ョンは画面のアスペクト比が9:16とNTSC方式に比べてワ
イドとなっており、また走査線数も1125本とNTSC方式の
525本の約2倍であり、35mmフィルムなみの高画質が得
られるため注目されている。
やMAC(Multiple Analogue Component)、EDTV(Extend
ed Definition TV)等が提案されており、特にハイビジ
ョンは画面のアスペクト比が9:16とNTSC方式に比べてワ
イドとなっており、また走査線数も1125本とNTSC方式の
525本の約2倍であり、35mmフィルムなみの高画質が得
られるため注目されている。
ところが、ハイビジョンを始めとするこれら高画質化
TV専用の受信機(デコーダ)及び受像機は比較的高価な
ものとなってしまい、このため現行のTV受像機でもこれ
らの高画質化TV画像を受信することができるコンバータ
が要望されている。
TV専用の受信機(デコーダ)及び受像機は比較的高価な
ものとなってしまい、このため現行のTV受像機でもこれ
らの高画質化TV画像を受信することができるコンバータ
が要望されている。
このような高画質化TV信号/TV信号コンバータには幾
つかの方式があるが、ワイドアスペクト比の高画質化TV
画面をそのままアスペクト比3:4のTV画面に表示する、
いわゆるワイドモード方式はプログラム製作時に意図し
た構図が保存されるという長所を有するため、その実用
価値は高い。
つかの方式があるが、ワイドアスペクト比の高画質化TV
画面をそのままアスペクト比3:4のTV画面に表示する、
いわゆるワイドモード方式はプログラム製作時に意図し
た構図が保存されるという長所を有するため、その実用
価値は高い。
以下、このようなワイドモード方式の変換を行う高画
質化TV信号/TV信号コンバータとして、特にハイビジョ
ン用MUSE(Mutiple Sub−Nyquist−Sampling Encodin
g)信号をNTSC信号に変換するMUSE/NTSCコンバータを例
にとり説明する。
質化TV信号/TV信号コンバータとして、特にハイビジョ
ン用MUSE(Mutiple Sub−Nyquist−Sampling Encodin
g)信号をNTSC信号に変換するMUSE/NTSCコンバータを例
にとり説明する。
第4図はMUSE/NTSCコンバータの構成ブロック図であ
る。放送衛星BS等から伝送されてくるアナログMUSE信号
は不図示のA/Dコンバータにてデジタル変換される。そ
して、このデジタルMUSE信号はノンリニアディエンファ
シス部1にて原信号が復元された後、垂直フィルタ2,3,
4にて内挿処理が行われ、走査線数が変換される。
る。放送衛星BS等から伝送されてくるアナログMUSE信号
は不図示のA/Dコンバータにてデジタル変換される。そ
して、このデジタルMUSE信号はノンリニアディエンファ
シス部1にて原信号が復元された後、垂直フィルタ2,3,
4にて内挿処理が行われ、走査線数が変換される。
次に、デジタルMUSE信号は時間軸変換メモリ5に入力
され、MUSE系の周波数からNTSC系の周波数へ時間軸変換
される。なお、時間軸変換を行うためのMUSE系クロック
信号及びNTSC系クロック信号は2個のPLL回路6,7を用い
て発生され、時間軸変換メモリへのデジタルMUSE信号の
書込み、読み出しはタイミング信号発生回路8,9からの
タイミング信号により行われる。
され、MUSE系の周波数からNTSC系の周波数へ時間軸変換
される。なお、時間軸変換を行うためのMUSE系クロック
信号及びNTSC系クロック信号は2個のPLL回路6,7を用い
て発生され、時間軸変換メモリへのデジタルMUSE信号の
書込み、読み出しはタイミング信号発生回路8,9からの
タイミング信号により行われる。
そして、時間軸変換された信号はブランク信号が付加
された後、TV受像機に出力され表示される構成である。
された後、TV受像機に出力され表示される構成である。
第6図にこのようにしてTV受像機に表示された高画質
化TV画面の一例を示す。高画質化TV画面10は画面の中央
部に固定表示され、画面上下には前述のブランク信号に
より空白部分11,12が形成されている。
化TV画面の一例を示す。高画質化TV画面10は画面の中央
部に固定表示され、画面上下には前述のブランク信号に
より空白部分11,12が形成されている。
[発明が解決しようとする課題] しかしながら、高画質化TV画面が表示されない前記空
白部分に何らかの情報を表示したい場合、上記従来の高
画質化TV信号/TV信号コンバータにおいては空白部分が
高画質化TV画面により画面上下に2分割されているた
め、情報を一括表示することができないという問題があ
った。
白部分に何らかの情報を表示したい場合、上記従来の高
画質化TV信号/TV信号コンバータにおいては空白部分が
高画質化TV画面により画面上下に2分割されているた
め、情報を一括表示することができないという問題があ
った。
本発明は上記従来の課題に鑑みなされたものであり、
その目的は高画質化TV画面を画面の任意の位置に表示
し、他の情報を表示するために必要な空白部分を一括形
成することが可能な高画質化TV信号/TV信号コンバータ
を提供することにある。
その目的は高画質化TV画面を画面の任意の位置に表示
し、他の情報を表示するために必要な空白部分を一括形
成することが可能な高画質化TV信号/TV信号コンバータ
を提供することにある。
[課題を解決するための手段] 上記目的を達成するために、本発明の高画質化TV信号
/TV信号コンバータは、表示位置切換えスイッチと、こ
の表示位置切換えスイッチからの切換え信号に基づきタ
イミング信号発生回路からの読み出し用タイミング信号
を所定ライン遅延させる遅延回路とを備えたことを特徴
としている。
/TV信号コンバータは、表示位置切換えスイッチと、こ
の表示位置切換えスイッチからの切換え信号に基づきタ
イミング信号発生回路からの読み出し用タイミング信号
を所定ライン遅延させる遅延回路とを備えたことを特徴
としている。
[作用] 本発明の高画質化TV信号/TV信号コンバータはこのよ
うな構成を有しており、ハイビジョン用MUSE信号等の高
画質化TV信号が格納された時間軸変換メモリからこの信
号を読み出す際、この読み出しの開始タイミングを適宜
遅延させて高画質化TV画面をTV画面の所定の位置に表示
させるものである。
うな構成を有しており、ハイビジョン用MUSE信号等の高
画質化TV信号が格納された時間軸変換メモリからこの信
号を読み出す際、この読み出しの開始タイミングを適宜
遅延させて高画質化TV画面をTV画面の所定の位置に表示
させるものである。
すなわち、読み出し開始のタイミングはタイミング信
号発生回路からの読み出しタイミング信号により決定さ
れるが、この読み出しタイミング信号を遅延回路にて所
定ライン分遅延させて時間軸変換メモリからの読み出し
を行うことにより、TV画面にはこの所定ライン分だけ下
方に移動した高画質化TV画面が表示されることとなる。
号発生回路からの読み出しタイミング信号により決定さ
れるが、この読み出しタイミング信号を遅延回路にて所
定ライン分遅延させて時間軸変換メモリからの読み出し
を行うことにより、TV画面にはこの所定ライン分だけ下
方に移動した高画質化TV画面が表示されることとなる。
そして、この遅延させるべきライン数を表示位置切換
えスイッチからの切換え信号により設定することによ
り、任意の位置に高画質化TV画面を表示し、これによっ
て空白部分を一括表示することが可能となる。
えスイッチからの切換え信号により設定することによ
り、任意の位置に高画質化TV画面を表示し、これによっ
て空白部分を一括表示することが可能となる。
[実施例] 以下、図面を用いながら本発明に係る高画質化TV信号
/TV信号コンバータの好適な実施例を高画質化TVとして
ハイビジョンを例にとり説明する。
/TV信号コンバータの好適な実施例を高画質化TVとして
ハイビジョンを例にとり説明する。
アスペクト比9:16、走査線数1125本のハイビジョン画
像信号はMUSE方式により帯域圧縮されて伝送され、従来
と同様のノンリニアディエンファシス部1や垂直フィル
タ2,3,4等に入力して従来と同様の走査線数変換等の処
理が行われる。
像信号はMUSE方式により帯域圧縮されて伝送され、従来
と同様のノンリニアディエンファシス部1や垂直フィル
タ2,3,4等に入力して従来と同様の走査線数変換等の処
理が行われる。
そして、処理されたデジタルMUSE信号は時間軸変換メ
モリ5に格納される。この時間軸変換メモリ5として
は、デジタルMUSE信号の1フィールド分を格納できるフ
ィールドメモリでよく、容量としては256Kバイト程度あ
ればよい。格納されたデジタルMUSE信号は書込み時とは
異なる周波数のクロックで読出され、NTSC方式に時間変
換される。そして、ブランク信号等が付加されTV受像機
に出力される。
モリ5に格納される。この時間軸変換メモリ5として
は、デジタルMUSE信号の1フィールド分を格納できるフ
ィールドメモリでよく、容量としては256Kバイト程度あ
ればよい。格納されたデジタルMUSE信号は書込み時とは
異なる周波数のクロックで読出され、NTSC方式に時間変
換される。そして、ブランク信号等が付加されTV受像機
に出力される。
また、デジタルMUSE信号のフレームパルス及び水平同
期信号を検出してデジタルMUSE信号に位相同期したクロ
ック信号を発生するPLL回路6,7から各々32.4MHz、30.24
MHzのクロック信号を入力するMUSE系タイミング信号発
生回路8及びNTSC系タイミング信号発生回路9が設けら
れており、前述の時間軸変換メモリ5への信号の書込み
及び読み出しを制御するタイミング信号を発生する。
期信号を検出してデジタルMUSE信号に位相同期したクロ
ック信号を発生するPLL回路6,7から各々32.4MHz、30.24
MHzのクロック信号を入力するMUSE系タイミング信号発
生回路8及びNTSC系タイミング信号発生回路9が設けら
れており、前述の時間軸変換メモリ5への信号の書込み
及び読み出しを制御するタイミング信号を発生する。
時間軸変換メモリ5へのデジタルMUSE信号の書込みを
制御するタイミング信号は書込みのクロックであるMRT
クロック信号,書込みのリセットを行うWTRリセット信
号,及び書込みを行うWTRイネーブル信号から構成され
ており、WRTリセット信号により書込み用アドレスカウ
ンタをリセットし、WRTイネーブル信号によりこのアド
レスカウンタを順次インクリメントして書込みが行われ
る。
制御するタイミング信号は書込みのクロックであるMRT
クロック信号,書込みのリセットを行うWTRリセット信
号,及び書込みを行うWTRイネーブル信号から構成され
ており、WRTリセット信号により書込み用アドレスカウ
ンタをリセットし、WRTイネーブル信号によりこのアド
レスカウンタを順次インクリメントして書込みが行われ
る。
一方、時間軸変換メモリ5からの読み出しを制御する
タイミング信号は、読み出しのクロックであるREADクロ
ック信号,読み出しのリセットを行うREADリセット信
号,及び読み出しを行うREADイネーブル信号から構成さ
れており、これらは前述の書込み用信号とは非同期に動
作し、READリセット信号により読み出し用アドレスカウ
ンタをリセットし、READイネーブル信号によりこのアド
レスカウンタを順次インクリメントして読み出しが行わ
れ、MUSE系の周波数からNTSC系の周波数へ時間変換され
る。
タイミング信号は、読み出しのクロックであるREADクロ
ック信号,読み出しのリセットを行うREADリセット信
号,及び読み出しを行うREADイネーブル信号から構成さ
れており、これらは前述の書込み用信号とは非同期に動
作し、READリセット信号により読み出し用アドレスカウ
ンタをリセットし、READイネーブル信号によりこのアド
レスカウンタを順次インクリメントして読み出しが行わ
れ、MUSE系の周波数からNTSC系の周波数へ時間変換され
る。
ここで、本実施例において特徴的なことは、この時間
軸変換メモリ5からの読み出しを制御するタイミング信
号を所定ライン遅延させる遅延回路及びこの遅延回路を
動作させる表示位置切換えスイッチを設けたことであ
る。
軸変換メモリ5からの読み出しを制御するタイミング信
号を所定ライン遅延させる遅延回路及びこの遅延回路を
動作させる表示位置切換えスイッチを設けたことであ
る。
第1図は本実施例におけるNTSC系タイミング信号発生
回路9、遅延回路13及び表示位置切換えスイッチ14の構
成ブロック図である。PLL回路7からのクロック信号は
水平カウンタ15及び垂直カウンタ16に入力され、NTSC方
式の1ライン内のサンプリング数(H)が水平カウンタ
15にてカウントされ、この水平カウンタ15のカウントア
ップ信号に基づきNTSC方式の525本のライン数(V)が
垂直カウンタ16にてカウントされる。
回路9、遅延回路13及び表示位置切換えスイッチ14の構
成ブロック図である。PLL回路7からのクロック信号は
水平カウンタ15及び垂直カウンタ16に入力され、NTSC方
式の1ライン内のサンプリング数(H)が水平カウンタ
15にてカウントされ、この水平カウンタ15のカウントア
ップ信号に基づきNTSC方式の525本のライン数(V)が
垂直カウンタ16にてカウントされる。
この水平カウンタ15及び垂直カウンタ16の計数値はデ
コーダ17に出力される。デコーダ17は、NTSCのTV画面の
上端に表示を行う表示開始位置と表示終了位置、即ち、
メモリ5に記憶された第1ラインの映像信号の表示開始
位置、及び、最終ラインの映像信号の表示終了位置を検
出し、メモリ読み出し信号を出力する。そして、このメ
モリ読み出し信号デコーダ17にてデコードされた信号は
前述のREADイネーブル信号として時間軸変換メモリ5に
出力され、デジタルMUSE信号が読出されるのである。
コーダ17に出力される。デコーダ17は、NTSCのTV画面の
上端に表示を行う表示開始位置と表示終了位置、即ち、
メモリ5に記憶された第1ラインの映像信号の表示開始
位置、及び、最終ラインの映像信号の表示終了位置を検
出し、メモリ読み出し信号を出力する。そして、このメ
モリ読み出し信号デコーダ17にてデコードされた信号は
前述のREADイネーブル信号として時間軸変換メモリ5に
出力され、デジタルMUSE信号が読出されるのである。
そして、本実施例においては遅延回路13が前述のメモ
リ読み出し信号デコーダ17と時間軸メモリ5との間に設
けられており、表示位置切換えスイッチ14からの5ビッ
トの切換え信号に基づいてメモリ読み出し信号デコーダ
17から出力された読み出し信号を所定ライン遅延させる
構成となっている。
リ読み出し信号デコーダ17と時間軸メモリ5との間に設
けられており、表示位置切換えスイッチ14からの5ビッ
トの切換え信号に基づいてメモリ読み出し信号デコーダ
17から出力された読み出し信号を所定ライン遅延させる
構成となっている。
遅延回路13は、例えば、プリセッタブルダウンカウン
タで構成され、デコーダ17からのメモリ読み出し信号の
立ち上がり、及び、立ち下がりにおいて、表示位置切換
えスイッチ14に設定された5ビットのデータがプリセッ
トされ、水平カウンタ15の出力(H)をプリセットされ
た値だけダウンカウントする。そして、ダウンカウント
のカウント終了毎にフリップフロップをセット及びリセ
ットすることにより、遅延されたメモリ読み出し信号を
作成する。
タで構成され、デコーダ17からのメモリ読み出し信号の
立ち上がり、及び、立ち下がりにおいて、表示位置切換
えスイッチ14に設定された5ビットのデータがプリセッ
トされ、水平カウンタ15の出力(H)をプリセットされ
た値だけダウンカウントする。そして、ダウンカウント
のカウント終了毎にフリップフロップをセット及びリセ
ットすることにより、遅延されたメモリ読み出し信号を
作成する。
以下、第2図乃至第3図を用いて本実施例の動作を詳
細に説明する。
細に説明する。
第2図は本実施例におけるメモリ読み出し信号、すな
わちREADイネーブル信号のタイミングチャートを示した
ものである。前述したように、NTSC系タイミング信号発
生回路9は垂直カウンタ16を有しており、この垂直カウ
ンタ16からのカウントアップ信号によりNTSC方式におけ
る1フィールド分のタイミング信号(READリセット信
号)がフィールド信号として出力される。
わちREADイネーブル信号のタイミングチャートを示した
ものである。前述したように、NTSC系タイミング信号発
生回路9は垂直カウンタ16を有しており、この垂直カウ
ンタ16からのカウントアップ信号によりNTSC方式におけ
る1フィールド分のタイミング信号(READリセット信
号)がフィールド信号として出力される。
ここで、表示位置切換えスイッチ14が「表示画面上
端」側に設定されている場合を考える。この時、表示位
置切換えスイッチ14からは5ビット分の「00000」なる
切換え信号が出力され、遅延回路13に入力する。この場
合遅延回路13は入力したこの切換え信号に基づき、メモ
リ読み出し信号デコーダ17からの読み出し信号が遅延さ
れずに出力される。
端」側に設定されている場合を考える。この時、表示位
置切換えスイッチ14からは5ビット分の「00000」なる
切換え信号が出力され、遅延回路13に入力する。この場
合遅延回路13は入力したこの切換え信号に基づき、メモ
リ読み出し信号デコーダ17からの読み出し信号が遅延さ
れずに出力される。
すると、時間軸変換メモリ5に格納されているデジタ
ルMUSE信号は、NTSC方式における1フィールドを構成す
るラインのうち、デコーダ17で設定されたライン位置で
読み出されることとなり、TV受像機に表示すると第3図
(B)に示すようにハイビジョン画面はTV画面の上端に
位置することとなる。
ルMUSE信号は、NTSC方式における1フィールドを構成す
るラインのうち、デコーダ17で設定されたライン位置で
読み出されることとなり、TV受像機に表示すると第3図
(B)に示すようにハイビジョン画面はTV画面の上端に
位置することとなる。
一方、表示位置切換えスイッチ14を「表示画面中央」
に設定すると、この表示位置切換えスイッチ14から5ビ
ット分の切換え信号「10000」が遅延回路13に出力され
る。遅延回路15はこの切換え信号に基づき、メモリ読み
出し信号デコーダ17からの読み出し信号を「10000」=1
5ライン分遅延させ、1フィールド信号のほぼ中央にメ
モリ読み出し信号が位置するようになる。すると、デコ
ーダ17に設定された読み出し開始位置及び読み出し終了
位置が各々15ライン分遅れるため、TV受像機に表示する
と第3図(A)に示すようにハイビジョン画面はTV画面
のほぼ中央に位置することとなる。
に設定すると、この表示位置切換えスイッチ14から5ビ
ット分の切換え信号「10000」が遅延回路13に出力され
る。遅延回路15はこの切換え信号に基づき、メモリ読み
出し信号デコーダ17からの読み出し信号を「10000」=1
5ライン分遅延させ、1フィールド信号のほぼ中央にメ
モリ読み出し信号が位置するようになる。すると、デコ
ーダ17に設定された読み出し開始位置及び読み出し終了
位置が各々15ライン分遅れるため、TV受像機に表示する
と第3図(A)に示すようにハイビジョン画面はTV画面
のほぼ中央に位置することとなる。
さらに、表示切換えスイッチ14を「表示画面下端」に
設定すると、この表示位置切換えスイッチ14から5ビッ
ト分の切換え信号「11111」が遅延回路13に出力され
る。遅延回路15はこの切換え信号に基づき、メモリ読み
出し信号デコーダ17からの読み出し信号を「11111」=3
0ライン分遅延させる。すると、デコーダ17に設定され
た読み出し開始位置及び読み出し終了位置が各々30ライ
ン分遅れるため、TV受像機に表示すると第3図(C)に
示すようにハイビジョン画面はTV画面の下端に位置する
こととなる。
設定すると、この表示位置切換えスイッチ14から5ビッ
ト分の切換え信号「11111」が遅延回路13に出力され
る。遅延回路15はこの切換え信号に基づき、メモリ読み
出し信号デコーダ17からの読み出し信号を「11111」=3
0ライン分遅延させる。すると、デコーダ17に設定され
た読み出し開始位置及び読み出し終了位置が各々30ライ
ン分遅れるため、TV受像機に表示すると第3図(C)に
示すようにハイビジョン画面はTV画面の下端に位置する
こととなる。
このように、本実施例においてはNTSC系タイミング信
号発生回路からのメモリ読み出し信号を所定ライン分遅
延させることにより、ハイビジョン画面をTV画面の任意
に位置に表示させることが可能であり、これによりハイ
ビジョン画面が表示されない空白部分を一括形成するこ
とが可能となる。尚、表示位置切換えスイッチ14によっ
て遅延量を任意に設定でき、画面の任意位置に表示する
ことも可能である。
号発生回路からのメモリ読み出し信号を所定ライン分遅
延させることにより、ハイビジョン画面をTV画面の任意
に位置に表示させることが可能であり、これによりハイ
ビジョン画面が表示されない空白部分を一括形成するこ
とが可能となる。尚、表示位置切換えスイッチ14によっ
て遅延量を任意に設定でき、画面の任意位置に表示する
ことも可能である。
[発明の効果] 以上説明したように、本発明に係る高画質化TV信号/T
V信号コンバータによれば、高画質化TV画面をTV画面の
任意の位置に表示することができ、従って高画質化TV画
面が表示されない空白部分を一括表示することができる
ので、高画質化TV画面以外の他の情報を極めて効率的に
表示することができる効果がある。
V信号コンバータによれば、高画質化TV画面をTV画面の
任意の位置に表示することができ、従って高画質化TV画
面が表示されない空白部分を一括表示することができる
ので、高画質化TV画面以外の他の情報を極めて効率的に
表示することができる効果がある。
第1図は本発明に係る高画質化TV信号/TV信号コンバー
タの一実施例の構成ブロック図、 第2図は同実施例におけるタイミングチャート図、 第3図は同実施例における表示例を示す説明図、 第4図は従来の高画質化TV信号/TV信号コンバータの構
成ブロック図、 第5図は同従来コンバータの表示例を示す説明図であ
る。 5……時間軸変換メモリ 9……NTSC系タイミング信号発生回路 13……遅延回路 14……表示位置切換えスイッチ 15……水平カウンタ 16……垂直カウンタ 17……メモリ読み出し信号デコーダ
タの一実施例の構成ブロック図、 第2図は同実施例におけるタイミングチャート図、 第3図は同実施例における表示例を示す説明図、 第4図は従来の高画質化TV信号/TV信号コンバータの構
成ブロック図、 第5図は同従来コンバータの表示例を示す説明図であ
る。 5……時間軸変換メモリ 9……NTSC系タイミング信号発生回路 13……遅延回路 14……表示位置切換えスイッチ 15……水平カウンタ 16……垂直カウンタ 17……メモリ読み出し信号デコーダ
Claims (1)
- 【請求項1】所定の縦横比を有する高画質TV信号をTV信
号用の走査線数に変換して格納するメモリと、 ラインカウンタからの信号により前記メモリに格納され
た高画質化TV信号をTV信号の所定ラインから読み出すた
めの読み出しタイミング信号を発生するタイミング信号
発生回路と、 を有し、高画質化TV信号をTV受像機で受信可能な信号に
変換し縦横比3:4のTV画面内に表示する高画質化TV信号/
TV信号コンバータであって、 表示位置切換えスイッチと、 この表示位置切換えスイッチからの切換え信号に基づき
前記タイミング信号発生回路からの読み出しタイミング
信号を所定ライン遅延させる遅延回路と、 を具備することを特徴とする高画質化TV信号/TV信号コ
ンバータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2093990A JP2609935B2 (ja) | 1990-01-31 | 1990-01-31 | 高画質化tv信号/tv信号コンバータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2093990A JP2609935B2 (ja) | 1990-01-31 | 1990-01-31 | 高画質化tv信号/tv信号コンバータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03226192A JPH03226192A (ja) | 1991-10-07 |
JP2609935B2 true JP2609935B2 (ja) | 1997-05-14 |
Family
ID=12041178
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2093990A Expired - Lifetime JP2609935B2 (ja) | 1990-01-31 | 1990-01-31 | 高画質化tv信号/tv信号コンバータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2609935B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5298994A (en) * | 1990-05-09 | 1994-03-29 | Kabushiki Kaisha Toshiba | Television signal converter for converting high definition television (HDTV) signals to conventional television signals |
-
1990
- 1990-01-31 JP JP2093990A patent/JP2609935B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH03226192A (ja) | 1991-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100190251B1 (ko) | 와이드 스크린 텔레비젼의 화상내 화상(pip) 디스플레이용 수평 패닝 시스템 | |
KR100190247B1 (ko) | 텔레비젼 화상을 나란하게 디스플레이하는 비디오 시스템 | |
JP3034659B2 (ja) | 拡大画面表示回路及びそれに用いられる水平フィルタ回路 | |
KR950014577B1 (ko) | 고화질 텔레비젼의 픽쳐인픽쳐신호처리방법 및 그 장치 | |
JP2607020B2 (ja) | テレビモードの自動変換装置 | |
JPH1028256A (ja) | 映像信号変換装置とテレビジョン信号処理装置 | |
US5168358A (en) | Video signal converting apparatus for converting hdtv signal into conventional tv signal | |
US5274447A (en) | Apparatus for converting a field frequency and a scanning line number of a television signal | |
JP2609935B2 (ja) | 高画質化tv信号/tv信号コンバータ | |
KR950005944B1 (ko) | 비디오 화면 줌(zoom)장치 | |
JPH0468685A (ja) | 映像信号処理装置 | |
JP3128034B2 (ja) | 画像合成装置 | |
JP2911133B2 (ja) | ハイビジョン受信機の時間圧縮装置 | |
JP2872269B2 (ja) | 標準/高品位テレビジョン受信装置 | |
JP3128286B2 (ja) | テレビジョン受像機 | |
JPH01194784A (ja) | テレビジョン受像機 | |
JP2539919B2 (ja) | ハイビジョン受信機の時間軸圧縮装置 | |
JP2642464B2 (ja) | テレビジョン信号変換装置 | |
JPH03226089A (ja) | 高画質化tv信号/tv信号コンバータ | |
JPH0793738B2 (ja) | 映像信号の方式変換装置 | |
JP2609937B2 (ja) | 高画質化tv信号/tv信号コンバータ | |
JP2687893B2 (ja) | 画像メモリの制御装置 | |
JP2830954B2 (ja) | テレビジョン信号処理装置 | |
JPH033493A (ja) | 高品位/標準テレビジョン信号受信装置 | |
JPH0230289A (ja) | 映像信号変換装置 |