JP2021511771A - マルチダイパワーモジュールを監視する装置及び方法 - Google Patents

マルチダイパワーモジュールを監視する装置及び方法 Download PDF

Info

Publication number
JP2021511771A
JP2021511771A JP2020539017A JP2020539017A JP2021511771A JP 2021511771 A JP2021511771 A JP 2021511771A JP 2020539017 A JP2020539017 A JP 2020539017A JP 2020539017 A JP2020539017 A JP 2020539017A JP 2021511771 A JP2021511771 A JP 2021511771A
Authority
JP
Japan
Prior art keywords
die
voltage
value
gate
monitoring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2020539017A
Other languages
English (en)
Other versions
JP6961093B2 (ja
Inventor
エヴァンチュク、ジェフリー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric R&D Centre Europe BV Netherlands
Original Assignee
Mitsubishi Electric R&D Centre Europe BV Netherlands
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric R&D Centre Europe BV Netherlands filed Critical Mitsubishi Electric R&D Centre Europe BV Netherlands
Publication of JP2021511771A publication Critical patent/JP2021511771A/ja
Application granted granted Critical
Publication of JP6961093B2 publication Critical patent/JP6961093B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2886Features relating to contacting the IC under test, e.g. probe heads; chucks
    • G01R31/2889Interfaces, e.g. between probe and tester
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/40Testing power supplies
    • G01R31/42AC power supplies
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor
    • G01R31/2608Circuits therefor for testing bipolar transistors
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor
    • G01R31/2621Circuits therefor for testing field effect transistors, i.e. FET's
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2642Testing semiconductor operation lifetime or reliability, e.g. by accelerated life tests
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/27Testing of devices without physical removal from the circuit of which they form part, e.g. compensating for effects surrounding elements
    • G01R31/275Testing of devices without physical removal from the circuit of which they form part, e.g. compensating for effects surrounding elements for testing individual semiconductor components within integrated circuits

Abstract

本発明は、ハーフブリッジスイッチ構成であるダイを備えるマルチダイパワーモジュールを監視する方法及び装置に関する。本発明は、ダイを非導通状態に設定し、電圧を遮断している1つのダイを選択し、選択されたダイの入力寄生容量を充電するために、選択されたダイのゲートに電流を注入し、選択されたダイのゲートにおける電圧を表す電圧を監視し、監視された電圧の値が安定したとき、監視された電圧の値を記憶する。

Description

本発明は、包括的には、パワー半導体デバイスをオンラインで監視する装置及び方法に関する。
パワー半導体デバイスの健全性をオンラインで監視する場合には、パワー半導体デバイスの健全性の状態の指標となるデータの収集が必要である。
一般的には、パワー半導体デバイスの内部接合部温度又はオン状態電圧を監視することに多くの開発努力がつぎ込まれてきた。
電圧制御型パワー半導体デバイス、すなわちIGBT又はMOSFETにおける重要であるが見過ごされることが多いパラメータの1つは、閾値電圧である。
このパラメータは、製造後にダイレベルで測定する必要があるが、ゲート過電圧、高温動作又は他のゲートストレスによって生じるゲート酸化物の絶縁破壊に関する故障メカニズムに対する指標でもある。さらに、閾値電圧の値は、ダイのパッケージングの後でも、完成した製品における機能性を確保するために重要である。
閾値電圧Vthは、パワー半導体デバイスが電流を導通し始める電圧であるため、このパラメータを測定するためには、いくつかのオフラインの方法が存在する。
閾値電圧は、あらかじめ決められた電流に対応するゲート電圧として定義される。しかしながら、正確な電流測定値及びゲート電圧の変化の両方を求めることが必要であるため、特にコストが考慮される場合、オンライン測定が困難となる。
本発明は、マルチダイパワーモジュールにおいて法外なコストがかかる可能性がある、ダイ整流電流タイミングから測定を切り離すオンライン監視方法及び装置を提供することを目的とする。
このために、本発明は、ハーフブリッジスイッチ構成である2×N個のダイを備えるマルチダイパワーモジュールを監視する方法であって、
ダイを非導通状態に設定するステップと、
電圧を遮断している1つのダイを選択するステップと、
選択されたダイの入力寄生容量を充電するために、選択されたダイのゲートに電流を注入するステップと、
選択されたダイのゲートにおける電圧を監視するステップと、
監視された電圧の値が安定したとき、監視された電圧の値を記憶するステップと、
を含むことを特徴とする、方法に関する。
したがって、パワーモジュールのダイの間の単一のダイの閾値電圧は、電圧プラトー値による方法によって、かつコレクタ電流のいかなる測定も同期化も行うことなしに、測定することができ、それにより実装のコストが削減される。
特定の特徴によれば、電圧の監視は、選択されたダイのゲートにおける電流の注入を開始した後の第1の所定期間後に実行され、第1の所定期間値は第1の基準電圧から求められ、第1の基準電圧の値は、マルチダイパワーモジュールのダイの閾値電圧の最小値より小さい。
特定の特徴によれば、方法は、電圧の監視が第2の所定期間中に実行されたか否か、又は、監視された電圧が最大定義基準以上であるか否かを判断するステップを更に含み、電圧の監視が第2の所定期間中に実行されていない場合、又は、監視された電圧が最大定義基準以上である場合、方法は、ダイの欠陥を通知するステップを更に含む。
したがって、マルチダイパワーモジュールのユーザは、パワーダイにおける欠陥を検出することができ、ダイの欠陥の種類を推定することができる。こうした情報に基づいて、ユーザは、クリティカルミッション/作業を成し遂げるためにパワーモジュールの動作を性能低下モードで継続するか否かを判断することができる。
特定の特徴によれば、ダイは第1のグループ及び第2のグループに分割され、本アルゴリズムは、一方のグループのダイに対して実行された後、他方のグループのダイに対して実行される。
したがって、測定は、ダイの2つのグループの間で連続的に交互に行うことができる。パワーモジュールを構成する全てのダイの閾値電圧は、いかなる介入も外部コマンドもなしに現場で測定することができる。
本発明はまた、ハーフブリッジスイッチ構成である2×N個のダイを備えるマルチダイパワーモジュールを監視する装置であって、
ダイを非導通状態に設定する手段と、
電圧を遮断している1つのダイを選択する手段と、
選択されたダイの入力寄生容量を充電するために、選択されたダイのゲートに電流を注入する手段と、
選択されたダイのゲートにおける電圧を表す電圧を監視する手段と、
監視された電圧の値が安定したとき、監視された電圧の値を記憶する手段と、
を備えることを特徴とする、装置にも関する。
したがって、パワーモジュールのダイの間の単一のダイの閾値電圧は、電圧プラトー値による方法によって、かつコレクタ電流のいかなる測定も同期化も行うことなしに、測定することができ、それにより実装のコストが削減される。
特定の特徴によれば、電圧の監視は、選択されたダイのゲートにおける電流の注入を開始した後の第1の所定期間後に実行され、第1の所定期間値は第1の基準電圧から求められ、第1の基準電圧の値は、マルチダイパワーモジュールのダイの閾値電圧の最小値より小さい。
特定の特徴によれば、装置は、電圧の監視が第2の所定期間中に実行されたか否か、又は、監視された電圧が最大定義基準以上であるか否かを判断する手段を更に備え、装置は、電圧の監視が第2の所定期間中に実行されていない場合、又は、監視された電圧が最大定義基準以上である場合、ダイの欠陥を通知する手段を備える。
したがって、装置は、パワーモジュールにおける欠陥検出をパワーモジュールのユーザに通知し、ダイの欠陥の種類を推定する。こうした情報に基づいて、ユーザは、クリティカルミッション/作業を成し遂げるためにパワーモジュールの動作を性能低下モードで継続するか否かを判断することができる。
特定の特徴によれば、ダイは第1のグループ及び第2のグループに分割され、装置は、一方のグループのうちの1つのダイを監視した後、他方のグループのダイを監視する。
したがって、装置は、ダイの2つのグループの間で測定を連続的に交互に行い、パワーモジュールを構成する全てのダイの閾値電圧を、いかなる介入も外部コマンドもなしに現場で取得することができる。
本発明の特徴は、例示の実施形態の以下の説明を読むことによってより明らかになる。この説明は、添付図面に関して作成されたものである。
本発明による、マルチダイパワーモジュール及びマルチダイ監視装置を備えるシステムの一例を表す図である。 本発明によるマルチダイ監視装置のアーキテクチャの一例を表す図である。 本発明によるマルチダイ監視装置の入出力インターフェースの一例を表す図である。 本発明によるマルチダイパワーモジュールのダイを監視するアルゴリズムの一例を表す図である。 本発明によるマルチダイパワーモジュールを監視するために使用される信号を表す図である。
図1は、本発明による、マルチダイパワーモジュールとマルチダイ監視装置とを備えるシステムの一例を表す。
マルチダイパワーモジュール15は、S1,1〜S1,N、S2,1〜S2,Nと示す2×N個のダイを備える。マルチダイパワーモジュール15のダイは、ダイS1,1〜S1,Nが導通しており、ダイS2,1〜S2,Nが導通しておらず、それが交互である場合、ハーフブリッジスイッチ構成、すなわち、標準的動作モードにある。
マルチダイ監視装置10は、入力信号PWM1及びPWM2を受け取り、図1には示さない増幅器を通してダイS1,1〜S1,N及びS2,1〜S2,Nを駆動する。
より正確には、通常動作中、マルチダイ監視装置10は、信号PWM1を用いてS1,1〜S1,Nを駆動し、信号PWM2を用いてダイS2,1〜S2,Nを駆動する。
本発明は、ハーフブリッジ構成でダイの閾値電圧を測定する手段として、ダイの寄生出力容量における蓄積された電荷を使用する。寄生出力容量は、ダイのコレクタとゲートとの間の寄生容量と、上記ダイのコレクタとエミッタとの間の寄生容量との和である。或る特定のオンライン状態の間、ハーフブリッジにおけるi=1〜NのダイS1,iは、DC電圧VDCを遮断しており、好ましい小さい又はゼロの負荷電流IoutがVoutを通過している。例えば、負荷電流は、1アンペア未満である。そして、DC電流は、i=1〜Nのうちの1つのダイS1,iのゲートを通して注入され、対向するダイS2,1〜S2,N並びにダイS1,1〜S1,i−1及びS1,i+1〜S1,Nは非導通である。注入されたDC電流は、ダイS1,iのゲート−エミッタ間容量を充電し、ダイS1,1〜S1,Nの内部出力寄生容量に蓄積されたエネルギーは、ダイS2,1〜S2,Nの出力容量に放電される。このエネルギーの放電中、ダイS1,1〜S1,Nにわたるコレクタ−エミッタ間電圧遷移、したがってダイS2,1〜S2,Nの電圧遷移により、閾値電圧の周囲でプラトーに達するダイS1,iのゲート電圧波形の遷移がもたらされる。ゲート信号に従って、同期したサンプリングの瞬間が発生し、ゲート電圧におけるプラトーの値が測定される。この技法は、DC電流注入パルスを上部ダイS1,1〜S1,N及び下部ダイS2,1〜S2,Nの間を交互に実行することによって、マルチダイシステムに拡張される。
さらに、ゲートプラトー時間は、導通電流に従って被試験ダイS1,iの高い電圧を遮断することから低い電圧を遮断することへの遷移に関連するため、導通される電流の大きさが小さいことに起因して遷移までの時間は大きい。これにより、閾値電圧の測定に利用可能な時間が改善され、実装のコストが最小限になる。
本発明は、ハーフブリッジ構成を必要とするが、閾値電圧の測定をトリガーするために、ダイの電源端子におけるコレクタ電流Icのいかなる測定も不要である。
本発明の更なる改良は、実装のコストを削減するために、DC電流注入回路を含む同一の測定チェーンを採用することである。
マルチダイパワーモジュール15は、S1,1〜S1,N及びS2,1〜S2,Nと示すダイの2つのグループを備える。ダイの第1のグループは、S1,1〜S1,Nを含む。ダイの第2のグループは、S2,1〜S2,Nを含む。ダイS1,1〜S1,Nのコレクタは、電源の正端子に並列に接続されており、ダイS1,1〜S1,Nのエミッタは、ダイS2,1〜S2,Nのコレクタにそれぞれ接続され、図1には示さない負荷に信号Voutを提供する。ダイS2,1〜S2,Nのエミッタは、電源の負端子に並列に接続されている。各ダイS1,1〜S1,N、S2,1〜S2,Nに対して、明確にするために図1には示さないダイオードは、ダイのエミッタとコレクタとの間に接続されている。より正確には、ダイオードのアノードは、ダイのエミッタに接続され、ダイオードのカソードはダイのコレクタに接続されている。
本発明によれば、マルチダイ監視装置は、
ダイを非導通状態に設定する手段と、
電圧を遮断している1つのダイを選択する手段と、
選択されたダイの入力寄生容量を充電するために、選択されたダイのゲートに電流を注入する手段と、
選択されたダイのゲートにおける電圧を表す電圧を監視する手段と、
監視された電圧の値が安定したとき、監視された電圧の値を記憶する手段と、
を備える。
図2は、本発明によるマルチダイ監視装置のアーキテクチャの一例を表す。
マルチダイ監視装置10は、例えば、バス201によって合わせて接続されたコンポーネントに基づくアーキテクチャと、図4に開示するようなプログラムによって制御されるプロセッサ200とを有する。
バス201は、プロセッサ200を、リードオンリーメモリROM202、ランダムアクセスメモリRAM203及び入出力インターフェースI/O IF205に連結する。
メモリ203は、変数と、図4に開示するようなアルゴリズムに関するプログラムの命令とを受け取るように意図されたレジスタを含む。
プロセッサ200は、入出力I/O IF205を介して、PWM1信号及びPWM2信号を受け取り、i=1〜N及びj=1又は2のダイSj,iに対するゲート電圧Vgj,iを出力し、電流Imを各ダイSj,iに注入する。
リードオンリーメモリ又は場合によりフラッシュメモリ202は、図4に開示するようなアルゴリズムに関するプログラムの命令を収容し、そのような命令は、マルチダイ監視装置10に電源が投入されると、ランダムアクセスメモリ203に転送される。
マルチダイ監視装置10は、PC(パーソナルコンピュータ)、DSP(デジタル信号プロセッサ)若しくはマイクロコントローラ等のプログラマブルコンピューティングマシンによる、命令若しくはプログラムのセットの実行により、ソフトウェアで実装するか、又は、FPGA(フィールドプログラマブルゲートアレイ)若しくはASIC(特定用途向け集積回路)等、マシン若しくは専用コンポーネントにより、ハードウェアで実装することができる。
言い換えれば、マルチダイ監視装置10は、マルチダイ監視装置10が、図4に開示するようなアルゴリズムに関するプログラムを実行することができるようにする、回路、又は回路を備える装置を備える。
図3は、本発明によるマルチダイ監視装置の入出力インターフェースの一例を表す。
入出力インターフェース205は、各ダイに対して、3つのトランジスタQ1〜Q3と、2つの抵抗器Rg1及びRg2と、ダイオードD1と、アナログデジタル変換器ADCと、電流源Imとを備える。
一変形では、実装のコストを削減するために、アナログマルチプレクサを使用して、ダイS1,1〜S1,Nに対して、ダイオードD1、アナログデジタル変換器ADC及び電流源Imを同じとすることができ、ダイS2,1〜S2,Nに対して、別のダイオード、別のアナログデジタル変換器及び別の電流源を相互的にすることができる。
トランジスタQ1はP型MOSFETであり、トランジスタQ2及びQ3はN型MOSFETである。
トランジスタQ1のソースは、正電源Vddに接続されている。トランジスタQ1のドレインは、抵抗器Rgの第1の端子に接続されている。
抵抗器Rgの第2の端子は、抵抗器Rgの第1の端子にかつダイSj,iのゲートに接続されている。
抵抗器Rgの第2の端子は、トランジスタQ2のドレインに接続されている。
トランジスタQ2のソースは、トランジスタQ3のドレインに、ダイオードD1のアノードに、電流源Imの正端子に、かつアナログデジタル変換器ADCの入力に接続されている。
トランジスタQ3のソースは、負電源Vssに、電流源Imの負端子に、かつアナログデジタル変換器ADCの入力に接続されている。
トランジスタQ1及びQ2のゲートは信号PWMjに接続されている。
トランジスタQ3のゲートは、ダイSj,iのゲートへの電流注入を可能にする信号Enj,iに接続されている。
ダイオードD1のカソードは基準電圧Vmaxに接続されている。
図4は、本発明によるマルチダイパワーモジュールのダイを監視するアルゴリズムの一例を表す。
本アルゴリズムは、プロセッサ200によって実行される一例で開示されている。
ステップS400において、プロセッサ200は、監視すべきダイ、例えばダイS1,1を選択する。
ダイS1,2〜S1,N及びS2,1〜S2,Nは導通していない。
次のステップS401において、プロセッサ200は、信号En1,1をハイレベルに設定し、PWM1をローレベルに設定することにより、ダイS1,1のゲートへの電流注入をアクティベートする。
本発明によれば、通常は5mA〜30mA程度であるImの大きさを有する電流が、1つのダイS1,1のゲートに、それがオフ状態にあり、DC電圧VDCを遮断しているときに注入される。寄生入力容量Ciesは、ダイのコレクタとゲートとの間の寄生容量と、ダイのゲートとエミッタとの間の寄生容量との和である。電流注入が開始すると、ゲート電圧Vge1,1は、以下の式に従って、ダイS1,1の寄生入力容量Cies1,1及び時間に従って上昇する。
Figure 2021511771
電流注入は、図5におけるt0で開始する。
図5は、本発明によるマルチダイパワーモジュールを監視するために使用される信号を表す。
図5では、注入電流Imと、ダイS1,1のゲート−エミッタ間の電圧に対応するゲート電圧Vge1,1と、ダイS1,1〜S1,Nのコレクタ−エミッタ間電圧に対応する電圧Vce1,iと、ダイS2,1〜S2,Nのコレクタ−エミッタ間電圧に対応するVce2,iとを表す。
同じステップにおいて、プロセッサ200は、カウンター「TMR」を初期化し、記憶用の2つのメモリレジスタ「REG(1)」及び「REG(0)」はゼロに設定される。
次のステップS402において、プロセッサ200は、タイマーTMRが第1の所定時間値t1に等しいか否かを判断する。
プロセッサ200のクロック周波数で、タイマー「TMR」は、第1の所定時間値t1まで増大する。第1の所定時間値t1は、ダイデータシートに与えられたダイの閾値電圧の最小値より厳密に小さい第1の基準電圧Vと、注入された測定電流に基づく入力容量をこの電圧まで充電する時間とに基づく。容量値Cies1,1=15nFを有する基準IGBT、30mAの測定電流、負電源Vss=0V、及び第1の基準電圧V=2Vに基づく、1μsに等しい第1の所定時間値「t1」の計算の一例を以下に示す。
Figure 2021511771
閾値電圧Vthに達すると、ダイS1,1は、導通を開始し、ハーフブリッジにおいて、ダイS1,iの寄生出力容量CGE1,1〜CGE1,N、CCE1,1〜CCE1,Nにおいて蓄積されたエネルギーを、ダイS1,1〜S1,Nの寄生出力容量CGC2,1〜CGC2,N、CCE2,1〜CCE2,Nに放電する。ゲート電圧が閾値電圧をわずかにのみ上回るため、ダイS1,1における飽和電流(Is)は低く、それにより、ダイS1,1におけるピークコレクタ電流Icは低い値に制限される。この段階は、図5における時点t1に対応する。
時間TMRがt1に等しいとき、プロセッサ200は、ステップS403に進む。
t1の後、アナログデジタル変換器ADCは、連続サンプリングを開始する。
ステップS403において、プロセッサ200は、レジスタREG(0)にレジスタREG(1)の内容を設定し、レジスタREG(1)にVmeasのサンプリングされた値を格納する。サンプリングされた値Vmeasの値は、Vge1,1+Vssの値に近いことに留意されたい。
電圧Vge1,1が閾値電圧に達すると、ダイS1,2〜S1,Nのダイ出力寄生容量Coes1,1〜Coes1,Nが、ダイS1,1にわたって電圧の放電を開始し、それにより、変位電流がダイS1,1のゲートの入力寄生容量に流れ込む。
したがって、図5におけるt2に対応して、ゲート電圧波形におけるプラトーが現れる。飽和電流が低いため、プラトー電圧は、以下の式に従って、閾値電圧値におよそ等価である。
Figure 2021511771
ここで、gfsはダイの相互コンダクタンス値であり、IoutはVoutを通って流れる電流である。
この場合、ゲート電圧のサンプルが作成された場合、測定された値は、ダイS1,1の閾値電圧測定値に近い。さらに、プロセスは、一定温度に対して繰返し可能であり、又は温度を補償するため、閾値電圧測定値は、実際の差を補償するようにデジタルで補正することができる。
電流Is+Ioutが小さいため、プラトーの長さは、寄生出力容量に蓄積され、出力容量を放電する電荷を、完全に除去するための時間に関連する。プラトーの長さは、数マイクロ秒程度とすることができ、それにより、低サンプリングレート周波数アナログデジタル変換器の使用が可能となり、実装のコストが削減される。
ステップS404において、プロセッサ200は、レジスタREG(1)及びREG(0)の内容を比較することにより、測定された電圧Vmeasが安定しているか否かを判断する。
測定された電圧Vmeas電圧が安定している場合、プロセッサ200はステップS405に進み、安定していない場合は、プロセッサ200はステップS406に進む。
ステップS405において、プロセッサ200は、「REG(1)」内の値をVthの値、すなわち閾値電圧に設定し、ステップS408に進む。
測定された電圧Vmeasが安定した後、電流注入をオフにすることができ、図5における状態t3に対応して、ゲート−エミッタ間容量CGE1,1は放電される。このように、ハーフブリッジの標準的な動作を再度確立することができる。
対向するデバイス、すなわちS2,1において、次の閾値電圧測定を行うことができ、本アルゴリズムを用いて無限に測定を繰り返すことができる。
ステップS406において、プロセッサ200は、タイマーTMRが最大所定時間値tmax以上であるか否かを判断し、レジスタREG(1)に格納された電圧Vmeas(TMR)が、最大定義基準Vmaxと比較される。
タイマーTMRが最大所定時間値tmaxより大きいか、又はVmeas(TMR)が最大定義基準Vmax以上である場合、プロセッサ200はステップS407に進む。そうでない場合、プロセッサ200はステップS403に戻る。
最大定義基準Vmaxは、測定閾値電圧に対する許容限界と、閾値電圧が通常4V〜6Vであるダイに対する最大値、すなわち10Vとに基づく。最大所定時間値tmaxは、最大定義基準Vmaxによって求められる。以下のように、30mAの測定電流、Vmax=10Vの最大基準電圧、及びCies1,1=15nFの入力容量での計算の一例を与える。
Figure 2021511771
このため、本例では、ADCにおける連続サンプリングは、4μsごととした。
ステップS407において、ダイS1,1の閾値電圧の測定が失敗したことを通知するために、フェイルフラグが生成される。タイマーTMRが最大所定時間値より大きい場合、フェイルは、ダイS1,1のゲート−エミッタ間の短絡モードにおける欠陥を示す。そうではなく、Vmeas(TMR)が最大定義基準Vmax以上である場合、フェイルは、ダイS1,1のゲート−エミッタ間又はコレクタ−エミッタ間の開回路モードにおける欠陥を示す。
次いで、プロセッサ200はステップS408に進む。
ステップS408において、次いで、ゲート注入回路がディスエーブルとされ、ゲートは、即座に放電されて、通常動作の開始が可能になる。
当然のことながら、本発明の範囲から逸脱することなく、上記で説明した本発明の実施形態に対して多くの変更を行うことができる。

Claims (8)

  1. ハーフブリッジスイッチ構成である2×N個のダイを備えるマルチダイパワーモジュールを監視する方法であって、
    前記ダイを非導通状態に設定するステップと、
    電圧を遮断している1つのダイを選択するステップと、
    選択されたダイの入力寄生容量を充電するために、前記選択されたダイのゲートに電流を注入するステップと、
    前記選択されたダイのゲートにおける電圧を監視するステップと、
    監視された電圧の値が安定したとき、前記監視された電圧の値を記憶するステップと、
    を含むことを特徴とする、方法。
  2. 前記電圧を監視するステップは、前記選択されたダイのゲートにおける電流の注入を開始した後の第1の所定期間の後に実行され、前記第1の所定期間の値は第1の基準電圧から求められ、前記第1の基準電圧の値は、前記マルチダイパワーモジュールのダイの閾値電圧の最小値より小さいことを特徴とする、請求項1に記載の方法。
  3. 前記方法は、前記電圧を監視するステップが第2の所定期間中に実行されたか否か、又は、前記監視された電圧が最大定義基準以上であるか否かを判断するステップを更に含み、前記電圧を監視するステップが前記第2の所定期間中に実行されていない場合、又は、前記監視された電圧が前記最大定義基準以上である場合、前記方法は、ダイの欠陥を通知するステップを更に含むことを特徴とする、請求項2に記載の方法。
  4. 前記マルチダイパワーモジュールのダイは第1のグループ及び第2のグループに分割され、前記方法は、一方のグループのダイに対して実行された後、他方のグループのダイに対して実行されることを特徴とする、請求項1〜3のいずれか一項に記載の方法。
  5. ハーフブリッジスイッチ構成である2×N個のダイを備えるマルチダイパワーモジュールを監視する装置であって、
    ダイを非導通状態に設定する手段と、
    電圧を遮断している1つのダイを選択する手段と、
    選択されたダイの入力寄生容量を充電するために、前記選択されたダイのゲートに電流を注入する手段と、
    前記選択されたダイのゲートにおける電圧を監視する手段と、
    監視された電圧の値が安定したとき、前記監視された電圧の値を記憶する手段と、
    を備えることを特徴とする、装置。
  6. 前記電圧を監視する手段は、前記選択されたダイのゲートにおける電流の注入を開始した後の第1の所定期間の後に動作し、前記第1の所定期間の値は第1の基準電圧から求められ、前記第1の基準電圧の値は、前記マルチダイパワーモジュールのダイの閾値電圧の最小値より小さいことを特徴とする、請求項5に記載の装置。
  7. 前記装置は、前記電圧を監視する手段が第2の所定期間中に動作したか否か、又は、前記監視された電圧が最大定義基準以上であるか否かを判断する手段を更に備え、前記装置は、前記電圧を監視する手段が前記第2の所定期間中に動作していない場合、又は、前記監視された電圧が前記最大定義基準以上である場合にダイの欠陥を通知する手段を備えることを特徴とする、請求項6に記載の装置。
  8. 前記マルチダイパワーモジュールのダイは第1のグループ及び第2のグループに分割され、前記装置は、一方のグループのうちの1つのダイを監視した後、他方のグループのダイを監視することを特徴とする、請求項5〜7のいずれか一項に記載の装置。
JP2020539017A 2018-03-30 2019-01-31 マルチダイパワーモジュールを監視する装置及び方法 Active JP6961093B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP18165304.9A EP3546964A1 (en) 2018-03-30 2018-03-30 A method for monitoring a multi-die power module
EP18165304.9 2018-03-30
PCT/JP2019/004320 WO2019187676A1 (en) 2018-03-30 2019-01-31 Device and method for monitoring multi-die power

Publications (2)

Publication Number Publication Date
JP2021511771A true JP2021511771A (ja) 2021-05-06
JP6961093B2 JP6961093B2 (ja) 2021-11-05

Family

ID=61912972

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020539017A Active JP6961093B2 (ja) 2018-03-30 2019-01-31 マルチダイパワーモジュールを監視する装置及び方法

Country Status (5)

Country Link
US (1) US11415625B2 (ja)
EP (1) EP3546964A1 (ja)
JP (1) JP6961093B2 (ja)
CN (1) CN111919129B (ja)
WO (1) WO2019187676A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111707924B (zh) * 2020-05-11 2021-12-31 中国南方电网有限责任公司超高压输电公司广州局 一种柔直换流阀就地测试故障诊断系统及方法
JP2022136931A (ja) * 2021-03-08 2022-09-21 株式会社豊田中央研究所 状態判断装置および車両
US11889246B1 (en) 2022-07-05 2024-01-30 Infineon Technologies Ag Electronic device and electronic system that receives and processes telemetry information
CN115951192B (zh) * 2023-03-09 2023-06-23 长沙丹芬瑞电气技术有限公司 一种功率器件的结温检测装置、方法及介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004064930A (ja) * 2002-07-30 2004-02-26 Mitsubishi Electric Corp 電力用半導体素子の駆動回路
WO2007116900A1 (ja) * 2006-04-06 2007-10-18 Mitsubishi Electric Corporation 半導体素子の駆動回路
JP2014150701A (ja) * 2013-02-04 2014-08-21 Denso Corp 回路制御装置
JP2017079534A (ja) * 2015-10-20 2017-04-27 トヨタ自動車株式会社 ゲート制御回路
JP6264491B1 (ja) * 2017-05-11 2018-01-24 富士電機株式会社 短絡検出装置および装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003220014A1 (en) * 2002-03-06 2003-09-22 Virginia Tech Intellectual Properties, Inc. Improved emitter turn-off thyristors and their drive circuits
US7215590B1 (en) * 2005-07-21 2007-05-08 Mindspeed Technologies, Inc. Semiconductor die with process variation compensated operating voltage
US7397264B2 (en) * 2005-08-22 2008-07-08 Dolian Graphics, Inc. Method for testing power MOSFET devices
JP4349398B2 (ja) * 2006-09-05 2009-10-21 トヨタ自動車株式会社 スイッチング素子駆動装置及びスイッチング素子駆動方法
JP2011220767A (ja) * 2010-04-07 2011-11-04 Panasonic Corp 電流検出回路
JP6483997B2 (ja) * 2014-10-10 2019-03-13 ローム株式会社 パワー半導体駆動回路、パワー半導体回路、及びパワーモジュール回路装置
DE112016003049T5 (de) * 2016-02-17 2018-03-29 Fuji Electric Co., Ltd. Überstromschutzvorrichtung für halbleitervorrichtung
JP6659427B2 (ja) * 2016-03-31 2020-03-04 ルネサスエレクトロニクス株式会社 半導体装置
CN107528454A (zh) * 2017-09-30 2017-12-29 郑州云海信息技术有限公司 一种Mosfet状态监测装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004064930A (ja) * 2002-07-30 2004-02-26 Mitsubishi Electric Corp 電力用半導体素子の駆動回路
WO2007116900A1 (ja) * 2006-04-06 2007-10-18 Mitsubishi Electric Corporation 半導体素子の駆動回路
JP2014150701A (ja) * 2013-02-04 2014-08-21 Denso Corp 回路制御装置
JP2017079534A (ja) * 2015-10-20 2017-04-27 トヨタ自動車株式会社 ゲート制御回路
JP6264491B1 (ja) * 2017-05-11 2018-01-24 富士電機株式会社 短絡検出装置および装置

Also Published As

Publication number Publication date
EP3546964A1 (en) 2019-10-02
US11415625B2 (en) 2022-08-16
CN111919129A (zh) 2020-11-10
CN111919129B (zh) 2023-04-28
JP6961093B2 (ja) 2021-11-05
WO2019187676A1 (en) 2019-10-03
US20210011079A1 (en) 2021-01-14

Similar Documents

Publication Publication Date Title
JP6961093B2 (ja) マルチダイパワーモジュールを監視する装置及び方法
US20200400738A1 (en) Methods of monitoring conditions associated with aging of silicon carbide power mosfet devices in-situ, related circuits and computer program products
CN111337807B (zh) 开关器件的高频高压动态导通电阻测试电路及测量方法
US10886871B2 (en) Method for controlling health of multi-die power module and multi-die health monitoring device
JP2021036688A (ja) 半導体電力スイッチ用の駆動回路のための動的基準信号を生成する装置および方法
Zhang et al. Online junction temperature monitoring using turn-off delay time for silicon carbide power devices
EP3076549A1 (en) Gate drive circuit and intelligent power module
CN111257719A (zh) 有源mosfet电压钳位电路、钳位方法和双脉冲测试电路
Brandelero et al. Online junction temperature measurements for power cycling power modules with high switching frequencies
Qiao et al. Online junction temperature monitoring for SiC MOSFETs using turn-on delay time
Wang et al. A study of dynamic high voltage output charge measurement for 15 kV SiC MOSFET
Yang et al. Design of a high-performance DC power cycling test setup for SiC MOSFETs
CN112114237B (zh) 基于门极电荷变化的igbt模块内部缺陷监测方法及电路
Pu et al. On-board SiC MOSFET degradation monitoring through readily available inverter current/voltage sensors
US20230072953A1 (en) Turn on delay measurements for capacitive load
CN107991543B (zh) 绝缘栅双极型晶体管的栅极电荷量测量电路及其测量方法
Barón et al. Characterization of electrical parameters for health monitoring in sic mosfets during ac power cycling
US11271560B2 (en) Gate drive device and switching device
Ren et al. A voltage clamp circuit for the real-time measurement of the on-state voltage of power transistors
Pan et al. Active variable gate drive for suppressing IGBT collector current overshoot
JP7107314B2 (ja) Dc-dcコンバータ、スイッチ素子による電圧降下を測定する方法、スイッチ素子の故障を検知する方法、3相インバータ
Roy et al. A simple, high-speed measurement technique for dynamic on-resistance of gan devices for hard-switched pulsed power applications
Murray et al. A GaN DC-DC Converter with In-Situ Detection of Aging-Induced C oss Changes for Device State-of-Health Determination
US20240044968A1 (en) Method and apparatus for determining output charge of wide bandgap devices without hardware modification
US20230141552A1 (en) Semiconductor testing device, semiconductor testing method, and manufacturing method for semiconductor device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200714

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200714

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210831

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210914

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20211012

R150 Certificate of patent or registration of utility model

Ref document number: 6961093

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150