JP2021035301A - 電力変換装置 - Google Patents
電力変換装置 Download PDFInfo
- Publication number
- JP2021035301A JP2021035301A JP2019156717A JP2019156717A JP2021035301A JP 2021035301 A JP2021035301 A JP 2021035301A JP 2019156717 A JP2019156717 A JP 2019156717A JP 2019156717 A JP2019156717 A JP 2019156717A JP 2021035301 A JP2021035301 A JP 2021035301A
- Authority
- JP
- Japan
- Prior art keywords
- data
- power conversion
- cycle
- error information
- storage unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 77
- 238000007405 data analysis Methods 0.000 abstract description 35
- 230000007423 decrease Effects 0.000 abstract description 15
- 230000000593 degrading effect Effects 0.000 abstract 1
- 239000000969 carrier Substances 0.000 description 15
- 238000004458 analytical method Methods 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000012795 verification Methods 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Landscapes
- Inverter Devices (AREA)
Abstract
Description
本実施形態では、以下のような効果を得ることができる。
今回開示された実施形態は、全ての点で例示であり制限的なものではないと考えられるべきである。本発明の範囲は上記実施形態の説明ではなく特許請求の範囲によって示され、さらに特許請求の範囲と均等の意味および範囲内での全ての変更(変形例)が含まれる。
21 制御部
22 第1記憶部
23 第2記憶部
30 キャリア信号
30a (キャリア信号の)周期
40 (電力変換装置の)データ
40a ブロックデータ
41 第1データ
42 第2データ
43 エラー情報
100 電力変換装置
R10 第1領域
R21 第2領域
Claims (8)
- PWM制御によって電力の変換を制御する電力変換装置であって、
電力変換部と、
前記電力変換部における電力の変換を前記PWM制御によって制御するとともに、前記PWM制御に用いられるキャリア信号の所定のタイミングにおいて前記電力変換装置のデータを取得する、制御部と、
を備え、
前記制御部は、前記キャリア信号の複数周期分の前記データを1つのブロックデータとして管理するとともに、少なくとも前記キャリア信号の周期毎に前記データにエラーが発生したか否かを示すエラー情報を取得するように構成されている、電力変換装置。 - 前記制御部は、少なくとも前記周期毎に前記データを取得するとともに、少なくとも前記周期毎に前記エラー情報を取得するように構成されている、請求項1に記載の電力変換装置。
- 揮発性メモリを含む第1記憶部をさらに備え、
前記制御部は、少なくとも前記周期毎に取得された前記データおよび前記エラー情報を、前記第1記憶部に一時的に記憶させるように構成されている、請求項2に記載の電力変換装置。 - 前記第1記憶部は、複数の前記ブロックデータが記憶される第1領域と、前記第1領域とは別個に設けられ、前記複数のブロックデータ分の前記エラー情報が記憶される第2領域と、を含む、請求項3に記載の電力変換装置。
- 前記制御部は、少なくとも前記周期毎に取得した前記エラー情報を、各々、前記第1記憶部の前記第2領域にビット情報として記憶させるように構成されている、請求項4に記載の電力変換装置。
- 前記制御部は、少なくとも前記周期毎にビット情報で記憶された前記エラー情報を、前記第1記憶部の前記第2領域に前記ブロックデータ毎に記憶させるように構成されている、請求項5に記載の電力変換装置。
- 不揮発性メモリを含む第2記憶部をさらに備え、
前記制御部は、前記第1記憶部に記憶された前記データおよび前記エラー情報を、順次、前記第2記憶部に複製するように構成されている、請求項3〜6のいずれか1項に記載の電力変換装置。 - 前記データは、少なくとも前記周期毎に毎回取得される第1データと、前記複数周期毎に取得される第2データと、を含む、請求項1〜7のいずれか1項に記載の電力変換装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019156717A JP7272185B2 (ja) | 2019-08-29 | 2019-08-29 | 電力変換装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019156717A JP7272185B2 (ja) | 2019-08-29 | 2019-08-29 | 電力変換装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021035301A true JP2021035301A (ja) | 2021-03-01 |
JP7272185B2 JP7272185B2 (ja) | 2023-05-12 |
Family
ID=74678794
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019156717A Active JP7272185B2 (ja) | 2019-08-29 | 2019-08-29 | 電力変換装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7272185B2 (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011010117A (ja) * | 2009-06-26 | 2011-01-13 | Mitsubishi Electric Corp | Pwm半導体電力変換装置システムおよびpwm半導体電力変換装置 |
JP2015089068A (ja) * | 2013-11-01 | 2015-05-07 | 富士電機株式会社 | 受信装置、通信システム、およびプログラム |
JP2015198458A (ja) * | 2014-03-31 | 2015-11-09 | ミツミ電機株式会社 | インバータシステム及び複数のインバータの並列同期運転制御方法 |
JP2018074883A (ja) * | 2016-11-04 | 2018-05-10 | 富士電機株式会社 | 電力変換装置の制御装置 |
-
2019
- 2019-08-29 JP JP2019156717A patent/JP7272185B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011010117A (ja) * | 2009-06-26 | 2011-01-13 | Mitsubishi Electric Corp | Pwm半導体電力変換装置システムおよびpwm半導体電力変換装置 |
JP2015089068A (ja) * | 2013-11-01 | 2015-05-07 | 富士電機株式会社 | 受信装置、通信システム、およびプログラム |
JP2015198458A (ja) * | 2014-03-31 | 2015-11-09 | ミツミ電機株式会社 | インバータシステム及び複数のインバータの並列同期運転制御方法 |
JP2018074883A (ja) * | 2016-11-04 | 2018-05-10 | 富士電機株式会社 | 電力変換装置の制御装置 |
Also Published As
Publication number | Publication date |
---|---|
JP7272185B2 (ja) | 2023-05-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103971723B (zh) | 用于读取电压适应的补偿回路 | |
JP4660353B2 (ja) | 記憶媒体再生装置 | |
JP5906966B2 (ja) | 制御装置、電力供給装置及び電力制御方法 | |
US20130254578A1 (en) | Computing device and method for managing servers in data center | |
US20160036466A1 (en) | Adaptive error correction in a memory system | |
EP1619582A3 (en) | Semiconductor memory device with an ECC circuit and method of testing the memory | |
JP2007157316A (ja) | リフレッシュ電流消耗を最小化する半導体メモリ装置及びその駆動方法 | |
CN110574269B (zh) | 具有用于在启动时保护组件的辅助晶体管的转换器装置和方法 | |
US20220138441A1 (en) | Multiply and accumulate calculation device, neuromorphic device, and multiply and accumulate calculation method | |
JP2017054204A (ja) | ストレージ制御装置、制御方法、および制御プログラム | |
US20130085623A1 (en) | Power supply device and control method therefor | |
US9947396B2 (en) | Nonvolatile storage device and method of controlling the same | |
JP2021035301A (ja) | 電力変換装置 | |
US20150168990A1 (en) | Apparatus and method for generating sinusoidal waves, and system for driving piezoelectric actuator using the same | |
JP5814825B2 (ja) | 記憶装置及び記憶方法 | |
KR20170048892A (ko) | 보정회로 및 보정방법 | |
TWI531903B (zh) | 用於資料備份的存儲系統及備份方法 | |
JP2022052089A (ja) | メモリシステム及びメモリシステムの制御方法 | |
US20210408947A1 (en) | Electrically commutated motor driving device and control method thereof | |
JP5320351B2 (ja) | 電力変換器の故障モニタ装置 | |
JP6123926B1 (ja) | 情報処理システム | |
JP5604856B2 (ja) | 制御装置、制御方法および制御プログラム | |
CN107291375B (zh) | 用于棋盘raid的方法和系统 | |
US7999714B2 (en) | Controlling bias current for an analog to digital converter | |
US20130097413A1 (en) | Computing device and method for controlling a startup current of a storage system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220713 |
|
TRDD | Decision of grant or rejection written | ||
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230322 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230328 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230410 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7272185 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |