JP2020525825A - 表示パネルの補償方法、補償装置及び表示機器 - Google Patents

表示パネルの補償方法、補償装置及び表示機器 Download PDF

Info

Publication number
JP2020525825A
JP2020525825A JP2019569411A JP2019569411A JP2020525825A JP 2020525825 A JP2020525825 A JP 2020525825A JP 2019569411 A JP2019569411 A JP 2019569411A JP 2019569411 A JP2019569411 A JP 2019569411A JP 2020525825 A JP2020525825 A JP 2020525825A
Authority
JP
Japan
Prior art keywords
voltage
sensing
data
compensation
data voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019569411A
Other languages
English (en)
Other versions
JP7068353B2 (ja
Inventor
ソン メン
ソン メン
フェイ ヤン
フェイ ヤン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of JP2020525825A publication Critical patent/JP2020525825A/ja
Application granted granted Critical
Publication of JP7068353B2 publication Critical patent/JP7068353B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

表示パネルの補償方法、補償装置及び表示機器である。表示パネルは、複数の画素ユニットを含み、各画素ユニットは、画素回路と発光素子(EL)とを含み、補償方法は、画素回路における駆動トランジスタ(T3)の閾値電圧(Vth)を検出するステップ(S101)と、発光素子(EL)の発光輝度が最大となる場合に対応する最大データ電圧(Vgs1)を検出するステップ(S102)と、閾値電圧(Vth)、最大データ電圧(Vgs1)及び予想表示輝度(L)に基づいて計算して、正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧(Vgs)を取得するステップ(S103)と、を含み、表示パネルの低階調での補償効果を効果的に改善し、低階調損失の事象を低減又は軽減し、補償効果を向上させることができる。【選択図】図2

Description

(関連出願の相互参照)
本出願は、2017年06月30日に提出された中国特許出願第201710526389.7号の優先権を主張し、本出願の一部として、上記中国特許出願によって開示された内容の全文をここに援用する。
本開示の実施例は、表示パネルの補償方法、補償装置及び表示機器に関する。
表示技術の進歩に伴って、有機発光ダイオード(Organic Light Emitting Diode、OLED)表示パネルは、現在のフラットパネルディスプレイ研究分野のホットテーマの1つとなっており、ますます多くのアクティブマトリクス有機発光ダイオード(Active Matrix Organic Light Emitting Diode、AMOLED)表示パネルが市場に投入される。従来の薄膜トランジスタ液晶表示パネル(Thin Film Transistor Liquid Crystal Display、TFT LCD)と比較して、AMOLEDは、より速い応答速度、より高いコントラスト、及び、より広い視野角を有する。
本開示の少なくとも1つの実施例は、表示パネルの補償方法であって、前記表示パネルは、複数の画素ユニットを含み、各画素ユニットは、画素回路と、発光素子と、を含み、前記補償方法は、前記画素回路における駆動トランジスタの閾値電圧を検出するステップと、前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するステップと、前記閾値電圧、前記最大データ電圧及び予想表示輝度に基づいて計算して、正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧を取得するステップと、を含む、表示パネルの補償方法を提供する。
例えば、本開示の一実施例によって提供される補償方法において、前記画素回路は、前記駆動トランジスタの第1極に接続される感知線を含み、前記画素回路における駆動トランジスタの閾値電圧を検出するステップは、前記画素回路のデータ信号入力端に第1のデータ電圧を印加して前記感知線を充電し、前記画素回路における駆動トランジスタがオフになる場合、前記感知線における第1の感知電圧を検出するステップと、前記第1のデータ電圧と前記第1の感知電圧とに基づいて、前記駆動トランジスタの閾値電圧を算出するステップと、を含む。
例えば、本開示の一実施例によって提供される補償方法において、前記閾値電圧は、下記計算式によって得られる。
Vth=Vdata1−Vse1
Vthが前記駆動トランジスタの閾値電圧であり、Vdata1が前記第1のデータ電圧であり、Vse1が前記第1の感知電圧である。
例えば、本開示の一実施例によって提供される補償方法において、前記画素回路は、前記駆動トランジスタの第1極に接続される感知線を含み、前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するステップは、前記画素回路のデータ信号入力端に第2のデータ電圧を印加して前記感知線を充電するステップと、前記感知線を所定時間充電した後、前記感知線における第2の感知電圧を取得するステップと、前記第2の感知電圧が目標感知電圧に等しいことが特定されると、前記データ信号入力端に印加される、前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧である前記第2のデータ電圧を検出するステップと、を含む。
例えば、本開示の一実施例によって提供される補償方法において、前記感知線を所定時間充電した後、前記感知線における第2の感知電圧を取得するステップは、前記感知線を所定時間充電した後、前記感知線における前記第2の感知電圧を検出ステップと、前記第2の感知電圧と前記目標感知電圧とを比較して、前記第2の感知電圧が前記目標感知電圧より大きいことが特定される場合、前記データ信号入力端に印加される前記第2のデータ電圧を減少させるステップと、前記第2の感知電圧が前記目標感知電圧より小さいことが特定される場合、前記データ信号入力端に印加される前記第2のデータ電圧を増大させるステップと、前記第2の感知電圧が前記目標感知電圧に等しいことが特定される場合、前記感知線における第2の感知電圧を取得するステップと、を含む。
例えば、本開示の一実施例によって提供される補償方法は、前記目標感知電圧を特定するように、前記表示パネルに対して局所点灯試験を行うステップをさらに含む。
例えば、本開示の一実施例によって提供される補償方法において、前記補償表示データ電圧は、下記計算式により算出される。
Vgsが前記補償表示データ電圧であり、Vgs1が前記最大データ電圧であり、Lが前記予想表示輝度であり、Vthが前記駆動トランジスタの閾値電圧である。
本開示の少なくとも1つの実施例は、表示パネルの補償装置であって、前記表示パネルは、複数の画素ユニットを含み、各画素ユニットは、画素回路と発光素子とを含み、前記補償装置は、前記画素回路における駆動トランジスタの閾値電圧を検出するための閾値電圧検出器と、前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するための最大データ電圧検出器と、前記閾値電圧、前記最大データ電圧及び予想表示輝度に基づいて計算して、正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧を取得するためのプロセッサと、を含む、表示パネルの補償装置をさらに提供する。
例えば、本開示の一実施例によって提供される補償装置において、前記画素回路は、前記駆動トランジスタの第1極に接続される感知線を含み、前記閾値電圧検出器は、前記画素回路のデータ信号入力端に第1のデータ電圧を印加して前記感知線を充電し、前記画素回路における駆動トランジスタがオフになる場合、前記感知線における第1の感知電圧を検出し、前記第1のデータ電圧と前記第1の感知電圧とに基づいて、前記駆動トランジスタの閾値電圧を算出して取得する。
例えば、本開示の一実施例によって提供される補償装置において、前記閾値電圧は、下記計算式により得られる。
Vth=Vdata1−Vse1
Vthが前記駆動トランジスタの閾値電圧であり、Vdata1が前記第1のデータ電圧であり、Vse1が前記第1の感知電圧である。
例えば、本開示の一実施例によって提供される補償装置において、前記画素回路は、前記駆動トランジスタの第1極に接続される感知線を含み、前記最大データ電圧検出器は、各前記画素回路のデータ信号入力端に第2のデータ電圧を印加して前記感知線を充電し、前記感知線を所定時間充電した後、前記感知線における第2の感知電圧を取得し、前記第2の感知電圧が目標感知電圧に等しいことが特定されると、前記データ信号入力端に印加される、前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧である前記第2のデータ電圧を検出する。
例えば、本開示の一実施例によって提供される補償装置において、前記感知線を所定時間充電した後、前記感知線における第2の感知電圧を取得する動作は、前記感知線を所定時間充電した後、前記感知線における前記第2の感知電圧を検出する動作と、前記第2の感知電圧と前記目標感知電圧とを比較して、前記第2の感知電圧が前記目標感知電圧より大きいことが特定される場合、前記データ信号入力端に印加される前記第2のデータ電圧を減少させる動作と、前記第2の感知電圧が前記目標感知電圧より小さいことが特定される場合、前記データ信号入力端に印加される前記第2のデータ電圧を増大させる動作と、前記第2の感知電圧が前記目標感知電圧に等しいことが特定される場合、前記感知線における第2の感知電圧を取得する動作と、を含む。
例えば、本開示の一実施例によって提供される補償装置は、前記目標感知電圧を特定するように、前記表示パネルに対して局所点灯試験を行うための点灯試験器をさらに含む。
例えば、本開示の一実施例によって提供される補償装置において、前記補償表示データ電圧は、下記計算式により算出される。
Vgsが前記補償表示データ電圧であり、Vgs1が前記最大データ電圧であり、Lが前記予想表示輝度であり、Vthが前記駆動トランジスタの閾値電圧である。
例えば、本開示の一実施例によって提供される補償装置において、前記画素回路は、データ書込みトランジスタと、感知トランジスタと、記憶コンデンサと、をさらに含み、前記駆動トランジスタは、発光するように前記発光素子を駆動するように構成され、前記データ書込みトランジスタは、オンの場合、データ電圧を前記駆動トランジスタのゲート電極に書き込むように構成され、前記記憶コンデンサは、前記データ電圧を記憶し、それを前記駆動トランジスタのゲート電極に保持するように構成され、前記感知トランジスタは、前記感知線を充電するように構成される。
例えば、本開示の一実施例によって提供される補償装置において、前記感知トランジスタの第1極が前記駆動トランジスタの第1極に電気的に接続され、前記感知トランジスタの第2極が前記感知線に電気的に接続され、前記感知トランジスタのゲート電極は、第2の制御信号を受信するように構成され、前記駆動トランジスタの第1極が前記発光素子のアノードに更に電気的に接続され、前記駆動トランジスタの第2極が第1の電源端に電気的に接続され、前記駆動トランジスタのゲート電極が前記データ書込みトランジスタの第1極に電気的に接続され、前記データ書込みトランジスタのゲート電極は、第1の制御信号を受信するように構成され、前記データ書込みトランジスタの第2極は、前記データ電圧を受信するように構成され、前記記憶コンデンサの一端が前記駆動トランジスタの第1極に電気的に接続され、前記記憶コンデンサの他端が前記駆動トランジスタのゲート電極に電気的に接続される。
本開示の少なくとも1つの実施例は、表示パネルの補償装置であって、非一時的なコンピュータ読み取り可能な命令を記憶するためのメモリと、前記非一時的なコンピュータ読み取り可能な命令を実行するためのプロセッサと、を含み、前記非一時的なコンピュータ読み取り可能な命令が、前記プロセッサによって実行されるとき、上記のいずれかに記載の補償方法を実行することができる、表示パネルの補償装置をさらに提供する。
本開示の少なくとも1つの実施例は、本開示のいずれかの実施例によって提供される補償装置を含む、表示機器をさらに提供する。
本開示の実施例の技術的手段をより明確に説明するために、実施例の図面について以下に簡単に説明する。下記説明における図面は、単なる本開示の一部の実施例に関するものであり、本開示を制限するものではないことは、明らかである。
本開示の一実施例によって提供される画素回路の構造概略図である。 本開示の一実施例によって提供される表示パネルの補償方法の概略的なフローチャートである。 本開示の一実施例によって提供される閾値電圧を検出する方法の概略的なフローチャートである。 本開示の一実施例によって提供される閾値電圧を検出するときの画素回路の作動タイミング図である。 本開示の一実施例によって提供される発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出する方法の概略的なフローチャートである。 図6a及び図6bは、それぞれ本開示の一実施例によって提供される発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出する画素回路の作動タイミング図である。 本開示の一実施例によって提供される補償装置の概略的なブロック図である。 本開示の一実施例によって提供される他の補償装置の概略的なブロック図である。 本開示の一実施例によって提供される表示機器の概略的なブロック図である。
本開示の実施例の目的、技術的手段及び利点をより明確にするために、本開示の実施例の図面を参照して、本開示の実施例の技術的手段について以下に明確かつ全面的に説明する。明らかに、説明される実施例は、本開示の一部の実施例であり、すべての実施例ではない。説明される本開示の実施例に基づいて、当業者が創造的な労働をせずに得られるすべての他の実施例は、いずれも本開示の保護範囲に属する。
特に定義されない限り、本開示で使用される技術用語又は科学用語は、本開示が属する分野内の一般的な技能を有する者が理解する通常の意味とすべきである。本開示で使用される「第1」、「第2」といった文言は、何らかの順序、数又は重要性を表すものではなく、単なる異なる構成要素を区別するためのものである。同様に、「含む」又は「有する」及びそれらの変形が使用されている場合、列挙される素子又は物体、及びその均等物を包括することを意味し、他の素子又は物体を排除しない。「接続」又は「結合」及びそれらの変形が使用されている場合、物理的又は機械的な接続は何れも、直接的接続や間接的接続に限定せず、電気的な接続を含んでもよい。「上」、「下」、「左」、「右」などは、単なる相対的位置関係を表すものであり、記載対象の絶対位置が変化すると、当該相対的位置関係もそれに応じて変化する可能性がある。
現在、AMOLED表示パネルの画素回路は、主として、駆動トランジスタと、選択トランジスタと、感知(Sense)トランジスタと、コンデンサと、を含む。当該画素回路は、データ線を介して画素回路に特定のデータ電圧を印加して、感知トランジスタを通過する感知電流を測定し、又は、感知線に電荷を蓄積して、感知電圧を検出し、その後、計算によりデータ電圧を調節して、補償の効果を達成する。
具体的な補償方式は、まず、感知線充電電圧の第1の目標電圧を予め設定し、データ線にデータ電圧を印加し、感知線を特定時間充電し、感知線における感知電圧を検出して、当該感知電圧値と予め設定された第1の目標電圧との大きさを比較し、感知線における感知電圧が第1の目標電圧より大きい場合、データ線に印加されるデータ電圧を減少させて、その後、再び検知を行い、感知線における感知電圧が第1の目標電圧より小さい場合、データ線に印加されるデータ電圧を増大させて、その後、再び検知を行う。それとともに、感知線における感知電圧と第1の目標電圧との差の大きさに基づいて、毎回のデータ電圧の増減量を決定することができ、複数回のループ状のフィードバックの後、AMOLED表示パネルのすべての感知線における感知電圧が第1の目標電圧と一致することが認められ、第1の目標電圧に対応する輝度(この場合、第1のデータ電圧に対応すると想定する)で、AMOLED表示パネルは、全画面均一の補償を実現する。同様に、第2の目標電圧に対応する第2のデータ電圧を取得することができる。第1のデータ電圧及び第2のデータ電圧により、駆動トランジスタの閾値電圧Vth及び定数K値を算出することができる。発光するように発光素子OLEDを駆動する駆動電流の計算式(I=K(Vgs−Vth))に基づいて、AMOLED表示パネルの全画面、全階調に対する補償を実現する。
しかし、このような補償方式の欠点は、駆動電流の計算式におけるVth及びK値は、いずれも測定された第1のデータ電圧及び第2のデータ電圧により算出されるものであり、第1のデータ電圧及び第2のデータ電圧のうちいずれか一方に測定誤差が存在する場合でも、算出結果が不正確になるので、補償効果が好ましくない。特にVthについて、Vthが不正確になると低階調の補償の均一性が悪くなるので、深刻な低階調の損失を招きかねない。そのため、表示パネルの低階調での補償効果を改善することにより、表示画面の輝度の均一性を向上させることは、当業者が早急に解決しなければならない技術的課題である。
本開示の実施例は、表示パネルの低階調での補償効果を効果的に改善し、低階調損失の事象を低減又は軽減し、補償効果を向上させる表示パネルの補償方法、補償装置及び表示機器を提供する。
以下に、本開示の実施例によって提供される表示パネルの補償方法、補償装置及び表示機器について、図面を参照して詳しく説明する。
本開示の実施例は、表示パネルの補償方法を提供する。図1は、本開示の一実施例によって提供される画素回路の構造概略図であり、図2は、本開示の一実施例によって提供される表示パネルの補償方法の概略的なフローチャートである。
例えば、表示パネルは、複数の画素ユニットを含み、図1に示すように、各画素ユニットは、画素回路と発光素子ELとを含む。例えば、図2に示すように、当該補償方法は、
画素回路における駆動トランジスタの閾値電圧を検出するステップS101と、
発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するステップS102と、
閾値電圧、最大データ電圧及び予想表示輝度に基づいて計算して、正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧を取得するステップS103と、を含むことができる。
本開示の実施例によって提供される補償方法において、閾値電圧及び最大輝度に対応する最大データ電圧を直接に検出し、さらに、閾値電圧、最大輝度に対応する最大データ電圧及び予想表示輝度によって表示パネルの補償表示データ電圧を特定することにより、表示パネルの全画面、全階調の補償表示を実現し、閾値電圧の値の計算に依存する誤差による補償均一性が悪くなる問題を効果的に改善することができるとともに、閾値電圧の不正確による低階調損失の問題を改善し、補償効果を向上させることができる。
なお、閾値電圧を検出するステップ及び最大データ電圧を検出するステップは、前後を問わず、具体的に実施するときに、ニーズに応じて調整することができ、ここでは限定されない。
例えば、発光素子ELは、有機発光ダイオード(OLED)であってもよいが、これに限定されず、有機発光素子は、量子ドット発光ダイオード(QLED)などであってもよい。本開示は、これに対して制限しない。
例えば、図1に示すように、画素回路は、データ書込みトランジスタT1と、感知トランジスタT2と、駆動トランジスタT3と、記憶コンデンサCと、を含むことができる。駆動トランジスタT3は、発光するように発光素子ELを駆動するように構成される。感知トランジスタT2は、感知線Seを充電するように構成され、駆動トランジスタT3は、発光するように発光素子ELを駆動するように構成され、データ書込みトランジスタT1は、オンの場合、対応する駆動トランジスタT3のゲート電極にデータ電圧を書き込むように構成され、記憶コンデンサCは、データ電圧を記憶して、それを駆動トランジスタT3のゲート電極に保持するように構成される。
例えば、図1に示すように、画素回路は、感知線Seをさらに含むことができる。感知線Seは、感知トランジスタT2を介して駆動トランジスタT3の第1極に接続される。各画素回路内において、感知トランジスタT2の第1極は、駆動トランジスタT3の第1極に電気的に接続され、感知トランジスタT2の第2極は、感知線Seに電気的に接続され、感知トランジスタT2のゲート電極は、第2の制御信号S2を受信するように構成される。駆動トランジスタT3の第1極は、発光素子ELのアノードに更に電気的に接続され、駆動トランジスタT3の第2極は、第1の電源端VDDに電気的に接続され、駆動トランジスタT3のゲート電極は、データ書込みトランジスタT1の第1極に電気的に接続される。データ書込みトランジスタT1のゲート電極は、第1の制御信号S1を受信するように構成され、データ書込みトランジスタT1の第2極は、データ線Daに電気的に接続されてデータ電圧を受信する。記憶コンデンサCの一端は、駆動トランジスタT3の第1極に電気的に接続され、記憶コンデンサCの他端は、駆動トランジスタT3のゲート電極に電気的に接続される。発光素子ELのカソードは、第2の電源端に電気的に接続され、第2の電源端は、例えば、接地される。
例えば、データ書込みトランジスタT1、感知トランジスタT2及び駆動トランジスタT3は、いずれも薄膜トランジスタ、電界効果トランジスタ又は他の特性が同じであるスイッチング素子であってもよい。薄膜トランジスタは、ポリシリコン(低温ポリシリコン又は高温ポリシリコン)薄膜トランジスタやアモルファスシリコン薄膜トランジスタ、酸化物薄膜トランジスタ、有機薄膜トランジスタなどを含んでもよい。
例えば、トランジスタの特性に基づいて、トランジスタは、N型トランジスタとP型トランジスタとに分けることができ、明確化のように、本開示の実施例において、データ書込みトランジスタT1、感知トランジスタT2及び駆動トランジスタT3のいずれもN型トランジスタ(例えば、N型MOSトランジスタ)であることを例として、本開示の技術的手段を詳しく説明するが、本開示の実施例は、これに限定されず、当業者は、実際のニーズに応じて具体的に設けることもできる。本開示の実施例において、トランジスタを区別するために、制御電極としてのゲート電極のほかに、そのうちの1つの電極が第1極であり、もう1つの電極が第2極であると直接説明するので、本開示の実施例における全部又は一部のトランジスタの第1極と第2極は、ニーズに応じて相互に置換することができる。
なお、本開示の実施例は、画素回路が3T1C構成を採用することを例として説明するが、本開示の実施例の画素回路は、3T1C構成に限定されない。例えば、ニーズに応じて、当該画素回路は、伝送トランジスタや検出トランジスタ、リセットトランジスタなどを含んでもよい。
図3は、本開示の一実施例によって提供される閾値電圧を検出する方法の概略的なフローチャートであり、例えば、図3に示すように、図2に示すステップS101は、
画素回路のデータ信号入力端に第1のデータ電圧を印加して感知線を充電し、画素回路における駆動トランジスタがオフになる場合、感知線における第1の感知電圧を検出するステップS201と、
第1のデータ電圧及び第1の感知電圧に基づいて、駆動トランジスタの閾値電圧を算出して取得するステップS202と、を含むことができる。
例えば、画素回路のデータ信号入力端は、データ書込みトランジスタT1の第2極であってもよい。
例えば、ステップS101において、プログレッシブ走査の順序に従って、1行の画素を単位として検出を行い、駆動トランジスタT3の閾値電圧を取得する。
図4は、本開示の一実施例によって提供される駆動トランジスタT3の閾値電圧Vthを検出するときの画素回路の作動タイミング図である。例えば、図1及び図4に示すように、第1の制御信号S1は、オンになるようにデータ書込みトランジスタT1を制御し、第2の制御信号S2は、オンになるように感知トランジスタT2を制御し、データ線Daに第1のデータ電圧Vdata1を印加し、第1のデータ電圧Vdata1は、データ書込みトランジスタT1を介して駆動トランジスタT3のゲート電極に伝送されて、オンになるように駆動トランジスタT3を制御する。その後、第1のデータ電圧Vdata1は、順次にデータ書込みトランジスタT1、駆動トランジスタT3及び感知トランジスタT2を介して感知線Seを充電し、駆動トランジスタT3がオフになるまで、一定期間充電する。つまり、画素回路における駆動トランジスタT3がオフになるまで、感知線Seを充電するように、画素回路のデータ信号入力端にデータをロードし、駆動トランジスタT3がオフになる場合、感知線Seにおける第1の感知電圧Vse1を検出する。データ線Daにおける第1のデータ電圧Vdata1と感知線Seにおける第1の感知電圧Vse1との差は、すなわち、駆動トランジスタT3の閾値電圧Vthであり、すなわち、閾値電圧Vth=Vdata1−Vse1。
例えば、ステップS101の検出プロセスにおいて、第1のデータ電圧Vdata1が変動せずに一定となる。
図5は、本開示の一実施例によって提供される発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出する方法の概略的なフローチャートである。例えば、ステップS102において、表示パネルの全画面に対して充電及び検出を行うことができ、各画素ユニットの感知線における第2の感知電圧が目標感知電圧に等しい場合、各画素回路のデータ信号入力端に印加される第2のデータ電圧は、すなわち、各発光素子の発光輝度が最大となる場合に対応する最大データ電圧である。
例えば、図5に示すように、図2に示すステップS102は、
画素回路のデータ信号入力端に第2のデータ電圧を印加して感知線を充電するステップS301と、
感知線を所定時間充電した後、感知線における第2の感知電圧を取得するステップS302と、
第2の感知電圧が目標感知電圧に等しいとことが特定されると、データ信号入力端に印加される、発光素子の発光輝度が最大となる場合に対応する最大データ電圧である第2のデータ電圧を検出するステップS303と、を含むことができる。
例えば、ステップS303において、表示パネルにおけるすべての画素ユニットに対して、ステップS302及びステップS301における充電及び検出のプロセスを少なくとも一回実行することができる。
例えば、ステップS302は、感知線を所定時間充電した後、感知線における前記第2の感知電圧を検出するステップと、前記第2の感知電圧と前記目標感知電圧とを比較して、第2の感知電圧が目標感知電圧より大きいことを特定する場合、データ信号入力端に印加される第2のデータ電圧を減少させるステップと、第2の感知電圧が目標感知電圧より小さいことを特定する場合、データ信号入力端に印加される第2のデータ電圧を増大させるステップと、第2の感知電圧が目標感知電圧に等しいことを特定する場合、感知線における第2の感知電圧を取得するステップと、を含むことができる。
例えば、ステップS302において、所定時間は、400〜500マイクロ秒であってもよいが、これに限定されず、所定時間は、実際のニーズに応じて具体的に設けることができる。
図6a及び6bのそれぞれは、発光素子の発光輝度が最大となる場合に対応する最大データ電圧Vgs1を検出する画素回路の作動タイミング図である。
例えば、図1及び図6aに示すように、一例では、t1段階において、第1の制御信号S1により、オンになるようにデータ書込みトランジスタT1を制御し、第2の制御信号S2により、オンになるように感知トランジスタT2を制御し、データ線Daに第2のデータ電圧Vdata2を印加することができ(図6a及び図6bに示す第2のデータ電圧Vdata2は、実際のニーズに応じて調整することができ、すなわち、ステップS301を複数回実行する)、第2のデータ電圧Vdata2は、データ書込みトランジスタT1を介して駆動トランジスタT3のゲート電極に伝送され、オンになるように駆動トランジスタT3を制御し、この場合、駆動トランジスタT3のゲート電極電圧が第2のデータ電圧Vdata2である。t2段階において、第1の制御信号S1により、オフになるようにデータ書込みトランジスタT1を制御し、第2の制御信号S2により、オンになるように感知トランジスタT2を制御し、t2段階において電流が依然として駆動トランジスタT3及び感知トランジスタT2を介して感知線Seを充電するので、駆動トランジスタT3の第1極の電圧が引き続き上昇し、したがって、駆動トランジスタT3のゲート電極の電圧もそれに伴って上昇する。所定時間後、駆動トランジスタT3の第1極の電圧を検出し、この場合、駆動トランジスタT3の第1極の電圧は、すなわち、感知線Seにおける第2の感知電圧Vse2であり、駆動トランジスタT3のゲート電極の電圧は、第2のデータ電圧Vdata2と第2の感知電圧Vse2との和である。
例えば、6bに示す例において、その作動原理は、図6aに示す例とほぼ同じであり、相違点は、t2段階において、第1の制御信号S1により、オンになるようにデータ書込みトランジスタT1を制御し、つまり、t2段階において、データ書込みトランジスタT1がオン状態である。データ書込みトランジスタT1がオンになっているので、感知線Seを所定時間充電した後、駆動トランジスタT3の第1極の電圧が感知線Seにおける第2の感知電圧Vse2であり、駆動トランジスタT3のゲート電極の電圧が第2のデータ電圧Vdata2である。
なお、図6aに示す例において、第2の感知電圧Vse2は、所定時間内に線形的に増大し、一方、図6bに示す例において、第2の感知電圧Vse2は、所定時間内に非線形的に増大する。
例えば、実際の適用において、目標感知電圧(Target)を予め測定することができる。当該目標感知電圧は、表示パネルに対して局所点灯試験を行うことにより測定され、すなわち、表示パネルにおける局所領域の輝度をサンプリング検出することにより測定される。例えば、本開示の実施例によって提供される補償方法は、表示パネルの局所領域を選択し、当該局所領域に最大局所データ電圧を印加して感知線を充電するステップと、感知線を所定時間充電した後、感知線における、目標感知電圧である電圧を検出するステップと、をさらに含むことができる。
例えば、最大局所データ電圧は、局所領域における発光素子の発光輝度が最大となる場合に対応するデータ電圧を表すことができる。当該最大局所データ電圧は、予め測定することで取得することができ、すなわち、局所領域にデータ電圧を印加し、局所領域の輝度が最大発光輝度に達するように、当該データ電圧を絶えず調節し、このとき、印加されるデータ電圧が最大局所データ電圧である。例えば、最大発光輝度は、実際の適用ニーズに応じて予め設けることができる。
例えば、局所領域は、表示パネルの中心領域であってもよい。局所領域の大きさは、実際の適用ニーズに応じて特定することができ、本開示は、これに対して制限しない。
図1に示すように、感知線Seにおける第2の感知電圧Vse2が目標感知電圧に達したように、感知線Seを特定時間充電する場合、当該発光素子ELが最高輝度に達したと認められる。第2の感知電圧Vse2が目標感知電圧より高い場合、データ線Daに印加される第2のデータ電圧Vdata2を低減させ、第2の感知電圧Vse2が目標感知電圧より低い場合、データ線Daに印加される第2のデータ電圧Vdata2を増大させ、全画面の感知線Seにおける第2の感知電圧Vse2がいずれも目標感知電圧に等しくなるまで、このように複数回繰り返し、このときに各画素回路のデータ信号入力端に印加される第2のデータ電圧Vdata2は、すなわち、各発光素子の発光輝度が最大となる場合に対応する最大データ電圧Vgs1であり、全画面は、最高輝度で均一に補償することができる。
例えば、ステップS103において、下記計算式により表示パネルの補償表示データ電圧を算出する。
Vgsが補償表示データ電圧であり、Vgs1が最大データ電圧であり、Lが予想表示輝度であり、Vthが駆動トランジスタT3の閾値電圧である。
例えば、ステップS103において、予想表示輝度は、現のデータ電圧に基づいて特定されることができる。例えば、データ電圧と階調との間の対応関係に基づいて、計算式により表示パネルの予め設定された表示輝度を算出して取得することができる。
例えば、予想表示輝度Lが正規化輝度であり、すなわち、最大データ電圧に対応する最大表示輝度が1である。正常表示の場合、印加されるデータ電圧と予想表示輝度Lとの間の対応関係は、ガンマ変換により取得することができる。
例えば、発光素子ELが最大発光輝度を発するとき、最大発光輝度に対応する最大データ電圧がVgs1であり、この場合、最大データ電圧がVgs1であり、対応する最大発光電流Imaxは、下式で表すことができる。
Kは、駆動トランジスタT3の工程パラメータ及び幾何学的寸法に関する定数である。
計算式(1)を変形すると、下式が得られる。
表示パネルの正常表示時の駆動電流の計算式I=K(Vgs−Vth)を変形すると、下式が得られる。
発光素子ELの発光輝度と発光電流とが正比例するため、正常発光電流Iと最大発光電流Imaxとの関係は、
式(4)において、Lが発光素子の予想表示輝度であり、Lmaxが最大表示輝度である。予想表示輝度L及び最大表示輝度Lmaxのいずれも正規化輝度であるため、最大表示輝度Lmax=1であり、式(2)、式(4)を式(3)に代入すると、正常表示の場合に表示パネルに対して補償を行った後の補償表示データ電圧が得られる。
本開示の一実施例は、表示パネルの補償装置をさらに提供する。表示パネルは、複数の画素ユニットを含み、各画素ユニットは、画素回路と発光素子とを含む。図7は、本開示の一実施例によって提供される補償装置の概略的なブロック図であり、図7に示すように、補償装置は、各画素回路における駆動トランジスタの閾値電圧を検出するための閾値電圧検出器11と、各発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するための最大データ電圧検出器12と、閾値電圧、最大データ電圧及び予想表示輝度に基づいて計算して、正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧を取得するためのプロセッサ13と、を含むことができる。
本開示の実施例によって提供される上記補償装置は、閾値電圧検出器、最大データ電圧検出器により、画素回路における駆動トランジスタの閾値電圧Vth及び最大データ電圧Vgs1を直接に検出することができ、その後、プロセッサにより、閾値電圧、最大データ電圧及び予想表示輝度に基づいて計算して、補償後の補償表示データ電圧を取得し、表示パネルの全画面、全階調の補償表示を実現し、閾値電圧の計算に依存する誤差による補償均一性が悪くなる問題を効果的に改善するとともに、閾値電圧の不正確による低階調損失の問題を改善し、補償効果を向上させることができる。
なお、画素回路に関する具体的な説明は、上記補償方法の実施例における関連説明を参照することができ、同様な内容は、詳しく説明しない。
例えば、閾値電圧検出器11は、画素回路のデータ信号入力端に第1のデータ電圧を印加して感知線を充電し、画素回路における駆動トランジスタがオフになる場合、このときの感知線における第1の感知電圧を検出し、第1のデータ電圧及び第1の感知電圧に基づいて駆動トランジスタの閾値電圧を算出して取得する。
例えば、閾値電圧は、計算式Vth=Vdata1−Vse1により取得することができる。Vthが駆動トランジスタの閾値電圧であり、Vdata1が第1のデータ電圧であり、Vse1が第1の感知電圧である。
例えば、最大データ電圧検出器12は、各画素回路のデータ信号入力端に第2のデータ電圧を印加して感知線を充電し、感知線を所定時間充電した後、感知線における第2の感知電圧を取得し、第2の感知電圧が目標感知電圧に等しいことが特定されると、データ信号入力端に印加される、発光素子の発光輝度が最大となる場合に対応する最大データ電圧である第2のデータ電圧を検出する。
例えば、本開示の実施例によって提供される上記補償装置において、最大データ電圧検出器12により、全画面に対して充電及び検出を行うことができ、すなわち、表示パネルにおけるすべての画素ユニットに対して充電及び検出のプロセスを少なくとも一回実行することができる。例えば、感知線を所定時間充電した後、感知線における第2の感知電圧を取得する動作は、感知線を所定時間充電した後、感知線における前記第2の感知電圧を検出する動作と、第2の感知電圧と目標感知電圧とを比較して、第2の感知電圧が目標感知電圧より大きいことが特定される場合、データ信号入力端に印加される第2のデータ電圧を減少させる動作と、第2の感知電圧が目標感知電圧より小さいことが特定される場合、データ信号入力端に印加される第2のデータ電圧を増大させる動作と、第2の感知電圧が目標感知電圧に等しいことが特定される場合、感知線における第2の感知電圧を取得する動作と、を含むことができる。
例えば、各画素ユニットの感知線における第2の感知電圧が目標感知電圧に等しい場合、各画素回路のデータ信号入力端に印加される第2のデータ電圧は、すなわち、各発光素子の発光輝度が最大となる場合に対応する最大データ電圧である。
例えば、実際の適用において、まず目標感知電圧(Target)を測定することができ、当該目標感知電圧は、表示パネルに対して局所点灯試験を行うことにより測定されることができる。
例えば、図7に示すように、本開示の実施例によって提供される補償装置は、点灯試験器14をさらに含むことができる。点灯試験器14は、表示パネルに対して局所点灯試験を行って、目標感知電圧を特定する。つまり、点灯試験器14は、選択された局所領域に最大局所データ電圧を印加して感知線を充電し、感知線を所定時間充電した後、感知線における、目標感知電圧である電圧を検出する。
例えば、局所領域は、表示パネルの中心領域であってもよい。局所領域の大きさは、実際の適用ニーズに応じて特定されることができ、本開示は、これに対して制限しない。
例えば、補償表示データ電圧は、下記計算式により算出することができる。
Vgsが正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧であり、Vgs1が最大データ電圧であり、Lが予想表示輝度であり、Vthが駆動トランジスタの閾値電圧である。具体的な計算式の導出過程は、上述したとおりであり、ここでは詳しく説明しない。
例えば、閾値電圧検出器11、最大データ電圧検出器12、プロセッサ13及び点灯試験器14は、組込みソフトウェアと回路ハードウェアとの組み合わせにより実現可能である。
なお、閾値電圧検出器11、最大データ電圧検出器12、プロセッサ13及び点灯試験器14に関する具体的な作動プロセスは、上記表示パネルの補償方法の実施例における関連説明を参照することができ、同様な内容は、ここでは詳しく説明しない。
本開示の一実施例は、表示パネルの補償装置をさらに提供する。図8は、本開示の一実施例によって提供される他の表示パネルの補償装置の概略的なブロック図である。図8に示すように、補償装置700は、メモリ70とプロセッサ72とを含むことができる。補償装置700は、表示パネルに対して輝度補償を行う。
例えば、メモリ70は、非一時的なコンピュータ読み取り可能な命令を記憶する。プロセッサ72は、非一時的なコンピュータ読み取り可能な命令を実行し、非一時的なコンピュータ読み取り可能な命令は、プロセッサ72によって実行されるとき、上記いずれかの実施例に記載の補償方法における1つ又は複数のステップを実行することができる。
例えば、メモリ70とプロセッサ72とは、バスシステム及び/又は他の形態の接続機構(図示せず)により互いに接続することができる。
例えば、プロセッサ72は、非一時的なコンピュータ読み取り可能な命令を実行するとき、画素回路に第1の制御信号S1、第2の制御信号S2、第1のデータ電圧Vdata1、第2のデータ電圧Vdata2などを提供することができる。プロセッサ72は、非一時的なコンピュータ読み取り可能な命令を実行するとき、感知線Seにおける感知電圧の検出などの動作を実行することができる。
例えば、プロセッサ72は、中央処理装置(CPU)、又は、例えば、フィールド・プログラマブル・ゲート・アレイ(FPGA)やテンサープロセッシングユニット(TPU)などのデータ処理能力及び/又はプログラム実行能力を有する他の形態の処理ユニットであってもよい。例えば、中央処理装置(CPU)は、X86やARMアーキテクチャなどであってもよい。
例えば、メモリ70は、1つ又は複数のコンピュータプログラム製品の任意の組合せを含むことができ、コンピュータプログラム製品は、例えば、揮発性メモリ及び/又は不揮発性メモリのような、様々な形態のコンピュータ読み取り可能な記憶媒体を含むことができる。揮発性メモリは、例えば、ランダムアクセスメモリ(RAM)及び/又はキャッシュメモリ(cache)などを含むことができる。不揮発性メモリは、例えば、読出し専用メモリ(ROM)、ハードディスク、消去可能プログラム可能読取り専用メモリ(EPROM)、コンパクトディスク読出し専用メモリ(CD−ROM)、USBメモリ、フラッシュメモリなどを含むことができる。コンピュータ読み取り可能な記憶媒体に、1つ又は複数のコンピュータプログラムを記憶させることができ、プロセッサ72は、補償装置700の様々な機能を実現するように、非一時的なコンピュータ読み取り可能な命令を実行することができる。コンピュータ読み取り可能な記憶媒体に、様々なアプリケーションプログラム、様々なデータ及びアプリケーションプログラムによって使用及び/又は生成される様々なデータなどを記憶させることができる。
例えば、メモリ70及びプロセッサ72は、1つのチップに集積することができる。
本開示の一実施例は、表示機器をさらに提供する。図9は、本開示の一実施例によって提供される表示機器の概略的なブロック図である。図9に示すように、表示機器100は、本開示のいずれかの実施例によって提供される補償装置101を含むことができる。
なお、補償装置101に関する関連説明は、上記補償装置の実施例の説明を参照することができ、ここでは詳しく説明しない。
例えば、図9に示すように、表示機器100は、表示パネル102と、ゲート電極ドライバ103と、データドライバ104と、をさらに含む。表示パネル102は、画像を表示し、表示パネル102は、画素回路112を含むことができる。ゲート電極ドライバ103は、画素回路112に制御信号(例えば、第1の制御信号及び第2の制御信号)を提供して、オン又はオフになるように駆動トランジスタ及び感知トランジスタを制御するように構成される。データドライバ104は、データ線を介して画素回路112にデータ電圧(例えば、第1のデータ電圧及び第2のデータ電圧)を提供するように構成される。
例えば、当該表示機器100は、携帯、タブレットPC、テレビ、ディスプレイ、ノートパソコン、デジタルフォトフレーム、ナビゲーションなど、任意の表示機能を有する製品又は部品であってもよい。
なお、ここでは詳しく説明しないが、当該表示機器100の他の必要な構成要素(例えば、制御装置、画像データ符号化/復号装置、行走査ドライバ、列走査ドライバ、クロック回路など)について、いずれも備えていることは、当業者であれば、理解すべきであり、本開示を制限するものではない。
本開示の実施例は、表示パネルの補償方法、補償装置及び表示機器を提供する。当該表示パネルは、複数の画素ユニットを含み、各画素ユニットは、画素回路と発光素子とを含み、当該補償方法は、画素回路における駆動トランジスタの閾値電圧を検出するステップと、発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するステップと、閾値電圧、最大データ電圧及び予想表示輝度に基づいて計算して、正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧を取得するステップと、を含む。当該補償方法は、閾値電圧及び最大データ電圧を直接に検出し、さらに、閾値電圧、最大輝度に対応する最大データ電圧及び予想表示輝度によって、表示パネルの補償表示データ電圧を特定することにより、表示パネルの全画面、全階調の補償表示を実現し、閾値電圧の値の計算に依存する誤差による補償均一性が悪くなる問題を効果的に改善することができるとともに、閾値電圧の不正確による低階調損失の問題を改善し、補償効果を向上させることができる。
明らかに、当業者は、本開示の要旨及び範囲を逸脱せずに本開示に対して様々な変更及び変形を行うことができる。このように、本開示のこれらの修正及び変形は、本開示の請求項及びその同等の技術の範囲に属する場合、本開示は、これらの変更及び変形を含むことも意図している。

Claims (18)

  1. 表示パネルの補償方法であって、
    前記表示パネルは、複数の画素ユニットを含み、各画素ユニットは、画素回路と、発光素子と、を含み、
    前記補償方法は、
    前記画素回路における駆動トランジスタの閾値電圧を検出するステップと、
    前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するステップと、
    前記閾値電圧、前記最大データ電圧及び予想表示輝度に基づいて計算して、正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧を取得するステップと、を含む、
    補償方法。
  2. 前記画素回路は、前記駆動トランジスタの第1極に接続される感知線を含み、
    前記画素回路における駆動トランジスタの閾値電圧を検出するステップは、
    前記画素回路のデータ信号入力端に第1のデータ電圧を印加して前記感知線を充電し、前記画素回路における駆動トランジスタがオフになる場合、前記感知線における第1の感知電圧を検出するステップと、
    前記第1のデータ電圧と前記第1の感知電圧とに基づいて、前記駆動トランジスタの閾値電圧を算出するステップと、を含む、
    請求項1に記載の補償方法。
  3. 前記閾値電圧は、下記計算式によって得られ、
    Vth=Vdata1−Vse1
    Vthが前記駆動トランジスタの閾値電圧であり、Vdata1が前記第1のデータ電圧であり、Vse1が前記第1の感知電圧である、
    請求項2に記載の補償方法。
  4. 前記画素回路は、前記駆動トランジスタの第1極に接続される感知線を含み、
    前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するステップは、
    前記画素回路のデータ信号入力端に第2のデータ電圧を印加して前記感知線を充電するステップと、
    前記感知線を所定時間充電した後、前記感知線における第2の感知電圧を取得するステップと、
    前記第2の感知電圧が目標感知電圧に等しいことが特定されると、前記データ信号入力端に印加される、前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧である前記第2のデータ電圧を検出するステップと、を含む、
    請求項1に記載の補償方法。
  5. 前記感知線を所定時間充電した後、前記感知線における第2の感知電圧を取得するステップは、
    前記感知線を所定時間充電した後、前記感知線における前記第2の感知電圧を検出ステップと、
    前記第2の感知電圧と前記目標感知電圧とを比較して、前記第2の感知電圧が前記目標感知電圧より大きいことが特定される場合、前記データ信号入力端に印加される前記第2のデータ電圧を減少させるステップと、前記第2の感知電圧が前記目標感知電圧より小さいことが特定される場合、前記データ信号入力端に印加される前記第2のデータ電圧を増大させるステップと、前記第2の感知電圧が前記目標感知電圧に等しいことが特定される場合、前記感知線における第2の感知電圧を取得するステップと、を含む、
    請求項4に記載の補償方法。
  6. 前記目標感知電圧を特定するように、前記表示パネルに対して局所点灯試験を行うステップをさらに含む、
    請求項4に記載の補償方法。
  7. 前記補償表示データ電圧は、下記計算式により算出され、
    Vgsが前記補償表示データ電圧であり、Vgs1が前記最大データ電圧であり、Lが前記予想表示輝度であり、Vthが前記駆動トランジスタの閾値電圧である、
    請求項1〜6のいずれか一項に記載の補償方法。
  8. 表示パネルの補償装置であって、
    前記表示パネルは、複数の画素ユニットを含み、各画素ユニットは、画素回路と発光素子とを含み、
    前記補償装置は、
    前記画素回路における駆動トランジスタの閾値電圧を検出するための閾値電圧検出器と、
    前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧を検出するための最大データ電圧検出器と、
    前記閾値電圧、前記最大データ電圧及び予想表示輝度に基づいて計算して、正常表示の場合に前記表示パネルに対して補償を行った後の補償表示データ電圧を取得するためのプロセッサと、を含む、
    補償装置。
  9. 前記画素回路は、前記駆動トランジスタの第1極に接続される感知線を含み、
    前記閾値電圧検出器は、
    前記画素回路のデータ信号入力端に第1のデータ電圧を印加して前記感知線を充電し、
    前記画素回路における駆動トランジスタがオフになる場合、前記感知線における第1の感知電圧を検出し、
    前記第1のデータ電圧と前記第1の感知電圧とに基づいて、前記駆動トランジスタの閾値電圧を算出して取得する、
    請求項8に記載の補償装置。
  10. 前記閾値電圧は、下記計算式により得られ、
    Vth=Vdata1−Vse1
    Vthが前記駆動トランジスタの閾値電圧であり、Vdata1が前記第1のデータ電圧であり、Vse1が前記第1の感知電圧である、
    請求項9に記載の補償装置。
  11. 前記画素回路は、前記駆動トランジスタの第1極に接続される感知線を含み、
    前記最大データ電圧検出器は、
    各前記画素回路のデータ信号入力端に第2のデータ電圧を印加して前記感知線を充電し、
    前記感知線を所定時間充電した後、前記感知線における第2の感知電圧を取得し、
    前記第2の感知電圧が目標感知電圧に等しいことが特定されると、前記データ信号入力端に印加される、前記発光素子の発光輝度が最大となる場合に対応する最大データ電圧である前記第2のデータ電圧を検出する、
    請求項8に記載の補償装置。
  12. 前記感知線を所定時間充電した後、前記感知線における第2の感知電圧を取得する動作は、
    前記感知線を所定時間充電した後、前記感知線における前記第2の感知電圧を検出する動作と、
    前記第2の感知電圧と前記目標感知電圧とを比較して、前記第2の感知電圧が前記目標感知電圧より大きいことが特定される場合、前記データ信号入力端に印加される前記第2のデータ電圧を減少させる動作と、前記第2の感知電圧が前記目標感知電圧より小さいことが特定される場合、前記データ信号入力端に印加される前記第2のデータ電圧を増大させる動作と、前記第2の感知電圧が前記目標感知電圧に等しいことが特定される場合、前記感知線における第2の感知電圧を取得する動作と、を含む、
    請求項11に記載の補償装置。
  13. 前記目標感知電圧を特定するように、前記表示パネルに対して局所点灯試験を行うための点灯試験器をさらに含む、
    請求項11に記載の補償装置。
  14. 前記補償表示データ電圧は、下記計算式により算出され、
    Vgsが前記補償表示データ電圧であり、Vgs1が前記最大データ電圧であり、Lが前記予想表示輝度であり、Vthが前記駆動トランジスタの閾値電圧である、
    請求項8〜13のいずれか一項に記載の補償装置。
  15. 前記画素回路は、データ書込みトランジスタと、感知トランジスタと、記憶コンデンサと、をさらに含み、
    前記駆動トランジスタは、発光するように前記発光素子を駆動するように構成され、
    前記データ書込みトランジスタは、オンの場合、データ電圧を前記駆動トランジスタのゲート電極に書き込むように構成され、
    前記記憶コンデンサは、前記データ電圧を記憶し、それを前記駆動トランジスタのゲート電極に保持するように構成され、
    前記感知トランジスタは、前記感知線を充電するように構成される、
    請求項9〜14のいずれか一項に記載の補償装置。
  16. 前記感知トランジスタの第1極が前記駆動トランジスタの第1極に電気的に接続され、
    前記感知トランジスタの第2極が前記感知線に電気的に接続され、
    前記感知トランジスタのゲート電極は、第2の制御信号を受信するように構成され、
    前記駆動トランジスタの第1極が前記発光素子のアノードに更に電気的に接続され、
    前記駆動トランジスタの第2極が第1の電源端に電気的に接続され、
    前記駆動トランジスタのゲート電極が前記データ書込みトランジスタの第1極に電気的に接続され、
    前記データ書込みトランジスタのゲート電極は、第1の制御信号を受信するように構成され、
    前記データ書込みトランジスタの第2極は、前記データ電圧を受信するように構成され、
    前記記憶コンデンサの一端が前記駆動トランジスタの第1極に電気的に接続され、
    前記記憶コンデンサの他端が前記駆動トランジスタのゲート電極に電気的に接続される、
    請求項15に記載の補償装置。
  17. 表示パネルの補償装置であって、
    非一時的なコンピュータ読み取り可能な命令を記憶するためのメモリと、
    前記非一時的なコンピュータ読み取り可能な命令を実行するためのプロセッサと、を含み、
    前記非一時的なコンピュータ読み取り可能な命令が、前記プロセッサによって実行されるとき、請求項1〜7のいずれか一項に記載の補償方法を実行する、
    補償装置。
  18. 請求項8〜16のいずれか一項に記載の補償装置を含む、表示機器。
JP2019569411A 2017-06-30 2018-02-12 表示パネルの補償方法、補償装置及び表示機器 Active JP7068353B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201710526389.7 2017-06-30
CN201710526389.7A CN109215581B (zh) 2017-06-30 2017-06-30 一种显示面板的补偿方法、补偿装置及显示装置
PCT/CN2018/076388 WO2019000970A1 (zh) 2017-06-30 2018-02-12 显示面板的补偿方法、补偿装置及显示设备

Publications (2)

Publication Number Publication Date
JP2020525825A true JP2020525825A (ja) 2020-08-27
JP7068353B2 JP7068353B2 (ja) 2022-05-16

Family

ID=64740346

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019569411A Active JP7068353B2 (ja) 2017-06-30 2018-02-12 表示パネルの補償方法、補償装置及び表示機器

Country Status (5)

Country Link
US (1) US10971083B2 (ja)
EP (1) EP3648090B1 (ja)
JP (1) JP7068353B2 (ja)
CN (1) CN109215581B (ja)
WO (1) WO2019000970A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110176213B (zh) 2018-06-08 2023-09-26 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN108806608B (zh) * 2018-06-12 2020-06-02 京东方科技集团股份有限公司 一种驱动晶体管的阈值电压侦测方法及装置、显示装置
CN111785195A (zh) * 2019-04-04 2020-10-16 合肥鑫晟光电科技有限公司 像素电路的驱动方法、补偿装置及显示设备
CN110136620B (zh) * 2019-06-28 2022-06-28 京东方科技集团股份有限公司 显示面板的驱动时间差确定方法及系统
KR20210089296A (ko) * 2020-01-07 2021-07-16 삼성디스플레이 주식회사 주사 구동부 및 이를 포함하는 표시장치
US11011106B1 (en) * 2020-02-10 2021-05-18 Samsung Display Co., Ltd. System and method for error adaptation
CN113450688A (zh) * 2020-07-09 2021-09-28 重庆康佳光电技术研究院有限公司 显示屏补偿方法、装置及电子设备
CN112002281B (zh) * 2020-09-01 2022-08-09 云谷(固安)科技有限公司 像素电路驱动方法
CN114446207B (zh) 2020-10-16 2023-12-08 合肥京东方卓印科技有限公司 像素电路检测方法、显示面板及其驱动方法、显示装置
CN112447137B (zh) * 2020-11-30 2022-04-08 昆山工研院新型平板显示技术中心有限公司 显示面板的补偿方法、装置及显示装置
CN112735343B (zh) * 2021-01-04 2022-03-15 成都中电熊猫显示科技有限公司 发光元器件调光控制方法、装置及显示装置
CN113593483A (zh) * 2021-07-15 2021-11-02 Tcl华星光电技术有限公司 显示背板和移动终端
CN114822406B (zh) * 2022-05-20 2023-12-05 昆山国显光电有限公司 显示装置及其驱动方法
CN114974104B (zh) * 2022-06-30 2023-10-27 上海闻泰电子科技有限公司 显示电路模组、显示器及计算机设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011125109A1 (ja) * 2010-04-05 2011-10-13 パナソニック株式会社 有機el表示装置の表示方法および有機el表示装置
US20160189625A1 (en) * 2014-12-29 2016-06-30 Lg Display Co., Ltd. Organic light emitting diode display device and driving method thereof

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4803637B2 (ja) * 2005-03-08 2011-10-26 東北パイオニア株式会社 アクティブマトリクス型発光表示パネルの駆動装置および駆動方法
CN101939776A (zh) * 2008-03-06 2011-01-05 富士电机控股株式会社 有源矩阵型显示设备
KR101451584B1 (ko) * 2008-10-29 2014-10-17 엘지디스플레이 주식회사 유기발광다이오드표시장치
KR101201722B1 (ko) * 2010-02-23 2012-11-15 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
KR102016391B1 (ko) * 2012-12-03 2019-08-30 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 구동방법
KR101992904B1 (ko) * 2012-12-21 2019-06-26 엘지디스플레이 주식회사 Oled 표시 장치 및 그의 구동 방법
KR102182129B1 (ko) 2014-05-12 2020-11-24 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
KR101597037B1 (ko) 2014-06-26 2016-02-24 엘지디스플레이 주식회사 구동소자의 전기적 특성 편차를 보상할 수 있는 유기발광 표시장치
KR102192522B1 (ko) * 2014-08-06 2020-12-18 엘지디스플레이 주식회사 유기 발광 표시 장치
CN104809986B (zh) * 2015-05-15 2016-05-11 京东方科技集团股份有限公司 一种有机电致发光显示面板及显示装置
CN105096834B (zh) * 2015-08-26 2017-05-17 京东方科技集团股份有限公司 一种有源矩阵有机发光二极管显示装置及其亮度补偿方法
KR102416761B1 (ko) * 2015-10-30 2022-07-05 엘지디스플레이 주식회사 유기발광표시장치 및 그 보상 시스템과 보상 방법
KR102427312B1 (ko) * 2015-11-27 2022-08-01 엘지디스플레이 주식회사 유기발광표시패널 및 유기발광표시장치
KR102582286B1 (ko) 2015-12-30 2023-09-22 엘지디스플레이 주식회사 유기발광 표시장치 및 유기발광 표시장치의 화질 보상 방법
CN106023892B (zh) 2016-08-03 2019-01-18 京东方科技集团股份有限公司 有机发光显示装置的驱动方法
CN106856086B (zh) * 2017-01-23 2019-03-19 京东方科技集团股份有限公司 一种电学补偿方法和显示面板
CN106782333B (zh) * 2017-02-23 2018-12-11 京东方科技集团股份有限公司 Oled像素的补偿方法和补偿装置、显示装置
US10515583B2 (en) * 2017-04-24 2019-12-24 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Brightness compensation system and brightness compensating method of OLED display device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011125109A1 (ja) * 2010-04-05 2011-10-13 パナソニック株式会社 有機el表示装置の表示方法および有機el表示装置
US20160189625A1 (en) * 2014-12-29 2016-06-30 Lg Display Co., Ltd. Organic light emitting diode display device and driving method thereof

Also Published As

Publication number Publication date
JP7068353B2 (ja) 2022-05-16
CN109215581B (zh) 2020-05-29
EP3648090B1 (en) 2023-04-05
WO2019000970A1 (zh) 2019-01-03
EP3648090A1 (en) 2020-05-06
US20200202792A1 (en) 2020-06-25
EP3648090A4 (en) 2021-03-10
CN109215581A (zh) 2019-01-15
US10971083B2 (en) 2021-04-06

Similar Documents

Publication Publication Date Title
JP7068353B2 (ja) 表示パネルの補償方法、補償装置及び表示機器
US11705069B2 (en) Data voltage compensation method, a display driving method, and a display apparatus
US11024229B2 (en) Display panel and detection method thereof, and display device
CN107657923B (zh) 像素电路的检测方法、显示面板的驱动方法、显示装置及像素电路
US11107415B2 (en) Display driving method and device, compression and decompression methods and devices, display device and storage medium
US10825392B2 (en) Data signal compensation method for pixel circuit, data signal compensation device and display device
US11011114B2 (en) Compensation method, device, circuit for display panel, display panel and display device
US9704438B2 (en) Organic light-emitting diode display including a pixel circuit having a compensation unit
US9355596B2 (en) Organic light emitting display device
US20160224157A1 (en) Pixel circuit, driving method thereof and display device
US11238793B2 (en) Pixel compensation method and system, display device
CN109961728B (zh) 检测方法、驱动方法、显示装置和补偿查找表的构建方法
JP2009265459A (ja) 画素回路および表示装置
EP3624099A1 (en) Compensation method and compensation device for organic electroluminescence display and display device
US20160005342A1 (en) Method of detecting degradation of display panel and degradation detecting device for display panel
JP2015156002A (ja) 表示装置、および制御方法
US10957257B2 (en) Pixel circuit, driving method thereof and display panel
KR102365205B1 (ko) 유기 발광 표시 장치 및 이의 감마 기준 전압 설정 방법
WO2018205615A1 (en) A data voltage compensation method, a display driving method, and a display apparatus
US11635850B2 (en) Device and method for degradation compensation of an area selected for rubbing
CN111785195A (zh) 像素电路的驱动方法、补偿装置及显示设备
CN111486979B (zh) 一种温度检测电路及其驱动方法、显示装置及其驱动方法
KR20170081032A (ko) 잔상 영역 보정용 단말 및 이를 이용한 잔상 영역 보정 방법 및 장치
KR102470340B1 (ko) 유기발광다이오드 표시장치 및 이의 구동방법
KR102495716B1 (ko) 디스플레이 장치의 화질 보상 모듈 및 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210205

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210929

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20211005

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211210

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220329

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220428

R150 Certificate of patent or registration of utility model

Ref document number: 7068353

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150