JP2020518895A5 - - Google Patents

Download PDF

Info

Publication number
JP2020518895A5
JP2020518895A5 JP2019556276A JP2019556276A JP2020518895A5 JP 2020518895 A5 JP2020518895 A5 JP 2020518895A5 JP 2019556276 A JP2019556276 A JP 2019556276A JP 2019556276 A JP2019556276 A JP 2019556276A JP 2020518895 A5 JP2020518895 A5 JP 2020518895A5
Authority
JP
Japan
Prior art keywords
snapshot
architectural registers
registers
architectural
available
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019556276A
Other languages
English (en)
Other versions
JP7046098B2 (ja
JP2020518895A (ja
Filing date
Publication date
Priority claimed from US15/490,013 external-priority patent/US10838733B2/en
Application filed filed Critical
Publication of JP2020518895A publication Critical patent/JP2020518895A/ja
Publication of JP2020518895A5 publication Critical patent/JP2020518895A5/ja
Application granted granted Critical
Publication of JP7046098B2 publication Critical patent/JP7046098B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (20)

  1. コンピューティング環境内の処理を容易にするためのコンピュータ・プログラムであって、前記コンピュータ・プログラムは、コンピュータに、
    複数のアーキテクチャ上のレジスタを復元するためのロード要求を取得することと、
    前記ロード要求を取得することに基づいて、前記複数のアーキテクチャ上のレジスタのうちの1つ又は複数のアーキテクチャ上のレジスタを復元することと、
    を含み、前記復元することは、アーキテクチャ上のレジスタを物理レジスタにマッピングするスナップショットを用いて、前記1つ又は複数のアーキテクチャ上のレジスタに現在割り当てられている1つ又は複数の物理レジスタを、前記1つ又は複数のアーキテクチャ上のレジスタに対応する前記スナップショットの1つ又は複数の物理レジスタと置換することを実行させる、コンピュータ・プログラム。
  2. 前記ロード要求を取得することに基づいて、前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能であるかどうかを判断することと、
    前記スナップショットが利用可能であることを示すとの前記判断に基づいて、前記スナップショットを用いて前記復元を実行することと、
    をさらに含む、請求項1に記載のコンピュータ・プログラム。
  3. 前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能でないことを示すとの前記判断に基づいて、値をメモリから前記1つ又は複数のアーキテクチャ上のレジスタにロードすることにより、前記1つ又は複数のアーキテクチャ上のレジスタを復元することをさらに含む、請求項2に記載のコンピュータ・プログラム。
  4. 前記判断することは、スナップショット・スタックを用いて、前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能かどうかを判断することを含む、請求項2に記載のコンピュータ・プログラム。
  5. 前記スナップショット・スタックは複数のエントリを含み、前記スナップショット・スタックのエントリは、前記スナップショットを識別するスナップショット識別子を含む、請求項4に記載のコンピュータ・プログラム。
  6. 前記スナップショット・スタックの前記エントリは、前記1つ又は複数のアーキテクチャ上のレジスタの内容のメモリ内のアドレス、前記スナップショットと関連した前記1つ又は複数のアーキテクチャ上のレジスタの表示、及び前記スナップショットが有効かどうかを示す有効性インジケータから成る群から選択される少なくとも1つを含む付加的な情報を含む、請求項5に記載のコンピュータ・プログラム。
  7. 前記スナップショットを作成し、前記1つ又は複数の物理レジスタの前記1つ又は複数のアーキテクチャ上のレジスタへのマッピングを保存することをさらに含む、請求項1に記載のコンピュータ・プログラム。
  8. 前記スナップショットを作成することは、前記1つ又は複数のアーキテクチャ上のレジスタの保存を要求する保存要求を取得することに基づいて実行される、請求項7に記載のコンピュータ・プログラム。
  9. 前記ロード要求は、load multiple命令を含み、前記保存要求は、store multiple命令を含む、請求項8に記載のコンピュータ・プログラム。
  10. 前記1つ又は複数のアーキテクチャ上のレジスタは、メモリから前記1つ又は複数のアーキテクチャ上のレジスタについての値をコピーすることなく復元される、請求項1に記載のコンピュータ・プログラム。
  11. コンピューティング環境内の処理を容易にするためのコンピュータ・システムであって、前記コンピュータ・システムは、
    メモリと、
    前記メモリと通信するプロセッサと、
    を含み、さらに、
    複数のアーキテクチャ上のレジスタを復元するためのロード要求を取得することと、
    前記ロード要求を取得することに基づいて、前記複数のアーキテクチャ上のレジスタのうちの1つ又は複数のアーキテクチャ上のレジスタを復元することと、
    を含み、前記復元することは、アーキテクチャ上のレジスタを物理レジスタにマッピングするスナップショットを用いて、前記1つ又は複数のアーキテクチャ上のレジスタに現在割り当てられている1つ又は複数の物理レジスタを、前記1つ又は複数のアーキテクチャ上のレジスタに対応する前記スナップショットの1つ又は複数の物理レジスタと置換することを含む、コンピュータ・システム。
  12. 前記ロード要求を取得することに基づいて、前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能であるかどうかを判断することと、
    前記スナップショットが利用可能であることを示すとの前記判断に基づいて、前記スナップショットを用いて前記復元を実行することと、
    をさらに含む、請求項11に記載のコンピュータ・システム。
  13. 前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能でないことを示すとの前記判断に基づいて、値をメモリから前記1つ又は複数のアーキテクチャ上のレジスタにロードすることにより、前記1つ又は複数のアーキテクチャ上のレジスタを復元することをさらに含む、請求項12に記載のコンピュータ・システム。
  14. 前記判断することは、スナップショット・スタックを用いて、前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能かどうかを判断することを含む、請求項12に記載のコンピュータ・システム。
  15. 前記1つ又は複数のアーキテクチャ上のレジスタは、メモリから前記1つ又は複数のアーキテクチャ上のレジスタについての値をコピーすることなく復元される、請求項11に記載のコンピュータ・システム。
  16. コンピューティング環境内の処理を容易にするためのコンピュータ実施方法であって、前記コンピュータ実施方法は、
    プロセッサにより、複数のアーキテクチャ上のレジスタを復元するためのロード要求を取得することと、
    前記ロード要求を取得することに基づいて、前記複数のアーキテクチャ上のレジスタのうちの1つ又は複数のアーキテクチャ上のレジスタを復元することと、
    を含み、前記復元することは、アーキテクチャ上のレジスタを物理レジスタにマッピングするスナップショットを用いて、前記1つ又は複数のアーキテクチャ上のレジスタに現在割り当てられている1つ又は複数の物理レジスタを、前記1つ又は複数のアーキテクチャ上のレジスタに対応する前記スナップショットの1つ又は複数の物理レジスタと置換する、コンピュータ実施方法。
  17. 前記ロード要求を取得することに基づいて、前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能であるかどうかを判断することと、
    前記スナップショットが利用可能であることを示すとの前記判断に基づいて、前記スナップショットを用いて前記復元を実行することと、
    をさらに含む、請求項16に記載のコンピュータ実施方法。
  18. 前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能でないことを示すとの前記判断に基づいて、値をメモリから前記1つ又は複数のアーキテクチャ上のレジスタにロードすることにより、前記1つ又は複数のアーキテクチャ上のレジスタを復元することをさらに含む、請求項17に記載のコンピュータ実施方法。
  19. 前記判断することは、スナップショット・スタックを用いて、前記1つ又は複数のアーキテクチャ上のレジスタに対応するスナップショットが利用可能かどうかを判断することを含む、請求項17に記載のコンピュータ実施方法。
  20. 前記1つ又は複数のアーキテクチャ上のレジスタは、メモリから前記1つ又は複数のアーキテクチャ上のレジスタについての値をコピーすることなく復元される、請求項16に記載のコンピュータ実施方法。
JP2019556276A 2017-04-18 2018-03-13 リネーム・レジスタ復旧に基づくレジスタ・コンテキスト復元 Active JP7046098B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US15/490,013 US10838733B2 (en) 2017-04-18 2017-04-18 Register context restoration based on rename register recovery
US15/490,013 2017-04-18
PCT/IB2018/051646 WO2018193321A1 (en) 2017-04-18 2018-03-13 Register context restoration based on rename register recovery

Publications (3)

Publication Number Publication Date
JP2020518895A JP2020518895A (ja) 2020-06-25
JP2020518895A5 true JP2020518895A5 (ja) 2020-08-06
JP7046098B2 JP7046098B2 (ja) 2022-04-01

Family

ID=63790045

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019556276A Active JP7046098B2 (ja) 2017-04-18 2018-03-13 リネーム・レジスタ復旧に基づくレジスタ・コンテキスト復元

Country Status (6)

Country Link
US (1) US10838733B2 (ja)
JP (1) JP7046098B2 (ja)
CN (1) CN110520837B (ja)
DE (1) DE112018000848T5 (ja)
GB (1) GB2575412B (ja)
WO (1) WO2018193321A1 (ja)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10552164B2 (en) 2017-04-18 2020-02-04 International Business Machines Corporation Sharing snapshots between restoration and recovery
US10564977B2 (en) 2017-04-18 2020-02-18 International Business Machines Corporation Selective register allocation
US10572265B2 (en) 2017-04-18 2020-02-25 International Business Machines Corporation Selecting register restoration or register reloading
US10489382B2 (en) 2017-04-18 2019-11-26 International Business Machines Corporation Register restoration invalidation based on a context switch
US10740108B2 (en) 2017-04-18 2020-08-11 International Business Machines Corporation Management of store queue based on restoration operation
US10782979B2 (en) 2017-04-18 2020-09-22 International Business Machines Corporation Restoring saved architected registers and suppressing verification of registers to be restored
US10963261B2 (en) 2017-04-18 2021-03-30 International Business Machines Corporation Sharing snapshots across save requests
US10649785B2 (en) 2017-04-18 2020-05-12 International Business Machines Corporation Tracking changes to memory via check and recovery
US10545766B2 (en) 2017-04-18 2020-01-28 International Business Machines Corporation Register restoration using transactional memory register snapshots
US11010192B2 (en) 2017-04-18 2021-05-18 International Business Machines Corporation Register restoration using recovery buffers
US10540184B2 (en) 2017-04-18 2020-01-21 International Business Machines Corporation Coalescing store instructions for restoration
US11372970B2 (en) * 2019-03-12 2022-06-28 Hewlett Packard Enterprise Development Lp Multi-dimensional attestation
CN111159002B (zh) * 2019-12-31 2023-04-28 山东有人物联网股份有限公司 一种基于分组的数据边缘采集方法、边缘采集设备及系统
CN111552511B (zh) * 2020-05-14 2023-06-16 山东省计算中心(国家超级计算济南中心) 一种VxWorks系统物联网固件解包恢复文件名的方法
US11249757B1 (en) * 2020-08-14 2022-02-15 International Business Machines Corporation Handling and fusing load instructions in a processor
CN114489791B (zh) * 2021-01-27 2023-03-24 沐曦集成电路(上海)有限公司 处理器装置及其指令执行方法、计算设备
CN115437691B (zh) * 2022-11-09 2023-01-31 进迭时空(杭州)科技有限公司 一种针对risc-v矢量与浮点寄存器的物理寄存器堆分配装置

Family Cites Families (137)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3781810A (en) 1972-04-26 1973-12-25 Bell Telephone Labor Inc Scheme for saving and restoring register contents in a data processor
US4992938A (en) * 1987-07-01 1991-02-12 International Business Machines Corporation Instruction control mechanism for a computing system with register renaming, map table and queues indicating available registers
JPH0353328A (ja) 1989-07-20 1991-03-07 Hitachi Ltd レジスタ退避回復方法ならびに処理装置
US5444853A (en) 1992-03-31 1995-08-22 Seiko Epson Corporation System and method for transferring data between a plurality of virtual FIFO's and a peripheral via a hardware FIFO and selectively updating control information associated with the virtual FIFO's
US6047122A (en) 1992-05-07 2000-04-04 Tm Patents, L.P. System for method for performing a context switch operation in a massively parallel computer system
US5535397A (en) 1993-06-30 1996-07-09 Intel Corporation Method and apparatus for providing a context switch in response to an interrupt in a computer process
JP3169779B2 (ja) 1994-12-19 2001-05-28 日本電気株式会社 マルチスレッドプロセッサ
US5751985A (en) * 1995-02-14 1998-05-12 Hal Computer Systems, Inc. Processor structure and method for tracking instruction status to maintain precise state
US6356918B1 (en) * 1995-07-26 2002-03-12 International Business Machines Corporation Method and system for managing registers in a data processing system supports out-of-order and speculative instruction execution
US5809522A (en) 1995-12-18 1998-09-15 Advanced Micro Devices, Inc. Microprocessor system with process identification tag entries to reduce cache flushing after a context switch
JPH09212371A (ja) 1996-02-07 1997-08-15 Nec Corp レジスタ退避及び復元システム
US5794024A (en) 1996-03-25 1998-08-11 International Business Machines Corporation Method and system for dynamically recovering a register-address-table upon occurrence of an interrupt or branch misprediction
US5881305A (en) 1996-12-13 1999-03-09 Advanced Micro Devices, Inc. Register rename stack for a microprocessor
US6088779A (en) 1996-12-30 2000-07-11 Fujitsu Limited System and method for execution management of computer programs
US5918005A (en) 1997-03-25 1999-06-29 International Business Machines Corporation Apparatus region-based detection of interference among reordered memory operations in a processor
JPH10289113A (ja) * 1997-04-14 1998-10-27 Toshiba Corp 計算機のレジスタコンテキストの保存/復元方式
US5987495A (en) 1997-11-07 1999-11-16 International Business Machines Corporation Method and apparatus for fully restoring a program context following an interrupt
US6134653A (en) 1998-04-22 2000-10-17 Transwitch Corp. RISC processor architecture with high performance context switching in which one context can be loaded by a co-processor while another context is being accessed by an arithmetic logic unit
US6338137B1 (en) 1998-05-29 2002-01-08 Texas Instruments Incorporated Data processor having memory access unit with predetermined number of instruction cycles between activation and initial data transfer
US6298403B1 (en) 1998-06-02 2001-10-02 Adaptec, Inc. Host adapter having a snapshot mechanism
US6457021B1 (en) 1998-08-18 2002-09-24 Microsoft Corporation In-memory database system
US6421758B1 (en) 1999-07-26 2002-07-16 International Business Machines Corporation Method and system for super-fast updating and reading of content addressable memory with a bypass circuit
JP3739607B2 (ja) 1999-08-24 2006-01-25 富士通株式会社 情報処理装置
US6480931B1 (en) 1999-11-05 2002-11-12 International Business Machines Corporation Content addressable storage apparatus and register mapper architecture
US7085914B1 (en) 2000-01-27 2006-08-01 International Business Machines Corporation Methods for renaming stack references to processor registers
US7155599B2 (en) * 2000-12-29 2006-12-26 Intel Corporation Method and apparatus for a register renaming structure
US6751749B2 (en) * 2001-02-22 2004-06-15 International Business Machines Corporation Method and apparatus for computer system reliability
US6968476B2 (en) * 2001-06-27 2005-11-22 International Business Machines Corporation Checkpointing a superscalar, out-of-order processor for error recovery
US20030177342A1 (en) 2002-03-15 2003-09-18 Hitachi Semiconductor (America) Inc. Processor with register dirty bits and special save multiple/return instructions
ATE495490T1 (de) 2002-09-03 2011-01-15 Silicon Hive Bv Vorrichtung und verfahren zur verarbeitung von geschachtelten unterbrechungen
US7269719B2 (en) 2002-10-30 2007-09-11 Stmicroelectronics, Inc. Predicated execution using operand predicates
US7127592B2 (en) 2003-01-08 2006-10-24 Sun Microsystems, Inc. Method and apparatus for dynamically allocating registers in a windowed architecture
JP2004220070A (ja) 2003-01-09 2004-08-05 Japan Science & Technology Agency コンテキスト切り替え方法及び装置、中央演算装置、コンテキスト切り替えプログラム及びそれを記憶したコンピュータ読み取り可能な記憶媒体
US7107438B2 (en) 2003-02-04 2006-09-12 Via Technologies, Inc. Pipelined microprocessor, apparatus, and method for performing early correction of conditional branch instruction mispredictions
US7543284B2 (en) 2003-04-22 2009-06-02 Transitive Limited Partial dead code elimination optimizations for program code conversion
US7493621B2 (en) 2003-12-18 2009-02-17 International Business Machines Corporation Context switch data prefetching in multithreaded computer
EP1622009A1 (en) 2004-07-27 2006-02-01 Texas Instruments Incorporated JSM architecture and systems
US20060184771A1 (en) 2005-02-11 2006-08-17 International Business Machines Mini-refresh processor recovery as bug workaround method using existing recovery hardware
US8095915B2 (en) 2005-04-13 2012-01-10 Telefonaktiebolaget Lm Ericsson (Publ) Data value coherence in computer systems
GB2425622A (en) 2005-04-27 2006-11-01 Ncapsa Ltd Programming real-time systems using data flow diagrams
US7562200B1 (en) 2005-06-10 2009-07-14 American Megatrends, Inc. Method, system, apparatus, and computer-readable medium for locking and synchronizing input/output operations in a data storage system
US20070043934A1 (en) * 2005-08-22 2007-02-22 Intel Corporation Early misprediction recovery through periodic checkpoints
US7426618B2 (en) 2005-09-06 2008-09-16 Dot Hill Systems Corp. Snapshot restore method and apparatus
US7747841B2 (en) 2005-09-26 2010-06-29 Cornell Research Foundation, Inc. Method and apparatus for early load retirement in a processor system
US7962731B2 (en) 2005-10-20 2011-06-14 Qualcomm Incorporated Backing store buffer for the register save engine of a stacked register file
US20070130448A1 (en) 2005-12-01 2007-06-07 Intel Corporation Stack tracker
US8813052B2 (en) 2005-12-07 2014-08-19 Microsoft Corporation Cache metadata for implementing bounded transactional memory
US8099726B2 (en) 2005-12-07 2012-01-17 Microsoft Corporation Implementing strong atomicity in software transactional memory
TWI312112B (en) 2005-12-30 2009-07-11 Ind Tech Res Inst Data managing method, method and apparatus to snapshot data for multiple volumes to a single snapshot volume in a data processing system
EP2013809B1 (en) 2006-05-01 2018-11-21 MediaTek Inc. Method and apparatus for secure context switching in a system including a processor and cached virtual memory
US8219885B2 (en) 2006-05-12 2012-07-10 Arm Limited Error detecting and correcting mechanism for a register file
US20080016325A1 (en) 2006-07-12 2008-01-17 Laudon James P Using windowed register file to checkpoint register state
US20080077782A1 (en) 2006-09-26 2008-03-27 Arm Limited Restoring a register renaming table within a processor following an exception
US7950002B2 (en) 2006-10-02 2011-05-24 International Business Machines Corporation Testing a software product by initiating a breakpoint and executing a probe routine
EP2122461A4 (en) 2006-11-14 2010-03-24 Soft Machines Inc DEVICE AND METHOD FOR PROCESSING COMMUNICATIONS IN A MULTITHREAD ARCHITECTURE WITH CONTEXT CHANGES
US20080148022A1 (en) 2006-12-13 2008-06-19 Arm Limited Marking registers as available for register renaming
US7802136B2 (en) 2006-12-28 2010-09-21 Intel Corporation Compiler technique for efficient register checkpointing to support transaction roll-back
US8010543B1 (en) 2007-05-25 2011-08-30 Emc Corporation Protecting a file system on an object addressable storage system
US8239633B2 (en) 2007-07-11 2012-08-07 Wisconsin Alumni Research Foundation Non-broadcast signature-based transactional memory
US8661204B2 (en) 2007-08-15 2014-02-25 University Of Rochester, Office Of Technology Transfer Mechanism to support flexible decoupled transactional memory
US8438372B2 (en) 2007-10-05 2013-05-07 Qualcomm Incorporated Link stack repair of erroneous speculative update
US20100031084A1 (en) 2008-08-04 2010-02-04 Sun Microsystems, Inc. Checkpointing in a processor that supports simultaneous speculative threading
US8078854B2 (en) 2008-12-12 2011-12-13 Oracle America, Inc. Using register rename maps to facilitate precise exception semantics
US8245018B2 (en) 2008-12-31 2012-08-14 International Business Machines Corporation Processor register recovery after flush operation
CN101788901B (zh) 2009-01-24 2013-09-25 世意法(北京)半导体研发有限责任公司 使用影子寄存器的高效硬件实现的设备及其方法
CN101819518B (zh) 2009-02-26 2013-09-11 国际商业机器公司 在事务内存中快速保存上下文的方法和装置
US9940138B2 (en) * 2009-04-08 2018-04-10 Intel Corporation Utilization of register checkpointing mechanism with pointer swapping to resolve multithreading mis-speculations
US8484438B2 (en) 2009-06-29 2013-07-09 Oracle America, Inc. Hierarchical bloom filters for facilitating concurrency control
US8356148B2 (en) * 2009-09-22 2013-01-15 Lsi Corporation Snapshot metadata management in a storage system
GB2474522B (en) * 2009-10-19 2014-09-03 Advanced Risc Mach Ltd Register state saving and restoring
US8516465B2 (en) 2009-12-04 2013-08-20 Oracle America, Inc. Register prespill phase in a compiler
US8972994B2 (en) 2009-12-23 2015-03-03 Intel Corporation Method and apparatus to bypass object lock by speculative execution of generated bypass code shell based on bypass failure threshold in managed runtime environment
US9009692B2 (en) 2009-12-26 2015-04-14 Oracle America, Inc. Minimizing register spills by using register moves
US20110238962A1 (en) 2010-03-23 2011-09-29 International Business Machines Corporation Register Checkpointing for Speculative Modes of Execution in Out-of-Order Processors
US9911008B2 (en) 2010-05-25 2018-03-06 Via Technologies, Inc. Microprocessor with on-the-fly switching of decryption keys
US8560816B2 (en) 2010-06-30 2013-10-15 Oracle International Corporation System and method for performing incremental register checkpointing in transactional memory
US8424015B2 (en) 2010-09-30 2013-04-16 International Business Machines Corporation Transactional memory preemption mechanism
US9626190B2 (en) 2010-10-07 2017-04-18 Advanced Micro Devices, Inc. Method and apparatus for floating point register caching
US9110691B2 (en) 2010-11-16 2015-08-18 Advanced Micro Devices, Inc. Compiler support technique for hardware transactional memory systems
US8966453B1 (en) 2010-11-24 2015-02-24 ECOLE POLYTECHNIQUE FéDéRALE DE LAUSANNE Automatic generation of program execution that reaches a given failure point
US9170818B2 (en) 2011-04-26 2015-10-27 Freescale Semiconductor, Inc. Register renaming scheme with checkpoint repair in a processing device
US9063747B2 (en) 2011-04-28 2015-06-23 Freescale Semiconductor, Inc. Microprocessor systems and methods for a combined register file and checkpoint repair register
US8656121B2 (en) 2011-05-17 2014-02-18 International Business Machines Corporation Facilitating data coherency using in-memory tag bits and tag test instructions
US10078515B2 (en) 2011-10-03 2018-09-18 International Business Machines Corporation Tracking operand liveness information in a computer system and performing function based on the liveness information
US8756591B2 (en) 2011-10-03 2014-06-17 International Business Machines Corporation Generating compiled code that indicates register liveness
US9081834B2 (en) 2011-10-05 2015-07-14 Cumulus Systems Incorporated Process for gathering and special data structure for storing performance metric data
US9569369B2 (en) 2011-10-27 2017-02-14 Oracle International Corporation Software translation lookaside buffer for persistent pointer management
JP5852677B2 (ja) 2011-12-26 2016-02-03 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation レジスタ・マッピング方法
WO2013100992A1 (en) 2011-12-28 2013-07-04 Intel Corporation Context-state management
GB2498203B (en) 2012-01-06 2013-12-04 Imagination Tech Ltd Restoring a register renaming map
US20130226878A1 (en) 2012-02-27 2013-08-29 Nec Laboratories America, Inc. Seamless context transfers for mobile applications
CN102662851A (zh) * 2012-04-12 2012-09-12 江苏中科芯核电子科技有限公司 一种堆栈入栈出栈装置及方法
US9740549B2 (en) 2012-06-15 2017-08-22 International Business Machines Corporation Facilitating transaction completion subsequent to repeated aborts of the transaction
US9361115B2 (en) 2012-06-15 2016-06-07 International Business Machines Corporation Saving/restoring selected registers in transactional processing
US9262170B2 (en) 2012-07-26 2016-02-16 International Business Machines Corporation Out-of-order checkpoint reclamation in a checkpoint processing and recovery core microarchitecture
US9229873B2 (en) 2012-07-30 2016-01-05 Soft Machines, Inc. Systems and methods for supporting a plurality of load and store accesses of a cache
US9672044B2 (en) 2012-08-01 2017-06-06 Nxp Usa, Inc. Space efficient checkpoint facility and technique for processor with integrally indexed register mapping and free-list arrays
US10146845B2 (en) 2012-10-23 2018-12-04 Ip Reservoir, Llc Method and apparatus for accelerated format translation of data in a delimited data format
US9411739B2 (en) 2012-11-30 2016-08-09 Intel Corporation System, method and apparatus for improving transactional memory (TM) throughput using TM region indicators
US9183399B2 (en) 2013-02-14 2015-11-10 International Business Machines Corporation Instruction set architecture with secure clear instructions for protecting processing unit architected state information
US9336004B2 (en) * 2013-02-28 2016-05-10 Advanced Micro Devices, Inc. Checkpointing registers for transactional memory
KR20150128680A (ko) 2013-03-12 2015-11-18 마이크로칩 테크놀로지 인코포레이티드 프로그램 가능한 cpu 레지스터 하드웨어 컨텍스트 스왑 메커니즘
US8972992B2 (en) 2013-04-30 2015-03-03 Splunk Inc. Proactive monitoring tree with state distribution ring
JP6107485B2 (ja) 2013-07-04 2017-04-05 富士通株式会社 演算処理装置及び演算処理装置の制御方法
US9471325B2 (en) 2013-07-12 2016-10-18 Qualcomm Incorporated Method and apparatus for selective renaming in a microprocessor
US9311084B2 (en) * 2013-07-31 2016-04-12 Apple Inc. RDA checkpoint optimization
US9946666B2 (en) 2013-08-06 2018-04-17 Nvidia Corporation Coalescing texture access and load/store operations
US9465721B2 (en) 2013-08-19 2016-10-11 Microsoft Technology Licensing, Llc Snapshotting executing code with a modifiable snapshot definition
US9298626B2 (en) 2013-09-26 2016-03-29 Globalfoundries Inc. Managing high-conflict cache lines in transactional memory computing environments
US9471480B2 (en) 2013-12-02 2016-10-18 The Regents Of The University Of Michigan Data processing apparatus with memory rename table for mapping memory addresses to registers
GB2518022B (en) * 2014-01-17 2015-09-23 Imagination Tech Ltd Stack saved variable value prediction
GB2516999B (en) 2014-01-31 2015-07-22 Imagination Tech Ltd An improved return stack buffer
US9430212B2 (en) 2014-02-10 2016-08-30 Netflix, Inc. Automatically generating volume images and launching virtual computing instances
US9262206B2 (en) 2014-02-27 2016-02-16 International Business Machines Corporation Using the transaction-begin instruction to manage transactional aborts in transactional memory computing environments
US10198321B1 (en) 2014-04-01 2019-02-05 Storone Ltd. System and method for continuous data protection
US9305167B2 (en) 2014-05-21 2016-04-05 Bitdefender IPR Management Ltd. Hardware-enabled prevention of code reuse attacks
CN104021058A (zh) * 2014-06-30 2014-09-03 广州视源电子科技股份有限公司 一种测试板卡快速启动的方法
US10089185B2 (en) 2014-09-16 2018-10-02 Actifio, Inc. Multi-threaded smart copy
US9501637B2 (en) 2014-09-26 2016-11-22 Intel Corporation Hardware shadow stack support for legacy guests
US10268695B2 (en) 2014-10-28 2019-04-23 Hewlett Packard Enterprise Development Lp Snapshot creation
GB2538237B (en) * 2015-05-11 2018-01-10 Advanced Risc Mach Ltd Available register control for register renaming
GB2538766B (en) 2015-05-28 2018-02-14 Advanced Risc Mach Ltd Register renaming
GB2538764B (en) 2015-05-28 2018-02-14 Advanced Risc Mach Ltd Register renaming
US20170249144A1 (en) 2016-02-26 2017-08-31 Qualcomm Incorporated Combining loads or stores in computer processing
CN106201656B (zh) * 2016-06-30 2019-06-07 无锡华云数据技术服务有限公司 一种对kvm虚拟机快照存储空间的统计方法
EP3373178A1 (en) 2017-03-08 2018-09-12 Secure-IC SAS Comparison of execution context data signatures with references
US11010192B2 (en) 2017-04-18 2021-05-18 International Business Machines Corporation Register restoration using recovery buffers
US10564977B2 (en) 2017-04-18 2020-02-18 International Business Machines Corporation Selective register allocation
US10545766B2 (en) 2017-04-18 2020-01-28 International Business Machines Corporation Register restoration using transactional memory register snapshots
US10489382B2 (en) 2017-04-18 2019-11-26 International Business Machines Corporation Register restoration invalidation based on a context switch
US10540184B2 (en) 2017-04-18 2020-01-21 International Business Machines Corporation Coalescing store instructions for restoration
US10552164B2 (en) 2017-04-18 2020-02-04 International Business Machines Corporation Sharing snapshots between restoration and recovery
US10963261B2 (en) 2017-04-18 2021-03-30 International Business Machines Corporation Sharing snapshots across save requests
US10649785B2 (en) 2017-04-18 2020-05-12 International Business Machines Corporation Tracking changes to memory via check and recovery
US10782979B2 (en) 2017-04-18 2020-09-22 International Business Machines Corporation Restoring saved architected registers and suppressing verification of registers to be restored
US10572265B2 (en) 2017-04-18 2020-02-25 International Business Machines Corporation Selecting register restoration or register reloading
US10740108B2 (en) 2017-04-18 2020-08-11 International Business Machines Corporation Management of store queue based on restoration operation

Similar Documents

Publication Publication Date Title
JP2020518895A5 (ja)
GB2575412A (en) Register context restoration based on rename register recovery
US8190827B2 (en) Memory sharing among computer programs
US9086989B2 (en) Extending processor MMU for shared address spaces
US9086987B2 (en) Detection of conflicts between transactions and page shootdowns
JP2018504694A (ja) 仮想アドレスを使用してアクセスされるキャッシュ
JP2018504694A5 (ja)
US11698868B2 (en) Logging pages accessed from I/O devices
CN108205433B (zh) 用来加速稀疏矩阵乘密集向量以及稀疏向量乘密集向量乘法的存储器到存储器指令
US11403260B2 (en) Hash-based data transfer in distributed deduplication storage systems
JP2011526035A5 (ja)
US11093414B2 (en) Measuring per-node bandwidth within non-uniform memory access (NUMA) systems
JP2021503127A5 (ja)
US8918608B2 (en) Techniques for handling memory accesses by processor-independent executable code in a multi-processor environment
US20160350018A1 (en) Exit-less host memory locking in a virtualized environment
RU2012149789A (ru) Измерительное средство для функций адаптера
US20150312366A1 (en) Unified caching of storage blocks and memory pages in a compute-node cluster
JP2021503129A5 (ja)
US20160098302A1 (en) Resilient post-copy live migration using eviction to shared storage in a global memory architecture
GB2581938A (en) Configuration state registers grouped based on functional affinity
GB2581639A (en) Set table of contents (TOC) register instruction
US11113321B2 (en) Method and device for managing map data of a digital map for a navigation apparatus
JP2021503119A5 (ja)
US20140075151A1 (en) Detection of conflicts between transactions and page shootdowns
GB2582451A (en) Concurrent prediction of branch addresses and update of register contents