JP2020155942A - 保護制御装置 - Google Patents
保護制御装置 Download PDFInfo
- Publication number
- JP2020155942A JP2020155942A JP2019052896A JP2019052896A JP2020155942A JP 2020155942 A JP2020155942 A JP 2020155942A JP 2019052896 A JP2019052896 A JP 2019052896A JP 2019052896 A JP2019052896 A JP 2019052896A JP 2020155942 A JP2020155942 A JP 2020155942A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- packet
- bus
- synchronization
- serial bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y04—INFORMATION OR COMMUNICATION TECHNOLOGIES HAVING AN IMPACT ON OTHER TECHNOLOGY AREAS
- Y04S—SYSTEMS INTEGRATING TECHNOLOGIES RELATED TO POWER NETWORK OPERATION, COMMUNICATION OR INFORMATION TECHNOLOGIES FOR IMPROVING THE ELECTRICAL POWER GENERATION, TRANSMISSION, DISTRIBUTION, MANAGEMENT OR USAGE, i.e. SMART GRIDS
- Y04S10/00—Systems supporting electrical power generation, transmission or distribution
- Y04S10/20—Systems supporting electrical power generation, transmission or distribution using protection elements, arrangements or systems
Landscapes
- Information Transfer Systems (AREA)
- Remote Monitoring And Control Of Power-Distribution Networks (AREA)
- Emergency Protection Circuit Devices (AREA)
- Small-Scale Networks (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Description
<全体構成>
図1は、実施の形態1に従う保護制御装置100の全体構成の一例を示す図である。図1を参照して、保護制御装置100は、マスタ10と、複数のスレーブ11と、シリアルバス13A,13Bと、バスリピータ15とを含む。典型的には、マスタ10および複数のスレーブ11は、それぞれ異なる基板で構成されている。
保護制御装置100では、マスタ10と複数のスレーブ11とがシリアルバス13で接続されており、スレーブの数が多くても正しくデータを通信できるようにバスリピータ15が設けられている。
図5は、実施の形態1の利点を説明するための図である。図5を参照して、マスタ10から同期パケットが各スレーブ#1〜#nに送信された場合における同期パケットの到達時間差T1が示されている。具体的には、到達時間差T1は、マスタ10による同期パケットの送信時刻から、スレーブ♯nによる同期パケットの受信時刻までの時間である。
実施の形態1では、通信パケットが同期パケットであることを識別するために、同期パケットの同期フラグ領域52に制御コードSxを格納する構成について説明した。実施の形態2では、同期パケットのヘッダ領域内に同期コマンドを格納する構成について説明する。なお、実施の形態2に従う保護制御装置100の全体構成は、実施の形態1の<全体構成>と同様である。
実施の形態2によると実施の形態1と同様の利点を有する。
上述した実施の形態1および2では、同期パケットがバスリピータを通過する時間を短縮する構成について説明したが、実施の形態3では、各スレーブ11のバスインターフェイス31が同期パケットを受信してから、AD変換回路32へ電気量のサンプリングタイミング信号を出力するまでの時間を短縮する構成について説明する。なお、実施の形態3に従う保護制御装置100の全体構成は、実施の形態1の<全体構成>と同様である。
図9は、実施の形態3の利点を説明するための図である。ここでは、データパケットおよび同期パケットがマスタ10から各スレーブ#1〜#mに送信された場合を想定する。
(1)上述した実施の形態では、図1に示すように1つバスリピータ15を用いて、マスタ10が複数のスレーブ♯1〜♯nに接続される構成について説明したが、当該構成に限られない。例えば、図10に示すように、2つのバスリピータ15を用いて、マスタ10が複数のスレーブ♯1〜♯nに接続される構成であってもよい。
Claims (8)
- マスタと、
第1シリアルバスを介して、前記マスタと接続された第1の複数のスレーブと、
前記第1シリアルバスと第2シリアルバスとの間において通信パケットの転送を行なうバスリピータと、
前記第2シリアルバスを介して、前記バスリピータと接続された第2の複数のスレーブとを備え、
前記バスリピータは、
前記第1シリアルバスを介して受信した通信パケットに含まれる情報に基づいて、前記通信パケットが、前記第1および第2の複数のスレーブの各々における電気量のサンプリングタイミングを同期させるための同期パケットであるか否かを判断する第1判断回路と、
前記通信パケットが前記同期パケットである場合、前記第2シリアルバスを介して、内部メモリに予め記憶されている同期パケットを前記第2の複数のスレーブに送信する送信回路とを含む、保護制御装置。 - 前記バスリピータは、前記通信パケットが前記同期パケットではない場合、当該通信パケットを蓄積し、当該蓄積された通信パケットを前記送信回路へ出力するバッファメモリ回路をさらに含み、
前記送信回路は、前記第2シリアルバスを介して、前記バッファメモリ回路から受け付けた前記通信パケットを前記第2の複数のスレーブに送信する、請求項1に記載の保護制御装置。 - 前記第1シリアルバスを介して受信した通信パケットのエラーを検出する第1エラー検出回路をさらに含み、
前記第1判断回路により前記通信パケットが前記同期パケットであると判断された場合であっても、前記第1エラー検出回路により前記エラーが検出された場合には、前記送信回路は、前記内部メモリに記憶された同期パケットを送信しない、請求項1または請求項2に記載の保護制御装置。 - 前記同期パケットは、予め定められた制御コードを含み、
前記第1シリアルバスを介して受信した通信パケットが前記予め定められた制御コードを含む場合、前記第1判断回路は、当該通信パケットが前記同期パケットであると判断する、請求項1〜請求項3のいずれか1項に記載の保護制御装置。 - 前記同期パケットは、ヘッダ領域内に同期コマンドを含み、
前記第1シリアルバスを介して受信した通信パケットが前記同期コマンドを含む場合、前記第1判断回路は、当該通信パケットが前記同期パケットであると判断する、請求項1〜請求項3のいずれか1項に記載の保護制御装置。 - 前記第1の複数のスレーブの各々は、
前記第1シリアルバスに接続されるバスインターフェイスと、
前記バスインターフェイスと接続されるAD(analog-to-digital)変換回路とを含み、
前記バスインターフェイスは、電気量のサンプリングタイミング信号を前記AD変換回路へ出力する信号出力回路を含み、
前記信号出力回路は、前記第1シリアルバスを介して受信した通信パケットに含まれる情報に基づいて前記通信パケットが前記同期パケットであると判断した場合に、前記サンプリングタイミング信号を前記AD変換回路へ出力する、請求項1〜請求項5のいずれか1項に記載の保護制御装置。 - 前記バスインターフェイスは、前記第1シリアルバスを介して受信した通信パケットのエラーを検出する第2エラー検出回路をさらに含み、
前記通信パケットが前記同期パケットである場合であっても、前記第2エラー検出回路により前記エラーが検出された場合には、前記信号出力回路は、前記サンプリングタイミング信号を前記AD変換回路へ出力しない、請求項6に記載の保護制御装置。 - 前記第1シリアルバスおよび前記第2シリアルバスの各々は、M−LVDS(multipoint low voltage differential signaling)バスである、請求項1〜請求項7のいずれか1項に記載の保護制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019052896A JP7097840B2 (ja) | 2019-03-20 | 2019-03-20 | 保護制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019052896A JP7097840B2 (ja) | 2019-03-20 | 2019-03-20 | 保護制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020155942A true JP2020155942A (ja) | 2020-09-24 |
JP7097840B2 JP7097840B2 (ja) | 2022-07-08 |
Family
ID=72559894
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019052896A Active JP7097840B2 (ja) | 2019-03-20 | 2019-03-20 | 保護制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7097840B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114488951A (zh) * | 2021-12-30 | 2022-05-13 | 深圳市正运动技术有限公司 | 总线转脉冲方法、系统、装置、终端设备及存储介质 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004280304A (ja) * | 2003-03-13 | 2004-10-07 | Omron Corp | フィールドバスシステム及び通信方法並びにマスタ及びスレーブ |
JP2007067922A (ja) * | 2005-08-31 | 2007-03-15 | Omron Corp | フィルタリングリピート機能 |
JP2007097157A (ja) * | 2005-08-31 | 2007-04-12 | Omron Corp | リピータ遅延影響の低減化 |
JP2010056947A (ja) * | 2008-08-28 | 2010-03-11 | Toshiba Corp | 通過時間固定装置 |
JP2012084281A (ja) * | 2010-10-07 | 2012-04-26 | Toshiba Corp | 遮断器位相制御開閉システム |
JP2013009526A (ja) * | 2011-06-24 | 2013-01-10 | Toshiba Corp | 保護制御装置およびその時刻同期方法 |
-
2019
- 2019-03-20 JP JP2019052896A patent/JP7097840B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004280304A (ja) * | 2003-03-13 | 2004-10-07 | Omron Corp | フィールドバスシステム及び通信方法並びにマスタ及びスレーブ |
JP2007067922A (ja) * | 2005-08-31 | 2007-03-15 | Omron Corp | フィルタリングリピート機能 |
JP2007097157A (ja) * | 2005-08-31 | 2007-04-12 | Omron Corp | リピータ遅延影響の低減化 |
JP2010056947A (ja) * | 2008-08-28 | 2010-03-11 | Toshiba Corp | 通過時間固定装置 |
JP2012084281A (ja) * | 2010-10-07 | 2012-04-26 | Toshiba Corp | 遮断器位相制御開閉システム |
JP2013009526A (ja) * | 2011-06-24 | 2013-01-10 | Toshiba Corp | 保護制御装置およびその時刻同期方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114488951A (zh) * | 2021-12-30 | 2022-05-13 | 深圳市正运动技术有限公司 | 总线转脉冲方法、系统、装置、终端设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
JP7097840B2 (ja) | 2022-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7620075B2 (en) | Serial communication system with baud rate generator | |
EP1533708A2 (en) | Signal transmitting apparatus and method | |
US9557247B2 (en) | Sensor module for detecting an operating parameter, method for monitoring a sensor module | |
JP2010056947A (ja) | 通過時間固定装置 | |
JP5507025B1 (ja) | 電流差動リレー | |
WO2020150187A1 (en) | Sampling point identification for low frequency asynchronous data capture | |
JP7097840B2 (ja) | 保護制御装置 | |
US6856256B2 (en) | Method and system for detecting and digitally transmitting analog output measured quantities of a number of transducers | |
JP5798807B2 (ja) | 光通信装置および信号調整方法 | |
US11451410B2 (en) | Subscriber in a bus system, method for operation and a bus system | |
CN107408333B (zh) | 数据收集系统 | |
JPWO2011043311A1 (ja) | 電池電圧検出装置 | |
JPS61161842A (ja) | 信号送出方式 | |
JP2011188644A (ja) | 保護リレー装置、その制御方法及び制御プログラム並びに保護リレーシステム | |
JP2692907B2 (ja) | サンプリング時刻同期方式 | |
RU147247U1 (ru) | Устройство объединения цифровых потоков данных измерений | |
EP3017560B1 (en) | A merging unit | |
JP6116841B2 (ja) | 保護制御装置システム及び電流差動保護継電装置 | |
JP2005159701A (ja) | ディジタル伝送方式 | |
US10534090B2 (en) | Process bus-applied protection system | |
JP7302336B2 (ja) | 照明制御システム | |
JP3178411B2 (ja) | シェーピング回路 | |
JP2023069810A (ja) | 保護リレーシステム | |
CN117155502A (zh) | 时钟同步偏差确定方法和装置、测试设备、存储介质 | |
JPH04364480A (ja) | ディジタルリレー用測定端子出力装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210727 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220502 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220531 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220628 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7097840 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |