JP2020098470A - 情報処理装置、情報処理方法および情報処理プログラム - Google Patents
情報処理装置、情報処理方法および情報処理プログラム Download PDFInfo
- Publication number
- JP2020098470A JP2020098470A JP2018236385A JP2018236385A JP2020098470A JP 2020098470 A JP2020098470 A JP 2020098470A JP 2018236385 A JP2018236385 A JP 2018236385A JP 2018236385 A JP2018236385 A JP 2018236385A JP 2020098470 A JP2020098470 A JP 2020098470A
- Authority
- JP
- Japan
- Prior art keywords
- node
- information
- nodes
- information processing
- cables
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010365 information processing Effects 0.000 title claims abstract description 161
- 238000003672 processing method Methods 0.000 title claims description 6
- 230000005540 biological transmission Effects 0.000 claims abstract description 39
- 238000012545 processing Methods 0.000 claims abstract description 29
- 239000000872 buffer Substances 0.000 claims description 58
- 238000000034 method Methods 0.000 claims description 32
- 230000008569 process Effects 0.000 claims description 28
- 238000012546 transfer Methods 0.000 claims description 12
- 239000000284 extract Substances 0.000 abstract description 3
- 238000012360 testing method Methods 0.000 description 106
- 230000015654 memory Effects 0.000 description 25
- 238000004891 communication Methods 0.000 description 21
- 238000000605 extraction Methods 0.000 description 7
- 238000013528 artificial neural network Methods 0.000 description 2
- 238000013135 deep learning Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L67/00—Network arrangements or protocols for supporting network services or applications
- H04L67/01—Protocols
- H04L67/10—Protocols in which an application is distributed across nodes in the network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5005—Allocation of resources, e.g. of the central processing unit [CPU] to service a request
- G06F9/5027—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/362—Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
- G06F15/17356—Indirect interconnection networks
- G06F15/17368—Indirect interconnection networks non hierarchical topologies
- G06F15/17387—Three dimensional, e.g. hypercubes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F17/00—Digital computing or data processing equipment or methods, specially adapted for specific functions
- G06F17/10—Complex mathematical operations
- G06F17/16—Matrix or vector computation, e.g. matrix-matrix or matrix-vector multiplication, matrix factorization
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3818—Decoding for concurrent execution
- G06F9/3822—Parallel decoding, e.g. parallel decode units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5061—Partitioning or combining of resources
- G06F9/5066—Algorithms for mapping a plurality of inter-dependent sub-tasks onto a plurality of physical CPUs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5061—Partitioning or combining of resources
- G06F9/5072—Grid computing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/02—Details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/08—Configuration management of networks or network elements
- H04L41/0803—Configuration setting
- H04L41/0806—Configuration setting for initial configuration or provisioning, e.g. plug-and-play
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/12—Discovery or management of network topologies
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/02—Topology update or discovery
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L61/00—Network arrangements, protocols or services for addressing or naming
- H04L61/50—Address allocation
- H04L61/5038—Address allocation for local use, e.g. in LAN or USB networks, or in a controller area network [CAN]
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01D—MEASURING NOT SPECIALLY ADAPTED FOR A SPECIFIC VARIABLE; ARRANGEMENTS FOR MEASURING TWO OR MORE VARIABLES NOT COVERED IN A SINGLE OTHER SUBCLASS; TARIFF METERING APPARATUS; MEASURING OR TESTING NOT OTHERWISE PROVIDED FOR
- G01D2204/00—Indexing scheme relating to details of tariff-metering apparatus
- G01D2204/40—Networks; Topology
- G01D2204/47—Methods for determining the topology or arrangement of meters in a network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
- G06F15/17356—Indirect interconnection networks
- G06F15/17368—Indirect interconnection networks non hierarchical topologies
- G06F15/17381—Two dimensional, e.g. mesh, torus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2101/00—Indexing scheme associated with group H04L61/00
- H04L2101/60—Types of network addresses
- H04L2101/604—Address structures or formats
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2101/00—Indexing scheme associated with group H04L61/00
- H04L2101/60—Types of network addresses
- H04L2101/69—Types of network addresses using geographic information, e.g. room number
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/26—Route discovery packet
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Software Systems (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Data Mining & Analysis (AREA)
- Computing Systems (AREA)
- Algebra (AREA)
- Databases & Information Systems (AREA)
- Multi Processors (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Description
11 ノード
12 情報処理装置
13 通信線
14 システムボード
15 次元情報レジスタ
16 加算部
20 情報処理装置
30 スイッチ
40 通信線
100、102 情報処理システム
232 次元情報レジスタ
234 座標情報レジスタ
236 受信バッファ
N、NA、NB ノード
Claims (8)
- 複数のケーブルを介して相互に接続される複数のノードを制御する情報処理装置において、
前記複数のノードの1つである第1ノードに固有の座標情報を割り当て、前記第1ノードを除くノードに共通の座標情報を割り当てる割り当て処理と、
前記第1ノードに、前記第1ノードに接続されたケーブルの各々に第1情報を送信させる送信処理と、
第1情報を受信したノードを、前記第1ノードに接続された複数のケーブルのいずれかに接続された隣接ノードとして特定する特定処理とを、
前記複数のノードの各々を前記第1ノードに順次割り当てて実行することで、前記複数のノードの接続関係を抽出することを特徴とする情報処理装置。 - 前記複数のノードの各々は、ケーブルを介して受信した情報に含まれる送信先のノードの座標情報と、自ノードの座標情報との差分に基づいて、受信した情報を転送する次元を決め、決めた次元が割り当てられたケーブルに、受信した情報を転送する機能を有し、
固有の座標情報と共通の座標情報とは、複数の次元の1つが”1”異なることを特徴とする請求項1に記載の情報処理装置。 - 前記複数のノードの各々は、ケーブルと、ケーブルに割り当てる次元との関係が登録される登録部を有し、
前記登録部において、”1”異なる次元を割り当てるケーブルを順次変え、”1”異なる次元を割り当てたケーブルに第1情報を送信させることを特徴とする請求項2に記載の情報処理装置。 - 第1情報は、第1情報の送信元のノードを識別する識別情報と、第1情報の送信先のノードに設けられる受信バッファの格納先を示す格納先情報とを含み、
前記第1ノードから第1情報を送信するケーブル毎に、第1情報に含まれる識別情報を格納する前記受信バッファの格納先を変え、
前記特定処理において、識別情報が格納された受信バッファの格納位置に基づいて、第1情報を受信したノードに接続された第1ノードにおける第1情報を送信したケーブルを特定することを特徴とする請求項1ないし請求項3のいずれか1項に記載の情報処理装置。 - 最初の前記割り当て処理の実行前に、前記複数のノードの各々に、仮の識別情報を割り当てることを特徴とする請求項1ないし請求項4のいずれか1項に記載の情報処理装置。
- 前記複数のノードの接続関係の抽出結果に基づいて、前記複数のノードの各々に座標情報を割り当てることを特徴とする請求項1ないし請求項5のいずれか1項に記載の情報処理装置。
- 複数のケーブルを介して相互に接続される複数のノードを制御する情報処理装置により前記複数のノードの接続関係を抽出する情報処理方法において、
前記複数のノードの1つである第1ノードに固有の座標情報を割り当て、前記第1ノードを除くノードに共通の座標情報を割り当てる割り当て処理と、
前記第1ノードに、前記第1ノードに接続されたケーブルの各々を介して第1情報を送信させる送信処理と、
第1情報を受信したノードを、前記第1ノードに接続された複数のケーブルのいずれかに接続された隣接ノードとして特定する特定処理とを、
前記複数のノードの各々を前記第1ノードに順次割り当てて実行することで、前記複数のノードの接続関係を抽出することを特徴とする情報処理方法。 - 複数のケーブルを介して相互に接続される複数のノードを制御する情報処理装置に前記複数のノードの接続関係を抽出させる情報処理プログラムにおいて、
前記複数のノードの1つである第1ノードに固有の座標情報を割り当て、前記第1ノードを除くノードに共通の座標情報を割り当てる割り当て処理と、
前記第1ノードに、前記第1ノードに接続されたケーブルの各々を介して第1情報を送信させる送信処理と、
第1情報を受信したノードを、前記第1ノードに接続された複数のケーブルのいずれかに接続された隣接ノードとして特定する特定処理とを、
前記複数のノードの各々を前記第1ノードに順次割り当てて実行することで、前記情報処理装置に、前記複数のノードの接続関係を抽出させる情報処理プログラム。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018236385A JP7167687B2 (ja) | 2018-12-18 | 2018-12-18 | 情報処理装置、情報処理方法および情報処理プログラム |
US16/675,282 US11467876B2 (en) | 2018-12-18 | 2019-11-06 | Information processing apparatus, information processing method and non-transitory computer-readable storage medium for storing information processing program of determining relations among nodes in N-dimensional torus structure |
EP19207835.0A EP3671479B1 (en) | 2018-12-18 | 2019-11-07 | Information processing apparatus, information processing method and information processing program |
CN201911166247.XA CN111343227B (zh) | 2018-12-18 | 2019-11-25 | 信息处理装置、信息处理方法和信息处理计算机可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018236385A JP7167687B2 (ja) | 2018-12-18 | 2018-12-18 | 情報処理装置、情報処理方法および情報処理プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020098470A true JP2020098470A (ja) | 2020-06-25 |
JP7167687B2 JP7167687B2 (ja) | 2022-11-09 |
Family
ID=68531362
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018236385A Active JP7167687B2 (ja) | 2018-12-18 | 2018-12-18 | 情報処理装置、情報処理方法および情報処理プログラム |
Country Status (4)
Country | Link |
---|---|
US (1) | US11467876B2 (ja) |
EP (1) | EP3671479B1 (ja) |
JP (1) | JP7167687B2 (ja) |
CN (1) | CN111343227B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021005356A (ja) * | 2019-06-25 | 2021-01-14 | ベイジン バイドゥ ネットコム サイエンス アンド テクノロジー カンパニー リミテッド | 複数のチップ間の通信をサポートする方法、装置、電子機器およびコンピューター記憶媒体 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20240111694A1 (en) * | 2022-09-30 | 2024-04-04 | Mellanox Technologies, Ltd. | Node identification allocation in a multi-tile system with multiple derivatives |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04273327A (ja) * | 1991-02-27 | 1992-09-29 | Shimadzu Corp | 静的並列処理用プログラムの作成支援装置 |
JPH04281638A (ja) * | 1991-03-11 | 1992-10-07 | Nippon Telegr & Teleph Corp <Ntt> | 構成管理方式 |
JPH06266674A (ja) * | 1993-03-11 | 1994-09-22 | Nec Corp | 並列計算機におけるプロセッサ番号自動設定システム |
US20180205613A1 (en) * | 2017-01-17 | 2018-07-19 | Electronics And Telecommunications Research Institute | Method for automatically allocating ip address for distributed storage system in large-scale torus network and apparatus using the same |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2002087172A1 (en) * | 2001-04-20 | 2002-10-31 | Motorola, Inc. | Protocol and structure for self-organizing network |
US7080156B2 (en) * | 2002-03-21 | 2006-07-18 | Sun Microsystems, Inc. | Message routing in a torus interconnect |
US7466656B2 (en) * | 2004-10-26 | 2008-12-16 | International Business Machines Corporation | Method, apparatus and program storage device for efficient construction of network overlays through interconnection topology embedding |
US7898942B2 (en) * | 2005-03-31 | 2011-03-01 | Nec Corporation | Ring network system, failure recovery method, failure detection method, node and program for node |
US7644254B2 (en) * | 2007-04-18 | 2010-01-05 | International Business Machines Corporation | Routing data packets with hint bit for each six orthogonal directions in three dimensional torus computer system set to avoid nodes in problem list |
US9330230B2 (en) * | 2007-04-19 | 2016-05-03 | International Business Machines Corporation | Validating a cabling topology in a distributed computing system |
US20090113308A1 (en) * | 2007-10-26 | 2009-04-30 | Gheorghe Almasi | Administering Communications Schedules for Data Communications Among Compute Nodes in a Data Communications Network of a Parallel Computer |
WO2009070898A1 (en) * | 2007-12-07 | 2009-06-11 | Scl Elements Inc. | Auto-configuring multi-layer network |
JP5195933B2 (ja) * | 2009-01-30 | 2013-05-15 | 富士通株式会社 | 情報処理システム、情報処理装置、情報処理装置の制御方法、情報処理装置の制御プログラム及びコンピュータ読み取り可能な記録媒体 |
JP5212152B2 (ja) * | 2009-02-10 | 2013-06-19 | 日本電気株式会社 | 通信システム |
DE112010003810B4 (de) * | 2009-11-16 | 2019-02-21 | International Business Machines Corporation | Verfahren, Programm und paralleles Computersystem für die Planung einer Vielzahl von Berechnungsverfahren einschließlich All-to-All Kommunikation (A2A) zwischen einer Vielzahl von Knoten (Prozessoren), die ein Netzwerk formen |
WO2012131631A1 (en) * | 2011-03-31 | 2012-10-04 | Koninklijke Philips Electronics N.V. | Automatically commissioning of devices of a networked control system |
US9077616B2 (en) * | 2012-08-08 | 2015-07-07 | International Business Machines Corporation | T-star interconnection network topology |
CN104662525B (zh) * | 2012-09-24 | 2017-05-03 | 富士通株式会社 | 并行计算机、节点装置以及并行计算机的控制方法 |
TW201521405A (zh) * | 2013-11-29 | 2015-06-01 | 萬國商業機器公司 | 查找網路纜線連接器之方法、資訊設備及程式產品 |
NO2776466T3 (ja) * | 2014-02-13 | 2018-01-20 | ||
JP6511937B2 (ja) | 2015-04-24 | 2019-05-15 | 富士通株式会社 | 並列計算機システム、演算方法、演算プログラム、及び情報処理装置 |
CN106331037B (zh) * | 2015-06-30 | 2023-09-19 | 邻元科技(北京)有限公司 | 用于分布式计算网络的计算节点 |
CN105224501B (zh) * | 2015-09-01 | 2018-10-02 | 华为技术有限公司 | 改进圆环面网络及其确定数据包传输路径的方法和装置 |
US20170093619A1 (en) * | 2015-09-25 | 2017-03-30 | Detong Chen | Distributed internet crawler, connector, and information publisher and method of use |
US10063460B2 (en) * | 2015-09-30 | 2018-08-28 | The Mitre Corporation | Method and apparatus for shortening multi-hop routes in a wireless ad hoc network |
US10295438B2 (en) * | 2016-06-24 | 2019-05-21 | The Boeing Company | Modeling and analysis of leading edge ribs of an aircraft wing |
US10057334B2 (en) * | 2016-11-14 | 2018-08-21 | Futurewei Technologies, Inc. | Quad full mesh and dimension driven network architecture |
CN106685716B (zh) * | 2016-12-29 | 2019-04-26 | 平安科技(深圳)有限公司 | 网络拓扑自适应的数据可视化方法及装置 |
CN107612746B (zh) * | 2017-10-12 | 2020-12-22 | 曙光信息产业股份有限公司 | 一种构建Torus网络的方法、Torus网络和路由算法 |
-
2018
- 2018-12-18 JP JP2018236385A patent/JP7167687B2/ja active Active
-
2019
- 2019-11-06 US US16/675,282 patent/US11467876B2/en active Active
- 2019-11-07 EP EP19207835.0A patent/EP3671479B1/en active Active
- 2019-11-25 CN CN201911166247.XA patent/CN111343227B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04273327A (ja) * | 1991-02-27 | 1992-09-29 | Shimadzu Corp | 静的並列処理用プログラムの作成支援装置 |
JPH04281638A (ja) * | 1991-03-11 | 1992-10-07 | Nippon Telegr & Teleph Corp <Ntt> | 構成管理方式 |
JPH06266674A (ja) * | 1993-03-11 | 1994-09-22 | Nec Corp | 並列計算機におけるプロセッサ番号自動設定システム |
US20180205613A1 (en) * | 2017-01-17 | 2018-07-19 | Electronics And Telecommunications Research Institute | Method for automatically allocating ip address for distributed storage system in large-scale torus network and apparatus using the same |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021005356A (ja) * | 2019-06-25 | 2021-01-14 | ベイジン バイドゥ ネットコム サイエンス アンド テクノロジー カンパニー リミテッド | 複数のチップ間の通信をサポートする方法、装置、電子機器およびコンピューター記憶媒体 |
US11163714B2 (en) | 2019-06-25 | 2021-11-02 | Beijing Baidu Netcom Science And Technology Co., Ltd. | Method, apparatus, electronic device and computer readable storage medium for supporting communication among chips |
Also Published As
Publication number | Publication date |
---|---|
US11467876B2 (en) | 2022-10-11 |
CN111343227A (zh) | 2020-06-26 |
CN111343227B (zh) | 2022-12-13 |
US20200192717A1 (en) | 2020-06-18 |
EP3671479A1 (en) | 2020-06-24 |
EP3671479B1 (en) | 2021-11-10 |
JP7167687B2 (ja) | 2022-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9009648B2 (en) | Automatic deadlock detection and avoidance in a system interconnect by capturing internal dependencies of IP cores using high level specification | |
US9244880B2 (en) | Automatic construction of deadlock free interconnects | |
CN109408257B (zh) | 用于片上网络noc的数据传输方法、装置及电子设备 | |
US8214618B2 (en) | Memory management method, medium, and apparatus based on access time in multi-core system | |
KR100897964B1 (ko) | 네트워크에서 스위치를 구성하기 위한 시스템 | |
JP7167687B2 (ja) | 情報処理装置、情報処理方法および情報処理プログラム | |
JP4662723B2 (ja) | 多重ソースの多重チャンネルへの割当て方法及びシステム | |
CN107315697A (zh) | 用于减少管理端口的计算机可读取存储装置、系统及方法 | |
US20090083471A1 (en) | Method and apparatus for providing accelerator support in a bus protocol | |
US10430353B2 (en) | Memory device performing near-data processing using a plurality of data processing engines that independently perform data processing operations, and system including the same | |
JP6070732B2 (ja) | 入出力制御装置、入出力制御システム、入出力制御方法、および、プログラム | |
US20170235517A1 (en) | Control device and control method | |
US20170154010A1 (en) | Systems and methods for transmitting an access request via a flexible register access bus | |
US9329898B1 (en) | Method and apparatus for job management | |
US6772232B1 (en) | Address assignment procedure that enables a device to calculate addresses of neighbor devices | |
CN115114192B (zh) | 存储器接口、功能核、众核系统和存储数据访问方法 | |
CN106302259B (zh) | 片上网络中处理报文的方法和路由器 | |
JP6930381B2 (ja) | 情報処理システム、演算処理装置及び情報処理システムの制御方法 | |
JP7152343B2 (ja) | 半導体装置 | |
US20170168873A1 (en) | Method, device, and system for deciding on a distribution path of a task | |
US10255103B2 (en) | Transaction handling | |
EP4345631A1 (en) | High performance memory allocator | |
JP2008269651A5 (ja) | ||
CN114048060A (zh) | 死锁环路的检测方法、装置、电子设备和存储介质 | |
US8861410B2 (en) | Method and apparatus for scalable network transaction identifier for interconnects |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210909 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220729 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220809 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220908 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220927 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20221010 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7167687 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |