JP2019518238A - ディスプレイパネル及びそのアレイ基板行駆動回路の過電流保護回路 - Google Patents

ディスプレイパネル及びそのアレイ基板行駆動回路の過電流保護回路 Download PDF

Info

Publication number
JP2019518238A
JP2019518238A JP2018560026A JP2018560026A JP2019518238A JP 2019518238 A JP2019518238 A JP 2019518238A JP 2018560026 A JP2018560026 A JP 2018560026A JP 2018560026 A JP2018560026 A JP 2018560026A JP 2019518238 A JP2019518238 A JP 2019518238A
Authority
JP
Japan
Prior art keywords
circuit
voltage
signal
output terminal
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2018560026A
Other languages
English (en)
Other versions
JP6683407B2 (ja
Inventor
丹 曹
丹 曹
先明 ▲張▼
先明 ▲張▼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Publication of JP2019518238A publication Critical patent/JP2019518238A/ja
Application granted granted Critical
Publication of JP6683407B2 publication Critical patent/JP6683407B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/08Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/08Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
    • H02H3/087Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current for dc applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Electromagnetism (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Amplifiers (AREA)

Abstract

本発明は、GOA回路の過電流保護回路を提供し、増幅回路、負荷回路、コンパレータ、コントローラ、スイッチ回路を備える。本発明はさらにディスプレイパネルを提供する。本発明に係るディスプレイパネル及びそのGOA回路の過電流保護回路は、GOA回路の制御信号源の電流信号を増幅し、次に表示モードに基づき異なる負荷抵抗を選択し、続いて、増幅された電流信号と負荷抵抗との積を閾値電圧と比較し、増幅された電流信号と負荷抵抗との積が閾値電圧より大きい場合、コントローラがスイッチ回路を制御して低レベル信号を出力させてGOA回路を過電流保護状態にし、それにより、過電流の発生によるディスプレイパネルの焼損を避け、検出難度を減少させ、精度を向上させ、誤操作の確率を低下させる。さらに、異なる負荷回路によって2次元表示モード及び3次元表示モードの過電流保護を実現し、保護効果を改善する。

Description

本発明は、表示装置分野に関し、特にディスプレイパネル及びそのアレイ基板行駆動回路の過電流保護回路に関する。
アレイ基板行駆動(Gate Driver on Array)技術は、GOA技術と略称され、ゲート駆動回路をアレイ基板上に直接作製して、外部シリコンチップで作製された駆動チップを代替するものである。GOA回路はパネルの周囲に直接作製することができるため、工程プロセスを簡略化させ、且つ製品コストを低減させ、液晶パネルの集積度を向上させ、パネルを薄型化することができる。また、WOA(Wire On Array)レイアウト設計はアレイ基板上に直接配線して、フレキシブル回路基板(Flexible Printed Circuit、FPC)における走査ラインとデータラインを接続するデータ信号を代替する。当該レイアウト方式によって、パネルの重量を著しく軽減させるとともにコストを低減させる。WOA配線のゲートライン駆動信号(CKV)が短絡し又は他の異常状況が発生する場合、過電流の発生によりパネルが破損されるおそれがあり、そのためCKVの保護回路を追加する必要がある。
従来技術の問題点を解決するために、本発明はディスプレイパネル及びそのGOA回路の過電流保護回路を提案する。
本発明が提案する具体的な解決方法は以下のとおりである。アレイ基板行駆動回路の過電流保護回路を提供し、増幅回路、負荷回路、コンパレータ、コントローラ及びスイッチ回路を備え、前記増幅回路の入力端子が高電圧入力端子に接続され、前記高電圧入力端子が前記アレイ基板行駆動回路の制御信号源の高電圧信号を受信することに用いられ、前記増幅回路が前記高電圧信号を増幅することに用いられ、前記増幅回路の出力端子が負荷回路を介して接地され、前記コンパレータは前記増幅回路の出力端子と前記コントローラとの間に接続され、前記コンパレータが比較した結果が、前記増幅回路の出力端子の電圧値が閾値電圧の電圧値より大きい場合、第1高レベル信号を前記コントローラへ出力することに用いられ、前記コントローラはさらに前記スイッチ回路に接続され、前記コントローラは前記第1高レベル信号を受信すると、第2高レベル信号を前記スイッチ回路へ出力することに用いられ、前記スイッチ回路はさらに、それぞれ前記増幅回路、前記高電圧入力端子、低電圧入力端子及び電圧出力端子に接続され、前記低電圧入力端子が前記アレイ基板行駆動回路の制御信号源の低電圧信号を受信することに用いられ、前記スイッチ回路は前記第2高レベル信号を受信した後に前記低電圧入力端子と前記電圧出力端子を導通することにより、前記電圧出力端子に前記低電圧信号を出力させることに用いられる。
さらに、前記コンパレータはさらに、比較した結果が、前記増幅回路の出力端子の電圧値が前記閾値電圧の電圧値より小さい場合、第1低レベル信号を前記コントローラへ出力することに用いられ、前記コントローラは、前記第1低レベル信号を受信した後に第2低レベル信号を前記スイッチ回路に出力して、前記スイッチ回路に前記高電圧入力端子と前記電圧出力端子を導通させることにより、前記電圧出力端子に前記高電圧信号を出力させることに用いられる。
さらに、前記増幅回路の出力端子の電圧値は、V=I×Rであり、ただし、Iは前記増幅回路により増幅された前記高電圧信号の電流値であり、Rは前記負荷回路の抵抗値である。
さらに、前記コンパレータの正相入力端子がそれぞれ前記増幅回路の出力端子及び前記負荷回路に接続され、前記コンパレータの逆相入力端子が前記閾値電圧を受信することに用いられ、前記コンパレータの出力端子が前記コントローラに接続される。
さらに、前記増幅回路は、前記増幅回路の入力端子に接続され、前記高電圧信号を受信して増幅することに用いられる電圧増幅器と、前記電圧増幅器と前記増幅回路の出力端子との間に接続され、増幅された高電圧信号を電流信号に変換することに用いられる電圧−電流変換器と、を備える。
さらに、前記負荷回路は第1負荷回路と第2負荷回路とを備え、前記第1負荷回路が第1抵抗を備え、前記増幅回路の出力端子が前記第1抵抗を介して接地され、前記第2負荷回路が第2抵抗及びトランジスタを備え、前記トランジスタのゲートが表示モード信号を受信することに用いられ、前記トランジスタのソースが接地され、前記第2抵抗が前記増幅回路の出力端子と前記トランジスタのドレインとの間に接続される。
さらに、前記表示モード信号が2次元表示モードの信号であり、前記トランジスタがオフ状態であり、前記負荷回路の抵抗値Rが前記第1抵抗の抵抗値である。
さらに、前記表示モード信号が3次元表示モードの信号であり、前記トランジスタがオン状態であり、前記負荷回路の抵抗値Rが前記第1抵抗と前記第2抵抗との並列接続後の抵抗値である。
さらに、前記スイッチ回路は第1トランジスタ、第2トランジスタを備え、前記第1トランジスタのゲートが前記電圧増幅器と前記電圧−電流変換器との間に接続され、前記第1トランジスタのソースが前記電圧出力端子に接続され、前記第1トランジスタのドレインが前記高電圧入力端子に接続され、前記第2トランジスタのゲートが前記コントローラに接続され、前記第2トランジスタのソースが前記低電圧入力端子に接続され、前記第2トランジスタのドレインが前記電圧出力端子に接続される。
本発明はさらに、ディスプレイパネルを提供し、前記ディスプレイパネルは上記の過電流保護回路を備える。
本発明に係るディスプレイパネル及びそのGOA回路の過電流保護回路は、GOA回路の制御信号源の電圧信号を電流信号に変換して増幅し、次に表示モードに基づき異なる負荷抵抗を選択し、続いて、増幅された電流信号と負荷抵抗との積を閾値電圧と比較し、増幅された電流信号と負荷抵抗との積が閾値電圧より大きい場合、コントローラがスイッチ回路を制御して低レベル信号を出力させてGOA回路を過電流保護状態にし、それにより、過電流の発生によるディスプレイパネルの焼損を避け、且つ電流信号を増幅した後に比較することで、検出難度を減少させ、精度を向上させ、誤操作の確率を低下させる。また、異なる負荷回路によって2次元表示モード及び3次元表示モードの過電流保護を実現し、保護効果を改善する。
図1は本発明のGOA回路の過電流保護回路の構造図である。 図2は本発明のGOA回路の過電流保護回路の具体的な回路構造図である。
以下、図面を参照して本発明の実施例を詳細に説明する。しかし、多くの異なる形態で本発明を実施することができ、且つ本発明は、本明細書に記載の具体的な実施例に限定されると解釈されるべきではない。逆に、これらの実施例の提供は、本発明の原理及びその実際の応用を解釈して、当業者が本発明の各実施例及び特定の意図される応用に適する様々な変更を理解できるためである。図面において、同じ符号は同じ要素を示すことに用いられる。
図1を参照し、本実施例に係るGOA回路の過電流保護回路は、増幅回路10、負荷回路20、コンパレータ30、コントローラ40及びスイッチ回路50を備える。上述の増幅回路10の入力端子は高電圧入力端子VGHに接続され、高電圧入力端子VGHがGOA回路の制御信号源の高電圧信号を受信することに用いられる。増幅回路10が上述の高電圧信号の電流値を受信して増幅することに用いられ、増幅回路10の出力端子が負荷回路20を介して接地される。コンパレータ30は増幅回路10の出力端子と上述のコントローラ40との間に接続されており、具体的には、コンパレータ30の正相入力端子が増幅回路10の出力端子に接続され、コンパレータ30の逆相入力端子が閾値電圧源Vthに接続され、コンパレータ30の出力端子がコントローラ40に接続されている。スイッチ回路50はそれぞれ増幅回路10、コントローラ40に接続されており、スイッチ回路50はさらに、高電圧入力端子VGH、低電圧入力端子VGL及び電圧出力端子Voutに接続される。
図2を参照し、増幅回路10は電圧増幅器120及び電圧−電流変換器130を備える。電圧増幅器120は増幅回路10の入力端子に接続され、電圧−電流変換器130は電圧増幅器120と増幅回路10の出力端子との間に接続される。電圧増幅器120はGOA回路の制御信号源の高電圧信号を受信して増幅し、電圧−電流変換器130は増幅された高電圧信号を受信して電流信号に変換して負荷回路20へ送信する。ここで、制御信号源VGHから出力される信号がCKV信号であり、CKV信号が小さいために、それを増幅する必要があり、これにより検出難度を減少させ、精度を向上させ、誤操作の確率を低下させることができる。電圧増幅器120の増幅倍率は実際の必要に応じて設定され、例えば、増幅倍率は10である。
増幅回路10の出力端子の電圧値は、V=I×Rであり、ただし、Iは電圧−電流変換器130により変換された電流信号の電流値であり、Rは負荷回路20の抵抗値である。コンパレータ30の正相入力端子が増幅回路10の出力端子に接続されるため、コンパレータ30の正相入力端子の電圧値はVに等しい。コンパレータ30の逆相入力端子が閾値電圧源Vthから閾値電圧を受信し、閾値電圧の電圧値がVref1であり、次にコンパレータ30はVとVref1の大きさを比較する。V>Vref1、すなわちi>Vref1/Rである場合、コンパレータ30は第1高レベル信号をコントローラ40へ出力し、コントローラ40は第1高レベル信号を受信すると、第2高レベル信号をスイッチ回路50へ出力し、スイッチ回路50は低電圧入力端子VGLと電圧出力端子Voutを導通する。これにより、電圧出力端子Voutは低電圧信号を出力するが、この時、GOA回路は過電流保護状態である。V<Vref1、すなわちi<Vref1/Rである場合、コンパレータ30は第1低レベル信号をコントローラ40へ出力し、コントローラ40は第1低レベル信号を受信した後に第2低レベル信号をスイッチ回路50へ出力し、スイッチ回路50は高電圧入力端子VGHと電圧出力端子Voutを導通する。これにより、電圧出力端子Voutは高電圧信号を出力するが、この時、GOA回路は正常な動作状態である。
GOA回路が2次元表示モード及び3次元表示モードでより良好な保護効果を取得することを確実にするために、負荷回路20は第1負荷回路100及び第2負荷回路110を備える。再び図2を参照すると、具体的には、第1負荷回路100は第1抵抗R1を備え、その抵抗値がr1であり、第2負荷回路110は第2抵抗R2及びトランジスタQ3を備えている。R2の抵抗値はr2であり、トランジスタQ3のゲートは表示モード信号源Vmodeに接続され、トランジスタQ3のソースが接地されている。第2抵抗R2が増幅回路10の出力端子とトランジスタQ3のドレインとの間に接続されており、増幅回路10の出力端子は第1抵抗R1に接続して接地されている。ここで、表示モードは2次元表示モード及び3次元表示モードを含み、好ましくは、トランジスタはNMOSトランジスタであるが、他の実施例では、他のスイッチ回路素子によってトランジスタの機能を実現してもよく、例えば、三極管が挙げられる。GOA回路の表示モードが2次元表示モードである場合、表示モード信号源Vmodeが低レベルを出力し、この時、トランジスタQ3のゲートは低レベルで、オフ状態にあり、第2負荷回路110が導通せず、増幅回路10の出力端子の抵抗値が第1抵抗R1の抵抗値r1であり、この時、V=i×r1であり、閾値電流がVref1/r1である。GOA回路の表示モードが3次元表示モードである場合、表示モード信号源Vmodeが高レベルを出力し、この時、トランジスタQ3のゲートは高レベルで、オン状態にあり、第2負荷回路110が導通し、第1抵抗R1が第2抵抗R2と並列接続され、増幅回路10の出力端子の抵抗値がR1とR2の並列接続後の抵抗値r1×r2/(r1+r2)である。この時、V=i×r1×r2/(r1+r2)であり、閾値電流がVref1×(r1+r2)/r1×r2である。
スイッチ回路50は第1トランジスタQ1、第2トランジスタQ2を備える。第1トランジスタQ1のゲートが電圧増幅器120と電圧−電流変換器130との間に接続され、第1トランジスタQ1のソースが電圧出力端子に接続され、第1トランジスタQ1のドレインが高電圧入力端子VGHに接続される。第2トランジスタQ2のゲートがコントローラ40に接続され、第2トランジスタQ2のソースが低電圧入力端子に接続され、第2トランジスタQ2のドレインが電圧出力端子Voutに接続される。好ましくは、第1トランジスタはPMOSトランジスタであり、第2トランジスタはNMOSトランジスタである。ここで、第2トランジスタQ2のゲートがコントローラ40の出力信号を受信して第2高レベル信号とし、第2トランジスタQ2はオン状態である。第1トランジスタQ1のゲートが電圧増幅器120により増幅された高電圧信号を受信し、それが第1トランジスタQ1の起動電圧より大きく、従って、第1トランジスタQ1はオフ状態であり、低電圧入力端子VGLと電圧出力端子Voutが導通し、電圧出力端子Voutが低電圧信号を出力するが、この時、GOA回路は過電流保護状態である。第2トランジスタQ2のゲートがコントローラ40の出力信号を受信して第2低レベル信号とし、第2トランジスタQ2がオフ状態である。この時、第1トランジスタQ1のゲートが受信した電圧増幅器120により増幅された高電圧信号が第1トランジスタQ1の起動電圧より小さく、従って、第1トランジスタQ1がオン状態であり、高電圧入力端子VGHと電圧出力端子Voutが導通し、電圧出力端子Voutが高電圧信号を出力するが、この時、GOA回路は正常な動作状態である。
本実施例はさらに、上記GOA回路の過電流保護回路を備えるGOA型ディスプレイパネルを提供する。GOA回路の制御信号源の電圧信号を電流信号に変換して増幅し、次に表示モードに基づき異なる負荷抵抗を選択し、続いて、増幅された電流信号と負荷抵抗との積を閾値電圧と比較し、増幅された電流信号と負荷抵抗との積が閾値電圧より大きい場合、コントローラがスイッチ回路を制御して低レベル信号を出力させてGOA回路を過電流保護状態にする。これにより、過電流の発生によるディスプレイパネルの焼損を避け、且つ電流信号を増幅した後に比較することで、検出難度を減少させ、精度を向上させ、誤操作の確率を低下させる。また、異なる負荷回路によって2次元表示モード及び3次元表示モードの過電流保護を実現し、保護効果を改善する。
以上は本願の実施形態に過ぎず、なお、当業者であれば、本願の原理を逸脱することなく、様々な改良及び改変を行うことができ、これらの改良及び改変も本願の保護範囲に属するとみなされるべきである。
10 増幅回路
20 負荷回路
30 コンパレータ
40 コントローラ
50 スイッチ回路
100 第1負荷回路
110 第2負荷回路
120 電圧増幅器
130 電圧−電流変換器

Claims (18)

  1. アレイ基板行駆動回路の過電流保護回路であって、増幅回路、負荷回路、コンパレータ、コントローラ及びスイッチ回路を含み、
    前記増幅回路の入力端子が高電圧入力端子に接続され、前記高電圧入力端子が前記アレイ基板行駆動回路の制御信号源の高電圧信号を受信することに用いられ、前記増幅回路が前記高電圧信号を増幅することに用いられ、前記増幅回路の出力端子が負荷回路を介して接地され、
    前記コンパレータは前記増幅回路の出力端子と前記コントローラとの間に接続され、前記コンパレータが比較した結果が、前記増幅回路の出力端子の電圧値が閾値電圧の電圧値より大きい場合、第1高レベル信号を前記コントローラへ出力することに用いられ、
    前記コントローラはさらに前記スイッチ回路に接続され、前記コントローラは前記第1高レベル信号を受信すると、第2高レベル信号を前記スイッチ回路へ出力することに用いられ、
    前記スイッチ回路はさらに、それぞれ前記増幅回路、前記高電圧入力端子、低電圧入力端子及び電圧出力端子に接続され、前記低電圧入力端子が前記アレイ基板行駆動回路の制御信号源の低電圧信号を受信することに用いられ、前記スイッチ回路は前記第2高レベル信号を受信した後に前記低電圧入力端子と前記電圧出力端子を導通することにより、前記電圧出力端子に前記低電圧信号を出力させることに用いられる前記アレイ基板行駆動回路の過電流保護回路。
  2. 前記コンパレータはさらに、比較した結果が、前記増幅回路の出力端子の電圧値が前記閾値電圧の電圧値より小さい場合、第1低レベル信号を前記コントローラへ出力することに用いられ、前記コントローラは、前記第1低レベル信号を受信した後に第2低レベル信号を前記スイッチ回路に出力して、前記スイッチ回路に前記高電圧入力端子と前記電圧出力端子を導通させることにより、前記電圧出力端子に前記高電圧信号を出力させることに用いられる請求項1に記載の過電流保護回路。
  3. 前記増幅回路の出力端子の電圧値は、V=I×Rであり、ただし、Iは前記増幅回路により増幅された前記高電圧信号の電流値であり、Rは前記負荷回路の抵抗値である請求項2に記載の過電流保護回路。
  4. 前記コンパレータの正相入力端子がそれぞれ前記増幅回路の出力端子及び前記負荷回路に接続され、前記コンパレータの逆相入力端子が前記閾値電圧を受信することに用いられ、前記コンパレータの出力端子が前記コントローラに接続される請求項3に記載の過電流保護回路。
  5. 前記増幅回路は、
    前記増幅回路の入力端子に接続され、前記高電圧信号を受信して増幅することに用いられる電圧増幅器と、
    前記電圧増幅器と前記増幅回路の出力端子との間に接続され、増幅された高電圧信号を電流信号に変換することに用いられる電圧−電流変換器と、を含む請求項1に記載の過電流保護回路。
  6. 前記負荷回路は第1負荷回路と第2負荷回路とを含み、前記第1負荷回路が第1抵抗を含み、前記増幅回路の出力端子が前記第1抵抗を介して接地され、前記第2負荷回路が第2抵抗及びトランジスタを含み、前記トランジスタのゲートが表示モード信号を受信することに用いられ、前記トランジスタのソースが接地され、前記第2抵抗が前記増幅回路の出力端子と前記トランジスタのドレインとの間に接続される請求項1に記載の過電流保護回路。
  7. 前記表示モード信号が2次元表示モードの信号であり、前記トランジスタがオフ状態であり、前記負荷回路の抵抗値Rが前記第1抵抗の抵抗値である請求項6に記載の過電流保護回路。
  8. 前記表示モード信号が3次元表示モードの信号であり、前記トランジスタがオン状態であり、前記負荷回路の抵抗値Rが前記第1抵抗と前記第2抵抗との並列接続後の抵抗値である請求項6に記載の過電流保護回路。
  9. 前記スイッチ回路は第1トランジスタ、第2トランジスタを含み、前記第1トランジスタのゲートが前記電圧増幅器と前記電圧−電流変換器との間に接続され、前記第1トランジスタのソースが前記電圧出力端子に接続され、前記第1トランジスタのドレインが前記高電圧入力端子に接続され、前記第2トランジスタのゲートが前記コントローラに接続され、前記第2トランジスタのソースが前記低電圧入力端子に接続され、前記第2トランジスタのドレインが前記電圧出力端子に接続される請求項5に記載の過電流保護回路。
  10. ディスプレイパネルであって、前記ディスプレイパネルはアレイ基板行駆動回路の過電流保護回路を含み、前記過電流保護回路は、増幅回路、負荷回路、コンパレータ、コントローラ及びスイッチ回路を含み、
    前記増幅回路の入力端子が高電圧入力端子に接続され、前記高電圧入力端子が前記アレイ基板行駆動回路の制御信号源の高電圧信号を受信することに用いられ、前記増幅回路が前記高電圧信号を増幅することに用いられ、前記増幅回路の出力端子が負荷回路を介して接地され、
    前記コンパレータは前記増幅回路の出力端子と前記コントローラとの間に接続され、前記コンパレータが比較した結果が、前記増幅回路の出力端子の電圧値が閾値電圧の電圧値より大きい場合、第1高レベル信号を前記コントローラへ出力することに用いられ、
    前記コントローラはさらに前記スイッチ回路に接続され、前記コントローラは前記第1高レベル信号を受信すると、第2高レベル信号を前記スイッチ回路へ出力することに用いられ、
    前記スイッチ回路はさらに、それぞれ前記増幅回路、前記高電圧入力端子、低電圧入力端子及び電圧出力端子に接続され、前記低電圧入力端子が前記アレイ基板行駆動回路の制御信号源の低電圧信号を受信することに用いられ、前記スイッチ回路は前記第2高レベル信号を受信した後に前記低電圧入力端子と前記電圧出力端子を導通することにより、前記電圧出力端子に前記低電圧信号を出力させることに用いられるディスプレイパネル。
  11. 前記コンパレータはさらに、比較した結果が、前記増幅回路の出力端子の電圧値が前記閾値電圧の電圧値より小さい場合、第1低レベル信号を前記コントローラへ出力することに用いられ、前記コントローラは、前記第1低レベル信号を受信した後に第2低レベル信号を前記スイッチ回路に出力して、前記スイッチ回路に前記高電圧入力端子と前記電圧出力端子を導通させることにより、前記電圧出力端子に前記高電圧信号を出力させることに用いられる請求項10に記載のディスプレイパネル。
  12. 前記増幅回路の出力端子の電圧値は、V=I×Rであり、ただし、Iは前記増幅回路により増幅された前記高電圧信号の電流値であり、Rは前記負荷回路の抵抗値である請求項11に記載のディスプレイパネル。
  13. 前記コンパレータの正相入力端子がそれぞれ前記増幅回路の出力端子及び前記負荷回路に接続され、前記コンパレータの逆相入力端子が前記閾値電圧を受信することに用いられ、前記コンパレータの出力端子が前記コントローラに接続される請求項12に記載のディスプレイパネル。
  14. 前記増幅回路は、
    前記増幅回路の入力端子に接続され、前記高電圧信号を受信して増幅することに用いられる電圧増幅器と、
    前記電圧増幅器と前記増幅回路の出力端子との間に接続され、増幅された高電圧信号を電流信号に変換することに用いられる電圧−電流変換器と、を含む請求項10に記載のディスプレイパネル。
  15. 前記負荷回路は第1負荷回路と第2負荷回路とを含み、前記第1負荷回路が第1抵抗を含み、前記増幅回路の出力端子が前記第1抵抗を介して接地され、前記第2負荷回路が第2抵抗及びトランジスタを含み、前記トランジスタのゲートが表示モード信号を受信することに用いられ、前記トランジスタのソースが接地され、前記第2抵抗が前記増幅回路の出力端子と前記トランジスタのドレインとの間に接続される請求項10に記載のディスプレイパネル。
  16. 前記表示モード信号が2次元表示モードの信号であり、前記トランジスタがオフ状態であり、前記負荷回路の抵抗値Rが前記第1抵抗の抵抗値である請求項15に記載のディスプレイパネル。
  17. 前記表示モード信号が3次元表示モードの信号であり、前記トランジスタがオン状態であり、前記負荷回路の抵抗値Rが前記第1抵抗と前記第2抵抗との並列接続後の抵抗値である請求項15に記載のディスプレイパネル。
  18. 前記スイッチ回路は第1トランジスタ、第2トランジスタを含み、前記第1トランジスタのゲートが前記電圧増幅器と前記電圧−電流変換器との間に接続され、前記第1トランジスタのソースが前記電圧出力端子に接続され、前記第1トランジスタのドレインが前記高電圧入力端子に接続され、前記第2トランジスタのゲートが前記コントローラに接続され、前記第2トランジスタのソースが前記低電圧入力端子に接続され、前記第2トランジスタのドレインが前記電圧出力端子に接続される請求項14に記載のディスプレイパネル。
JP2018560026A 2016-05-12 2016-06-08 ディスプレイパネル及びそのアレイ基板行駆動回路の過電流保護回路 Expired - Fee Related JP6683407B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201610321322.5 2016-05-12
CN201610321322.5A CN105761696B (zh) 2016-05-12 2016-05-12 显示面板及其阵列基板行驱动电路的过流保护电路
PCT/CN2016/085358 WO2017193437A1 (zh) 2016-05-12 2016-06-08 显示面板及其阵列基板行驱动电路的过流保护电路

Publications (2)

Publication Number Publication Date
JP2019518238A true JP2019518238A (ja) 2019-06-27
JP6683407B2 JP6683407B2 (ja) 2020-04-22

Family

ID=56323025

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018560026A Expired - Fee Related JP6683407B2 (ja) 2016-05-12 2016-06-08 ディスプレイパネル及びそのアレイ基板行駆動回路の過電流保護回路

Country Status (5)

Country Link
US (1) US10290244B2 (ja)
JP (1) JP6683407B2 (ja)
KR (1) KR102153460B1 (ja)
CN (1) CN105761696B (ja)
WO (1) WO2017193437A1 (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102364010B1 (ko) * 2014-12-24 2022-02-17 엘지디스플레이 주식회사 과전류 제어장치 및 이를 포함하는 유기발광 표시장치
CN106409263B (zh) * 2016-11-29 2020-05-22 海信视像科技股份有限公司 液晶面板及其线路短路保护方法
CN106843354B (zh) * 2017-04-11 2018-07-17 惠科股份有限公司 一种过流保护电路、显示面板及显示装置
CN107146578B (zh) * 2017-07-04 2019-06-07 京东方科技集团股份有限公司 一种驱动补偿电路及驱动补偿方法、显示装置
CN107393491B (zh) * 2017-07-18 2018-08-14 深圳市华星光电半导体显示技术有限公司 时钟信号输出电路及液晶显示装置
CN107452316A (zh) * 2017-08-22 2017-12-08 京东方科技集团股份有限公司 一种选择输出电路及显示装置
US10417988B2 (en) * 2017-09-01 2019-09-17 Shenzhen China Star Optoelectronics Technology Co., Ltd. Gate driver on array driving circuit and liquid crystal display device having the same
CN109087613A (zh) 2018-10-29 2018-12-25 惠科股份有限公司 过流保护电路及显示驱动装置
CN109410878B (zh) * 2018-12-18 2024-05-03 惠科股份有限公司 一种驱动电路、驱动装置以及显示装置
WO2020124703A1 (zh) * 2018-12-18 2020-06-25 惠科股份有限公司 一种驱动电路、驱动装置及显示装置
CN109616061B (zh) * 2018-12-24 2024-04-26 惠科股份有限公司 源极驱动芯片保护电路、显示面板驱动电路和显示装置
CN109410884B (zh) * 2018-12-27 2021-05-25 惠科股份有限公司 过流保护模组及显示装置
WO2020140236A1 (zh) * 2019-01-03 2020-07-09 京东方科技集团股份有限公司 信号保护电路、其驱动方法及设备
CN110264965A (zh) * 2019-04-16 2019-09-20 惠科股份有限公司 保护电路和源极驱动电路
CN110174545A (zh) * 2019-04-30 2019-08-27 上海芯导电子科技有限公司 一种复用电流检测电路
CN111508418B (zh) * 2020-05-12 2023-04-07 Tcl华星光电技术有限公司 显示装置的驱动电路及驱动方法
CN114512079A (zh) * 2020-11-16 2022-05-17 群创光电股份有限公司 电子装置
CN113433720B (zh) * 2021-06-17 2022-05-06 惠科股份有限公司 一种液晶显示面板测试方法及设备
CN114333721A (zh) * 2021-12-16 2022-04-12 苏州华星光电技术有限公司 一种薄膜晶体管以及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002027657A (ja) * 2000-07-06 2002-01-25 Fuji Electric Co Ltd 電力用半導体素子の過電流保護回路
US20090315527A1 (en) * 2008-06-20 2009-12-24 Nien-Hui Kung Output current detection of a voltage regulator
WO2013005529A1 (ja) * 2011-07-01 2013-01-10 ローム株式会社 過電圧保護回路、電源装置、液晶表示装置、電子機器、テレビ

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6633472B2 (en) * 2001-09-10 2003-10-14 Jung-Hua Lai Electric outlet remote control and power protection circuit
TWI325207B (en) * 2006-06-06 2010-05-21 Realtek Semiconductor Corp Switching regulator with over current protection and method thereof
JP4896754B2 (ja) * 2007-01-31 2012-03-14 ローム株式会社 過電流保護回路及びこれを用いた電源装置
US7948729B2 (en) * 2009-06-29 2011-05-24 Summit Microelectronics, Inc. Method and circuit for over-current protection
KR101422924B1 (ko) * 2012-10-18 2014-08-13 삼성전기주식회사 저전압 강하 레귤레이터
CN103050096B (zh) * 2013-01-21 2015-10-28 深圳市华星光电技术有限公司 背光驱动电路过压保护方法
US9480124B2 (en) * 2013-12-25 2016-10-25 Shenzhen China Star Optoelectronics Technology Co., Ltd. Single string over power protection and light source driver circuit used in display device
CN104700811A (zh) * 2015-03-27 2015-06-10 友达光电股份有限公司 一种驱动控制电路及其 goa 电路的过流保护方法
CN105304050B (zh) * 2015-11-20 2017-07-25 深圳市华星光电技术有限公司 一种过流保护电路和过流保护方法
JP6620013B2 (ja) * 2015-12-25 2019-12-11 ローム株式会社 スイッチング電源装置
CN105448260B (zh) * 2015-12-29 2017-11-03 深圳市华星光电技术有限公司 一种过流保护电路及液晶显示器
CN105448261B (zh) * 2015-12-31 2018-05-18 深圳市华星光电技术有限公司 液晶显示器
CN105790206B (zh) * 2016-04-27 2018-07-17 深圳市华星光电技术有限公司 一种过流保护电路及液晶显示器
CN106067290B (zh) * 2016-06-15 2019-04-12 北京大学深圳研究生院 一种电流检测电路及显示系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002027657A (ja) * 2000-07-06 2002-01-25 Fuji Electric Co Ltd 電力用半導体素子の過電流保護回路
US20090315527A1 (en) * 2008-06-20 2009-12-24 Nien-Hui Kung Output current detection of a voltage regulator
WO2013005529A1 (ja) * 2011-07-01 2013-01-10 ローム株式会社 過電圧保護回路、電源装置、液晶表示装置、電子機器、テレビ

Also Published As

Publication number Publication date
KR20190013828A (ko) 2019-02-11
CN105761696B (zh) 2018-06-22
JP6683407B2 (ja) 2020-04-22
US20180174501A1 (en) 2018-06-21
US10290244B2 (en) 2019-05-14
WO2017193437A1 (zh) 2017-11-16
KR102153460B1 (ko) 2020-09-08
CN105761696A (zh) 2016-07-13

Similar Documents

Publication Publication Date Title
JP6683407B2 (ja) ディスプレイパネル及びそのアレイ基板行駆動回路の過電流保護回路
US8963640B2 (en) Amplifier for output buffer and signal processing apparatus using the same
US8044950B2 (en) Driver circuit usable for display panel
WO2017185422A1 (zh) 一种过流保护电路及液晶显示器
US7936363B2 (en) Data receiver circuit, data driver, and display device
US20200312259A1 (en) Electrical level processing circuit, gate driving circuit and display device
KR102089156B1 (ko) 디스플레이 장치, 소스 구동 회로 및 그 제어 방법
US20110175942A1 (en) Gamma Reference Voltage Output Circuit of Source Driver
JP5723469B2 (ja) バッファ回路
US20170256196A1 (en) Gate driving circuit, an array substrate and a method for recovering the same
US10937359B2 (en) Source driver and display apparatus including the same
US20170169777A1 (en) Output circuit of display driving device
US9467108B2 (en) Operational amplifier circuit and method for enhancing driving capacity thereof
CN109992158A (zh) 触控显示面板、其驱动方法及显示装置
US10727866B2 (en) Keyboard apparatus
JP2016063281A (ja) 増幅回路
TWI671731B (zh) 電壓補償電路、顯示裝置以及電壓補償方法
US10586484B2 (en) Selection and output circuit, and display device
US9093961B2 (en) Operational amplifier
JP2013104942A (ja) 出力回路及びそれを備えた増幅器
JP2024099057A (ja) 半導体装置
US11558043B2 (en) Voltage adjust circuit and operation method thereof
US20150357974A1 (en) Buffer circuit
JP2021022917A (ja) 半導体装置
JPH1188130A (ja) 波形整形回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20181112

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20191015

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191016

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200115

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200225

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200324

R150 Certificate of patent or registration of utility model

Ref document number: 6683407

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees