JP2018504618A - データ転送方法、データ転送モジュール、関連するディスプレイパネルとその駆動方法、及び関連ディスプレイデバイス - Google Patents

データ転送方法、データ転送モジュール、関連するディスプレイパネルとその駆動方法、及び関連ディスプレイデバイス Download PDF

Info

Publication number
JP2018504618A
JP2018504618A JP2016574997A JP2016574997A JP2018504618A JP 2018504618 A JP2018504618 A JP 2018504618A JP 2016574997 A JP2016574997 A JP 2016574997A JP 2016574997 A JP2016574997 A JP 2016574997A JP 2018504618 A JP2018504618 A JP 2018504618A
Authority
JP
Japan
Prior art keywords
pixel
data
sub
display
sets
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016574997A
Other languages
English (en)
Other versions
JP6740141B2 (ja
Inventor
フイ・ジャオ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from CN201410742033.3A external-priority patent/CN104361854A/zh
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of JP2018504618A publication Critical patent/JP2018504618A/ja
Application granted granted Critical
Publication of JP6740141B2 publication Critical patent/JP6740141B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T3/00Geometric image transformations in the plane of the image
    • G06T3/40Scaling of whole images or parts thereof, e.g. expanding or contracting
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0457Improvement of perceived resolution by subpixel rendering
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本開示は、第2解像度より高い第1解像度で画像を表示するためのデータを第2解像度のディスプレイパネルへ転送するための方法を提供する。該方法は、画素データを順に1次キャッシュへ収集して格納するステップと、1次キャッシュに格納されている画素データを順にデータ処理ユニットへ転送するステップと、時分割操作によって、受け取った画素データに対して色混合処理を適用して表示データを生成するステップを含む。該方法は、表示データを2次キャッシュへ順に転送して、第1解像度に対応する1行の画素構造についての画素データを処理して、表示データとして2次キャッシュへ格納するまで上記ステップを繰り返すことと、表示データを第2解像度に対応する1行の画素構造へ転送することを更に含む。

Description

関連出願の相互参照
1この出願は、2014年12月5日に提出した中国特許出願No.201410742033.3と2015年10月12日に提出した中国特許出願No.201510657018.3の優先権を主張し、その全体の内容が参照により援用される。
本発明は表示技術分野に関し、特にデータ転送方法、データ転送モジュール、関連するディスプレイパネル、該ディスプレイパネルの駆動方法、及び関連ディスプレイデバイスに関する。
従来のフラットスクリーンディスプレイデバイスにおいて、ディスプレイパネルは、通常、複数の画素構造を備える。各画素構造は、3原色、即ち赤(R)、緑(G)及び青(B)のサブ画素構造を備える。各サブ画素構造の色を調節することによって、ディスプレイパネルにおける画素構造のグレイスケールを調節でき、カラフルな画像を表示することができる。従って、カラー画像を表示するためのソフトウェアアルゴリズムは、1行における全ての画素構造の画像データ、即ち対応する色成分を含むサブ画素構造のRGBデータをレジスター又はキャッシュに格納することと、中央演算処理ユニット(CPU)によってサブ画素構造のRGBデータを計算することを含む。サブ画素構造のRGBデータは、画像を表示するために必要とされる。サブ画素構造のRGBデータを、キャッシュ又はレジスターに格納する。ディスプレイパネルの駆動モジュール(即ち、駆動集積回路のようなハードウェアデバイス)は、サブ画素構造のRGBデータを出力して画像を表示する。
表示技術の発展に伴い、ディスプレイパネルの表示解像度は益々高くなっている。表示解像度の高いディスプレイパネルにおいて、一つのサブ画素構造の寸法は、通常マイクロメーターで計られる。ディスプレイパネルによって表示される画像又はビデオの鮮明度はより良いものとなる。しかしながら、高解像度ディスプレイのためにディスプレイパネルにおいてできるだけ多くのサブ画素構造を実装しようとすると、ディスプレイパネルの設計及び製造は非常に困難になる。
現在では、高解像度アルゴリズム(HRA)が開発され、特定の状況ではディスプレイパネルの物理的な解像度よりも高い仮想解像度を実現する。図1は、HRAを適用して物理的な解像度よりも高い仮想解像度を得る例示的な方法を示す。ディスプレイパネルにおいて、サブ画素構造はRGBGとして繰り返し配置される。例えば、画像解像度は1024×720である。画素データ入力元は1行における720個画素構造について画素データを提供し、そのデータを駆動集積回路(IC)のレジスター又はキャッシュに格納する。各画素構造のデータセットが3つのRGBサブ画素構造向けのデータを含むため、720個画素構造についてのデータが2160個サブ画素構造についてのデータを含む。適当なHRAアルゴリズムを画素データに適用し、ディスプレイパネルにRGBGとして繰り返し配置されている第2画素データを得る。RGBGとして配置されるサブ画素構造について、第2画素データを転送し対応するレジスター又はキャッシュに格納する。ディスプレイパネルの駆動モジュール(即ち、駆動ICのようなハードウェアデバイス)は、ディスプレイパネル上でRGBGのパターンで配置されている画素データを対応するサブ画素構造又は画素構造に転送して画像を表示する。この方法により、ディスプレイパネルは、画像をディスプレイパネルの物理的な解像度よりも高い解像度又は仮想解像度で表示する。
上記の駆動処理とデータ転送処理において、画素データを入力する処理と、HRAによって画素データを処理する処理と、画素データを出力する処理を分ける。画素データを入力するタイミングと画素データを出力するタイミングは、互いに影響しない。従って、駆動ICにおけるレジスターについて駆動処理とデータ転送処理を行うのは非常に難しい。即ち、駆動ICにおけるレジスターが大量の画素データ、例えば数行の画素構造についての画素データ又は複数のフレームについての画素データをバッファリングする必要がある。より多くのCPUも、画素データを処理するために必要とされる。場合がある。従って、駆動ICの容量が増加し、電力消費要求が増加する。駆動ICの製造コストが増加する。更に、画素データ出力処理が更に遅延する場合がある。例えば、数行の画素構造の、又は数フレームの画素クロックサイクルによって該遅延が増す。
従って、より少ない計算資源を使用して、画素データを入力する及び/又は出力する処理の遅延を減らすことができる方法が望まれている。
上記課題の1つ以上と該技術分野の他の課題を少なくとも部分的に緩和するために、本開示では、データ転送方法、関連するデータ転送モジュール、該データ転送モジュールを組み込んだディスプレイパネル、該ディスプレイパネルの駆動方法と該ディスプレイパネルを組み込んだディスプレイデバイスを提供する。データ転送方法とデータ転送モジュールを利用することによって、レジスターの数がより少ない駆動IC又は容量のより小さいレジスターを得ることができる。画像を表示するとき、該ディスプレイパネルの遅延が低減され、ディスプレイパネルのリアルタイム性能が向上する。
本開示の一つの方面は、第2解像度より高い第1解像度で画像を表示するためのデータを前記第2解像度のディスプレイパネルへ転送する方法を提供する。該方法は、画素データを順に収集して前記画素データを1次キャッシュに格納するステップと、前記第1解像度の1行の画素構造についての画素データのサブセットを収集した後、1次キャッシュに格納されている画素データを順にデータ処理ユニットへ転送するステップと、前記第1解像度の1行の画素構造についての画素データのサブセットを転送した後、時分割操作によって、受け取った画素データに対して色混合処理を適用して表示データを生成するステップを含む。該方法は、前記第1解像度の1行の画素構造についての画素データのサブセットを処理した後、表示データを順に前記2次キャッシュへ転送するステップを更に含むほか、前記第1解像度に対応する1行の画素構造向けの画素データを処理して表示データとして前記2次キャッシュに格納するまで、画素データを収集するためのステップと、収集した画素データを前記1次キャッシュから前記データ処理ユニットへ転送するステップと、前期色混合処理を適用して表示データを生成するステップと、表示データを前記2次キャッシュへ転送するステップを繰り返して、表示データを前記第2解像度に対応する1行の画素構造へ転送するステップを更に含む。
前記第1解像度についての画素データは、1行の画素構造についてのKセットの画素データを含み、前記第2解像度に対応する画素構造は、1行においてM個画素構造を備えてもよい。
前記2次キャッシュが1行の画素構造についてのKセットの画素データから得られたMセットの表示データを受け取ると、前記表示データをディスプレイパネルにおけるM個画素構造へ転送してもよい。
一画素データセットを前記データ処理ユニットへ転送するタイミングと、隣接の画素データセットをCPUへ転送するタイミングは、1つのクロックサイクルをおいてもよい。
該方法は、iセット以上の画素データを前記1次キャッシュに格納すると、最初のiセットの画素データが順に前記データ処理ユニットへ転送されるステップと、前記データ処理ユニットは、iセットの画素データを受け取り、前記iセットの画素データに対して前記色混合処理を適用してjセットの表示データを得るステップと、前記jセットの表示データを前記2次キャッシュへ順に転送するステップを更に含んでもよい。ここで、K/iは正の整数であり、iは2の整数倍であり、前記iセットの画素データにおけるサブ画素成分の数が前記jセットの表示データにおけるサブ画素成分の数より大きい。
一グループのiセットの画素データを前記データ処理ユニットへ転送するタイミングと、隣接の一グループのiセットの画素データを前記データ処理ユニットへ転送するタイミングは、h個クロックサイクルをおいてもよい。ここで、hは2以上の正の偶数である。
前記データ処理ユニットはh個処理ユニットを備え、各々が画素データを収集するステップと、収集した画素データを前記1次キャッシュから前記データ処理ユニットへ転送するステップと、前記色混合処理を適用して表示データを生成するステップと前記表示データを前記2次キャッシュへ転送するステップを実行してもよい。
一画素データセットは異なる色の複数の第1サブ画素成分についてのデータを含み、一表示データセットは複数の第2サブ画素成分についてのデータを含み、一部の第2画素が同じ色を有してもよい。
該方法は、対応する色の隣接の前記第1サブ画素成分に対して前記色混合処理を適用して異なる色の前記第2サブ画素成分を得る、又は対応する色の前記第1サブ画素成分を再利用することによって異なる色の前記第2サブ画素成分を得るステップと、対応する色の隣接の前記第1サブ画素成分に対して前記色混合処理を適用して同じ色の前記第2サブ画素成分を得る、又は対応する色の前記第1サブ画素成分を再利用することによって同じ色の前記第2サブ画素成分を得るステップを含んでもよい。
該方法は、iセットの画素データの前記第1サブ画素成分に対して前記色混合処理を適用してjセットの前記表示データを得るステップを更に含んでもよい。ここで、一画素データセットは3つの前記第1サブ画素成分を含み、各々が他方と異なる色を有し、一表示データセットは四つの前記第2サブ画素成分を含み、四つの前記第2サブ画素成分のうち、2つが同じ色を有し、四つの前記第2サブ画素成分のうち、他の二つが互いと異なり、かつ同じ色である二つの前記第2サブ画素成分と異なる色を有し、同じ色の二つの前記第2サブ画素成分は異なる色の他の一つのサブ画素成分によって分離され、同じ色の二つの前記第2サブ画素成分の一つと、1つの異なる色の隣接の前記第2サブ画素成分は、一サブ画素データセットを形成し、2セットのサブ画素データが1表示データセットを形成する。
前記色混合処理は、平均化方法、加重平均化方法、平方根方法とミディアンフィルタリング方法の一つ以上を含んでもよい。
前記色混合処理は、前記色混合処理前に前記第1サブ画素成分及び前記第2サブ画素成分の対応関係を含む二次元のマッピングテーブルを形成するステップと、隣接の前記第1サブ画素成分を、対応する色の出力データを問い合わせるための前記マッピングテーブルの入力として入力して表示データの前記第2サブ画素成分を得るステップを更に含んでもよい。ここで、前記マッピングテーブルの入力データは、同じ色の2つの前記第1サブ画素成分の輝度レベルを含み、前記マッピングテーブルの出力データは、色が前記第1サブ画素成分に対応する前記第2サブ画素成分の統合した輝度レベルを含む。
前記画素データは、赤サブ画素成分、緑サブ画素成分と青サブ画素成分を含み、同じ色の二つの前記第2サブ画素成分は前記緑サブ画素成分であり、一サブ画素ストリングデータセットは、前記赤サブ画素成分と前記緑サブ画素成分の組合せ及び前記青サブ画素成分と前記緑サブ画素成分の組合せ、又は前記緑サブ画素成分と前記赤サブ画素成分の組合せ及び前記緑サブ画素成分と前記青サブ画素成分の組合せを含んでもよい。一画素データセットは2セットのサブ画素ストリングデータを含み、2つの前記緑サブ画素成分が異なる色の一つのサブ画素成分によって分離される。
前記画素データの各セットは、前記色混合処理によって一サブ画素ストリングデータセットを形成し、iセットのサブ画素ストリングデータは、jセットの前記表示データを形成してもよい。ここで、j = i/2である。
各表示データ画素構造は4つのサブ画素構造を備え、4つの前記サブ画素構造のうち、2つは同じ色を有し、1つの異なる色の前記サブ画素構造によって分離されてもよい。
本開示の他の方面は、ディスプレイパネルの駆動方法を提供する。該方法は、開示した画像を表示するためのデータ転送方法を含み、K個画素構造の1行についての画素データに基づいて形成された表示データは、1行のM個画素構造を駆動するように構成される。
K個画素構造の1行についての画素データをパイプライン処理によって順に1次キャッシュと、同じデータ処理ユニットと、2次キャッシュにおいて処理しM個画素構造の1行についての表示データを形成してもよい。
本開示の他の方面は、第2解像度より解像度の高い第1解像度のデータを前記第1解像度のディスプレイパネルへ転送して表示するように構成されるデータ転送モジュールを提供する。該データ転送モジュールは、画素データを順に受け取って順に1次キャッシュに格納して、前記画素データをデータ処理ユニットへ転送するように構成される1次キャッシュと、前記画素データを受け取り、時分割操作に従って、前記画素データに対して前記色混合処理を適用し表示データを取得し前記表示データを2次キャッシュへ転送するように構成されるデータ処理ユニットと、前記表示データを受け取って格納して、前記表示データを画素構造の1行へ転送するように構成される2次キャッシュを備える。
前記第1解像度の前記画素データは、1行の画素構造についてのKセットの画素データを含み、前記第2解像度に対応する前記画素構造は、1行においてM個画素構造を備えてもよい。
前記2次キャッシュが1行の画素構造についてのKセットの画素データから得られたMセットの表示データを受け取ると、前記表示データをディスプレイパネルにおけるM個画素構造へ転送してもよい。
iセット以上の画素データが前記1次キャッシュに格納されると、前記1次キャッシュが最初のiセットの画素データを前記データ処理ユニットへ順に転送し、K/iは正の整数であり、iは2の整数倍であり、前記データ処理ユニットはiセットの画素データを受け取り、前記iセットの画素データに対して前記色混合処理を適用しjセットの表示データを取得し、前記iセットの画素データにおけるサブ画素成分の数が前記jセットの表示データにおけるサブ画素成分より大きく、前記データ処理ユニットは前記jセットの表示データを順に前記2次キャッシュへ転送してもよい。
一画素データセットは異なる色の複数の第1サブ画素成分を含み、一表示データセットは複数の第2サブ画素成分を含み、いくつかの前記第2サブ画素が同じ色を有し、前記データ処理ユニットは、繰り返して画素データをK/iグループから受け取るためのh個処理ユニットを備え、前記処理ユニットは画素データを受け取って前記画素データに対して色混合処理を適用して表示データを取得し、hは2以上の偶数であり、対応する色の隣接の前記第1サブ画素成分に対して前記色混合処理を適用して異なる色の前記第2サブ画素成分を取得し、又は対応する色の前記第1サブ画素成分を再利用することによって異なる色の前記第2サブ画素成分を取得し、対応する色の隣接の前記第1サブ画素成分に対して前記色混合処理を適用し同じ色の前記第2サブ画素成分を取得し、又は対応する色の前記第1サブ画素成分を再利用することによって同じ色の前記第2サブ画素成分を得てもよい。
一画素データセットは3つの前記第1サブ画素成分を含み、各々は互いと異なる色を有し、一表示データセットは四つの前記第2サブ画素成分を含み、四つの前記第2サブ画素成分のうち、2つは同じ色を有し、四つの前記第2サブ画素成分のうち、他の二つは互いと異なり、かつ同じ色の二つの前記第2サブ画素成分と異なる色を有し、同じ色の二つの前記第2サブ画素成分は他の異なる色の1つのサブ画素成分によって分離され、同じ色の二つの前記第2サブ画素成分の一つと、1つの異なる色の隣接の前記第2サブ画素成分は、一サブ画素データセットを形成し、2セットのサブ画素データは1表示データセットを形成し、iセットの画素データの第1サブ画素成分に対して前記色混合処理を適用してjセットの表示データを得てもよい。
本開示の他の方面は、開示したデータ転送モジュールを組み込んだディスプレイスクリーンを備えるディスプレイパネルを提供する。
ディスプレイパネルの各行はM個表示画素構造を備え、各画素構造は4つのサブ画素構造を備え、4つの前記サブ画素構造のうち、2つが同じ色を有し、一つの異なる色の前記サブ画素構造によって分離されてもよい。
本開示の他の方面は、開示したディスプレイパネルを備えるディスプレイデバイスを提供する。
本開示の他の方面は、本開示の明細書、請求の範囲及び図面を考慮して当業者が理解できるであろう。
以下の図面は、さまざまな開示実施例を例示するものに過ぎず、本開示の範囲を制限する意図はない。
従来の高解像度アルゴリズム(HRA)の例示的な応用を示す。 本開示の実施例1による例示的なデータ転送処理を示す。 本開示の実施例1による例示的なパイプライン処理操作を示す。 本開示の実施例による例示的な色混合処理を示す。 図4の色混合処理による画素データから表示データへの例示的な変換を示す。 開示実施例による画素構造の例示的な配置を示す。 開示実施例による例示的なデータ転送処理のフローチャートを示す。
添付図面を参照し、例示的な実施例によって本発明を詳細に説明する。可能な限り、図面全体を通して同一の参照番号を使用して同一もしくは同等の部品を指すこととする。ここで説明する例示的な実施例は本開示を説明、解説するものに過ぎず、本発明を制限するものではないことを理解すべきである。
本開示は、RGB画素データ入力元(即ち、高解像度ディスプレイについての画素データ)とRGBG画素データ出力間のタイミング相関関係とサイクリング繰り返しを利用して、入力画素データと出力画素データ間のパターン又は相関関係を得る。入力画素データと出力画素データ間のタイミングループを改善することによって、従来のHRAの実現を単純化するパターンが利用される。本開示においては、1台のCPUをループ操作において繰り返し使用して画素データの変換とデータ転送処理を完成する。駆動グループを形成してループ操作において駆動する。従って、ディスプレイパネルの物理的な解像度よりも高い解像度の画像を、ディスプレイパネルで表示することができる。レジスター又はキャッシュの容量に対する、開示したデータ転送方法とデータ転送モジュールの要求は、さほど厳しくない。開示したデータ転送方法とデータ転送モジュールは、画像表示の遅延を更に減らし、これによりリアルタイム画像を表示する品質が改善される。
本開示の実施例1は、データ転送方法と、対応するデータ転送モジュールを提供する。データ転送方法によると、データ転送方法のために、比較的に少量のCPU能力だけが必要となる。該データ転送方法は、1行においてM個画素構造を備え、1行においてKセットの画素データについてのデータを表示するディスプレイパネルに適する。M個画素構造のサブ画素構造の数は、Kセットの画素データにおけるサブ画素成分の数より大きい。開示した方法は、データ転送コストを低減する。
本開示のCPUは、任意の適当なデータ処理ユニットである。CPUは、プロセッサー、ランダムアクセスメモリ(RAM)ユニット、読出し専用メモリ(ROM)ユニット、記憶ユニット、ディスプレイ、入出力インタフェースユニット、データベース及び通信インタフェースを備える。開示実施例の原則を逸脱しない範囲で他の成分を加え、または特定のデバイスを取り外すことができる。
該データ転送方法に適するディスプレイパネルにおいて、各画素構造は、4つのサブ画素構造を備える。4つのサブ画素構造のうち、2つが同じ色を有し、異なる色の1つのサブ画素によって分離される。
なお、ディスプレイパネルにおいては、画素構造の行とカラムを、ディスプレイパネル及び/又はユーザーの視野角の方向によって分割する。即ち、画素構造の行とカラムは相対的である。実施例1においては、該データ転送方法を画素構造の行におけるデータ転送によって例示する。従って、開示したデータ転送方法を使用する画素構造の行におけるデータ転送を、行とカラム間の特定の座標関係によって画素構造のカラムにおけるデータ転送に適用することができる。画素構造の行における、又は画素構造のカラムにおけるデータ転送は、異なる応用又は設計によって決定すべきであり、本開示の実施例によって制限されない。
図7は、例示的なデータ転送処理のフローチャートを示す。図7に示すように、データ転送処理は、ステップS1からS5を含む。
ステップS1において、画素データを順に受け取り、1次キャッシュに格納する。画像データの各行は、Kセットの画素データを含む。
ステップS1において、画素データを順に受け取って1次キャッシュに格納する。図4に示すように、画素データの各セットは、異なる色の複数の第1サブ画素成分を含む。例えば、画素データの各セットは、3つの異なる色の第1サブ画素成分を含む。各サブ画素成分の色を、異なる輝度レベルで表示する。サブ画素成分の異なる輝度レベルの組合せは、可視域内の1画素点のいろいろな輝度レベル及び/又は色を形成する。
ステップS2において、1次キャッシュに格納されている画素データを、CPUへ順に転送する。1次キャッシュに格納されている画素データセットの数がi以上になるとき、最初のiセットの画素データをCPUへ転送することが望ましい。K/iは正整数であり、iは2の整数倍である。
ステップS2において、隣接の2セットの画素データは、1つのクロックサイクルをおいてCPUへ転送する。画素データの各グループは、iセットの画素データを含む。隣接の2つのグループの画素データは、h個クロックサイクルをおいてCPUへ転送する。hは2以上の偶数であり、CPUにおける処理ユニットの数と等しい。
なお、ステップS2において、グループとしてCPUへ転送されたiセットの画素データは、開示した方法の1実施例に過ぎない。CPUへのグループとしてのiセットの画素データの転送は、隣接の画素データセットに色混合処理を適用して表示データを得るという点に主な利点がある。CPUで実行する異なる色混合処理により、受け取った画素データを、1セットずつCPUへ順に転送しても良い。CPUの処理後に得られる表示データを、1セットずつ2次キャッシュへ転送しても良い。CPUのh個処理ユニットは繰り返し使用する。画素データを表示データに変換するパイプライン処理を実行することができる。
ステップS3において、CPUは画素データを受け取り、時分割操作によって受け取った画素データに対して色混合処理を適用し表示データを得る。例示的な色混合方法は、図5に関連付けて後で記述する。
例えば、CPUがiセットの画素データを受け取り、このiセットの画素データに対して色混合処理を適用してjセットの表示データを生成する。iセットの画素データにおけるサブ画素成分の数は、jセットの表示データにおけるサブ画素成分の数より大きい。
図4を参照すると、例えば、表示データの各セットは、複数の第2サブ画素成分を含む。特定の第2サブ画素成分は、同じ色を有する。例えば、図4に示すように、表示データの各セットは、四つの第2サブ画素成分を含む。四つの第2サブ画素成分のうち、2つは同じ色を有する。四つの第2サブ画素成分のうち、他の二つはそれぞれ異なる色を有する。同じ色を有する二つの第2サブ画素成分は、異なる色の一つのサブ画素成分によって分離される。同じ色である二つの第2画素成分の一つと1つの異なる色の隣接する第2サブ画素成分は、一サブ画素ストリングデータセットを形成する。2セットの第2サブ画素ストリングデータは、一表示データセットを形成する。CPUの各処理ユニットは、一画素データセットに対して色混合を適用し一サブ画素ストリングデータセットを得る。2セットのサブ画素データは、一表示データセットを形成する。i画素データセットにおける全ての第1サブ画素構造成分に対して色混合処理を適用することによって、jセットの表示データを得ることができる。
図7に戻って参照すると、ステップS3において、色混合処理は、以下の実装例を含む。一例では、図5に示すように、第1画素データの隣接のセットにおける第1サブ画素成分に対して色混合処理を適用することによって、一表示データセットにおける異なる色の二つの第2サブ画素成分を得る。画素データの隣接のセットにおける第1サブ画素成分の色は、二つの第2サブ画素成分の色と対応する。異なる色の二つの第2サブ画素成分に対応する色を有する第1サブ画素成分を再利用することによって、一表示データセットにおける異なる色の二つの第2サブ画素成分を得る。画素データの隣接のセットにおける第1サブ画素成分に対して色混合処理を適用することによって、一表示データセットにおける同じ色の二つの第2サブ画素成分を得る。画素データの隣接のセットにおける第1サブ画素成分の色は、同じ色の二つの第2サブ画素成分の色に対応する。同じ色の二つの第2サブ画素成分に対応する色を有する第1サブ画素成分を再利用することによって、1表示データセットにおける同じ色の二つの第2サブ画素成分も得られる。
即ち、色混合処理を使用して第1サブ画素成分から第2サブ画素成分を得るために、表示データにおける1サブ画素ストリングデータセットにおける同じ色の第2サブ画素成分を、対応する色の第1サブ画素成分を直接再利用することによって得る。また、第1サブ画素成分は、表示データセットと同じシーケンス番号の画素データセットに含まれる。隣接の画素データセットにおける対応する色の第1サブ画素成分に対して色混合処理を適用することによって、第2サブ画素成分も得られる。一表示データセットの一サブ画素ストリングデータセットにおける異なる色の第2サブ画素成分も、同じ手段によって得られる。上記の色混合処理は、実現しやすく、高解像度ディスプレイについての画素データにおける表示情報の表示データへの保存が実質的に保証される。このように、表示される画像は、忠実性が改善されることとともにより豊かになり、又はよりカラフルになる。
なお、Kセットの画素データの最初のiセットの画素データ又は最後のiセットの画素データについて、1画素データセットにおける第1サブ画素成分を再利用して対応する表示データセットにおける第2サブ画素成分を得る。第1サブ画素成分は、第2サブ画素成分に対応する色を有する。画素データセットのシーケンス番号は、表示データセットのシーケンス番号と同じである。最初のiセット又は最後のiセット以外の画素データについて、色混合処理及び/又は再利用処理を適用して対応する表示データにおける第2サブ画素成分を得る。第2サブ画素成分を得るための特定の手段は、ここの実施例によって制限されない。
隣接の画素データセットにおける第1サブ画素成分を混合することによって、表示データを得る。具体的には、図5に示すように、一画素データセットは、3つの第1サブ画素成分、即ち一つの赤第2サブ画素成分と、一つの緑第2サブ画素成分と一つの青第2サブ画素成分を含む。赤第2サブ画素成分は、赤光を発するための第2サブ画素成分を表し、緑第2サブ画素成分は、緑光を発するための第2サブ画素成分を表し、青第2サブ画素成分は、青光を発するための第2サブ画素成分を表す。図5に示すように、表示データにおいて、同じ色の二つの第2サブ画素成分は、緑第2サブ画素成分である。2セットのサブ画素ストリングデータは、赤第2サブ画素成分と緑第2サブ画素成分の組合せ、並びに青第2サブ画素成分と緑第2サブ画素成分の組合せを含む。2セットのサブ画素ストリングデータは、緑第2サブ画素成分と赤第2サブ画素成分の組合せ、並びに緑第2サブ画素成分と青第2サブ画素成分の組合せを含んでも良い。一表示データセットは、2セットのサブ画素ストリングデータを含む場合があり、ここで、2つの緑サブ画素成分は他の(即ち赤か青の)サブ画素成分によって分離される。図6は、本開示による表示データを表示するための画素構造の例示的な配置を示す。上記のサブ画素ストリングデータを有する表示データに基づいて、画素構造は、RGBG、GRGB、BGRG及びGBGRのような配置又は構成を含む。
より具体的には、図4に示すデータ転送処理に戻って参照すると、画素データの各セットは、RGBとして配置される3つの第1サブ画素成分を含む。6セットの画素データは、18個第1サブ画素成分を含む。表示データの各セットは、RGBGとして配置される四つの第2サブ画素成分を含む。3セットの表示データは、12個第2サブ画素成分を含む。色混合処理を画素データの各セットに適用して一サブ画素ストリングデータセットを得る。画素データセットと同じシーケンス番号の対応するサブ画素ストリングデータセットについて、対応する色の第1サブ画素成分の値を再利用することによって、第2サブ画素成分の値を得る。隣接の第1サブ画素成分に対して色混合処理を適用することによっても、第2サブ画素成分の値が得られる。第2サブ画素成分は、青第2サブ画素成分、赤第2サブ画素成分及び/又は緑第2サブ画素成分である。2セットのサブ画素ストリングデータは、一表示データセットを形成する。従って、3セットの表示データ(即ち図4のダッシュボックス10に示す12個第2サブ画素成分)を得ることができる。
図4に示すように、色混合処理を使って画素データから表示データを得るための処理において、色混合処理を適用する処理ユニットは図3に示す4つの処理ユニット備える。4本のパイプラインを形成して4セットのサブ画素ストリングデータを2セットの表示データに変換する。言い換えると、同じ色(例えば緑)の2つのサブ画素成分の1つと異なる色(例えば赤か青)のサブ画素成分間の変換を、再利用−再利用、再利用−色混合、色混合−再利用及び色混合−色混合処理のうちの一つとして記述する。変換は異なる応用及び/又は設計によって決定・調節され、本開示の実施例によって制限されない。
例示的なデータ転送方法を、図2に更に図示する。DE_in信号が高電圧であるとき、画素データが有効である、即ち転送準備が完了している。CPUは、画素データの最初の0-hセットを収集・サンプリングする。0からhセットの画素データは、0thからhthセットの画素データを指す。0からhセットの画素データを、CPUの処理ユニットに順に配布・割り当てる。各処理ユニットは、1画素データセットを処理して更に一サブ画素ストリングデータセットを2次キャッシュに出力する。CPUの各処理ユニットが画素データ処理を完成すると、CPUが別の、又は新たな0からhセットの画素データを収集して該画素データを処理ユニットに転送する。処理ユニットは、新たな0からhセットの画素データを処理し始める。駆動回路の利用を改善するために、CPUの処理ユニットを時分割操作によって操作する。従って、h個クロックサイクル後、CPUが継続してhから(2h+1)セットの画素データ、即ち新たな0からhセットの画素データを収集する。各処理ユニットは1画素データセットを処理して更に一サブ画素ストリングデータセットを2次キャッシュなどへ出力する。
色混合処理を適用することと、第1サブ画素成分と第2サブ画素成分の対応関係によって、各画素データは、一サブ画素ストリングデータセットを形成する。従って、iセットのサブ画素ストリングは、j= i/2セットの表示データを形成する。
いくつかの実施例では、色混合処理は、平均化方法、加重平均化方法、平方根方法、ミディアンフィルタリング方法又は他の任意の適当な方法のうちの一つ以上である。方法の詳細は、ここに記述しない。
いくつかの実施例では、他の色混合処理を使用する。該色混合処理は、該色混合処理の前に第1サブ画素成分と第2サブ画素成分の対応関係を含むマッピングテーブルを形成することを含む。該マッピングテーブルは、二次元のテーブルである。例えば、マッピングテーブルの入力データは、同じ色の2つの第1サブ画素成分の輝度レベルを含む。マッピングテーブルの出力データは、第2サブ画素成分の統合した輝度レベルを含む。第2サブ画素成分は、第1サブ画素成分に対応する色を有する。
色混合処理において、画素データの隣接のセットにおける同じ色の第1サブ画素成分を、マッピングテーブルの入力データとして使用する。マッピングテーブルを使用して入力データに対応する色を有する出力データを構成する。第1サブ画素成分に対応する色を有する、表示データの第2サブ画素成分を得る。
図7に戻って参照すると、ステップS4において、表示データを順に2次キャッシュへ転送してキャッシング又はバッファリングする。jセットの表示データを2次キャッシュへ転送してキャッシング又はバッファリングすることが好ましい。
ステップS4において、jセットの表示データを2次キャッシュへ転送して一度にキャッシングする。ここで、jセットの表示データを特定のシーケンスに従って転送する。あるいは、CPUによってjセットの表示データの各々を得られた後、2次キャッシュへ転送してキャッシングしてもよい。従って、CPUを繰り返して使用してパイプライン処理を実行する。表示データを、パイプライン処理によって画素データから形成する。
ステップS2からS4を繰り返す、即ち複数回1次キャッシュに格納されている画素データをCPUに転送して表示データを形成することと、表示データをCPUから2次キャッシュへ転送することによって、1行における画素構造についてのKセットの画素データを対応する表示データに変換することができる。
図7を参照すると、ステップS5において、2次キャッシュが1行における画素構造についてのKセットの画素データから変換されたMセットの表示データを受け取った後、2次キャッシュは表示データを順にディスプレイパネル上の1行におけるM個画素構造へ転送する。
ステップS5において、処理された表示データをディスプレイパネルの駆動モジュールへ転送する。画素構造上の駆動モジュールのスキャンシーケンスに基づいて、ディスプレイパネル上の1行におけるM個画素構造についての表示データを使用して該行によって表示される画像の部分を決定する。
図2に示すように、DE_out信号が高電圧であるとき、表示データが有効である、即ち転送準備が完了している。2次キャッシュに格納されている表示データをディスプレイパネルに又はディスプレイパネルの駆動モジュールに転送する。
従って、本開示はデータ転送モジュールも提供する。データ転送モジュールは、Kセットの画素データを1行につきMセットの画素構造を有するディスプレイパネルに転送して画像を表示するように構成される。Mセットの画素構造におけるサブ画素構造の数は、Kセットの画素データにおけるサブ画素成分の数より大きい。データ転送モジュールは、1次キャッシュ、CPU及び2次キャッシュを備える。
1次キャッシュは、受け取った画素データを順に受け取って格納するように構成される。1次キャッシュは、画素データを順にCPUへ転送する。1次キャッシュに格納されている画素データの数がiセット以上に達するとき、1次キャッシュは画素データの最初のiセットをCPUへ転送することが好ましい。K/iは正整数であり、iは2の正の整数倍である。
CPUは、画素データを順に受け取り、受け取った画素データに対して色混合処理を適用して表示データを得るように構成される。CPUは、時分割操作で動作して画素データに対して色混合処理を適用する。CPUは、得られた表示データを順に2次キャッシュへ転送する場合もある。CPUは、iセットの画素データを順に受け取り、iセットの画素データに対して色混合処理を適用してjセットの表示データを得るように構成されることが好ましい。iセットの画素データにおけるサブ画素成分の数は、jセットの表示データにおけるサブ画素成分の数より大きい。CPUは、jセットの表示データを順に2次キャッシュへ転送してキャッシングする。
2次キャッシュは、表示データを順に受け取って格納するように構成される。2次キャッシュが1行における画素構造についてのKセットの画素データを処理して得られたMセットの表示データを受け取った後、2次キャッシュは、Mセットの表示データをディスプレイパネル上の1行におけるM個画素構造へ転送する。Mセットの表示データは、2次キャッシュに格納されている全てのデータである。
データ転送モジュールでは、画素データの各セットは、異なる色の複数の第1サブ画素成分を含み、表示データの各セットは、複数の第2サブ画素成分を含む。特定の第2サブ画素成分は、同じ色を有する。
CPUは、h個処理ユニットを備えて1ループ操作に従ってK/iグループの画素データを受け取って処理する。CPUの処理ユニットは、画素データを順に受け取って、画素データに対して色混合処理を適用して表示データを得る。hは2以上の正の偶数である。
一表示データセットの異なる色の二つの第2サブ画素成分を、画素データの隣接のセットにおける第1サブ画素成分に対して色混合処理を適用することによって得る場合がある。隣接のセットの画素データの第1サブ画素成分の色は、異なる色の二つの第2サブ画素成分の色と対応する場合がある。一表示データセットの異なる色の二つの第2サブ画素成分は、異なる色の2つのサブ画素成分に対応する色を有する第1サブ画素成分を用いても得られる。一表示データセットにおける同じ色の二つの第2サブ画素成分を、隣接のセットの画素データにおける第1サブ画素成分に対して色混合処理を適用することによって得る場合がある。隣接のセットの画素データの第1サブ画素成分の色は、同じ色の二つの第2サブ画素成分の色と対応する場合がある。一表示データセットにおける異なる色の二つの第2サブ画素成分は、同じ色の2つのサブ画素成分に対応する色の第1サブ画素成分を用いても得られる。
即ち、色混合処理を使用して第1サブ画素成分から第2サブ画素成分を得るために、一表示データセットの一サブ画素ストリングデータセットにおける同じ色の第2サブ画素成分を、第2サブ画素成分に対応する色を有する第1サブ画素成分を直接再利用することによって得る場合がある。ここで、第1サブ画素成分は、表示データセットと同じシーケンス番号を有する画素データセットに含まれる。第2サブ画素成分は、隣接のセットの画素データにおける対応する色を有する第1サブ画素成分に対して色混合処理を適用することによっても得る場合もある。一表示データセットの一サブ画素ストリングデータセットにおける異なる色の第2サブ画素成分は、同じ手段によっても得られる。
一方、データ転送方法と同様に、同じシーケンス番号を共有する画素データとサブ画素ストリングデータセットについて、1つのサブ画素から同じ色又は異なる色を有する他のサブ画素への変換又は処理は、それぞれ、再利用−再利用、再利用― 色混合、色混合―再利用及び/又は色混合―色混合の組合せのうちの一つを含む。上記組合せを、異なる応用又は設計によって使用・調節する。「色混合」と言う用語は、特定の他のサブ画素により1つのサブ画素に対して色混合処理を適用して同じ色又は異なる色を有するサブ画素を得る処理を指す。「再利用」と言う用語は、1つのサブ画素の色を再利用して同じ色を有するサブ画素を得る処理を指す。
図4を参照すると、画素データの各セットは異なる色の3つの第1サブ画素成分を含む。表示画素データの各セットは、四つの第2サブ画素成分を含む。四つの第2サブ画素成分のうち、2つは同じ色を有する。四つの第2サブ画素成分のうち、他の2つは異なる色を有し、それぞれが互いと異なる。同じ色を有する二つの第2サブ画素成分は、1つの異なる色のサブ画素成分によって分離される。同じ色を有する二つの第2サブ画素成分の一つと1つの異なる色の隣接する第2サブ画素成分は、一サブ画素ストリングデータセットを形成する。2サブ画素ストリングデータセットは、一表示データセットを形成する。CPUがiセットの画素データにおける第1サブ画素成分に対して色混合処理を適用してjセットの表示データを得る。
図2を参照すると、CPUが全ての受け取った画素データを処理して表示データを取得し、どの画素データ又は表示データも除外されない。図2には、第1処理ユニットを除く、全ての他の処理ユニットを点線で描画する。点線で示す処理ユニットは、時分割操作のための同じCPU、即ち異なる又は連続的なループ操作に繰り返し使用されるCPUを示す。
本開示により提供されるデータ転送方法とデータ転送モジュールにおいては、CPUを、異なるループ操作に繰り返して使用してデータを転送して処理し、表示データのキャッシングと処理のために必要とされるキャッシュ又はレジスター容量は小さくなる。この結果、CPUにおけるキャッシュの容量と数に関する要求が大幅に減り、ハードウェアデバイスのコストを削減できる。
実施例1に基づいて、本開示の実施例2は、ディスプレイパネルとディスプレイパネルの駆動方法を更に提供する。
ディスプレイパネルの駆動方法によると、K個画素構造の1行についての画素データに基づいて形成される表示データは、M個画素構造の1行を駆動するように構成される。K個画素構造の1行についての画素データを1次キャッシュ、同じCPU、2次キャッシュにおいて順にパイプライン処理によって処理してM個画素構造の1行についての表示データを形成する。
ディスプレイパネルは、ディスプレイスクリーンと実施例1において開示したデータ転送モジュールを備える。ディスプレイスクリーンの各行は、M個画素構造を備える。各画素構造は、4つのサブ画素構造を備える。4つのサブ画素構造のうち、2つは同じ色を表示する。同じ色を有する2つのサブ画素構造は、異なる色を有する1つのサブ画素構造によって分離される。
一実施例では、ディスプレイパネルは、M×N配列に配置される複数の画素構造を備える。1行の画素構造に対応するKセットの画素データを、それぞれ1次キャッシュ、同じCPUと2次キャッシュにおいて順に処理する。M個画素構造に対応する表示データを、パイプライン処理によって形成する。具体的には、同じ行又は同じカラムについての隣接のiセットの画素データは、一駆動グループを形成する。CPUは、特定のループ操作において隣接のiセットの画素データ又は駆動グループを駆動又は処理する。K/i個駆動グループについて、h個クロックサイクルをおく2つの異なる駆動タイミングで、2つの隣接のグループの画素データを駆動する。クロックサイクルの数hは、CPUにおける処理ユニットの数と等しい。h個クロックサイクルの間、一画素データグループをCPUからレジスターへ出力する。レジスターは、実施例1における2次キャッシュと対応する。開示した方法により、K×L解像度についての画素データがM×N物理的な解像度のディスプレイパネルによって優れた表示が可能となる。KはM以上(K≧M)である。行とカラムの対応関係によって、LはN以上(L≧N)である。上記の方法において、iは2の正の整数倍である。
ディスプレイパネルにおいて、クロックサイクルは重要なタイミング信号である。クロックサイクルは、従来、二つの隣接する画素クロック信号の時間間隔と定義されている。画素クロック信号の頻度は、ディスプレイパネルの操作モードと相関する。ディスプレイパネルの解像度が高ければ、通常、画素クロック信号の頻度も高い。1行の画素構造についての画素クロック信号の数は、ディスプレイパネルの1行における画素構造の数と等しい。例えば、1024×768解像度のディスプレイパネルにおいて、ディスプレイパネルの1行の画素構造は、1024個画素構造を備える。従って、有効なビデオ領域に対応する1行についての画素クロック信号の数は、1024である。
画素クロック信号は、2つの機能がある。まず、画素クロック信号は、画素データ信号、例えばRGB信号を制御して特定のシーケンスに従って転送することができる。画素データ信号を特定のシーケンスに従って駆動ICによってディスプレイパネルへ転送する。よって、各行及び/又は各カラムにおける画素構造を適当な順番又はシーケンスで操作する。更に、画素クロック信号を使用してデータ転送の正確さを保証することができる。一実施例では、画素クロック信号は、M×N配列の画素構造についての画素クロック信号である。
一実施例では、M×N解像度のより低いディスプレイパネルを使用する。M×Nより高い解像度に対応する画素データを該ディスプレイパネルに入力して、より高いK×L解像度の画像を表示することを実現する。K×L解像度に対応する画素データの各セットはそれぞれ3セットのサブ画素データを含み、その3セットのサブ画素データの各々が異なる色を有する。M×N解像度に対応する各画素構造は、4つのサブ画素構造を含む。4つのサブ画素構造のうち、2つのサブ画素構造は同じ色を有する。4つのサブ画素構造は、実施例1におけるサブ画素構造と対応する。各々が異なる色を表す3セットのサブ画素データを、4つのサブ画素構造のうちの3つに入力する。3セットのサブ画素データを、K×L解像度に対応するサブ画素データに対して色混合処理を適用することによって得る。具体的には、K×L解像度に対応する画素データの各セットは、一赤サブ画素データ(R)セット、一緑サブ画素データ(G)セット及び一青サブ画素データ(B)セットを含む。M×N解像度に対応する各画素構造は、RGBG、GRGB、BGRG又はGBGRとして配置される4つのサブ画素構造を備える。人間の目が緑により敏感であるため、サブ画素構造のこのような配置によりディスプレイパネルで表示される画像がより豊かとなり得る。
1実施例では、i、即ち1行又は1カラムにおける駆動グループの隣接の画素データセットの数は6と等しいことが好ましい。即ち、6セットの画素データずつ、一駆動グループを形成する。画素データは、CPUへ順に転送される複数の駆動グループを形成する。CPUを異なるループ操作において繰り返して操作して、駆動グループを処理してディスプレイパネルを駆動するための表示データを得る。図4に示すように、1実施例では、CPUによる各駆動グループに対するデータ処理は、繰り返し論理ユニット10を形成する。繰り返し論理ユニット10は、6セットの画素入力データと3セットの実画素出力データを含む。3セットの実画素データは実施例1における表示データと対応し、6セットの画素入力データは実施例1における画素データと対応する。各駆動グループにおいて、6セットの画素入力データと3セットの実画素出力データの対応関係は同じである。即ち、画素データを、同じパターンに従ってグループ化して順に転送する駆動グループを形成する。
一実施例では、色混合処理に使用されるCPUはh個処理ユニットを備え、hは2以上の正の偶数である。各処理ユニットは一つのパイプラインを形成する。処理ユニットは、色混合処理を処理ユニットに入力された画素データセット及び/又は隣接の画素データセットに対して適用して一サブ画素ストリングデータセットを得て出力する。2セットのサブ画素ストリングデータは一表示データセットを形成する。
図3を参照すると、CPUは4つの処理ユニットを備え、同時に4セットのサブ画素ストリングデータ又は2セットの表示データを処理して得る。なお、CPUは2つの処理ユニットだけを備え、同時に2セットのサブ画素ストリングデータ又は1表示データセットを処理できる場合もある。
ディスプレイパネルのスキャンシーケンスによると、1駆動グループにおいて、2セットの画素データの駆動タイミングは、1クロックサイクルをおく。図3を参照すると、CPUは4つの処理ユニットを備える。隣接の駆動グループにおける対応する又は同じシーケンス番号の2セットの表示データ間の駆動タイミングの違いは、4つのクロックサイクルである。即ち、隣接の駆動グループにおける対応する位置にある2セットの表示データ間の駆動タイミングの違いは、4つのクロックサイクルである。図2を参照すると、駆動ICとディスプレイパネル両方について、デジタルRBG信号を受け取ったとき、操作は画素クロック信号によって制御される。駆動ICとディスプレイパネルにおける各回路は、データの読出しの正確さを保証するために、画素クロック信号の立ち上がりエッジまたは立ち下がりエッジだけ、デジタルRGB信号を読み出す。
一実施例では、ディスプレイパネルは、順次走査又はインタレース走査によって画素構造を走査する。特定の実施例では、M×N配列の画素構造を順次走査により走査して、既存の駆動プログラムが使用できるようにすることが好ましい。
具体的には、図3に戻って参照すると、ディスプレイパネルの駆動方法は、ステップT1からT4(T4は図3に図示せず)を含む。
ステップT1はデータ収集ステップである。ステップT1において、K×L解像度に対応する6つの行又はカラムごとについての第1画素データを収集する。更に、第1画素データをキャッシュに転送又は入力する。第1画素データは、実施例1における画素データに対応する。キャッシュは実施例1における1次キャッシュに対応する。
第1画素データの各セットは、3色成分を含む。色成分に対応するサブ画素データがディスプレイパネルの制御部材を駆動するとき、画素構造における有機発光ダイオード(OLED)は対応する色又は波長の光を発する。あるいは、画素構造における液晶が方向を変更しバックライトがカラーフィルターを透過して対応する色又は波長の光を生成する。色成分は実施例1における第1サブ画素成分に対応するサブ画素データである。生成された又は発された光は、赤光、緑光及び青光を含む。赤光は、およそ640〜750nmの波長範囲又は色表示範囲を持つ。緑光は、およそ480〜550nmの波長範囲を持つ。青光は、およそ450〜480nmの波長範囲を持つ。
第1画素データは、高解像度の画像データを表す。例えば、第1画素データは、R111111、R121212、…、…、R1n-11n-11n-1及びR1n1n1nとして配置されているRGBの3色成分を含む。1番目の添字「1」は、画像データセットが入力データであることを示す。2番目の添字2からnまでは、対応する行又はカラムにおける画像データのシーケンス番号を示す。
ステップT2はデータ処理ステップである。ステップT2において、色混合処理を第1画素データの色成分に対して適用して第2画素データを形成する。第2画素データの各セットは、4つの色成分を含む。4つの色成分のうち、2つは同じ色表示範囲を持つ。同じ色表示範囲を持つ2つの色成分は、異なる色表示範囲を持つ他の一つの色成分によって分離される。第2画素データは、実施例1における表示データに対応する。第2画素データの色成分が実施例1における第2サブ画素成分に対応する。
第2画素データの各セットは、4つの色成分を含む。4つの色成分のうち、2つは同じ色表示範囲を持つ。同じ色表示範囲を持つ2つの色成分は、異なる色表示範囲を持つ他の一つの色成分によって分離される。例えば、4つの色成分は、RGBG、GRGB、GRGB又はGBGRとして配置される。RGBGとして配置されている4色成分について、第2画素データは、R21212122、R22232224、R2m-122m-32m-122m-2及びR2m22m-12m22mである。1番目の添字「2」は、画像データセットが出力データであることを示す。2番目の添字1から2mまでは、対応する行又はカラムにおける画像データのシーケンス番号を示す。
ステップT2において、CPUは第1画素データにおける色成分に対して色混合処理を実行して第2画素データを形成する。第2画素データを形成する処理は、2つの実装例を含む。
実装例1では、第2画素データにおける同じ色表示範囲を持つ色成分を、6セットの第1画素データにおける色成分を再利用することによって得る。異なる色を持つ他の2色成分を、3つの隣接のセットの第1画素データの色成分に対して色混合処理を適用することによって得る。第1画素データにおける隣接の3セットの色成分は、第2画素データにおける2色成分に対応する色を有する。色混合処理は、平均化方法、加重平均化方法、平方根方法、ミディアンフィルタリング方法又は他の任意の適当な方法の一つ以上である。
一実施例では、CPUは6つの処理ユニットを備える。6つの処理ユニットを使用して第1画素データの隣接の3セットの色成分に対して色混合処理を実行する。第1画素データの隣接の3セットの色成分は、第2画素データにおける他の2色成分に対応する色を有する。平均化方法を使用する。第1画素データの処理を以下に示す。
第2画素データの赤色成分を以下の通りに形成する。
(R11 +R12 +R13)/3 →R21であり、
(R12 +R13 +R14)/3 →R22であり、そして
(R13 +R14 +R15)/3 →R23である。
第2画素データの青色成分を以下の通りに形成する。
(B11 +B12 +B13)/3 →B21であり、
(B12 +B13 +B14)/3 →B22であり、そして
(B13 +B14 +B15)/3 →B23である。
第2画素データの緑色成分を以下の通りに形成する。
11 →G21であり、
12 →G22であり、
13 →G23であり、
14 →G24であり、
15 →G25であり、そして
16 →G26である。
この場合、各処理ユニットは、一第1画素データセットを収集して3つの隣接の処理ユニットによって収集した第1画素データセットを使用して一サブ画素ストリングデータセットを得る。従って、6セットの第1画素データの6つの赤色成分を、色混合処理によって処理して3つの赤色成分を得る。6セットの第1画素データの6つの青色成分を処理して3つの青色成分を得る。6セットの第1画素データの6つの緑色成分を維持して6つの緑色成分を得る。このように、高解像度の画像に対応する画素データは、解像度の低い画素構造に対応する。3つの赤色成分、3つの青色成分及び6つの緑色成分をRGBGとして配置して3セットの第2画素データを形成する。従って、ディスプレイパネルは、ディスプレイパネルの物理的な解像度より高い解像度で画像を表示しつつ、表示された画像の忠実性を維持する。
第2例では、図5に示すように、第2画素データにおける同じ色表示範囲を持つ色成分を、第1画素データにおける対応する色成分を再利用することによって得る。第2画素データにおける異なる色表示範囲を持つ他の2つの色成分を、隣接の2セットの第1画素データにおける対応する色を有する色成分に対して色混合処理を適用することによって得る。この例を以下に示す。
例えば、(R11+R16)/2→R21を用いて、対応する駆動グループにおける赤サブ画素データの第1位置にある又は第1セットにおける、表示データの赤サブ画素データセットを得ることができる。R16は、前の駆動グループにおける6セット目の赤サブ画素データを表す。なお、第1駆動グループにおける1セット目の赤サブ画素データを、R11、即ちR11→R21の値を再利用することによって得ても良い。
(R12+R13)/2→R22を使用することによって、対応する駆動グループの第2位置にある表示データの赤サブ画素データセットを得ることができる。
(R13+R14)/2→R23を使用することによって、対応する駆動グループの第3位置にある表示データの赤サブ画素データセットを得ることができる。
なお、見た目を簡潔にするため、図4ではサブ画素データの1番目の添字を省略した。矢印の方向とテキストラベルは、1番目の添字によって示す入力データと出力データを表す。
上記実施例では、例示する目的で、平均化方法を使用する色混合処理を、異なる色表示範囲を有する色成分、例えば赤色成分と青色成分に対して適用する。なお、加重平均化方法、平方根方法、ミディアンフィルタリング方法、及び/又は他の任意の適当な方法を、異なる色表示範囲を有する色成分についての色混合処理に使用する場合もある。同様に、平均化方法、加重平均化方法、平方根方法及びフィルタリング方法のいずれか一つを使用する色混合処理を、同じ色表示範囲を有する色成分、例えば緑色成分に対して適用する場合もある。色混合処理に使用される特定の方法を、異なる応用又は設計によって調節又は決定することができ、ここの実施例によって制限されない。
色混合処理についてのもう一つの方法では、ステップT2においてマッピングテーブルを生成する。マッピングテーブルは、上記の2つの実装例を使用して第1画素データに対して色混合処理を適用することによって形成された第2画素データを提供する。駆動処理の間、ディスプレイパネルは、マッピングテーブルに問い合わせてより短い時間で第1画素データを第2画素データに変換する。ディスプレイパネルの操作効率は改善される。マッピングテーブルの入力データは第1画素データにおける2セットのサブ画素データであり、第1画素データはK×L解像度に対応する。マッピングテーブルの出力データは、M×N解像度に対応するサブ画素データであり、該サブ画素データはM×N解像度の画像についての色データを含む。
ステップT3はデータ準備ステップである。ステップT3において、表示データをレジスターへ転送する。レジスターは、実施例1における2次キャッシュである。
ステップT3において、ステップT2で得られた第2画素データのサブ画素データを、画像を表示するために出力するなどの後続操作のためにレジスターへ転送してレジスターに格納する。
パイプライン処理を使用して駆動グループについてのデータ収集、データ処理及びデータ準備の同時操作を説明した。図3は、パイプラインとして操作されデータ処理を実施する処理ユニットを示す。各パイプラインをクロックサイクルに従って動作させる。2本の隣接のパイプラインによる画素データに対する操作のタイミングは、1つのクロックサイクルをおく。色混合処理間のパイプラインによるデータ転送と処理は、パイプライン間の操作タイミングの違いに影響を受けない。データ収集処理のクロックサイクルの間に次のパイプラインによって収集される画素データを、現在の処理ユニットの色混合処理についての第1画素データとして使用する。例えば、データ収集処理においてパイプライン2によって収集される画素データを、パイプライン1の色混合処理についての第1画素データとして使用する。
図3に示すように、CPUは4つの処理ユニットを備える。4つの処理ユニットは、4つのパイプライン処理操作を形成する。iセットの第1画素データは、一駆動グループを形成する。各セットの第1画素データを処理ユニットへ転送して一サブ画素ストリングデータセットを形成する。各処理ユニットを、繰り返して操作してパイプライン処理操作を形成する。第1画素データと第2画素データを形成するためのサブ画素ストリングデータの対応関係に基づいて、同じ駆動グループにおける6セットの第1画素データを使用して6セットのサブ画素ストリングデータを得る。6セットの第1画素データは、実施例1における18セットの第1サブ画素データに対応する。6セットのサブ画素ストリングデータは、実施例1における3セットの表示データ又は12セットの第2サブ画素データと対応する。図3に示すように、同じCPUにおける隣接の2つの調節パイプライン処理操作のタイミングは、1つのクロックサイクルをおく。4つのパイプライン処理操作の各々は、対応する処理ユニットの、1次キャッシュからCPUへの、CPUから2次キャッシュへの、そして2次キャッシュから1次キャッシュへの繰り返し操作又はループ操作を含む。
具体的には、図3に示すように、パイプライン1は第1クロックサイクルにおいて操作を開始する。1次キャッシュによって受け取った画素データがCPUへ転送されたとき、CPUは画素データを処理し始める。1次キャッシュは、続けて画素データを受け取って、受け取った画素データをCPUへ転送する。パイプライン2は、第2クロックサイクルにおいて操作を開始する。1画素データセットの転送が1つのクロックサイクルを必要するため、パイプライン2の開始時間とパイプライン1の開始時間は1つのクロックサイクルをおく。同様に、4つのクロックサイクル後、4本のパイプラインは、画像の表示が終了するまで、ループ操作を繰り返し操作する。
即ち、第1クロックサイクルにおいて、パイプライン1のみが第1ループについての第1画素データを収集し始める。データ収集処理は、実施例1におけるデータ転送方法のステップT1に対応する。
第2クロックサイクルにおいて、パイプライン1は、第1クロックサイクルにおいて収集した第1画素データを処理し始めて第2画素データを得る。該データ処理ステップは、実施例1におけるデータ転送方法のステップT2に対応する。一方、パイプライン2は、第1ループについての第1画素データを収集し始める。
第3クロックサイクルにおいて、パイプライン1は、第2クロックサイクルにおいて得られた第2画素データを準備する、即ち第2画素データを格納する。データ準備ステップは、実施例1におけるデータ転送方法のステップT3に対応する。パイプライン2は、対応する第1クロックサイクルにおいて収集した第1画素データを処理する。一方、パイプライン3は、第1ループについての第1画素データを収集し始める。図3の点線を使用して各パイプラインの第1ループの終了を示す。
第4クロックサイクルにおいて、パイプライン1は第2ループについての第1画素データを収集し始める。パイプライン2は、対応する第3クロックサイクルにおいて得られた第2画素データを準備する。パイプライン3は、対応する第1クロックサイクルにおいて収集された第1画素データを処理する。一方、パイプライン4は第1ループについての第1画素データを収集し始める。
第5クロックサイクルにおいて、パイプライン1は、第4クロックサイクルにおいて収集された第1画素データを処理する。パイプライン2は、第2ループについての第1画素データを収集し始める。パイプライン3は、対応する第2クロックサイクルにおいて得られた第2画素データを準備する。一方、パイプライン4は、対応する第1クロックサイクルにおいて収集された第1画素データを処理する。
従って、第3クロックサイクルにおいて、駆動グループにおけるパイプライン1は、既にデータ入力又は収集ステップ、データ処理ステップ及びデータ準備ステップを含むループ操作を完了した。第2画素データを既に2次キャッシュへ転送して格納する。第6クロックサイクルが終了したとき、駆動グループにおけるパイプライン4は、既にデータ収集、データ処理及びデータ準備というループ操作を完了している場合もある。上記駆動処理において、複数の駆動グループにおける、繰り返し論理ユニット10に対応する4本のパイプラインを同時にループ操作において操作する。従って、小さな容量の1次キャッシュを使用して18セットのサブ画素データを格納することによって、データ収集、データ処理及び表示データのキャッシュへの格納を同時に操作する。
具体的には、図3に示すデータ収集、データ処理及びデータ準備のタイミングと操作パターンは、色混合処理を例示する。第2画素データを受け取るためのディスプレイパネルの物理的な解像度は800×480であり、M×N配列の画素構造に対応する。ディスプレイパネルに入力される画素データは800×720解像度に対応し、K×L配列の画素構造に対応する。更に、入力画素データは、RGBについてのサブ画素データを含む。行ごとに720個画素構造についての画素データは720セットの画素データを含み、それは2160セットのサブ画素データを表す。データ処理の間、色混合処理を720セットの画素データに対して適用して行ごとの画素構造についての480セットの第2画素データを得る。480セットの第2画素データは、1920セットのサブ画素データを表す。第2画素データを、駆動ICによってディスプレイパネルに出力する。従って、720セットの画素データを行ごとに480個画素構造として表示する。従って、特定の物理的な解像度のディスプレイパネルを、より高い解像度に対応する画像を表示するために使用する。
更に、上記の駆動方法のデータ処理ステップにおいて、CPUを使用し時分割操作に基づいて駆動グループ(図4に示す最も小さな繰り返し論理ユニット)の画素データ情報を処理しそれに応じて画素出力データを生成する。従って、操作にあたって、少数のキャッシュと1台のCPUだけが必要とされる。例えば、6セットの画素データ(18セットのサブ画素データ)についてのキャッシュ又はレジスターだけが必要とされる。しかしながら、従来の駆動技術においては、通常、画素データ情報とフレーム画素データ情報が格納された後、画素データを処理して画素出力データを生成する。従来の駆動技術における画素データの処理は、本開示におけるデータ準備ステップに対応する。この場合、キャッシュは、少なくとも2160セットのサブ画素データ(又は480×2160セットのサブ画素データ)を格納できる必要がある。従って、開示した駆動方法によれば、駆動ICにおける画素データを格納するためのキャッシュ又はレジスターの数が、従来の駆動技術において使用されるキャッシュ又はレジスターの数のわずか1パーセントまで減少し、物理的な解像度の低いディスプレイパネルを使用してより高い解像度に対応する画像を表示できる。即ち、比較的少数のキャッシュ又はレジスターを使用して高い解像度の画像を表示できる。駆動ICにおけるレジスター又はキャッシュの数は減少し、駆動ICの電力消費が減少する。
一方、開示した駆動方法では、ディスプレイパネルは、ループ操作において駆動グループを駆動する。入力画素データ収集と出力表示データ表示の間の遅延は、h個クロックサイクルだけである。遅延が1行の画素構造の数以上のクロックサイクルである従来駆動技術と比べ、開示した駆動方法では、入力画素データ収集と出力表示データ表示の間の遅延を大幅に減らすことができる。例えば、上記の解像度と4つの処理ユニットについて、従来の駆動技術の遅延に対する開示した駆動方法の遅延の比率は、約1%(18/2160 = 0.8%)である。
ステップT4(図示せず)は、データ表示ステップである。ステップT4において、ディスプレイパネルは、キャッシュ又はレジスターに格納されている第2画素データを順にM×N配列の行に配置されている画素構造に出力する。第2画素データを1行の画素構造における画素データから得る。各画素構造は、4セットのサブ画素構造を備える。少なくとも1つのサブ画素構造は、他の一つのサブ画素構造と同じ色を有する。
ステップT4(図示せず)において、画素データから得られてキャッシュに格納された第2画素データを、ディスプレイパネルの駆動ICへ順に出力又は転送する。第2画素データは、ディスプレイパネルの1行における画素構造と対応する。駆動ICは、第2画素データをM×N配列の画素構造における対応する行へ転送する。
開示した駆動方法を適当なプログラミング言語で実現する。例えば、フィールドプログラマブルゲートアレイ(FPGA)とハードウェア記述言語(HDL)を使用して開示した駆動方法を実現する。
なお、開示した駆動方法は上記実施例に制限されない。即ち、開示した駆動方法は、6セットの第1画素データから3セットの第2画素データへの変換とデータ転送に制限されない。低い解像度の画素構造に対する高い解像度の画素データの比率に基づいて、第2画素データセットに対する第1画素データセットの他の比率を使用する場合もある。CPUをループ操作において操作して第1画素データから第2画素データへの変換を得ることだけが必要とされる。ここでは第2画素データセットに対する第1画素データセットの特定の比率を限定しない。
開示した駆動方法では、ループ操作において駆動グループを使用することによって、特定の物理的な解像度のディスプレイパネルを使用してディスプレイパネルの物理的な解像度よりも高い解像度を表示する。また、開示した方法は、より少ないキャッシュ又はレジスター容量を必要とする。画素データの入力と表示データ又は画素データの出力の間の遅延が低減する。このように、開示した方法のリアルタイム性能は改善される。
本開示はディスプレイパネルを提供する。該ディスプレイパネルは、開示したディスプレイパネルを駆動する駆動方法を実現する。
ディスプレイパネルは、OLEDディスプレイパネル又は液晶ディスプレイパネルである。OLEDディスプレイパネルにおいて、駆動ICは、キャッシュ又はレジスターから第2画素データを直接受け取る。OLEDディスプレイパネルは、ガンマグレイスケールを調節して画像を表示する。OLEDディスプレイパネルの駆動方法又はプログラムは従来の駆動技術と同じである場合があり、ここで繰り返さない。
開示した駆動方法と関連するディスプレイパネルにおいて、繰り返して使用される駆動グループと複数のパイプライン処理によるリアルタイムデータ処理をHRAに実装して駆動ICの設計を単純化する。従って、物理的な解像度の低いディスプレイパネルを使用してより高い解像度の画像を表示する。キャッシュ又はレジスターの数は減り、キャッシュ又はレジスターの容量も減る。駆動ICの電力消費を減らし、ディスプレイパネルの製造コストを低減することができる。
本開示は、開示したディスプレイパネルを組み込んだディスプレイデバイスも提供する。
ディスプレイデバイスはLCDパネル、一式の電子ペーパー、OLEDパネル、携帯電話、タブレット型コンピューター、テレビ、モニター、ラップトップコンピュータ、デジタル写真フレーム、ナビゲーションシステム及び他の製品、及び/又は表示機能を有する任意の部品である。
ディスプレイデバイスは、実施例2によって提供されるディスプレイパネルを組み込む。ディスプレイパネルの駆動ICのコストが低減され、画像を表示するときのディスプレイパネルの遅延が減る。従って、ディスプレイデバイスをより低いコストで製造することができる上、リアルタイム表示性能が向上する。
上記開示した例示的な実施例は、本発明の操作原理を例示することを目的とすることを理解すべきである。本発明はそれに制限されず、本発明の趣旨と範囲を逸脱することなく、当業者による様々な変更と修正が可能である。従って、本発明の範囲は請求の範囲によって定義される。

Claims (26)

  1. 第2解像度より高い第1解像度で画像を表示するためのデータを前記第2解像度のディスプレイパネルへ転送する方法において、
    画素データを順に収集して前記画素データを1次キャッシュに格納するステップと、
    前記第1解像度の1行の画素構造についての画素データのサブセットを収集した後、1次キャッシュに格納されている画素データを順にデータ処理ユニットへ転送するステップと、
    前記第1解像度の1行の画素構造についての画素データのサブセットを転送した後、時分割操作によって、受け取った画素データに対して色混合処理を適用して表示データを生成するステップと、
    前記第1解像度の1行の画素構造についての画素データのサブセットを処理した後、表示データを順に2次キャッシュへ転送するステップと、
    前記第1解像度に対応する1行の画素構造についての画素データを処理して表示データとして前記2次キャッシュに格納するまで、画素データを収集するためのステップと、収集した画素データを前記1次キャッシュから前記データ処理ユニットへ転送するステップと、前記色混合処理を適用して表示データを生成するステップと、表示データを前記2次キャッシュへ転送するステップを繰り返して、表示データを前記第2解像度に対応する1行の画素構造へ転送するステップ
    を含むことを特徴とするデータ転送方法。
  2. 前記第1解像度についての画素データは、1行の画素構造についてのKセットの画素データを含み、
    前記第2解像度に対応する画素構造は、1行においてM個画素構造を備える
    ことを特徴とする請求項1に記載のデータ転送方法。
  3. 前記2次キャッシュが1行の画素構造についてのKセットの画素データから得られたMセットの表示データを受け取ると、前記表示データがディスプレイパネルにおけるM個画素構造へ転送される
    ことを特徴とする請求項2に記載のデータ転送方法。
  4. 一画素データセットを前記データ処理ユニットへ転送するタイミングと、隣接の一画素データセットをCPUへ転送するタイミングは、1つのクロックサイクルをおく
    ことを特徴とする請求項1に記載のデータ転送方法。
  5. iセット以上の画素データを前記1次キャッシュに格納すると、最初のiセットの画素データを順に前記データ処理ユニットへ転送するステップと、
    前記データ処理ユニットは、iセットの画素データを受け取り、前記iセットの画素データに対して前記色混合処理を適用してjセットの表示データを得るステップと、
    前記jセットの表示データを前記2次キャッシュへ順に転送するステップ
    を更に含み、
    上記において、K/iが正の整数であり、iが2の整数倍であり、
    前記iセットの画素データにおけるサブ画素成分の数が前記jセットの表示データにおけるサブ画素成分の数より大きい
    ことを特徴とする請求項1に記載のデータ転送方法。
  6. 一グループのiセットの画素データを前記データ処理ユニットへ転送するタイミングと、隣接の一グループのiセットの画素データを前記データ処理ユニットへ転送するタイミングは、h個クロックサイクルをおき、hは2以上の正の偶数である
    ことを特徴とする請求項5に記載のデータ転送方法。
  7. 前記データ処理ユニットはh個処理ユニットを備え、各々が画素データを収集するためのステップと、収集した画素データを前記1次キャッシュから前記データ処理ユニットへ転送するためのステップと、前記色混合処理を適用して表示データを生成するためのステップと、前記表示データを前記2次キャッシュへ転送するためのステップを実行する
    ことを特徴とする請求項6に記載のデータ転送方法。
  8. 一画素データセットは異なる色の複数の第1サブ画素成分についてのデータを含み、一表示データセットは複数の第2サブ画素成分についてのデータを含み、一部の第2画素が同じ色を有する
    ことを特徴とする請求項1に記載のデータ転送方法。
  9. 対応する色の隣接の前記第1サブ画素成分に対して前記色混合処理を適用して異なる色の前記第2サブ画素成分を得る、又は対応する色の前記第1サブ画素成分を再利用することによって異なる色の前記第2サブ画素成分を得るステップと、
    対応する色の隣接の前記第1サブ画素成分に対して前記色混合処理を適用して同じ色の前記第2サブ画素成分を得る、又は対応する色の前記第1サブ画素成分を再利用することによって同じ色の前記第2サブ画素成分を得るステップ
    を含むことを特徴とする請求項8に記載のデータ転送方法。
  10. iセットの画素データの前記第1サブ画素成分に対して前記色混合処理を適用してjセットの前記表示データを得るステップを更に含み、
    一画素データセットは3つの前記第1サブ画素成分を含み、各々が他方と異なる色を有し、
    一表示データセットは四つの前記第2サブ画素成分を含み、四つの前記第2サブ画素成分のうち、2つが同じ色を有し、四つの前記第2サブ画素成分のうち、他の二つが互いと異なる、かつ同じ色である二つの前記第2サブ画素成分と異なる色を有し、同じ色の二つの前記第2サブ画素成分は異なる色の他の一つのサブ画素成分によって分離され、
    同じ色の二つの前記第2サブ画素成分の一つと、1つの異なる色の隣接の前記第2サブ画素成分は、一サブ画素データセットを形成し、2セットのサブ画素データが1表示データセットを形成する
    を特徴とする請求項9に記載のデータ転送方法。
  11. 前記色混合処理は、平均化方法、加重平均化方法、平方根方法及びミディアンフィルタリング方法の一つ以上を含む
    を特徴とする請求項9に記載のデータ転送方法。
  12. 前記色混合処理は、
    前記色混合処理前に前記第1サブ画素成分と前記第2サブ画素成分の対応関係を含む二次元のマッピングテーブルを形成するステップと、
    隣接の前記第1サブ画素成分を、対応する色の出力データを問い合わせるための前記マッピングテーブルの入力として入力して表示データの前記第2サブ画素成分を得るステップ
    を更に含み、
    上記において、前記マッピングテーブルの入力データは、同じ色の2つの前記第1サブ画素成分の輝度レベルを含み、前記マッピングテーブルの出力データは、色が前記第1サブ画素成分に対応する前記第2サブ画素成分の統合した輝度レベルを含む
    ことを特徴とする請求項9に記載のデータ転送方法。
  13. 前記画素データは、赤サブ画素成分、緑サブ画素成分及び青サブ画素成分を含み、
    同じ色の二つの前記第2サブ画素成分は前記緑サブ画素成分であり、
    一サブ画素ストリングデータセットは、前記赤サブ画素成分と前記緑サブ画素成分の組合せ及び前記青サブ画素成分と前記緑サブ画素成分の組合せ、又は前記緑サブ画素成分と前記赤サブ画素成分の組合せ及び前記緑サブ画素成分と前記青サブ画素成分の組合せを含み、
    一表示データセットは2セットのサブ画素ストリングデータを含み、2つの前記緑サブ画素成分が異なる色の一つのサブ画素成分によって分離される
    ことを特徴とする請求項10に記載のデータ転送方法。
  14. 前記画素データの各セットは、前記色混合処理によって一サブ画素ストリングデータセットを形成し、
    iセットのサブ画素ストリングデータは、jセットの前記表示データを形成し、j = i/2である
    ことを特徴とする請求項9に記載のデータ転送方法。
  15. 各表示データ画素構造は4つのサブ画素構造を備え、
    4つの前記サブ画素構造のうち、2つは同じ色を有し、1つの異なる色の前記サブ画素構造によって分離される
    ことを特徴とする請求項1から14のいずれか一項に記載のデータ転送方法。
  16. 請求項2に記載のデータ転送方法を含み、K個画素構造の1行についての画素データに基づいて形成された表示データは、1行のM画素構造を駆動するように構成される
    ことを特徴とするディスプレイパネル駆動方法。
  17. K個画素構造の1行についての画素データをパイプライン処理によって順に1次キャッシュと、同じデータ処理ユニットと、2次キャッシュにおいて処理してM個画素構造の1行についての表示データを形成する
    を特徴とする請求項16に記載のディスプレイパネル駆動方法。
  18. 第2解像度より高い第1解像度のデータを前記第2解像度のディスプレイパネルへ転送して表示するように構成されるデータ転送モジュールであって、
    画素データを順に受け取って順に格納して、前記画素データをデータ処理ユニットへ転送するように構成される1次キャッシュと、
    前記画素データを受け取り、時分割操作に従って前記画素データに対して前記色混合処理を適用して表示データを得て、前記表示データを2次キャッシュへ転送するように構成されるデータ処理ユニットと、
    前記表示データを受け取って格納して、前記表示データを画素構造の1行へ転送するように構成される2次キャッシュ
    を備えることを特徴とするデータ転送モジュール。
  19. 前記第1解像度の前記画素データは、1行の画素構造についてのKセットの画素データを含み、
    前記第2解像度に対応する前記画素構造は、1行においてM個画素構造を備える
    ことを特徴とする請求項18に記載のデータ転送モジュール。
  20. 前記2次キャッシュが1行の画素構造についてのKセットの画素データから得られたMセットの表示データを受け取ると、前記表示データをディスプレイパネルにおけるM個画素構造へ転送する
    ことを特徴とする請求項19に記載のデータ転送モジュール。
  21. iセット以上の画素データが前記1次キャッシュに格納されると、前記1次キャッシュが最初のiセットの画素データを前記データ処理ユニットへ転送し、K/iは正の整数であり、iは2の整数倍であり、
    前記データ処理ユニットはiセットの画素データを受け取り、前記iセットの画素データに対して前記色混合処理を適用してjセットの表示データを得て、前記iセットの画素データにおけるサブ画素成分の数が前記jセットの表示データにおけるサブ画素成分より大きい、
    前記データ処理ユニットは前記jセットの表示データを順に前記2次キャッシュへ転送する
    ことを特徴とする請求項18に記載のデータ転送モジュール。
  22. 一画素データセットは異なる色の複数の第1サブ画素成分を含み、
    一表示データセットは複数の第2サブ画素成分を含み、いくつかの前記第2サブ画素が同じ色を有し、
    前記データ処理ユニットは、画素データをK/iグループから繰り返し受け取るためのh個処理ユニットを備え、前記処理ユニットは画素データを受け取って前記画素データに対して色混合処理を適用して表示データを得て、hは2以上の偶数であり、
    対応する色の隣接の前記第1サブ画素成分に対して前記色混合処理を適用して異なる色の前記第2サブ画素成分を得て、又は対応する色の前記第1サブ画素成分を再利用することによって異なる色の前記第2サブ画素成分を得て、
    対応する色の隣接の前記第1サブ画素成分に対して前記色混合処理を適用して同じ色の前記第2サブ画素成分を得る、又は対応する色の前記第1サブ画素成分を再利用することによって同じ色の前記第2サブ画素成分を得る
    ことを特徴とする請求項21に記載のデータ転送モジュール。
  23. 一画素データセットは各々は互いと異なる色を有する3つの前記第1サブ画素成分を含み、
    一表示データセットは四つの前記第2サブ画素成分を含み、四つの前記第2サブ画素成分のうち、2つは同じ色を有し、四つの前記第2サブ画素成分のうち、他の二つは互いと異なり、かつ同じ色の二つの前記第2サブ画素成分と異なる色を有し、同じ色の二つの前記第2サブ画素成分は他の1つの異なる色のサブ画素成分によって分離され、
    同じ色の二つの前記第2サブ画素成分の一つと、1つの異なる色の隣接の前記第2サブ画素成分は、一サブ画素データセットを形成し、2セットのサブ画素データは1表示データセットを形成し、
    iセットの画素データの第1サブ画素成分に対して前記色混合処理を適用してjセットの表示データを得る
    ことを特徴とする請求項22に記載のデータ転送モジュール。
  24. 請求項18から23のいずれか一項のデータ転送モジュールを組み込んだディスプレイスクリーンを備えるディスプレイパネル。
  25. ディスプレイパネルの各行はM個表示画素構造を備え、
    各画素構造は4つのサブ画素構造を備え、4つの前記サブ画素構造のうち、2つが同じ色を有し、一つの異なる色の前記サブ画素構造によって分離される
    ことを特徴とする請求項24に記載のディスプレイパネル。
  26. 請求項24又は25のディスプレイパネルを備えるディスプレイデバイス。
JP2016574997A 2014-12-05 2015-12-10 データ転送方法、データ転送モジュール、関連するディスプレイパネルとその駆動方法、及び関連ディスプレイデバイス Active JP6740141B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
CN201410742033.3A CN104361854A (zh) 2014-12-05 2014-12-05 显示面板驱动方法以及显示面板、显示装置
CN201510657018.3 2015-10-12
CN201510657018.3A CN105118424B (zh) 2014-12-05 2015-10-12 数据传输模块及方法、显示面板及驱动方法、显示装置
PCT/CN2015/000883 WO2016086509A1 (en) 2014-12-05 2015-12-10 Data transfer method, data transfer module, related display panel and method for driving the same, and related display device

Publications (2)

Publication Number Publication Date
JP2018504618A true JP2018504618A (ja) 2018-02-15
JP6740141B2 JP6740141B2 (ja) 2020-08-12

Family

ID=61195679

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016574997A Active JP6740141B2 (ja) 2014-12-05 2015-12-10 データ転送方法、データ転送モジュール、関連するディスプレイパネルとその駆動方法、及び関連ディスプレイデバイス

Country Status (6)

Country Link
US (1) US10019780B2 (ja)
EP (1) EP3227881A4 (ja)
JP (1) JP6740141B2 (ja)
KR (1) KR101909367B1 (ja)
CN (1) CN105118424B (ja)
WO (1) WO2016086509A1 (ja)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105118424B (zh) * 2014-12-05 2017-12-08 京东方科技集团股份有限公司 数据传输模块及方法、显示面板及驱动方法、显示装置
US9881538B2 (en) * 2015-07-23 2018-01-30 Himax Technologies Limited Display system and method for driving pixels of the display system
US9947257B2 (en) * 2015-07-24 2018-04-17 Sharp Kabushiki Kaisha Pixel layout and display with varying area and/or luminance capability of same type sub-pixels in different composite pixels
CN104992688B (zh) * 2015-08-05 2018-01-09 京东方科技集团股份有限公司 像素阵列、显示装置及其驱动方法和驱动装置
CN105611234B (zh) * 2015-12-21 2018-09-28 中国科学院长春光学精密机械与物理研究所 嵌入式系统任意帧频数字图像模拟显示方法
US10262387B2 (en) 2016-11-14 2019-04-16 Google Llc Early sub-pixel rendering
US10564715B2 (en) 2016-11-14 2020-02-18 Google Llc Dual-path foveated graphics pipeline
CN106791502B (zh) * 2017-01-23 2020-07-14 惠州Tcl移动通信有限公司 一种抗干扰的显示屏显示控制方法及系统
CN108510926B (zh) * 2017-02-28 2021-07-23 昆山国显光电有限公司 图像显示系统及图像显示方法
JP7015324B2 (ja) * 2017-08-31 2022-02-02 クンシャン ゴー-ビシオノクス オプト-エレクトロニクス カンパニー リミテッド ピクセル構造、oledディスプレイデバイス、および駆動方法
CN109936705B (zh) * 2017-12-18 2020-05-12 京东方科技集团股份有限公司 应用于显示的数据转换方法、数据转换装置及显示装置
US11308873B2 (en) 2019-05-23 2022-04-19 Samsung Display Co., Ltd. Redundancy assisted noise control for accumulated iterative compression error
US11245931B2 (en) 2019-09-11 2022-02-08 Samsung Display Co., Ltd. System and method for RGBG conversion
CN114008570B (zh) * 2020-05-28 2024-01-30 京东方科技集团股份有限公司 触控显示设备及其触控响应方法、系统及存储介质
WO2023071077A1 (zh) * 2021-10-27 2023-05-04 问显科技(苏州)有限公司 一种显示器数据更新方法、装置及显示屏

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006011220A1 (ja) * 2004-07-30 2006-02-02 Hitachi, Ltd. 画像表示装置、画像表示方法
WO2006115165A1 (ja) * 2005-04-22 2006-11-02 Sharp Kabushiki Kaisha 表示装置
JP2008083681A (ja) * 2006-08-31 2008-04-10 Matsushita Electric Ind Co Ltd パネルインターフェイス装置、画像処理用lsi、デジタルカメラおよびデジタル機器
JP2011242744A (ja) * 2010-05-20 2011-12-01 Lg Display Co Ltd 映像処理方法及びこれを利用した表示装置
JP2012089969A (ja) * 2010-10-18 2012-05-10 Mega Chips Corp 画像処理装置、および画像処理装置の動作方法
JP2014072591A (ja) * 2012-09-28 2014-04-21 Canon Inc 画像処理装置
CN104361854A (zh) * 2014-12-05 2015-02-18 京东方科技集团股份有限公司 显示面板驱动方法以及显示面板、显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI282546B (en) 2004-04-02 2007-06-11 Mstar Semiconductor Inc Display controlling device capable of displaying multiple windows and related method
WO2007047534A1 (en) 2005-10-14 2007-04-26 Clairvoyante, Inc. Improved memory structures for image processing
CN100446081C (zh) * 2006-06-07 2008-12-24 友达光电股份有限公司 液晶显示面板及其时序控制器与过驱动参数的产生方法
CN100570701C (zh) * 2007-11-16 2009-12-16 炬力集成电路设计有限公司 一种图像缩放装置、方法及图像显示设备
KR100983392B1 (ko) * 2008-08-19 2010-09-20 매그나칩 반도체 유한회사 칼럼 데이터 구동회로, 이를 구비한 표시장치 및 그의 구동방법
CN101504827B (zh) 2009-03-04 2011-05-18 深圳华映显示科技有限公司 一种利用重迭式多重扫描驱动的色序法显示装置及方法
US9195356B2 (en) * 2011-02-22 2015-11-24 Sharp Kabushiki Kaisha Coordinate input device, and electronic device
KR101296691B1 (ko) * 2011-06-23 2013-09-10 현대아이비티주식회사 멀티 비젼 시스템 및 멀티 비젼 구현 방법
JP5986442B2 (ja) * 2012-07-06 2016-09-06 シャープ株式会社 表示装置および表示方法
KR102005962B1 (ko) * 2012-09-06 2019-07-31 삼성전자주식회사 디스플레이 드라이버 집적회로 및 그것의 디스플레이 데이터 처리 방법
KR102023184B1 (ko) * 2013-02-20 2019-09-20 삼성디스플레이 주식회사 표시장치, 데이터 처리장치 및 그 방법
CN105118424B (zh) * 2014-12-05 2017-12-08 京东方科技集团股份有限公司 数据传输模块及方法、显示面板及驱动方法、显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006011220A1 (ja) * 2004-07-30 2006-02-02 Hitachi, Ltd. 画像表示装置、画像表示方法
WO2006115165A1 (ja) * 2005-04-22 2006-11-02 Sharp Kabushiki Kaisha 表示装置
JP2008083681A (ja) * 2006-08-31 2008-04-10 Matsushita Electric Ind Co Ltd パネルインターフェイス装置、画像処理用lsi、デジタルカメラおよびデジタル機器
JP2011242744A (ja) * 2010-05-20 2011-12-01 Lg Display Co Ltd 映像処理方法及びこれを利用した表示装置
JP2012089969A (ja) * 2010-10-18 2012-05-10 Mega Chips Corp 画像処理装置、および画像処理装置の動作方法
JP2014072591A (ja) * 2012-09-28 2014-04-21 Canon Inc 画像処理装置
CN104361854A (zh) * 2014-12-05 2015-02-18 京东方科技集团股份有限公司 显示面板驱动方法以及显示面板、显示装置

Also Published As

Publication number Publication date
CN105118424B (zh) 2017-12-08
CN105118424A (zh) 2015-12-02
KR20170069961A (ko) 2017-06-21
JP6740141B2 (ja) 2020-08-12
EP3227881A1 (en) 2017-10-11
EP3227881A4 (en) 2019-06-12
US20160335741A1 (en) 2016-11-17
WO2016086509A1 (en) 2016-06-09
KR101909367B1 (ko) 2018-10-17
US10019780B2 (en) 2018-07-10

Similar Documents

Publication Publication Date Title
JP6740141B2 (ja) データ転送方法、データ転送モジュール、関連するディスプレイパネルとその駆動方法、及び関連ディスプレイデバイス
US9576519B2 (en) Display method and display device
KR102023184B1 (ko) 표시장치, 데이터 처리장치 및 그 방법
WO2016169194A1 (zh) 一种显示面板、驱动方法及显示装置
RU2676243C1 (ru) Модуль и способ сбора данных, блок обработки данных, возбудитель и устройство отображения
CN109891381A (zh) 双路径中央凹图形管线
US20110018891A1 (en) Device and method for converting three color values to four color values
CN107068035B (zh) 一种显示方法、显示装置
JP2018513987A (ja) 表示駆動方法と装置、サンプリング領域の生成方法と装置
WO2019029177A1 (zh) 图像显示方法、显示系统以及计算机可读存储介质
CN103151018B (zh) 用于三角式排列显示面板的像素数据转换方法及装置
CN101471063B (zh) 色度信号生成装置
CN107656717B (zh) 一种显示方法及图像处理模块、显示装置
US10559244B2 (en) Electronic apparatus, display driver and method for generating display data of display panel
CN101625849B (zh) 图像处理装置及方法
CN111128078B (zh) 电子设备、显示面板及其驱动装置、驱动方法
US10002562B2 (en) Wear compensation for a display
CN113795879B (zh) 用于确定显示面板中灰度映射相关性的方法及系统
CN104361854A (zh) 显示面板驱动方法以及显示面板、显示装置
WO2019184669A1 (zh) 像素处理方法及装置
WO2020177053A1 (en) Display-driving circuit, display apparatus, and display method based on time-division data output
US10803837B2 (en) Image processing apparatus, display panel and display apparatus
WO2021110092A1 (zh) 分屏控制的Micro-LED显示屏
WO2018176936A1 (zh) 集成式显示面板、显示装置、图像显示方法
US11158237B2 (en) Driving method for display panel, and display device based on viewing distance

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180618

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190514

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190610

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190910

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20191007

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191227

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20200127

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200527

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20200604

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200629

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200722

R150 Certificate of patent or registration of utility model

Ref document number: 6740141

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250