JP2018072572A - 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法 - Google Patents

表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法 Download PDF

Info

Publication number
JP2018072572A
JP2018072572A JP2016212350A JP2016212350A JP2018072572A JP 2018072572 A JP2018072572 A JP 2018072572A JP 2016212350 A JP2016212350 A JP 2016212350A JP 2016212350 A JP2016212350 A JP 2016212350A JP 2018072572 A JP2018072572 A JP 2018072572A
Authority
JP
Japan
Prior art keywords
correction data
correction
component
pixel
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016212350A
Other languages
English (en)
Other versions
JP6755773B2 (ja
Inventor
臣弥 土田
Shinya Tsuchida
臣弥 土田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Joled Inc
Original Assignee
Joled Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Joled Inc filed Critical Joled Inc
Priority to JP2016212350A priority Critical patent/JP6755773B2/ja
Priority to US15/790,591 priority patent/US10283048B2/en
Publication of JP2018072572A publication Critical patent/JP2018072572A/ja
Application granted granted Critical
Publication of JP6755773B2 publication Critical patent/JP6755773B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2059Display of intermediate tones using error diffusion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

【課題】補正データ容量が削減された表示装置の補正方法を提供する。【解決手段】輝度信号を補正するための第1補正データを予め取得する取得ステップと、第1補正データに対して、誤差拡散法を適用することで、第1補正データを第2補正データに変換する第1変換ステップと、第2補正データを構成する補正データ成分の一部を予め定められた間引き方法で間引くことで、第2補正データを第3補正データに変換する第2変換ステップと、第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、第3補正データを第4補正データに変換する第3変換ステップと、第4補正データを用いて、輝度信号を補正する補正ステップとを含み、第1変換ステップでは、予め定められた間引き方法と予め定められた補間方法とに基づいて、第2補正データと前記第4補正データとが一致するように変換を行う。【選択図】図13

Description

本開示は、表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法に関する。
電流駆動型の発光素子を用いた表示装置として、有機ELディスプレイが知られている。この有機ELディスプレイは、視野角特性が良好で、消費電力が少ないという利点を有するため、注目されている。
有機ELディスプレイでは、通常、画素を構成する有機EL素子がマトリクス状に配置される。特に、アクティブマトリクス型の有機ELディスプレイでは、次の走査(選択)まで有機EL素子を発光させることが可能であるため、デューティ比が上がってもディスプレイの輝度減少を招くようなことはない。従って、低電圧で駆動できるので、低消費電力化が可能となる。しかしながら、アクティブマトリクス型の有機ELディスプレイでは、駆動トランジスタや有機EL素子の特性のばらつきに起因して、同じ輝度信号を与えても、各画素において有機EL素子の輝度が異なり、いわゆる輝度ムラが発生するという欠点がある。
従来の有機ELディスプレイにおける輝度ムラの補正方法としては、予めメモリに格納された補正データを用いて輝度信号を補正することで画素ごとの特性の不均一を補償する方法が提案されている。
例えば、特許文献1には、有機EL素子と駆動トランジスタとを含む複数の画素を有する表示パネルにおいて、代表電流−電圧特性、各分割領域の輝度−電流特性、および各画素の輝度−電圧特性を求め、これらより求められた各画素の電流−電圧特性が代表電流−電圧特性となるような補正データを各画素について求める有機EL表示装置の製造方法が開示されている。これによれば、高精度な補正データが取得されるので、寿命による輝度劣化のばらつきを抑制できる。
国際公開第2011/118124号
しかしながら、特許文献1に開示された有機EL表示装置では、予め算出された画素ごとの補正データ(ゲインおよびオフセット)は、制御回路のメモリに格納される。このため、高精度な補正データを確保しつつ表示パネルの解像度を上げていくと、補正データ量が膨大化するという課題が発生する。特に、小型高精細化が要求されるタブレット端末などでは、上記課題が深刻となる。
本発明は、上記の課題に鑑みてなされたものであり、補正データ容量が低減された表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法を提供することを目的とする。
上記の課題を解決するために、本発明の一態様に係る表示装置の補正方法は、輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置の輝度ムラを補正する表示装置の補正方法であって、前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データを予め取得する取得ステップと、前記第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する第1変換ステップと、前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する第2変換ステップと、前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する第3変換ステップと、前記第4補正データを用いて、前記輝度信号を補正する補正ステップとを含み、前記第1変換ステップでは、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて、前記第2補正データと前記第4補正データとが一致するように、前記変換を行うことを特徴とする。
また、本発明の一態様に係る表示装置の製造方法は、輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置の製造方法であって、前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データを予め取得する取得ステップと、前記第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する第1変換ステップと、前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する第2変換ステップと、前記第3補正データを、前記表示装置が有するメモリに保存する保存ステップとを含み、前記第1変換ステップでは、前記第3補正データに対して、前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで得られる第4補正データと、前記第2補正データとが一致するように、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて前記変換を行うことを特徴とする。
また、本発明の一態様に係る表示装置の表示方法は、輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置の表示方法であって、前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データを予め取得する取得ステップ、前記第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する第1変換ステップ、および、前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する第2変換ステップ、により取得された前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する第3変換ステップと、前記第4補正データを用いて、前記輝度信号を補正する補正ステップとを含み、前記第1変換ステップでは、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて、前記第2補正データと前記第4補正データとが一致するように、前記変換を行うことを特徴とする。
また、本発明の一態様に係る表示装置は、輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置であって、前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する誤差拡散部と、前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する間引き部と、前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する補間部と、前記第4補正データを用いて、前記輝度信号を補正する輝度信号補正部とを含み、前記誤差拡散部は、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて、前記第2補正データと前記第4補正データとが一致するように、前記変換を行うことを特徴とする。
また、本発明の一態様に係る表示装置は、輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置であって、前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データを予め取得する取得ステップ、前記第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する第1変換ステップ、および、前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する第2変換ステップ、により取得された前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する補間部と、前記第4補正データを用いて、前記輝度信号を補正する輝度信号補正部とを含み、前記第1変換ステップでは、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて、前記第2補正データと前記第4補正データとが一致するように、前記変換を行うことを特徴とする。
本発明に係る表示装置、表示装置の補正方法、表示装置の製造方法、または表示装置の表示方法によれば、第1補正データよりもデータ量が削減された第3補正データを用いて輝度信号が補正されるので、補正データ容量を低減することが可能となる。
実施の形態1に係る表示装置の構成を示すブロック図である。 実施の形態1に係る画素の回路構成の一例および周辺回路との接続を示す図である。 実施の形態1に係る表示装置が備える制御部の構成を示すブロック図である。 従来の表示装置が備える制御部の構成を示すブロック図である。 第1補正データを示すデータ構成図である。 間引き後補正データを示すデータ構成図である。 補間後補正データを示すデータ構成図である。 実施の形態1に係る表示装置の補正方法を説明する動作フローチャートである。 第1補正データを取得するための測定システムのブロック図である。 実施の形態2に係る表示装置の構成を示すブロック図である。 実施の形態2に係る表示装置が備える制御部の構成を示すブロック図である。 誤差拡散部が行う誤差拡散変換を説明するための模式図である。 第1補正データを示すデータ構成図である。 上の行から伝搬してくる誤差値を示すデータ構成図である。 第2補正データを示すデータ構成図である。 第3補正データを示すデータ構成図である。 第4補正データを示すデータ構成図である。 実施の形態1に係る表示装置と、実施の形態2に係る表示装置との補正処理およびその結果を比較する図である。 実施の形態2に係る表示装置の補正方法を説明する動作フローチャートである。 製造工程において第2補正データを取得する情報処理装置の構成を示すブロック図である。 実施の形態3に係る表示装置の製造方法を説明する動作フローチャートである。 実施の形態4に係る、第3補正データを用いて輝度信号を補正して表示する制御装置における制御部の構成を示すブロック図である。 実施の形態4に係る表示装置の表示方法を説明する動作フローチャートである。 実施の形態1〜4のいずれかに係る表示装置を内蔵したタブレット端末の外観図である。
以下、表示装置およびその補正方法の実施の形態について、図面を用いて説明する。なお、以下に説明する実施の形態は、いずれも本開示における好ましい一具体例を示すものである。したがって、以下の実施の形態で示される、数値、形状、材料、構成要素、構成要素の配置位置および接続形態、工程、並びに、工程の順序などは、一例であって本発明を限定する主旨ではない。よって、以下の実施の形態における構成要素のうち、本発明における最上位概念を示す独立請求項に記載されていない構成要素については、任意の構成要素として説明される。
なお、各図は、模式図であり、必ずしも厳密に図示されたものではない。また、各図において、実質的に同一の構成に対しては同一の符号を付しており、重複する説明は省略又は簡略化する。
(実施の形態1)
[1.1 表示装置の構成]
図1は、実施の形態1に係る表示装置1の構成を示すブロック図である。同図における表示装置1は、制御部10と、データ線駆動回路20と、走査線駆動回路30と、表示部40とを備える。制御部10はメモリ11を有する。なお、メモリ11は、表示装置1内であって制御部10の外部に配置されていてもよい。
制御部10は、メモリ11、データ線駆動回路20および走査線駆動回路30の制御を行う。メモリ11には、例えば、表示装置1の製造工程の完了時において、処理後の補正データ(後述する間引き後補正データ)が保存される。
制御部10は、表示動作時には、メモリ11に書き込まれた間引き後補正データを読み出し、外部から入力された映像信号(輝度信号)を、間引き後補正データに基づいて補正して、データ線駆動回路20へと出力する。
また、制御部10は、例えば、製造工程において処理前の補正データ(後述する第1補正データ)を生成する場合には、例えば、外部の情報処理装置と通信することにより、当該情報処理装置の指示に従ってデータ線駆動回路20および走査線駆動回路30を駆動する。
また、制御部10は、例えば、製造工程において処理前の補正データ(第1補正データ)を変換処理し、処理後の補正データ(間引き後補正データ)を生成し、当該処理後の補正データをメモリ11に格納する。
表示部40は、マトリクス状に配置された複数の画素を備え、外部から表示装置1へ入力された映像信号(輝度信号)に基づいて画像を表示する。
図2は、実施の形態1に係る画素400の回路構成の一例および周辺回路との接続を示す図である。同図における画素400は、走査線412と、データ線411と、電源線421と、選択トランジスタ403と、駆動トランジスタ402と、有機EL素子401と、保持容量素子404と、共通電極422とを備える。また、周辺回路は、データ線駆動回路20と、走査線駆動回路30とを備える。
走査線駆動回路30は、走査線412に接続されており、画素400の選択トランジスタ403の導通および非導通を制御する。
データ線駆動回路20は、データ線411に接続されており、間引き後補正データを用いて補正された輝度信号であるデータ電圧を出力して、駆動トランジスタ402に流れる信号電流を決定する機能を有する。
選択トランジスタ403は、ゲート端子が走査線412に接続されており、データ線411のデータ電圧を駆動トランジスタ402のゲート端子に供給するタイミングを制御する。
駆動トランジスタ402は、ゲート端子が選択トランジスタ403を介してデータ線411に接続され、ソース端子が有機EL素子401のアノード端子に接続され、ドレイン端子が電源線421に接続されている。これにより、駆動トランジスタ402は、ゲート端子に供給されたデータ電圧を、当該データ電圧に対応した信号電流に変換し、変換された信号電流を有機EL素子401に供給する。
有機EL素子401は、発光素子として機能し、有機EL素子401のカソード端子は、共通電極422に接続されている。
保持容量素子404は、電源線421と駆動トランジスタ402のゲート端子との間に接続されている。保持容量素子404は、例えば、選択トランジスタ403がオフ状態となった後も、直前のゲート電圧を維持し、継続して駆動トランジスタ402から有機EL素子401へ駆動電流を供給させることが可能である。
なお、図1および図2には記載されていないが、電源線421は電源に接続されている。また、共通電極422も電源に接続されている。
データ線駆動回路20から供給されたデータ電圧は、選択トランジスタ403を介して駆動トランジスタ402のゲート端子へと印加される。駆動トランジスタ402は、そのデータ電圧に応じた電流を、ソース−ドレイン端子間に流す。この電流が、有機EL素子401へと流れることにより、その電流に応じた発光輝度で、有機EL素子401が発光する。
なお、図2に示された画素400の回路構成において、各回路素子を接続する経路の間に別の回路素子および配線などが挿入されていてもよい。
[1.2 制御部の構成]
図3は、実施の形態1に係る表示装置1が備える制御部10の構成を示すブロック図である。同図に示された制御部10は、メモリ11と、変換部12と、補正部13とを備える。
変換部12は、処理前の補正データ(第1補正データ)を、その第1補正データよりもデータ量が削除された処理後の補正データ(間引き後補正データ)へと変換する。
補正部13は、上記間引き後補正データを用いて、輝度信号を補正する。輝度信号とは、画素の有する発光素子を発光させるために、当該画素に印加される電気信号である。より具体的には、本実施の形態では、輝度信号とは、画素400が有する有機EL素子401を発光させるために、データ線駆動回路20から駆動トランジスタ402のゲートに印加されるデータ電圧のことである。
ここで、処理前の補正データ(第1補正データ)について説明する。第1補正データとは、例えば、外部から表示装置1に送信される映像信号に基づいて表示部40の各画素400が発光する際の輝度ムラを低減させるためのデータである。より具体的には、補正データは、例えば、画素400に対応させてゲイン補正値およびオフセット補正値という2つの補正パラメータで構成されている。なお、上記補正データは、画素400に対応していなくてもよく、複数の隣接画素の集合体である画素グループごとに対応していてもよい。
図4は、従来の表示装置が備える制御部500の構成を示すブロック図である。同図に示された従来の制御部500は、メモリ512と、輝度信号補正部531とを備える。従来の表示装置では、制御部500は、第1補正データを予めメモリ512に保存する。また、制御部500は、映像信号を変換して画素ごとの輝度信号(補正前輝度信号)を生成する。輝度信号補正部531は、メモリ512から第1補正データを読み出し、上記補正前輝度信号に対して、第1補正データのゲイン補正値を乗算(または除算)し、第1補正データのオフセット補正値を加算(または減算)することで、補正前輝度信号を補正する。制御部500は、このようにして得られた補正後の輝度信号を、所定のタイミングでデータ線駆動回路へと出力する。これにより、表示部における輝度ムラが低減される。
上記従来の表示装置では、表示部の解像度を上げていくにつれ、メモリ512に格納すべき補正データ量は膨大化し、また、輝度信号などのデータ転送レートは上昇して圧迫化されるという課題が発生する。特に、小型高精細化が要求されるタブレット端末では、大容量のメモリを確保することが困難であり、コストアップにも繋がる。
これに対して、本実施の形態に係る表示装置1では、上述した第1補正データ(処理前の補正データ)により輝度信号が補正されるのではなく、処理前の補正データ(第1補正データ)を軽量処理することで取得された処理後の補正データ(間引き補正データ)により輝度信号が補正される。以下、本実施の形態に係る表示装置1において、第1補正データから間引き後補正データを生成するための構成について説明する。
図3において、変換部12は、間引き部121を備える。
間引き部121は、第1補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、第1補正データを、第1補正データよりもデータ容量が小さい間引き後補正データに変換する。
ここでは、予め定められた間引き方法が、画素400が配置されるマトリックスにおいて、偶数列に位置する画素に対応する補正データ成分を間引く方法であるとする。
なお、予め定められた間引き方法は、必ずしも、上記間引き方法に限定される必要はない。一例として、画素400が配置されるマトリックスにおいて、3で割り切れない列に位置する画素に対応する補正データ成分を間引く例も考えられる。
図5Aは、第1補正データの一例を示すデータ構成図である。そして、図5Bは、図5Aに示される第1補正データを対象として、間引き部121によって間引かれた、間引き後補正データを示すデータ構成図である。
図5A、図5Bに示されるように、間引き後補正データに含まれる補正データ成分の数は、第1補正データに含まれる補正データ成分の数の1/2となっている。
メモリ11は、変換部12により第1補正データが変換されて生成された間引き後補正データを保存する。間引き後補正データは、第1補正データに比べて容量が小さい。表示部40の解像度が上がるにつれ、変換部12により軽量化された間引き後補正データを格納するメモリ11の容量低減化の効果が顕著となる。記録媒体として過度な大容量および長寿命を必要としないという観点から、メモリ11としては、例えば、フラッシュメモリなどの不揮発性メモリを適用することが可能である。
再び図3に戻って、制御部10の説明を続ける。
補正部13は、補間部132と、輝度信号補正部131とを備える。
補間部132は、例えば、DRAMなどの揮発性の第1メモリと演算回路とで構成される。補間部132は、メモリ11から間引き後補正データを読み出して第1メモリに一時保存する。そして、演算回路は、間引き後補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、間引き後補正データを、表示部40の各画素400のそれぞれに対応した複数の補正データ成分で構成される補間後補正データに変換する。
ここでは、予め定められた補間方法が、間引き部121によって間引きされた間引き後補正データの補正データ成分のそれぞれについて、当該補正データ成分に対応する対象画素の、画素400が配置されるマトリックスにおける同行左横に位置する画素に対応する補正データ成分と、同行右横に位置する画素に対応する補正データ成分とを用いて行う線形補間であるとする。
なお、予め定められた補間方法は、必ずしも、上記補間方法に限定される必要はない。一例として、例えば、予め定められた間引き方法が、画素400が配置されるマトリックスにおいて、3で割り切れない列に位置する画素に対応する補正データ成分を間引く方法である場合には、次のようになる。すなわち、間引き部121によって間引きされた間引き補正データの補正データ成分それぞれについて、当該補正データ成分に対応する対象画素の、画素400が配置されるマトリックスにおける、同行左側に位置する画素のうち、最も近傍に位置する間引き対象とならなかった画素の画素データ成分と、同行右側に位置する画素のうち、最も近傍に位置する間引き対象にならなかった画素の画素データ成分とを用いて行う線形補間となる。
図5Cは、図5Bによって示される間引き後補正データを対象として、補間部132によって補間された、補間後補正データを示すデータ構成図である。
図5A、図5Cに示されるように、補間後補正データに含まれる補正データ成分の数は、第1補正データに含まれる補正データ成分の数と同じとなっている。
再び図3に戻って、制御部10の説明を続ける。
輝度信号補正部131は、補間部132により補間された補間後補正データを用いて、画素400に対応した輝度信号を補正する。以下、輝度信号補正部131における輝度信号の補正処理の一例を示す。
輝度信号補正部131は、補正前輝度信号に対して、補間後補正データのゲイン補正値を乗算(または除算)し、補正後補正データのオフセット補正値を加算(または減算)することで、補正前輝度信号を補正する。
上記構成の表示装置1によると、メモリ11に記憶される間引き後補正データのデータ量を、第1補正データがそのまま記憶される場合に比べて、およそ1/2に削減することができる。
このように、実施の形態1に係る表示装置1によれば、表示部の画素数が増加しても、補正データ容量および転送レートを低減することが可能となる。
なお、本実施の形態1に係る表示装置1において、変換部12および補正部13は、集積回路であるIC、LSI(Large Scale Integration)として実現されてもよい。また、集積回路化の手法は、専用回路または汎用プロセッサで実現してもよい。LSI製造後に、プログラムすることが可能なFPGA(Field Programmable Gate Array)や、LSI内部の回路セルの接続や設定を再構成可能なリコンフィギュラブル・プロセッサを利用しても良い。さらには、半導体技術の進歩または派生する別技術によりLSIに置き換わる集積回路化の技術が登場すれば、当然、その技術を用いて機能ブロックの集積化を行ってもよい。また、変換部12および補正部13は、上記エンコード処理およびデコード処理を実行させるプログラムとして実現したり、当該プログラムが記録されたコンピュータ読み取り可能な非一時的な記録媒体、例えば、フレキシブルディスク、ハードディスク、CD−ROM、MO、DVD、DVD−ROM、DVD−RAM、BD(Blu−ray(登録商標) Disc)、半導体メモリとして実現したりすることもできる。そして、そのようなプログラムは、CD−ROM等の記録媒体およびインターネット等の伝送媒体を介して流通させることができるのは言うまでもない。
[1.3 表示装置の補正方法]
次に、本実施の形態に係る表示装置1の補正方法について説明する。
図6は、実施の形態1に係る表示装置1の補正方法を説明する動作フローチャートである。図6には、表示装置1の有する制御部10が、第2補正データにより輝度信号を補正するまでの工程が示されている。以下、図6に従って、補正工程を説明していく。
まず、制御部10は、有機EL素子401を所定の輝度で発光させるための輝度信号を補正するための第1補正データ(処理前の補正データ)を予め取得する(S10:取得ステップ)。第1補正データ(処理前の補正データ)は、既に説明したように、例えば、画素400に対応したゲイン補正値およびオフセット補正値という2つの補正パラメータで構成されている。
ここで、第1補正パラメータの取得方法について、例示する。
図7は、第1補正データを取得するための測定システムのブロック図である。同図に示された測定システムは、情報処理装置2と、撮像装置3と、表示部40と、制御部10とを備える。
情報処理装置2は、演算部201と、記憶部202と、通信部203とを備え、第1補正パラメータを生成するまでの工程を制御する機能を有する。情報処理装置2としては、例えば、パーソナルコンピュータが適用される。
撮像装置3は、通信部203からの制御信号により、表示部40を撮像し、撮像された画像データを通信部203へ出力する。撮像装置3としては、例えば、CCDカメラや輝度計が適用される。
情報処理装置2は、表示装置1の制御部10および撮像装置3へ通信部203を介して制御信号を出力し、制御部10および撮像装置3から測定データを取得して当該測定データを記憶部202に格納し、格納された測定データをもとに演算部201で演算して各種特性値やパラメータを算出する。なお、制御部10は、表示装置1に内蔵されない制御回路を使用してもよい。
具体的には、情報処理装置2は、測定画素へ与える電圧値の制御を行う。制御部10は、上記電圧値を測定画素に印加し、当該測定画素を発光させる。撮像装置3は、発光した測定画素の輝度値を測定する。情報処理装置2は、電圧値と測定輝度値とを受信する。情報処理装置2は、測定画素へ与える電圧値を変化させて、同様の制御を行い、異なる電圧値と当該電圧値に対する測定輝度値とを受信する。情報処理装置2がこれを繰り返すことにより、演算部201は、測定画素ごとの電圧−輝度特性を算出し、当該電圧−輝度特性と基準となる電圧−輝度特性とを比較して、測定画素ごとの補正パラメータ(ゲイン補正値およびオフセット補正値)を算出する。
制御部10は、演算部201で算出された上記補正パラメータを第1補正データとして、通信部203を介して受信する。
以上の工程により、制御部10は、輝度信号を補正するための第1補正データを予め取得する。
再び図6に戻って、実施の形態1に係る表示装置1の補正方法の説明を続ける。
次に、制御部10は、第1補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、第1補正データを、第1補正データよりもデータ容量が小さい間引き後補正データに変換する(S20)。
ステップS20は、制御部10の間引き部121が行う変換ステップである。
次に、制御部10は、間引き後補正データを、表示装置1が有するメモリ11に予め保存する(S40:保存ステップ)。
次に、制御部10は、メモリ11から間引き後補正データを読み出し、間引き後補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、間引き後補正データを、表示部40の各画素400のそれぞれに対応した複数の補正データ成分で構成される補間後補正データに変換する(S50)。
次に、制御部10は、補間後補正データを用いて、輝度信号を補正する(S60:補正ステップ)。
(実施の形態2)
実施の形態1では、(1)第1補正データに対して、その一部の補正データ成分を間引くことで間引き後補正データを生成してメモリ11に保存し、(2)保存した間引き後補正データを補間して補間後補正データを生成し、生成した補間後補正データを用いて、輝度信号を補正する構成の表示装置1について説明した。これに対して実施の形態2では、(1)第1補正データに対して、少なくとも一部の画素の補正成分の誤差成分を、当該画素の周辺画素へ拡散させて第2補正データを生成し、生成した第2補正データに対して、その一部の補正データ成分を間引くことで第3補正データを生成してメモリ11に保存し、(2)保存した第3補正データを補間して第4補正データを生成し、生成した第4補正データを用いて、輝度信号を補正する構成の表示装置について説明する。この表示装置は、後述するように、間引き前の第2補正データと、補間後の第4補正データとが一致するように、誤差拡散と間引きと補間とを行う。
この表示装置は、実施の形態1における表示装置1から、その機能の一部が変更されて構成される。従って、ここでは、その変更点を中心に説明する。
[2.1 表示装置の構成]
図8は、実施の形態2に係る表示装置5の構成を示すブロック図である。
同図に示されるように、表示装置5は、実施の形態1における表示装置1から、制御部10が制御部10Bとなるように変更されている。
制御部10Bは、メモリ11、データ線駆動回路20および走査線駆動回路30の制御を行う。メモリ11には、例えば、表示装置5の製造工程の完了時において、処理後の補正データ(後述する第3補正データ)が保存される。
また、制御部10Bは、表示動作時には、メモリ11に書き込まれた第3補正データを読み出し、第3補正データに基づいて第4補正データを生成する。そして、外部から入力された映像信号(輝度信号)を、第4補正データに基づいて補正して、データ線駆動回路20へと出力する。
また、制御部10Bは、例えば、製造工程において処理前の補正データ(第1補正データ)を生成する場合には、例えば、外部の情報処理装置と通信することにより、当該情報処理装置の指示に従ってデータ線駆動回路20および走査線駆動回路30を駆動する。
また、制御部10Bは、例えば、製造工程において処理前の補正データ(第1補正データ)を変換処理し、処理後の補正データ(第3補正データ)を生成し、当該処理後の補正データをメモリ11に格納する。
[2.2 制御部の構成]
図9は、実施の形態2に係る表示装置5が備える制御部10Bの構成を示すブロック図である。
同図に示されるように、制御部10Bは、実施の形態1における制御部10から、変換部12が変換部12Bとなり、補正部13が補正部13Bとなるように変更されている。
変換部12Bは、誤差拡散部1121と、間引き部1122とを備える。
誤差拡散部1121は、第1補正データの少なくとも一部の補正データ成分に対して、その補正データ成分の誤差成分を、その補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、第1補正データを第2補正データに変換(以下、この変換のことを「誤差拡散変換」と呼ぶこともある。)する。
ここでは、この誤差成分を、誤差拡散法を適用する対象となる第1補正データの補正データ成分の値と、その補正データ成分に対応する第4補正データ(後述)の補正データ成分の値との差分値であるとする。
また、ここでは、上記第1補正データの少なくとも一部の補正データ成分、すなわち、誤差拡散法の適用対象となる補正データ成分が、画素400が配置されるマトリックスにおいて、偶数列に位置する画素に対応する補正データ成分であるとする。
なお、誤差拡散法の適用対象となる補正データ成分は、必ずしも、上記補正データ成分に限定される必要はない。一例として、画素400が配置されるマトリックスにおいて、3で割り切れない列に位置する画素に対応する補正データ成分を、誤差拡散法の適用対象となる補正データ成分とする例も考えらえる。
間引き部1122は、第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、第2補正データを、第1補正データよりもデータ容量が小さい第3補正データに変換(以下、この変換のことを「間引き変換」と呼ぶこともある。)する。
ここでは、予め定められた間引き方法が、誤差拡散法の対象となる補正データ成分を間引く間引き方法であるとする。
なお、予め定められた間引き方法は、必ずしも、上記間引き方法に限定される必要はない。一例として、誤差拡散の対象とならない補正データ成分を間引く例も考えられる。
補正部13Bは、補間部1132と輝度信号補正部1131とを備える。
補間部1132は、第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換(以下、この変換のことを「補間変換」と呼ぶこともある。)する。
ここでは、予め定められた補間方法が、間引き部1122によって間引きされた第3補正データの補正データ成分のそれぞれについて、当該補正データ成分に対応する対象画素の、画素400が配置されるマトリックスにおける同行左横に位置する画素に対応する補正データ成分と、同行右横に位置する画素に対応する補正データ成分とを用いて行う線形補間であるとする。
なお、予め定められた補間方法は、必ずしも、上記補間方法に限定される必要はない。一例として、例えば、予め定められた間引き方法が、画素400が配置されるマトリックスにおいて、3で割り切れない列に位置する画素に対応する補正データ成分を間引く方法である場合には、次のようにしてもよい。すなわち、間引き部1122によって間引きされた第3補正データの補正データ成分それぞれについて、当該補正データ成分に対応する対象画素の、画素400が配置されるマトリックスにおける、同行左側に位置する画素のうち、最も近傍に位置する間引き対象とならなかった画素の画素データ成分と、同行右側に位置する画素のうち、最も近傍に位置する間引き対象にならなかった画素の画素データ成分とを用いて行う線形補間としてもよい。
ここで、誤差拡散部1121は、第4補正データが、第2補正データと一致するように、上記誤差拡散変換を行う。
誤差拡散部1121が、このように、第4補正データと第2補正データとが一致するように誤差拡散変換を行うことができるのは、間引き部1122が行う間引き変換の間引き方法が予め定められており、補間部1132が行う補間変換の補間方法が予め定められているからである。
以下、間引き部1122が行う間引き変換の間引き方法が予め定められており、補間部1132が行う補間変換の補間方法が予め定められている場合において、誤差拡散部1121が、第4補正データと第2補正データとが一致するように誤差拡散変換を行う一具体例について説明する。
ここでは、誤差拡散部1121が用いる誤差拡散法が、上述したように、画素400が配置されるマトリックスにおける偶数列に位置する画素を誤差拡散の対象となる画素とするものであって、対象となる画素の補正データ成分の値の7/16を、対象となる画素の右横の画素の補正データ成分に加算し、対象となる画素の補正データ成分の値の3/16を、対象となる画素の左斜め下の画素の補正データ成分に加算し、対象となる画素の補正データ成分の値の5/16を、対象となる画素の下の画素の補正データ成分に加算し、対象となる画素の補正データ成分の値の1/16を、対象となる画素の右斜め下の画素の補正データ成分に加算する誤差拡散法(以下、この誤差拡散法のことを、「所定誤差拡散法」と呼ぶこともある。)であるとする。
誤差拡散部1121は、この所定誤差拡散法を、誤差拡散との対象となる画素に対して、画素400が配置されるマトリックスにおいて、各行においては、左端画素側から右端画素側へと順に実行し、各列においては、上端列側から下端列側へと順に実行する。
そして、間引き部1122が用いる予め定められた間引き方法が、上述したように、誤差拡散部1121における誤差拡散法の対象となる補正データ成分を間引く間引き方法(以下、この間引き方法のことを、「所定間引き方法」と呼ぶこともある。)であるとする。
さらに、補間部1132が用いる予め定められた補間方法が、上述したように、間引き部1122によって間引きされた第3補正データの補正データ成分のそれぞれについて、当該補正データ成分に対応する対象画素の、画素400が配置されるマトリックスにおける同行左横に位置する画素に対応する補正データ成分と、同行右横に位置する画素に対応する補正データ成分とを用いて行う線形補間(以下この補間方法のことを、「所定補間方法」と呼ぶこともある。)であるとする。
図10は、誤差拡散部1121が行う誤差拡散変換を説明するための模式図である。
同図において、i1、i2、i3は、それぞれ、画素400が配置されるマトリックスの任意の行における、3つの連続する横並び画素のそれぞれに対応する、第1補正データの補正データ成分の値である。
e1、e2、e3は、それぞれ、i1、i2、i3のそれぞれについて、それらの上の行に対して誤差拡散法適用した場合において、上の行から伝搬してくる誤差値である。
E1、E2、E3は、それぞれ、i1、i2、i3のそれぞれに対して、上の行から伝搬してくる誤差値(すなわち、e1、e2、e3)を足した値である。
d1、d2、d3は、それぞれ、i1、i2、i3のそれぞれに対応する、誤差拡散後の値である。すなわち、d1、d2、d3は、それぞれ、i1、i2、i3のそれぞれに対応する第2補正データである。
誤差拡散部1121は、第2補正データと第4補正データとが一致するように、誤差拡散変換を行う。このため、d1、d2、d3は、それぞれ、i1、i2、i3のそれぞれに対応する第4補正データとなる。
同図において、i1、i2、i3、e1、e2、e3、d1は、d2、d3を算出する時点において既知の値である。また、E1、E2、E3は、それぞれ、E1=i1+e1、E2=i2+e2、E3=i3+e3となることから、E1、E2、E3も既知の値となる。d2、d3を算出する時点において、d1が既知の値となるのは、誤差拡散変換が、画素400が配置されるマトリックスの各行において、左端画素側から右端画素側へと順に実行されるからである。
また、誤差拡散部1121が用いる誤差拡散法から、d3は、
d3=(E2−d2)×7/16+E3 …(式1)
と表される。
そして、間引き部1122が用いる予め定められた間引き方法と、補間部1132が用いる予め定められた補間方法とから、d2は、
d2=(d1+d3)/2 …(式2)
と表される。
(式1)と(式2)とを、d2、d3を変数とする連立方程式として、d2、d3の解を求めると、
d3=(−7/32×d1+7/16×E2+E3)/(1+7/32)
…(式3)
d2=d1/2+(−7/32×d1+7/16×E2+E3)/(2+7/16)
…(式4)
となる。
(式3)と(式4)とから、d2とd3とが、それぞれ、既知の値によって一意に定まることがわかる。
このため、誤差拡散部1121の行う誤差拡散方法が上記所定誤差拡散方法であり、間引き部1122が行う間引き方法が上記所定間引き方法であり、補間部1132が行う補間方法が上記所定補間方法である場合には、誤差拡散部1121は、d2が(式4)で表される値となり、d3が(式3)で表される値となるように、i2についての誤差値をd2−i2とする誤差拡散変換を行うことで、第4補正データと第2補正データとが一致するように誤差拡散変換を行うことができる。
図11Aは、第1補正データの一例を示すデータ構成図である。図11Bは、図11Aで示される第1補正データに対して誤差拡散部1121が上記誤差拡散変換を行う場合において、上の行から伝搬してくる誤差値を示すデータ構成図である。図11Cは、図11Aで示される第1補正データに対して誤差拡散部1121が上記誤差拡散変換を行った結果生成される第2補正データを示すデータ構成図である。図11Dは、図11Cで示される第2補正データに対して間引き部1122が上記間引き変換を行った結果生成される第3補正データを示すデータ構成図である。図11Eは、図11Dで示される第3補正データに対して補間部1132が上記補間変換を行った結果生成される第4補正データを示すデータ構成図である。
図11C、図11Dに示されるように、第2補正データと第4補正データとは一致する。
なお、ここでは、誤差拡散および間引きの対象となる画素が、画素400が配置されるマトリックスにおける行方向に連続していない場合の例を例示して説明したが、誤差拡散および間引きの対象となる画素が、画素400が配置されるマトリックスにおける行方向に連続していても構わない。
差拡散および間引きの対象となる画素が、画素400が配置されるマトリックスにおける行方向に連続している場合も、行方向に連続していない場合と同様に計算できる。
再び図9に戻って、制御部10Bの説明を続ける。
輝度信号補正部1131は、補正前輝度信号に対して、第4補正データのゲイン補正値を乗算(または除算)し、第4補正データのオフセット補正値を加算(または減算)することで、補正前輝度信号を補正する。
メモリ11は、変換部12Bにより第1補正データが変換されて生成された第3補正データを保存する。第3補正データは、第1補正データに比べて容量が小さい。
上記構成の表示装置5によると、メモリ11に記憶される第3補正データのデータ量を、第1補正データがそのまま記憶される場合に比べて、およそ1/2に削減することができる。表示部40の解像度が上がるにつれ、変換部12Bにより軽量化された第3補正データを格納するメモリ11の容量低減化の効果が顕著となる。記録媒体として過度な大容量および長寿命を必要としないという観点から、メモリ11としては、例えば、フラッシュメモリなどの不揮発性メモリを適用することが可能である。
図12は、実施の形態1に係る表示装置1と、実施の形態2に係る表示装置5とが、それぞれ補正処理を行う場合における、その補正処理およびその結果を比較する図である。
同図に示されるように、実施の形態1に係る表示装置1によって補正処理された結果表示される画像よりも、実施の形態2に係る表示装置5によって補正処理された結果表示される画像の方が、より輝度ムラが低減されていることがわかる。これは、実施の形態1に係る表示装置1では、補間部132によって補間される補間後補正データが、間引き部121によって間引かれた間引き後補正データを正確に再現したものにならないのに対して、実施の形態2に係る表示装置5では、補間部1132によって補間変換される第4補正データが、誤差拡散部1121によって第1補正データに対して誤差拡散変換がなされた第2補正データを正確に再現したものになっているからである。
このように、実施の形態2に係る表示装置5によれば、表示部の画素数が増加しても、輝度補正の精度を確保しつつ補正データ容量および転送レートを低減することが可能となる。
なお、本実施の形態2に係る表示装置5において、変換部12Bおよび補正部13Bは、集積回路であるIC、LSI(Large Scale Integration)として実現されてもよい。また、集積回路化の手法は、専用回路または汎用プロセッサで実現してもよい。LSI製造後に、プログラムすることが可能なFPGA(Field Programmable Gate Array)や、LSI内部の回路セルの接続や設定を再構成可能なリコンフィギュラブル・プロセッサを利用しても良い。さらには、半導体技術の進歩または派生する別技術によりLSIに置き換わる集積回路化の技術が登場すれば、当然、その技術を用いて機能ブロックの集積化を行ってもよい。また、変換部12Bおよび補正部13Bは、上記エンコード処理およびデコード処理を実行させるプログラムとして実現したり、当該プログラムが記録されたコンピュータ読み取り可能な非一時的な記録媒体、例えば、フレキシブルディスク、ハードディスク、CD−ROM、MO、DVD、DVD−ROM、DVD−RAM、BD(Blu−ray(登録商標) Disc)、半導体メモリとして実現したりすることもできる。そして、そのようなプログラムは、CD−ROM等の記録媒体およびインターネット等の伝送媒体を介して流通させることができるのは言うまでもない。
[2.3 表示装置の補正方法]
次に、本実施の形態に係る表示装置5の補正方法について説明する。
図13は、実施の形態2に係る表示装置5の補正方法を説明する動作フローチャートである。
以下、図13に従って、補正工程を説明していく。
同図に示されるように、表示装置5の補正方法は、実施の形態1における表示装置1の補正方法(図6参照)から、ステップS10の処理がステップS10Bの処理となり、ステップS20の処理がステップS20Bの処理となり、ステップS30Bの処理が追加され、ステップS40の処理がステップS40Bの処理となり、ステップS50の処理がステップS50Bの処理となり、ステップS60の処理がステップS60Bの処理となるように変更されている。
ここで、ステップS10Bの処理は、実施の形態1におけるステップS10の処理から、表示装置1を表示装置5に読み替え、制御部10を制御部10Bに読み替えた場合の処理と同様の処理となっている。従って、ここでは、ステップS20Bの処理とステップS30Bの処理とステップS40Bの処理とステップS50Bの処理とステップS60Bの処理とを中心に説明する。
ステップS10Bの処理が終了すると、制御部10Bは、第1補正データの少なくとも一部の補正データ成分に対して、その補正データ成分の誤差成分を、その補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、第1補正データを第2補正データに変換する(S20B)。ステップS20Bは、誤差拡散部1121が行う第1変換ステップである。ここで、第1変換ステップでは、予め定められた間引き方法と予め定められた補間方法とに基づいて、第2補正データと第4補正データとが一致するように、上記変換を行う。
次に、制御部10Bは、第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、第2補正データを、第1補正データよりもデータ容量が小さい第3補正データに変換する(S30B)。ステップS30Bは、間引き部1122が行う第2変換ステップである。
次に、制御部10Bは、第3補正データを、表示装置5が有するメモリ11に予め保存する(S40B:保存ステップ)。
次に、制御部10Bは、メモリ11から第2補正データを読み出し、第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する(S50B)。ステップS50Bは、補間部1132が行う第3変換ステップである。
次に、制御部10Bは、上記第4補正データを用いて、輝度信号を補正する(S60B:補正ステップ)。
(実施の形態3)
実施の形態2では、第1補正データを取得し、当該第1補正データから、第2補正データ、第3補正データ、第4補正データを生成し、当該第4補正データで輝度信号を補正するまでの表示装置5の補正方法について説明した。これに対して、本実施の形態では、上記第1補正データから、第2補正データ、第3補正データを生成し、当該第3補正データを表示装置5のメモリ11に格納するまでの表示装置5の製造方法について説明する。つまり、本実施の形態に係る表示装置5の製造方法は、実施の形態2に係る表示装置5の補正方法が、輝度信号を第4補正データで補正するまでの工程を含むのに対して、第3補正データをメモリ11に格納するまでの工程を含む点が異なる。以下、実施の形態2に係る表示装置5およびその補正方法と同じ構成については説明を省略し、異なる点を中心に説明をする。
[3.1 製造工程における情報処理装置の構成]
図14は、製造工程において第2補正データを取得する情報処理装置2Cの構成を示すブロック図である。同図に示された情報処理装置2Cは、表示装置5の製造工程において使用されるものであり、変換部12Cを備える。
変換部12Cは、誤差拡散部1121Cと、間引き部1122Cとを備える。
誤差拡散部1121Cは、実施の形態2における誤差拡散部1121と同様の機能を有する。すなわち、第1補正データを第2補正データに変換する。
間引き部1122Cは、実施の形態2における間引き部1122と同様の機能を有する。すなわち、第2補正データを第3補正データに変換する。
なお、第1補正データは、実施の形態1の図7に示された情報処理装置2により取得されてもよい。このとき、実施の形態1に係る情報処理装置2と、本実施の形態に係る情報処理装置2Cとが、同じ装置であって双方の機能を兼ね備えていてもよい。つまり、本実施の形態に係る情報処理装置2Cは、変換部12Cのほか、演算部201と、記憶部202と、通信部203とを備えていてもよい。また、第1補正データは、予め情報処理装置2Cに与えられていてもよい。
[3.2 表示装置の製造方法]
図15は、実施の形態3に係る表示装置5の製造方法を説明する動作フローチャートである。図15には、表示装置5の有する表示パネルを形成する工程から、第3補正データをメモリに格納する工程までが示されている。以下、図15に従って、製造工程を説明していく。
まず、表示装置5を構成する表示パネルを形成する(S100:表示パネル形成ステップ)。以下、表示パネルの形成工程を例示する。例えば、TFTなどの回路素子を含む基板上に、絶縁性の有機材料からなる平坦化膜を形成し、その後、当該平坦化膜上に陽極を形成する。次に、陽極上に、例えば、正孔注入層を形成する。次に、正孔注入層の上に、発光層を形成する。次に、発光層の上に、電子注入層を形成する。続いて、電子注入層が形成された基板上に、陰極を形成する。これらの工程により、発光素子としての機能をもつ有機EL素子が形成される。さらに、陰極の上に、薄膜封止層を形成する。次に、薄膜封止層の表面に、封止用樹脂層を塗布する。その後、塗布された封止用樹脂層上に、カラーフィルタを形成する。次に、カラーフィルタの上に、接着層および透明基板を配置する。なお、薄膜封止層、封止用樹脂層、接着層および透明基板は、保護層に相当する。最後に、透明基板を上面側から下方に加圧しつつ熱またはエネルギー線を付加して封止用樹脂層を硬化し、透明基板、接着層およびカラーフィルタと薄膜封止層とを接着する。上記形成工程により、表示パネルが形成される。
次に、情報処理装置2Cは、有機EL素子401を所定の輝度で発光させるための輝度信号を補正するための第1補正データ(処理前の補正データ)を予め取得する(S110:取得ステップ)。第1補正データ(処理前の補正データ)は、既に説明したように、例えば、画素400に対応したゲイン補正値およびオフセット補正値という2つの補正パラメータで構成されている。第1補正パラメータの取得方法については、実施の形態1の図7で説明した情報処理装置2により取得されてもよいし、また、例えば、同一バッチで製造された表示パネルの第1補正パラメータを流用してもよい。
次に、情報処理装置2Cは、第1補正データの少なくとも一部の補正データ成分に対して、その補正データ成分の誤差成分を、その補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、第1補正データを第2補正データに変換する(S120)。
次に、情報処理装置2Cは、第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、第2補正データを、第1補正データよりもデータ容量が小さい第3補正データに変換する(S130)。
次に、情報処理装置2Cは、第3補正データを、表示装置5が有するメモリ11に保存する(S140:保存ステップ)。
以上の本実施の形態に係る表示装置5の製造方法によれば、メモリ11に記憶される第3補正データのデータ量を、第1補正データがそのまま記憶される場合に比べて、およそ1/2に削減することができる。表示部40の解像度が上がるにつれ、変換部12Cにより軽量化された第3補正データを格納するメモリ11の容量低減化の効果が顕著となる。
なお、情報処理装置2Cは、表示装置5を構成する制御部10Bが内蔵していてもよく、製造工程において、制御部10Bが第2補正データを取得しメモリ11に格納してもよい。
(実施の形態4)
実施の形態2では、第1補正データを取得し、当該第1補正データから、第2補正データ、第3補正データ、第4補正データを生成し、当該第4補正データで輝度信号を補正するまでの表示装置5の補正方法について説明した。これに対して、本実施の形態では、上記第3補正データを読み出し、当該第3補正データにより輝度信号を補正し、当該補正された輝度信号により画素表示させるまでの表示装置5の表示方法について説明する。つまり、本実施の形態に係る表示装置5の表示方法は、実施の形態3に係る表示装置5の製造方法が、第2補正データをメモリ11に格納するまでの工程を含むのに対して、格納された第3補正データを読み出す工程から画素表示する工程までを含む点が異なる。以下、実施の形態2に係る表示装置5およびその補正方法と同じ構成については説明を省略し、異なる点を中心に説明をする。
[4.1 制御部の構成]
図16は、第3補正データを用いて輝度信号を補正して表示する表示装置5における制御部10Bの構成を示すブロック図である。同図に示された制御部10Bは、メモリ11と、補正部13Bとを備える。
これら、制御部10B、メモリ11、補正部13Bについては、実施の形態1、実施の形態2において既に説明済みである。このため、ここでは、これらの説明を省略する。
[4.2 表示装置の表示方法]
図17は、実施の形態4に係る表示装置5の表示方法を説明する動作フローチャートである。図17には、表示装置5の有する制御部10Bが、第3補正データを読み出す工程から輝度信号を補正して画素表示する工程までが示されている。以下、図17に従って、補正工程を説明していく。
まず、制御部10Bは、メモリ11から第3補正データを読み出し、第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する(S250B)。
次に、制御部10Bは、上記第4補正データを用いて、輝度信号を補正する(S260:補正ステップ)。
最後に、制御部10Bは、上記補正ステップで補正された輝度信号を各画素400に供給し、当該輝度信号に応じて有機EL素子401を発光させることにより表示部40に画像を表示する(S270:表示ステップ)。
(その他の実施の形態)
以上、実施の形態1〜4について述べてきたが、上記実施の形態に係る表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法は、上記実施の形態に限定されるものではない。上述した実施の形態に対して本発明の主旨を逸脱しない範囲で当業者が思いつく各種変形を施して得られる変形例や、本発明に係る表示装置を内蔵した各種機器も本発明に含まれる。
例えば、実施の形態1〜4に係る表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法は、図18に示されたようなタブレット端末に適用される。本発明に係る表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法により、輝度ムラが抑制されたディスプレイを備えた低コストの小型高精細なタブレット端末が実現される。
なお、上記実施の形態では、外部映像信号に基づいて生成された輝度信号により、表示部40に画像が表示される場合を例示したが、これに限られない。画素を発光させるための輝度信号は、外部映像信号により生成されるだけでなく、静止画または動画を表示するための各種信号により生成される。
また、第1補正データは、表示装置の製造時に生成されることに限定されない。また、第3補正データは、表示装置の製造時にメモリ11に保存されることに限定されない。表示装置の製造後であって、表示動作中または非表示動作中であっても、第1補正データを更新し、当該更新された第1補正データに基づいて第3補正データが更新保存されてもよい。
また、各画素が有する発光素子は、有機EL素子に限られず、電流駆動型または電圧駆動型の無機材料からなる発光素子であってもよい。
本発明は、特に有機EL素子を用いた表示装置を内蔵する有機ELフラットパネルディスプレイに有用であり、画質の均一性が要求される小型高精細なディスプレイの表示装置およびその補正方法として用いるのに最適である。
1、5 表示装置
2、2C 情報処理装置
3 撮像装置
10、10B、500 制御部
11、512 メモリ
12、12B、12C 変換部
13、13B 補正部
20 データ線駆動回路
30 走査線駆動回路
40 表示部
121、1122、1122C 間引き部
131、1131、531 輝度信号補正部
132、1132 補間部
201 演算部
202 記憶部
203 通信部
400 画素
401 有機EL素子
402 駆動トランジスタ
403 選択トランジスタ
404 保持容量素子
411 データ線
412 走査線
421 電源線
422 共通電極
1121、1121C 誤差拡散部

Claims (9)

  1. 輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置の輝度ムラを補正する表示装置の補正方法であって、
    前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データを予め取得する取得ステップと、
    前記第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する第1変換ステップと、
    前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する第2変換ステップと、
    前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する第3変換ステップと、
    前記第4補正データを用いて、前記輝度信号を補正する補正ステップとを含み、
    前記第1変換ステップでは、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて、前記第2補正データと前記第4補正データとが一致するように、前記変換を行う
    表示装置の補正方法。
  2. 前記第1補正データの前記少なくとも一部の補正データ成分は、対応する第2補正データの補正データ成分が、前記第2変換ステップにおいて間引かれる対象となる補正データ成分であって、
    前記誤差成分は、誤差拡散法を適用する対象となる第1補正データの補正データ成分の値と、当該補正データ成分に対応する前記第4補正データの補正データ成分の値との差分値である
    請求項1に記載の表示装置の補正方法。
  3. 前記予め定められた補間方法は、前記第2変換ステップにおいて間引きされた間引き補正データ成分それぞれについて、当該間引き補正データ成分に対応する対象画素の、前記画素が配置されるマトリックスにおける、同行左側に位置する画素のうち、最も近傍に位置する間引き対象とならなかった画素の補正データ成分と、同行右側に位置する画素のうち、最も近傍に位置する間引き対象にならなかった画素の補正データ成分とを用いて行う線形補間である
    請求項1又は2に記載の表示装置の補正方法。
  4. 前記予め定められた間引き方法は、前記マトリックスにおいて、予め定められた列に位置する画素に対応する補正データ成分を間引く間引きである
    請求項1〜3のいずれか1項に記載の表示装置の補正方法。
  5. 前記予め定められた列は、前記マトリックスにおける偶数列である
    請求項4に記載の表示装置の補正方法。
  6. 輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置の製造方法であって、
    前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データを予め取得する取得ステップと、
    前記第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する第1変換ステップと、
    前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する第2変換ステップと、
    前記第3補正データを、前記表示装置が有するメモリに保存する保存ステップとを含み、
    前記第1変換ステップでは、前記第3補正データに対して、前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで得られる第4補正データと、前記第2補正データとが一致するように、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて前記変換を行う
    表示装置の製造方法。
  7. 輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置の表示方法であって、
    前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データを予め取得する取得ステップ、前記第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する第1変換ステップ、および、前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する第2変換ステップ、により取得された前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する第3変換ステップと、
    前記第4補正データを用いて、前記輝度信号を補正する補正ステップとを含み、
    前記第1変換ステップでは、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて、前記第2補正データと前記第4補正データとが一致するように、前記変換を行う
    表示装置の表示方法。
  8. 輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置であって、
    前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する誤差拡散部と、
    前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する間引き部と、
    前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する補間部と、
    前記第4補正データを用いて、前記輝度信号を補正する輝度信号補正部とを含み、
    前記誤差拡散部は、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて、前記第2補正データと前記第4補正データとが一致するように、前記変換を行う
    表示装置。
  9. 輝度信号に応じて発光する発光素子を有する画素がマトリクス状に配置された表示装置であって、
    前記画素に対応した複数の補正データ成分で構成され、前記輝度信号を補正するための第1補正データを予め取得する取得ステップ、前記第1補正データの少なくとも一部の補正データ成分に対して、当該補正データ成分の誤差成分を、当該補正データ成分に対応する画素の周辺画素に対応する補正データ成分に拡散する誤差拡散法を適用することで、前記第1補正データを、前記画素に対応した複数の補正データ成分で構成される第2補正データに変換する第1変換ステップ、および、前記第2補正データを構成する補正データ成分の一部を、予め定められた間引き方法で間引くことで、前記第2補正データを、前記第1補正データよりもデータ容量が小さい第3補正データに変換する第2変換ステップ、により取得された前記第3補正データを構成する画素データ成分を用いて、予め定められた補間方法で補間することで、前記第3補正データを、前記画素に対応した複数の補正データ成分で構成される第4補正データに変換する補間部と、
    前記第4補正データを用いて、前記輝度信号を補正する輝度信号補正部とを含み、
    前記第1変換ステップでは、前記予め定められた間引き方法と前記予め定められた補間方法とに基づいて、前記第2補正データと前記第4補正データとが一致するように、前記変換を行う
    表示装置。
JP2016212350A 2016-10-28 2016-10-28 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法 Active JP6755773B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2016212350A JP6755773B2 (ja) 2016-10-28 2016-10-28 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法
US15/790,591 US10283048B2 (en) 2016-10-28 2017-10-23 Display device, display device correction method, display device manufacturing method, and display device display method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016212350A JP6755773B2 (ja) 2016-10-28 2016-10-28 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法

Publications (2)

Publication Number Publication Date
JP2018072572A true JP2018072572A (ja) 2018-05-10
JP6755773B2 JP6755773B2 (ja) 2020-09-16

Family

ID=62021719

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016212350A Active JP6755773B2 (ja) 2016-10-28 2016-10-28 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法

Country Status (2)

Country Link
US (1) US10283048B2 (ja)
JP (1) JP6755773B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210147134A (ko) * 2020-05-27 2021-12-07 삼성디스플레이 주식회사 표시 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005017715A (ja) * 2003-06-26 2005-01-20 Toshiba Corp 面むら補正装置及び面むら補正方法
JP2006023754A (ja) * 2004-07-09 2006-01-26 Lg Electronics Inc プラズマディスプレイ装置及びその画像処理方法
JP2007122013A (ja) * 2005-09-29 2007-05-17 Sony Corp 表示画像補正装置、画像表示装置、表示画像補正方法
JP2011158717A (ja) * 2010-02-01 2011-08-18 Sharp Corp 表示装置、輝度ムラ補正方法、補正データ作成装置、および補正データ作成方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6011878A (en) * 1996-09-26 2000-01-04 Canon Kabushiki Kaisha Image processing method and apparatus
JP2003116018A (ja) * 2001-10-05 2003-04-18 Hitachi Ltd 画像処理装置及び画像処理方法
JP4100379B2 (ja) * 2004-08-09 2008-06-11 セイコーエプソン株式会社 電気光学装置および電気光学装置の表示方法
TWI288907B (en) * 2005-11-17 2007-10-21 Marketech Int Corp Compensation method of brightness inaccuracy applied in a flat display
US8229212B2 (en) * 2008-04-08 2012-07-24 Qualcomm Incorporated Interpolation system and method
JP2011024016A (ja) * 2009-07-16 2011-02-03 Canon Inc 画像処理装置及び画像処理方法を実行するプログラム
JP5560076B2 (ja) * 2010-03-25 2014-07-23 パナソニック株式会社 有機el表示装置及びその製造方法
WO2012043454A1 (ja) * 2010-09-27 2012-04-05 株式会社Jvcケンウッド 液晶表示装置、液晶表示素子の駆動装置及び駆動方法
US20120106835A1 (en) * 2010-10-29 2012-05-03 Xerox Corporation Hybrid vector halftone screening and error diffusion
US9214015B2 (en) * 2012-03-30 2015-12-15 Sharp Laboratories Of America, Inc. System for image enhancement
US8761539B2 (en) * 2012-07-10 2014-06-24 Sharp Laboratories Of America, Inc. System for high ambient image enhancement
KR20160011293A (ko) * 2014-07-21 2016-02-01 삼성디스플레이 주식회사 표시 장치
CN104166259B (zh) * 2014-07-30 2017-02-08 京东方科技集团股份有限公司 显示基板及其驱动方法和显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005017715A (ja) * 2003-06-26 2005-01-20 Toshiba Corp 面むら補正装置及び面むら補正方法
JP2006023754A (ja) * 2004-07-09 2006-01-26 Lg Electronics Inc プラズマディスプレイ装置及びその画像処理方法
JP2007122013A (ja) * 2005-09-29 2007-05-17 Sony Corp 表示画像補正装置、画像表示装置、表示画像補正方法
JP2011158717A (ja) * 2010-02-01 2011-08-18 Sharp Corp 表示装置、輝度ムラ補正方法、補正データ作成装置、および補正データ作成方法

Also Published As

Publication number Publication date
JP6755773B2 (ja) 2020-09-16
US20180122299A1 (en) 2018-05-03
US10283048B2 (en) 2019-05-07

Similar Documents

Publication Publication Date Title
US10217408B2 (en) Display device, display device correction method, display device manufacturing method, and display device display method
KR101964500B1 (ko) 표시 장치, 표시 장치의 보정 방법, 표시 장치의 제조 방법, 및 표시 장치의 표시 방법
JP6281140B2 (ja) 映像信号処理回路、映像信号処理方法、及び、表示装置
US9202412B2 (en) Organic EL display apparatus and method of fabricating organic EL display apparatus
JP6706997B2 (ja) 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法
KR101276456B1 (ko) 유기 el 표시 장치 및 그 제조 방법
JP6232563B2 (ja) 発光パネルの製造方法
KR20130009574A (ko) 유기 el 표시 장치의 표시 방법 및 유기 el 표시 장치
US20110141149A1 (en) Display device, method for correcting uneven light emission and computer program
JP6082953B2 (ja) 表示装置の製造方法
JP2009092964A (ja) 画素回路
JP6755773B2 (ja) 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法
JP2011053634A (ja) 表示装置、その製造方法及び補正方法、表示評価装置
US10283044B2 (en) Display device, display device correction method, display device manufacturing method, and display device display method
JP2015049399A (ja) 表示制御装置
JP2017090892A (ja) 表示装置、表示装置の補正方法、表示装置の製造方法、および表示装置の表示方法
JP5170194B2 (ja) 発光装置及びその駆動制御方法並びに電子機器
JP2010107799A (ja) 信号処理装置及び画像表示装置
WO2011125108A1 (ja) 有機el表示装置の製造方法及び有機el表示装置
WO2011125112A1 (ja) 有機el表示装置の製造方法及び有機el表示装置

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20170322

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190508

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200323

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200414

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200507

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200804

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200826

R151 Written notification of patent or utility model registration

Ref document number: 6755773

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

S303 Written request for registration of pledge or change of pledge

Free format text: JAPANESE INTERMEDIATE CODE: R316303

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S803 Written request for registration of cancellation of provisional registration

Free format text: JAPANESE INTERMEDIATE CODE: R316803

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113