JP2017507556A5 - - Google Patents

Download PDF

Info

Publication number
JP2017507556A5
JP2017507556A5 JP2016546088A JP2016546088A JP2017507556A5 JP 2017507556 A5 JP2017507556 A5 JP 2017507556A5 JP 2016546088 A JP2016546088 A JP 2016546088A JP 2016546088 A JP2016546088 A JP 2016546088A JP 2017507556 A5 JP2017507556 A5 JP 2017507556A5
Authority
JP
Japan
Prior art keywords
physical connection
voltage
state
signal
voltage level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016546088A
Other languages
English (en)
Other versions
JP2017507556A (ja
Filing date
Publication date
Priority claimed from US14/156,329 external-priority patent/US9961174B2/en
Application filed filed Critical
Publication of JP2017507556A publication Critical patent/JP2017507556A/ja
Publication of JP2017507556A5 publication Critical patent/JP2017507556A5/ja
Pending legal-status Critical Current

Links

Claims (15)

  1. デジタルシステムをシミュレーションするための方法であって、
    通信リンクにおける物理接続を介して送信される信号をモデル化するステップを含み、前記信号をモデル化するステップが、
    前記物理接続上で送信される前記信号の論理状態を表すデジタル信号を生成するステップと、
    前記物理接続の1つまたは複数のアナログ特性を表す仮想信号を生成するステップであり、前記アナログ特性が少なくとも3つの有効な電圧状態を含み、各電圧状態が、前記物理接続に関連する電圧レベルに対応する、ステップと、
    前記仮想信号が前記物理接続の少なくとも3つの動作モードの間で選択することによって、前記物理接続を介して送信される前記信号を特徴づけるステップであり、非アクティブ動作モードが選択されたとき、前記物理接続が、高インピーダンス状態または未定義状態である、ステップと
    を含み、前記通信リンクが、少なくとも3相を有する信号を搬送する
    方法。
  2. 前記電圧状態が、3つの有効な電圧状態を含む、請求項1に記載の方法。
  3. 前記少なくとも3つの有効な電圧状態のうちの1つが、非駆動状態を含み、前記通信リンクがアクティブ動作モードであるとき、前記通信リンクにおける1つの物理接続のみが前記非駆動状態である、請求項2に記載の方法。
  4. 前記仮想信号が、前記物理接続の動作モードの間で選択するビットを含む、請求項2に記載の方法。
  5. 前記通信リンクが、3つの物理接続を含み、アクティブ動作モードが選択されたとき、各物理接続が、前記少なくとも3相の異なる位相を通信し、前記3つの物理接続の各々が、前記非アクティブ動作モードの前記高インピーダンス状態である、請求項4に記載の方法。
  6. 記動作モードが、高速モードおよび低速モードを含む、請求項4に記載の方法。
  7. 前記デジタル信号が、第1の電圧状態と第2の電圧状態との間で選択する第1のバイナリビットを含む、請求項1に記載の方法。
  8. 前記第2の電圧状態の電圧レベルが前記仮想信号によって選択される、請求項7に記載の方法。
  9. 少なくとも3相を有する前記信号が、最大電圧レベルおよび最小電圧レベルで囲まれた電圧範囲内で切り替わり、
    前記第1の電圧状態が、前記最小電圧レベルとして定義され、
    前記第2の電圧状態の前記電圧レベルが、前記最大電圧レベル、または前記最小電圧レベルよりも大きく前記最大電圧レベルよりも小さい中間電圧レベルのいずれかとして前記仮想信号によって選択される
    請求項7に記載の方法。
  10. 少なくとも3相を有する前記信号が、最大電圧レベルおよび最小電圧レベルで囲まれた電圧範囲内で切り替わり、
    前記第1の電圧状態が、前記最大電圧レベルとして定義され、
    前記第2の電圧状態の前記電圧レベルが、前記最小電圧レベル、または前記最小電圧レベルよりも大きく前記最大電圧レベルよりも小さい中間電圧レベルのいずれかとして前記仮想信号によって選択される
    請求項7に記載の方法。
  11. 前記仮想信号が、前記通信リンクが低速動作モードで動作されるときの前記物理接続のアナログビヘイビアとは異なる、前記通信リンクが高速モードで動作されるときの前記物理接続のアナログビヘイビアを特徴づける、請求項1に記載の方法。
  12. 前記物理接続の前記アナログビヘイビアが、立上り時間、または前記物理接続上の信号状態間の立上り時間のレートを含む、請求項11に記載の方法。
  13. 通信リンクにおける物理接続を介して送信される信号をモデル化するための手段であり、前記信号をモデル化するための手段が、
    前記物理接続上で送信される前記信号の論理状態を表すデジタル信号を生成することと、
    前記物理接続の1つまたは複数のアナログ特性を表す仮想信号を生成することであり、前記アナログ特性が少なくとも3つの有効な電圧状態を含み、各電圧状態が、前記物理接続に関連する電圧レベルに対応する、生成することと
    を行うように構成される、手段と、
    前記仮想信号が前記物理接続の少なくとも3つの動作モードの間で選択することによって、前記物理接続を介して送信される前記信号を特徴づけるための手段であり、非アクティブ動作モードが選択されたとき、前記物理接続が、高インピーダンス状態または未定義状態である、手段と
    を含み、前記通信リンクが、少なくとも3相を有する信号を搬送する
    装置。
  14. 前記電圧状態が、3つの有効な電圧状態を含む、請求項13に記載の装置。
  15. 前記少なくとも3つの有効な電圧状態のうちの1つが、非駆動状態を含み、前記通信リンクがアクティブ動作モードであるとき、前記通信リンクにおける1つの物理接続のみが前記非駆動状態である、請求項14に記載の装置。
JP2016546088A 2014-01-15 2015-01-13 3相シグナリングのためのアナログビヘイビアモデリング Pending JP2017507556A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/156,329 US9961174B2 (en) 2014-01-15 2014-01-15 Analog behavior modeling for 3-phase signaling
US14/156,329 2014-01-15
PCT/US2015/011142 WO2015108847A1 (en) 2014-01-15 2015-01-13 Analog behavior modeling for 3-phase signaling

Publications (2)

Publication Number Publication Date
JP2017507556A JP2017507556A (ja) 2017-03-16
JP2017507556A5 true JP2017507556A5 (ja) 2018-02-08

Family

ID=52450578

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016546088A Pending JP2017507556A (ja) 2014-01-15 2015-01-13 3相シグナリングのためのアナログビヘイビアモデリング

Country Status (6)

Country Link
US (2) US9961174B2 (ja)
EP (1) EP3095218A1 (ja)
JP (1) JP2017507556A (ja)
KR (1) KR20160108423A (ja)
CN (1) CN106416159B (ja)
WO (1) WO2015108847A1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9584227B2 (en) * 2015-07-17 2017-02-28 Qualcomm Incorporated Low-power mode signal bridge for optical media
US10554234B2 (en) 2016-03-14 2020-02-04 Sony Corporation Transmission device, transmission method, and communication system
US10705894B2 (en) 2016-05-30 2020-07-07 Samsung Electronics Co., Ltd. Electronic device for authenticating application and operating method thereof
US10419246B2 (en) * 2016-08-31 2019-09-17 Qualcomm Incorporated C-PHY training pattern for adaptive equalization, adaptive edge tracking and delay calibration
KR20180061560A (ko) 2016-11-29 2018-06-08 삼성전자주식회사 통신 환경에 의존하여 지연을 조절하는 전자 회로
US11748539B1 (en) * 2017-09-28 2023-09-05 Cadence Design Systems, Inc. Converting analog variable delay in real number modeling code to cycle-driven simulation interface code
US11442098B2 (en) * 2019-06-20 2022-09-13 Teradyne, Inc. Generating a waveform based on digital pulses
US11108604B2 (en) * 2019-08-19 2021-08-31 Qualcomm Incorporated Driver architecture for multiphase and amplitude encoding transmitters
KR20210089811A (ko) * 2020-01-08 2021-07-19 삼성전자주식회사 외부 신호에 기초하여, 전력 모드의 변경을 감지하는 전자 장치
US11757611B2 (en) 2021-04-11 2023-09-12 Litrinium, Inc. PAM4 threshold phase engine

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5452231A (en) 1988-10-05 1995-09-19 Quickturn Design Systems, Inc. Hierarchically connected reconfigurable logic assembly
US6675328B1 (en) * 1999-10-08 2004-01-06 Vigilant Networks, Llc System and method to determine data throughput in a communication network
US6980644B1 (en) * 2000-05-12 2005-12-27 National Semiconductor Corporation System and method for adapting an analog echo canceller in a transceiver front end
US6725404B1 (en) * 2000-05-26 2004-04-20 International Business Machines Corporation Evaluation of interconnect reliability using propagation delay through interconnect
US6760882B1 (en) * 2000-09-19 2004-07-06 Intel Corporation Mode selection for data transmission in wireless communication channels based on statistical parameters
US7145411B1 (en) * 2002-03-18 2006-12-05 Applied Micro Circuits Corporation Flexible differential interconnect cable with isolated high frequency electrical transmission line
JP4604627B2 (ja) * 2004-09-22 2011-01-05 ソニー株式会社 エンコーダ装置およびデコーダ装置
JP4610380B2 (ja) * 2005-03-16 2011-01-12 三菱電機株式会社 電力変換装置
US20070099586A1 (en) * 2005-11-01 2007-05-03 Silicon Laboratories Inc. System and method for reducing spurious emissions in a wireless communication device including a testing apparatus
US20070129926A1 (en) 2005-12-01 2007-06-07 Verheyen Henry T Hardware acceleration system for simulation of logic and memory
EP1936773A1 (en) * 2006-12-22 2008-06-25 Abb Research Ltd. System and method to detect a forgotten safety ground of an electrical facility
US9711041B2 (en) * 2012-03-16 2017-07-18 Qualcomm Incorporated N-phase polarity data transfer
US7492287B2 (en) * 2007-05-23 2009-02-17 Micron Technology, Inc. Two-bit tri-level forced transition encoding
US8848810B2 (en) * 2008-03-05 2014-09-30 Qualcomm Incorporated Multiple transmitter system and method
JP2010021789A (ja) * 2008-07-10 2010-01-28 Toshiba Corp スキュー故障検出回路およびスキュー故障検出方法
US8352793B2 (en) * 2008-08-15 2013-01-08 Apple Inc. Device testing method and architecture
US9638742B2 (en) 2008-11-14 2017-05-02 Teradyne, Inc. Method and apparatus for testing electrical connections on a printed circuit board
US7978110B2 (en) * 2009-05-11 2011-07-12 Taiwan Semiconductor Manufacturing Company, Ltd. Digital-to-analog converter
KR20110052205A (ko) * 2009-11-12 2011-05-18 삼성전자주식회사 외부 루프백 테스트 기능을 갖는 전송 전용 집적회로 칩 및 그에 따른 외부 루프백 테스트 방법
CA2825780A1 (en) 2011-01-25 2012-08-02 Power Analytics Corporation Systems and methods for real-time dc microgrid power analytics for mission-critical power systems
EP2509314B1 (en) * 2011-04-04 2019-12-04 Interlemo Holding S.A. Installation for conveying signals between a video camera equipment and a remote equipment
CN202403774U (zh) 2011-12-29 2012-08-29 兰州海默科技股份有限公司 多相流模拟实验信号发生装置
US8996740B2 (en) 2012-06-29 2015-03-31 Qualcomm Incorporated N-phase polarity output pin mode multiplexer
US9317353B2 (en) * 2013-12-26 2016-04-19 Intel Corporation Method, apparatus and system for performing voltage margining

Similar Documents

Publication Publication Date Title
JP2017507556A5 (ja)
JP2017519418A5 (ja)
MX2017001704A (es) Estados de funcionamiento de un vehiculo.
JP2016511608A5 (ja)
JP2016514441A5 (ja)
WO2018033897A3 (en) Method and system for context sensitive intelligent virtual agents
JP2015228554A5 (ja)
WO2014197741A3 (en) System and method for managing behavior change applications for mobile users
JP2017516181A5 (ja)
JP2017509982A5 (ja)
JP2017509953A5 (ja)
WO2015041773A3 (en) System power management using communication bus protocols
CN104199569A (zh) 一种kvm设备中基于usb接口的键鼠切换使用方法
JP2016529745A5 (ja) 端末装置、通信方法、および集積回路
EP2571200A3 (en) Network communications circuit, system and method
WO2012097073A3 (en) Processor mode locking
JP2016515260A5 (ja)
JP2015536596A5 (ja)
JP2013102430A5 (ja)
EP3206344A3 (en) Software-based packet broker
JP2019511868A5 (ja)
WO2016128708A3 (en) Provision, configuration, and use of a telecommunications network
WO2015044442A3 (de) Verfahren zur erzeugung einer sequenz von binären codewörtern eines mehrbit-codes für ein ansteuersignal für einen verbraucher
SG11201806229UA (en) Transmission device, transmission method, and communication system
JP2016541063A5 (ja)