JP2017129918A5 - - Google Patents

Download PDF

Info

Publication number
JP2017129918A5
JP2017129918A5 JP2016007226A JP2016007226A JP2017129918A5 JP 2017129918 A5 JP2017129918 A5 JP 2017129918A5 JP 2016007226 A JP2016007226 A JP 2016007226A JP 2016007226 A JP2016007226 A JP 2016007226A JP 2017129918 A5 JP2017129918 A5 JP 2017129918A5
Authority
JP
Japan
Prior art keywords
address
value
image data
band
processing apparatus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016007226A
Other languages
English (en)
Other versions
JP2017129918A (ja
JP6757141B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2016007226A priority Critical patent/JP6757141B2/ja
Priority claimed from JP2016007226A external-priority patent/JP6757141B2/ja
Priority to US15/403,488 priority patent/US10510135B2/en
Publication of JP2017129918A publication Critical patent/JP2017129918A/ja
Publication of JP2017129918A5 publication Critical patent/JP2017129918A5/ja
Application granted granted Critical
Publication of JP6757141B2 publication Critical patent/JP6757141B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

本発明は、スタ順序の画像データと、ブロック順序の画像データとを相互に変換する画像処理装置であって、次に書き込む又は読み出すアドレスを算出するために用いられる加算値、バンド単位で算出する第1の算出手段と、ラインメモリへ画像データを書き込む際の書き込み先のアドレスと、前記ラインメモリから画像データを読み出す際の読み出し先のアドレスとを、前記第1の算出手段によって算出された加算値を現在処理対象のアドレスのアドレス値に加算することにより算出する第2の算出手段と、前記第2の算出手段によって算出されたアドレスに従って、前記ラインメモリへアクセスして、画像データの書き込み及び読み出しを実行するアクセス手段とを備えることを特徴とする。

Claims (12)

  1. スタ順序の画像データと、ブロック順序の画像データとを相互に変換する画像処理装置であって、
    次に書き込む又は読み出すアドレスを算出するために用いられる加算値、バンド単位で算出する第1の算出手段と、
    ラインメモリへ画像データを書き込む際の書き込み先のアドレスと、前記ラインメモリから画像データを読み出す際の読み出し先のアドレスとを、前記第1の算出手段によって算出された加算値を現在処理対象のアドレスのアドレス値に加算することにより算出する第2の算出手段と、
    前記第2の算出手段によって算出されたアドレスに従って、前記ラインメモリへアクセスして、画像データの書き込み及び読み出しを実行するアクセス手段と
    を備えることを特徴とする画像処理装置。
  2. 前記第1の算出手段は、
    画像データをラスタ順序からブロック順序へ変換する場合、複数のバンドのうち、現在処理しているバンドの最初のアドレスから、該バンドの画像幅番目のアドレス値を前記加算値とすることを特徴とする請求項1に記載の画像処理装置。
  3. 前記第1の算出手段は、
    画像データをブロック順序からラスタ順序へ変換する場合、複数のバンドのうち、現在処理しているバンドの最初のアドレスから、該バンドに含まれるブロックのブロックサイズ番目のアドレス値を前記加算値とすることを特徴とする請求項1に記載の画像処理装置。
  4. 前記第2の算出手段は、
    前記第1の算出手段によって算出された加算値を、現在処理対象のアドレスのアドレス値へ加算した結果、加算後のアドレス値が前記ラインメモリのアドレス深度を超える場合は、前記アドレス深度から前記バンドに含まれるブロックの幅を減算した値を、前記加算後のアドレス値から減算することを特徴とする請求項1乃至3の何れか1項に記載の画像処理装置。
  5. 前記第2の算出手段は、初期値として、前記バンドに含まれるブロックの幅を前記加算値の初期値として算出することを特徴とする請求項1乃至4の何れか1項に記載の画像処理装置。
  6. 前記第2の算出手段は、前記アクセス手段からアドレス要求を受けるとアドレスを算出することを特徴とする請求項1乃至5の何れか1項に記載の画像処理装置。
  7. 前記第2の算出手段は、さらに
    前記算出したアドレスに、前記アクセス手段からアドレス要求を受けた数を、前記バンドに含まれるブロックのブロック幅で除した剰余数を加算することを特徴とする請求項6に記載の画像処理装置。
  8. 第2の算出手段は、
    現在処理対象のアドレスのアドレス値を保持するアドレス保持部と、
    前記ラインメモリのアドレス深度を保持するレジスタと、
    前記アドレス保持部で保持されているアドレス値と、前記第1の算出手段によって算出された前記加算値を加算する加算器と、
    前記加算器による加算結果から前記レジスタに保持されている前記アドレス深度を減算する減算器と、
    前記レジスタに保持されているアドレス深度と、前記加算器による加算結果とを比較する比較器と、
    前記比較器の比較結果に基づき、前記加算器による加算結果と、前記減算器による減算結果との何れかを選択して前記アドレス保持部に出力するセレクタと
    を備えるとを特徴とする請求項1乃至7の何れか1項に記載の画像処理装置。
  9. 前記書き込み先のアドレスを算出する前記第2の算出手段と、前記読み出し先のアドレスを算出する前記第2の算出手段とが個別に設けられることを特徴とする請求項8に記載の画像処理装置。
  10. 前記第1の算出手段は、
    画像データをラスタ順序からブロック順序へ変換するか、又はブロック順序からラスタ順序へ変換するかのモードを保持するレジスタと、
    前記バンドに含まれるブロックのブロックサイズを保持するレジスタと、
    前記バンドの画像幅を保持するレジスタと、
    現在の加算値を保持する第1の加算値保持部と、
    次の加算値を保持する第2の加算値保持部と、
    を備え、
    前記第1の加算値保持部は、前記バンドごとの処理が終了した際に通知される終了通知を受信すると、前記第2の加算値保持部に保持されている前記次の加算値をロードし、
    前記第2の加算値保持部は、前記モード、前記ブロックサイズ、及び前記バンドの画像幅を用いて、画像データをラスタ順序からブロック順序へ変換する場合には、前記バンド単位で分割された前記複数のバンドのうち、現在処理しているバンドの最初のアドレスから、該バンドの画像幅番目のアドレス値を次の加算値として前記アドレス保持部からロードし、画像データをブロック順序からラスタ順序へ変換する場合には、前記複数のバンドのうち、現在処理しているバンドの最初のアドレスから、該バンドに含まれるブロックのブロックサイズ番目のアドレス値を次の加算値として前記アドレス保持部からロードすることを特徴とする請求項8又は9に記載の画像処理装置。
  11. ラスタ順序の画像データと、ブロック順序の画像データとを相互に変換する画像処理装置の制御方法であって、
    第1の算出手段が、次に書き込む又は読み出すアドレスを算出するために用いられる加算値、バンド単位で算出する第1の算出工程と、
    第2の算出手段が、ラインメモリへ画像データを書き込む際の書き込み先のアドレスと、前記ラインメモリから画像データを読み出す際の読み出し先のアドレスとを、前記第1の算出工程で算出された加算値を現在処理対象のアドレスのアドレス値に加算することにより算出する第2の算出工程と、
    アクセス手段が、前記第2の算出工程で算出されたアドレスに従って、前記ラインメモリへアクセスして、画像データの書き込み及び読み出しを実行するアクセス工程と
    含むことを特徴とする画像処理装置の制御方法。
  12. ラスタ順序の画像データと、ブロック順序の画像データとを相互に変換する画像処理装置の制御方法における各工程をコンピ 第1の算出手段が、次に書き込む又は読み出すアドレスを算出するために用いられる加算値、バンド単位で算出する第1の算出工程と、
    第2の算出手段が、ラインメモリへ画像データを書き込む際の書き込み先のアドレスと、前記ラインメモリから画像データを読み出す際の読み出し先のアドレスとを、前記第1の算出工程で算出された加算値を現在処理対象のアドレスのアドレス値に加算することにより算出する第2の算出工程と、
    アクセス手段が、前記第2の算出工程で算出されたアドレスに従って、前記ラインメモリへアクセスして、画像データの書き込み及び読み出しを実行するアクセス工程と
    含むことを特徴とするプログラム。
JP2016007226A 2016-01-18 2016-01-18 画像処理装置、その制御方法、及びプログラム Active JP6757141B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2016007226A JP6757141B2 (ja) 2016-01-18 2016-01-18 画像処理装置、その制御方法、及びプログラム
US15/403,488 US10510135B2 (en) 2016-01-18 2017-01-11 Image processing apparatus, method of controlling the same, and storage medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016007226A JP6757141B2 (ja) 2016-01-18 2016-01-18 画像処理装置、その制御方法、及びプログラム

Publications (3)

Publication Number Publication Date
JP2017129918A JP2017129918A (ja) 2017-07-27
JP2017129918A5 true JP2017129918A5 (ja) 2019-02-28
JP6757141B2 JP6757141B2 (ja) 2020-09-16

Family

ID=59313889

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016007226A Active JP6757141B2 (ja) 2016-01-18 2016-01-18 画像処理装置、その制御方法、及びプログラム

Country Status (2)

Country Link
US (1) US10510135B2 (ja)
JP (1) JP6757141B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210034726A (ko) * 2019-09-20 2021-03-31 삼성전자주식회사 메모리 모듈, 그것을 제어하는 메모리 제어기의 에러 정정 방법, 및 그것을포함하는 컴퓨팅 시스템
GB2628449A (en) * 2023-09-05 2024-09-25 V Nova Int Ltd Buffer utilisation

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5359694A (en) * 1992-07-27 1994-10-25 Teknekron Communications Systems, Inc. Method and apparatus for converting image data
JPH08171384A (ja) * 1994-12-16 1996-07-02 Canon Inc 走査変換方法及びその装置
US7379609B2 (en) * 2002-07-19 2008-05-27 Samsung Electronics Co., Ltd. Image processing apparatus and method for conversion between raster and block formats
KR100614652B1 (ko) * 2004-11-10 2006-08-22 삼성전자주식회사 전력 소모가 감소된 화상 처리 장치 및 방법
US8466928B2 (en) * 2006-10-06 2013-06-18 Canon Kabushiki Kaisha Image processing apparatus and method
JP5094274B2 (ja) 2006-10-06 2012-12-12 キヤノン株式会社 画像処理装置及びその方法

Similar Documents

Publication Publication Date Title
JP2017530444A5 (ja)
JP2017085617A5 (ja)
US20190057063A1 (en) Appartus and methods for submatrix operations
JP2018509071A5 (ja)
JP2011517818A5 (ja)
JP2008310524A5 (ja)
JP2016086306A5 (ja)
CN103229151A (zh) 一种分区扩展方法及装置
JP2008262425A5 (ja)
JP2016511470A5 (ja)
JP2015532748A5 (ja)
US9805502B2 (en) Rendering system and method
JP2017515228A5 (ja)
JP2016501417A5 (ja)
JP2017129918A5 (ja)
CN113032007A (zh) 一种数据处理方法及装置
JP2017175615A5 (ja)
JP2012520525A5 (ja) オブジェクトモデルにおける壁面を識別するためのシステム、方法、コンピュータプログラムおよび記憶媒体
JP2017513346A5 (ja)
JP2010162745A5 (ja)
KR102202575B1 (ko) 메모리 관리 방법 및 장치
JP2010079730A5 (ja)
US9454801B2 (en) Image processing apparatus, method for processing image, and program
JP2020081271A5 (ja)
US20140310501A1 (en) Apparatus and method for calculating physical address of a processor register