JP2017038077A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2017038077A
JP2017038077A JP2016208555A JP2016208555A JP2017038077A JP 2017038077 A JP2017038077 A JP 2017038077A JP 2016208555 A JP2016208555 A JP 2016208555A JP 2016208555 A JP2016208555 A JP 2016208555A JP 2017038077 A JP2017038077 A JP 2017038077A
Authority
JP
Japan
Prior art keywords
oxide
oxide layer
layer
film
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016208555A
Other languages
English (en)
Other versions
JP6211665B2 (ja
Inventor
山崎 舜平
Shunpei Yamazaki
舜平 山崎
英臣 須澤
Hideomi Suzawa
英臣 須澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2017038077A publication Critical patent/JP2017038077A/ja
Application granted granted Critical
Publication of JP6211665B2 publication Critical patent/JP6211665B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Thin Film Transistor (AREA)
  • Physical Vapour Deposition (AREA)
  • Drying Of Semiconductors (AREA)
  • Semiconductor Memories (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)

Abstract

【課題】酸化物半導体層を用いた半導体装置において、電気特性のばらつきの小さい半導体装置を提供する。高速駆動、高速動作の可能な微細な半導体装置において、信頼性が高く安定した電気特性を示す半導体装置を提供する。また、該半導体装置を作製する。
【解決手段】酸化物半導体層106b、および酸化物半導体層を包む酸化物層106a,106c,106dを含む多層膜106と、該多層膜上のゲート絶縁膜及びゲート電極の積層と、ソース電極およびドレイン電極と、多層膜、ゲート絶縁膜、ゲート電極、ソース電極およびドレイン電極上の保護絶縁膜と、を有し、該多層膜は一断面において、端部が曲率を有する半導体装置である。
【選択図】図1

Description

半導体装置および半導体装置の作製方法に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置
全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
半導体薄膜を用いてトランジスタ(薄膜トランジスタ(TFTともいう。))を構成する
技術が注目されている。該トランジスタは集積回路(IC)や画像表示装置のような電子
デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系
半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
例えば、トランジスタのチャネル形成領域として、インジウム(In)、ガリウム(Ga
)、および亜鉛(Zn)を含む非晶質酸化物を用いたトランジスタが開示されている(特
許文献1参照)。
また、酸化物半導体は製造プロセス中において酸素が脱離し、酸素欠損を形成することが
知られている(特許文献2参照)。
特開2006−165528号公報 特開2011−222767号公報
製造プロセス中における、酸素脱離または酸素欠損は特に酸化物半導体層の側面において
生じやすい。酸化物半導体層の側面に酸素欠損が生じると、側面が低抵抗化され、トラン
ジスタの見かけ上のしきい値電圧が変動し、しきい値電圧のばらつきが増大するといった
問題が生じる。また、しきい値電圧が変動することで、ソースドレイン間に意図しない電
流が流れ、トランジスタのオフ電流が増大し、トランジスタの電気特性が劣化する。
また、酸化物半導体を用いたトランジスタにおいても、トランジスタの動作の高速化、ト
ランジスタの低消費電力化、低価格化などを達成するためには、トランジスタの微細化を
図ることは重要である。
しかし、微細化を図ることにより、製造プロセス中に生じる酸素欠損等の影響が大きくな
り、トランジスタのオフ電流の増大や、しきい値電圧のばらつきの増大などトランジスタ
の電気特性劣化の原因となる。
このような問題に鑑み、本発明の一態様は、酸化物半導体層を用いた半導体装置において
、電気特性のばらつきの小さい半導体装置を提供することを目的の一とする。また、高速
駆動、高速動作の可能な微細な半導体装置において、信頼性が高く安定した電気特性を示
す半導体装置を提供することを目的の一とする。また、安定した電気特性を有する半導体
装置を提供することを目的の一とする。また、信頼性の高い半導体装置を提供することを
目的の一とする。また、消費電力の小さい半導体装置を提供することを目的の一とする。
また、形状不良の少ない半導体装置を提供することを目的の一とする。また、該半導体装
置の作製方法を提供することを目的の一とする。また、生産性高く半導体装置を作製する
方法を提供することを目的の一とする。また、歩留まり高く半導体装置を作製する方法を
提供することを目的の一とする。
本発明の一態様の半導体装置は、酸化物半導体層、および酸化物半導体層を包む酸化物層
を含む多層膜と、該多層膜上のゲート絶縁膜及びゲート電極の積層と、ソース電極および
ドレイン電極と、多層膜、ゲート絶縁膜、ゲート電極、ソース電極およびドレイン電極上
の保護絶縁膜と、を有し、該多層膜は一断面において、端部が曲率を有する半導体装置で
ある。
酸化物半導体層および酸化物層は少なくともインジウムを含み、酸化物層は酸化物半導体
層よりもエネルギーギャップが大きく、酸化物半導体層中のインジウムの含有割合は、酸
化物層中のインジウムの含有割合よりも高い。代表的には、酸化物半導体層および酸化物
層としては、インジウム、亜鉛および元素Mを含む酸化物を用いればよい。さらに、酸化
物層の元素Mの含有割合は酸化物半導体層よりも高いとよい。
元素Mとしては、ガリウム、アルミニウム、シリコン、チタン、ゲルマニウム、イットリ
ウム、ジルコニウム、スズ、ランタン、セリウムまたはハフニウム等の含有割合が高い酸
化物を用いるとよい。これらの元素は、酸素と強く結合し、酸素欠損の形成エネルギーが
大きいため酸素欠損が生じにくい。そのため、これらの元素を高い原子数比で有する酸化
物層は、酸素欠損が生じにくく安定した特性を備える酸化物層である。したがって、酸化
物半導体層の表面を酸化物層によって包むことで、酸化物半導体層の端部において酸素欠
損が形成されにくく、安定した特性を有する半導体装置とすることができる。
また、多層膜の一断面において、端部が曲率を有することで、多層膜上に形成される膜の
被覆性を向上させることができる。このようにすることによって、多層膜上に形成された
膜を均一に形成することができ、膜密度の低い領域や、膜が形成されていない領域から多
層膜中に不純物元素が入り込み、半導体装置の特性を劣化させることを抑制し、安定した
特性の半導体装置とすることができる。なお、特に多層膜の端部全体、下端部、または下
端部および上端部に曲面を有するとよい。
また、酸化物層は酸化物半導体層の下の第1の酸化物層と、酸化物半導体層上の第2の酸
化物層と、酸化物半導体層の側面を覆う第3の酸化物層とを含む構成としてもよい。また
、酸化物半導体層表面と酸化物層表面の間隔は、多層膜の上部よりも側部において広くて
もよい。また、多層膜の膜厚が側面に有する曲面の曲率半径の50分の1以上50倍以下
であってもよい。このような構成とすることによって、酸化物半導体層を包む酸化物層を
用いた半導体装置の信頼性の低下を抑制することができる。
また、多層膜の下に下地絶縁膜を有していてもよい。下地絶縁膜の多層膜と重畳する領域
の膜厚は、他の領域よりも大きい。また、下地絶縁膜は、多層膜と重畳する第1の領域と
、第1の領域を囲む第2の領域と、第2の領域を囲む第3の領域と、を含み、第2の領域
の膜厚は第1の領域よりも小さく、第3の領域の膜厚は第2の領域よりも小さいとよい。
下地絶縁膜がこのように、段差を有する形状(階段状ともいう。)となっていることで、
下地絶縁膜および多層膜上に形成される膜の段差被覆性を向上し、半導体装置の形状不良
等を抑制することができる。
また、保護絶縁膜は昇温脱離ガス分光分析において、水素、窒素の少なくとも一方を放出
する窒化シリコン層または窒化酸化シリコン層を含むとよい。このような絶縁層を設ける
ことによって、保護絶縁膜と接する領域において多層膜のキャリア密度を高め、低抵抗化
できる。当該領域が、トランジスタのソース電極、ドレイン電極間に設けられることによ
り、ソース電極、ドレイン電極間の抵抗が小さくなるため、トランジスタの電界効果移動
度を高めることができる。
また、本発明の別の一態様は、第1の酸化物膜と、酸化物半導体膜と、第2の酸化物膜と
、を順に積層して形成し、第2の酸化物膜上にレジストマスクを形成し、レジストマスク
を用いて、第2の酸化物膜および酸化物半導体膜に第1のエッチングを行い、島状の第2
の酸化物層および酸化物半導体層を形成し、第1の酸化物膜に第2のエッチングを行うこ
とで、島状の第1の酸化物層を形成するとともに、酸化物半導体層の側面に、第2のエッ
チング時の反応生成物を付着させ、酸化物半導体層の側面に第3の酸化物層を形成する半
導体装置の作製方法である。
なお、レジストマスクを除去した後、酸化性ガス雰囲気で加熱処理を行ってもよい。
本発明の一態様によって、酸化物半導体層を用いた半導体装置の電気特性のばらつきを低
減することができる。また、高速駆動、高速動作の可能な微細な半導体装置の信頼性を向
上させ、安定した電気特性を示す半導体装置を提供することができる。また、該半導体装
置を作製することができる。
本発明の一態様に係る多層膜の断面図。 曲率半径を説明する図。 本発明の一態様に係る多層膜の形成機構を示す断面図。 本発明の一態様に係る多層膜の形成機構を示す断面図。 本発明の一態様に係る多層膜の形成機構を示す断面図。 本発明の一態様に係る多層膜の形成機構を示す断面図。 本発明の一態様に係る多層膜の形成機構を示す断面図。 本発明の一態様に係る酸化物層、酸化物半導体層のパーティクル数を示す図。 本発明の一態様に係る多層膜のToF−SIMSの結果を示す図。 本発明の一態様に係る多層膜のバンド構造を説明する図。 本発明の一態様に係る多層膜のバンド構造を説明する図。 本発明の一態様に係る多層膜における酸素の拡散を示す図。 本発明の一態様に係る多層膜のCPM測定結果を示す図。 本発明の一態様に係る多層膜のTEMによる電子透過像。 ターゲットからスパッタリング粒子を剥離させる様子を示した図。 In−Ga−Zn酸化物の結晶構造の一例を示す図。 スパッタリング粒子が被成膜面に到達し、堆積する様子を示した模式図。 成膜装置の一例を示す上面図。 成膜室の一例を示す断面図。 加熱処理室の一例を示す図。 本発明の一態様に係る半導体装置を説明する上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を説明する断面図。 本発明の一態様に係る半導体装置の作製方法を説明する断面図。 本発明の一態様に係る半導体装置を説明する上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を説明する断面図。 本発明の一態様に係る半導体装置の作製方法を説明する断面図。 本発明の一態様に係る半導体装置の一例を示すブロック図。 本発明の一態様に係る半導体装置の一例を示す断面図。 本発明の一態様に係るCPUの一例を示すブロック図。 本発明の一態様に係る電子機器の一例を示す図。
以下では、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は
以下の説明に限定されず、その形態および詳細を様々に変更し得ることは当業者であれば
容易に理解される。また、本発明は以下に示す実施の形態の記載内容に限定して解釈され
るものではない。なお、図面を用いて発明の構成を説明するにあたり、同じものを指す符
号は異なる図面間でも共通して用いる。なお、同様のものを指す際にはハッチパターンを
同じくし、特に符号を付さない場合がある。
なお、実際の製造工程において、エッチングなどの処理によりレジストマスクなどが意図
せずに目減りすることがあるが、理解を容易にするため省略して示すことがある。
第1、第2として付される序数詞は便宜上用いるものであり、工程順または積層順を示す
ものではない。また、本明細書において発明を特定するための事項として固有の名称を示
すものではない。
また、電圧は、ある電位と、基準の電位(例えば接地電位(GND)またはソース電位)
との電位差のことを示す場合が多い。よって、電圧を電位と言い換えることが可能である
また、「電気的に接続する」と表現される場合であっても、現実の回路においては、物理
的な接続部分がなく、配線が延在しているだけの場合もある。
また、ソースおよびドレインの機能は、回路動作において電流の方向が変化する場合など
には入れ替わることがある。このため、本明細書においては、ソースおよびドレインの用
語は、入れ替えて用いることができるものとする。
なお、本実施の形態に記載の内容は、適宜組み合わせて用いることができる。
1.酸化物半導体層を含む多層膜について
以下では、トランジスタに用いると安定した電気特性となる酸化物半導体層を含む多層膜
について説明する。
1−1.多層膜の構造
本項では、多層膜の構造について説明する。
図1(A)乃至図1(D)に、多層膜106の断面構造を示す。多層膜106は、酸化物
層106aと、酸化物層106a上に設けられた酸化物半導体層106bと、酸化物半導
体層106b上に設けられた酸化物層106cと、少なくとも酸化物半導体層106bの
側面に接して設けられた酸化物層106dと、を有する。なお、酸化物層106dは曲面
を有する。
図1(A)および図1(B)に示す多層膜106の一断面の一側面において、酸化物層1
06dは、一つの接触円(曲率円ともいう。)をからなる曲率(曲面)を有する。また、
図1(C)および図1(D)に示す多層膜106の一断面の一側面において、酸化物層1
06dは上端部および下端部にそれぞれ一つの接触円からなる曲率を有する。
多層膜106は、図1(A)および図1(C)に示すように、酸化物層106a、酸化物
半導体層106bおよび酸化物層106cの側面と酸化物層106aの下面との為す角度
がほぼ垂直であってもよく、図1(B)および図1(D)に示すように傾斜(テーパー角
)を有してもよい。
このように、多層膜106の一部である側面に曲面を有する酸化物層106dを有するこ
とにより、多層膜106を用いたトランジスタの形状不良の発生を抑制することができる
1−1−1.多層膜の端部を構成する酸化物層
酸化物層106dが有する曲面について図2を用いて説明する。
図2(A)は、図1(A)および図1(B)に示した多層膜106の一断面の一側面に対
応する酸化物層106dの断面図である。図2(A)に示す酸化物層106dは、曲率半
径がrである接触円からなる曲率を有する。なお、曲率半径とは、曲率の接触円の半径と
等しい。
図2(B)は、図1(C)および図1(D)に示した多層膜106の一断面の一側面に対
応する酸化物層106dの断面図である。図2(B)に示す酸化物層106dは、曲率半
径がrである接触円からなる曲率を上端部および下端部にそれぞれ有する。なお、上端部
、下端部の曲率は、それぞれ異なる曲率半径を有しても構わない。
図2(C)に示す酸化物層106dは、曲率半径がrである接触円からなる曲率を有する
。なお、酸化物層106dは、異なる接触円からなる曲率を二カ所または三カ所有しても
構わない。
このとき、曲率半径rは、多層膜106の厚さt(酸化物層106a、酸化物半導体層1
06bおよび酸化物層106cの合計の厚さ)に対し、50分の1以上50倍以下、好ま
しくは20分の1以上20倍以下、さらに好ましくは10分の1以上10倍以下、より好
ましくは5分の1以上5倍以下とする。
1−2.多層膜の形成機構
曲面を有する106dを有する多層膜106の形成機構について説明する。
1−2−1.形成機構(1)
曲面を有する106dを有する多層膜106の形成機構の一例を、図3乃至図5を用いて
説明する。
まず、下地絶縁膜132上に設けられた酸化物層136aと、酸化物層136a上に設け
られた酸化物半導体層136bと、酸化物半導体層136b上に設けられた酸化物層13
6cと、を有する多層膜を準備する(図3(A)参照。)。
次に、酸化物層136c上の一部にレジストマスク140を形成する(図3(B)参照。
)。
次に、ドライエッチング法によって、レジストマスク140の設けられていない領域の酸
化物層136cおよび酸化物半導体層136bをエッチングし、酸化物層136aを露出
させる(図3(C)参照。)。
次に、ドライエッチング法によって、露出した酸化物層136aをエッチングしていく(
図4(A)参照。)。このとき、酸化物層136aの反応生成物が、多層膜の少なくとも
酸化物半導体層106bの側面に再付着し、側壁保護膜(ラビットイヤーとも呼べる。)
である酸化物層を形成する。なお、酸化物層136aの反応生成物は、スパッタリング現
象によって再付着するほか、ドライエッチング時のプラズマ150を介して再付着する。
ドライエッチングの条件は、例えば、エッチングガスとして三塩化ホウ素ガスおよび塩素
ガスを用い、誘導結合プラズマ(ICP:Inductively Coupled P
lasma)電力および基板バイアス電力を印加して行えばよい。
続けて酸化物層136aをエッチングしていくことで、酸化物層106aおよび酸化物層
137dを形成する。この際、下地絶縁膜132も一部がエッチングされて、下地絶縁膜
133となる(図4(B)参照。)。
なお、酸化物層137dは、酸化物層136aの反応生成物であるため、エッチング時に
用いたエッチングガス由来の成分(塩素、ホウ素など)が残存する。当該成分が大気中な
どの水分などと反応すると、酸化物層137dはさらにエッチングされる。
次に、エッチングされた酸化物層137dに残存するエッチングガス由来の成分をアッシ
ング処理によって除去することで、酸化物層106dとなる酸化物層を形成する。
次に、レジストマスク140を除去する。
次に、酸化性ガスを含む雰囲気で加熱処理を行い、酸化物層106a、酸化物半導体層1
06b、酸化物層106cおよび酸化物層106dとなる酸化物層の酸素欠損を低減する
。特に、酸化物層106dとなる酸化物層は、エッチング時の反応生成物から形成される
ため、酸素欠損が生じやすい。従って、酸化物層106dとなる酸化物層は、前述のアッ
シング処理および当該加熱処理によって、キャリア密度の極めて小さな酸化物層106d
とする(図4(C)参照。)。なお、酸化性ガスとは、酸素、亜酸化窒素、オゾンなどの
ガスをいう。加熱処理は、250℃以上650℃以下、好ましくは300℃以上500℃
以下で行えばよい。加熱処理の雰囲気は、酸化性ガスを10ppm以上、1%以上もしく
は10%以上含む雰囲気で行う。または、加熱処理の雰囲気は、不活性ガス雰囲気で加熱
処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上または
10%以上含む雰囲気で加熱処理を行ってもよい。
以上のようにして、曲面を有する酸化物層106dを有する多層膜106を形成すること
ができる。従って、曲面を有する酸化物層106dを有する多層膜106を形成するため
には、酸化物層106dを形成するために専用のフォトマスクなどは必要ないことがわか
る。
また、このようにして形成された酸化物層106a、酸化物層106cおよび酸化物層1
06dは厳密に区別のつかない場合がある。そのため、酸化物層106a、酸化物層10
6cおよび酸化物層106dをまとめて酸化物層105と呼んでもよい。図5(A)に示
すように、酸化物半導体層106bを包む酸化物層105をあわせて多層膜106として
もよい。
次に、下地絶縁膜133をエッチングすることで、複数の段差(ここでは2段)を有する
下地絶縁膜102を形成しても構わない(図5(B)参照。)。下地絶縁膜102が2段
の段差を有する、を換言すると、下地絶縁膜102が厚さの異なる三つの領域を有する、
となる。
1−2−2.形成機構(2)
曲面を有する106dを有する多層膜106の形成機構の一例を、図6および図7を用い
て説明する。
まず、下地絶縁膜132上に設けられた酸化物層136aと、酸化物層136a上に設け
られた酸化物半導体層136bと、酸化物半導体層136b上に設けられた酸化物層13
6cと、を有する多層膜を準備する(図6(A)参照。)。
次に、酸化物層136c上の一部にレジストマスク140を形成する(図6(B)参照。
)。
次に、ドライエッチング法によって、レジストマスク140の設けられていない領域の酸
化物層136c、酸化物半導体層136bおよび酸化物層136aをエッチングし、それ
ぞれ酸化物層156c、酸化物半導体層156bおよび酸化物層156aとする。このと
き、下地絶縁膜132も一部がエッチングされて下地絶縁膜152となる(図6(C)参
照。)。なお、酸化物層156c、酸化物半導体層156bおよび酸化物層156aはテ
ーパー角を有する。
次に、ドライエッチング法によって、酸化物層156c、酸化物半導体層156bおよび
酸化物層156aをエッチングし、それぞれ酸化物層106c、酸化物半導体層106b
および酸化物層106aを形成する。このとき、酸化物層156aの反応生成物が、多層
膜の側面に再付着し、側壁保護膜(ラビットイヤーとも呼べる。)である酸化物層106
dとなる酸化物層を形成する。なお、酸化物層156aの反応生成物は、スパッタリング
現象によって再付着するほか、ドライエッチング時のプラズマを介して再付着する。この
際、下地絶縁膜152も一部がエッチングされて、下地絶縁膜102となる(図7(A)
参照。)。
なお、酸化物層106dとなる酸化物層は、酸化物層156aの反応生成物であるため、
エッチング時に用いたエッチングガス由来の成分(塩素、ホウ素など)が残存する。
次に、酸化物層106dとなる酸化物層に残存するエッチングガス由来の成分をアッシン
グ処理によって除去する。
次に、レジストマスク140を除去する。
次に、酸化性ガスを含む雰囲気で加熱処理を行い、酸化物層106a、酸化物半導体層1
06b、酸化物層106cおよび酸化物層106dとなる酸化物層の酸素欠損を低減する
と好ましい。特に、酸化物層106dとなる酸化物層は、エッチング時の反応生成物から
形成されるため、酸素欠損が生じやすい。従って、酸化物層106dとなる酸化物層は、
前述のアッシング処理および当該加熱処理によって、キャリア密度の極めて小さな酸化物
層106dとする(図7(B)参照。)。
以上のようにして、曲面を有する酸化物層106dを有する多層膜106を形成すること
ができる。従って、曲面を有する酸化物層106dを有する多層膜106を形成するため
には、酸化物層106dを形成するために専用のフォトマスクなどは必要ないことがわか
る。
上述したように、酸化物層106dは、酸化物層106aとなる酸化物層136aの反応
生成物から形成される。そのため、酸化物層106aと酸化物層106dとは、分析など
によって区別がつかないことがある。換言すると、酸化物層106dは酸化物層106a
と同様の物性を有する酸化物層となることがある。従って、酸化物層106dの物性につ
いて、特に記載がない場合、酸化物層106aについての記載を参照することができる。
また、酸化物層106cについても、酸化物層106aと同様の構成である場合に、酸化
物層106dと区別がつかないことがある。そのため、酸化物層106a、酸化物層10
6cおよび酸化物層106dをまとめて酸化物層105と呼んでもよい。図7(C)に示
すように、酸化物半導体層106bを包む酸化物層105をあわせて多層膜106として
もよい。
多層膜106は、酸化物層106a、酸化物層106cおよび酸化物層106dによって
、酸化物半導体層106bが包まれている(覆われている)構造を有する。従って、酸化
物半導体層106bへの不純物の混入を小さくできる。また、酸化物半導体層106bは
他の酸化物層との間に準位を有さないため、キャリア移動度(電子移動度)を高くするこ
とができる。
1−3.多層膜の物性
本項では、多層膜の物性について説明する。
1−3−1.多層膜の組成
以下では、多層膜106、ならびに多層膜106を構成する酸化物層106a、酸化物半
導体層106b、酸化物層106cおよび酸化物層106dの組成について説明する。
酸化物層106aは、酸化物半導体層106bを構成する元素一種以上、または二種以上
から構成される酸化物層である。なお、酸化物半導体層106bは少なくともインジウム
を含むと、キャリア移動度(電子移動度)が高くなるため好ましい。酸化物半導体層10
6bを構成する元素一種以上、または二種以上から酸化物層106aが構成されるため、
酸化物半導体層106bと酸化物層106aとの界面において、界面散乱が起こりにくい
。従って、該界面においてはキャリアの動きが阻害されないため、トランジスタの電界効
果移動度が高くなる。
酸化物層106aは、例えば、アルミニウム、チタン、シリコン、ガリウム、ゲルマニウ
ム、イットリウム、ジルコニウム、スズ、ランタン、セリウムまたはハフニウムを酸化物
半導体層106bよりも高い原子数比で含む酸化物層とすればよい。具体的には、酸化物
層106aとして、酸化物半導体層106bよりも前述の元素を1.5倍以上、好ましく
は2倍以上、さらに好ましくは3倍以上高い原子数比で含む酸化物層を用いる。前述の元
素は酸素と強く結合するため、酸素欠損が酸化物層に生じることを抑制する機能を有する
。即ち、酸化物層106aは酸化物半導体層106bよりも酸素欠損が生じにくい酸化物
層である。
または、酸化物半導体層106bがIn−M−Zn酸化物であり、酸化物層106aもI
n−M−Zn酸化物であるとき、酸化物層106aをIn:M:Zn=x:y:z
[原子数比]、酸化物半導体層106bをIn:M:Zn=x:y:z[原子数比
]とすると、y/xがy/xよりも大きくなる酸化物層106aおよび酸化物半
導体層106bを選択する。なお、元素MはInよりも酸素との結合力が強い金属元素で
あり、例えばAl、Ti、Ga、Y、Zr、Sn、La、Ce、NdまたはHfなどが挙
げられる。好ましくは、y/xがy/xよりも1.5倍以上大きくなる酸化物層
106aおよび酸化物半導体層106bを選択する。さらに好ましくは、y/xがy
/xよりも2倍以上大きくなる酸化物層106aおよび酸化物半導体層106bを選
択する。より好ましくは、y/xがy/xよりも3倍以上大きくなる酸化物層1
06aおよび酸化物半導体層106bを選択する。このとき、酸化物半導体層106bに
おいて、y1がx1以上であるとトランジスタに安定した電気特性を付与できるため好ま
しい。ただし、y1がx1の3倍以上になると、トランジスタの電界効果移動度が低下し
てしまうため、y1はx1と同じか3倍未満であると好ましい。
また、酸化物層106cは、酸化物半導体層106bを構成する元素一種以上、または二
種以上から構成される。酸化物半導体層106bを構成する元素一種以上、または二種以
上から酸化物層106cが構成されるため、酸化物半導体層106bと酸化物層106c
との界面に界面準位を形成しにくい。該界面が界面準位を有すると、該界面をチャネルと
したしきい値電圧の異なる第2のトランジスタが形成され、トランジスタの見かけ上のし
きい値電圧が変動することがある。従って、酸化物層106cを設けることにより、トラ
ンジスタのしきい値電圧などの電気特性のばらつきを低減することができる。
例えば、酸化物層106cは、アルミニウム、シリコン、チタン、ガリウム、ゲルマニウ
ム、イットリウム、ジルコニウム、スズ、ランタン、セリウムまたはハフニウムを酸化物
半導体層106bよりも高い原子数比で含む酸化物層とすればよい。具体的には、酸化物
層106cとして、酸化物半導体層106bよりも前述の元素を1.5倍以上、好ましく
は2倍以上、さらに好ましくは3倍以上高い原子数比で含む酸化物層を用いる。前述の元
素は酸素と強く結合するため、酸素欠損が酸化物層に生じることを抑制する機能を有する
。即ち、酸化物層106cは酸化物半導体層106bよりも酸素欠損が生じにくい酸化物
層である。
または、酸化物半導体層106bがIn−M−Zn酸化物であり、酸化物層106cもI
n−M−Zn酸化物であるとき、酸化物半導体層106bをIn:M:Zn=x:y
:z[原子数比]、酸化物層106cをIn:M:Zn=x3:3:[原子数比
]とすると、y/xがy/xよりも大きくなる酸化物半導体層106bおよび酸
化物層106cを選択する。なお、元素MはInよりも酸素との結合力が強い金属元素で
あり、例えばAl、Ti、Ga、Y、Zr、Sn、La、Ce、NdまたはHfなどが挙
げられる。好ましくは、y/xがy/xよりも1.5倍以上大きくなる酸化物半
導体層106bおよび酸化物層106cを選択する。さらに好ましくは、y/xがy
/xよりも2倍以上大きくなる酸化物半導体層106bおよび酸化物層106cを選
択する。より好ましくは、y/xがy/xよりも3倍以上大きくなる酸化物半導
体層106bおよび酸化物層106cを選択する。このとき、酸化物半導体層106bに
おいて、y2がx2以上であるとトランジスタに安定した電気特性を付与できるため好ま
しい。ただし、y2がx2の3倍以上になると、トランジスタの電界効果移動度が低下し
てしまうため、y2はx2と同じか3倍未満であると好ましい。
酸化物層106dは、酸化物層106aの記載を参照する。酸化物層106dは、多層膜
106の側面を形成する層である。そのため、酸化物層106dが酸素欠損の生じにくい
層である場合、酸化物層106dと酸化物半導体層106bとの界面に、該界面をチャネ
ルとしたしきい値電圧の異なる第2のトランジスタが形成され、トランジスタの見かけ上
のしきい値電圧が変動することがある。従って、酸化物層106dを設けることにより、
トランジスタのしきい値電圧などの電気特性のばらつきを低減することができる。第2の
トランジスタによる電気特性のばらつきは、チャネル長の小さいトランジスタほど顕著と
なる。従って、微細化されたトランジスタほど、酸化物層106dを設けることにより高
い効果を奏する。
なお、酸化物層106cに含まれるインジウムが外方拡散すると、トランジスタの電気特
性を劣化させることがあるため、酸化物層106cは、酸化物半導体層106bよりもイ
ンジウムの原子数比が小さいことが好ましい。
なお、酸化物層106aおよび酸化物層106dは、酸化物層106cよりも酸素欠損の
生じにくい酸化物層とすると好ましい。また、酸化物層106aおよび酸化物層106d
は、酸化物層106cよりも高い絶縁性を有する酸化物層であると好ましい。酸化物層1
06aおよび酸化物層106dが、酸化物層106cよりも酸素欠損が生じにくく、高い
絶縁性を有するためには、酸化物層106aおよび酸化物層106dに含まれる、酸素欠
損が酸化物層に生じることを抑制する元素、または酸素との結合力が強い金属元素を、酸
化物層106cよりも高い濃度で含むとよい。
なお、酸化物層106aの厚さは、3nm以上100nm以下、好ましくは3nm以上5
0nm以下とする。また、酸化物半導体層106bの厚さは、3nm以上200nm以下
、好ましくは3nm以上100nm以下、さらに好ましくは3nm以上50nm以下とす
る。なお、酸化物層106cの厚さは、3nm以上50nm以下、好ましくは3nm以上
20nm以下とする。ただし、酸化物層106aおよび酸化物層106dの厚さは、酸化
物層106cよりも大きい方が好ましい。換言すると、酸化物層106cの厚さは、酸化
物層106aおよび酸化物層106dよりも小さい方が好ましい。
次に、多層膜106に用いる酸化物層106a、酸化物層106cおよび酸化物層106
dに適用可能な酸化物層について、スパッタリング法で成膜し、1μm以上のパーティク
ル数を測定した。
測定は、酸化ガリウムターゲットを用いて成膜した試料、Ga−Zn酸化物(Ga:Zn
=2:5[原子数比])ターゲットを用いて成膜した試料、In−Ga−Zn酸化物(I
n:Ga:Zn=3:1:2[原子数比])ターゲットを用いて成膜した試料、In−G
a−Zn酸化物(In:Ga:Zn=1:1:1[原子数比])ターゲットを用いて成膜
した試料、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2[原子数比])ター
ゲットを用いて成膜した試料について行った。
図8より、酸化ガリウムターゲットを用いて成膜した試料およびGa−Zn酸化物ターゲ
ットを用いて成膜した場合、酸化物層が厚くなるほど1μm以上のパーティクル数が急増
していくことがわかった。一方、In−Ga−Zn酸化物ターゲットを用いて成膜した場
合、酸化物層が厚くなっても比較的1μm以上のパーティクル数が増大しにくいことがわ
かった。
従って、スパッタリング法で成膜する場合、パーティクル数増大の観点から、インジウム
を含むターゲットを用いると好ましい。また、ガリウムの原子数比が比較的小さい酸化物
ターゲットを用いることが好ましいとわかる。特に、インジウムを含むターゲットを用い
る場合、ターゲットの導電率を高めることができ、DC放電およびAC放電が容易となる
ため、大面積の基板へ対応しやすくなる。従って、半導体装置の生産性を高めることがで
きる。
1−3−2.多層膜の不純物
以下では、多層膜106を構成する各層におけるシリコン濃度について、図9を用いて説
明する。
ここで、酸化物層106aは、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2
[原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物層であ
る。なお、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、
圧力を0.4Paとし、基板の温度を200℃とし、DC電力を0.5kW印加すること
で成膜した。
また、酸化物半導体層106bは、In−Ga−Zn酸化物(In:Ga:Zn=1:1
:1[原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物半
導体層である。なお、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sc
cm用い、圧力を0.4Paとし、基板の温度を300℃とし、DC電力を0.5kW印
加することで成膜した。
また、酸化物層106cは、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2[
原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物層である
。なお、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、圧
力を0.4Paとし、基板の温度を200℃とし、DC電力を0.5kW印加することで
成膜した。
シリコンウェハ上に多層膜106を設け、加熱処理なしの試料と450℃にて2時間加熱
処理を行った試料を準備し、飛行時間二次イオン質量分析(ToF−SIMS:Time
−of−flight secondary ion mass spectromet
er)によって、深さ方向のInを示す二次イオン強度、Gaを示す二次イオン強度、Z
nを示す二次イオン強度およびSiO濃度[atoms/cm]を示す。多層膜10
6は、厚さが10nmの酸化物層106aと、酸化物層106a上に設けられた厚さが1
0nmの酸化物半導体層106bと、酸化物半導体層106b上に設けられた厚さが10
nmの酸化物層106cと、を有する。
図9より、多層膜106を構成する各層の組成は、成膜時のターゲットの組成によって変
化することがわかる。ただし、各層の組成について、図9から単純な比較を行うことはで
きない。
図9より、多層膜106のシリコンウェハと酸化物層106aとの界面、および酸化物層
106cの上面において、SiO濃度が高くなることがわかった。また、酸化物半導体
層106bのSiO濃度がToF−SIMSの検出下限である1×1018atoms
/cm程度であることがわかった。これは、酸化物層106aおよび酸化物層106c
があることにより、シリコンウェハや表面汚染などに起因したシリコンが酸化物半導体層
106bにまで影響することがなくなったと考えられる。
また、図9に示すas−depo(加熱処理なしの試料)と加熱処理後の試料との比較に
より、加熱処理によってシリコンの拡散は起こりにくく、成膜時の混合が主であることが
わかる。
多層膜106を用いたトランジスタに安定した電気特性を付与するためには、酸化物半導
体層106bを高純度真性化することが有効である。具体的には、酸化物半導体層106
bのキャリア密度を、1×1017/cm未満、1×1015/cm未満、または1
×1013/cm未満とすればよい。酸化物半導体層106bにおいて、水素、窒素、
炭素、シリコン、および主成分以外の金属元素は不純物となる。酸化物半導体層106b
中の不純物濃度を低減するためには、近接する酸化物層106a中および酸化物層106
c中の不純物濃度も酸化物半導体層106bと同程度まで低減することが好ましい。
特に、酸化物半導体層106bにシリコンが高い濃度で含まれることにより、酸化物半導
体層106bにシリコンに起因する不純物準位が形成される。該不純物準位は、トラップ
となり、トランジスタの電気特性を劣化させることがある。トランジスタの電気特性の劣
化を小さくするためには、酸化物半導体層106bのシリコン濃度を1×1019ato
ms/cm未満、好ましくは5×1018atoms/cm未満、さらに好ましくは
1×1018atoms/cm未満とすればよい。また、酸化物層106aと酸化物半
導体層106bとの界面、および酸化物半導体層106bと酸化物層106cとの界面の
シリコン濃度についても、1×1019atoms/cm未満、好ましくは5×10
atoms/cm未満、さらに好ましくは1×1018atoms/cm未満とす
る。
また、酸化物半導体層106b中で水素および窒素は、ドナー準位を形成し、キャリア密
度を増大させてしまう。酸化物半導体層106bを真性または実質的に真性とするために
は、酸化物半導体層106b中の水素濃度は、SIMSにおいて、2×1020atom
s/cm以下、好ましくは5×1019atoms/cm以下、より好ましくは1×
1019atoms/cm以下、さらに好ましくは5×1018atoms/cm
下とする。また、窒素濃度は、SIMSにおいて、5×1019atoms/cm未満
、好ましくは5×1018atoms/cm以下、より好ましくは1×1018ato
ms/cm以下、さらに好ましくは5×1017atoms/cm以下とする。
なお、酸化物半導体層106bにシリコンおよび炭素が高い濃度で含まれることにより、
酸化物半導体層106bの結晶性を低下させることがある。酸化物半導体層106bの結
晶性を低下させないためには、酸化物半導体層106bのシリコン濃度を1×1019
toms/cm未満、好ましくは5×1018atoms/cm未満、さらに好まし
くは1×1018atoms/cm未満とすればよい。また、酸化物半導体層106b
の結晶性を低下させないためには、酸化物半導体層106bの炭素濃度を1×1019
toms/cm未満、好ましくは5×1018atoms/cm未満、さらに好まし
くは1×1018atoms/cm未満とすればよい。多層膜106の結晶性について
は、後述する。
1−3−3.多層膜のバンド構造
以下では、多層膜106のバンド構造を用いて、多層膜106を構成する酸化物層106
a、酸化物半導体層106b、酸化物層106cおよび酸化物層106dについて説明す
る。
酸化物層106a、酸化物半導体層106b、酸化物層106cおよび酸化物層106d
の伝導帯下端のエネルギーが、それぞれEcS1、EcS2、EcS3およびEcS4の
とき、数式(1)に示す関係を満たすように酸化物層106a、酸化物半導体層106b
、酸化物層106cおよび酸化物層106dを選択する。
ここで、真空準位と伝導帯下端のエネルギーとの差(電子親和力ともいう。)は、真空準
位と価電子帯上端のエネルギーとの差(イオン化ポテンシャルともいう。)からエネルギ
ーギャップを引いた値となる。なお、エネルギーギャップは、分光エリプソメータ(HO
RIBA JOBIN YVON社 UT−300)を用いて測定できる。また、真空準
位と価電子帯上端のエネルギー差は、紫外線光電子分光分析(UPS:Ultravio
let Photoelectron Spectroscopy)装置(PHI社 V
ersaProbe)を用いて測定できる。
具体的には、酸化物層106aは、上記数式(1)を満たし、かつ伝導帯下端のエネルギ
ーが酸化物半導体層106bよりも0.05eV以上、0.07eV以上、0.1eV以
上または0.15eV以上、かつ2eV以下、1eV以下、0.5eV以下または0.4
eV以下真空準位に近い酸化物層である。
また、酸化物層106cは、上記数式(1)を満たし、かつ伝導帯下端のエネルギーが酸
化物半導体層106bよりも0.05eV以上、0.07eV以上、0.1eV以上また
は0.15eV以上、かつ2eV以下、1eV以下、0.5eV以下または0.4eV以
下真空準位に近い酸化物層である。
酸化物層106dは、上記数式(1)を満たし、かつ伝導帯下端のエネルギーが酸化物半
導体層106bよりも0.05eV以上、0.07eV以上、0.1eV以上または0.
15eV以上、かつ2eV以下、1eV以下、0.5eV以下または0.4eV以下真空
準位に近い酸化物層である。なお、酸化物層106dと酸化物半導体層106bとの伝導
帯下端のエネルギー差が大きいほど(障壁が高いほど)、酸化物層106dと酸化物半導
体層106bとの界面に第2のトランジスタが形成されにくくなる。
図10(A)に、バンド構造を示す多層膜106の断面図を示す。図10(B)は、図1
0(A)に示す多層膜106の一点鎖線G1−G2におけるバンド構造である。また、図
10(C)は、図10(A)に示す多層膜106の一点鎖線G3−G4におけるバンド構
造である。図10(B)および図10(C)では、酸化物層106a、酸化物層106c
および酸化物層106dと接して伝導帯下端のエネルギーが十分大きい絶縁膜(例えば酸
化シリコン膜)を設けた場合について説明する。
数式(1)の関係を満たす酸化物層106a、酸化物半導体層106b、酸化物層106
cおよび酸化物層106dを選択することにより、多層膜106は、伝導帯下端のエネル
ギーが最も低い酸化物半導体層106bを、酸化物半導体層106bよりも伝導帯下端の
エネルギーが高い酸化物層106a、酸化物層106cおよび酸化物層106dが囲んだ
バンド構造となる(図10(B)および図10(C)参照。)。
また、酸化物層106aと酸化物半導体層106bとの間、酸化物半導体層106bと酸
化物層106cとの間、および酸化物半導体層106bと酸化物層106dとの間におい
て、伝導帯下端のエネルギーは連続的に変化する。即ち、これらの界面において、準位は
存在しないか、ほとんどない。
従って、当該バンド構造を有する多層膜106において、電子は酸化物半導体層106b
を主として移動することになる。そのため、多層膜106の外側である絶縁膜との界面に
準位が存在したとしても、当該準位は電子の移動にほとんど影響しない。また、多層膜1
06を構成する層と層との間に準位が存在しないか、ほとんどないため、当該領域におい
て電子の移動を阻害することもない。従って、多層膜106の酸化物半導体層106bは
高い電子移動度を有する。
なお、図11に示すように、酸化物層106aおよび酸化物層106cと、絶縁膜との界
面近傍には、不純物や欠陥に起因したトラップ準位が形成され得るものの、酸化物層10
6aおよび酸化物層106cがあることにより、酸化物半導体層106bと当該トラップ
準位とを遠ざけることができる。ただし、EcS1またはEcS3と、EcS2とのエネ
ルギー差が小さい場合、酸化物半導体層106bの電子が酸化物層106aまたは酸化物
層106cを超えてトラップ準位に達することがある。トラップ準位に電子が捕獲される
ことで、マイナスの固定電荷となり、トランジスタのしきい値電圧はプラス方向にシフト
してしまう。
同様に、酸化物層106dと、絶縁膜との界面近傍には、不純物や欠陥に起因したトラッ
プ準位が形成され得るものの、酸化物層106dがあることにより、酸化物半導体層10
6bと当該トラップ準位とを遠ざけることができる。ただし、EcS4と、EcS2との
エネルギー差が小さい場合、酸化物半導体層106bの電子が酸化物層106dを超えて
トラップ準位に達することがある。トラップ準位に電子が捕獲されることで、マイナスの
固定電荷となり、トランジスタのしきい値電圧はプラス方向にシフトしてしまう。
従って、EcS1、EcS3およびEcS4と、EcS2とのエネルギー差を、それぞれ
0.1eV以上、好ましくは0.15eV以上とすると、トランジスタのしきい値電圧の
変動が低減され、安定した電気特性となるため、好ましい。
ここで、加熱処理によって多層膜106中の酸素が、350℃または450℃の加熱処理
後に拡散する様子を図12を用いて説明する。
図12に、多層膜106のうち、いずれかの層を18ガスを用いて成膜した試料につ
いて、SIMSを行い、深さ方向における18Oの濃度分布を測定した結果を示す。
ここで、酸化物層106aは、In−Ga−Zn酸化物(In:Ga:Zn=1:1:1
[原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物層であ
る。
また、酸化物半導体層106bは、In−Ga−Zn酸化物(In:Ga:Zn=3:1
:2[原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物半
導体層である。
また、酸化物層106cは、In−Ga−Zn酸化物(In:Ga:Zn=1:1:1[
原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物層である
ここで、図12(A)は、酸化物層106aに18ガスを用い、そのほかの層には
ガスを用いていない試料の酸化物層106aおよび酸化物半導体層106bの界面
を含む深さ方向における18Oの濃度分布である。加熱処理なし(as−depoと表記
、点線)と比べ、350℃加熱処理後(350℃加熱後と表記、一点鎖線)および450
℃加熱処理後(450℃加熱後と表記、実線)では、18Oが酸化物層106aから酸化
物半導体層106bまで拡散していることがわかった。
また、図12(B)は、酸化物半導体層106bに18ガスを用い、そのほかの層に
18ガスを用いていない試料の酸化物半導体層106bおよび酸化物層106cの
界面を含む深さ方向における18Oの濃度分布である。加熱処理なし(as−depoと
表記、点線)と比べ、350℃加熱処理後(350℃加熱後と表記、一点鎖線)および4
50℃加熱処理後(450℃加熱後と表記、実線)では、18Oが酸化物半導体層106
bから酸化物層106cまで拡散していることがわかった。
また、図12(C)は、酸化物半導体層106bに18ガスを用い、そのほかの層に
18ガスを用いていない試料の酸化物層106aおよび酸化物半導体層106bの
界面を含む深さ方向における18Oの濃度分布である。加熱処理なし(as−depoと
表記、点線)および350℃加熱処理後(350℃加熱後と表記、一点鎖線)と比べ、4
50℃加熱処理後(450℃加熱後と表記、実線)では、18Oが酸化物半導体層106
bから酸化物層106aまで拡散していることがわかった。
図12に示すように、多層膜106中で酸素は相互に拡散し合っている。即ち、酸化物層
106a、酸化物半導体層106b、酸化物層106cおよび酸化物層106dのいずれ
かの組み合わせにより形成される界面は、お互いの構成元素が混ざり合った層(混合層と
もいう。)を形成していることがわかる。なお、混合層は、混ざり合った層と層との中間
の性質を有する。
多層膜106中の局在準位を低減することで、多層膜106を用いたトランジスタに安定
した電気特性を付与することができる。以下では、多層膜106の局在準位について、一
定光電流測定法(CPM:Constant Photocurrent Method
)によって評価した。
なお、トランジスタが高い電界効果移動度を有し、かつ安定した電気特性を有するために
は、多層膜106中のCPM測定で得られる局在準位による吸収係数を、1×10−3
−1未満、好ましくは3×10−4cm−1未満とすればよい。
CPM測定を行った試料について以下に説明する。
酸化物層106aは、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2[原子数
比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物層である。なお
、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、圧力を0
.4Paとし、基板の温度を200℃とし、DC電力を0.5kW印加することで成膜し
た。
また、酸化物半導体層106bは、In−Ga−Zn酸化物(In:Ga:Zn=1:1
:1[原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物半
導体層である。なお、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sc
cm用い、圧力を0.4Paとし、基板の温度を200℃とし、DC電力を0.5kW印
加することで成膜した。
また、酸化物層106cは、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2[
原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物層である
。なお、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、圧
力を0.4Paとし、基板の温度を200℃とし、DC電力を0.5kW印加することで
成膜した。
ここで、CPM測定の精度を高めるため、多層膜106はある程度の厚さが必要となる。
具体的には、多層膜106に含まれる酸化物層106aの厚さを30nm、酸化物半導体
層106bの厚さを100nm、酸化物層106cの厚さを30nmとした。
CPM測定では、試料である多層膜106に接して設けられた第1の電極および第2の電
極間に電圧を印加した状態で光電流値が一定となるように端子間の試料面に照射する光量
を調整し、照射光量から吸光係数を導出することを各波長にて行うものである。CPM測
定において、試料に欠陥があるとき、欠陥の存在する準位に応じたエネルギー(波長より
換算)における吸光係数が増加する。この吸光係数の増加分に定数を掛けることにより、
試料の欠陥密度を導出することができる。
図13(A)に、分光光度計によって測定した吸収係数(点線)と、CPMによって測定
した吸収係数(実線)とを多層膜106の各層のエネルギーギャップ以上のエネルギー範
囲において、フィッティングした結果を示す。なお、CPMによって測定した吸収係数よ
り得られたアーバックエネルギーは78.7meVであった。図13(A)の破線丸で囲
んだエネルギー範囲においてCPMによって測定した吸収係数からバックグラウンド(細
点線)を差し引き、当該エネルギー範囲における吸収係数の積分値を導出した(図13(
B)参照。)。その結果、本試料の局在準位による吸収係数は、2.02×10−4cm
−1であることがわかった。
ここで得られた局在準位は、不純物や欠陥に起因する準位と考えられる。従って、多層膜
106は、不純物や欠陥に起因する準位が極めて少ないことがわかった。即ち、多層膜1
06を用いたトランジスタは高い電界効果移動度を有し、かつ安定した電気特性を有する
ことがわかる。
1−3−4.多層膜の結晶性
以下では、多層膜106に含まれる酸化物層106a、酸化物半導体層106b、酸化物
層106cおよび酸化物層106dの結晶性について説明する。
多層膜106において、酸化物層106a、酸化物半導体層106b、酸化物層106c
および酸化物層106dは非晶質または結晶質となる。ここで、結晶質とは、微結晶、多
結晶、単結晶などをいう。また、結晶部が含まれる場合は全て結晶質である。
多層膜106において、少なくとも酸化物半導体層106bは結晶質であることが好まし
い。特に、CAAC−OS(C Axis Aligned Crystalline
Oxide Semiconductor)であると好ましい。
なお、CAAC−OSは、完全な単結晶ではなく、完全な非晶質でもない。CAAC−O
Sは、非晶質相に結晶部および非晶質部を有する結晶−非晶質混相構造の酸化物半導体で
ある。なお、当該結晶部は、一辺が100nm未満の立方体内に収まる大きさであること
が多い。
CAAC−OSに含まれる結晶部は、c軸がCAAC−OSの被成膜面の法線ベクトルま
たは上面の法線ベクトルに平行な方向に揃い、かつa−b面に垂直な方向から見て三角形
状または六角形状の原子配列を有し、c軸に垂直な方向から見て金属原子が層状または金
属原子と酸素原子とが層状に配列している。なお、異なる結晶部間で、それぞれa軸およ
びb軸の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合、85
°以上95°以下の範囲も含まれることとする。また、単に平行と記載する場合、−5°
以上5°以下の範囲も含まれることとする。
なお、CAAC−OSにおいて、結晶部の分布が一様でなくてもよい。例えば、CAAC
−OSの結晶部は、被成膜面の近傍に対し上面の近傍では結晶部の占める割合が高くなる
ことがある。また、CAAC−OSへ不純物を添加することにより、当該不純物添加領域
において結晶部が非晶質化することもある。
CAAC−OSを用いたトランジスタは、可視光や紫外光の照射による電気特性の変動が
小さい。よって、当該トランジスタは、安定した電気特性を有する。
酸化物半導体層106bをCAAC−OSとするためには、下地である酸化物層106a
がCAAC−OSと同様の結晶質であるか、非晶質であると好ましい。また、酸化物半導
体層106bがCAAC−OSであるとき、酸化物半導体層106bを下地とする酸化物
層106cはCAAC−OSと同様の結晶質となりやすい。ただし、酸化物層106cは
結晶質に限定されず、非晶質であっても構わない。
なお、酸化物層106dは、非晶質または結晶質のいずれであっても構わない。
多層膜106を用いたトランジスタにおいて、酸化物半導体層106bはチャネルとなる
層であるため、酸化物半導体層106bが高い結晶性を有すると、トランジスタに安定し
た電気特性を付与できるため好ましい。
ここでは、多層膜106の結晶性について、透過電子顕微鏡(TEM:Transmis
sion Electron Microscope)によって原子配列を評価した。以
下に、図14を用いて説明する。
ここで、酸化物層106aは、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2
[原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物層であ
る。なお、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、
圧力を0.4Paとし、基板の温度を200℃とし、DC電力を0.5kW印加すること
で成膜した。
また、酸化物半導体層106bは、In−Ga−Zn酸化物(In:Ga:Zn=1:1
:1[原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物半
導体層である。なお、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sc
cm用い、圧力を0.4Paとし、基板の温度を400℃とし、DC電力を0.5kW印
加することで成膜した。
また、酸化物層106cは、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2[
原子数比])であるターゲットを用いて、スパッタリング法にて成膜した酸化物層である
。なお、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、圧
力を0.4Paとし、基板の温度を200℃とし、DC電力を0.5kW印加することで
成膜した。
図14は、シリコンウェハ上に設けられた酸化シリコン膜上に設けられた多層膜106を
含む各試料の透過電子像である。なお、各試料に対し、加熱処理は行っていない。透過電
子像は、日立透過電子顕微鏡H−9500を用いて測定した。
ここで、多層膜106は、酸化物層106aを厚さが20nmのIn−Ga−Zn酸化物
とし、酸化物半導体層106bを厚さが15nmのIn−Ga−Zn酸化物とし、酸化物
層106cを厚さが5nmのIn−Ga−Zn酸化物とした。図14(A)に酸化物層1
06a、酸化物半導体層106bおよび酸化物層106cを含む透過電子像を示す。図1
4(B)は、酸化物半導体層106bと酸化物層106cとの界面近傍の拡大図であり、
図14(C)は酸化物層106aと酸化物半導体層106bとの界面近傍の拡大図であり
、図14(D)は酸化シリコン膜と酸化物層106aとの界面近傍の拡大図である。
図14より、酸化物層106aは非晶質であることがわかった。なお、酸化物層106c
は、酸化物半導体層106bとの界面近傍に結晶部を有する結晶質であることがわかった
。また、酸化物半導体層106bは、酸化物層106aとの界面から高い結晶性を有する
結晶質であることがわかった。なお、酸化物半導体層106bの結晶部の原子配列は、酸
化物半導体層106bの上面と平行な面に並んだ層状の配列を形成することがわかった。
また、酸化物半導体層106bの結晶部と結晶部の間に明確な結晶粒界は見られなかった
酸化物半導体層106bが結晶質であったことは、図9に示したToF−SIMSの結果
とも適合する。即ち、酸化物層106aおよび酸化物層106cによって酸化物半導体層
106bへのシリコンなどの不純物の混入が少なくなり、酸化物半導体層106bの結晶
性の低下が起こらなかったと考えられる。
このように、チャネルが形成される酸化物半導体層106bが高い結晶性を有し、かつ不
純物や欠陥などに起因する準位が少ないと考えられるため、多層膜106を用いたトラン
ジスタは安定した電気特性を有することがわかる。
ここでは、絶縁表面上、非晶質膜上または非晶質絶縁膜上に、高い結晶性を有する酸化物
半導体層が形成されるモデルについて、図15乃至図17を用いて説明する。
図15(A)は、高い配向性を有する多結晶酸化物半導体を含むターゲット1000にイ
オン1001が衝突し、結晶性を有するスパッタリング粒子1002が剥離する様子を示
した模式図である。結晶粒は、ターゲット1000の表面と平行な劈開面を有する。また
、結晶粒は、原子間の結合の弱い部分を有する。結晶粒にイオン1001が衝突した際に
、原子間の結合の弱い部分の原子間結合が切れる。従って、スパッタリング粒子1002
は、劈開面および原子間の結合の弱い部分によって切断され、平板状(またはペレット状
)で剥離する。スパッタリング粒子1002のc軸方向は、スパッタリング粒子1002
の平面に垂直な方向である(図15(B)参照。)。なお、スパッタリング粒子1002
の有する平面の円相当径は、結晶粒の平均粒径の1/3000以上1/20以下、好まし
くは1/1000以上1/30以下である。なお、面の円相当径とは、面の面積と等しい
正円の直径をいう。
または、結晶粒の一部が劈開面から粒子として剥離し、プラズマ1005に曝されること
で原子間の結合の弱い部分から結合が切れ、複数のスパッタリング粒子1002が生成さ
れる。
イオン1001として酸素の陽イオンを用いることで、成膜時のプラズマダメージを軽減
することができる。具体的には、イオン1001がターゲット1000の表面に衝突した
際に、ターゲット1000の結晶性が低下すること、または非晶質化することを抑制でき
る。
ここで、高い配向性を有する多結晶酸化物半導体を含むターゲット1000の一例として
、図16(A)に、結晶のa−b面と平行に見たときのIn−Ga−Zn酸化物の結晶構
造を示す。また、図16(A)において、破線で囲った部分を拡大し図16(B)に示す
例えば、In−Ga−Zn酸化物に含まれる結晶粒において、図16(B)に示すガリウ
ム原子または/および亜鉛原子ならびに酸素原子を有する第1の層と、ガリウム原子また
は/および亜鉛原子ならびに酸素原子を有する第2の層と、の間の面が劈開面である。こ
れは、第1の層および第2の層の有するマイナスの電荷を有する酸素原子同士が近距離に
あるためである(図16(B)の囲み部参照。)。このように、劈開面はa−b面に平行
な面である。また、図16に示したIn−Ga−Zn酸化物の結晶は六方晶であるため、
前述の平板状の結晶粒は内角が120°である正六角形の面を有する六角柱状となりやす
い。
スパッタリング粒子1002は、帯電させることが好ましい。なお、スパッタリング粒子
1002の角部にそれぞれ同じ極性の電荷がある場合、スパッタリング粒子1002の形
状が維持されるよう相互作用が起こる(反発し合う)ため好ましい(図15(B)参照。
)。スパッタリング粒子1002が、例えばプラスに帯電することが考えられる。帯電す
るタイミングは特に問わないが、具体的にはイオン1001の衝突時に電荷を受け取るこ
とでプラスに帯電させればよい。または、プラズマ1005が生じている場合、スパッタ
リング粒子1002をプラズマ1005に曝すことでプラスに帯電させればよい。または
、酸素の陽イオンであるイオン1001をスパッタリング粒子1002の側面、上面また
は下面に結合させることでプラスに帯電させればよい。
以下に、スパッタリング粒子の被成膜面に堆積する様子を図17を用いて説明する。なお
、図17では、既に堆積済みのスパッタリング粒子を点線で示す。
図17(A)に、非晶質膜1004上にスパッタリング粒子1002が堆積して形成され
た酸化物半導体層1003を示す。図17(A)より、スパッタリング粒子1002がプ
ラズマ1005に曝されることによりプラスに帯電していることで、スパッタリング粒子
1002は、他のスパッタリング粒子1002の堆積していない領域に堆積していく。こ
れは、スパッタリング粒子1002がプラスに帯電していることにより、スパッタリング
粒子1002同士が互いに反発し合うためである。このようなスパッタリング粒子の堆積
は、絶縁表面上または非晶質絶縁膜上においても可能となる。
図17(B)は、図17(A)の一点鎖線X−Yに対応する断面図である。酸化物半導体
層1003は、c軸方向が平面と垂直である平板状のスパッタリング粒子1002が整然
と堆積することによって形成される。従って、酸化物半導体層1003は、被形成面に垂
直な方向に結晶のc軸が揃ったCAAC−OSとなる。以上に示したモデルをとることに
より、絶縁表面上、非晶質膜上または非晶質絶縁膜上であっても結晶性高くCAAC−O
Sを形成することができる。
1−4.製造装置について
酸化物半導体層106bに含まれる不純物濃度が低いことによって、トランジスタの電気
特性は安定となる。また、酸化物半導体層106bが高い結晶性を有することで、酸化物
半導体層106bが非晶質である場合と比べて、トランジスタの電気特性は安定となる。
以下では、不純物濃度が低く、結晶性の高い酸化物半導体層106bとなる酸化物半導体
層136bを成膜するための成膜装置について説明する。
まずは、成膜時に不純物の入り込みが少ない成膜装置の構成について図18を用いて説明
する。
図18(A)は、マルチチャンバーの成膜装置の上面図である。該成膜装置は、基板を収
容するカセットポート74を3つ有する大気側基板供給室71と、ロードロック室72a
およびアンロードロック室72bと、搬送室73と、搬送室73aと、搬送室73bと、
基板加熱室75と、成膜室70aと、成膜室70bと、を有する。大気側基板供給室70
は、ロードロック室72aおよびアンロードロック室72bと接続する。ロードロック室
72aおよびアンロードロック室72bは、搬送室73aおよび搬送室73bを介して搬
送室73と接続する。基板加熱室75、成膜室70aおよび成膜室70bは、搬送室73
とのみ接続する。なお、各室の接続部にはゲートバルブ(GV)が設けられており、大気
側基板供給室71を除き、各室を独立して真空状態に保持することができる。また、大気
側基板供給室70および搬送室73は、一以上の基板搬送ロボット76を有し、基板を搬
送することができる。ここで、基板加熱室75は、プラズマ処理室を兼ねると好ましい。
枚葉式マルチチャンバーの成膜装置は、処理と処理の間で基板を大気暴露することなく搬
送可能なため、基板に不純物が吸着することを抑制できる。また、成膜や熱処理などの順
番を自由に構築することができる。なお、搬送室、成膜室、ロードロック室、アンロード
ロック室および基板加熱室の数は、上述の数に限定されるわけではなく、設置スペースや
プロセスに併せて適宜決めればよい。
図18(B)は、図18(A)と構成の異なるマルチチャンバーの成膜装置の上面図であ
る。該成膜装置は、カセットポート84を有する大気側基板供給室81と、ロード/アン
ロードロック室82と、搬送室83と、基板加熱室85と、成膜室80aと、成膜室80
bと、成膜室80cと、成膜室80dと、を有する。大気側基板供給室81、基板加熱室
85、成膜室80a、成膜室80b、成膜室80cおよび成膜室80dは、搬送室83を
介してそれぞれ接続される。
なお、各室の接続部にはゲートバルブ(GV)が設けられており、大気側基板供給室81
を除き各室を独立して真空状態に保持することができる。また、大気側基板供給室81お
よび搬送室83は一以上の基板搬送ロボット86を有し、ガラス基板を搬送することがで
きる。
ここで、図19を用いて図18(A)に示す成膜室(スパッタリング室)の詳細について
説明する。成膜室80は、ターゲット87と、防着板88と、基板ステージ90と、を有
する。なお、ここでは基板ステージ90には、ガラス基板89が設置されている。基板ス
テージ90は、図示しないが、ガラス基板89を保持する基板保持機構や、ガラス基板8
9を裏面から加熱する裏面ヒーターなどを備えていても良い。また、防着板88によって
、ターゲット87からスパッタリングされる粒子が不要な領域に堆積することを抑制でき
る。
また、図19(A)に示す成膜室80bは、ゲートバルブを介して、搬送室83と接続し
ており、搬送室83はゲートバルブを介してロード/アンロードロック室82と接続され
ている。搬送室83には、基板搬送ロボット86が設けられており、成膜室80bとロー
ド/アンロードロック室82とのガラス基板の受け渡しを行うことができる。また、ロー
ド/アンロードロック室82は、一つの真空チャンバー内で上下に分かれており、いずれ
か一方をロード室として用い、他方をアンロード室として用いることができる。このよう
な構造とすることで、スパッタリング装置の設置面積を縮小することができるため、好適
である。
また、図19(A)に示す成膜室80bは、マスフローコントローラ97を介して精製機
94と接続される。なお、精製機94およびマスフローコントローラ97は、ガス種の数
だけ設けられるが、簡単のため一つのみを示す。成膜室80などに用いるガスは、露点が
−80℃以下、好ましくは−100℃以下であるガスを用いる。露点の低い酸素ガス、希
ガス(アルゴンガスなど)などを用いることで、成膜時に混入する水分を低減することが
できる。
また、図19(A)に示す成膜室80bは、バルブを介してクライオポンプ95aと接続
され、搬送室83は、ゲートバルブを介してクライオポンプ95bと接続され、ロード/
アンロードロック室82は、ゲートバルブを介して真空ポンプ96と接続される。なお、
ロード/アンロードロック室82は、ロードロック室、アンロードロック室をそれぞれ独
立して真空ポンプと接続してもよい。また、成膜室80bおよび搬送室83は、それぞれ
ゲートバルブを介して真空ポンプ96と接続される。
なお、真空ポンプ96は、例えば、ドライポンプおよびメカニカルブースターポンプが直
列に接続されたものとすればよい。このような構成とすることで、成膜室80bおよび搬
送室83は、大気圧から低真空(0.1Pa〜10Pa程度)までは真空ポンプ96を用
いて排気し、バルブを切り替えて低真空から高真空(1×10−4Pa〜1×10−7
a)まではクライオポンプ95aまたはクライオポンプ95bを用いて排気される。
次に、図19(B)を用いて図18(B)に示す成膜室の一例について説明する。
図19(B)に示す成膜室80はゲートバルブを介して、搬送室83と接続しており、搬
送室83はゲートバルブを介してロード/アンロードロック室82と接続されている。
図19(B)に示す成膜室80bは、ガス加熱機構98を介してマスフローコントローラ
97と接続され、ガス加熱機構98はマスフローコントローラ97を介して精製機94と
接続される。ガス加熱機構98により、成膜室80に用いるガスを40℃以上400℃以
下、または50℃以上200℃以下に加熱することができる。なお、ガス加熱機構98、
精製機94およびマスフローコントローラ97は、ガス種の数だけ設けられるが、簡単の
ため一つのみを示す。
図19(B)に示す成膜室80bは、バルブを介してターボ分子ポンプ95cおよび真空
ポンプ96bと接続される。なお、ターボ分子ポンプ95cは、補助ポンプとしてバルブ
を介して真空ポンプ96aが設けられる。真空ポンプ96aおよび真空ポンプ96bは真
空ポンプ96と同様の構成とすればよい。
また、図19(B)に示す成膜室80bは、クライオトラップ99が設けられる。
ターボ分子ポンプ95cは大きいサイズの分子(原子)を安定して排気し、かつメンテナ
ンスの頻度が低いため、生産性に優れる一方、水素や水の排気能力が低いことが知られる
。そこで、水などの比較的融点の高い分子(原子)に対する排気能力が高い、クライオト
ラップ99が成膜室80に接続された構成としている。クライオトラップ99の冷凍機の
温度は100K以下、好ましくは80K以下とする。また、クライオトラップ99が複数
の冷凍機を有する場合、冷凍機ごとに温度を変えると、効率的に排気することが可能とな
るため好ましい。例えば、1段目の冷凍機の温度を100K以下とし、2段目の冷凍機の
温度を20K以下とすればよい。
また、図19(B)に示す搬送室83は、真空ポンプ96b、クライオポンプ95dおよ
びクライオポンプ95eとそれぞれバルブを介して接続される。クライオポンプが1台の
場合、クライオポンプをリジェネしている間は排気することができないが、クライオポン
プを2台以上並列に接続することで、1台がリジェネ中であっても残りのクライオポンプ
を使って排気することが可能となる。なお、クライオポンプのリジェネとは、クライオポ
ンプ内にため込まれた分子(原子)を放出する処理をいう。クライオポンプは、分子(原
子)をため込みすぎると排気能力が低下してくるため、定期的にリジェネが行われる。
また、図19(B)に示すロード/アンロードロック室82は、クライオポンプ95fお
よび真空ポンプ96cとそれぞれバルブを介して接続される。なお、真空ポンプ96cは
真空ポンプ96と同様の構成とすればよい。
成膜室80bに、ターゲット対向式スパッタリング装置を適用してもよい。
なお、成膜室80bに、平行平板型スパッタリング装置、イオンビームスパッタリング装
置を適用しても構わない。
次に、図20を用いて図18(B)に示す基板加熱室の一例の排気について説明する。
図20に示す基板加熱室85はゲートバルブを介して、搬送室83と接続している。なお
、搬送室83はゲートバルブを介してロード/アンロードロック室82と接続されている
。なお、ロード/アンロードロック室82の構成は図19(A)または図19(B)の構
成と同様である。
図20に示す基板加熱室85は、マスフローコントローラ97を介して精製機94と接続
される。なお、精製機94およびマスフローコントローラ97は、ガス種の数だけ設けら
れるが、簡単のため一つのみを示す。また、基板加熱室85は、バルブを介して真空ポン
プ96bと接続される。
また、基板加熱室85は、基板ステージ92を有する。基板ステージ92は、少なくとも
1枚の基板が設置できればよく、複数の基板を設置可能な基板ステージとしても構わない
。また、基板加熱室85は、加熱機構93を有する。加熱機構93は、例えば、抵抗発熱
体などを用いて加熱する加熱機構としてもよい。または、加熱されたガスなどの媒体から
の熱伝導または熱輻射によって、加熱する加熱機構としてもよい。例えば、GRTA(G
as Rapid Thermal Anneal)、LRTA(Lamp Rapid
Thermal Anneal)などのRTA(Rapid Thermal Ann
eal)を用いることができる。LRTAは、ハロゲンランプ、メタルハライドランプ、
キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ランプ
などのランプから発する光(電磁波)の輻射により、被処理物を加熱する。GRTAは、
高温のガスを用いて熱処理を行う。ガスとしては、不活性ガスが用いられる。
なお、成膜室80bおよび基板加熱室85の背圧は、1×10−4Pa以下、好ましくは
3×10−5Pa以下、さらに好ましくは1×10−5Pa以下である。
また、成膜室80bおよび基板加熱室85は、m/zが18である気体分子(原子)の分
圧が3×10−5Pa以下、好ましくは1×10−5Pa以下、さらに好ましくは3×1
−6Pa以下である。
また、成膜室80bおよび基板加熱室85は、m/zが28である気体分子(原子)の分
圧が3×10−5Pa以下、好ましくは1×10−5Pa以下、さらに好ましくは3×1
−6Pa以下である。
また、成膜室80bおよび基板加熱室85は、m/zが44である気体分子(原子)の分
圧が3×10−5Pa以下、好ましくは1×10−5Pa以下、さらに好ましくは3×1
−6Pa以下である。
なお、成膜室80bおよび基板加熱室85は、リークレートが3×10−6Pa・m
s以下、好ましくは1×10−6Pa・m/s以下である。
また、成膜室80bおよび基板加熱室85は、m/zが18である気体分子(原子)のリ
ークレートが1×10−7Pa・m/s以下、好ましくは3×10−8Pa・m/s
以下である。
また、成膜室80bおよび基板加熱室85は、m/zが28である気体分子(原子)のリ
ークレートが1×10−5Pa・m/s以下、好ましくは1×10−6Pa・m/s
以下である。
また、成膜室80bおよび基板加熱室85は、m/zが44である気体分子(原子)のリ
ークレートが3×10−6Pa・m/s以下、好ましくは1×10−6Pa・m/s
以下である。
なお、成膜室、基板加熱室、搬送室などの真空室内の全圧および分圧は、質量分析計を用
いて測定することができる。例えば、株式会社アルバック製四重極形質量分析計(Q−m
assともいう。)Qulee CGM−051を用いればよい。なお、リークレートに
関しては、前述の質量分析計を用いて測定した全圧および分圧から導出すればよい。
リークレートは、外部リークおよび内部リークに依存する。外部リークは、微小な穴やシ
ール不良などによって真空系外から気体が流入することである。内部リークは、真空系内
のバルブなどの仕切りからの漏れや内部の部材からの放出ガスに起因する。リークレート
を上述の数値以下とするために、外部リークおよび内部リークの両面から対策をとる必要
がある。
例えば、成膜室の開閉部分はメタルガスケットでシールするとよい。メタルガスケットは
、フッ化鉄、酸化アルミニウム、または酸化クロムによって被覆された金属を用いると好
ましい。メタルガスケットはOリングと比べ密着性が高く、外部リークを低減できる。ま
た、フッ化鉄、酸化アルミニウム、酸化クロムなどによって被覆された金属の不動態を用
いることで、メタルガスケットから放出される不純物を含む放出ガスが抑制され、内部リ
ークを低減することができる。
成膜装置を構成する部材として、不純物を含む放出ガスの少ないアルミニウム、クロム、
チタン、ジルコニウム、ニッケルまたはバナジウムを用いる。また、前述の部材を鉄、ク
ロムおよびニッケルなどを含む合金に被覆して用いてもよい。鉄、クロムおよびニッケル
などを含む合金は、剛性があり、熱に強く、また加工に適している。ここで、表面積を小
さくするために部材の表面凹凸を研磨などによって低減しておくと、放出ガスを低減でき
る。
または、前述の成膜装置の部材をフッ化鉄、酸化アルミニウム、酸化クロムなどで被覆し
てもよい。
成膜装置の部材は、極力金属のみで構成することが好ましく、例えば石英などで構成され
る覗き窓などを設置する場合も、放出ガスを抑制するために表面をフッ化鉄、酸化アルミ
ニウム、酸化クロムなどで薄く被覆するとよい。
なお、成膜ガスを流す直前に精製機を設ける場合、精製機から成膜室までの配管の長さを
10m以下、好ましくは5m以下、さらに好ましくは1m以下とする。配管の長さを10
m以下、5m以下または1m以下とすることで、配管からの放出ガスの影響を長さに応じ
て低減できる。
さらに、成膜ガスの配管には、フッ化鉄、酸化アルミニウム、酸化クロムなどで内部が被
覆された金属配管を用いるとよい。前述の配管は、例えばSUS316L−EP配管と比
べ、不純物を含むガスの放出量が少なく、成膜ガスへの不純物の入り込みを低減できる。
また、配管の継手には、高性能超小型メタルガスケット継手(UPG継手)を用いるとよ
い。また、配管を全て金属で構成することで、樹脂等を用いた場合と比べ、生じる放出ガ
スおよび外部リークの影響を低減できて好ましい。
成膜室に存在する吸着物は、内壁などに吸着しているために成膜室の圧力に影響しないが
、成膜室を排気した際のガス放出の原因となる。そのため、リークレートと排気速度に相
関はないものの、排気能力の高いポンプを用いて、成膜室に存在する吸着物をできる限り
脱離し、あらかじめ排気しておくことは重要である。なお、吸着物の脱離を促すために、
成膜室をベーキングしてもよい。ベーキングすることで吸着物の脱離速度を10倍程度大
きくすることができる。ベーキングは100℃以上450℃以下で行えばよい。このとき
、不活性ガスを成膜室に流しながら吸着物の除去を行うと、排気するだけでは脱離しにく
い水などの脱離速度をさらに大きくすることができる。なお、不活性ガスをベーキングの
温度と同程度に加熱することで、吸着物の脱離速度をさらに高めることができる。ここで
不活性ガスとして希ガスを用いると好ましい。また、成膜する膜種によっては不活性ガス
の代わりに酸素などを用いても構わない。例えば、酸化物半導体層を成膜する場合は、主
成分である酸素を用いた方が好ましい場合もある。
または、加熱した希ガスなどの不活性ガスまたは酸素などを流すことで成膜室内の圧力を
高め、一定時間経過後に再び成膜室を排気する処理を行うと好ましい。加熱したガスを流
すことで成膜室内の吸着物を脱離させることができ、成膜室内に存在する不純物を低減す
ることができる。なお、この処理は2回以上30回以下、好ましくは5回以上15回以下
の範囲で繰り返し行うと効果的である。具体的には、温度が40℃以上400℃以下、ま
たは50℃以上200℃以下である不活性ガスまたは酸素などを流すことで成膜室内の圧
力を0.1Pa以上10kPa以下、好ましくは1Pa以上1kPa以下、さらに好まし
くは5Pa以上100Pa以下とし、圧力を保つ期間を1分以上300分以下、好ましく
は5分以上120分以下とすればよい。その後、成膜室を5分以上300分以下、好まし
くは10分以上120分以下の期間排気する。
また、ダミー成膜を行うことでも吸着物の脱離速度をさらに高めることができる。ダミー
成膜とは、ダミー基板に対してスパッタリング法などによる成膜を行うことで、ダミー基
板および成膜室内壁に膜を堆積させ、成膜室内の不純物および成膜室内壁の吸着物を膜中
に閉じこめることをいう。ダミー基板は、放出ガスの少ない基板が好ましく、例えば後述
する基板100と同様の基板を用いてもよい。ダミー成膜を行うことで、後に成膜される
膜中の不純物濃度を低減することができる。なお、ダミー成膜はベーキングと同時に行っ
てもよい。
以上の成膜装置を用いて、酸化物半導体層を成膜することで、酸化物半導体層への不純物
の入り込みを抑制できる。さらには、以上の成膜装置を用いて、酸化物半導体層に接する
膜を成膜することで、酸化物半導体層に接する膜から酸化物半導体層へ不純物の入り込み
を抑制できる。
次に、上述した成膜装置を用いて、酸化物層106aとなる酸化物層136a、酸化物半
導体層106bとなる酸化物半導体層136bおよび酸化物層106cとなる酸化物層1
36cを成膜する方法について説明する。
次に、酸化物層136aを成膜する。酸化物層136aは、基板加熱温度を室温(25℃
)以上600℃以下、好ましくは70℃以上550℃以下、さらに好ましくは100℃以
上500℃以下とし、酸素ガス雰囲気で成膜する。成膜時の加熱温度が高いほど、酸化物
層136aの不純物濃度は低くなる。また、被成膜面でスパッタリング粒子のマイグレー
ションが起こりやすくなるため、原子配列が整い、高密度化され、酸化物層136aの結
晶性は高くなる。さらに、酸素ガス雰囲気で成膜することで、プラズマダメージが軽減さ
れ、また希ガスなどの余分な原子が含まれないため、結晶性の高い酸化物層136aが成
膜される。ただし、酸素ガスと希ガスの混合雰囲気としてもよく、その場合は酸素ガスの
割合は30体積%以上、好ましくは50体積%以上、より好ましくは80体積%以上とす
る。酸化物層136aは、基板を成膜室に搬送した後、成膜ガスを流し、成膜圧力を0.
8Pa以下、好ましくは0.4Pa以下とし、圧力を安定させるために10秒以上100
0秒以下、好ましくは15秒以上720秒以下保持してから成膜する。圧力を安定させる
ために上述の時間保持することで、酸化物層136aを成膜する際の不純物の混入量を低
減できる。ただし、酸化物層136aは、非晶質であってもよいため、意図的に70℃未
満の低温、酸素ガスの割合が30体積%未満として成膜しても構わない。
次に、酸化物半導体層136bを成膜する。ターゲットは、表面温度が100℃以下、好
ましくは50℃以下、さらに好ましくは室温程度(代表的には20℃または25℃)とす
る。大面積の基板に対応するスパッタリング装置では大面積のターゲットを用いることが
多い。ところが、大面積に対応した大きさのターゲットをつなぎ目なく作製することは困
難である。現実には複数のターゲットをなるべく隙間のないように並べて大きな形状とし
ているが、どうしても僅かな隙間が生じてしまう。こうした僅かな隙間から、ターゲット
の表面温度が高まることでZnなどが揮発し、徐々に隙間が広がっていくことがある。隙
間が広がると、バッキングプレートや接着に用いている金属がスパッタリングされること
があり、不純物濃度を高める要因となる。従って、ターゲットは、十分に冷却されている
ことが好ましい。
具体的には、バッキングプレートとして、高い導電性および高い放熱性を有する金属(具
体的にはCu)を用いる。また、バッキングプレート内に水路を形成し、水路に十分な量
の冷却水を流すことで、効率的にターゲットを冷却できる。ここで、十分な量の冷却水は
、ターゲットの大きさにもよるが、例えば直径が300mmである正円形のターゲットの
場合、3L/min以上、5L/min以上または10L/min以上とすればよい。
酸化物半導体層136bは、基板加熱温度を100℃以上600℃以下、好ましくは15
0℃以上550℃以下、さらに好ましくは200℃以上500℃以下とし、酸素ガス雰囲
気で成膜する。成膜時の加熱温度が高いほど、酸化物半導体層136bの不純物濃度は低
くなる。また、被成膜面でスパッタリング粒子のマイグレーションが起こりやすくなるた
め、原子配列が整い、高密度化され、酸化物半導体層136bの結晶性は高くなる。さら
に、酸素ガス雰囲気で成膜することで、プラズマダメージが軽減され、また希ガスなどの
余分な原子が含まれないため、結晶性の高い酸化物半導体層136bが成膜される。ただ
し、酸素ガスと希ガスの混合雰囲気としてもよく、その場合は酸素ガスの割合は30体積
%以上、好ましくは50体積%以上、より好ましくは80体積%以上とする。
なお、ターゲットがZnを含む場合、酸素ガス雰囲気で成膜することにより、プラズマダ
メージが軽減され、Znの揮発が起こりにくい酸化物半導体層136bを得ることができ
る。
酸化物半導体層136bは、基板を成膜室に搬送した後、成膜ガスを流し、成膜圧力を0
.8Pa以下、好ましくは0.4Pa以下とし、圧力を安定させるために10秒以上10
00秒以下、好ましくは15秒以上720秒以下保持してから成膜する。圧力を安定させ
るために上述の時間保持することで、酸化物半導体層136bを成膜する際の不純物の混
入量を低減できる。このとき、ターゲットと基板との距離を40mm以下、好ましくは2
5mm以下とする。このような条件で酸化物半導体層136bを成膜することで、スパッ
タリング粒子と、別のスパッタリング粒子、ガス分子またはイオンとが衝突する頻度を下
げることができる。即ち、成膜圧力に応じてターゲットと基板との距離をスパッタリング
粒子、ガス分子またはイオンの平均自由行程よりも小さくすることで膜中に取り込まれる
不純物濃度を低減できる。
例えば、圧力を0.4Pa、温度を25℃(絶対温度を298K)における平均自由行程
は、水素分子(H)が48.7mm、ヘリウム原子(He)が57.9mm、水分子(
O)が31.3mm、エタン分子(CH)が13.2mm、ネオン原子(Ne)が
42.3mm、窒素分子(N)が23.2mm、一酸化炭素分子(CO)が16.0m
m、酸素分子(O)が26.4mm、アルゴン原子(Ar)が28.3mm、二酸化炭
素分子(CO)が10.9mm、クリプトン原子(Kr)が13.4mm、キセノン原
子(Xe)が9.6mmである。なお、圧力が2倍になれば平均自由行程は2分の1にな
り、絶対温度が2倍になれば平均自由行程は2倍になる。
平均自由行程は、圧力、温度および分子(原子)の直径から決まる。圧力および温度を一
定とした場合は、分子(原子)の直径が大きいほど平均自由行程は短くなる。なお、各分
子(原子)の直径は、Hが0.218nm、Heが0.200nm、HOが0.27
2nm、CHが0.419nm、Neが0.234nm、Nが0.316nm、CO
が0.380nm、Oが0.296nm、Arが0.286nm、COが0.460
nm、Krが0.415nm、Xeが0.491nmである。
従って、分子(原子)の直径が大きいほど、平均自由行程が短くなり、かつ膜中に取り込
まれた際には、分子(原子)の直径が大きいために結晶性を低下させる。そのため、例え
ば、Ar以上の直径を有する分子(原子)は結晶性を低下させる不純物になりやすいとい
える。
次に、酸化物層136cを成膜する。酸化物層136cは、基板加熱温度を室温(25℃
)以上600℃以下、好ましくは70℃以上550℃以下、さらに好ましくは100℃以
上500℃以下とし、酸素ガス雰囲気で成膜する。成膜時の加熱温度が高いほど、酸化物
層136cの不純物濃度は低くなる。また、被成膜面でスパッタリング粒子のマイグレー
ションが起こりやすくなるため、原子配列が整い、高密度化され、酸化物層136cの結
晶性は高くなる。さらに、酸素ガス雰囲気で成膜することで、プラズマダメージが軽減さ
れ、また希ガスなどの余分な原子が含まれないため、結晶性の高い酸化物層136cが成
膜される。ただし、酸素ガスと希ガスの混合雰囲気としてもよく、その場合は酸素ガスの
割合は30体積%以上、好ましくは50体積%以上、より好ましくは80体積%以上とす
る。酸化物層136cは、基板を成膜室に搬送した後、成膜ガスを流し、成膜圧力を0.
8Pa以下、好ましくは0.4Pa以下とし、圧力を安定させるために10秒以上100
0秒以下、好ましくは15秒以上720秒以下保持してから成膜する。圧力を安定させる
ために上述の時間保持することで、酸化物層136cを成膜する際の不純物の混入量を低
減できる。
次に、加熱処理を行う。加熱処理は、減圧下、不活性雰囲気または酸化性雰囲気で行う。
加熱処理により、酸化物半導体層136b中の不純物濃度を低減することができる。
加熱処理は、減圧下または不活性雰囲気で加熱処理を行った後、温度を保持しつつ酸化性
雰囲気に切り替えてさらに加熱処理を行うと好ましい。これは、減圧下または不活性雰囲
気にて加熱処理を行うと、酸化物半導体層136b中の不純物濃度を低減することができ
るが、同時に酸素欠損も生じてしまうためであり、このとき生じた酸素欠損を、酸化性雰
囲気での加熱処理により低減することができる。
酸化物半導体層136bは、成膜時の基板加熱に加え、加熱処理を行うことで、膜中の不
純物濃度を低減することが可能となる。
具体的には、酸化物半導体層136b中の水素濃度は、SIMSにおいて、2×1020
atoms/cm以下、好ましくは5×1019atoms/cm以下、より好まし
くは1×1019atoms/cm以下、さらに好ましくは5×1018atoms/
cm以下とすることができる。
また、酸化物半導体層136b中の窒素濃度は、SIMSにおいて、5×1019ato
ms/cm未満、好ましくは5×1018atoms/cm以下、より好ましくは1
×1018atoms/cm以下、さらに好ましくは5×1017atoms/cm
以下とすることができる。
また、酸化物半導体層136b層中の炭素濃度は、SIMSにおいて、5×1019at
oms/cm未満、好ましくは5×1018atoms/cm以下、より好ましくは
2×1018atoms/cm以下、さらに好ましくは5×1017atoms/cm
以下とすることができる。
また、酸化物半導体層136bは、昇温脱離ガス分光法(TDS:Thermal De
sorption Spectroscopy)分析によるm/zが2(水素分子など)
である気体分子(原子)、m/zが18である気体分子(原子)、m/zが28である気
体分子(原子)およびm/zが44である気体分子(原子)の放出量が、それぞれ1×1
19個/cm以下、好ましくは1×1018個/cm以下とすることができる。
なお、TDS分析にて放出量を測定する方法については、後述の酸素原子の放出量の測定
方法についての記載を参照する。
以上のようにして、酸化物半導体層136bおよび酸化物層136cを成膜することで、
酸化物半導体層136bの結晶性を高くでき、かつ酸化物半導体層136b、酸化物層1
36c、および酸化物半導体層136bと酸化物層136cとの界面における不純物濃度
を低減することができる。
2.トランジスタについて
以下では、酸化物半導体層106bにチャネルが形成される、多層膜106を用いたトラ
ンジスタについて説明する。
2−1.トランジスタ構造(1)
本項では、トップゲート型トランジスタについて説明する。
2−1−1.トランジスタ構造(1−1)
ここでは、トップゲート型トランジスタの一種であるトップゲートトップコンタクト構造
(TGTC構造)のトランジスタについて図21を用いて説明する。
図21に、TGTC構造であるトランジスタの上面図および断面図を示す。図21(A)
は、トランジスタの上面図を示す。図21(A)において、一点鎖線A1−A2に対応す
る断面図を図21(B)に示す。なお、図21(B)において、ソース電極116aおよ
び多層膜106の近傍を拡大した図を図21(D)に示す。また、図21(A)において
、一点鎖線A3−A4に対応する断面図を図21(C)に示す。
図21(B)に示すトランジスタは、基板100上に設けられた下地絶縁膜102と、下
地絶縁膜102上に設けられた酸化物層106a、酸化物層106a上に設けられた酸化
物半導体層106b、酸化物半導体層106b上に設けられた酸化物層106c、および
少なくとも酸化物半導体層106bの側面に接して設けられた酸化物層106dを含む多
層膜106と、下地絶縁膜102および多層膜106上に設けられたソース電極116a
およびドレイン電極116bと、多層膜106上に設けられたゲート絶縁膜112と、ゲ
ート絶縁膜112上に設けられたゲート電極104と、多層膜106、ソース電極116
a、ドレイン電極116b、ゲート絶縁膜112およびゲート電極104上に設けられ、
ソース電極116aおよびドレイン電極116bに達する開口部を有する保護絶縁膜11
8と、保護絶縁膜118上に設けられ、保護絶縁膜118の開口部を介してソース電極1
16aおよびドレイン電極116bと接する配線122aおよび配線122bと、を有す
る。なお、トランジスタのゲート電極104は、ソース電極116aおよびドレイン電極
116bと重ならない構造である。なお、トランジスタは、下地絶縁膜102を有さなく
ても構わない。
なお、ソース電極116aおよびドレイン電極116bに用いる導電膜の種類によっては
、多層膜106の一部から酸素を奪い、または混合層(導電膜の主成分である金属元素が
多層膜106中に入り込んだ層)を形成し、チャネルとソース電極116aおよびドレイ
ン電極116bとの間に、多層膜106中にソース領域およびドレイン領域を形成するこ
とがある。図21(B)では、ソース領域およびドレイン領域をn層と表記し、点線で示
す。
図21に示すトランジスタにおいて、チャネル形成領域は、ソース電極116aとドレイ
ン電極116bとに挟まれ、かつゲート電極104と重なる多層膜106である。ここで
は、酸化物半導体層106bに流れる電流の主経路をチャネルと呼ぶ。
図21(C)に示すように、トランジスタのチャネルを形成する酸化物半導体層106b
は、酸化物層106dが側面に設けられる構造となっている。酸化物半導体層106bの
側面は、保護膜がない場合、酸素欠損などが生じやすく、また不純物濃度が高くなりやす
い領域である。当該側面において、酸素欠損や不純物が多く存在すると、当該側面におい
てしきい値電圧の異なる第2のトランジスタが形成されたように振る舞うことがあり、ト
ランジスタの電気特性がばらついてしまう。図21に示すトランジスタは、酸化物層10
6dが酸化物半導体層106bの側面を保護していることにより、当該側面に、酸素欠損
が生じることがなく、また不純物濃度が高くなることがない。従って、電気特性の安定し
たトランジスタとなる。
また、図21(C)において、下地絶縁膜102は、厚さの異なる三つの領域を有する。
具体的には、酸化物層106aと接する第1の領域が最も厚さが大きく、酸化物層106
dの外周(図21(A)参照。)と同じか、酸化物層106dの外周よりも外側にある第
2の領域が次に厚さが大きく、第2の領域のさらに外側にある第3の領域が最も厚さが小
さい。
多層膜106は、前項で示した多層膜106についての記載を参照する。図21に示すト
ランジスタは、多層膜106に含まれる酸化物半導体層106bにチャネルが形成される
トランジスタである。酸化物半導体層106bは、広いバンドギャップを有し、また実質
的に真性であるため、トランジスタがオフ状態のときのリーク電流(オフ電流ともいう。
)が極めて小さいトランジスタである。具体的には、チャネル長が3μm、チャネル幅が
10μmのトランジスタにおいて、オフ電流を1×10−20A未満、好ましくは1×1
−22A未満、さらに好ましくは1×10−24A未満とすることができる。即ち、オ
ンオフ比が15桁以上50桁以下、好ましくは20桁以上50桁以下、さらに好ましくは
20桁以上150桁以下とすることができる。
図21に示すトランジスタは、多層膜106の一部として側面に曲面を有する酸化物層1
06dが設けられており、また厚さの異なる三つの領域を有する下地絶縁膜102を有す
るため、上層に形成する膜の段差被覆性が高くなり、膜の割れや鬆の発生が抑制される。
従って、膜の割れや鬆によって外部から不純物が入り込むことがなく、安定した電気特性
を有するトランジスタとなる。
基板100に大きな制限はない。例えば、ガラス基板、セラミック基板、石英基板、サフ
ァイア基板などを、基板100として用いてもよい。また、シリコンや炭化シリコンなど
の単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基板
、SOI(Silicon On Insulator)基板などを適用することも可能
であり、これらの基板上に半導体素子が設けられたものを、基板100として用いてもよ
い。
また、基板100として、第5世代(1000mm×1200mmまたは1300mm×
1500mm)、第6世代(1500mm×1800mm)、第7世代(1870mm×
2200mm)、第8世代(2200mm×2500mm)、第9世代(2400mm×
2800mm)、第10世代(2880×3130mm)などの大型ガラス基板を用いる
場合、半導体装置の作製工程における加熱処理などで生じる基板100の縮みによって、
微細な加工が困難になる場合ある。そのため、前述したような大型ガラス基板を基板10
0として用いる場合、加熱処理による縮みの小さいものを用いることが好ましい。例えば
、基板100として、400℃、好ましくは450℃、さらに好ましくは500℃の温度
で1時間加熱処理を行った後の縮み量が10ppm以下、好ましくは5ppm以下、さら
に好ましくは3ppm以下である大型ガラス基板を用いればよい。
また、基板100として、可とう性基板を用いてもよい。なお、可とう性基板上にトラン
ジスタを設ける方法としては、非可とう性の基板上にトランジスタを作製した後、トラン
ジスタを剥離し、可とう性基板である基板100に転置する方法もある。その場合には、
非可とう性基板とトランジスタとの間に剥離層を設けるとよい。
下地絶縁膜102は、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シ
リコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イッ
トリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化
タンタルを一種以上含む絶縁膜を、単層で、または積層で用いればよい。
下地絶縁膜102は、例えば、1層目を窒化シリコン層とし、2層目を酸化シリコン層と
した多層膜とすればよい。この場合、酸化シリコン層は酸化窒化シリコン層でも構わない
。また、窒化シリコン層は窒化酸化シリコン層でも構わない。酸化シリコン層は、欠陥密
度の小さい酸化シリコン層を用いると好ましい。具体的には、ESRにてg値が2.00
1の信号に由来するスピンのスピン密度が3×1017spins/cm以下、好まし
くは5×1016spins/cm以下である酸化シリコン層を用いる。酸化シリコン
層は、過剰酸素を含む酸化シリコン層を用いる。窒化シリコン層は水素およびアンモニア
の放出量が少ない窒化シリコン層を用いる。水素、アンモニアの放出量は、TDS分析に
て測定すればよい。また、窒化シリコン層は、酸素を透過しない、またはほとんど透過し
ない窒化シリコン層を用いる。
なお、過剰酸素とは、加熱処理により酸化物層中、酸化物半導体層中、酸化シリコン層中
、酸化窒化シリコン層中などを移動可能な酸素、化学量論的組成である酸素より過剰に存
在する酸素、または酸素欠損に入り酸素欠損を低減する機能を有する酸素をいう。
過剰酸素を含む酸化シリコン層とは、加熱処理などによって酸素を放出することができる
酸化シリコン層をいう。また、過剰酸素を含む絶縁膜は、加熱処理によって酸素を放出す
る機能を有する絶縁膜である。
ここで、加熱処理によって酸素を放出するとは、TDS分析にて放出される酸素が酸素原
子に換算して1×1018atoms/cm以上、1×1019atoms/cm
上または1×1020atoms/cm以上であることをいう。
ここで、TDS分析を用いた酸素の放出量の測定方法について、以下に説明する。
測定試料をTDS分析したときの気体の全放出量は、放出ガスのイオン強度の積分値に比
例する。そして標準試料との比較により、気体の全放出量を計算することができる。
例えば、標準試料である所定の密度の水素を含むシリコンウェハのTDS分析結果、およ
び測定試料のTDS分析結果から、測定試料の酸素分子の放出量(NO2)は、数式(2
)で求めることができる。ここで、TDS分析で得られる質量数32で検出されるガスの
全てが酸素分子由来と仮定する。質量数32のものとしてほかにCHOHがあるが、存
在する可能性が低いものとしてここでは考慮しない。また、酸素原子の同位体である質量
数17の酸素原子および質量数18の酸素原子を含む酸素分子についても、自然界におけ
る存在比率が極微量であるため考慮しない。
H2は、標準試料から脱離した水素分子を密度で換算した値である。SH2は、標準試
料をTDS分析したときのイオン強度の積分値である。ここで、標準試料の基準値を、N
H2/SH2とする。SO2は、測定試料をTDS分析したときのイオン強度の積分値で
ある。αは、TDS分析におけるイオン強度に影響する係数である。数式(2)の詳細に
関しては、特開平6−275697公報を参照する。なお、上記酸素の放出量は、電子科
学株式会社製の昇温脱離分析装置EMD−WA1000S/Wを用い、標準試料として1
×1016atoms/cmの水素原子を含むシリコンウェハを用いて測定した。
また、TDS分析において、酸素の一部は酸素原子として検出される。酸素分子と酸素原
子の比率は、酸素分子のイオン化率から算出することができる。なお、上述のαは酸素分
子のイオン化率を含むため、酸素分子の放出量を評価することで、酸素原子の放出量につ
いても見積もることができる。
なお、NO2は酸素分子の放出量である。酸素原子に換算したときの放出量は、酸素分子
の放出量の2倍となる。
または、加熱処理によって酸素を放出するとは、過酸化ラジカルを含むことをいう。具体
的には、過酸化ラジカルに起因するスピン密度が、5×1017spins/cm以上
であることをいう。なお、過酸化ラジカルを含むとは、ESRにて、g値が2.01近傍
に非対称の信号を有することをいう。
または、過剰酸素を含む絶縁膜は、酸素が過剰な酸化シリコン(SiO(X>2))で
あってもよい。酸素が過剰な酸化シリコン(SiO(X>2))は、シリコン原子数の
2倍より多い酸素原子を単位体積当たりに含むものである。単位体積当たりのシリコン原
子数および酸素原子数は、RBSにより測定した値である。
ソース電極116aおよびドレイン電極116bは、アルミニウム、チタン、クロム、コ
バルト、ニッケル、銅、イットリウム、ジルコニウム、モリブデン、ルテニウム、銀、タ
ンタルおよびタングステンを一種以上含む導電膜を、単層で、または積層で用いればよい
。なお、ソース電極116aとドレイン電極116bは同一組成であってもよいし、異な
る組成であってもよい。
ゲート絶縁膜112は、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化
シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イ
ットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸
化タンタルを一種以上含む絶縁膜を、単層で、または積層で用いればよい。
ゲート絶縁膜112は、例えば、1層目を窒化シリコン層とし、2層目を酸化シリコン層
とした多層膜とすればよい。この場合、酸化シリコン層は酸化窒化シリコン層でも構わな
い。また、窒化シリコン層は窒化酸化シリコン層でも構わない。酸化シリコン層は、欠陥
密度の小さい酸化シリコン層を用いると好ましい。具体的には、電子スピン共鳴(ESR
:Electron Spin Resonance)にてg値が2.001の信号に由
来するスピンのスピン密度が3×1017spins/cm以下、好ましくは5×10
16spins/cm以下である酸化シリコン層を用いる。酸化シリコン層は、過剰酸
素を含む酸化シリコン層を用いると好ましい。窒化シリコン層は水素およびアンモニアの
放出量が少ない窒化シリコン層を用いる。水素、アンモニアの放出量は、TDS分析にて
測定すればよい。
ゲート絶縁膜112の厚さは、酸化物層106aおよび下地絶縁膜102の形状によって
最適値を有する。ここで、酸化物層106aの厚さをHS1、下地絶縁膜102の第2の
領域の厚さと第3の領域の厚さの差をHO1とし、第1の領域と第2の領域の厚さの差を
O2とする。このとき、ゲート絶縁膜112の厚さは、HS1以上、好ましくは(H
+HO2)以上、さらに好ましくは(HS1+HO2+HO1)以上とする。また、ゲ
ート絶縁膜112の厚さは、100nm以下、好ましくは50nm以下、さらに好ましく
は30nm以下、より好ましくは20nm以下とする。ゲート絶縁膜112の厚さを前述
の範囲にすることで、酸化物層106dを介して酸化物半導体層106bにゲート電極1
04からの電界を印加することができるため、トランジスタのオンオフの切り替えが速や
かに行われ、トランジスタを高速動作させることができる。
ゲート電極104は、アルミニウム、チタン、クロム、コバルト、ニッケル、銅、イット
リウム、ジルコニウム、モリブデン、ルテニウム、銀、タンタルおよびタングステンを一
種以上含む導電膜を、単層で、または積層で用いればよい。
なお、図21(A)に示すように、ゲート電極104の外側まで多層膜106が設けられ
る構成に限定されず、多層膜106がゲート電極104の内側に含まれるように設けられ
てもよい。こうすることで、基板100側から光が入射した際に、多層膜106中で光に
よってキャリアが生成されることを抑制することができる。
なお、図21(A)では、多層膜106がゲート電極104よりも外側まで形成されてい
るが、多層膜106中で光によってキャリアが生成されることを抑制するために、ゲート
電極104の内側に多層膜106が形成されていても構わない。
保護絶縁膜118は、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シ
リコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イッ
トリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化
タンタルを一種以上含む絶縁膜を、単層で、または積層で用いればよい。
保護絶縁膜118は、例えば、1層目を酸化シリコン層とし、2層目を窒化シリコン層と
した多層膜とすればよい。この場合、酸化シリコン層は酸化窒化シリコン層でも構わない
。また、窒化シリコン層は窒化酸化シリコン層でも構わない。酸化シリコン層は、欠陥密
度の小さい酸化シリコン層を用いると好ましい。具体的には、ESRにてg値が2.00
1の信号に由来するスピンのスピン密度が3×1017spins/cm以下、好まし
くは5×1016spins/cm以下である酸化シリコン層を用いる。窒化シリコン
層は水素およびアンモニアの放出量が少ない窒化シリコン層を用いる。水素、アンモニア
の放出量は、TDS分析にて測定すればよい。また、窒化シリコン層は、酸素を透過しな
い、またはほとんど透過しない窒化シリコン層を用いる。
または、保護絶縁膜118は、例えば、1層目を第1の酸化シリコン層とし、2層目を第
2の酸化シリコン層とし、3層目を窒化シリコン層とした多層膜とすればよい。この場合
、第1の酸化シリコン層または/および第2の酸化シリコン層は酸化窒化シリコン層でも
構わない。また、窒化シリコン層は窒化酸化シリコン層でも構わない。第1の酸化シリコ
ン層は、欠陥密度の小さい酸化シリコン層を用いると好ましい。具体的には、ESRにて
g値が2.001の信号に由来するスピンのスピン密度が3×1017spins/cm
以下、好ましくは5×1016spins/cm以下である酸化シリコン層を用いる
。第2の酸化シリコン層は、過剰酸素を含む酸化シリコン層を用いる。窒化シリコン層は
水素およびアンモニアの放出量が少ない窒化シリコン層を用いる。また、窒化シリコン層
は、酸素を透過しない、またはほとんど透過しない窒化シリコン層を用いる。
または、保護絶縁膜118は、例えば、1層目を窒化シリコン層とし、2層目を酸化シリ
コン層とした多層膜とすればよい。この場合、酸化シリコン層は酸化窒化シリコン層でも
構わない。また、窒化シリコン層は窒化酸化シリコン層でも構わない。窒化シリコン層は
水素および窒素の放出量の多い窒化シリコン層を用いる。水素、窒素の放出量は、TDS
分析にて測定すればよい。具体的には、TDS分析による水素の放出量が1×1020
/cm以上、好ましくは5×1020個/cm以上、さらに好ましくは1×1021
個/cm以上である窒化シリコン層を用いる。また、TDS分析による窒素の放出量が
1×1019個/cm以上、好ましくは5×1019個/cm以上、さらに好ましく
は1×1020個/cm以上である窒化シリコン層を用いる。また、窒化シリコン層は
、酸素を透過しない、またはほとんど透過しない窒化シリコン層を用いる。保護絶縁膜1
18の1層目に窒化シリコン層を用いることで、窒化シリコン層から放出される水素、窒
素などによって多層膜106の上面のキャリア密度を高くすることができ、ソース電極1
16aおよびドレイン電極116b間の抵抗が低減されるため、トランジスタの電界効果
移動度を高くすることができる。
配線122aおよび配線122bは、アルミニウム、チタン、クロム、コバルト、ニッケ
ル、銅、イットリウム、ジルコニウム、モリブデン、ルテニウム、銀、タンタルおよびタ
ングステンを一種以上含む導電膜を、単層で、または積層で用いればよい。なお、配線1
22aおよび配線122bは同一組成であってもよいし、異なる組成であってもよい。
下地絶縁膜102、ゲート絶縁膜112および保護絶縁膜118の少なくともいずれかが
過剰酸素を含む絶縁膜を含む場合、過剰酸素によって酸化物半導体層106bの酸素欠損
を低減することができる。
以上のようにして構成されたトランジスタは、多層膜106の酸化物半導体層106bに
チャネルが形成されることにより、安定した電気特性を有し、高い電界効果移動度を有す
る。また、多層膜106の一部として側面に曲面を有する酸化物層106dが設けられて
おり、厚さの異なる三つの領域を有する下地絶縁膜102を有するため、上層の段差被覆
性が高く、さらに安定した電気特性を有するトランジスタとなる。
2−1−2.トランジスタ構造(1−1)の作製方法
ここで、図21に示したトランジスタの作製方法について図22および図23を用いて説
明する。
まずは、基板100を準備する。
次に、下地絶縁膜102となる絶縁膜を成膜する。
ここで、下地絶縁膜102となる絶縁膜を3層構造とする場合について説明する。まず、
窒化シリコン層を成膜する。次に、第1の酸化シリコン層を成膜する。次に、酸化シリコ
ン層に酸素イオンを添加する処理を行ってもよい。酸素イオンを添加する処理は、イオン
ドーピング装置またはプラズマ処理装置を用いればよい。イオンドーピング装置として、
質量分離機能を有するイオンドーピング装置を用いてもよい。酸素イオンの原料として、
16もしくは18などの酸素ガス、亜酸化窒素ガスまたはオゾンガスなどを用い
ればよい。次に、第2の酸化シリコン層を成膜することで下地絶縁膜102となる絶縁膜
を形成すればよい。
窒化シリコン層は、プラズマCVD法によって成膜すると好ましい。具体的には、基板温
度を180℃以上400℃以下、好ましくは200℃以上370℃以下とし、シリコンを
含む堆積性ガス、窒素ガスおよびアンモニアガスを用いて圧力20Pa以上250Pa以
下、好ましくは40Pa以上200Pa以下として、高周波電力を供給することで成膜す
ればよい。
なお、窒素ガスはアンモニアガスの流量の5倍以上50倍以下、好ましくは10倍以上5
0倍以下とする。なお、アンモニアガスを用いることで、シリコンを含む堆積性ガスおよ
び窒素ガスの分解を促すことができる、これは、アンモニアガスがプラズマエネルギーお
よび熱エネルギーによって解離し、解離することで生じるエネルギーが、シリコンを含む
堆積性ガスの結合、および窒素ガスの結合の分解に寄与するためである。
従って、上述の方法によって、水素ガスおよびアンモニアガスの放出量が少ない窒化シリ
コン層を成膜することができる。また、水素の含有量が少ないため、緻密となり、水素、
水および酸素を透過しない、またはほとんど透過しない窒化シリコン層とすることができ
る。
第1の酸化シリコン層は、プラズマCVD法によって成膜すると好ましい。具体的には、
基板温度を160℃以上350℃以下、好ましくは180℃以上260℃以下とし、シリ
コンを含む堆積性ガスおよび酸化性ガスを用いて圧力100Pa以上250Pa以下、好
ましくは100Pa以上200Pa以下として、電極に0.17W/cm以上0.5W
/cm以下、好ましくは0.25W/cm以上0.35W/cm以下の高周波電力
を供給することで成膜すればよい。
上述の方法によって、プラズマ中でのガスの分解効率が高まり、酸素ラジカルが増加し、
ガスの酸化が進むため、過剰酸素を含む第1の酸化シリコン層を成膜することができる。
第2の酸化シリコン層は、CVD法の一種であるプラズマCVD法によって成膜すると好
ましい。具体的には、基板温度を180℃以上400℃以下、好ましくは200℃以上3
70℃以下とし、シリコンを含む堆積性ガスおよび酸化性ガスを用いて圧力20Pa以上
250Pa以下、好ましくは40Pa以上200Pa以下として、電極に高周波電力を供
給することで成膜すればよい。なお、シリコンを含む堆積性ガスの代表例としては、シラ
ン、ジシラン、トリシラン、フッ化シラン、などがある。酸化性ガスとしては、酸素、オ
ゾン、亜酸化窒素、二酸化窒素などがある。
なお、シリコンを含む堆積性ガスに対する酸化性ガスの流量を100倍以上とすることで
、第2の酸化シリコン層中の水素含有量を低減し、かつダングリングボンドを低減するこ
とができる。
以上のようにして、欠陥密度の小さい第2の酸化シリコン層を成膜する。即ち、第2の酸
化シリコン層は、ESRにてg値が2.001の信号に由来するスピンの密度が3×10
17spins/cm以下、または5×1016spins/cm以下とすることが
できる。
次に、酸化物層106aと、酸化物層106a上に設けられた酸化物半導体層106bと
、酸化物半導体層106b上に設けられた酸化物層106cと、少なくとも酸化物半導体
層106bの側面に接して設けられた酸化物層106dと、を有する多層膜106を形成
する。このとき、下地絶縁膜102となる絶縁膜は、一部がエッチングされて下地絶縁膜
133となる(図22(A)参照。)。下地絶縁膜133および多層膜106の形成方法
については、図3乃至図5の記載を参照する。
次に、ソース電極116aおよびドレイン電極116bとなる導電膜を成膜する。ソース
電極116aおよびドレイン電極116bとなる導電膜は、ソース電極116aおよびド
レイン電極116bとして示した導電膜をスパッタリング法、化学気相成長(CVD:C
hemical Vapor Deposition)法、分子線エピタキシー(MBE
:Molecular Beam Epitaxy)法、原子層堆積(ALD:Atom
ic Layer Deposition)法またはパルスレーザ堆積(PLD:Pul
se Laser Deposition)法を用いて成膜すればよい。
次に、ソース電極116aおよびドレイン電極116bとなる導電膜の一部をエッチング
し、ソース電極116aおよびドレイン電極116bを形成するとともに、下地絶縁膜1
33の一部がエッチングされ、下地絶縁膜102となる(図22(B)参照。)。下地絶
縁膜102は、2回に分けて一部がエッチングされることにより、厚さの異なる三つの領
域を有する。
次に、ゲート絶縁膜142を成膜する(図22(C)参照。)。ゲート絶縁膜142は、
ゲート絶縁膜112として示した絶縁膜をスパッタリング法、CVD法、MBE法、AL
D法またはPLD法を用いて成膜すればよい。
次に、ゲート電極104となる導電膜を成膜する。ゲート電極104となる導電膜は、ゲ
ート電極104として示した導電膜をスパッタリング法、CVD法、MBE法、ALD法
またはPLD法を用いて成膜すればよい。
次に、ゲート電極104となる導電膜の一部をエッチングし、ゲート電極104を形成す
る。また、ゲート電極104と同様の上面形状にゲート絶縁膜142をエッチングし、ゲ
ート絶縁膜112を形成する(図23(A)参照。)。
次に、保護絶縁膜118を成膜する(図23(B)参照。)。保護絶縁膜118は、保護
絶縁膜118として示した絶縁膜をスパッタリング法、CVD法、MBE法、ALD法ま
たはPLD法を用いて成膜すればよい。保護絶縁膜118は、多層膜106の一部として
側面に曲面を有する酸化物層106dが設けられており、下地絶縁膜102が厚さの異な
る三つの領域を有することにより、段差被覆性が高く、形状不良が発生しにくい。
ここで、保護絶縁膜118を3層構造とする場合について説明する。まず、第1の酸化シ
リコン層を成膜する。次に、第2の酸化シリコン層を成膜する。次に、第2の酸化シリコ
ン層に酸素イオンを添加する処理を行うと好ましい。酸素イオンを添加する処理は、イオ
ンドーピング装置またはプラズマ処理装置を用いればよい。イオンドーピング装置として
、質量分離機能を有するイオンドーピング装置を用いてもよい。酸素イオンの原料として
16もしくは18などの酸素ガス、亜酸化窒素ガスまたはオゾンガスなどを用
いればよい。次に、窒化シリコン層を成膜することで、保護絶縁膜118を形成すればよ
い。
第1の酸化シリコン層は、CVD法の一種であるプラズマCVD法によって成膜すると好
ましい。具体的には、基板温度を180℃以上400℃以下、好ましくは200℃以上3
70℃以下とし、シリコンを含む堆積性ガスおよび酸化性ガスを用いて圧力20Pa以上
250Pa以下、好ましくは40Pa以上200Pa以下として、電極に高周波電力を供
給することで成膜すればよい。なお、シリコンを含む堆積性ガスの代表例としては、シラ
ン、ジシラン、トリシラン、フッ化シラン、などがある。酸化性ガスとしては、酸素、オ
ゾン、亜酸化窒素、二酸化窒素などがある。
なお、シリコンを含む堆積性ガスに対する酸化性ガスの流量を100倍以上とすることで
、第1の酸化シリコン層中の水素含有量を低減し、かつダングリングボンドを低減するこ
とができる。
以上のようにして、欠陥密度の小さい第1の酸化シリコン層を成膜する。即ち、第1の酸
化シリコン層118aは、ESRにてg値が2.001の信号に由来するスピンの密度が
3×1017spins/cm以下、または5×1016spins/cm以下とす
ることができる。
第2の酸化シリコン層は、プラズマCVD法によって成膜すると好ましい。具体的には、
基板温度を160℃以上350℃以下、好ましくは180℃以上260℃以下とし、シリ
コンを含む堆積性ガスおよび酸化性ガスを用いて圧力100Pa以上250Pa以下、好
ましくは100Pa以上200Pa以下として、電極に0.17W/cm以上0.5W
/cm以下、好ましくは0.25W/cm以上0.35W/cm以下の高周波電力
を供給することで成膜すればよい。
上述の方法によって、プラズマ中でのガスの分解効率が高まり、酸素ラジカルが増加し、
ガスの酸化が進むため、過剰酸素を含む第2の酸化シリコン層を成膜することができる。
窒化シリコン層は、プラズマCVD法によって成膜すると好ましい。具体的には、基板温
度を180℃以上400℃以下、好ましくは200℃以上370℃以下とし、シリコンを
含む堆積性ガス、窒素ガスおよびアンモニアガスを用いて圧力20Pa以上250Pa以
下、好ましくは40Pa以上200Pa以下として、高周波電力を供給することで成膜す
ればよい。
なお、窒素ガスはアンモニアガスの流量の5倍以上50倍以下、好ましくは10倍以上5
0倍以下とする。なお、アンモニアガスを用いることで、シリコンを含む堆積性ガスおよ
び窒素ガスの分解を促すことができる、これは、アンモニアガスがプラズマエネルギーお
よび熱エネルギーによって解離し、解離することで生じるエネルギーが、シリコンを含む
堆積性ガスの結合、および窒素ガスの結合の分解に寄与するためである。
従って、上述の方法によって、水素およびアンモニアの放出量が少ない窒化シリコン層を
成膜することができる。また、水素の含有量が少ないため、緻密となり、水素、水および
酸素を透過しない、またはほとんど透過しない窒化シリコン層とすることができる。
また、保護絶縁膜118を2層構造とする場合について説明する。まず、窒化シリコン層
を成膜する。次に、酸化シリコン層を成膜する。
窒化シリコン層は、プラズマCVD法によって成膜すると好ましい。具体的には、基板温
度を180℃以上400℃以下、好ましくは200℃以上370℃以下とし、シリコンを
含む堆積性ガス、アンモニアガスおよびアルゴンガスを用いて圧力10Pa以上100P
a以下、好ましくは20Pa以上50Pa以下として、高周波電力を供給することで成膜
すればよい。
なお、アンモニアガスはシリコンを含む堆積性ガスの流量の30倍以上1000倍以下、
好ましくは50倍以上500倍以下とする。このような条件とすることで、水素および窒
素の放出量が多い窒化シリコン層を成膜することができる。
窒化シリコン層から水素およびアンモニアの放出が起こることで、多層膜106の上面に
キャリア密度の高い領域を形成することができる。従って、ソース電極116aおよびド
レイン電極116b間の抵抗が低減されるため、トランジスタの電界効果移動度を高くす
ることができる。
なお、保護絶縁膜118の成膜前に、ゲート電極104、ゲート絶縁膜112をマスクと
して、多層膜106に多層膜106を低抵抗化する不純物を添加してもよい。当該不純物
として、水素、ヘリウム、ホウ素、窒素、フッ素、ネオン、アルミニウム、リン、アルゴ
ン、ヒ素、クリプトン、インジウム、スズ、アンチモンおよびキセノンから選ばれた一種
以上を添加すればよい。なお、その方法は、イオン注入法、イオンドーピング法で行えば
よい。好ましくはイオン注入法を用いる。
次に、加熱処理を行うと好ましい。加熱処理は、250℃以上650℃以下、好ましくは
300℃以上500℃以下で行えばよい。加熱処理の雰囲気は、不活性ガス雰囲気、酸化
性ガスを10ppm以上、1%以上もしくは10%以上含む雰囲気、または減圧状態で行
う。または、加熱処理の雰囲気は、不活性ガス雰囲気で加熱処理した後に、脱離した酸素
を補うために酸化性ガスを10ppm以上、1%以上または10%以上含む雰囲気で加熱
処理を行ってもよい。加熱処理により、下地絶縁膜102、ゲート絶縁膜112、保護絶
縁膜118の少なくともいずれかから過剰酸素が放出され、多層膜106の酸素欠損を低
減することができる。なお、多層膜106中では、酸素欠損が隣接する酸素原子を捕獲し
ていくことで、見かけ上移動する。従って、過剰酸素は、酸化物層106a、酸化物層1
06c、酸化物層106dなどを介して酸化物半導体層106bに達することができる。
次に、保護絶縁膜118に、ソース電極116aおよびドレイン電極116bに達する開
口部を形成する。
次に、配線122aおよび配線122bとなる導電膜を成膜する。配線122aおよび配
線122bとなる導電膜は、配線122aおよび配線122bとして示した導電膜をスパ
ッタリング法、CVD法、MBE法、ALD法またはPLD法を用いて成膜すればよい。
次に、配線122aおよび配線122bとなる導電膜の一部をエッチングし、配線122
aおよび配線122bを形成する(図23(C)参照。)。
以上のようにして、トランジスタを作製することができる。
当該トランジスタは、多層膜106の酸化物半導体層106bの酸素欠損が低減されてい
るため、安定した電気特性を有する。また、多層膜106の一部として側面に曲面を有す
る酸化物層106dが設けられており、下地絶縁膜102が厚さの異なる三つの領域を有
することにより、保護絶縁膜118などの段差被覆性が高く、形状不良が起こりにくいた
め、生産性を高めることができる。
2−2.トランジスタ構造(2)
本項では、前項と異なる構造であるトップゲート型トランジスタについて説明する。
2−2−1.トランジスタ構造(2−1)
ここでは、トップゲート型トランジスタの一種であるトランジスタについて図24を用い
て説明する。
図24に、トランジスタの上面図および断面図を示す。図24(A)は、トランジスタの
上面図を示す。図24(A)において、一点鎖線B1−B2に対応する断面図を図24(
B)に示す。また、図24(A)において、一点鎖線B3−B4に対応する断面図を図2
4(C)に示す。
図24(B)に示すトランジスタは、基板200上に設けられた下地絶縁膜202と、下
地絶縁膜202上に設けられた酸化物層206a、酸化物層206a上に設けられた酸化
物半導体層206b、酸化物半導体層206b上に設けられた酸化物層206c、および
少なくとも酸化物半導体層206bの側面に接して設けられた酸化物層206dを含む多
層膜206と、多層膜206上に設けられたゲート絶縁膜212と、ゲート絶縁膜212
上に設けられたゲート電極204と、ゲート電極204の側面に接して設けられた側壁絶
縁膜210と、多層膜206、ゲート絶縁膜212およびゲート電極204上に設けられ
、多層膜206に達する開口部を有する保護絶縁膜218と、保護絶縁膜218上に設け
られ、保護絶縁膜218の開口部を介して多層膜206と接する配線222aおよび配線
222bと、を有する。なお、トランジスタは、下地絶縁膜202または/および側壁絶
縁膜210を有さなくても構わない。また、図24(B)では、側壁絶縁膜210の下面
がゲート絶縁膜212の上面と接して設けられる構造を示しているが、これに限定されな
い。例えば、側壁絶縁膜210の下面が多層膜206の上面と接して設けられる構造とし
てもよい。
図24(C)に示すように、トランジスタのチャネルを形成する酸化物半導体層206b
は、酸化物層206dが側面に設けられる構造となっている。酸化物半導体層206bの
側面は、保護膜がない場合、酸素欠損などが生じやすく、また不純物濃度が高くなりやす
い領域である。当該側面において、酸素欠損や不純物が多く存在すると、当該側面におい
てしきい値電圧の異なる第2のトランジスタが形成されたように振る舞うことがあり、ト
ランジスタの電気特性がばらついてしまう。図24に示すトランジスタは、酸化物層20
6dが酸化物半導体層206bの側面を保護していることにより、当該側面に、酸素欠損
が生じることがなく、また不純物濃度が高くなることがない。従って、電気特性の安定し
たトランジスタとなる。
また、図24(C)において、下地絶縁膜202は、厚さの異なる三つの領域を有する。
具体的には、酸化物層206aと接する第1の領域が最も厚さが大きく、酸化物層206
dの外周(図24(A)参照。)と同じか、酸化物層206dの外周よりも外側にある第
2の領域が次に厚さが大きく、第2の領域のさらに外側にある第3の領域が最も厚さが小
さい。
側壁絶縁膜210は、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シ
リコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イッ
トリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化
タンタルを一種以上含む絶縁膜を、単層で、または積層で用いればよい。
多層膜206は、多層膜106についての記載を参照する。具体的には、酸化物層206
aは酸化物層106aと、酸化物半導体層206bは酸化物半導体層106bと、酸化物
層206cは酸化物層106cと、酸化物層206dは酸化物層106dとそれぞれ対応
する。図24に示すトランジスタは、多層膜206に含まれる酸化物半導体層206bに
チャネルが形成されるトランジスタである。酸化物半導体層206bは、広いバンドギャ
ップを有し、また実質的に真性であるため、トランジスタがオフ状態のときのリーク電流
(オフ電流ともいう。)が極めて小さいトランジスタである。具体的には、チャネル長が
3μm、チャネル幅が10μmのトランジスタにおいて、オフ電流を1×10−20A未
満、好ましくは1×10−22A未満、さらに好ましくは1×10−24A未満とするこ
とができる。即ち、オンオフ比が20桁以上150桁以下とすることができる。
基板200は、基板100についての記載を参照する。また、ゲート絶縁膜212は、ゲ
ート絶縁膜112についての記載を参照する。また、ゲート電極204は、ゲート電極1
04についての記載を参照する。また、保護絶縁膜218は、保護絶縁膜118について
の記載を参照する。また、配線222aおよび配線222bは、配線122aおよび配線
122bについての記載を参照する。
図24に示すトランジスタは、多層膜206の一部として側面に曲面を有する酸化物層2
06dが設けられており、また厚さの異なる三つの領域を有する下地絶縁膜202を有す
るため、上層に形成する膜の段差被覆性が高くなり、膜の割れや鬆の発生が抑制される。
従って、膜の割れや鬆によって外部から不純物が入り込むことがなく、安定した電気特性
を有するトランジスタとなる。
2−2−2.トランジスタ構造(2−1)の作製方法
ここで、トランジスタの作製方法について図25および図26を用いて説明する。
まずは、基板200を準備する。
次に、下地絶縁膜202および多層膜206を形成する(図25(A)参照。)。下地絶
縁膜202および多層膜206の形成方法については、図6および図7の記載を参照する
次に、ゲート絶縁膜242を成膜する(図25(B)参照。)。ゲート絶縁膜242の成
膜方法は、ゲート絶縁膜142についての成膜方法の記載を参照する。
次に、ゲート電極204となる導電膜を成膜する。ゲート電極204となる導電膜の成膜
方法は、ゲート電極104となる導電膜についての成膜方法の記載を参照する。
次に、ゲート電極204となる導電膜の一部をエッチングし、ゲート電極204を形成す
る(図23(A)参照。)。
次に、側壁絶縁膜210となる絶縁膜を成膜する。側壁絶縁膜210となる絶縁膜の成膜
方法は、側壁絶縁膜210として示した絶縁膜をスパッタリング法、CVD法、MBE法
、ALD法またはPLD法を用いて成膜すればよい。
次に、側壁絶縁膜210となる絶縁膜に対し異方性の高いエッチングを行うことで、自己
整合的に側壁絶縁膜210を形成する。異方性の高いエッチングとしては、例えば、ドラ
イエッチング法を用いればよい。また、ゲート電極204と側壁絶縁膜210とを併せた
ものと同様の上面形状にゲート絶縁膜242をエッチングし、ゲート絶縁膜212を形成
する(図26(A)参照。)。
次に、保護絶縁膜218を成膜する(図26(B)参照。)。保護絶縁膜218の成膜方
法は、保護絶縁膜118についての成膜方法の記載を参照する。保護絶縁膜218は、多
層膜206の一部として側面に曲面を有する酸化物層206dが設けられており、下地絶
縁膜202が厚さの異なる三つの領域を有することにより、段差被覆性が高く、形状不良
が発生しにくい。
なお、保護絶縁膜218の成膜前に、ゲート電極204、側壁絶縁膜210、ゲート絶縁
膜212をマスクとして、多層膜206に多層膜206を低抵抗化する不純物を添加して
もよい。当該不純物として、水素、ヘリウム、ホウ素、窒素、フッ素、ネオン、アルミニ
ウム、リン、アルゴン、ヒ素、クリプトン、インジウム、スズ、アンチモンおよびキセノ
ンから選ばれた一種以上を添加すればよい。なお、その方法は、イオン注入法、イオンド
ーピング法で行えばよい。好ましくはイオン注入法を用いる。
次に、加熱処理を行うと好ましい。加熱処理は、250℃以上650℃以下、好ましくは
300℃以上500℃以下で行えばよい。加熱処理の雰囲気は、不活性ガス雰囲気、酸化
性ガスを10ppm以上、1%以上もしくは10%以上含む雰囲気、または減圧状態で行
う。または、加熱処理の雰囲気は、不活性ガス雰囲気で加熱処理した後に、脱離した酸素
を補うために酸化性ガスを10ppm以上、1%以上または10%以上含む雰囲気で加熱
処理を行ってもよい。加熱処理により、下地絶縁膜202、ゲート絶縁膜212、保護絶
縁膜218の少なくともいずれかから過剰酸素が放出され、多層膜206の酸素欠損を低
減することができる。なお、多層膜206中では、酸素欠損が隣接する酸素原子を捕獲し
ていくことで、見かけ上移動する。従って、過剰酸素は、酸化物層206a、酸化物層2
06c、酸化物層206dなどを介して酸化物半導体層206bに達することができる。
次に、保護絶縁膜218に多層膜206に達する開口部を形成する。
次に、配線222aおよび配線222bとなる導電膜を成膜する。配線222aおよび配
線222bとなる導電膜は、配線122aおよび配線122bとなる導電膜についての成
膜方法の記載を参照する。
次に、配線222aおよび配線222bとなる導電膜の一部をエッチングし、配線222
aおよび配線222bを形成する(図26(C)参照。)。
以上のようにして、トランジスタを作製することができる。
当該トランジスタは、多層膜206の酸化物半導体層206bの酸素欠損が低減されてい
るため、安定した電気特性を有する。また、多層膜206の一部として側面に曲面を有す
る酸化物層206dが設けられており、下地絶縁膜202が厚さの異なる三つの領域を有
することにより、保護絶縁膜218などの段差被覆性が高く、形状不良が起こりにくいた
め、生産性を高めることができる。
3.応用製品
本項では、本発明の一態様に係る半導体装置の一例について説明する。
なお、以下では、トランジスタの多層膜の各層を省略して示すことがある。また、多層膜
形成時に生じる下地となる膜(下地絶縁膜など)の段差(厚さの異なる領域)についても
省略して示すことがある。
3−1.マイクロコンピュータ
上述したトランジスタは、さまざまな電子機器に搭載されるマイクロコンピュータに適用
することができる。
以下では、マイクロコンピュータを搭載した電子機器の例として火災報知器の構成および
動作について、図27、図28、図29および図30(A)を用いて説明する。
なお、本明細書中において、火災報知器とは、火災の発生を急報する装置全般を示すもの
であり、例えば、住宅用火災警報器や、自動火災報知設備や、当該自動火災報知設備に用
いられる火災感知器なども火災報知器に含むものとする。
図27に示す警報装置は、マイクロコンピュータ500を少なくとも有する。ここで、マ
イクロコンピュータ500は、警報装置の内部に設けられている。マイクロコンピュータ
500は、高電位電源線VDDと電気的に接続されたパワーゲートコントローラ503と
、高電位電源線VDDおよびパワーゲートコントローラ503と電気的に接続されたパワ
ーゲート504と、パワーゲート504と電気的に接続されたCPU(Central
Processing Unit)505と、パワーゲート504およびCPU505と
電気的に接続された検出部509と、が設けられる。また、CPU505には、揮発性記
憶部506と不揮発性記憶部507と、が含まれる。
また、CPU505は、インターフェース508を介してバスライン502と電気的に接
続されている。インターフェース508もCPU505と同様にパワーゲート504と電
気的に接続されている。インターフェース508のバス規格としては、例えば、ICバ
スなどを用いることができる。また、警報装置には、インターフェース508を介してパ
ワーゲート504と電気的に接続される発光素子530が設けられる。
発光素子530は指向性の強い光を放出するものが好ましく、例えば、有機EL素子、無
機EL素子、LEDなどを用いることができる。
パワーゲートコントローラ503はタイマーを有し、当該タイマーに従ってパワーゲート
504を制御する。パワーゲート504は、パワーゲートコントローラ503の制御に従
って、CPU505、検出部509およびインターフェース508に高電位電源線VDD
から供給される電源を供給または遮断する。ここで、パワーゲート504としては、例え
ば、トランジスタなどのスイッチング素子を用いることができる。
このようなパワーゲートコントローラ503およびパワーゲート504を用いることによ
り、光量を測定する期間に検出部509、CPU505およびインターフェース508へ
の電源供給を行い、測定期間の合間には検出部509、CPU505およびインターフェ
ース508への電源供給を遮断することができる。このように警報装置を動作させること
により、上記の各構成に常時電源供給を行う場合より消費電力の低減を図ることができる
また、パワーゲート504としてトランジスタを用いる場合、不揮発性記憶部507に用
いられる、極めてオフ電流の低いトランジスタ、例えば上述した酸化物半導体層を含む多
層膜を用いたトランジスタを用いることが好ましい。このようなトランジスタを用いるこ
とにより、パワーゲート504で電源を遮断する際にリーク電流を低減し、消費電力の低
減を図ることができる。
警報装置に直流電源501を設け、直流電源501から高電位電源線VDDに電源を供給
してもよい。直流電源501の高電位側の電極は、高電位電源線VDDと電気的に接続さ
れ、直流電源501の低電位側の電極は、低電位電源線VSSと電気的に接続される。低
電位電源線VSSはマイクロコンピュータ500に電気的に接続される。ここで、高電位
電源線VDDは、高電位Hが与えられている。また、低電位電源線VSSは、例えば接地
電位(GND)などの低電位Lが与えられている。
直流電源501として電池を用いる場合は、例えば、高電位電源線VDDと電気的に接続
された電極と、低電位電源線VSSに電気的に接続された電極と、当該電池を保持するこ
とができる筐体と、を有する電池ケースを筐体に設ける構成とすればよい。なお、警報装
置は、必ずしも直流電源501を設けなくてもよく、例えば、当該警報装置の外部に設け
られた交流電源から配線を介して電源を供給する構成としてもよい。
また、上記電池として、二次電池、例えば、リチウムイオン二次電池(リチウムイオン蓄
電池、リチウムイオン電池、またはリチウムイオンバッテリーとも呼ぶ。)を用いること
もできる。また、当該二次電池を充電できるように太陽電池を設けることが好ましい。
検出部509は、異常に係る物理量を計測して計測値をCPU505に送信する。異常に
係る物理量は、警報装置の用途によって異なり、火災報知器として機能する警報装置では
、火災に係る物理量を計測する。故に、検出部509には、火災に係る物理量として光量
を計測し、煙の存在を感知する。
検出部509は、パワーゲート504と電気的に接続された光センサ511と、パワーゲ
ート504と電気的に接続されたアンプ512と、パワーゲート504およびCPU50
5と電気的に接続されたADコンバータ513と、を有する。発光素子530、光センサ
511、アンプ512およびADコンバータ513は、パワーゲート504が検出部50
9に電源を供給したときに動作する。
図28に警報装置の断面の一部を示す。p型の半導体基板101に素子分離領域103を
有し、ゲート絶縁膜107およびゲート電極109、n型の不純物領域111a、n型の
不純物領域111b、絶縁膜115および絶縁膜117を有するn型のトランジスタ51
9が形成されている。n型のトランジスタ519は、単結晶シリコンなどの半導体を用い
て形成されており、高速動作が可能である。従って、高速なアクセスが可能なCPUの揮
発性記憶部を形成することができる。
また、絶縁膜115および絶縁膜117の一部を選択的にエッチングした開口部にコンタ
クトプラグ119aおよびコンタクトプラグ119bを形成し、絶縁膜117およびコン
タクトプラグ119aおよびコンタクトプラグ119b上に溝部を有する絶縁膜121を
設けている。また、絶縁膜121の溝部に配線123aおよび配線123bを形成する。
また、絶縁膜121、配線123aおよび配線123b上にスパッタリング法、CVD法
等により絶縁膜120を形成し、当該絶縁膜120上に、溝部を有する絶縁膜122を形
成する。絶縁膜122の溝部に電極124を形成する。電極124は、第2のトランジス
タ517のバックゲート電極として機能する電極である。このような電極124を設ける
ことにより、第2のトランジスタ517のしきい値電圧の制御を行うことができる。
また、絶縁膜122および電極124上に、スパッタリング法、CVD法等により、絶縁
膜125を設けている。
絶縁膜125上には、第2のトランジスタ517と、光電変換素子514が設けられる。
第2のトランジスタ517は、多層膜106と、多層膜106上に接するソース電極11
6a、ドレイン電極116bと、ゲート絶縁膜112と、ゲート電極104と、保護絶縁
膜118を含む。また、光電変換素子514と第2のトランジスタ517を覆う絶縁膜1
45が設けられ、絶縁膜145上にドレイン電極116bに接して配線149を有する。
配線149は、配線122bの記載を参照する。なお、配線149は、第2のトランジス
タ517のドレイン電極とn型のトランジスタ519のゲート電極109とを電気的に接
続するノードとして機能する。
光センサ511は、光電変換素子514と、容量素子と、第1のトランジスタと、第2の
トランジスタ517と、第3のトランジスタと、n型のトランジスタ519と、を含む。
ここで光電変換素子514としては、例えば、フォトダイオードなどを用いることができ
る。
光電変換素子514の端子の一方は、低電位電源線VSSと電気的に接続され、端子の他
方は、第2のトランジスタ517のソース電極およびドレイン電極の一方に電気的に接続
される。第2のトランジスタ517のゲート電極は、電荷蓄積制御信号Txが与えられ、
ソース電極およびドレイン電極の他方は、容量素子の一対の電極の一方と、第1のトラン
ジスタのソース電極およびドレイン電極の一方と、n型のトランジスタ519のゲート電
極と電気的に接続される(以下、当該ノードをノードFDと呼ぶ場合がある)。容量素子
の一対の電極の他方は、低電位電源線VSSと電気的に接続される。第1のトランジスタ
のゲート電極は、リセット信号Resが与えられ、ソース電極およびドレイン電極の他方
は、高電位電源線VDDと電気的に接続される。n型のトランジスタ519のソース電極
およびドレイン電極の一方は、第3のトランジスタのソース電極およびドレイン電極の一
方と、アンプ512と電気的に接続される。また、n型のトランジスタ519のソース電
極およびドレイン電極の他方は、高電位電源線VDDと電気的に接続される。第3のトラ
ンジスタのゲート電極は、バイアス信号Biasが与えられ、ソース電極およびドレイン
電極の他方は、低電位電源線VSSと電気的に接続される。
なお、容量素子は必ずしも設けなくてよく、例えば、n型のトランジスタ519などの寄
生容量が十分大きい場合、容量素子を設けない構成としてもよい。
また、第1のトランジスタおよび第2のトランジスタ517に、極めてオフ電流の低いト
ランジスタを用いることが好ましい。また、極めてオフ電流の低いトランジスタとしては
、上述した酸化物半導体層を含む多層膜を用いたトランジスタを用いることが好ましい。
このような構成とすることによりノードFDの電位を長時間保持することが可能となる。
また、図28に示す構成は、第2のトランジスタ517と電気的に接続して、絶縁膜12
5上に光電変換素子514が設けられている。
光電変換素子514は、絶縁膜125上に設けられた半導体膜160と、半導体膜160
上に接して設けられたソース電極116a、電極116cと、を有する。ソース電極11
6aは第2のトランジスタ517のソース電極またはドレイン電極として機能する電極で
あり、光電変換素子514と第2のトランジスタ517とを電気的に接続している。
半導体膜160、ソース電極116aおよび電極116c上には、ゲート絶縁膜112、
保護絶縁膜118および絶縁膜145が設けられている。また、絶縁膜145上に配線1
56が設けられており、ゲート絶縁膜112、保護絶縁膜118および絶縁膜145に設
けられた開口を介して電極116cと接する。
電極116cは、ソース電極116aおよびドレイン電極116bと、配線156は、配
線149と同様の工程で形成することができる。
半導体膜160としては、光電変換を行うことができる半導体膜を設ければよく、例えば
、シリコンやゲルマニウムなどを用いることができる。半導体膜160にシリコンを用い
た場合は、可視光を検知する光センサとして機能する。また、シリコンとゲルマニウムで
は吸収できる電磁波の波長が異なるため、半導体膜160にゲルマニウムを用いる構成と
すると、赤外線を検知するセンサとして用いることができる。
以上のように、マイクロコンピュータ500に、光センサ511を含む検出部509を内
蔵して設けることができるので、部品数を削減し、警報装置の筐体を縮小することができ
る。
上述したICチップを含む火災報知器には、上述したトランジスタを用いた複数の回路を
組み合わせ、それらを1つのICチップに搭載したCPU505が用いられる。
3−1−1.CPU
図29は、上述したトランジスタを少なくとも一部に用いたCPUの具体的な構成を示す
ブロック図である。
図29(A)に示すCPUは、基板1190上に、ALU1191(ALU:Arith
metic logic unit、論理演算回路)、ALUコントローラ1192、イ
ンストラクションデコーダ1193、インタラプトコントローラ1194、タイミングコ
ントローラ1195、レジスタ1196、レジスタコントローラ1197、バスインター
フェース1198(Bus I/F)、書き換え可能なROM1199、およびROMイ
ンターフェース1189(ROM I/F)を有している。基板1190は、半導体基板
、SOI基板、ガラス基板などを用いる。ROM1199およびROMインターフェース
1189は、別チップに設けてもよい。もちろん、図29(A)に示すCPUは、その構
成を簡略化して示した一例にすぎず、実際のCPUはその用途によって多種多様な構成を
有している。
バスインターフェース1198を介してCPUに入力された命令は、インストラクション
デコーダ1193に入力され、デコードされた後、ALUコントローラ1192、インタ
ラプトコントローラ1194、レジスタコントローラ1197、タイミングコントローラ
1195に入力される。
ALUコントローラ1192、インタラプトコントローラ1194、レジスタコントロー
ラ1197、タイミングコントローラ1195は、デコードされた命令に基づき、各種制
御を行なう。具体的にALUコントローラ1192は、ALU1191の動作を制御する
ための信号を生成する。また、インタラプトコントローラ1194は、CPUのプログラ
ム実行中に、外部の入出力装置や、周辺回路からの割り込み要求を、その優先度やマスク
状態から判断し、処理する。レジスタコントローラ1197は、レジスタ1196のアド
レスを生成し、CPUの状態に応じてレジスタ1196の読み出しや書き込みを行なう。
また、タイミングコントローラ1195は、ALU1191、ALUコントローラ119
2、インストラクションデコーダ1193、インタラプトコントローラ1194、および
レジスタコントローラ1197の動作のタイミングを制御する信号を生成する。例えばタ
イミングコントローラ1195は、基準クロック信号CLK1を元に、内部クロック信号
CLK2を生成する内部クロック生成部を備えており、内部クロック信号CLK2を上記
各種回路に供給する。
図29(A)に示すCPUでは、レジスタ1196に、メモリセルが設けられている。レ
ジスタ1196のメモリセルとして、上述したトランジスタを用いることができる。
図29(A)に示すCPUにおいて、レジスタコントローラ1197は、ALU1191
からの指示に従い、レジスタ1196における保持動作の選択を行う。すなわち、レジス
タ1196が有するメモリセルにおいて、フリップフロップによるデータの保持を行うか
、容量素子によるデータの保持を行うかを、選択する。フリップフロップによるデータの
保持が選択されている場合、レジスタ1196内のメモリセルへの、電源電圧の供給が行
われる。容量素子におけるデータの保持が選択されている場合、容量素子へのデータの書
き換えが行われ、レジスタ1196内のメモリセルへの電源電圧の供給を停止することが
できる。
電源停止に関しては、図29(B)または図29(C)に示すように、メモリセル群と、
電源電位VDDまたは電源電位VSSの与えられているノード間に、スイッチング素子を
設けることにより行うことができる。以下に図29(B)および図29(C)の回路の説
明を行う。
図29(B)および図29(C)は、メモリセルへの電源電位の供給を制御するスイッチ
ング素子に、上述したトランジスタを用いた記憶装置である。
図29(B)に示す記憶装置は、スイッチング素子1141と、メモリセル1142を複
数有するメモリセル群1143とを有している。具体的に、各メモリセル1142には、
上述したトランジスタを用いることができる。メモリセル群1143が有する各メモリセ
ル1142には、スイッチング素子1141を介して、ハイレベルの電源電位VDDが供
給されている。さらに、メモリセル群1143が有する各メモリセル1142には、信号
INの電位と、ローレベルの電源電位VSSの電位が与えられている。
図29(B)では、スイッチング素子1141として、上述したトランジスタを用いてお
り、該トランジスタは、そのゲート電極に与えられる信号SigAによりスイッチングが
制御される。
なお、図29(B)では、スイッチング素子1141がトランジスタを一つだけ有する構
成を示しているが、特に限定されず、トランジスタを複数有していてもよい。スイッチン
グ素子1141が、スイッチング素子として機能するトランジスタを複数有している場合
、上記複数のトランジスタは並列に接続されていてもよいし、直列に接続されていてもよ
いし、直列と並列が組み合わされて接続されていてもよい。
また、図29(B)では、スイッチング素子1141により、メモリセル群1143が有
する各メモリセル1142への、ハイレベルの電源電位VDDの供給が制御されているが
、スイッチング素子1141により、ローレベルの電源電位VSSの供給が制御されてい
てもよい。
また、図29(C)には、メモリセル群1143が有する各メモリセル1142に、スイ
ッチング素子1141を介して、ローレベルの電源電位VSSが供給されている、記憶装
置の一例を示す。スイッチング素子1141により、メモリセル群1143が有する各メ
モリセル1142への、ローレベルの電源電位VSSの供給を制御することができる。
メモリセル群と、電源電位VDDまたは電源電位VSSの与えられているノード間に、ス
イッチング素子を設け、一時的にCPUの動作を停止し、電源電圧の供給を停止した場合
においてもデータを保持することが可能であり、消費電力の低減を行うことができる。具
体的には、例えば、パーソナルコンピュータのユーザーが、キーボードなどの入力装置へ
の情報の入力を停止している間でも、CPUの動作を停止することができ、それにより消
費電力を低減することができる。
ここでは、CPUを例に挙げて説明したが、DSP(Digital Signal P
rocessor)、カスタムLSI、FPGA(Field Programmabl
e Gate Array)等のLSIにも応用可能である。
3−1−2.設置例
図30(A)において、警報装置8100は、住宅用火災警報器であり、検出部と、マイ
クロコンピュータ8101を有している。マイクロコンピュータ8101には、上述した
トランジスタを用いたCPUが含まれる。
図30(A)において、室内機8200および室外機8204を有するエアコンディショ
ナーには、上述したトランジスタを用いたCPUが含まれる。具体的に、室内機8200
は、筐体8201、送風口8202、CPU8203等を有する。図30(A)において
、CPU8203が、室内機8200に設けられている場合を例示しているが、CPU8
203は室外機8204に設けられていてもよい。または、室内機8200と室外機82
04の両方に、CPU8203が設けられていてもよい。上述したトランジスタを用いた
CPUが含まれることで、エアコンディショナーを省電力化できる。
図30(A)において、電気冷凍冷蔵庫8300には、上述したトランジスタを用いたC
PUが含まれる。具体的に、電気冷凍冷蔵庫8300は、筐体8301、冷蔵室用扉83
02、冷凍室用扉8303、CPU8304等を有する。図30(A)では、CPU83
04が、筐体8301の内部に設けられている。上述したトランジスタを用いたCPUが
含まれることで、電気冷凍冷蔵庫8300を省電力化できる。
図30(B)において、電気自動車の例を示す。電気自動車9700には、二次電池97
01が搭載されている。二次電池9701の電力は、制御回路9702により出力が調整
されて、駆動装置9703に供給される。制御回路9702は、図示しないROM、RA
M、CPU等を有する処理装置9704によって制御される。上述したトランジスタを用
いたCPUが含まれることで、電気自動車9700を省電力化できる。
駆動装置9703は、直流電動機もしくは交流電動機単体、または電動機と内燃機関と、
を組み合わせて構成される。処理装置9704は、電気自動車9700の運転者の操作情
報(加速、減速、停止など)や走行時の情報(上り坂や下り坂等の情報、駆動輪にかかる
負荷情報など)の入力情報に基づき、制御回路9702に制御信号を出力する。制御回路
9702は、処理装置9704の制御信号により、二次電池9701から供給される電気
エネルギーを調整して駆動装置9703の出力を制御する。交流電動機を搭載している場
合は、図示していないが、直流を交流に変換するインバータも内蔵される。
70 大気側基板供給室
70a 成膜室
70b 成膜室
71 大気側基板供給室
72a ロードロック室
72b アンロードロック室
73 搬送室
73a 搬送室
73b 搬送室
74 カセットポート
75 基板加熱室
76 基板搬送ロボット
80 成膜室
80a 成膜室
80b 成膜室
80c 成膜室
80d 成膜室
81 大気側基板供給室
82 ロード/アンロードロック室
83 搬送室
84 カセットポート
85 基板加熱室
86 基板搬送ロボット
87 ターゲット
88 防着板
89 ガラス基板
90 基板ステージ
92 基板ステージ
93 加熱機構
94 精製機
95a クライオポンプ
95b クライオポンプ
95c ターボ分子ポンプ
95d クライオポンプ
95e クライオポンプ
95f クライオポンプ
96 真空ポンプ
96a 真空ポンプ
96b 真空ポンプ
96c 真空ポンプ
97 マスフローコントローラ
98 ガス加熱機構
99 クライオトラップ
100 基板
101 半導体基板
102 下地絶縁膜
103 素子分離領域
104 ゲート電極
105 酸化物層
106 多層膜
106a 酸化物層
106b 酸化物半導体層
106c 酸化物層
106d 酸化物層
107 ゲート絶縁膜
109 ゲート電極
111a 不純物領域
111b 不純物領域
112 ゲート絶縁膜
115 絶縁膜
116a ソース電極
116b ドレイン電極
116c 電極
117 絶縁膜
118 保護絶縁膜
118a 酸化シリコン層
119a コンタクトプラグ
119b コンタクトプラグ
120 絶縁膜
121 絶縁膜
122 絶縁膜
122a 配線
122b 配線
123a 配線
123b 配線
124 電極
125 絶縁膜
132 下地絶縁膜
133 下地絶縁膜
136a 酸化物層
136b 酸化物半導体層
136c 酸化物層
137d 酸化物層
140 レジストマスク
142 ゲート絶縁膜
145 絶縁膜
149 配線
150 プラズマ
152 下地絶縁膜
156 配線
156a 酸化物層
156b 酸化物半導体層
156c 酸化物層
160 半導体膜
200 基板
202 下地絶縁膜
204 ゲート電極
206 多層膜
206a 酸化物層
206b 酸化物半導体層
206c 酸化物層
206d 酸化物層
210 側壁絶縁膜
212 ゲート絶縁膜
218 保護絶縁膜
222a 配線
222b 配線
242 ゲート絶縁膜
500 マイクロコンピュータ
501 直流電源
502 バスライン
503 パワーゲートコントローラ
504 パワーゲート
505 CPU
506 揮発性記憶部
507 不揮発性記憶部
508 インターフェース
509 検出部
511 光センサ
512 アンプ
513 ADコンバータ
514 光電変換素子
517 トランジスタ
519 トランジスタ
530 発光素子
1000 ターゲット
1001 イオン
1002 スパッタリング粒子
1003 酸化物半導体層
1004 非晶質膜
1005 プラズマ
1141 スイッチング素子
1142 メモリセル
1143 メモリセル群
1189 ROMインターフェース
1190 基板
1191 ALU
1192 ALUコントローラ
1193 インストラクションデコーダ
1194 インタラプトコントローラ
1195 タイミングコントローラ
1196 レジスタ
1197 レジスタコントローラ
1198 バスインターフェース
1199 ROM
8100 警報装置
8101 マイクロコンピュータ
8200 室内機
8201 筐体
8202 送風口
8203 CPU
8204 室外機
8300 電気冷凍冷蔵庫
8301 筐体
8302 冷蔵室用扉
8303 冷凍室用扉
8304 CPU
9700 電気自動車
9701 二次電池
9702 制御回路
9703 駆動装置
9704 処理装置

Claims (5)

  1. 酸化物半導体層と、前記酸化物半導体層を包む酸化物層と、を含む多層膜と、
    前記多層膜上のゲート絶縁膜と、
    前記ゲート絶縁膜上のゲート電極と、を有し、
    前記多層膜の端部は曲率を有し、
    前記酸化物層のエネルギーギャップは、前記酸化物半導体層のエネルギーギャップよりも大きいことを特徴とする半導体装置。
  2. 酸化物半導体層と、前記酸化物半導体層を包む酸化物層と、を含む多層膜と、
    前記多層膜上のゲート絶縁膜と、
    前記ゲート絶縁膜上のゲート電極と、を有し、
    前記多層膜の端部は曲率を有し、
    前記酸化物層のエネルギーギャップは、前記酸化物半導体層のエネルギーギャップよりも大きく、
    前記ゲート電極のチャネル長方向の長さは、前記ゲート絶縁膜のチャネル長方向の長さと同じであることを特徴とする半導体装置。
  3. 請求項1または請求項2において、
    前記酸化物層および前記酸化物半導体層は、インジウム、亜鉛および元素Mを含み、
    前記元素Mは、アルミニウム、チタン、シリコン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、スズ、ランタン、セリウムまたはハフニウムであり、
    前記酸化物層中の元素Mの割合は、前記酸化物半導体層中の元素Mの割合よりも高いことを特徴とする半導体装置。
  4. 請求項1乃至請求項3のいずれか一において、
    前記酸化物半導体層と前記酸化物層の界面と、前記酸化物層の側面と、の間隔は、
    前記酸化物半導体層と前記酸化物層の界面と、前記酸化物層の上面と、の間隔よりも広いことを特徴とする半導体装置。
  5. 請求項1乃至請求項4のいずれか一において、
    前記多層膜の膜厚は、前記多層膜の側面の曲率半径の50分の1以上50倍以下であることを特徴とする半導体装置。
JP2016208555A 2012-10-17 2016-10-25 半導体装置 Expired - Fee Related JP6211665B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012230359 2012-10-17
JP2012230359 2012-10-17

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2012244908A Division JP6033045B2 (ja) 2012-10-17 2012-11-06 半導体装置

Publications (2)

Publication Number Publication Date
JP2017038077A true JP2017038077A (ja) 2017-02-16
JP6211665B2 JP6211665B2 (ja) 2017-10-11

Family

ID=50941228

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2012244908A Expired - Fee Related JP6033045B2 (ja) 2012-10-17 2012-11-06 半導体装置
JP2016208555A Expired - Fee Related JP6211665B2 (ja) 2012-10-17 2016-10-25 半導体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2012244908A Expired - Fee Related JP6033045B2 (ja) 2012-10-17 2012-11-06 半導体装置

Country Status (1)

Country Link
JP (2) JP6033045B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160114511A (ko) * 2015-03-24 2016-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
US9837547B2 (en) 2015-05-22 2017-12-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide conductor and display device including the semiconductor device
JP2017005064A (ja) * 2015-06-08 2017-01-05 株式会社半導体エネルギー研究所 半導体装置、該半導体装置を有する表示装置
JP2019220530A (ja) * 2018-06-18 2019-12-26 株式会社ジャパンディスプレイ 半導体装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009021565A (ja) * 2007-06-12 2009-01-29 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP2009231613A (ja) * 2008-03-24 2009-10-08 Fujifilm Corp 薄膜電界効果型トランジスタおよび表示装置
JP2010067954A (ja) * 2008-08-14 2010-03-25 Fujifilm Corp 薄膜電界効果型トランジスタ
JP2010199307A (ja) * 2009-02-25 2010-09-09 Fujifilm Corp トップゲート型の電界効果型トランジスタ及びその製造方法並びにそれを備えた表示装置
JP2011124360A (ja) * 2009-12-10 2011-06-23 Fujifilm Corp 薄膜トランジスタおよびその製造方法、並びにその薄膜トランジスタを備えた装置
JP2011228695A (ja) * 2010-04-02 2011-11-10 Semiconductor Energy Lab Co Ltd 半導体装置
JP2011243745A (ja) * 2010-05-18 2011-12-01 Fujifilm Corp 薄膜トランジスタの製造方法、並びに、薄膜トランジスタ、イメージセンサー、x線センサー及びx線デジタル撮影装置
JP2012119667A (ja) * 2010-11-11 2012-06-21 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2012134475A (ja) * 2010-12-03 2012-07-12 Semiconductor Energy Lab Co Ltd 酸化物半導体膜および半導体装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009032794A (ja) * 2007-07-25 2009-02-12 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP5430248B2 (ja) * 2008-06-24 2014-02-26 富士フイルム株式会社 薄膜電界効果型トランジスタおよび表示装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009021565A (ja) * 2007-06-12 2009-01-29 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP2009231613A (ja) * 2008-03-24 2009-10-08 Fujifilm Corp 薄膜電界効果型トランジスタおよび表示装置
JP2010067954A (ja) * 2008-08-14 2010-03-25 Fujifilm Corp 薄膜電界効果型トランジスタ
JP2010199307A (ja) * 2009-02-25 2010-09-09 Fujifilm Corp トップゲート型の電界効果型トランジスタ及びその製造方法並びにそれを備えた表示装置
JP2011124360A (ja) * 2009-12-10 2011-06-23 Fujifilm Corp 薄膜トランジスタおよびその製造方法、並びにその薄膜トランジスタを備えた装置
JP2011228695A (ja) * 2010-04-02 2011-11-10 Semiconductor Energy Lab Co Ltd 半導体装置
JP2011243745A (ja) * 2010-05-18 2011-12-01 Fujifilm Corp 薄膜トランジスタの製造方法、並びに、薄膜トランジスタ、イメージセンサー、x線センサー及びx線デジタル撮影装置
JP2012119667A (ja) * 2010-11-11 2012-06-21 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2012134475A (ja) * 2010-12-03 2012-07-12 Semiconductor Energy Lab Co Ltd 酸化物半導体膜および半導体装置

Also Published As

Publication number Publication date
JP6211665B2 (ja) 2017-10-11
JP6033045B2 (ja) 2016-11-30
JP2014099430A (ja) 2014-05-29

Similar Documents

Publication Publication Date Title
US11094830B2 (en) Semiconductor device
JP2022180393A (ja) マイクロコントローラ
JP6351991B2 (ja) 半導体装置
JP6253947B2 (ja) 半導体装置
JP2019024123A (ja) 半導体装置
JP6192478B2 (ja) 半導体装置
JP2015026808A (ja) 酸化物半導体層の処理方法
JP6211665B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170808

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170822

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170913

R150 Certificate of patent or registration of utility model

Ref document number: 6211665

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees