JP2017022381A - スイッチング可能ダイオード領域およびスイッチング不能ダイオード領域を備えた半導体デバイス - Google Patents
スイッチング可能ダイオード領域およびスイッチング不能ダイオード領域を備えた半導体デバイス Download PDFInfo
- Publication number
- JP2017022381A JP2017022381A JP2016135723A JP2016135723A JP2017022381A JP 2017022381 A JP2017022381 A JP 2017022381A JP 2016135723 A JP2016135723 A JP 2016135723A JP 2016135723 A JP2016135723 A JP 2016135723A JP 2017022381 A JP2017022381 A JP 2017022381A
- Authority
- JP
- Japan
- Prior art keywords
- switchable
- region
- diode
- cell
- semiconductor substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 227
- 239000000758 substrate Substances 0.000 claims description 109
- 210000000746 body region Anatomy 0.000 claims description 90
- 238000001465 metallisation Methods 0.000 claims description 90
- 230000007704 transition Effects 0.000 claims description 32
- 230000004888 barrier function Effects 0.000 claims description 19
- 230000000903 blocking effect Effects 0.000 claims description 14
- 238000000034 method Methods 0.000 claims description 10
- 230000002902 bimodal effect Effects 0.000 claims description 9
- 239000002019 doping agent Substances 0.000 claims description 5
- 238000002955 isolation Methods 0.000 claims description 5
- 239000013078 crystal Substances 0.000 claims description 3
- 230000007547 defect Effects 0.000 claims description 3
- 238000011017 operating method Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 description 14
- 239000000463 material Substances 0.000 description 13
- 230000015572 biosynthetic process Effects 0.000 description 12
- 230000006870 function Effects 0.000 description 11
- 230000008859 change Effects 0.000 description 8
- 230000001939 inductive effect Effects 0.000 description 7
- 239000000969 carrier Substances 0.000 description 6
- 238000002513 implantation Methods 0.000 description 5
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 3
- 238000001514 detection method Methods 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 239000011229 interlayer Substances 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 238000010992 reflux Methods 0.000 description 3
- MARUHZGHZWCEQU-UHFFFAOYSA-N 5-phenyl-2h-tetrazole Chemical compound C1=CC=CC=C1C1=NNN=N1 MARUHZGHZWCEQU-UHFFFAOYSA-N 0.000 description 2
- 229910002601 GaN Inorganic materials 0.000 description 2
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 2
- 229910000661 Mercury cadmium telluride Inorganic materials 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 2
- 239000007943 implant Substances 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910005540 GaP Inorganic materials 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 1
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- RNQKDQAVIXDKAG-UHFFFAOYSA-N aluminum gallium Chemical compound [Al].[Ga] RNQKDQAVIXDKAG-UHFFFAOYSA-N 0.000 description 1
- MCMSPRNYOJJPIZ-UHFFFAOYSA-N cadmium;mercury;tellurium Chemical compound [Cd]=[Te]=[Hg] MCMSPRNYOJJPIZ-UHFFFAOYSA-N 0.000 description 1
- 238000012512 characterization method Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 230000001737 promoting effect Effects 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 238000009738 saturating Methods 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0641—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region without components of the field effect type
- H01L27/0647—Bipolar transistors in combination with diodes, or capacitors, or resistors, e.g. vertical bipolar transistor and bipolar lateral transistor and resistor
- H01L27/0652—Vertical bipolar transistor in combination with diodes, or capacitors, or resistors
- H01L27/0664—Vertical bipolar transistor in combination with diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
- H01L29/7396—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
- H01L29/7397—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/07—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
- H01L27/0705—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common comprising components of the field effect type
- H01L27/0727—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common comprising components of the field effect type in combination with diodes, or capacitors or resistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/083—Anode or cathode regions of thyristors or gated bipolar-mode devices
- H01L29/0834—Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/8613—Mesa PN junction diodes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
Description
101 第1の表面または第1面または主表面または主面
102 第2の表面または第2面または下表面または下面
111 ソース領域
112 ボディ領域
112a スイッチング不能ダイオードセルの低濃度ドープされたボディ領域
113 ドリフト領域
114 第2の導電型のエミッタ領域
115 ボディコンタクト領域
116 第1の導電型のエミッタ領域
117 バッファまたはフィールドストップ層
118 n型障壁/障壁領域
120 トレンチ
120a トレンチ
121 ゲート電極
122 ゲート誘電体
125 メサ領域
127 絶縁トレンチ
131 フィールド電極
141 IGBTセル
142,142a,142b,142c,142d スイッチング不能ダイオードセル
143 スイッチング可能ダイオードセル
242,342,442 スイッチング不能ダイオードセル
442a,442b,442c スイッチング不能ダイオードセル
542a,542b スイッチング不能ダイオードセル
151,153 スイッチング可能チャネル領域
161 絶縁層
162 層間誘電体
171 表側メタライゼーション
172 裏側メタライゼーション
173 ゲートメタライゼーション
190 マスク
201 ゲート電圧が印加されたときのスイッチング可能セルの特性
202 ゲート電圧が印加されない場合のスイッチング可能セル/スイッチング不能セルの特性
642a 第1のスイッチング不能ダイオードセル
642b 第2のスイッチング不能ダイオードセル
642c 高いエミッタ効率を有するスイッチング不能ダイオードセル
644 ダミーセル
1141 IGBTセル領域
1142a,1142b スイッチング不能な還流ダイオード領域
1143 スイッチング可能な還流ダイオード領域
2142 第1のスイッチング不能な還流ダイオード領域
2142a 第1のスイッチング不能な還流ダイオード領域の中心
3142 第2のスイッチング不能な還流ダイオード領域
G ゲート端子
E エミッタ端子
C コレクタ端子
VCE エミッタ‐コレクタ電圧
RD ドリフト領域の横方向抵抗
VD 順電圧降下
ICE エミッタ‐コレクタ電流
Claims (29)
- 半導体基板(100)と、
表側メタライゼーション(171)と、
裏側メタライゼーション(172)と、
複数のIGBTセル(141)と、
複数のスイッチング可能ダイオードセル(143)と、
複数のスイッチング不能ダイオードセル(142)と、
を備えた半導体デバイスであって、
前記複数のIGBTセル(141)は、前記半導体基板(100)に集積され、少なくとも1つのIGBTセル領域を構成し、各IGBTセル(141)は、それぞれ、前記表側メタライゼーションと前記半導体基板(100)のドリフト領域(113)とのオーミック接続を成すための動作可能なスイッチング可能チャネル領域(151)を含み、
前記複数のスイッチング可能ダイオードセル(143)は、前記半導体基板(100)に集積され、少なくとも1つのスイッチング可能な還流ダイオード領域を構成し、各スイッチング可能ダイオードセル(143)は、pn接合部および動作可能なスイッチング可能チャネル領域(153)を有し、前記動作可能なスイッチング可能チャネル領域(153)は、各スイッチング可能ダイオードセル(143)のpn接合部を短絡させるため、かつ、各スイッチング可能ダイオードセル(143)を介して前記表側メタライゼーションと前記裏側メタライゼーションとのオーミック接続を成すためのものであり、
前記複数のスイッチング不能ダイオードセル(142)は、前記半導体基板(100)に集積され、少なくとも1つのスイッチング不能な還流ダイオード領域を構成し、各スイッチング不能ダイオードセル(142)は、それぞれpn接合部を有し、
前記スイッチング不能な還流ダイオード領域は、動作可能なスイッチング可能チャネル領域(151,153)を有しない、
半導体デバイス。 - 半導体基板(100)と、
表側メタライゼーションと、
裏側メタライゼーションと、
少なくとも1つのIGBTセル領域と、
少なくとも1つのスイッチング可能な還流ダイオード領域と、
少なくとも1つのスイッチング不能な還流ダイオード領域と、
を備えた半導体デバイスであって、
前記少なくとも1つのIGBTセル領域は、前記半導体基板(100)に集積され、前記表側メタライゼーションと前記半導体基板(100)のドリフト領域(113)とのオーミック接続を成すための動作可能なスイッチング可能チャネル領域(151)を含み、
前記少なくとも1つのスイッチング可能な還流ダイオード領域は、前記半導体基板(100)に集積され、pn接合部および動作可能なスイッチング可能チャネル領域(153)を有し、前記動作可能なスイッチング可能チャネル領域(153)は、前記pn接合部を短絡させるため、かつ、前記スイッチング可能な還流ダイオード領域を介して前記表側メタライゼーションと前記裏側メタライゼーションとのオーミック接続を成すためのものであり、
前記少なくとも1つのスイッチング不能な還流ダイオード領域は、前記半導体基板(100)に集積され、pn接合部を有し、前記スイッチング不能な還流ダイオード領域は、第1の表面(101)上への垂直投影像で見たときに中心を有し、
前記スイッチング不能な還流ダイオード領域の中心は、最近傍の動作可能なスイッチング可能チャネル領域(153)から少なくとも30μmもしくは40μmの距離に、または、300μm・Ω・cmから30000μm・Ω・cmまでの導電率当たりの比距離だけ、とりわけ1000μm・Ω・cmから10000μm・Ω・cmまでの導電率当たりの比距離だけ離隔されている、
半導体デバイス。 - 半導体基板(100)と、
前記半導体基板(100)の第1面に設けられた表側メタライゼーションと、
前記半導体基板(100)の第2面に設けられた裏側メタライゼーションと、
複数のIGBTセル(141)と、
複数のスイッチング可能ダイオードセル(143)と、
複数のスイッチング不能ダイオードセル(142)と、
を備えた半導体デバイスであって、
前記複数のIGBTセル(141)は、前記半導体基板(100)に集積され、少なくとも1つのIGBTセル領域を構成し、各IGBTセル(141)は、それぞれ、前記表側メタライゼーションと前記半導体基板(100)のドリフト領域(113)とのオーミック接続を成すための動作可能なスイッチング可能チャネル領域(151)を含み、
前記複数のスイッチング可能ダイオードセル(143)は、前記半導体基板(100)に集積され、少なくとも1つのスイッチング可能な還流ダイオード領域を構成し、各スイッチング可能ダイオードセル(143)は、pn接合部および動作可能なスイッチング可能チャネル領域(153)を有し、前記動作可能なスイッチング可能チャネル領域(153)は、各スイッチング可能ダイオードセル(143)のpn接合部を短絡させるため、かつ、各スイッチング可能ダイオードセル(143)を介して前記表側メタライゼーションと前記裏側メタライゼーションとのオーミック接続を成すためのものであり、
前記複数のスイッチング不能ダイオードセル(142)は、前記半導体基板(100)に集積され、少なくとも1つのスイッチング不能な還流ダイオード領域を構成し、各スイッチング不能ダイオードセル(142)は、それぞれpn接合部を有し、
前記スイッチング不能な還流ダイオード領域の前記複数のスイッチング不能ダイオードセル(142)のいずれの2つのスイッチング不能ダイオードセル(142)間にも、動作可能なスイッチング可能チャネル領域(151,153)は設けられていない、
半導体デバイス。 - 前記各スイッチング可能ダイオードセル(143)および前記各IGBTセル(141)はそれぞれ、
前記表側メタライゼーション(171)とオーミック接続されている第1の導電型のソース領域(111)と、
前記第1の導電型のドリフト領域(113)と、
前記ソース領域(111)と前記ドリフト領域(113)との間に配置された第2の導電型のボディ領域(112)であって、前記ソース領域(111)および前記ドリフト領域(113)とそれぞれpn接合部を成すボディ領域(112)と、
各スイッチング可能ダイオードセル(143)の動作可能なスイッチング可能チャネル領域(153)と各IGBTセル(141)の動作可能なスイッチング可能チャネル領域(151)とを形成するため、前記ボディ領域(112)に隣接して配置され、かつ、前記ボディ領域(112)から電気的に絶縁されたゲート電極(121)と、
を備えており、
各スイッチング不能ダイオードセル(142)は、それぞれ第1の導電型のドリフト領域(113)と、第2の導電型のボディ領域(112)と、を有し、
前記ボディ領域(112)は、前記ドリフト領域(113)とpn接合部を成し、
前記ボディ領域(112)は、前記表側メタライゼーション(171)にオーミック接続されている、
請求項1から3までのいずれか1項記載の半導体デバイス。 - 前記スイッチング不能ダイオードセル(142)の少なくとも一部または全部が、前記表側メタライゼーション(171)とオーミック接続された第1の導電型のソース領域(111)を有しない、
請求項4記載の半導体デバイス。 - 前記スイッチング不能ダイオードセル(142)の少なくとも一部または全部が、ゲート電極または絶縁されたゲート電極を有しない、
請求項4または5記載の半導体デバイス。 - 前記半導体基板(100)は、前記半導体基板(100)の第2面または第2の表面に形成された第2の導電型の少なくとも1つのエミッタ領域(114)と、前記半導体基板(100)の前記第2面または第2の表面に設けられた第1の導電型の少なくとも1つのエミッタ領域(116)と、を備えている、
請求項1から6までのいずれか1項記載の半導体デバイス。 - 前記スイッチング不能ダイオードセル(142)または1つもしくは複数の前記スイッチング不能な還流ダイオード領域は、前記第1の導電型のエミッタ領域(116)の上方に形成されている。
請求項7記載の半導体デバイス。 - 前記各IGBTセル(141)または1つの前記IGBTセル領域または複数の前記IGBTセル領域は、前記第2の導電型のエミッタ領域(114)の上方に形成されている、
請求項7または8記載の半導体デバイス。 - 前記スイッチング可能ダイオードセル(143)または1つの前記スイッチング可能な還流ダイオード領域または複数の前記スイッチング可能な還流ダイオード領域は、前記第1の導電型の複数のエミッタ領域(116)と前記第2の導電型の複数のエミッタ領域(114)とにより構成されたバイモーダル領域の上方に形成されている、
請求項7から9までのいずれか1項記載の半導体デバイス。 - 前記スイッチング不能ダイオードセル(142)のうち少なくとも一部が、前記ボディ領域(112)に埋め込まれた第2の導電型のボディコンタクト領域(115)を含み、
前記ボディコンタクト領域(115)は、前記ボディ領域(112)のドーピングレベルより高いドーピングレベルを有し、
前記ボディコンタクト領域(115)は、前記表側メタライゼーション(171)とオーミック接続を成す、
請求項4から10までのいずれか1項記載の半導体デバイス。 - 前記半導体基板(100)は、複数のトレンチ(120)と、前記複数のトレンチ(120)に対して平行に延在する複数のメサ領域(125)と、を有し、
各1つの前記メサ領域(125)は、前記複数のトレンチ(120)のうち2つの隣接するトレンチ(120)間に配置されており、かつ、前記2つのトレンチ(120)によって区切られており、
前記各IGBTセル(141)と、各スイッチング可能ダイオードセル(143)と、各スイッチング不能ダイオードセル(142)と、は、1つのトレンチ(120)の各対応する部分に形成されており、
前記スイッチング不能なセル領域(1142)の少なくとも一部は、前記IGBTセル領域(1141)および/または前記スイッチング可能な還流ダイオード領域(1143)から少なくとも1つの絶縁トレンチ(127)によって分離されている、
請求項1から11までのいずれか1項記載の半導体デバイス。 - 前記スイッチング不能ダイオードセル(142)のうち少なくとも一部または全部のスイッチング不能ダイオードセル(142)のボディ領域(112)は、前記スイッチング可能ダイオードセル(143)のボディ領域(112)のドーピング濃度より低いドーピング濃度を有する、
請求項4から12までのいずれか1項記載の半導体デバイス。 - 前記スイッチング可能ダイオードセル(143)内のキャリアのライフタイムに比して前記スイッチング不能ダイオードセル(142)内のキャリアのライフタイムを短縮するため、前記スイッチング不能ダイオードセル(142)の少なくとも一部または全部に、ライフタイム制御ドーパントおよび/または結晶欠陥が設けられている、
請求項4から10までのいずれか1項記載の半導体デバイス。 - 前記スイッチング不能ダイオードセル(142)の少なくとも一部または全部が、前記各スイッチング不能ダイオードセル(142)の前記ドリフト領域(113)と前記ボディ領域(112)との間に、または、前記ドリフト領域(113)と前記ボディ領域(112)との間のpn接合部の下方に配置された第1の導電型の障壁領域(118)を有する、
請求項4から14までのいずれか1項記載の半導体デバイス。 - 前記スイッチング不能な還流ダイオード領域(1142b)は、第1のスイッチング不能ダイオードセル(642a)と第2のスイッチング不能ダイオードセル(642b)とを有し、
前記第1のスイッチング不能ダイオードセル(642a)と前記表側メタライゼーション(171)との電気的接続は、前記第2のスイッチング不能ダイオードセル(642b)と前記表側メタライゼーション(171)との電気的接続と異なる、
請求項1から15までのいずれか1項記載の半導体デバイス。 - 前記半導体基板(100)は、互いに離隔された複数のスイッチング不能な還流ダイオード領域(1142,2142,3142)を備えており、
各スイッチング不能な還流ダイオード領域(1142,2142,3142)は、それぞれ、複数のスイッチング不能ダイオードセル(142)を含み、
前記スイッチング不能な還流ダイオード領域(1142,2142,3142)の横方向分布は、不均一である、
請求項1から16までのいずれか1項記載の半導体デバイス。 - 同一のスイッチング不能な還流ダイオード領域(1142)の少なくとも2つの前記スイッチング不能ダイオードセル(142)は、前記スイッチング不能ダイオードセル(142)の各ボディ領域(112)のドーピング濃度と、ライフタイム制御ドーパントの濃度と、のうち少なくとも1つにおいて、互いに異なる、
請求項1から17までのいずれか1項記載の半導体デバイス。 - 前記スイッチング不能な還流ダイオード領域の少なくとも1つの前記スイッチング不能ダイオードセル(442b)は、障壁領域(118,118a)を有し、かつ、前記スイッチング不能な還流ダイオード領域の少なくとも1つの他のスイッチング不能ダイオードセル(442a,442c)は、障壁領域を有しないか、または、異なるドーピング濃度の障壁領域(118b)を有する、
請求項1から18までのいずれか1項記載の半導体デバイス。 - 第1のスイッチング不能な還流ダイオード領域(1142a)の少なくとも一部は、前記半導体基板(100)の第2面に形成された前記第2の導電型のエミッタ領域(114)の上方に配置されており、
第2のスイッチング不能な還流ダイオード領域(1142b)の少なくとも一部または全部は、前記半導体基板(100)の第2面に形成された前記第1の導電型のエミッタ領域(116)の上方に配置されている、
請求項7から19までのいずれか1項記載の半導体デバイス。 - 前記第1のスイッチング不能な還流ダイオード領域の各スイッチング不能ダイオードセルは、前記第2のスイッチング不能な還流ダイオード領域の各スイッチング不能ダイオードセルのエミッタ効率より高いエミッタ効率を有する、
請求項1から20までのいずれか1項記載の半導体デバイス。 - 前記半導体基板の第2面へ垂直投影したとき、前記スイッチング不能な還流ダイオード領域によって占有される面積の少なくとも50%、典型的には少なくとも55%が、前記半導体基板(100)の第2面に形成された第2の導電型の1つまたは複数のエミッタ領域(114)の上方にある、
請求項1から21までのいずれか1項記載の半導体デバイス。 - 前記半導体基板の第2面へ垂直投影したとき、前記半導体基板(100)の第2面に形成された第1の導電型の1つまたは複数のエミッタ領域(116)によって占められる面積の少なくとも50%、典型的には少なくとも55%が、前記スイッチング可能な還流ダイオード領域および前記IGBTセル領域によって占有される、
請求項1から22までのいずれか1項記載の半導体デバイス。 - 第1面(101)および第2面(102)を有する半導体基板(100)と、
前記半導体基板(100)の第1面に設けられた表側メタライゼーション(171)と、
前記半導体基板(100)の第2面に設けられた裏側メタライゼーション(172)と、
前記半導体基板(100)の第2面(102)に形成された第2の導電型の少なくとも1つのエミッタ領域(114)と、
前記半導体基板(100)の前記第2面(102)に設けられた第1の導電型の少なくとも1つのエミッタ領域(116)と、
複数のIGBTセル(141)と、
複数のスイッチング不能ダイオードセル(142)と、
を備えた半導体デバイスであって、
前記複数のIGBTセル(141)は、前記半導体基板(100)に集積され、少なくとも1つのIGBTセル領域を構成し、各IGBTセル(141)は、それぞれ、前記表側メタライゼーションと前記半導体基板(100)のドリフト領域(113)とのオーミック接続を成すための動作可能なスイッチング可能チャネル領域(151)を含み、すべてのIGBTセル(141)が前記第2の導電型のエミッタ領域(114)の上方に形成され、
前記複数のスイッチング不能ダイオードセル(142)は、前記半導体基板(100)に集積されて1つまたは複数のスイッチング不能な還流ダイオード領域を構成し、
前記1つのスイッチング不能な還流ダイオード領域の少なくとも一部または前記複数のスイッチング不能な還流ダイオード領域の少なくとも一部のスイッチング不能な還流ダイオードは、前記第2の導電型のエミッタ領域(114)の上方に配置されており、
前記1つのスイッチング不能な還流ダイオード領域の少なくとも他の一部または前記複数のスイッチング不能な還流ダイオード領域の一部のスイッチング不能な還流ダイオードは、前記第1の導電型のエミッタ領域(116)の上方に配置されている、
半導体デバイス。 - 前記第2の導電型のエミッタ領域(114)の上方に配置された前記1つのスイッチング不能な還流ダイオード領域または前記複数のスイッチング不能な還流ダイオード領域の前記一部は、前記第1の導電型のエミッタ領域(116)の上方に配置された前記1つのスイッチング不能な還流ダイオード領域または前記複数のスイッチング不能な還流ダイオード領域の他の一部のアノード効率より高いアノード効率を有する、
請求項24記載の半導体デバイス。 - IGBTの動作方法であって、
半導体基板(100)に集積されたゲート端子と、エミッタ端子と、コレクタ端子と、動作可能なスイッチング可能チャネル領域(151)をそれぞれ有する複数のIGBTセル(141)と、複数のスイッチング可能ダイオードセル(143)と、動作可能なスイッチング可能チャネル領域(151)をそれぞれ有する複数のスイッチング不能ダイオードセル(142)と、を備えたIGBTを設けるステップと、
前記IGBTセル(141)が非導通状態となり、かつ、前記スイッチング可能ダイオードセル(143)および前記スイッチング不能ダイオードセル(142)がバイポーラモードになる逆導通モードで、前記IGBTを動作させるステップと、
前記IGBTを前記逆導通モードから、前記スイッチング不能ダイオードセル(142)の少なくとも一部が依然として前記バイポーラモードである移行モードにするステップと、
を有し、
前記移行モードでは、ゲート閾値電圧の絶対値より大きい絶対値を有するゲート電圧が前記ゲート端子に印加されることにより前記スイッチング可能ダイオードセル(143)はユニポーラモードとなり、かつ、前記IGBTセル(141)は非導通モードである、動作方法。 - 前記動作方法はさらに、前記IGBTを前記移行モードから、順阻止モードにするステップを含み、
前記順阻止モードでは、ゲート閾値電圧の絶対値より小さい絶対値を有するゲート電圧が前記ゲート端子に印加されることにより、または、ゲート電圧が印加されないことにより、前記スイッチング不能ダイオードセル(142)と、前記スイッチング可能ダイオードセル(143)と、前記IGBTセル(141)と、が、非導通モードとなる、
請求項26記載の動作方法。 - 前記動作方法はさらに、前記逆導通モードおよび移行モード中に前記コレクタ端子と前記エミッタ端子との間に逆電圧が現れるように、前記逆導通モードおよび移行モード中に前記コレクタ端子と前記エミッタ端子との間に逆電流を供給するステップを含む、
請求項26または27記載の動作方法。 - 前記動作方法はさらに、前記順阻止モード中、前記コレクタ端子とエミッタ端子との間に、前記逆電圧とは逆の符号の順電圧を印加するステップを含む、
請求項28記載の動作方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102015111371.6A DE102015111371B4 (de) | 2015-07-14 | 2015-07-14 | Halbleiterbauelement mit einem schaltbaren und einem nicht schaltbaren Diodengebiet |
DE102015111371.6 | 2015-07-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017022381A true JP2017022381A (ja) | 2017-01-26 |
JP6253723B2 JP6253723B2 (ja) | 2017-12-27 |
Family
ID=57630015
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016135723A Active JP6253723B2 (ja) | 2015-07-14 | 2016-07-08 | スイッチング可能ダイオード領域およびスイッチング不能ダイオード領域を備えた半導体デバイス |
Country Status (3)
Country | Link |
---|---|
US (2) | US9941274B2 (ja) |
JP (1) | JP6253723B2 (ja) |
DE (1) | DE102015111371B4 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019054070A (ja) * | 2017-09-14 | 2019-04-04 | 株式会社東芝 | 半導体装置 |
WO2019098122A1 (ja) * | 2017-11-16 | 2019-05-23 | 株式会社デンソー | 半導体装置 |
JP2020039001A (ja) * | 2019-12-02 | 2020-03-12 | 三菱電機株式会社 | 半導体装置及び半導体装置の製造方法 |
US10756181B1 (en) | 2019-03-14 | 2020-08-25 | Kabushiki Kaisha Toshiba | Semiconductor device |
US12057497B2 (en) | 2019-07-12 | 2024-08-06 | Fuji Electric Co., Ltd. | Semiconductor device |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9024413B2 (en) * | 2013-01-17 | 2015-05-05 | Infineon Technologies Ag | Semiconductor device with IGBT cell and desaturation channel structure |
DE102015117994B8 (de) | 2015-10-22 | 2018-08-23 | Infineon Technologies Ag | Leistungshalbleitertransistor mit einer vollständig verarmten Kanalregion |
DE102016219020B4 (de) * | 2016-09-30 | 2019-11-07 | Infineon Technologies Ag | Leistungshalbleitervorrichtung und Verfahren zum Bearbeiten einer Leistungshalbleitervorrichtung |
DE102016125879B3 (de) | 2016-12-29 | 2018-06-21 | Infineon Technologies Ag | Halbleitervorrichtung mit einer IGBT-Region und einer nicht schaltbaren Diodenregion |
DE102018130095B4 (de) * | 2018-11-28 | 2021-10-28 | Infineon Technologies Dresden GmbH & Co. KG | Halbleiterleistungsschalter mit verbesserter Steuerbarkeit |
JP7346889B2 (ja) * | 2019-04-16 | 2023-09-20 | 富士電機株式会社 | 半導体装置 |
DE102019125007B4 (de) * | 2019-09-17 | 2022-06-30 | Infineon Technologies Ag | RC-IGBT mit einem IGBT-Bereich und einem Diodenbereich und Verfahren zur Herstellung eines RC-IGBT |
CN114695534A (zh) * | 2020-12-31 | 2022-07-01 | 芯恩(青岛)集成电路有限公司 | 多阈值逻辑功率器件及制备方法 |
US20230246073A1 (en) * | 2022-02-01 | 2023-08-03 | Wolfspeed, Inc. | Wide bandgap unipolar/bipolar transistor |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008192737A (ja) * | 2007-02-02 | 2008-08-21 | Denso Corp | 半導体装置 |
JP2012033897A (ja) * | 2010-07-01 | 2012-02-16 | Denso Corp | 半導体装置 |
WO2015068203A1 (ja) * | 2013-11-05 | 2015-05-14 | トヨタ自動車株式会社 | 半導体装置 |
JP2015106695A (ja) * | 2013-12-02 | 2015-06-08 | 株式会社東芝 | 半導体装置及びその製造方法 |
WO2015093038A1 (ja) * | 2013-12-20 | 2015-06-25 | 株式会社デンソー | 半導体装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9337185B2 (en) * | 2013-12-19 | 2016-05-10 | Infineon Technologies Ag | Semiconductor devices |
WO2016080269A1 (ja) * | 2014-11-17 | 2016-05-26 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
DE102016109235B4 (de) * | 2016-05-19 | 2019-02-14 | Infineon Technologies Ag | Elektrische baugruppe, die eine rückwärts leitende schaltvorrichtung und eine gleichrichtende vorrichtung enthält |
-
2015
- 2015-07-14 DE DE102015111371.6A patent/DE102015111371B4/de active Active
-
2016
- 2016-07-08 JP JP2016135723A patent/JP6253723B2/ja active Active
- 2016-07-13 US US15/209,473 patent/US9941274B2/en active Active
-
2018
- 2018-02-27 US US15/906,859 patent/US10153275B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008192737A (ja) * | 2007-02-02 | 2008-08-21 | Denso Corp | 半導体装置 |
JP2012033897A (ja) * | 2010-07-01 | 2012-02-16 | Denso Corp | 半導体装置 |
WO2015068203A1 (ja) * | 2013-11-05 | 2015-05-14 | トヨタ自動車株式会社 | 半導体装置 |
JP2015106695A (ja) * | 2013-12-02 | 2015-06-08 | 株式会社東芝 | 半導体装置及びその製造方法 |
WO2015093038A1 (ja) * | 2013-12-20 | 2015-06-25 | 株式会社デンソー | 半導体装置 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019054070A (ja) * | 2017-09-14 | 2019-04-04 | 株式会社東芝 | 半導体装置 |
WO2019098122A1 (ja) * | 2017-11-16 | 2019-05-23 | 株式会社デンソー | 半導体装置 |
JP2019091857A (ja) * | 2017-11-16 | 2019-06-13 | 株式会社デンソー | 半導体装置 |
CN111344867A (zh) * | 2017-11-16 | 2020-06-26 | 株式会社电装 | 半导体装置 |
CN111344867B (zh) * | 2017-11-16 | 2023-06-16 | 株式会社电装 | 半导体装置 |
US10756181B1 (en) | 2019-03-14 | 2020-08-25 | Kabushiki Kaisha Toshiba | Semiconductor device |
US12057497B2 (en) | 2019-07-12 | 2024-08-06 | Fuji Electric Co., Ltd. | Semiconductor device |
JP2020039001A (ja) * | 2019-12-02 | 2020-03-12 | 三菱電機株式会社 | 半導体装置及び半導体装置の製造方法 |
Also Published As
Publication number | Publication date |
---|---|
DE102015111371A1 (de) | 2017-01-19 |
US9941274B2 (en) | 2018-04-10 |
DE102015111371B4 (de) | 2017-07-20 |
US10153275B2 (en) | 2018-12-11 |
US20170018548A1 (en) | 2017-01-19 |
JP6253723B2 (ja) | 2017-12-27 |
US20180190650A1 (en) | 2018-07-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6253723B2 (ja) | スイッチング可能ダイオード領域およびスイッチング不能ダイオード領域を備えた半導体デバイス | |
US11081481B2 (en) | Semiconductor device with an IGBT region and a non-switchable diode region | |
US10504785B2 (en) | Semiconductor device | |
US9711626B2 (en) | Reverse-conducting IGBT | |
US8384151B2 (en) | Semiconductor device and a reverse conducting IGBT | |
KR101645769B1 (ko) | 선택적으로 도핑된 jfet 영역들을 갖는 파워 반도체 디바이스들 및 이러한 디바이스들을 형성하는 관련 방법들 | |
JP5191132B2 (ja) | 半導体装置 | |
US9281392B2 (en) | Charge compensation structure and manufacturing therefor | |
EP2438618B1 (en) | Power switching devices having controllable surge current capabilities | |
WO2016052261A1 (ja) | 半導体装置 | |
US20180006109A1 (en) | Power semiconductor device having fully depleted channel regions | |
JP6139312B2 (ja) | 半導体装置 | |
CN111201611B (zh) | 具有高dv/dt能力的功率开关装置及制造这种装置的方法 | |
US9887261B2 (en) | Charge compensation device and manufacturing therefor | |
CN105702719A (zh) | 具有改进稳定性的功率半导体器件及其生产方法 | |
US9806181B2 (en) | Insulated gate power device using a MOSFET for turning off | |
US9899504B2 (en) | Power semiconductor transistor having increased bipolar amplification |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170616 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170626 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170922 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171030 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171128 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6253723 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |