JP2016224699A5 - - Google Patents

Download PDF

Info

Publication number
JP2016224699A5
JP2016224699A5 JP2015110370A JP2015110370A JP2016224699A5 JP 2016224699 A5 JP2016224699 A5 JP 2016224699A5 JP 2015110370 A JP2015110370 A JP 2015110370A JP 2015110370 A JP2015110370 A JP 2015110370A JP 2016224699 A5 JP2016224699 A5 JP 2016224699A5
Authority
JP
Japan
Prior art keywords
state
processor
communication device
predetermined memory
network
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015110370A
Other languages
English (en)
Japanese (ja)
Other versions
JP2016224699A (ja
JP6444264B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2015110370A priority Critical patent/JP6444264B2/ja
Priority claimed from JP2015110370A external-priority patent/JP6444264B2/ja
Priority to US15/153,556 priority patent/US9813576B2/en
Publication of JP2016224699A publication Critical patent/JP2016224699A/ja
Publication of JP2016224699A5 publication Critical patent/JP2016224699A5/ja
Application granted granted Critical
Publication of JP6444264B2 publication Critical patent/JP6444264B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

JP2015110370A 2015-05-29 2015-05-29 通信装置、制御方法及びプログラム Active JP6444264B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2015110370A JP6444264B2 (ja) 2015-05-29 2015-05-29 通信装置、制御方法及びプログラム
US15/153,556 US9813576B2 (en) 2015-05-29 2016-05-12 Communication apparatus, control method, and program

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015110370A JP6444264B2 (ja) 2015-05-29 2015-05-29 通信装置、制御方法及びプログラム

Publications (3)

Publication Number Publication Date
JP2016224699A JP2016224699A (ja) 2016-12-28
JP2016224699A5 true JP2016224699A5 (enExample) 2018-07-05
JP6444264B2 JP6444264B2 (ja) 2018-12-26

Family

ID=57399644

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015110370A Active JP6444264B2 (ja) 2015-05-29 2015-05-29 通信装置、制御方法及びプログラム

Country Status (2)

Country Link
US (1) US9813576B2 (enExample)
JP (1) JP6444264B2 (enExample)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6428529B2 (ja) * 2015-08-17 2018-11-28 京セラドキュメントソリューションズ株式会社 画像形成装置
JP6899575B2 (ja) * 2016-11-18 2021-07-07 オージー技研株式会社 入浴装置
US20180150124A1 (en) * 2016-11-28 2018-05-31 Qualcomm Incorporated Wifi memory power minimization
US11256317B2 (en) * 2019-05-17 2022-02-22 Facebook Technologies, Llc Systems and methods for scheduling component activation
JP7401234B2 (ja) * 2019-09-25 2023-12-19 東芝テック株式会社 画像形成装置及び制御方法
US20230056665A1 (en) * 2021-08-18 2023-02-23 Micron Technology, Inc. Mechanism to provide reliable receipt of event messages
JP7718208B2 (ja) * 2021-09-28 2025-08-05 ブラザー工業株式会社 プリンタ

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07134628A (ja) 1993-11-10 1995-05-23 Hitachi Ltd 省電力制御方法および情報処理装置
JP4244918B2 (ja) * 2004-12-13 2009-03-25 コニカミノルタビジネステクノロジーズ株式会社 画像形成装置
JP5094666B2 (ja) * 2008-09-26 2012-12-12 キヤノン株式会社 マルチプロセッサシステム及びその制御方法、並びに、コンピュータプログラム
JP4720926B2 (ja) * 2009-03-26 2011-07-13 ブラザー工業株式会社 処理装置
JP5360114B2 (ja) * 2011-03-31 2013-12-04 ブラザー工業株式会社 通信装置
JP5678784B2 (ja) * 2011-04-14 2015-03-04 セイコーエプソン株式会社 回路、電子機器、及び印刷装置
JP6409590B2 (ja) * 2015-01-22 2018-10-24 富士ゼロックス株式会社 情報処理装置及びプログラム

Similar Documents

Publication Publication Date Title
JP2016224699A5 (enExample)
TWI468926B (zh) 處理器電力管理及方法
US7996694B2 (en) Dark wake
US9293119B2 (en) Method and apparatus for optimizing display updates on an interactive display device
TWI528169B (zh) 在閒置顯示情況中之記憶體電力節省
CN105492993B (zh) 用于每瓦特最优性能的智能多核控制
US9383851B2 (en) Method and apparatus for buffering sensor input in a low power system state
US9164931B2 (en) Clamping of dynamic capacitance for graphics
JP6909290B2 (ja) 電力パフォーマンス管理のためのアプリケーションプロファイリング
US7934110B2 (en) Dynamically managing thermal levels in a processing system
JP2017515230A5 (enExample)
KR102773528B1 (ko) 성능 보장 전력 관리를 갖는 실시간 gpu 렌더링
RU2011113545A (ru) Технологии для управления использованием энергии питания
JP2011180764A5 (ja) 管理装置、その制御方法、及びプログラム
US12190174B2 (en) Selective workgroup wake-up based on synchronization mechanism identification with high contention scenario
US9678781B2 (en) Methods of and data processing systems for handling an accelerator's scheduling statistics
EP3178065A1 (en) Method and system for frame pacing
JP2012022623A5 (ja) 画像処理装置の制御方法、画像処理装置、およびプログラム
WO2019231733A1 (en) Watchdog timer hierarchy
JP6151465B1 (ja) プロセッサコアの電力モードを制御するためのレイテンシベースの電力モードユニット、ならびに関連する方法およびシステム
JP2015126297A5 (ja) 画像処理装置及びその制御方法
JP2015227037A5 (enExample)
US20140189378A1 (en) Table driven multiple passive trip platform passive thermal management
JP2019181755A5 (enExample)
CN117496866A (zh) 薄膜晶体管tft屏驱动系统、方法和显示设备