JP2016150137A - Game machine - Google Patents

Game machine Download PDF

Info

Publication number
JP2016150137A
JP2016150137A JP2015029485A JP2015029485A JP2016150137A JP 2016150137 A JP2016150137 A JP 2016150137A JP 2015029485 A JP2015029485 A JP 2015029485A JP 2015029485 A JP2015029485 A JP 2015029485A JP 2016150137 A JP2016150137 A JP 2016150137A
Authority
JP
Japan
Prior art keywords
data
image
circuit
signal
effect
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015029485A
Other languages
Japanese (ja)
Other versions
JP5909569B1 (en
Inventor
貴史 野尻
Takashi Nojiri
貴史 野尻
猛 草野
Takeshi Kusano
猛 草野
曜漢 成田
Yokan Narita
曜漢 成田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Shoji Co Ltd
Original Assignee
Fuji Shoji Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Shoji Co Ltd filed Critical Fuji Shoji Co Ltd
Priority to JP2015029485A priority Critical patent/JP5909569B1/en
Application granted granted Critical
Publication of JP5909569B1 publication Critical patent/JP5909569B1/en
Publication of JP2016150137A publication Critical patent/JP2016150137A/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Pinball Game Machines (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a game machine capable of realizing a clear image performance of high picture quality.SOLUTION: An image control unit comprises: a CPU circuit 51 for controlling an image performance centrally and generally; a CGROM 55 for storing compression data to become components of a still picture or a moving image constituting an image performance; and a VDP circuit 52 for realizing an image performance by outputting image data created from the compression data based on an instruction of an image performance CPU 63, to display devices DS1 and DS2. The image control unit sends a readout command for specifying a group of compression data, as serial data Tx to the CGROM 55. On the other hand, the CGROM 55 returns one group of compression data as serial data Rx.SELECTED DRAWING: Figure 6

Description

本発明は、遊技動作に起因する抽選処理を行い、その抽選結果に対応する画像演出を実行する遊技機に関し、特に、迫力ある画像演出を安定して実行できる遊技機に関する。   The present invention relates to a gaming machine that performs a lottery process resulting from a gaming operation and executes an image effect corresponding to the lottery result, and more particularly to a gaming machine that can stably execute a powerful image effect.

パチンコ機などの弾球遊技機は、遊技盤に設けた図柄始動口と、複数の表示図柄による一連の図柄変動態様を表示する図柄表示部と、開閉板が開閉される大入賞口などを備えて構成されている。そして、図柄始動口に設けられた検出スイッチが遊技球の通過を検出すると入賞状態となり、遊技球が賞球として払出された後、図柄表示部では表示図柄が所定時間変動される。その後、7・7・7などの所定の態様で図柄が停止すると大当り状態となり、大入賞口が繰返し開放されて、遊技者に有利な遊技状態を発生させている。   A ball game machine such as a pachinko machine has a symbol start opening provided on the game board, a symbol display section for displaying a series of symbol variation patterns by a plurality of display symbols, and a big winning opening for opening and closing the opening and closing plate. Configured. When the detection switch provided at the symbol start port detects the passage of the game ball, the winning state is entered, and after the game ball is paid out as a prize ball, the display symbol is changed for a predetermined time in the symbol display section. Thereafter, when the symbol is stopped in a predetermined manner such as 7, 7, 7, etc., a big hit state is established, and the big winning opening is repeatedly opened to generate a gaming state advantageous to the player.

このような遊技状態を発生させるか否かは、図柄始動口に遊技球が入賞したことを条件に実行される大当り抽選で決定されており、上記の図柄変動動作は、この抽選結果を踏まえたものとなっている。例えば、抽選結果が当選状態である場合には、リーチアクションなどと称される演出動作を20秒前後実行し、その後、特別図柄を整列させている。一方、ハズレ状態の場合にも、同様のリーチアクションが実行されることがあり、この場合には、遊技者は、大当り状態になることを強く念じつつ演出動作の推移を注視することになる。そして、図柄変動動作の終了時に、停止ラインに所定図柄が揃えば、大当り状態であることが遊技者に保証されたことになる。   Whether or not to generate such a game state is determined by a jackpot lottery executed on the condition that a game ball has won at the symbol start opening, and the above symbol variation operation is based on this lottery result. It has become a thing. For example, when the lottery result is in a winning state, an effect operation called reach action or the like is executed for about 20 seconds, and then the special symbols are aligned. On the other hand, a similar reach action may be executed even in the case of a lost state. In this case, the player pays close attention to the big hit state and pays close attention to the transition of the performance operation. When the predetermined symbols are aligned on the stop line at the end of the symbol variation operation, the player is guaranteed to be in the big hit state.

この種の遊技機では、各種の演出を複雑化かつ豊富化したいところ、特に、画像演出については、その要請が高い。そのため、表示装置は勢い大型化し、また、高速に変化する動画も含め、解像度についても極限的に上げたいところである。   In this type of gaming machine, it is desired to make various productions complicated and rich, especially for image production. For this reason, the display device is increasing in size and it is desired to increase the resolution as much as possible, including moving images that change at high speed.

そのため、動画や静止画を構成する大量のCGデータを表示装置の更新タイミングに対応して、短時間で読み出す必要があるところ、この描画処理に限界があった。すなわち、高価なメモリを使用して対処したのでは、製造コストが高騰化するので、製造コストを上昇させることなく、高画質の鮮明な画像演出を実現する構成が強く望まれる。   For this reason, a large amount of CG data constituting a moving image or a still image needs to be read out in a short time corresponding to the update timing of the display device, and this drawing process has a limit. In other words, if an expensive memory is used, the manufacturing cost increases. Therefore, a configuration that realizes a high-quality and clear image effect without increasing the manufacturing cost is strongly desired.

この発明は、上記の課題に鑑みてなされたものであって、高画質の鮮明な画像演出を実現ことができる遊技機を提供することを目的とする。   This invention is made in view of said subject, Comprising: It aims at providing the gaming machine which can implement | achieve the clear image production of a high quality.

上記の目的を達成するため、本発明は、所定のスイッチ信号に起因して実行される抽選処理の抽選結果に対応する画像演出を、他の制御手段から受けた制御コマンドに基づいて実行するサブ制御手段を設けた遊技機であって、前記サブ制御手段は、画像演出を中心統括的に制御する画像演出制御手段と、画像演出を構成する静止画及び/又は動画の構成要素となる圧縮データを記憶するデータ記憶手段と、前記画像演出制御手段の指示に基づく圧縮データから生成された画像データを表示装置に出力することで画像演出を実現する画像生成手段と、を有して構成され、前記画像生成手段は、読み出すべき一群の圧縮データを特定する読出しコマンドをシリアルデータとして前記データ記憶手段に送信する一方、前記読出しコマンドを受けた前記データ記憶手段は、一群の圧縮データを、シリアルデータとして返信するよう構成されている。   In order to achieve the above object, the present invention is a sub-process for executing an image effect corresponding to a lottery result of a lottery process executed based on a predetermined switch signal based on a control command received from another control means. A gaming machine provided with a control means, wherein the sub-control means is an image effect control means for centrally controlling an image effect, and compressed data that is a constituent element of a still image and / or a moving image constituting the image effect. Data storage means for storing the image data, and image generation means for realizing the image effect by outputting the image data generated from the compressed data based on the instruction of the image effect control means to the display device, The image generating means transmits a read command for specifying a group of compressed data to be read as serial data to the data storage means, while receiving the read command. Data storage means, a group of compressed data, is configured to reply as serial data.

ここで、前記読出しコマンドは、一群の圧縮データについて、アドレス情報とデータ量とを特定しているのが好適である。また、前記読出しコマンドを受けた前記データ記憶手段は、一群の圧縮データを、所定単位毎にFIS形式(Frame Instruction Structure )でシリアル送信するのが好適である。   Here, it is preferable that the read command specifies address information and a data amount for a group of compressed data. The data storage means that has received the read command preferably serially transmits a group of compressed data in a FIS format (Frame Instruction Structure) for each predetermined unit.

上記した本発明の遊技機によれば、高画質の鮮明な画像演出を実現することができる。   According to the gaming machine of the present invention described above, it is possible to realize a clear image effect with high image quality.

実施例に示すパチンコ機の斜視図である。It is a perspective view of the pachinko machine shown in an example. 図1のパチンコ機の遊技盤を図示した正面図である。It is the front view which illustrated the game board of the pachinko machine of FIG. 第1実施例のパチンコ機の全体構成を示すブロック図である。It is a block diagram which shows the whole structure of the pachinko machine of 1st Example. 演出制御部と画像制御部の回路構成を例示するブロック図である。FIG. 4 is a block diagram illustrating a circuit configuration of an effect control unit and an image control unit. 時計ICの構成を説明する図面である。2 is a diagram illustrating a configuration of a timepiece IC. 第1実施例の画像演出を担当する複合チップの内部構成を示すブロック図である。It is a block diagram which shows the internal structure of the composite chip in charge of the image production of 1st Example. HSSコントローラの内部構成を示すブロック図である。It is a block diagram which shows the internal structure of a HSS controller. ホスト側であるHSSコントローラと、デバイス側の動作手順を説明する図面である。It is drawing explaining the HSS controller which is a host side, and the operation procedure on the device side. 複合チップの内部動作を説明するフローチャートと、表示回路の動作を説明する図面である。5 is a flowchart for explaining the internal operation of the composite chip and a drawing for explaining the operation of the display circuit. 複合チップ各部の動作内容を説明する図面である。It is drawing explaining the operation | movement content of each part of a composite chip. 第2実施例のパチンコ機の全体構成を示すブロック図である。It is a block diagram which shows the whole structure of the pachinko machine of 2nd Example. 図11の一部を詳細に示すブロック図である。It is a block diagram which shows a part of FIG. 11 in detail. 第2実施例における複合チップの内部構成を説明する図面である。It is drawing explaining the internal structure of the composite chip | tip in 2nd Example. 第3実施例における複合チップの内部動作内容を説明する図面である。It is drawing explaining the internal operation | movement content of the composite chip | tip in 3rd Example. 第4実施例における複合チップの内部動作内容を説明する図面である。It is drawing explaining the internal operation | movement content of the composite chip | tip in 4th Example.

以下、実施例に基づいて本発明を詳細に説明する。図1は、本実施例のパチンコ機GMを示す斜視図である。このパチンコ機GMは、島構造体に着脱可能に装着される矩形枠状の木製外枠1と、外枠1に固着されたヒンジ2を介して開閉可能に枢着される前枠3とで構成されている。この前枠3には、遊技盤5が、裏側からではなく、表側から着脱自在に装着され、その前側には、ガラス扉6と前面板7とが夫々開閉自在に枢着されている。   Hereinafter, the present invention will be described in detail based on examples. FIG. 1 is a perspective view showing a pachinko machine GM of the present embodiment. This pachinko machine GM includes a rectangular frame-shaped wooden outer frame 1 that is detachably mounted on an island structure, and a front frame 3 that is pivotably mounted via a hinge 2 fixed to the outer frame 1. It is configured. A game board 5 is detachably attached to the front frame 3 from the front side, not from the back side, and a glass door 6 and a front plate 7 are pivotally attached to the front side so as to be openable and closable.

ガラス扉6の外周には、LEDランプなどによる電飾ランプが、略C字状に配置されている。一方、ガラス扉6の上部左右位置と下側には、全3個のスピーカが配置されている。上部に配置された2個のスピーカは、各々、左右チャネルR,Lの音声を出力し、下側のスピーカは重低音を出力するよう構成されている。   On the outer periphery of the glass door 6, an electric lamp such as an LED lamp is arranged in a substantially C shape. On the other hand, at the upper left and right positions and the lower side of the glass door 6, all three speakers are arranged. The two speakers arranged in the upper part are each configured to output sound of the left and right channels R and L, and the lower speaker is configured to output heavy bass.

前面板7には、発射用の遊技球を貯留する上皿8が装着され、前枠3の下部には、上皿8から溢れ出し又は抜き取った遊技球を貯留する下皿9と、発射ハンドル10とが設けられている。発射ハンドル10は発射モータと連動しており、発射ハンドル10の回動角度に応じて動作する打撃槌によって遊技球が発射される。   The front plate 7 is provided with an upper plate 8 for storing game balls for launching, and a lower plate 9 for storing game balls overflowing or extracted from the upper plate 8 and a launch handle at the lower part of the front frame 3. 10 are provided. The launch handle 10 is interlocked with the launch motor, and a game ball is launched by a striking rod that operates according to the rotation angle of the launch handle 10.

上皿8の外周面には、チャンスボタン11が設けられている。このチャンスボタン11は、遊技者の左手で操作できる位置に設けられており、遊技者は、発射ハンドル10から右手を離すことなくチャンスボタン11を操作できる。このチャンスボタン11は、通常時には機能していないが、ゲーム状態がボタンチャンス状態となると内蔵ランプが点灯されて操作可能となる。なお、ボタンチャンス状態は、必要に応じて設けられるゲーム状態である。   A chance button 11 is provided on the outer peripheral surface of the upper plate 8. The chance button 11 is provided at a position where it can be operated with the left hand of the player, and the player can operate the chance button 11 without releasing the right hand from the firing handle 10. The chance button 11 does not function normally, but when the game state becomes the button chance state, the built-in lamp is turned on and can be operated. The button chance state is a game state provided as necessary.

上皿8の右部には、カード式球貸し機に対する球貸し操作用の操作パネル12が設けられ、カード残額を3桁の数字で表示する度数表示部と、所定金額分の遊技球の球貸しを指示する球貸しスイッチと、ゲーム終了時にカードの返却を指令する返却スイッチとが設けられている。   On the right side of the upper plate 8, an operation panel 12 for ball lending operation with respect to the card-type ball lending machine is provided, a frequency display unit for displaying the remaining amount of the card with a three-digit number, and a ball of game balls for a predetermined amount A ball lending switch for instructing lending and a return switch for instructing to return the card at the end of the game are provided.

図2に示すように、遊技盤5の表面には、金属製の外レールと内レールとからなるガイドレール13が環状に設けられ、その略中央には、中央開口HOが設けられている。そして、中央開口HOの下方には、不図示の可動演出体が隠蔽状態で収納されており、可動予告演出時には、その可動演出体が上昇して露出状態となることで、所定の信頼度の予告演出を実現している。ここで、予告演出とは、遊技者に有利な大当り状態が招来することを不確定に報知する演出であり、予告演出の信頼度とは、大当り状態が招来する確率を意味している。   As shown in FIG. 2, a guide rail 13 made of a metal outer rail and an inner rail is provided on the surface of the game board 5 in an annular shape, and a central opening HO is provided at the approximate center thereof. A movable effect body (not shown) is housed in a concealed state below the central opening HO, and at the time of a movable notice effect, the movable effect body rises into an exposed state so that a predetermined reliability can be obtained. The notice effect is realized. Here, the notice effect is an effect that informs indefinitely that a big hit state advantageous to the player will occur, and the reliability of the notice effect means the probability that the big hit state will result.

中央開口HOには、大型の液晶カラーディスプレイ(LCD)で構成されたメイン表示装置DS1が配置され、メイン表示装置DS1の右側には、小型の液晶カラーディスプレイで構成された可動式のサブ表示装置DS2が配置されている。メイン表示装置DS1は、大当り状態に係わる特定図柄を変動表示すると共に背景画像や各種のキャラクタなどをアニメーション的に表示する装置である。この表示装置DS1は、中央部に特別図柄表示部Da〜Dcと右上部に普通図柄表示部19とを有している。そして、特別図柄表示部Da〜Dcでは、大当り状態の招来を期待させるリーチ演出が実行されることがあり、特別図柄表示部Da〜Dc及びその周りでは、適宜な予告演出などが実行される。   A main display device DS1 composed of a large liquid crystal color display (LCD) is disposed in the central opening HO, and a movable sub display device composed of a small liquid crystal color display is disposed on the right side of the main display device DS1. DS2 is arranged. The main display device DS1 is a device that variably displays a specific symbol related to the big hit state and displays a background image and various characters in an animated manner. The display device DS1 has special symbol display portions Da to Dc in the center portion and a normal symbol display portion 19 in the upper right portion. In the special symbol display portions Da to Dc, there is a case where a reach effect that expects a big hit state is invited, and in the special symbol display portions Da to Dc and the surroundings, an appropriate notice effect is executed.

サブ表示装置DS2は、通常時には、その表示画面が遊技者に見やすい角度に傾斜した静止状態で画像情報を表示している。但し、所定の予告演出時には、遊技者に見やすい角度に傾斜角度を変えながら、図示の左側に移動する共に、所定の予告画像を表示するようになっている。   The sub display device DS2 normally displays the image information in a stationary state in which the display screen is inclined at an angle that is easy for the player to see. However, at the time of a predetermined notice effect, while moving to the left side of the figure while changing the inclination angle to an angle that is easy for the player to see, a predetermined notice image is displayed.

すなわち、実施例のサブ表示装置DS2は、単なる表示装置ではなく、予告演出を実行する可動演出体としても機能している。ここで、サブ表示装置DS2による予告演出は、その信頼度が高く設定されており、遊技者は、大きな期待感をもってサブ表示装置DS2の移動動作に注目することになる。   That is, the sub display device DS2 of the embodiment functions not only as a display device but also as a movable effect body that executes a notice effect. Here, the announcement effect by the sub display device DS2 is set with high reliability, and the player pays attention to the moving operation of the sub display device DS2 with a great sense of expectation.

ところで、遊技球が落下移動する遊技領域には、第1図柄始動口15a、第2図柄始動口15b、第1大入賞口16a、第2大入賞口16b、普通入賞口17、及び、ゲート18が配設されている。これらの入賞口15〜18は、それぞれ内部に検出スイッチを有しており、遊技球の通過を検出できるようになっている。   By the way, in the game area where the game ball falls and moves, the first symbol starting port 15a, the second symbol starting port 15b, the first big winning port 16a, the second big winning port 16b, the normal winning port 17, and the gate 18 are used. Is arranged. Each of these winning openings 15 to 18 has a detection switch inside, and can detect the passage of a game ball.

第1図柄始動口15aの上部には、導入口INから進入した遊技球がシーソー状又はルーレット状に移動した後に、第1図柄始動口15に入賞可能に構成された演出ステージ14が配置されている。そして、第1図柄始動口15に遊技球が入賞すると、特別図柄表示部Da〜Dcの変動動作が開始されるよう構成されている。   On the upper part of the first symbol starting port 15a, there is arranged an effect stage 14 configured to be able to win a prize in the first symbol starting port 15 after the game ball entering from the introduction port IN moves in a seesaw shape or a roulette shape. Yes. And when a game ball wins the 1st symbol starting port 15, it is comprised so that the fluctuation | variation operation | movement of the special symbol display parts Da-Dc will be started.

第2図柄始動口15bは、左右一対の開閉爪を備えた電動式チューリップで開閉されるように構成され、普通図柄表示部19の変動後の停止図柄が当り図柄を表示した場合には、所定時間だけ、若しくは、所定個数の遊技球を検出するまで、開閉爪が開放されるようになっている。   The second symbol start port 15b is configured to be opened and closed by an electric tulip having a pair of left and right opening and closing claws. When the stop symbol after fluctuation of the normal symbol display unit 19 displays a winning symbol, a predetermined symbol is displayed. The opening / closing claw is opened only for a time or until a predetermined number of game balls are detected.

なお、普通図柄表示部19は、普通図柄を表示するものであり、ゲート18を通過した遊技球が検出されると、普通図柄が所定時間だけ変動し、遊技球のゲート18の通過時点において抽出された抽選用乱数値により決定される停止図柄を表示して停止する。   The normal symbol display unit 19 displays a normal symbol. When a game ball that has passed through the gate 18 is detected, the normal symbol fluctuates for a predetermined time and is extracted when the game ball passes through the gate 18. The stop symbol determined by the selected lottery random value is displayed and stopped.

第1大入賞口16aは、前後方向に進退するスライド盤を有して構成され、第2大入賞口16bは、下端が軸支されて前方に開放する開閉板を有して構成されている。第1大入賞口16aや第2大入賞口16bの動作は、特に限定されないが、この実施例では、第1大入賞口16aは、第1図柄始動口15aに対応し、第2大入賞口16bは、第1図柄始動口15bに対応するよう構成されている。   The first big prize opening 16a is configured with a slide board that advances and retreats in the front-rear direction, and the second big prize opening 16b is configured with an opening / closing plate that is pivotally supported at the lower end and opens forward. . The operation of the first grand prize opening 16a and the second big prize opening 16b is not particularly limited. In this embodiment, the first big prize opening 16a corresponds to the first symbol start opening 15a, and the second big prize opening 16b is comprised corresponding to the 1st symbol starting port 15b.

すなわち、第1図柄始動口15aに遊技球が入賞すると、特別図柄表示部Da〜Dcの変動動作が開始され、その後、所定の大当り図柄が特別図柄表示部Da〜Dcに整列すると、第1大当りたる特別遊技が開始され、第1大入賞口16aのスライド盤が、前方に開放されて遊技球の入賞が容易化される。   That is, when a game ball is won at the first symbol start opening 15a, the changing operation of the special symbol display portions Da to Dc is started. After that, when the predetermined big hit symbol is aligned with the special symbol display portions Da to Dc, the first big hit A special game is started, and the slide board of the first big winning opening 16a is opened forward to facilitate the winning of a game ball.

一方、第2図柄始動口15bへの遊技球の入賞によって開始された変動動作の結果、所定の大当り図柄が特別図柄表示部Da〜Dcに整列すると、第2大当りたる特別遊技が開始され、第2大入賞口16bの開閉板が開放されて遊技球の入賞が容易化される。特別遊技(大当り状態)の遊技価値は、整列する大当り図柄などに対応して種々相違するが、何れの遊技価値が付与されるかは、遊技球の入賞タイミングに応じた抽選結果に基づいて予め決定される。   On the other hand, when a predetermined big hit symbol is aligned with the special symbol display portions Da to Dc as a result of the fluctuating motion started by winning the game ball in the second symbol start opening 15b, a special game corresponding to the second big hit is started, The open / close plate of the two major winning openings 16b is opened to facilitate the winning of game balls. The game value of the special game (hit state) varies according to the jackpot symbols to be arranged, etc., which game value is given based on the lottery result according to the winning timing of the game ball in advance It is determined.

典型的な大当り状態では、大入賞口16の開閉板が開放された後、所定時間が経過し、又は所定数(例えば10個)の遊技球が入賞すると開閉板が閉じる。このような動作は、最大で例えば15回まで継続され、遊技者に有利な状態に制御される。なお、特別図柄表示部Da〜Dcの変動後の停止図柄が特別図柄のうちの特定図柄であった場合には、特別遊技の終了後のゲームが高確率状態(確変状態)となるという特典が付与される。   In a typical big hit state, the opening / closing plate closes when a predetermined time elapses after the opening / closing plate of the big winning opening 16 is opened or when a predetermined number (for example, 10) of game balls wins. Such an operation is continued up to 15 times, for example, and is controlled in a state advantageous to the player. In addition, when the stop symbol after the change of the special symbol display parts Da to Dc is a specific symbol among the special symbols, there is a privilege that the game after the end of the special game becomes a high probability state (probability variation state). Is granted.

図3は、上記した各動作を実現するパチンコ機GMの全体回路構成を示すブロック図であり、図4はその一部を詳細に図示したものである。図3に示す通り、このパチンコ機GMは、AC24Vを受けて各種の直流電圧や、電源異常信号ABN1、ABN2やシステムリセット信号(電源リセット信号)SYSなどを出力する電源基板20と、遊技制御動作を中心統括的に担う主制御基板21と、主制御基板21から受けた制御コマンドCMDに基づいてランプ演出及び音声演出などを実行する演出制御基板22と、演出制御基板22から受けた制御コマンドCMD’に基づいて2つの表示装置DS1,DS2を駆動する画像制御基板23と、主制御基板21から受けた制御コマンドCMD”に基づいて払出モータMを制御して遊技球を払い出す払出制御基板24と、遊技者の操作に応答して遊技球を発射させる発射制御基板25と、を中心に構成されている。   FIG. 3 is a block diagram showing an overall circuit configuration of the pachinko machine GM that realizes the above-described operations, and FIG. 4 shows a part of it in detail. As shown in FIG. 3, the pachinko machine GM receives 24V AC and outputs various DC voltages, power supply abnormality signals ABN1, ABN2, a system reset signal (power reset signal) SYS, and the like, and a game control operation. A main control board 21 that centrally handles the sound, an effect control board 22 that executes a lamp effect and a sound effect based on a control command CMD received from the main control board 21, and a control command CMD received from the effect control board 22 The image control board 23 that drives the two display devices DS1 and DS2 based on 'and the payout control board 24 that controls the payout motor M based on the control command CMD "received from the main control board 21 to pay out the game ball. And a launch control board 25 that launches a game ball in response to the player's operation.

図示の通り、主制御基板21が出力する制御コマンドCMDは、演出制御基板22に伝送される。また、主制御基板21が出力する制御コマンドCMD”は、主基板中継基板32を経由して、払出制御基板24に伝送される。   As illustrated, the control command CMD output from the main control board 21 is transmitted to the effect control board 22. The control command CMD ″ output from the main control board 21 is transmitted to the payout control board 24 via the main board relay board 32.

制御コマンドCMD,CMD’,CMD”は、何れも16ビット長であるが、主制御基板21や払出制御基板24が関係する制御コマンドは、8ビット長毎に2回に分けてパラレル送信されている。一方、演出制御基板22から画像制御基板23に伝送される制御コマンドCMD’は、16ビット長をまとめてパラレル伝送されている。そのため、可動予告演出を含む予告演出を、多様化して多数の制御コマンドを連続的に送受信するような場合でも、迅速にその処理を終えることができ、他の制御動作に支障を与えない。   The control commands CMD, CMD ′, and CMD ”are all 16 bits long, but the control commands related to the main control board 21 and the payout control board 24 are transmitted in parallel every two 8 bits. On the other hand, the control command CMD ′ transmitted from the effect control board 22 to the image control board 23 is transmitted in parallel with a 16-bit length. Even when such control commands are continuously transmitted and received, the processing can be completed quickly, and other control operations are not hindered.

図示の通り、本実施例では、画像制御基板23及び演出制御基板22からアクセス可能な液晶インタフェイス基板28が設けられている。そして、液晶インタフェイス基板28は、現在時刻を計時可能な時計回路(リアルタイムクロック)RTCと、遊技実績情報を記憶するメモリ素子(Static Random Access Memory )SRAMが搭載されている。   As shown in the figure, in this embodiment, a liquid crystal interface board 28 accessible from the image control board 23 and the effect control board 22 is provided. The liquid crystal interface board 28 is equipped with a clock circuit (real time clock) RTC capable of measuring the current time and a memory element (Static Random Access Memory) SRAM for storing game performance information.

また、本実施例では、画像制御基板23は、LVDS受信回路などを搭載した液晶インタフェイス基板28を経由して、メイン表示装置DS1とサブ表示装置DS2を駆動している。ここで、液晶インタフェイス基板28と、画像制御基板23とは、配線ケーブルを経由することなく、雄型コネクタと雌型コネクタとを直結されている。同様に、演出制御基板23と液晶インタフェイス基板28についても、配線ケーブルを経由することなく、雄型コネクタと雌型コネクタとを直結されている。そのため、各電子回路の回路構成を複雑高度化しても基板全体の収納空間を最小化できると共に、接続ラインを最短化することで耐ノイズ性を高めることができる。   In this embodiment, the image control board 23 drives the main display device DS1 and the sub display device DS2 via the liquid crystal interface board 28 on which an LVDS receiving circuit and the like are mounted. Here, the liquid crystal interface board 28 and the image control board 23 are directly connected to the male connector and the female connector without going through a wiring cable. Similarly, for the effect control board 23 and the liquid crystal interface board 28, the male connector and the female connector are directly connected without going through the wiring cable. Therefore, even if the circuit configuration of each electronic circuit is complicated and sophisticated, the storage space of the entire board can be minimized, and noise resistance can be improved by minimizing the connection lines.

これら主制御基板21、演出制御基板22、画像制御基板23、及び払出制御基板24には、ワンチップマイコンなどのコンピュータ回路がそれぞれ搭載されている。そこで、これらの制御基板21〜24と液晶インタフェイス基板28に搭載された回路、及びその回路によって実現される動作を機能的に総称して、本明細書では、主制御部21、演出制御部22、画像制御部23、及び払出制御部24と言うことがある。なお、主制御部21に対して、演出制御部22、画像制御部23、及び払出制御部24の全部又は一部がサブ制御部となる。   A computer circuit such as a one-chip microcomputer is mounted on each of the main control board 21, the effect control board 22, the image control board 23, and the payout control board 24. Therefore, the control board 21 to 24 and the circuit mounted on the liquid crystal interface board 28 and the operations realized by the circuit are collectively referred to as a function. 22, image control unit 23, and payout control unit 24. Note that, with respect to the main control unit 21, all or part of the effect control unit 22, the image control unit 23, and the payout control unit 24 become sub-control units.

このパチンコ機GMは、図3の破線で囲む枠側部材GM1と、遊技盤5の背面に固定された盤側部材GM2とに大別されている。枠側部材GM1には、ガラス扉6や前面板7が枢着された前枠3と、その外側の木製外枠1とが含まれており、機種の変更に拘わらず、長期間にわたって遊技ホールに固定的に設置される。一方、盤側部材GM2は、機種変更に対応して交換され、新たな盤側部材GM2が、元の盤側部材の代わりに枠側部材GM1に取り付けられる。なお、枠側部材1を除く全てが、盤側部材GM2である。   This pachinko machine GM is roughly divided into a frame side member GM1 surrounded by a broken line in FIG. 3 and a board side member GM2 fixed to the back of the game board 5. The frame side member GM1 includes a front frame 3 on which a glass door 6 and a front plate 7 are pivotally attached, and a wooden outer frame 1 on the outside thereof. Is fixedly installed. On the other hand, the board side member GM2 is replaced in response to the model change, and a new board side member GM2 is attached to the frame side member GM1 instead of the original board side member. All except the frame side member 1 is the panel side member GM2.

図3の破線枠に示す通り、枠側部材GM1には、電源基板20と、払出制御基板24と、発射制御基板25と、枠中継基板35とが含まれており、これらの回路基板が、前枠3の適所に各々固定されている。一方、遊技盤5の背面には、主制御基板21、演出制御基板22、画像制御基板23が、表示装置DS1,DS2やその他の回路基板と共に固定されている。そして、枠側部材GM1と盤側部材GM2とは、一箇所に集中配置された接続コネクタC1〜C4によって電気的に接続されている。   As shown in the broken line frame in FIG. 3, the frame-side member GM1 includes a power supply board 20, a payout control board 24, a launch control board 25, and a frame relay board 35. Each is fixed in place on the front frame 3. On the other hand, a main control board 21, an effect control board 22, and an image control board 23 are fixed to the back of the game board 5 together with the display devices DS1 and DS2 and other circuit boards. And the frame side member GM1 and the board | substrate side member GM2 are electrically connected by the connection connectors C1-C4 concentratedly arranged in one place.

電源基板20は、接続コネクタC2を通して、主基板中継基板32に接続され、接続コネクタC3を通して、電源中継基板33に接続されている。電源基板20には、交流電源の投入と遮断とを監視する電源監視部MNTが設けられている。電源監視部MNTは、交流電源が投入されたことを検知すると、所定時間だけシステムリセット信号SYSをLレベルに維持した後に、これをHレベルに遷移させる。   The power supply board 20 is connected to the main board relay board 32 through the connection connector C2, and is connected to the power supply relay board 33 through the connection connector C3. The power supply board 20 is provided with a power supply monitoring unit MNT that monitors whether AC power is turned on or off. When power supply monitoring unit MNT detects that AC power is turned on, it maintains system reset signal SYS at L level for a predetermined time, and then transitions it to H level.

また、電源監視部MNTは、交流電源の遮断を検知すると、電源異常信号ABN1,ABN2を、直ちにLレベルに遷移させる。電源異常信号ABN1,ABN2は、電源投入後に速やかにHレベルとなる。   Further, when power supply monitoring unit MNT detects the interruption of the AC power supply, power supply abnormality signals ABN1 and ABN2 are immediately shifted to the L level. The power supply abnormality signals ABN1 and ABN2 quickly become H level after the power is turned on.

ところで、本実施例のシステムリセット信号は、交流電源に基づく直流電源によって生成されている。そのため、交流電源の投入(通常は電源スイッチのON)を検知してHレベルに増加した後は、直流電源電圧が異常レベルまで低下しない限り、Hレベルを維持する。したがって、直流電源電圧が維持された状態で、交流電源が瞬停状態となっても、システムリセット信号SYSがCPUをリセットすることはない。なお、電源異常信号ABN1,ABN2は、交流電源の瞬停状態でも出力される。   Incidentally, the system reset signal of this embodiment is generated by a DC power supply based on an AC power supply. For this reason, after detecting the turning-on of the AC power supply (usually turning on the power switch) and increasing it to the H level, the H level is maintained unless the DC power supply voltage drops to an abnormal level. Therefore, even if the AC power supply is in an instantaneous power interruption state while the DC power supply voltage is maintained, the system reset signal SYS does not reset the CPU. The power supply abnormality signals ABN1 and ABN2 are also output even when the AC power supply is instantaneously stopped.

主基板中継基板32は、電源基板20から出力される電源異常信号ABN1、バックアップ電源BAK、及びDC5V,DC12V,DC32Vを、そのまま主制御部21に出力している。一方、電源中継基板33は、電源基板20から受けたシステムリセット信号SYSや、交流及び直流の電源電圧を、そのまま演出制御部22に出力している。そして、演出制御部22は、受けたシステムリセット信号SYSを、そのまま画像制御部23に出力している。   The main board relay board 32 outputs the power abnormality signal ABN1, the backup power supply BAK, and DC5V, DC12V, and DC32V output from the power board 20 to the main control unit 21 as they are. On the other hand, the power supply relay board 33 outputs the system reset signal SYS received from the power supply board 20 and the AC and DC power supply voltages to the effect control unit 22 as they are. Then, the effect control unit 22 outputs the received system reset signal SYS to the image control unit 23 as it is.

一方、払出制御基板24は、中継基板を介することなく、電源基板20に直結されており、主制御部21が受けると同様の電源異常信号ABN2や、バックアップ電源BAKを、その他の電源電圧と共に直接的に受けている。   On the other hand, the payout control board 24 is directly connected to the power supply board 20 without going through the relay board, and directly receives the same power abnormality signal ABN2 and backup power supply BAK as the main control unit 21 receives together with other power supply voltages. Is receiving.

電源基板20が出力するシステムリセット信号SYSは、電源基板20に交流電源24Vが投入されたことを示す電源リセット信号であり、この電源リセット信号によって演出制御部22のワンチップマイコン40と画像制御部23の内蔵CPU回路は、その他の回路素子やVDPを含む内部回路と共に電源リセットされるようになっている。   The system reset signal SYS output from the power supply board 20 is a power supply reset signal indicating that the AC power supply 24V is turned on to the power supply board 20, and the one-chip microcomputer 40 and the image control section of the effect control unit 22 by this power supply reset signal. The built-in CPU circuit 23 is reset with a power supply together with other circuit elements and internal circuits including VDP.

但し、このシステムリセット信号SYSは、主制御部21と払出制御部24には、供給されておらず、各々の回路基板21,24のリセット回路RSTにおいて電源リセット信号(CPUリセット信号)が生成されている。そのため、例えば、接続コネクタC2がガタついたり、或いは、配線ケーブルにノイズが重畳しても、主制御部21や払出制御部24のCPUが異常リセットされるおそれはない。演出制御部22と画像制御部23は、主制御部21からの制御コマンドに基づいて、従属的に演出動作を実行することから、回路構成の複雑化を回避するために、電源基板20から出力されるシステムリセット信号SYSを利用している。   However, the system reset signal SYS is not supplied to the main control unit 21 and the payout control unit 24, and a power reset signal (CPU reset signal) is generated in the reset circuit RST of each of the circuit boards 21 and 24. ing. Therefore, for example, even if the connection connector C2 is rattled or noise is superimposed on the wiring cable, there is no possibility that the CPU of the main control unit 21 or the payout control unit 24 is abnormally reset. The effect control unit 22 and the image control unit 23 execute the effect operation in a dependent manner based on the control command from the main control unit 21, so that the output from the power supply board 20 is avoided in order to avoid complication of the circuit configuration. The system reset signal SYS is used.

主制御部21や払出制御部24に設けられたリセット回路RSTは、各々ウォッチドッグタイマを内蔵しており、各制御部21,24のCPUから、定時的なクリアパルスを受けない限り、各CPUは強制的にリセットされる。   The reset circuits RST provided in the main control unit 21 and the payout control unit 24 each have a built-in watchdog timer, and each CPU is provided unless a regular clear pulse is received from the CPU of each control unit 21, 24. Is forcibly reset.

また、この実施例では、RAMクリア信号CLRは、主制御部21で生成されて主制御部21と払出制御部24のワンチップマイコンに伝送されている。ここで、RAMクリア信号CLRは、各制御部21,24のワンチップマイコンの内蔵RAMの全領域を初期設定するか否かを決定する信号であって、係員が操作する初期化スイッチSWのON/OFF状態に対応した値を有している。   In this embodiment, the RAM clear signal CLR is generated by the main control unit 21 and transmitted to the one-chip microcomputer of the main control unit 21 and the payout control unit 24. Here, the RAM clear signal CLR is a signal for deciding whether or not to initialize all the areas of the built-in RAM of the one-chip microcomputer of each control unit 21 and 24. The initialization switch SW operated by the attendant is turned on. It has a value corresponding to the / OFF state.

主制御部21及び払出制御部24は、電源基板20から電源異常信号ABN1,ABN2を受けることによって、停電や営業終了に先立って、必要な終了処理を開始するようになっている。また、バックアップ電源BAKは、営業終了や停電により交流電源24Vが遮断された後も、主制御部21と払出制御部24のワンチップマイコンの内蔵RAMのデータを保持するDC5Vの直流電源である。したがって、主制御部21と払出制御部24は、電源遮断前の遊技動作を電源投入後に再開できることになる(電源バックアップ機能)。このパチンコ機では少なくとも数日は、各ワンチップマイコンのRAMの記憶内容が保持されるよう設計されている。   The main control unit 21 and the payout control unit 24 receive the power supply abnormality signals ABN1 and ABN2 from the power supply board 20 to start necessary end processing prior to a power failure or business end. The backup power supply BAK is a DC5V DC power source that retains data in the RAM of the one-chip microcomputer of the main control unit 21 and the payout control unit 24 even after the AC power supply 24V is shut off due to business termination or power failure. Therefore, the main control unit 21 and the payout control unit 24 can resume the game operation before power-off after power-on (power backup function). This pachinko machine is designed to retain the stored contents of the RAM of each one-chip microcomputer for at least several days.

図3に示す通り、主制御部21は、主基板中継基板32を経由して、払出制御部24に制御コマンドCMD”を送信する一方、払出制御部24からは、遊技球の払出動作を示す賞球計数信号や、払出動作の異常に係わるステイタス信号CONや、動作開始信号BGNを受信している。ステイタス信号CONには、例えば、補給切れ信号、払出不足エラー信号、下皿満杯信号が含まれる。動作開始信号BGNは、電源投入後、払出制御部24の初期動作が完了したことを主制御部21に通知する信号である。   As shown in FIG. 3, the main control unit 21 transmits a control command CMD ″ to the payout control unit 24 via the main board relay board 32, while the payout control unit 24 indicates a game ball payout operation. A prize ball counting signal, a status signal CON relating to an abnormality in the payout operation, and an operation start signal BGN are received, and the status signal CON includes, for example, a replenishment signal, a payout shortage error signal, and a lower plate full signal. The operation start signal BGN is a signal for notifying the main control unit 21 that the initial operation of the payout control unit 24 has been completed after the power is turned on.

また、主制御部21は、遊技盤中継基板31を経由して、遊技盤5の各遊技部品に接続されている。そして、遊技盤上の各入賞口16〜18に内蔵された検出スイッチのスイッチ信号を受ける一方、電動式チューリップなどのソレノイド類を駆動している。ソレノイド類や検出スイッチは、主制御部21から配電された電源電圧VB(12V)で動作するよう構成されている。また、図柄始動口15への入賞状態などを示す各スイッチ信号は、電源電圧VB(12V)と電源電圧Vcc(5V)とで動作するインタフェイスICで、TTLレベル又はCMOSレベルのスイッチ信号に変換された上で、主制御部21に伝送される。   The main control unit 21 is connected to each game component of the game board 5 via the game board relay board 31. And while receiving the switch signal of the detection switch built in each winning opening 16-18 on a game board, solenoids, such as an electric tulip, are driven. The solenoids and the detection switch are configured to operate with the power supply voltage VB (12 V) distributed from the main control unit 21. Each switch signal indicating a winning state to the symbol start opening 15 is converted to a TTL level or CMOS level switch signal by an interface IC that operates with the power supply voltage VB (12 V) and the power supply voltage Vcc (5 V). And then transmitted to the main control unit 21.

先に説明した通り、演出制御基板22と画像制御基板23と液晶インタフェイス基板28とはコネクタ連結によって一体化されており、演出制御部22は、電源中継基板33を経由して、電源基板20から各レベルの直流電圧(5V,12V,32V)と、システムリセット信号SYSを受けている(図3及び図4(a)参照)。   As described above, the effect control board 22, the image control board 23, and the liquid crystal interface board 28 are integrated by connector connection, and the effect control unit 22 is connected to the power supply board 20 via the power relay board 33. The DC voltage (5V, 12V, 32V) of each level and the system reset signal SYS are received (see FIGS. 3 and 4A).

また、演出制御部22は、主制御部21から制御コマンドCMDとストローブ信号STBとを受けている。そして、演出制御部22は、ランプ駆動基板36及びランプ駆動基板29やモータランプ駆動基板30に搭載されたドライバICに、ランプ駆動信号SDATAを、クロック信号CKに同期してシリアル伝送することで、多数のLEDランプや電飾ランプで構成されたランプ群を駆動して、制御コマンドCMDに基づくランプ演出を実現している。   The effect control unit 22 receives a control command CMD and a strobe signal STB from the main control unit 21. Then, the effect control unit 22 serially transmits the lamp drive signal SDATA to the driver ICs mounted on the lamp drive board 36, the lamp drive board 29, and the motor lamp drive board 30 in synchronization with the clock signal CK. A lamp group composed of a large number of LED lamps and electric lamps is driven to realize a lamp effect based on the control command CMD.

本実施例の場合、ランプ演出は、三系統のランプ群CH0〜CH2によって実行されており、ランプ駆動基板36は、枠中継基板34,35を経由して、CH0のランプ駆動信号SDATA0を、クロック信号CK0に同期して受けている(クロック同期式シリアル通信)。なお、シリアル信号として伝送される一連のランプ駆動信号SDATA0は、動作制御信号ENABLE0がアクティブレベルに変化したタイミングで、ドライバICからランプ群CH0に出力されることで一斉に点灯状態が更新される。   In the case of this embodiment, the lamp effect is executed by the three lamp groups CH0 to CH2, and the lamp driving board 36 receives the CH0 lamp driving signal SDATA0 via the frame relay boards 34 and 35 as a clock. It is received in synchronization with the signal CK0 (clock synchronous serial communication). Note that a series of lamp drive signals SDATA0 transmitted as serial signals are output from the driver IC to the lamp group CH0 at the timing when the operation control signal ENABLE0 changes to the active level, so that the lighting state is updated all at once.

以上の点は、ランプ駆動基板29についても同様であり、ランプ駆動基板29のドライバICは、ランプ群CH1のランプ駆動信号SDATA1を、クロック信号CK1に同期して受け、動作制御信号ENABLE1がアクティブレベルに変化したタイミングで、ランプ群CH1の点灯状態を一斉に更新している。   The same applies to the lamp drive board 29. The driver IC of the lamp drive board 29 receives the lamp drive signal SDATA1 of the lamp group CH1 in synchronization with the clock signal CK1, and the operation control signal ENABLE1 is at the active level. The lighting state of the lamp group CH1 is updated all at the same time.

一方、モータランプ駆動基板30に搭載されたドライバICは、クロック同期式で伝送されるランプ駆動信号を受けてランプ群CH2を駆動すると共に、クロック同期式で伝送されるモータ駆動信号を受けて、複数のステッピングモータで構成された演出モータ群M1〜Mnを駆動している。なお、ランプ駆動信号とモータ駆動信号は、一連のシリアル信号SDATA2であって、クロック信号CK1に同期してシリアル伝送され、これを受けたドライバICは、動作制御信号ENABLE2がアクティブレベルに変化するタイミングで、ランプ群CH2やモータ群M1〜Mnの駆動状態を更新する。   On the other hand, the driver IC mounted on the motor lamp driving board 30 receives the lamp driving signal transmitted in a clock synchronous manner to drive the lamp group CH2, and receives the motor driving signal transmitted in a clock synchronous manner, The effect motor groups M1 to Mn composed of a plurality of stepping motors are driven. The lamp driving signal and the motor driving signal are a series of serial signals SDATA2, which are serially transmitted in synchronization with the clock signal CK1, and the driver IC that receives the signals transmits the timing at which the operation control signal ENABLE2 changes to the active level. Thus, the driving states of the lamp group CH2 and the motor groups M1 to Mn are updated.

また、演出制御部22は、画像制御部23に対して、制御コマンドCMD’及びストローブ信号STB’と、電源基板20から受けたシステムリセット信号SYSと、2種類の直流電圧(12V,5V)とを出力している。そして、画像制御部23では、制御コマンドCMD’に基づいて表示装置DS1,DS2を駆動して各種の画像演出を実行している。図3及び図4(a)に示す通り、画像制御部23は、汎用ワンチップマイコンと同等の内部構成を有する内蔵CPU回路(画像演出制御装置)51と、VDP(Video Display Processor )52と、を内蔵した複合チップ50を中心に構成されている。また、内蔵CPUの制御プログラムを記憶する制御メモリ(PROM)53と、大量のデータを高速にアクセス可能なDRAM(Dynamic Random Access Memory)54と、画像制御に必要な大量のCGデータを記憶するCGROM55とが搭載されている。   In addition, the effect control unit 22 sends a control command CMD ′ and a strobe signal STB ′ to the image control unit 23, a system reset signal SYS received from the power supply board 20, and two types of DC voltages (12V, 5V). Is output. The image control unit 23 drives the display devices DS1 and DS2 based on the control command CMD 'to execute various image effects. As shown in FIGS. 3 and 4A, the image control unit 23 includes a built-in CPU circuit (image production control device) 51 having an internal configuration equivalent to that of a general-purpose one-chip microcomputer, a VDP (Video Display Processor) 52, It is comprised centering on the composite chip | tip 50 which incorporated. In addition, a control memory (PROM) 53 that stores a control program for the built-in CPU, a DRAM (Dynamic Random Access Memory) 54 that can access a large amount of data at a high speed, and a CGROM 55 that stores a large amount of CG data necessary for image control. And are installed.

CGROM55は、Serial Advanced Technology Attachment (以下SATAと称することがある)に準拠したプロトコルでATAコマンドを送受信するSATAモジュールで構成されている。なお、この点は更に後述する。   The CGROM 55 is composed of a SATA module that transmits and receives ATA commands using a protocol compliant with Serial Advanced Technology Attachment (hereinafter sometimes referred to as SATA). This point will be further described later.

そして、CGROM55から読み出したCGデータに基づいてVDP52が生成した画像データは、第1と第2のLVDS(低電圧差動伝送Low voltage differential signaling)信号として、液晶インタフェイス基板28を経由して、メイン表示装置DS1とサブ表示装置DS2に伝送される。なお、表示装置DS1には、LVDS信号をRGB信号に変換するLVDS受信部が内蔵されており、表示装置DS1は、液晶インタフェイス基板28から5対のLVDS信号と、LEDバックライト電源を含む直流電源電圧とを受けて駆動されている。一方、サブ表示装置DS1は、液晶インタフェイス基板28で変換されたデジタルRGB信号と、LEDバックライト電源を含む直流電源電圧とを受けて駆動されている。   Then, the image data generated by the VDP 52 based on the CG data read from the CGROM 55 is passed through the liquid crystal interface board 28 as first and second LVDS (low voltage differential signaling) signals. The data is transmitted to the main display device DS1 and the sub display device DS2. The display device DS1 has a built-in LVDS receiver that converts LVDS signals into RGB signals. The display device DS1 includes five pairs of LVDS signals from the liquid crystal interface substrate 28 and a direct current including an LED backlight power source. It is driven by receiving power supply voltage. On the other hand, the sub display device DS1 is driven by receiving the digital RGB signal converted by the liquid crystal interface substrate 28 and the DC power supply voltage including the LED backlight power supply.

続いて、図4(a)に基づいて、演出制御部22の構成を更に詳細に説明する。図4(a)に示す通り、演出制御部22は、音声演出・ランプ演出・演出可動体による予告演出・データ転送などの処理を実行するワンチップマイコン40(演出制御CPU40)と、演出制御CPU40の制御プログラムや各種の演出データENを記憶する制御メモリ(flash memory)41と、内蔵レジスタRG0〜RGnに設定される演出制御CPU40の指示に基づいて音声信号を再生して出力する音声プロセッサ42と、再生される音声信号の元データである圧縮音声データなどを記憶する音声メモリ43と、音声プロセッサ42から出力される音声信号を受けるデジタルアンプ46と、を備えて構成されている。   Next, the configuration of the effect control unit 22 will be described in more detail based on FIG. As shown in FIG. 4A, the effect control unit 22 includes a one-chip microcomputer 40 (effect control CPU 40) that executes processing such as voice effect, lamp effect, notice effect by effect movable body, and data transfer, and effect control CPU 40. A control memory (flash memory) 41 for storing the control program and various effect data EN, and a sound processor 42 for reproducing and outputting a sound signal based on the instructions of the effect control CPU 40 set in the built-in registers RG0 to RGn The audio memory 43 stores compressed audio data that is the original data of the audio signal to be reproduced, and the digital amplifier 46 receives the audio signal output from the audio processor 42.

本実施例の場合、制御メモリ41に記憶されている演出データENには、ランプ演出や音声演出の演出進行を管理するシナリオデータと、LEDの点滅態様を決定するランプ駆動データと、モータの回転態様を決定するモータ駆動データと、が含まれている。なお、ランプ駆動データやモータ駆動データは、1ビットずつ時間順次に出力されることで、ランプ駆動シリアル信号やモータ駆動シリアル信号となる。   In the case of the present embodiment, the effect data EN stored in the control memory 41 includes scenario data for managing the effect progress of the lamp effect and the sound effect, lamp drive data for determining the blinking mode of the LED, and motor rotation. Motor drive data for determining the mode. The lamp driving data and the motor driving data are sequentially output bit by bit to become a lamp driving serial signal and a motor driving serial signal.

ワンチップマイコン40には、複数のシリアル入出力ポートSIOと、複数のパラレル入出力ポートPIOとが内蔵されている。ここで、シリアル入出力ポートSIOには、CHiのランプ駆動信号又はモータ駆動信号SDATAiをクロック信号CKiに同期して出力するシリアル出力ポートSoiと、モータ群M1〜Mnの原点センサ信号(シリアル信号)をクロック信号CK3に同期して受けるシリアルポートSiとが含まれている。なお、i=0〜2であって、三系統のランプ群CH0〜CH2や、CH2のランプ群と共に駆動されるモータ群M1〜Mnに対応している。   The one-chip microcomputer 40 includes a plurality of serial input / output ports SIO and a plurality of parallel input / output ports PIO. The serial input / output port SIO includes a serial output port Soi that outputs a lamp driving signal of CHi or a motor driving signal SDATAi in synchronization with the clock signal CKi, and origin sensor signals (serial signals) of the motor groups M1 to Mn. And a serial port Si that receives the signal in synchronization with the clock signal CK3. Note that i = 0 to 2, and corresponds to the three groups of lamp groups CH0 to CH2 and the motor groups M1 to Mn driven together with the lamp groups of CH2.

一方、パラレル入出力ポートPIOは、出力ポートPo,Po’と入力ポートPiに区分され、入力ポートPiには、主制御部21からの制御コマンドCMD及びストローブ信号STBが入力される。一方、出力ポートPo’からは動作制御信号ENABLE0〜ENABLE2が出力され、出力ポートPoからは、制御コマンドCMD’及びストローブ信号STB’が出力されるよう構成されている。詳細には、主制御基板21から出力された制御コマンドCMDとストローブ信号(割込み信号)STBとが、バッファ44において、ワンチップマイコン40の電源電圧3.3Vに対応する論理レベルに降圧された後、入力ポートPiに8ビット単位で二回に分けて供給される。また、割込み信号STBは、演出制御CPU40の割込み端子に供給され、受信割込み処理によって、演出制御部22は、制御コマンドCMDを取得するよう構成されている。   On the other hand, the parallel input / output port PIO is divided into output ports Po and Po 'and an input port Pi. A control command CMD and a strobe signal STB from the main control unit 21 are input to the input port Pi. On the other hand, operation control signals ENABLE0 to ENABLE2 are output from the output port Po ', and a control command CMD' and a strobe signal STB 'are output from the output port Po. Specifically, after the control command CMD and the strobe signal (interrupt signal) STB output from the main control board 21 are stepped down to a logic level corresponding to the power supply voltage 3.3 V of the one-chip microcomputer 40 in the buffer 44. , And supplied to the input port Pi twice in units of 8 bits. The interrupt signal STB is supplied to the interrupt terminal of the effect control CPU 40, and the effect control unit 22 is configured to acquire the control command CMD by the reception interrupt process.

演出制御部22が取得する制御コマンドCMDには、(1)異常報知その他の報知用制御コマンドなどの他に、(2)図柄始動口への入賞に起因する各種演出動作の概要特定する制御コマンド(変動パターンコマンド)や、図柄種別を指定する制御コマンド(図柄指定コマンド)が含まれている。ここで、変動パターンコマンドで特定される演出動作の概要には、演出開始から演出終了までの演出総時間と、大当たり抽選における当否結果とが含まれている。   The control command CMD acquired by the effect control unit 22 includes (1) an abnormality notification and other notification control commands, and (2) a control command for specifying an outline of various effect operations resulting from winning at the symbol start opening. (Variation pattern command) and a control command (symbol designation command) for designating a symbol type are included. Here, the outline of the production operation specified by the variation pattern command includes the production total time from the production start to the production end and the result of winning or failing in the jackpot lottery.

また、図柄指定コマンドには、大当たり抽選の結果に応じて、大当たりの場合には、大当たり種別に関する情報(15R確変、2R確変、15R通常、2R通常など)を特定する情報が含まれ、ハズレの場合には、ハズレを特定する情報が含まれている。変動パターンコマンドで特定される演出動作の概要には、演出開始から演出終了までの演出総時間と、大当り抽選における当否結果とが含まれている。なお、これらに加えて、リーチ演出や予告演出の有無などを含めて変動パターンコマンドで特定しても良いが、この場合でも、演出内容の具体的な内容は特定されていない。   In addition, the symbol designating command includes information for identifying information on the jackpot type (15R probability variation, 2R probability variation, 15R normal, 2R normal, etc.) in the case of a jackpot according to the result of the jackpot lottery. In some cases, information for identifying a loss is included. The outline of the production operation specified by the variation pattern command includes the production total time from the production start to the production end, and the result of success or failure in the big hit lottery. In addition to these, the change pattern command including the presence or absence of the reach effect or the notice effect may be specified, but even in this case, the specific content of the effect content is not specified.

そのため、演出制御部22では、変動パターンコマンドを取得すると、これに続いて演出抽選を行い、取得した変動パターンコマンドで特定される演出概要を更に具体化している。例えば、リーチ演出や予告演出について、その具体的な内容が決定される。そして、決定された具体的な遊技内容にしたがい、LED群などの点滅によるランプ演出や、スピーカによる音声演出の準備動作を行うと共に、画像制御部23に対して、ランプやスピーカによる演出動作に同期した画像演出に関する制御コマンドCMD’を出力する。   Therefore, when the effect control unit 22 acquires the variation pattern command, the effect lottery is subsequently performed, and the effect outline specified by the acquired variation pattern command is further specified. For example, the specific contents of the reach effect and the notice effect are determined. Then, in accordance with the determined specific game content, a lamp effect by blinking the LED group and a sound effect preparation operation by the speaker are performed, and the image control unit 23 is synchronized with the effect operation by the lamp and the speaker. The control command CMD ′ relating to the performed image effect is output.

このような演出動作に同期した画像演出を実現するため、演出制御部22は、出力ポートPoを通して、画像制御部23に対するストローブ信号(割込み信号)STB’と共に、16ビット長の制御コマンドCMD’を出力している。なお、演出制御部22は、図柄指定コマンドや、異常報知用制御コマンドや、その他の制御コマンドを受信した場合は、その8ビット単位の制御コマンドを、16ビット長に纏めた状態で、割込み信号STB’と共に画像制御部23に向けて出力している。   In order to realize an image effect synchronized with such an effect operation, the effect control unit 22 sends a 16-bit control command CMD ′ along with a strobe signal (interrupt signal) STB ′ to the image control unit 23 through the output port Po. Output. In addition, when receiving the symbol designation command, the abnormality notification control command, and other control commands, the effect control unit 22 collects the 8-bit unit control commands in a 16-bit length, It is output to the image control unit 23 together with STB ′.

先に説明した通り、本実施例の音声プロセッサ42は、演出制御CPU40から内蔵レジスタ(音声制御レジスタ)RG0〜RGnに受ける指示(音声コマンドSNDによる設定値)に基づいて、音声メモリ43をアクセスして、必要な音声信号を再生して出力している。図示の通り、音声プロセッサ42と、音声メモリ43とは、26ビット長の音声アドレスバスと、16ビット長の音声データバスで接続されている。そのため、音声メモリ43には、1Gビット(=226*16)のデータが記憶可能となる。本実施例の場合、音声メモリ43に記憶された圧縮音声データは、13ビット長のフレーズ番号(000H〜1FFFH)で特定されるフレーズ(phrase)圧縮データであり、一連の背景音楽の一曲分(BGM)や、ひと纏まりの演出音(予告音)などが、最高8192種類(=213)、各々、フレーズ番号に対応して記憶されている。そして、このフレーズ番号は、演出制御CPU40から音声プロセッサ42の音声制御レジスタRG0〜RGnに伝送される音声コマンドSNDの設定値によって特定される。   As described above, the audio processor 42 according to the present embodiment accesses the audio memory 43 based on an instruction (set value by the audio command SND) received from the effect control CPU 40 to the built-in registers (audio control registers) RG0 to RGn. The necessary audio signal is played back and output. As shown in the figure, the audio processor 42 and the audio memory 43 are connected to each other by a 26-bit audio address bus and a 16-bit audio data bus. Therefore, data of 1 Gbit (= 226 * 16) can be stored in the audio memory 43. In the case of the present embodiment, the compressed audio data stored in the audio memory 43 is phrase compressed data specified by a phrase number (000H to 1FFFH) having a 13-bit length, and is a sequence of background music. (BGM), a group of effect sounds (notice sounds), and the like are stored in a maximum of 8192 types (= 213), each corresponding to a phrase number. The phrase number is specified by the set value of the voice command SND transmitted from the effect control CPU 40 to the voice control registers RG0 to RGn of the voice processor 42.

音声コマンドSNDは、複数(2又は3)バイト長であって、音声プロセッサ42に内蔵された多数の音声制御レジスタRG0〜RGnの何れかRGiに、所定の設定値を伝送するWrite 用途で使用される。但し、本実施例の音声コマンドSNDは、フレーズ番号などの設定値を書込むWrite 用途だけでなく、所定の音声制御レジスタRGiからステイタス情報(エラー情報)STSを読み出すRead用途でも使用される。なお、アクセス対象となる所定の音声制御レジスタRGiは、1バイト長のレジスタアドレスで特定される。   The voice command SND is a plurality (2 or 3) bytes long, and is used for a write purpose of transmitting a predetermined set value to any one of the many voice control registers RG0 to RGn built in the voice processor 42. The However, the voice command SND of the present embodiment is used not only for a write application for writing a set value such as a phrase number, but also for a read application for reading status information (error information) STS from a predetermined voice control register RGi. The predetermined audio control register RGi to be accessed is specified by a 1-byte register address.

音声制御レジスタRGiへの設定値の設定(Write )は、必ずしも、音声制御レジスタ毎に個別的に実行する必要はなく、音声メモリ43に格納されているSACデータを指定して、一群の音声制御レジスタRGi〜RGjに対する一連の設定動作を完了させることもできる。ここで、SACデータとは、音声制御レジスタRGiのレジスタアドレス(1バイト)と、その音声制御レジスタRGiへの設定値(複数バイト)とを対応させた最大512個(最大1024バイト)の集合体を意味する。本実施例では、このようなSACデータが、必要組だけ、予め音声メモリ43に記憶されており、一組のSACデータは、単一のID情報である13ビット程度のSAC番号で特定されるようになっている。   The setting (Write) of the set value to the sound control register RGi is not necessarily executed individually for each sound control register, and a group of sound control is performed by designating the SAC data stored in the sound memory 43. A series of setting operations for the registers RGi to RGj can be completed. Here, the SAC data is an aggregate of a maximum of 512 pieces (up to 1024 bytes) in which the register address (1 byte) of the voice control register RGi is associated with the set value (multiple bytes) in the voice control register RGi. Means. In the present embodiment, only a necessary set of such SAC data is stored in the audio memory 43 in advance, and a set of SAC data is specified by a SAC number of about 13 bits that is a single ID information. It is like that.

したがって、本実施例の場合、Write 用途の音声コマンドSNDは、SAC番号を指定して一組のSACデータを特定するか、或いは、設定値とレジスタアドレスとを個別的に特定することになる。   Therefore, in the case of the present embodiment, the voice command SND for write use specifies a SAC number and specifies a set of SAC data, or specifies a set value and a register address individually.

図4(b)に接続関係の要部を記載している通り、演出制御CPU40と音声プロセッサ42は、1バイトデータを送受信可能なパラレル信号線(データバス)CD0〜CD7と、動作管理データを送信可能な2ビット長の動作管理データ線(アドレスバス)A0〜A1と、読み書き(read/write)動作を制御可能な2ビット長の制御信号線WR,RDと、音声プロセッサ42を選択するチップセレクト信号線CSとで接続されている。   As shown in FIG. 4 (b), the connection control main part describes the effect control CPU 40 and the audio processor 42 with parallel signal lines (data buses) CD0 to CD7 capable of transmitting and receiving 1-byte data, and operation management data. Chip that selects 2-bit operation control data lines (address bus) A0 to A1 that can be transmitted, 2-bit control signal lines WR and RD that can control read / write operations, and a voice processor 42 It is connected to a select signal line CS.

パラレル信号線CD0〜CD7は、演出制御CPU40のデータバスで実現され、また、動作管理データ線A0〜A1は、演出制御CPU40のアドレスバスで実現されており、各々、演出制御CPU40に接続されている。そして、演出制御CPU40が、プログラム処理によって、例えば、IOREAD動作やIOWRITE動作を実行すると、制御信号WR,RDやチップセレクト信号CSが適宜に変化して、パラレル信号線CD0〜CD7で特定される音声制御レジスタRGiとの読み書き(R/W)動作が実現される。   The parallel signal lines CD0 to CD7 are realized by the data bus of the effect control CPU 40, and the operation management data lines A0 to A1 are realized by the address bus of the effect control CPU 40, and are connected to the effect control CPU 40, respectively. Yes. Then, when the production control CPU 40 executes, for example, an IOREAD operation or an IOWRITE operation by program processing, the control signals WR and RD and the chip select signal CS are appropriately changed, and the audio specified by the parallel signal lines CD0 to CD7. A read / write (R / W) operation with the control register RGi is realized.

具体的には、図4(b’)のタイムチャートに示す通りであり、音声制御レジスタRGiのレジスタアドレスと、音声制御レジスタRGiへの書込みデータは、各々、パラレル信号線CD0〜CD7を通してパラレル伝送される。そして、パラレル伝送された1バイトが、レジスタアドレスであるか、それとも、書込みデータ(ライトデータ)であるかは、動作管理データA0〜A1によって特定される。   Specifically, as shown in the time chart of FIG. 4B ', the register address of the audio control register RGi and the write data to the audio control register RGi are transmitted in parallel through the parallel signal lines CD0 to CD7, respectively. Is done. Whether the 1 byte transmitted in parallel is a register address or write data (write data) is specified by the operation management data A0 to A1.

したがって、図4(b)に示す通り、動作管理データ(アドレスデータA0〜A1)を、[00]→[01]と推移させる一方で、データバスの1バイトデータを、[音声制御レジスタRGiのレジスタアドレス]→[音声制御レジスタRGiへの書込みデータ]と推移させることで、所定の音声コマンドSNDが送信される。なお、SAC番号(13ビット)を送信する場合のように、書込みデータが複数バイト長の場合には、[01]の動作管理データA0〜A1を、[00]→[01]→[01]→[01]と繰り返しつつ、複数バイトの書込みデータを送信する。   Accordingly, as shown in FIG. 4B, the operation management data (address data A0 to A1) is changed from [00] to [01], while 1-byte data on the data bus is changed to [voice control register RGi. A predetermined voice command SND is transmitted by transiting from “register address” → [write data to voice control register RGi]. When the write data is a plurality of bytes long as in the case of transmitting the SAC number (13 bits), the operation management data A0 to A1 of [01] are changed from [00] → [01] → [01]. → Send the data of multiple bytes while repeating [01].

このようにして送信された音声コマンドは、通信異常がない限り、その後、実効化される。但し、複数バイト長のデータが互いに整合しないなど、通信異常が認められる場合には、その音声コマンドSNDが実効化させることはない。そして、音声制御レジスタRGnのエラーフラグがセットされるが、このエラーフラグ(ステイタス情報STS)は、アドレスバスの動作管理データA0〜A1を、[01]から[10]に推移させることで、演出制御CPU40がRead動作によって受信することができる。   The voice command transmitted in this way is subsequently validated as long as there is no communication abnormality. However, if a communication error is recognized, such as data having a plurality of bytes inconsistent with each other, the voice command SND is not activated. Then, the error flag of the voice control register RGn is set. This error flag (status information STS) is produced by changing the operation management data A0 to A1 of the address bus from [01] to [10]. The control CPU 40 can receive it by the Read operation.

このように、この実施例では、動作管理データA0〜A1を、[00]→[01]→・・・[01]→[10]と推移させる最終サイクルにおいて、複数ビット長のエラー情報(異常時はFFH)を取得することができる。そして、正当にパラレル送信できなかった音声コマンドSNDを再送することで、音声演出を適切に進行させることができる。したがって、本実施例の構成によれば、音声演出が突然、途絶えるような不自然さを確実に解消されることができる。   As described above, in this embodiment, error information (abnormality of a plurality of bits) is obtained in the final cycle in which the operation management data A0 to A1 are changed from [00] → [01] →... [01] → [10]. FFH) can be obtained. Then, by retransmitting the voice command SND that could not be properly transmitted in parallel, the voice effect can be appropriately advanced. Therefore, according to the configuration of the present embodiment, it is possible to reliably eliminate the unnaturalness that the sound effect suddenly stops.

なお、図4(b)の構成では、演出制御CPU40は、エラー情報を含んだステイタス情報STSを、音声プロセッサ42からパラレル受信しているが、何ら、この構成に限定されるものではない。すなわち、音声プロセッサ42が通信エラーを認識すると、演出制御CPU40に割込み信号を出力する構成を採るのも好適であり、この場合には、演出制御CPU40の割込み処理プログラムにおいて、通信エラーが生じた音声コマンドを再送すればよい。このような構成を採れば、殆どの場合に無駄な処理となる、エラーフラグ(ステイタス情報STS)の取得処理、すなわち、動作管理データA0〜A1を[10]に遷移させる処理を省略することができる。   In the configuration of FIG. 4B, the effect control CPU 40 receives the status information STS including error information in parallel from the audio processor 42, but the configuration is not limited to this configuration. That is, it is also preferable to adopt a configuration in which an interrupt signal is output to the effect control CPU 40 when the sound processor 42 recognizes a communication error. In this case, the sound in which the communication error has occurred in the interrupt processing program of the effect control CPU 40. You can resend the command. If such a configuration is adopted, an error flag (status information STS) acquisition process that is a useless process in most cases, that is, a process of transitioning the operation management data A0 to A1 to [10] may be omitted. it can.

図3及び図4(a)に示す通り、本実施例では、デジタルアンプ46の出力によって、遊技機上部の左右スピーカと、遊技機下部のスピーカとを駆動している。そのため、音声プロセッサ42は、3チャネルの音声信号を生成する必要があり、これをパラレル伝送すると、音声プロセッサ42とデジタルアンプ46との配線が複雑化する。   As shown in FIGS. 3 and 4A, in this embodiment, the left and right speakers at the upper part of the gaming machine and the speakers at the lower part of the gaming machine are driven by the output of the digital amplifier 46. Therefore, it is necessary for the audio processor 42 to generate a 3-channel audio signal. If this is transmitted in parallel, the wiring between the audio processor 42 and the digital amplifier 46 becomes complicated.

そこで、本実施例では、音質の劣化を防止すると共に、配線の複雑化を回避するため、音声プロセッサ42とデジタルアンプ46との間は、4本の信号線で接続されており、具体的には、転送クロック信号SCLKと、チャネル制御信号LRCLKと、2ビット長のシリアル信号SD1,SD2との合計4ビットの信号線に抑制されている。   Therefore, in this embodiment, the sound processor 42 and the digital amplifier 46 are connected by four signal lines in order to prevent deterioration of sound quality and avoid complicated wiring. Are suppressed to a total of 4-bit signal lines including the transfer clock signal SCLK, the channel control signal LRCLK, and the 2-bit length serial signals SD1 and SD2.

ここで、SD1は、遊技機上部に配置された左右スピーカのステレオ信号R,Lを特定するPCMデータについてのシリアル信号であり、SD2は、遊技機下部に配置された重低音スピーカのモノラル信号を特定するPCMデータについてのシリアル信号である。そして、音声プロセッサ42は、チャネル制御信号LRCLKをLレベルに維持した状態で、左チャネルの音声信号Lを伝送し、チャネル制御信号LRCLKをHレベルに維持した状態で、右チャネルの音声信号Rを伝送する(図4(c)参照)。重低音スピーカは、本実施例では1個であるので、モノラル音声信号が伝送されているが、ステレオ音声信号として伝送できるのは勿論である。   Here, SD1 is a serial signal for PCM data specifying the stereo signals R and L of the left and right speakers arranged at the upper part of the gaming machine, and SD2 is a monaural signal of the heavy bass speaker arranged at the lower part of the gaming machine. This is a serial signal for the PCM data to be specified. The audio processor 42 transmits the audio signal L of the left channel while maintaining the channel control signal LRCLK at the L level, and outputs the audio signal R of the right channel while maintaining the channel control signal LRCLK at the H level. Transmit (see FIG. 4C). Since there is one heavy bass speaker in this embodiment, a monaural audio signal is transmitted, but it is of course possible to transmit it as a stereo audio signal.

何れにしても本実施例では、4種類の音声信号を4本のケーブルで伝送可能であるので、最小のケーブル本数によってノイズによる音声劣化のない信号伝達が可能となる。すなわち、シリアル伝送であるのでパラレル伝送より圧倒的にケーブル本数が少ない。   In any case, in this embodiment, four types of audio signals can be transmitted with four cables, and therefore, signal transmission without audio deterioration due to noise can be performed with the minimum number of cables. That is, since it is serial transmission, the number of cables is overwhelmingly smaller than parallel transmission.

このようなシリアル信号SD1,SD2は、クロック信号SCLKの立上りエッジに同期して、デジタルアンプ46に取得される。そして、デジタルアンプ46内部で、所定ビット長毎にパラレル変換され、DA変換後にD級増幅されて各スピーカに供給されている。   Such serial signals SD1 and SD2 are acquired by the digital amplifier 46 in synchronization with the rising edge of the clock signal SCLK. In the digital amplifier 46, parallel conversion is performed for each predetermined bit length, and after D / A conversion, D-class amplification is performed and supplied to each speaker.

図4(a)に関して説明を続けると、演出制御基板22には、ワンチップマイコン40のシリアル入出力ポートSIOのシリアル出力ポートSoiから出力されるシリアルデータSDATAiとクロック信号CKiを転送するバッファ回路47〜49が設けられている(i=0〜2)。   4A, a buffer circuit 47 that transfers serial data SDATAi output from the serial output port Soi of the serial input / output port SIO of the one-chip microcomputer 40 and the clock signal CKi to the effect control board 22. -49 are provided (i = 0-2).

ここで、出力バッファ47は、シリアル出力ポートSo0が出力するランプ駆動信号SDATA0とクロック信号CK0を、ランプ駆動基板36のシフトレジスタ回路(ドライバIC)に転送している。また、出力バッファ48は、シリアル出力ポートSo1が出力するランプ駆動信号SDATA1とクロック信号CK1を、ランプ駆動基板29のドライバICに転送している。なお、各ランプ駆動基板29,36に搭載されたドライバICが、CH0とCH1のランプ群を点灯駆動することは先に説明した通りである。   Here, the output buffer 47 transfers the lamp drive signal SDATA0 and the clock signal CK0 output from the serial output port So0 to the shift register circuit (driver IC) of the lamp drive substrate 36. The output buffer 48 transfers the lamp drive signal SDATA1 and the clock signal CK1 output from the serial output port So1 to the driver IC of the lamp drive substrate 29. As described above, the driver ICs mounted on the lamp driving substrates 29 and 36 drive and drive the lamp groups CH0 and CH1.

一方、バッファ回路49は、入出力バッファとして機能しており、シリアル出力ポートSo2が出力するシリアル信号SDATA2を、クロック信号CK2と共にモータランプ駆動基板30に転送している。また、一群の演出モータM1〜Mnの原点位置を示す原点センサ信号(シリアル信号)を、クロック信号CK3に同期してワンチップマイコン40のシリアル入力ポートSiに転送している。   On the other hand, the buffer circuit 49 functions as an input / output buffer, and transfers the serial signal SDATA2 output from the serial output port So2 to the motor lamp driving substrate 30 together with the clock signal CK2. Further, an origin sensor signal (serial signal) indicating the origin position of the group of effect motors M1 to Mn is transferred to the serial input port Si of the one-chip microcomputer 40 in synchronization with the clock signal CK3.

本実施例の場合、バッファ回路49が転送するシリアル信号SDATA2は、ランプ群CH2を点灯させるためのランプ駆動信号(シリアル信号)と、演出モータM1〜Mnを回転させるためのモータ駆動信号(シリアル信号)とが連続するよう構成されている。そして、モータランプ駆動基板30では、これら一連のシリアル信号を16ビット長毎に分断すると共に、各16ビット長をパラレル信号に変換して、ランプ演出と可動予告演出を実行している。具体的には、制御コマンドCMDに対応して抽選決定された演出動作として、一連のランプ演出を実行すると共に、モータ駆動信号を受信した場合には、演出モータM1〜Mnを回転させて適宜な可動予告演出を実行している。   In this embodiment, the serial signal SDATA2 transferred by the buffer circuit 49 includes a lamp drive signal (serial signal) for lighting the lamp group CH2 and a motor drive signal (serial signal) for rotating the effect motors M1 to Mn. ) Are continuous. The motor lamp drive board 30 divides the series of serial signals into 16-bit lengths and converts each 16-bit length into a parallel signal to execute a lamp effect and a movable notice effect. Specifically, a series of lamp effects is executed as the effect operation determined by lottery in response to the control command CMD, and when a motor drive signal is received, the effect motors M1 to Mn are rotated to appropriately A movable notice effect is being executed.

次に、図4(a)の左側に示す通り、本実施例では、演出制御CPU40のデータバスとアドレスバスは、液晶インタフェイス基板28にも及んでいる。説明の便宜上、図4(a)の左側に、この関係を図示しているが、時計回路RTCは、演出制御CPU40のアドレスバスの下位4ビットと、データバスの下位4ビットとでCPUに接続されており、任意にアクセス可能に構成されている。また、遊技実績情報を記憶するメモリ素子SRAMは、演出制御CPU40のアドレスバスの16ビットと、データバスの下位16ビットとで、演出制御CPU40のランダムアクセスを可能にしている。   Next, as shown on the left side of FIG. 4A, in this embodiment, the data bus and the address bus of the effect control CPU 40 extend to the liquid crystal interface board 28. For convenience of explanation, this relationship is illustrated on the left side of FIG. 4A, but the clock circuit RTC is connected to the CPU by the lower 4 bits of the address bus of the effect control CPU 40 and the lower 4 bits of the data bus. It is configured to be arbitrarily accessible. In addition, the memory element SRAM for storing game performance information enables the effect control CPU 40 to randomly access the 16 bits of the address bus of the effect control CPU 40 and the lower 16 bits of the data bus.

時計回路RTCは、現在年月日や現在時刻を計時する時計IC(リアルタイムクロック)であり、メモリ素子SRAMと共に、演出制御基板22から受ける電源電圧で充電される二次電池BTで永続的に動作している。すなわち、遊技機に電源が投入されている状態で、二次電池BT(図5)が充電される一方、遊技機の電源が遮断された後は、充電状態の二次電池BTに基づいて、時計回路RTCの計時動作が継続され、演出データも永続的に記憶保持される(バックアップ動作)。   The clock circuit RTC is a clock IC (real-time clock) that measures the current date and time, and operates permanently with the secondary battery BT charged with the power supply voltage received from the effect control board 22 together with the memory element SRAM. doing. That is, while the gaming machine is powered on, the secondary battery BT (FIG. 5) is charged, and after the gaming machine is powered off, based on the charged secondary battery BT, The timekeeping operation of the clock circuit RTC is continued, and the effect data is also permanently stored (backup operation).

図5に示す通り、実施例の時計回路RTCは、4ビットのデータバスと、4ビットのデータバスと、Read/Write動作用のコントロールバスRD+WRとを通して、演出制御CPU40に接続されている。そして、演出制御CPU40は、遊技動作に関する重要な遊技情報や異常情報を、時計回路RTCから取得した年月日情報及び曜日情報や時刻情報を付加して、メモリ素子SRAMに記憶するようにしている。   As shown in FIG. 5, the clock circuit RTC of the embodiment is connected to the effect control CPU 40 through a 4-bit data bus, a 4-bit data bus, and a control bus RD + WR for Read / Write operation. Then, the effect control CPU 40 adds important game information and abnormality information related to the game operation to the memory element SRAM by adding the year / month / day information, day information and time information acquired from the clock circuit RTC. .

この時計回路RTCは、CS1とCS0バーの2種類のチップセレクト端子を有しており、各端子への入力電圧が正常レベルであることを条件に、演出制御CPU40からのアクセスを許可するようになっている。ここで、CS0バー端子は、アドレスデコーダの出力を受ける通常のチップセレクト端子である。一方、CS1端子は、電源異常検出部ERの出力(電圧降下信号)Voを受けており、CS1端子が異常レベルの出力Voを受けた場合には、時計回路RTCの異常検出フラグFosが自動的にセットされるようになっている。   This clock circuit RTC has two types of chip select terminals, CS1 and CS0 bars, and permits access from the effect control CPU 40 on condition that the input voltage to each terminal is at a normal level. It has become. Here, the CS0 bar terminal is a normal chip select terminal that receives the output of the address decoder. On the other hand, the CS1 terminal receives the output (voltage drop signal) Vo of the power supply abnormality detecting unit ER, and when the CS1 terminal receives the abnormal level output Vo, the abnormality detection flag Fos of the clock circuit RTC is automatically set. To be set.

本実施例の場合、この異常検出フラグFosは、他の異常検出フラグTEMPと共に、電源投入時に演出制御CPU40によって判定され、仮に、異常検出フラグFosがセット状態であれば、その時の年月日及び時刻が報知されるようになっている。そのため、もし、時計機能の異常が認められた場合には、これに素早く対処することができる。   In the case of the present embodiment, this abnormality detection flag Fos is determined by the effect control CPU 40 together with other abnormality detection flags TEMP when the power is turned on. If the abnormality detection flag Fos is set, the date and time at that time and The time is reported. Therefore, if an abnormality in the clock function is recognized, it can be dealt with quickly.

なお、電源遮断時に二次電池BTの電圧が降下しても、二次電池BTの電圧レベルは、電源復帰によって素早く回復してCS1端子が正常レベルに戻るので、演出制御CPU40からのアクセスが許可されることになる。したがって、異常検出フラグFosの判定処理を設ける本実施例の構成を採らない場合には、時計回路RTCの異常を永続的に検出できないおそれがある。   Even if the voltage of the secondary battery BT drops when the power is shut down, the voltage level of the secondary battery BT is quickly recovered by power recovery and the CS1 terminal returns to the normal level, so access from the effect control CPU 40 is permitted. Will be. Therefore, if the configuration of the present embodiment in which the determination process for the abnormality detection flag Fos is not employed, the abnormality of the clock circuit RTC may not be detected permanently.

また、実施例の時計回路RTCは、一週間に一回、例えば、毎金曜日の21時50分に、割込み信号IRQを出力するよう構成されおり、割込み信号IRQを受けた演出制御CPU40では、それまでにメモリ素子SRAMに蓄積した遊技情報や異常情報について、適宜に集計するようにしている。   Further, the clock circuit RTC of the embodiment is configured to output the interrupt signal IRQ once a week, for example, every Friday at 21:50. In the effect control CPU 40 that receives the interrupt signal IRQ, The game information and abnormality information accumulated in the memory element SRAM so far are appropriately tabulated.

なお、集計する遊技情報は、大当り状態に関する履歴情報をまとめたものであり、例えば、(1)大当り状態となるまでに要した図柄始動口への入賞回数、(2)大当り状態の図柄や、確変か否かの大当り状態の集計値や統計値、(3)大当り状態に至った予告演出やリーチ演出の種類、(4)連チャン回数、(5)連チャンによる払出球数の時間的な増加推移、などが含まれる。そして、これらの集計情報や統計情報は、遊技者の求めに応じて適宜に報知される。遊技者の指示は、例えば、デモ演出中のチャンスボタン11の押圧で特定され、報知内容は表示装置DSに表示される。   The game information to be aggregated is a summary of history information related to the big hit state. For example, (1) the number of winnings to the symbol start opening required to become the big hit state, (2) the symbol of the big hit state, Total value and statistical value of jackpot state whether or not it is probable, (3) type of notice effect or reach effect that reached the big hit state, (4) number of consecutive chants, (5) number of balls thrown out by consecutive chans Increasing trends are included. And these total information and statistical information are alert | reported suitably according to a player's request | requirement. The player's instruction is specified by, for example, pressing the chance button 11 during the demonstration effect, and the notification content is displayed on the display device DS.

一方、集計する異常情報には、例えば、(1)ドア開放回数、(2)違法行為を検出する検知センサの検出種別や検出回数や検出時刻、(3)閉塞状態の図柄始動口15や大入賞口16を針金などで無理に開放しようとする行為の検出回数や検出頻度や検出時刻などが含まれる。そして、これらの集計情報は、係員による特別な操作に対応して、メイン表示装置DS1に表示される。   On the other hand, the abnormal information to be tabulated includes, for example, (1) the number of times the door is opened, (2) the detection type, the number of detection times and the detection time of the detection sensor for detecting illegal activities, This includes the number of detections, detection frequency, detection time, etc. of an act of forcibly opening the winning opening 16 with a wire or the like. The total information is displayed on the main display device DS1 in response to a special operation by an attendant.

図5(a)に示す通り、実施例の時計回路RTCは、Bank0〜Bank2の3つの内部レジスタテーブルを内蔵して構成されている。但し、Bank2のレジスタテーブルは、時刻設定や年月日設定に関するものであるので、図5(b)と図5(c)に、Bank0とBank1のレジスタテーブルだけ記載している。何れにしても、各レジスタテーブルは、4バイト×16個のレジスタで構成されおり、内部回路が計時した現在年月日と現在時刻は、Bank0のレジスタテーブル(図5(b))に書込まれるよう構成されている。   As shown in FIG. 5A, the clock circuit RTC according to the embodiment is configured by incorporating three internal register tables Bank0 to Bank2. However, since the bank 2 register table relates to time setting and date setting, only the bank 0 and bank 1 register tables are shown in FIGS. 5 (b) and 5 (c). In any case, each register table is composed of 4 bytes × 16 registers, and the current date and time measured by the internal circuit are written in the Bank0 register table (FIG. 5B). It is configured to be.

図5(b)に示すように、Bank0のレジスタテーブルにおいて、1番レジスタのビット3は、異常検出フラグFosであり、14番レジスタのビット2は、内蔵温度センサが異常温度を検出したことを示す温度異常フラグTEMPである。そして、本実施例では、演出制御部22のCPUリセット時に、異常検出フラグFosの値を判定することで、異常な計時動作の継続を防止している。また、時計回路RTCを演出制御CPU40に近接配置すると共に、適宜な時間間隔で、温度異常フラグTEMPの値を繰り返し判定することで、演出制御CPU40の温度異常を素早く検出している。   As shown in FIG. 5B, in the bank 0 register table, bit 3 of the first register is an abnormality detection flag Fos, and bit 2 of the 14th register indicates that the built-in temperature sensor has detected an abnormal temperature. This is a temperature abnormality flag TEMP shown. In this embodiment, when the CPU of the effect control unit 22 is reset, the value of the abnormality detection flag Fos is determined, thereby preventing the abnormal timekeeping operation from continuing. In addition, the clock circuit RTC is disposed close to the effect control CPU 40, and the temperature abnormality of the effect control CPU 40 is quickly detected by repeatedly determining the value of the temperature abnormality flag TEMP at appropriate time intervals.

また、Bank0のレジスタテーブルにおいて、15番レジスタのビット0は、レジスタテーブルが更新中であることを示すBusyフラグである。そして、本実施例では、Busyフラグが非Busy状態(更新完了)であることを条件に、Bank0のレジスタテーブルから、現在年月日と現在時刻を取得している。そのため、本実施例では、更新動作中の中途半端、又は不合理な時計情報を取得するおそれがなく、メモリ素子SRAMに記憶される時計情報の正当性が担保される。例えば、1時59分59秒から2時0分0秒に更新中の時計情報を取得すると、1時0分0秒の時計情報を取得してしまうおそれがある。   In the register table of Bank0, bit 0 of the 15th register is a Busy flag indicating that the register table is being updated. In this embodiment, the current date and time are acquired from the register table of Bank 0 on the condition that the Busy flag is in a non-Busy state (update completion). For this reason, in this embodiment, there is no possibility of acquiring halfway during the updating operation or irrational clock information, and the validity of the clock information stored in the memory element SRAM is ensured. For example, if clock information that is being updated from 1:59:59 to 2: 00: 00: 00 is acquired, there is a possibility that the clock information of 1: 0: 0 is acquired.

また、Bank1のレジスタテーブルは、割込み信号IRQの発生時刻を設定可能に構成されている。そこで、本実施例では、Bank1の1番レジスタのビット0に1をセットすることで割込み発生を指示し(Interrupt Enable)、Bank1の0番レジスタ〜8番レジスタに、金曜の曜日指定と、21時30分00秒の時刻情報を設定している。   Further, the register table of Bank 1 is configured so that the generation time of the interrupt signal IRQ can be set. Therefore, in this embodiment, an interrupt generation is instructed by setting 1 to bit 0 of the register No. 1 of Bank 1 (Interrupt Enable), and the day of the week of Friday is designated in the registers 0 to 8 of Bank 1. Time information of 30:30 hours is set.

続いて、画像制御部23について図6を参照しつつ詳細に説明する。図6(a)は、画像制御部23を構成する複合チップ50について、関連する回路素子も含めて図示した回路ブロック図である。図示の通り、実施例の複合チップ50には、内蔵CPU回路51とVDP回路52とが内蔵されている。そして、内蔵CPU回路51とVDP回路52とは、互いの送受信データを中継するCPUIF回路56を通して接続されている。また、CPUIF回路56には、制御プログラムや必要な制御データを不揮発的に記憶する制御メモリ(PROGRAM_ROM )53と、2Mバイト程度の記憶容量を有するワークメモリ(RAM)57とが接続され、各々、内蔵CPU回路51からアクセス可能に構成されている。   Next, the image control unit 23 will be described in detail with reference to FIG. FIG. 6A is a circuit block diagram illustrating the composite chip 50 constituting the image control unit 23 including related circuit elements. As illustrated, the composite chip 50 of the embodiment includes a built-in CPU circuit 51 and a VDP circuit 52. The built-in CPU circuit 51 and the VDP circuit 52 are connected through a CPUIF circuit 56 that relays mutual transmission / reception data. The CPUIF circuit 56 is connected to a control memory (PROGRAM_ROM) 53 for storing a control program and necessary control data in a nonvolatile manner and a work memory (RAM) 57 having a storage capacity of about 2 Mbytes. The built-in CPU circuit 51 can be accessed.

内蔵CPU回路51は、汎用のワンチップマイコンと同等の性能を有する回路であり、制御メモリ53の制御プログラムに基づき画像演出を統括的に制御する画像制御CPU63と、プログラムが暴走状態になるとCPUを強制リセットするウォッチドッグタイマ(WDT)58と、16kバイト程度の記憶容量を有してCPUの作業領域として使用されるRAM59と、CPUを経由しないでデータ転送を実現するDMAC(Direct Memory Access Controller )60と、複数の入力ポートSi及び出力ポートSoを有するシリアル入出力ポート(SIO)61と、複数の入力ポートPi及び出力ポートPoを有するパラレル入出力ポート(PIO)62と、を有して構成されている。   The built-in CPU circuit 51 is a circuit having a performance equivalent to that of a general-purpose one-chip microcomputer. A watchdog timer (WDT) 58 forcibly resetting, a RAM 59 having a storage capacity of about 16 kbytes and used as a work area of the CPU, and a DMAC (Direct Memory Access Controller) for realizing data transfer without going through the CPU 60, a serial input / output port (SIO) 61 having a plurality of input ports Si and output ports So, and a parallel input / output port (PIO) 62 having a plurality of input ports Pi and output ports Po. Has been.

なお、便宜上、入出力ポートとの表現を使用するが、画像制御部23においても、入出力ポートには、独立して動作する入力ポートと出力ポートとが含まれている。なお、この点は、以下に説明する入出力回路64pや入出力回路64sについても同様である。   For convenience, the expression “input / output port” is used. In the image control unit 23, the input / output port includes an input port and an output port that operate independently. This also applies to the input / output circuit 64p and the input / output circuit 64s described below.

パラレル入出力ポート62は、入出力回路64pを通して外部機器(演出制御基板22)に接続されており、画像制御CPU63は、入力回路64p及びパラレル入力ポートPiを経由して、演出制御部22が出力する制御コマンドCMD’と割込み信号STB’を受信するようになっている。一方、この実施例では、シリアル入出力ポート61と、DMAC60については、これらを使用していない。   The parallel input / output port 62 is connected to an external device (the effect control board 22) through the input / output circuit 64p, and the image control CPU 63 outputs the output from the effect control unit 22 via the input circuit 64p and the parallel input port Pi. The control command CMD ′ and the interrupt signal STB ′ to be received are received. On the other hand, in this embodiment, the serial input / output port 61 and the DMAC 60 are not used.

次に、VDP回路52について説明すると、VDP回路52には、画像演出を構成する静止画や動画の構成要素となる圧縮データを記憶するCGROM(SATAモジュール)55と、4Gbit程度の記憶容量を有する外付けDRAM(Dynamic Random Access Memory)54と、メイン表示装置DS1と、サブ表示装置DS2とが接続されている。   Next, the VDP circuit 52 will be described. The VDP circuit 52 has a CGROM (SATA module) 55 for storing compressed data, which is a constituent element of still images and moving images constituting an image effect, and a storage capacity of about 4 Gbits. An external DRAM (Dynamic Random Access Memory) 54, a main display device DS1, and a sub display device DS2 are connected.

特に限定するものではないが、この実施例では、CGROM(SATAモジュール)55は、62Gbit程度の記憶容量のNAND型フラッシュメモリで構成されたフラッシュSSD(solid state drive )で構成されており、シリアル伝送によって必要な圧縮データを取得するよう構成されている。そのため、パラレル伝送において不可避的に生じるスキュー(ビットデータ毎の伝送速度の差)の問題が解消され、極限的な高速伝送動作が可能となる。図3に関して説明した通り、本実施例では、SerialATAに準拠したHSS(High Speed Serial )方式で、CGROM55を高速アクセスしている。   Although not particularly limited, in this embodiment, the CGROM (SATA module) 55 is composed of a flash SSD (solid state drive) composed of a NAND flash memory having a storage capacity of about 62 Gbit, and serial transmission. Is used to obtain the necessary compressed data. Therefore, the problem of skew (difference in transmission speed for each bit data) inevitably generated in parallel transmission is solved, and an extremely high-speed transmission operation becomes possible. As described with reference to FIG. 3, in this embodiment, the CGROM 55 is accessed at a high speed by the HSS (High Speed Serial) system compliant with SerialATA.

なお、SerialATAに準拠したHSS方式を採るか否かに拘らず、NAND型のフラッシュメモリは、ハードディスより機械的に安定であり、且つ高速アクセスが可能である一方で、シーケンシャルアクセスメモリであるため、DRAMやSRAM(Static Random Access Memory )に比較すると、ランダムアクセス性に問題がある。そこで、本実施例では、一群の圧縮データ(CGデータ)を、描画動作に先行してDRAM54に読み出しておくプリロード動作を実行することで、描画動作時におけるCGデータの円滑なランダムアクセスを実現している。ちなみに、アクセス速度は、内蔵VRAM>外付けDRAM>CGROMの順番に遅くなる。   Note that, regardless of whether or not the HSS method conforming to SerialATA is adopted, the NAND flash memory is mechanically more stable than a hard disk and can be accessed at high speed, but is a sequential access memory. As compared with DRAM and SRAM (Static Random Access Memory), there is a problem in random accessibility. Therefore, in this embodiment, by executing a preload operation for reading a group of compressed data (CG data) to the DRAM 54 prior to the drawing operation, smooth random access of the CG data during the drawing operation is realized. ing. Incidentally, the access speed decreases in the order of built-in VRAM> external DRAM> CGROM.

VDP回路52は、詳細には、VDPの動作を規定する各種の動作パラメータが設定されるレジスタ群70と、表示装置DS1,DS2に表示すべき画像データの生成時に使用される48Mバイト程度のVRAM(video RAM )71と、チップ内部の各部間のデータ送受信及びチップ外部とのデータ送受信を制御するデータ転送回路72と、上記したプリロード動作を実行するプリローダ73と、VRAM71の画像データを読み出して、適宜な画像処理を並列的に実行する3系統(A/B/C)の表示回路74と、CGROM55から読み出した圧縮データをデコード(復号伸長)するグラフィックスデコーダ75と、デコード後の静止画データや動画データを適宜に組み合わせて表示装置DS1,DS2の各一フレーム分の画像データを生成する描画回路76と、描画回路76の動作に一部として、適宜な座標変換によって立体画像を生成するジオメトリエンジン77と、シリアルデータ送受信可能なSMC部78と、3系統(A/B/C)の表示回路74の出力を適宜に選択出力する出力選択部79と、出力選択部79が出力する画像データをLVDS信号に変換するLVDS部80と、CPUIF回路56とのデータ送受信を中継するCPUIF部81と、CGROM55からのデータ受信を中継するCGバスIF部82と、外付けDRAM54とのデータ送受信を中継するDRAMIF部83と、VRAM71とのデータ送受信を中継するVRAMIF部84と、を有して構成されている。   Specifically, the VDP circuit 52 includes a register group 70 in which various operation parameters for defining the operation of the VDP are set, and a VRAM of about 48 Mbytes used when generating image data to be displayed on the display devices DS1 and DS2. (Video RAM) 71, a data transfer circuit 72 for controlling data transmission / reception between each part inside the chip and data transmission / reception outside the chip, a preloader 73 for executing the above-mentioned preloading operation, and reading out the image data of the VRAM 71, Three system (A / B / C) display circuits 74 that execute appropriate image processing in parallel, a graphics decoder 75 that decodes (decodes and decompresses) compressed data read from the CGROM 55, and still image data after decoding And image data for each frame of the display devices DS1 and DS2 is generated by appropriately combining video data The drawing circuit 76, the geometry engine 77 that generates a stereoscopic image by appropriate coordinate conversion, and the SMC unit 78 that can transmit and receive serial data, as part of the operation of the drawing circuit 76, and three systems (A / B / C) An output selection unit 79 that appropriately selects and outputs the output of the display circuit 74, an LVDS unit 80 that converts image data output from the output selection unit 79 into an LVDS signal, and a CPUIF unit that relays data transmission and reception with the CPUIF circuit 56 81, a CG bus IF unit 82 for relaying data reception from the CGROM 55, a DRAM IF unit 83 for relaying data transmission / reception with the external DRAM 54, and a VRAMIF unit 84 for relaying data transmission / reception with the VRAM 71. It is configured.

図6(b)には、CPUIF部81、CGバスIF部82、DRAMIF部83、及び、VRAMIF部84と、レジスタ群70、CGROM55、DRAM54、及びVRAM71との関係が図示されている。先に説明した通り、実施例のCGROM55は、フラッシュSSDで構成されたSATAモジュールであり、SerialATAに準拠したHSS(High Speed Serial )方式のプロトコルを実現するSATAデバイス制御部SAdが内蔵されている。また、これに対応して、CGバスIF部82には、SATAホスト制御部SAhが内蔵されている。   FIG. 6B illustrates the relationship among the CPUIF unit 81, the CG bus IF unit 82, the DRAMIF unit 83, and the VRAMIF unit 84, and the register group 70, CGROM 55, DRAM 54, and VRAM 71. As described above, the CGROM 55 of the embodiment is a SATA module configured by a flash SSD, and incorporates a SATA device control unit SAd that implements a Serial ATA-compliant HSS (High Speed Serial) protocol. Correspondingly, the CG bus IF unit 82 includes a SATA host control unit SAh.

そして、SATAホスト制御部SAhは、一群のCGデータについて、アドレス情報とデータ量とを特定したFIS(Frame Instruction Structure )タイプ27HのATAコマンドTx(例えば、READ Multiple )をSATAデバイス制御部SAdに発行し、これを受けたSATAデバイス制御部SAdは、必要な一群のCGデータを、FISタイプ46HのデータATAコマンドRxとしてSATAホスト制御部SAhに返送している。そして、受信されたCGデータは、本実施例では、プリロードデータとして、DRAMIF部83を経由して、外付けDRAM54に転送される。なお、プリロード動作は、必須ではなく、またデータ転送先も、外付けDRAM54に限定されず、VRAM71であっても良い。例えば、プリロード動作を実行しない場合には、CGデータは、VRAMIF部84を経由してVRAM71に転送される。   Then, the SATA host control unit SAh issues an FIS (Frame Instruction Structure) type 27H ATA command Tx (for example, READ Multiple) to the SATA device control unit SAd that specifies address information and data amount for a group of CG data. In response to this, the SATA device control unit SAd returns the necessary group of CG data to the SATA host control unit SAh as the FIS type 46H data ATA command Rx. In the present embodiment, the received CG data is transferred to the external DRAM 54 via the DRAM IF unit 83 as preload data. The preload operation is not essential, and the data transfer destination is not limited to the external DRAM 54, and may be the VRAM 71. For example, when the preload operation is not executed, the CG data is transferred to the VRAM 71 via the VRAMIF unit 84.

図6(a)に戻って説明を続けると、データ転送回路72は、VDP回路内部のリソース(記憶媒体)と外部記憶媒体を、転送元ポート又は転送先ポートとして、これらの間でデータ転送動作を実行する回路である。転送元ポートには、VRAM71の他、CPUバス、CGバス、外部DRAMバスに接続された記憶媒体(リソース)が含まれる。同様に、転送先ポートには、VRAM71の他、CPUバス、CGバス、外部DRAMバスに接続された記憶媒体が含まれる。また、データ転送回路72は、一群の描画コマンドによって一フレーム分の表示画像を特定するディスプレイリストDLを、プリローダ73や描画回路76に送信する動作も担当している。   Returning to FIG. 6A, the description will be continued. The data transfer circuit 72 uses a resource (storage medium) in the VDP circuit and an external storage medium as a transfer source port or a transfer destination port, and performs a data transfer operation between them. Is a circuit for executing In addition to the VRAM 71, the transfer source port includes a storage medium (resource) connected to the CPU bus, CG bus, and external DRAM bus. Similarly, the transfer destination port includes a storage medium connected to the CPU bus, CG bus, and external DRAM bus in addition to the VRAM 71. The data transfer circuit 72 is also in charge of the operation of transmitting the display list DL for specifying the display image for one frame to the preloader 73 and the drawing circuit 76 by a group of drawing commands.

ディスプレイリストDLは、描画する順番に記載された一群の描画コマンドで構成されている。描画コマンドには、一フレームのどの位置に、どのような画像を描画するかを規定するコマンドも含まれ、描画すべき画像のCGROMなどの記憶位置(ソースアドレス)も特定されている。なお、本実施例では、2つの表示装置DS1,DS2を使用するので、VRAM71に確保された表示装置DS1,DS2用のフレームバッファFBa,FBbに、一フレーム分の画像データを各々生成する必要があり(図9(b)参照)、所定の描画コマンドによって、フレームバッファFBa,FBbの描画位置が特定される。   The display list DL includes a group of drawing commands described in the drawing order. The drawing command includes a command that defines what image is to be drawn at which position in one frame, and the storage position (source address) of the image to be drawn, such as CGROM, is also specified. In this embodiment, since two display devices DS1 and DS2 are used, it is necessary to generate image data for one frame in the frame buffers FBa and FBb for the display devices DS1 and DS2 secured in the VRAM 71, respectively. Yes (see FIG. 9B), the drawing positions of the frame buffers FBa and FBb are specified by a predetermined drawing command.

プリローダ73は、データ転送回路72によって送信されたディスプレイリストDLを解釈して、その中で参照しているCGROM55上のCGデータを、予め指定されている、DRAM54のプリロード領域に転送する回路である。また、このとき、プリローダ73は、CGデータの参照先を、転送後のアドレスに書換えたディスプレイリストDLを出力する。なお、書換えたディスプレイリストDLは、データ転送回路72によって描画回路76に送信される。なお、本実施例では、外付けDRAM54にプリロード領域を設定することで、十分な記憶領域を確保しているので、例えば、複数フレーム分のCGデータを一気にプリロードしても何も問題が生じない。もっとも、一フレーム分のCGデータを先読み出する本実施例では、外付けDRAM54に代えて、内蔵VRAM71にプリロード領域を設定することもできる。   The preloader 73 is a circuit that interprets the display list DL transmitted by the data transfer circuit 72 and transfers the CG data on the CGROM 55 referred to in the display list DL to a preload area of the DRAM 54 designated in advance. . At this time, the preloader 73 outputs the display list DL in which the reference destination of the CG data is rewritten to the address after transfer. Note that the rewritten display list DL is transmitted to the drawing circuit 76 by the data transfer circuit 72. In this embodiment, since a sufficient storage area is secured by setting a preload area in the external DRAM 54, for example, no problem occurs even if CG data for a plurality of frames is preloaded at once. . However, in the present embodiment in which CG data for one frame is pre-read, a preload area can be set in the built-in VRAM 71 instead of the external DRAM 54.

描画回路76は、データ転送回路72によって送信されたディスプレイリストDLの描画コマンドを順番に解析して、グラフィックスデコーダ75やジオメトリエンジン77などと協働して、VRAM71に形成されたフレームバッファに、各表示装置DS1,DS2の一フレーム分の画像を描画する回路である。   The drawing circuit 76 sequentially analyzes the drawing commands of the display list DL transmitted by the data transfer circuit 72 and cooperates with the graphics decoder 75, the geometry engine 77, and the like in the frame buffer formed in the VRAM 71. This is a circuit for drawing an image for one frame of each display device DS1, DS2.

上記の通り、本実施例では、プリローダ73を機能させているので、ディスプレイリストDLのCGデータの参照先は、CGROM55ではなく、DRAM54又はVRAM71に設定されたプリロード領域である。そのため、描画回路76による描画の実行中に生じるCGデータへのランダムアクセスを迅速に実行することができ、動きの激しい高解像度の動画についても問題なく描画することができる。すなわち、本実施例によれば、CGROM55として、安価なSATAモジュールを活用しつつ、複雑高度な画像演出を実行することができる。   As described above, in this embodiment, since the preloader 73 is functioning, the reference destination of the CG data of the display list DL is not the CGROM 55 but the preload area set in the DRAM 54 or the VRAM 71. Therefore, random access to CG data generated during the execution of drawing by the drawing circuit 76 can be executed quickly, and high-resolution moving images with intense movement can be drawn without any problem. That is, according to the present embodiment, it is possible to execute complex and advanced image effects while using an inexpensive SATA module as the CGROM 55.

なお、VRAM71に形成されたフレームバッファFBは、描画領域と表示領域に区分されたダブルバッファであり、2つの領域を、交互に用途を切り替えて使用する。また、本実施例では、2つの表示装置DS1,DS2が接続されているので、2区画のフレームバッファFBa/FBbが確保されている。したがって、描画回路76は、表示装置DS1用のフレームバッファFBaの描画領域に、一フレーム分の画像データを描画すると共に、表示装置DS2用のフレームバッファFBaの描画領域に、一フレーム分の画像データを描画することになる。なお、描画領域に、画像データが書込まれているとき、表示回路74は、表示領域の画像データを読み出して、各表示装置DS1,DS2に出力する。   Note that the frame buffer FB formed in the VRAM 71 is a double buffer divided into a drawing area and a display area, and uses the two areas while switching the usage alternately. In the present embodiment, since the two display devices DS1 and DS2 are connected, the two-division frame buffers FBa / FBb are secured. Accordingly, the drawing circuit 76 draws one frame of image data in the drawing area of the frame buffer FBa for the display device DS1, and also draws one frame of image data in the drawing area of the frame buffer FBa for the display device DS2. Will be drawn. When image data is written in the drawing area, the display circuit 74 reads out the image data in the display area and outputs it to the display devices DS1 and DS2.

表示回路74は、フレームバッファFBa,FBbの画像データを読み出して、最終的な画像処理を施した上で出力する回路である(図9(e)参照)。最終的な画像処理には、例えば、画像を拡大/縮小するスケーリング処理、微妙なカラー補正処理、画像全体の量子化誤差が最小化するディザリング処理が含まれている。そして、これらの画像処理を経たでデジタルRGB信号(合計24ビット)が、水平同期信号や垂直同期信号と共に出力される。図9(e)に示す通り、本実施例では、上記の動作を並列的に実行する3系統の表示回路A/B/Cが設けられており、各表示回路A/B/Cは、各々に対応するフレームバッファFBa/FBb/FBcの画像データを読み出して、上記の最終画像処理を実行する。但し、本実施例では、表示装置は2個であるので、フレームバッファFBcは確保されておらず、表示回路Cが機能することもない。   The display circuit 74 is a circuit that reads out the image data from the frame buffers FBa and FBb, performs final image processing, and outputs the image data (see FIG. 9E). The final image processing includes, for example, scaling processing for enlarging / reducing the image, subtle color correction processing, and dithering processing for minimizing the quantization error of the entire image. After these image processes, a digital RGB signal (24 bits in total) is output together with a horizontal synchronization signal and a vertical synchronization signal. As shown in FIG. 9 (e), in this embodiment, there are provided three systems of display circuits A / B / C that execute the above-mentioned operations in parallel. The image data in the frame buffer FBa / FBb / FBc corresponding to is read, and the final image processing described above is executed. However, in this embodiment, since there are two display devices, the frame buffer FBc is not secured, and the display circuit C does not function.

この動作に関連して、この実施例の出力選択部79は、表示回路Aの出力信号を、LVDS部80aに伝送し、表示回路Bの出力信号を、LVDS部80bに伝送している(図9(e))。そして、LVDS部80aは、画像データ(合計24ビットのデジタルRGB信号)をLVDS信号に変換して、クロック信号を伝送する一対を加えて、全五対の差動信号としてメイン表示装置DS1に出力している。なお、メイン表示装置DS1には、LVDS信号の変換受信部RVが内蔵されており、LVDS信号からRGB信号を復元して、表示回路Aの出力に対応する画像を表示している。   In relation to this operation, the output selection unit 79 of this embodiment transmits the output signal of the display circuit A to the LVDS unit 80a, and transmits the output signal of the display circuit B to the LVDS unit 80b (see FIG. 9 (e)). Then, the LVDS unit 80a converts the image data (24-bit digital RGB signal in total) into an LVDS signal, adds a pair for transmitting a clock signal, and outputs it to the main display device DS1 as all five pairs of differential signals. doing. The main display device DS1 incorporates a conversion receiver RV for the LVDS signal, restores the RGB signal from the LVDS signal, and displays an image corresponding to the output of the display circuit A.

一方、LVDS部80bは、各8ビットのデジタルRGB信号の下位2ビットを除く各6ビット(合計18ビット)について、クロック信号を伝送する一対を加えて、全四対の差動信号として変換受信部RVに出力し、サブ表示装置DS2が変換受信部RV(THCV214)から受ける合計18ビットのRGB信号による画像表示を実現している。これは、サブ表示装置DS2には、2*2*2もの解像度は不要であり、2*2*2の解像度で足りるためである。但し、特に限定されるものではなく、全五対の差動信号を伝送して、2*2*2の解像度を実現しても良い。 On the other hand, the LVDS unit 80b adds a pair for transmitting a clock signal to each of the 6 bits (18 bits in total) excluding the lower 2 bits of each 8-bit digital RGB signal, and converts and receives the signals as all four pairs of differential signals. The image display by the RGB signal of a total of 18 bits which is output to the unit RV and received by the sub display device DS2 from the conversion receiving unit RV (THCV214) is realized. This is because the sub display device DS2 does not require a resolution of 2 8 * 2 8 * 2 8 and a resolution of 2 6 * 2 6 * 2 6 is sufficient. However, there is no particular limitation, and a resolution of 2 8 * 2 8 * 2 8 may be realized by transmitting all five pairs of differential signals.

また、必ずしもLVDS信号とする必要は無く、例えば伝送距離が短い場合には、デジタルRGB信号を、デジタルRGB部80cを経由して、そのまま表示装置に伝送するか、或いは、伝送距離が長い場合には、デジタルRGB信号を、変換送信部TR’において、V−By−one(登録商標)信号に変換して変換受信部RV’に伝送した後、変換受信部RV’においてデジタルRGB信号に戻すのも好適である。なお、図9(e)の破線は、この動作態様を示しているが、出力選択部79の動作を適宜に設定することで、表示回路A/B/Cの何れの出力信号であっても上記の動作が可能となる。   In addition, it is not always necessary to use the LVDS signal. For example, when the transmission distance is short, the digital RGB signal is directly transmitted to the display device via the digital RGB unit 80c, or when the transmission distance is long. In the conversion transmission unit TR ′, the digital RGB signal is converted into a V-By-one (registered trademark) signal, transmitted to the conversion reception unit RV ′, and then converted back to the digital RGB signal in the conversion reception unit RV ′. Is also suitable. Note that the broken line in FIG. 9E shows this operation mode, but any output signal of the display circuit A / B / C can be obtained by appropriately setting the operation of the output selection unit 79. The above operation is possible.

次に、SMC部78(Serial Management Controller)は、LEDコントローラとMotorコントローラとを内蔵した複合コントコントローラである。そして、外部基板に搭載したLED/Motorドライバ(シフトレジスタを内蔵するドライバIC)に対して、クロック信号に同期してLED駆動信号やモータ駆動信号を出力する一方、適宜なタイミングで、ラッチパルスを出力可能に構成されている。   Next, the SMC unit 78 (Serial Management Controller) is a composite controller that incorporates an LED controller and a Motor controller. The LED / Motor driver (driver IC with a built-in shift register) mounted on the external board outputs an LED drive signal and a motor drive signal in synchronization with the clock signal, while at the appropriate timing, a latch pulse is output. It is configured to allow output.

上記したVDP回路52の内部回路及びその動作に関し、内部回路が実行すべき動作内容は、画像制御CPU63が、レジスタ群70に設定する動作パラメータ(設定値)で規定され、VDP回路52の実行状態は、レジスタ群70の動作ステイタス値をREADすることで特定できるようになっている。レジスタ群70は、画像制御CPU63のメモリマップ上、1Mバイト程度のメモリ空間(0〜FFFFFH)にマッピングされた多数のレジスタを意味し、画像制御CPU63は、CPUIF部81を経由して動作パラメータのWRITE(設定)動作と、動作ステイタス値のREAD動作を実行するようになっている(図6(b)参照)。   Regarding the internal circuit of the VDP circuit 52 and its operation, the operation content to be executed by the internal circuit is defined by the operation parameter (setting value) set in the register group 70 by the image control CPU 63, and the execution state of the VDP circuit 52 Can be specified by reading the operation status value of the register group 70. The register group 70 means a large number of registers mapped in a memory space (0 to FFFFFH) of about 1 Mbytes on the memory map of the image control CPU 63. The image control CPU 63 passes operation parameters of the operation parameter via the CPUIF unit 81. The WRITE (setting) operation and the READ operation of the operation status value are executed (see FIG. 6B).

レジスタ群70には、割り込み動作などシステム動作に関する初期設定値が書込まれる「システム制御レジスタ」と、画像制御CPU63とVDP回路52の内部回路との間のデータ転送回路72によるデータ転送処理に関する設定値などが書込まれる「データ転送レジスタ」と、グラフィックスデコーダ75の実行状況を特定する「GDECレジスタ」と、描画コマンドや描画回路76に関する設定値が書込まれる「描画レジスタ」と、プリローダ73の動作に関する設定値が書込まれる「プリローダレジスタ」と、表示回路74の動作に関する設定値が書込まれる「表示レジスタ」と、LEDコントローラ(SMC部78)に関する設定値が書込まれる「LED制御レジスタ」と、Motorコントローラ(SMC部78)に関する設定値が書込まれる「モータ制御レジスタ」とが含まれている。   In the register group 70, a “system control register” in which initial setting values related to system operations such as an interrupt operation are written, and settings related to data transfer processing by the data transfer circuit 72 between the image control CPU 63 and the internal circuit of the VDP circuit 52 are set. A “data transfer register” into which a value or the like is written, a “GDEC register” for specifying the execution status of the graphics decoder 75, a “drawing register” into which a setting value relating to a drawing command or the drawing circuit 76 is written, and a preloader 73 A “preloader register” in which setting values relating to the operation of the display circuit 74 are written, a “display register” in which setting values relating to the operation of the display circuit 74 are written, and an “LED” in which setting values relating to the LED controller (SMC unit 78) are written. Control register "and settings related to Motor controller (SMC unit 78) There and a "motor control register" to be written.

そして、画像制御CPU63が、レジスタ群70の何れかに適宜な設定値を書込むことで、VDP回路52の内部動作が実現される。したがって、画像制御CPU63は、適宜な時間間隔で更新するディスプレイリストDLと、上記したレジスタ群70を構成するレジスタへの設定値に基づいて、ディスプレイリストDLに基づく画像演出を実現することになる。なお、この実施例では、ランプ演出やモータ演出は、演出制御基板22の演出制御CPU40が担当するので、SMC部78を使用することはなく、LED制御レジスタやモータ制御レジスタに設定値が書込まれることもない。   Then, the image control CPU 63 writes an appropriate set value in any of the register groups 70, thereby realizing the internal operation of the VDP circuit 52. Therefore, the image control CPU 63 realizes an image effect based on the display list DL based on the display list DL updated at an appropriate time interval and the set value in the register constituting the register group 70 described above. In this embodiment, the lamp effect and the motor effect are handled by the effect control CPU 40 of the effect control board 22, so that the setting value is written in the LED control register and the motor control register without using the SMC unit 78. It will never happen.

続いて、図7や図8に基づいて、SATAモジュール55(CGROM)及びCGバスIF部について更に説明する。図7(a)は、CGバスIF部に内蔵されたSATAホスト制御部(HSSコントローラ)SAhと、SATAモジュール55に内蔵されたSATAデバイス制御部SAdを、これらに関連する記憶媒体と共に記載したものである。   Next, the SATA module 55 (CGROM) and the CG bus IF unit will be further described based on FIG. 7 and FIG. FIG. 7A shows the SATA host control unit (HSS controller) SAh built in the CG bus IF unit and the SATA device control unit SAd built in the SATA module 55 together with storage media related to them. It is.

図示の通り、SATAホスト制御部SAhは、アプリケーション層(コマンド層)の動作を実現するSATAホストCPU、ROM、及び、DMAC(DMA controller)と、ShadowTFR(Task File Register)を含む作業領域となるRAMと、トランスポート層及びリンク層の動作を実現するSATAIF部と、物理層(PHY Layer )を実現するSATAPHY部と、を有して構成されている。   As shown in the figure, the SATA host control unit SAh is a RAM serving as a work area including a SATA host CPU, a ROM, a DMAC (DMA controller), and a Shadow TFR (Task File Register) for realizing the operation of the application layer (command layer). And a SATAIF unit for realizing the operations of the transport layer and the link layer, and a SATAPHY unit for realizing the physical layer (PHY Layer).

ここで、SATAホスト制御部SAhは、DRAM54、VRAM71、及びレジスタ群70にアクセス可能に構成されている。そして、データATAコマンド(FISタイプ46H)を、ShadowTFRに受信したSATAホスト制御部SAhは、データATAコマンドRxから抽出されたCGデータを、データ転送回路72を通して、外付けDRAM54に転送して記憶するよう構成されている。また、SATAホスト制御部SAhのDMACを機能させる場合には、CGデータは、ShadowTFRを経由することなくDRAM54に転送される。但し、CGデータの記憶先は、VRAM71でも良いことは先に説明した通りであり、プリロード動作を伴わない場合には、データATAコマンドRxから抽出されたCGデータは、VRAM71に記憶される。   Here, the SATA host control unit SAh is configured to be accessible to the DRAM 54, the VRAM 71, and the register group 70. Then, the SATA host controller SAh that has received the data ATA command (FIS type 46H) in the Shadow TFR transfers the CG data extracted from the data ATA command Rx to the external DRAM 54 through the data transfer circuit 72 and stores it. It is configured as follows. Further, when the DMAC of the SATA host control unit SAh is made to function, the CG data is transferred to the DRAM 54 without going through the Shadow TFR. However, as described above, the storage destination of the CG data may be the VRAM 71. When no preload operation is involved, the CG data extracted from the data ATA command Rx is stored in the VRAM 71.

このような構成に対応して、SATAモジュール55は、NAND型フラッシュメモリによる記憶本体部Flash ・・・Flash と、記憶本体部Flash ・・・Flash に対する読み書き(Read/Write)動作を制御するFlash コントローラと、SerialATAに準ずるHSS方式でSATAホスト制御部SAhと交信するSATAデバイス制御部SAdと、で構成されている。なお、図7(a)では、SATAデバイス制御部SAdと、Flash コントローラとを総合して、SSD制御部と評している。   Corresponding to such a configuration, the SATA module 55 includes a NAND flash memory and a flash controller that controls read / write operations with respect to the storage main body Flash... Flash and the storage main body Flash. And a SATA device control unit SAd that communicates with the SATA host control unit SAh by the HSS method according to SerialATA. In FIG. 7A, the SATA device controller SAd and the Flash controller are collectively regarded as an SSD controller.

記憶本体部Flash ・・・Flash は、Flash コントローラによる読み出し(Read)制御に基づいてシーケンシャルアクセスされ、ページ単位(例えば、512+16バイト単位)で読み出される。そして読み出されたCGデータは、SATAデバイス制御部SAdにおいて、FISタイプ46HのデータATAコマンドRxに生成されて、SATAホスト制御部SAhに返送される。   The storage main body Flash... Flash is sequentially accessed based on read control by the Flash controller and read in page units (for example, 512 + 16 byte units). The read CG data is generated in the FATA type 46H data ATA command Rx in the SATA device control unit SAd and returned to the SATA host control unit SAh.

このような動作を実現するため、SATAデバイス制御部SAdは、基本的に、SATAホスト制御部SAhと同一構成であり、アプリケーション層(コマンド層)の動作を実現するSATAデバイスCPU及びROMと、SSD TFR(Task File Register)を含む作業領域となるRAMと、トランスポート層及びリンク層の動作を実現するSATAIF部と、物理層(PHY Layer )を実現するSATAPHY部と、を有して構成されている。   In order to realize such an operation, the SATA device control unit SAd basically has the same configuration as the SATA host control unit SAh, and the SATA device CPU and ROM that realize the operation of the application layer (command layer), and the SSD. It has a RAM that is a work area including a TFR (Task File Register), a SATAIF unit that realizes operations of the transport layer and the link layer, and a SATAPHY unit that realizes a physical layer (PHY Layer). Yes.

実施例のHSSコントローラ(SATAホスト制御部)で使用されるATAコマンドには、(1)ShadowTFRからSSD TFRに発行される、FISタイプ27HのRegHD(register-Host to Device )と、(2)SSD TFRからShadowTFRに伝送されるステイタス応答である、FISタイプ34HのRegDH(register-Device to Host )と、(3)データ転送時に双方向に使用されるFISタイプ46HのDATAと、(4)デバイスアクセス時、例えば8kバイトのデータ転送毎に、SSD TFRからShadowTFRに使用される、FISタイプ5FHのPIOSetup と、(5)DMAアクティブ応答(DMASetup )と、(6)FISタイプA1HのSet Device Bitと、(7)FISタイプ39HのDMA Activeと、(8)BIST Active と、が含まれている。   The ATA commands used in the HSS controller (SATA host controller) of the embodiment include (1) RegHD (register-Host to Device) of FIS type 27H issued from Shadow TFR to SSD TFR, and (2) SSD. FIS type 34H RegDH (register-Device to Host), which is a status response transmitted from TFR to Shadow TFR, (3) FIS type 46H DATA used bidirectionally during data transfer, and (4) Device access For example, every 8 kbytes of data transfer, FIO type 5FH PIOSetup, (5) DMA active response (DMASetup), (6) FIS type A1H Set Device Bit used for SSD TFR to Shadow TFR, (7) DMA Active of FIS type 39H and (8) BIST Active are included.

ここで、RegHD(register-Host to Device )には、SerialATAに準じて、IDENTIFY DEVICE (ECH)、READ DMA(C8H)、READ MULTIPLE (C4H)、READ SECTOR(S)(20H)、READ VERIFY SECTOR(S) (40H)、READ DMA EXT(25H)、READ MULTIPLE EXT (29H)、READ SECTOR(S) EXT(24H)、READ VERIFY SECTOR EXT(42H)が含まれている。なお、カッコ内の16進数は、各ATAコマンドのコマンドコードを意味している。   Here, RegHD (register-Host to Device) includes IDENTIFY DEVICE (ECH), READ DMA (C8H), READ MULTIPLE (C4H), READ SECTOR (S) (20H), READ VERIFY SECTOR ( S) (40H), READ DMA EXT (25H), READ MULTIPLE EXT (29H), READ SECTOR (S) EXT (24H), and READ VERIFY SECTOR EXT (42H). The hexadecimal number in parentheses means the command code of each ATA command.

図7には、SATAホスト制御部SAhが、SATAモジュール55のデバイス情報を取得するため発行する、コマンドコードECHのIDENTIFY DEVICE のFIS構造(図7(b))と、一群のCGデータの取得のために発行する、コマンドコード29HのREAD MULTIPLE EXT (図7(c))のFIS構造が示されている。何れも、合計32×5ビット長であるが、IDENTIFY DEVICE コマンドは、デバイス(Device)欄をスレーブモードに設定して発行され、READ MULTIPLE EXT コマンドは、CGROM55から読み出すべきデータのアドレス情報LBA(logical Block addressing)と、データページ数(Sector Count)とを特定して発行される。   7 shows the FIS structure (FIG. 7B) of the IDENTIFY DEVICE of the command code ECH issued by the SATA host control unit SAh to acquire the device information of the SATA module 55, and acquisition of a group of CG data. The FIS structure of READ MULTIPLE EXT (FIG. 7C) of command code 29H issued for this purpose is shown. All of them are 32 × 5 bits in length, but the IDENTIFY DEVICE command is issued with the device field set to the slave mode, and the READ MULTIPLE EXT command is address information LBA (logical) of data to be read from the CGROM 55. Block addressing) and the number of data pages (Sector Count) are specified and issued.

また、図7には、SATAデバイス制御部SAdが、自らの動作状態を特定してSATAホスト制御部SAhに返送するステイタス応答コマンドのFIS構造(図7(d))と、双方向に使用可能なDATAコマンドのFIS構造(図7(e))が示されている。例えば、READ SECTOR(S)(20H)のATAコマンドを受けたSATAデバイス制御部SAdは、PIOSetup コマンドを先行させたDATAコマンドを、SATAホスト制御部SAhに返送する。   FIG. 7 also shows that the SATA device control unit SAd can be used bidirectionally with the FIS structure of the status response command (FIG. 7D) that identifies its own operating state and returns it to the SATA host control unit SAh. The FIS structure of the DATA command (FIG. 7 (e)) is shown. For example, the SATA device controller SAd that has received the ATA command READ SECTOR (S) (20H) returns a DATA command preceded by the PIOSetup command to the SATA host controller SAh.

ここで、DATAコマンドには、最高、2048Dword(=2048*4=8kバイト)のCGROMデータを内包可能であり、例えば、READ DMA(C8H)や、READ MULTIPLE EXT (29H)などのATAコマンドを受けたSATAデバイス制御部SAdは、PIOSetup コマンドを先行させることなく、必要個数のDATAコマンドを、SATAホスト制御部SAhに繰り返し返送する。   The DATA command can contain up to 2048 Dword (= 2048 * 4 = 8 kbytes) of CGROM data. For example, the DATA command receives an ATA command such as READ DMA (C8H) or READ MULTIPLE EXT (29H). The SATA device control unit SAd repeatedly returns the necessary number of DATA commands to the SATA host control unit SAh without preceding the PIOSetup command.

図8(a)は、SATAホスト制御部SAhとSATAデバイス制御部SAdの動作手順を図示したものである。なお、ここではDMA転送がない場合を示しているが、SATAホスト制御部SAhのDMACを機能させる場合には、SATAホスト制御部SAhのトランスポート層で抽出されたCGデータは、ShadowTFRを経由することなくDRAM54などに転送される。   FIG. 8A illustrates an operation procedure of the SATA host control unit SAh and the SATA device control unit SAd. Here, a case where there is no DMA transfer is shown, but when the DMAC of the SATA host control unit SAh is functioned, the CG data extracted in the transport layer of the SATA host control unit SAh passes through the Shadow TFR. Without being transferred to the DRAM 54 or the like.

何れの場合も、SATAホスト制御部SAhのSATAホストCPUは、アプリケーション層の動作として、先ず、ShadowTFRに、発行すべきATAコマンドの必要パラメータ(例えばDevice欄、LBA欄、Sector Count欄など)を書き込んだ上で、ATAコマンドコードを書き込む。   In any case, the SATA host CPU of the SATA host controller SAh first writes necessary parameters of the ATA command to be issued (for example, Device column, LBA column, Sector Count column, etc.) to the Shadow TFR as the operation of the application layer. Then write the ATA command code.

すると、SATAホスト制御部SAhのSATAIF部のトランスポート層及びその下位層が、シーケンス動作によって一連の動作を実行する。すなわち、トランスポート層では、ShadowTFRのデータからFIS本体を生成して下位層に出力する。次に、リンク上位層では、トランスポート層から受けたFIS本体の後部に、4バイト長のCRC(Cyclic Redundancy Check )を付加して、全データをスクランブルした後、全スクランブルデータの前後に、4バイト長のSOFプリミチィブ(開始情報)と、4バイト長のEOFプリミチィブ(終了情報)と、を付加してフレームデータ構造を完成させる。   Then, the transport layer of the SATAIF unit of the SATA host control unit SAh and its lower layer execute a series of operations by a sequence operation. That is, the transport layer generates an FIS body from the Shadow TFR data and outputs it to the lower layer. Next, in the link upper layer, a 4-byte CRC (Cyclic Redundancy Check) is added to the rear part of the FIS main body received from the transport layer, and all data is scrambled. A byte-length SOF primitive (start information) and a 4-byte length EOF primitive (end information) are added to complete the frame data structure.

次に、リンク下位層では、8ビットのデータを10ビットのDキャラクタ又はKキャラクに変換する8B/10B変換処理などを実行し、物理層(PHY Layer )では、シリアライズ処理によってLVDS信号Txを生成して、一対の差動信号線を使用して、所定の方式でLVDS信号Txをシリアル伝送する。   Next, the link lower layer executes 8B / 10B conversion processing for converting 8-bit data into 10-bit D character or K character, and the physical layer (PHY Layer) generates LVDS signal Tx by serialization processing. Then, the LVDS signal Tx is serially transmitted by a predetermined method using a pair of differential signal lines.

一方、LVDS信号Txを受けたSATAデバイス制御部SAdの物理層(PHY Layer )では、デシリアライズ処理によってDキャラクタ又はKキャラクの10ビットのパラレルデータを順番に復元し、リンク下位層では、8B/10B逆変換処理によって、10ビットデータを本来の8ビットデータを復元する。そして、リンク上位層では、SOFプリミチィブ、EOFプリミチィブ、及びCRCを除去してFIS本体を抽出して、トランスポート層に伝える。そして、トランスポート層では、FIS本体をSDD TFRに転送する。   On the other hand, in the physical layer (PHY Layer) of the SATA device control unit SAd that has received the LVDS signal Tx, 10-bit parallel data of D character or K character is restored in order by deserialization processing, and in the link lower layer, 8B / The original 8-bit data is restored from the 10-bit data by the 10B reverse conversion process. The upper layer of the link removes the SOF primitive, the EOF primitive, and the CRC, extracts the FIS main body, and transmits it to the transport layer. In the transport layer, the FIS body is transferred to the SDD TFR.

その後の処理は、SATAデバイス制御部SAdのアプリケーション層たるSATAデバイスCPUが担当し、受信したFIS本体を解析して、受信したATAコマンドに対応した必要な処理を実行する。例えば、READ SECTOR(S)(20H)などのメモリリードのATAコマンドを受けた場合には、メモリリード動作の準備を開始し、準備応答(PIOSetup など)のATAコマンド(RegDH)を、SATAデバイス制御部SAdからSATAホスト制御部SAhに返送した上で、DATAコマンド(図7(e))を返送する。   The subsequent processing is performed by the SATA device CPU, which is the application layer of the SATA device control unit SAd, and analyzes the received FIS main body and executes necessary processing corresponding to the received ATA command. For example, when a memory read ATA command such as READ SECTOR (S) (20H) is received, preparation for the memory read operation is started, and the ATA command (RegDH) of the preparation response (PIOSetup, etc.) is controlled by the SATA device control. After returning from the unit SAd to the SATA host control unit SAh, a DATA command (FIG. 7E) is returned.

一方、READ DMA(C8H)や、READ MULTIPLE EXT (29H)などのメモリリードのATAコマンドを受けた場合には、SATAデバイス制御部SAdは、直ちに、DATAコマンド(図8(d))を、2048Dword(=8kバイト)のCGデータ毎に、必要回数だけ返送する。そして、最後に、ステイタス応答コマンド(図8(e))を返送する。図8(c)は、この一群の動作を図示したものであり、図8(b)、図8(d)、及び図8(e)は、各々、図7(b)、図7(b)、及び図7(b)を再掲したものである。   On the other hand, when the ATA command for memory read such as READ DMA (C8H) or READ MULTIPLE EXT (29H) is received, the SATA device control unit SAd immediately sends the DATA command (FIG. 8 (d)) to 2048Dword. For each CG data (= 8 kbytes), it is returned as many times as necessary. Finally, a status response command (FIG. 8E) is returned. FIG. 8 (c) illustrates this group of operations. FIGS. 8 (b), 8 (d), and 8 (e) are respectively illustrated in FIGS. 7 (b) and 7 (b). ) And FIG. 7B are reprinted.

続いて、2つの表示装置DS1,DS2を使用して実行される画像演出の制御動作について、図9(a)〜図9(d)のフローチャートと、図10(a)のタイムチャートを参照しつつ説明する。なお、画像演出は、演出制御CPU40から制御コマンドCMD’を受ける画像制御CPU63と、画像制御CPU63に指示されて機能するVDP回路52と、によって実現される。先に説明した通り、画像制御CPU63からVDP回路52に対する指示は、レジスタ群70に書込まれる動作パラメータによって特定される。   Subsequently, with reference to the flowcharts of FIGS. 9 (a) to 9 (d) and the time chart of FIG. 10 (a) regarding the control operation of the image effect performed using the two display devices DS1 and DS2. I will explain. The image effect is realized by an image control CPU 63 that receives a control command CMD 'from the effect control CPU 40, and a VDP circuit 52 that functions as instructed by the image control CPU 63. As described above, an instruction from the image control CPU 63 to the VDP circuit 52 is specified by an operation parameter written in the register group 70.

図9に示す通り、画像演出動作は、画像制御CPU63によって所定時間毎に実行されるディスプレイリストの更新処理(図9(a))と、画像制御CPU63から受けるディスプレイリストに基づいて動作するプリローダ73、描画回路76、及び、表示回路74の各シーケンス動作(図9(b)〜図9(d))によって実現される。なお、プリローダ73、描画回路76、及び、表示回路74が、以下に説明するシーケンス動作を実現するよう、電源リセット時やその後の必要なタイミングで、画像制御CPU63は、必要な動作パラメータをレジスタ群70に設定している。   As shown in FIG. 9, the image effect operation is performed based on the display list update process (FIG. 9A) executed every predetermined time by the image control CPU 63 and the display list received from the image control CPU 63. This is realized by each sequence operation of the drawing circuit 76 and the display circuit 74 (FIG. 9B to FIG. 9D). It should be noted that the image control CPU 63 sets necessary operation parameters to a register group at the time of resetting the power supply or at a necessary timing thereafter so that the preloader 73, the drawing circuit 76, and the display circuit 74 realize the sequence operation described below. 70 is set.

以上を踏まえて説明すると、画像制御CPU63は、例えば1/30秒毎に、リスト更新処理を開始し(ST1)、プリローダ73、描画回路76、及び、表示回路74のシーケンス動作を開始させる(ST2)。図10(a)に示す通り、画像制御CPU63、プリローダ73、描画回路76、及び表示回路74は、一定時間(δ)間隔で間欠的に、各々、自らの動作を並列的に実行することになる。なお、図10(b)は、CPU回路の内蔵RAM59と、VDP回路の内蔵VRAM71と、外付けDRAM54と、CGROM55について、各メモリの内容を模式的に示している。   To explain the above, the image control CPU 63 starts list update processing, for example, every 1/30 seconds (ST1), and starts sequence operations of the preloader 73, the drawing circuit 76, and the display circuit 74 (ST2). ). As shown in FIG. 10A, the image control CPU 63, the preloader 73, the drawing circuit 76, and the display circuit 74 execute their operations in parallel intermittently at a constant time (δ) interval. Become. FIG. 10B schematically shows the contents of each memory of the built-in RAM 59 of the CPU circuit, the built-in VRAM 71 of the VDP circuit, the external DRAM 54, and the CGROM 55.

画像制御CPU63の動作について説明を続けると、ステップST2の処理に続いて、画像制御CPU63は、演出シナリオに基づいてディスプレイリストDLを更新する(ST3)。ここで、演出シナリオは、演出制御CPU40から受けた制御コマンドCMD’で特定される画像演出を具体化したものである。すなわち、演出シナリオには、一定時間継続される一連の動画や、描画位置や配置姿勢や拡大縮小率が適宜に規定される静止画(背景画像や予告画像を含む)について、(1) 一連の動画演出の開始時刻や終了時刻、(2) どの静止画を、どの時刻に、どの位置に、どのように描くか、などが規定されている。   Continuing the description of the operation of the image control CPU 63, following the processing of step ST2, the image control CPU 63 updates the display list DL based on the effect scenario (ST3). Here, the effect scenario embodies an image effect specified by the control command CMD ′ received from the effect control CPU 40. In other words, the production scenario includes (1) a series of videos for a series of videos that are continued for a certain period of time, and still images (including background images and preview images) where the drawing position, orientation, and scaling ratio are appropriately defined. The start time and end time of the video effect, and (2) which still image is to be drawn, at what time, in what position, and so on are defined.

なお、動画演出とは言っても、表示装置の描画画像が、迅速かつ円滑に変化するだけであり、一定時間毎に、同一又は異なる次の画像データを、表示装置に描画する点では静止画と同じである。また、この実施例では、2つの表示装置DS1,DS2に、異なる画像を表示するので、この構成に対応して、演出シナリオは二区分されている。   Even if it is a video effect, the drawn image on the display device only changes quickly and smoothly, and still images are drawn in that the same or different next image data is drawn on the display device at regular intervals. Is the same. In this embodiment, since different images are displayed on the two display devices DS1 and DS2, the effect scenario is divided into two according to this configuration.

そして、画像制御CPU63は、このような構成の演出シナリオを参照して、各タイミング(T1,T1+δ,T1+2δ,・・・)で、表示装置DS1,DS2の表示画像を特定する一群の描画コマンドを列記したディスプレイリストDLを生成する。ディスプレイリストDLは、動画については、時間的に進行する動画のどの部分を表示するかを、CGROMの記憶位置を特定して規定し、スプライト画像などの静止画については、CGROMの何処に記憶されている画像を、表示装置のどの位置に、どのように描くかなどを規定している。   Then, the image control CPU 63 refers to the effect scenario having such a configuration, and at each timing (T1, T1 + δ, T1 + 2δ,...), Outputs a group of drawing commands for specifying the display images of the display devices DS1, DS2. The listed display list DL is generated. The display list DL specifies, for moving images, which part of the moving image that progresses in time by specifying the storage location of the CGROM, and where the still image such as a sprite image is stored in the CGROM. It defines how and where the displayed image is drawn on which position of the display device.

次に、このように構成されたディスプレイリストDLを、外付けDRAM54の規定領域に転送して、次のリスト更新タイミングに達するのを待つ(ST4)。図10(a)及び図10(b)には、タイミングT1から開始される画像制御CPU63の動作の結果、ディスプレイリストDL1が生成され、これがタイミングT1’で外付けDRAM54に転送されることが図示されている。   Next, the display list DL configured in this way is transferred to the prescribed area of the external DRAM 54 and waits until the next list update timing is reached (ST4). FIGS. 10A and 10B show that the display list DL1 is generated as a result of the operation of the image control CPU 63 started from the timing T1, and is transferred to the external DRAM 54 at the timing T1 ′. Has been.

このディスプレイリストDL1は、この実施例では、一タイミング遅れたタイミングT1+δで、プリローダ73によって書換え処理がされ、更に一タイミング遅れたタイミングT1+2δで、書換え後のディスプレイリストDL1に基づいて描画回路76によって描画処理がされる。そして、更に一タイミング遅れたタイミングT1+3δで、表示回路74の表示動作に基づいて、ディスプレイリストDL1によって特定される表示画面が表示装置DS1,DS2に現れる。   In this embodiment, the display list DL1 is rewritten by the preloader 73 at a timing T1 + δ delayed by one timing, and further drawn by the drawing circuit 76 based on the rewritten display list DL1 at a timing T1 + 2δ delayed by one timing. Processed. At a timing T1 + 3δ that is further delayed by one timing, a display screen specified by the display list DL1 appears on the display devices DS1 and DS2 based on the display operation of the display circuit 74.

このように、本実施例では、プリローダ73、描画回路76、及び表示回路74が、一タイミングずつ遅れて動作するよう構成されている。そのため、タイミングT1から開始されるプリローダ73は、外付けDRAM54の未処理で最古のディスプレイリストを処理することで、具体的には、一つ手前のタイミングで生成されたディスプレイリストを処理することになる。言い換えると、タイミングT1に画像制御CPU63が生成したディスプレイリストDL1は、タイミングT1+δから開始されるプリローダ73の動作に基づき、以下の通りに処理される。   Thus, in this embodiment, the preloader 73, the drawing circuit 76, and the display circuit 74 are configured to operate with a delay of one timing. Therefore, the preloader 73 started from the timing T1 processes the oldest display list that has not been processed by the external DRAM 54, and specifically processes the display list generated at the previous timing. become. In other words, the display list DL1 generated by the image control CPU 63 at the timing T1 is processed as follows based on the operation of the preloader 73 starting from the timing T1 + δ.

以下、タイミングT1+δ以降を説明すると、プリローダ73は、外付けDRAM54の規定領域に記憶されている、未処理で最古のディスプレイリストであるディスプレイリストDL1を解析する。そして、ディスプレイリストDL1に、CGROMのCGデータの必要とする描画コマンドを検出した場合には、その一群のCGデータを外付けDRAM54のCGデータ領域に取得するべく、必要な情報をCGバスIF部82のSATAホスト制御部SAhに伝える。また、この先読み(プリロード)処理に関わる描画コマンドにおける、CGデータの記憶位置をCGROM55のソースアドレス値から、DRAM54に確保したCGデータ領域のアドレス値に書換える(SS10)。   Hereinafter, the timing after timing T1 + δ will be described. The preloader 73 analyzes the display list DL1, which is the unprocessed and oldest display list, stored in the specified area of the external DRAM 54. When a drawing command required for the CG data of the CGROM is detected in the display list DL1, necessary information is acquired in the CG bus IF unit in order to acquire the group of CG data in the CG data area of the external DRAM 54. 82 SATA host controller SAh. In addition, the storage location of the CG data in the drawing command related to the prefetching (preload) processing is rewritten from the source address value of the CGROM 55 to the address value of the CG data area secured in the DRAM 54 (SS10).

このプリローダ73の動作に並行して、必要な情報を得たSATAホスト制御部SAhでは、例えば、READ MULTIPLE EXT (29H)などのメモリリードのATAコマンドを、アドレス情報LBA(logical Block addressing)と、データ量(Sector Count)とを特定して発行する。   In parallel with the operation of the preloader 73, the SATA host control unit SAh that has obtained the necessary information, for example, the memory read ATA command such as READ MULTIPLE EXT (29H), the address information LBA (logical block addressing), The data amount (Sector Count) is specified and issued.

すると、その後は、CGROM55のSATAデバイス制御部SAdから、DATAコマンドが、図8(c)の手順で返送され、DATAコマンドから抽出された必要データ(CGデータ)が、順次、外付けDRAM54に、圧縮状態のまま記憶される(SS11)。   Then, a DATA command is returned from the SATA device control unit SAd of the CGROM 55 in the procedure of FIG. 8C, and necessary data (CG data) extracted from the DATA command is sequentially transferred to the external DRAM 54. The compressed state is stored (SS11).

以上の動作は、CGROMのCGデータを必要とする描画コマンドを検出する毎に、繰り返し実行され、表示装置DS1と表示装置DS2の一フレームを構築するためのCGデータ(圧縮データ)が、全て、CGROM55からDRAM54のCGデータ領域に確保されることになる。なお、一度、DRAM54のCGデータ領域に確保したCGデータは、その後も使用可能に管理されているので、それ以前のタイミングで確保したCGデータを使用する場合には、プリロード処理(SS11)がスキップされ(図9(b)の破線参照)、CGデータの記憶位置をCGROM55のソースアドレス値から、DRAM54に確保したCGデータ領域のアドレス値に書換える処理(SS10)だけが実行される。   The above operation is repeatedly executed every time a drawing command requiring CGROM CG data is detected, and all the CG data (compressed data) for constructing one frame of the display device DS1 and the display device DS2 is The data is secured from the CGROM 55 to the CG data area of the DRAM 54. Since the CG data secured once in the CG data area of the DRAM 54 is managed so as to be usable thereafter, the preload process (SS11) is skipped when the CG data secured at the previous timing is used. Then (see the broken line in FIG. 9B), only the process (SS10) of rewriting the storage location of the CG data from the source address value of the CGROM 55 to the address value of the CG data area secured in the DRAM 54 is executed.

そして、表示装置DS1及び表示装置DS2の各一フレームを特定するディスプレイリストDL1について、そこに記載された全描画コマンドについて、必要なCGデータのDRAM54への転送処理や、デイプレイリストの書換え処理が終了すれば、間欠的に開始される次回のプリロード動作まで待機することになる(SS12)。なお、図10(b)には、タイミングT1+δにおいて、必要なCGデータがCGROM55から外付けDRAM54に転送される状態が矢印で記載されている。なお、転送されたCGデータは圧縮状態のままである。   Then, for the display list DL1 that specifies each frame of the display device DS1 and the display device DS2, for all the drawing commands described therein, transfer processing of necessary CG data to the DRAM 54 and rewriting processing of the display list are performed. If completed, the system waits for the next preload operation that starts intermittently (SS12). In FIG. 10B, a state in which necessary CG data is transferred from the CGROM 55 to the external DRAM 54 at the timing T1 + δ is indicated by an arrow. Note that the transferred CG data remains in a compressed state.

続いて、図9(c)に基づいて、描画回路76、グラフィックスデコーダ75、及びジオメトリエンジン77などが協働して実行する描画動作について説明する。図10(a)に示す通り、この描画動作は、一定時間(δ)毎に繰り返されるが、便宜上、以下の説明では、書換え後のディスプレイリストDL1に基づいて実行されるタイミングT1+2δ以降の描画動作を説明する。   Next, a drawing operation executed in cooperation by the drawing circuit 76, the graphics decoder 75, the geometry engine 77, and the like will be described with reference to FIG. As shown in FIG. 10A, this drawing operation is repeated every fixed time (δ). For convenience, in the following description, the drawing operation after timing T1 + 2δ, which is executed based on the display list DL1 after rewriting. Will be explained.

描画回路76は、外付けDRAM54に記憶されているディスプレイリストのうち、未処理で最古のディスプレイリストであるディスプレイリストDL1に記載されている描画コマンドを順番に解析して(SS20)、描画コマンドが指定する静止画や動画について、グラフィックスデコーダ75やジオメトリエンジン77を機能させる。なお、描画回路76は、書換え後のディスプレイリストDL1を処理するので、静止画や動画に関するCGデータの参照先は、外付けDRAM54である。   The drawing circuit 76 sequentially analyzes drawing commands described in the display list DL1, which is an unprocessed and oldest display list, among the display lists stored in the external DRAM 54 (SS20). The graphics decoder 75 and the geometry engine 77 are caused to function with respect to the still image or moving image specified by the. Since the drawing circuit 76 processes the display list DL1 after rewriting, the external DRAM 54 is the reference destination of CG data related to still images and moving images.

そして、グラフィックスデコーダ75によってデコードされた静止画データや動画データは、各々、内蔵VRAM71に確保されている静止画デコード領域や動画デコード領域に伸張展開される(SS22〜SS23)。次に、デコード後の静止画データや動画データが、描画コマンドによって規定される描画態様で、VRAM71のフレームバッファFBの所定位置に書込まれることで描画処理が実行される(SS24)。なお、描画態様には、フレームバッファFBにおける描画位置が含まれるが、スプライト画像などの場合には、更に、描画姿勢や拡大縮小率などが規定される場合があり、ジオメトリエンジン77が機能する。   Then, the still image data and the moving image data decoded by the graphics decoder 75 are expanded and developed in the still image decoding area and the moving image decoding area secured in the built-in VRAM 71 (SS22 to SS23). Next, drawing processing is executed by writing the decoded still image data and moving image data in a drawing mode defined by the drawing command to a predetermined position in the frame buffer FB of the VRAM 71 (SS24). Note that the drawing mode includes the drawing position in the frame buffer FB. However, in the case of a sprite image or the like, the drawing posture or the enlargement / reduction ratio may be further defined, and the geometry engine 77 functions.

図9(e)に示す通り、この実施例では、2つの表示装置DS1,DS2に対応して、フレームバッファFBに、第一フレームバッファFBaと第二フレームバッファFBbとが確保されており、描画コマンドによって特定される、フレームバッファFBa/FBbの所定位置に、静止画や動画のデコードデータが書込まれることで描画動作が実現される(SS24)。先に説明した通り、フレームバッファFBa/FBbは、各々、描画領域と表示領域に区分されたダブルバッファ構造であり、描画動作(SS24)では、より正確には、フレームバッファFBa/FBbの描画領域における所定位置に、デコードデータが書込まれることになる。なお、実施例とは異なるが、フレームバッファFBに第三のフレームバッファFBcを確保すれば、第三の表示装置の画像を並行して描画することも可能である。   As shown in FIG. 9E, in this embodiment, the first frame buffer FBa and the second frame buffer FBb are secured in the frame buffer FB in correspondence with the two display devices DS1 and DS2. A drawing operation is realized by writing still image or moving image decode data at a predetermined position of the frame buffer FBa / FBb specified by the command (SS24). As described above, each of the frame buffers FBa / FBb has a double buffer structure divided into a drawing area and a display area. In the drawing operation (SS24), more accurately, the drawing area of the frame buffer FBa / FBb. Decode data is written at a predetermined position in FIG. Although different from the embodiment, if the third frame buffer FBc is secured in the frame buffer FB, the image of the third display device can be drawn in parallel.

何れにしても、ステップSS22又はステップSS23の処理後に、そのデコードデータ(動画/静止画)に基づいて、所定のフレームバッファFBa/FBbの所定位置に必要な画像が描画される(SS24)。そして、この処理は、ディスプレイリストDL1の先頭から最後まで、描画コマンドの記載順に実行されるので、先に描画された画像は、その後に、同じ領域に描画される画像によって上書きされることになる。   In any case, after the processing in step SS22 or SS23, a necessary image is drawn at a predetermined position of a predetermined frame buffer FBa / FBb based on the decoded data (moving image / still image) (SS24). This process is executed from the beginning to the end of the display list DL1 in the order in which the drawing commands are written, so that the previously drawn image is subsequently overwritten by the image drawn in the same area. .

そして、全ての描画コマンドについての描画処理が終われば、間欠的に開始される次回の描画動作まで待機状態となる(SS25)。なお、図10(b)には、タイミングT1+2δにおいて、フレームバッファFB(FBa+FBb)に、必要な画像が描画されることが矢印で記載されている。   When the drawing process for all the drawing commands is completed, the process waits until the next drawing operation that is started intermittently (SS25). In FIG. 10B, an arrow indicates that a necessary image is drawn in the frame buffer FB (FBa + FBb) at the timing T1 + 2δ.

最後に、図9(d)に基づいて表示回路74の動作を説明する。この表示動作も、一定時間(δ)毎に繰り返されるが、便宜上、以下の説明では、図10に示すタイミングT1+3δ以降の表示動作を説明する。先に説明した通り、このタイミングでは、ディスプレイリストDL1に基づく画像データが、フレームバッファFBa/FBbの描画領域に確保されている。そして、この描画領域は、タイミングT1+3δ以降の表示動作では、表示領域として機能する。   Finally, the operation of the display circuit 74 will be described with reference to FIG. Although this display operation is also repeated every certain time (δ), for the sake of convenience, the display operation after timing T1 + 3δ shown in FIG. 10 will be described. As described above, at this timing, image data based on the display list DL1 is secured in the drawing area of the frame buffer FBa / FBb. The drawing area functions as a display area in display operations after timing T1 + 3δ.

図9(e)に示す通り、VDP回路52には、並列的に実行する3系統の表示回路A/B/Cが設けられているが、この実施例では、2系統の表示回路A/Bだけが機能するよう設定されている。そして、表示回路A/Bは、各々に対応するフレームバッファFBa/FBbの表示領域に格納されている画像データを読み出して、出力選択部79に出力する(SS30)。   As shown in FIG. 9E, the VDP circuit 52 is provided with three display circuits A / B / C that are executed in parallel. In this embodiment, two display circuits A / B are provided. Only is set to work. Then, the display circuit A / B reads out the image data stored in the display area of the corresponding frame buffer FBa / FBb and outputs it to the output selection unit 79 (SS30).

その後は、出力選択部79の動作に基づき、表示回路Aが出力するフレームバッファFBaの画像データが、LVDS部80aを経由してメイン表示装置DS1に伝送されることは先に説明した通りである。また、表示回路Bが出力するフレームバッファFBbの画像データが、LVDS部80bを経由してサブ表示装置DS2に伝送されることも前記の通りである。なお、図10(b)には、タイミングT1+3δにおいて、フレームバッファFB(FBa+FBb)の表示領域の画像データが出力されることが矢印で記載されている。   Thereafter, based on the operation of the output selection unit 79, the image data of the frame buffer FBa output from the display circuit A is transmitted to the main display device DS1 via the LVDS unit 80a as described above. . As described above, the image data of the frame buffer FBb output from the display circuit B is transmitted to the sub display device DS2 via the LVDS unit 80b. In FIG. 10B, it is indicated by an arrow that the image data of the display area of the frame buffer FB (FBa + FBb) is output at the timing T1 + 3δ.

以上の通り、この実施例では、一連の動作を、プリローダ73と、描画回路76と、表示回路74とが、連動して各々が担当する処理を並列的に実行するので、高画質で高速に変化する大画面の画像演出を支障なく実現することができる。特に、本発明では、2つの表示装置を使用するので、画像演出の制御負担が大きいので、本実施例の並列動作を価値は高い。   As described above, in this embodiment, since the preloader 73, the drawing circuit 76, and the display circuit 74 perform a series of operations in parallel with each other in parallel, the image processing is performed at high speed with high image quality. It is possible to realize a changing large-screen image production without any trouble. In particular, in the present invention, since two display devices are used, the control burden of image production is large, so the parallel operation of this embodiment is highly valuable.

しかも、本発明では、描画回路76に先行して、プリローダ73を動作させて、CGデータをRAMに先読み(プリロード)するので、CGROM55として、必ずしもランダムアクセスメモリ(マスクROMなど)を使用する必要がなく、シーケンシャルアクセスメモリを使用することができ、製造コストを低減することができる。そして、CGデータのプリロードには、serialATAに準ずるHSS方式でCGROM55を高速アクセスするので、大型高画質の表示装置について、一フレームを構成する画像データが膨大化しても問題が生じない。しかも、CGデータは、シリアル伝送されるので、CGROMとの配線を簡素化することもできる。   In addition, in the present invention, the preloader 73 is operated prior to the drawing circuit 76 to pre-read (preload) the CG data into the RAM. In addition, a sequential access memory can be used, and the manufacturing cost can be reduced. Since the CGROM 55 is accessed at high speed for preloading CG data by the HSS method according to serial ATA, there is no problem even if the image data constituting one frame is enormous in a large high-quality display device. In addition, since the CG data is serially transmitted, wiring with the CGROM can be simplified.

以上、本発明の実施例について詳細に説明したが、具体的な記載内容は特に本発明を限定するものではない。例えば、上記の実施例では、図6(a)に示す通り、内蔵CPU回路51と、VDP回路52と、を内蔵した複合チップ50を使用しているが、このような複合チップ50を使用することなく、VDP回路52とは別構成のワンチップマイコンを、内蔵CPU回路51に代えて使用するのも好適である。   As mentioned above, although the Example of this invention was described in detail, the concrete description content does not specifically limit this invention. For example, in the above embodiment, as shown in FIG. 6A, the composite chip 50 including the built-in CPU circuit 51 and the VDP circuit 52 is used. However, such a composite chip 50 is used. It is also preferable to use a one-chip microcomputer having a configuration different from that of the VDP circuit 52 instead of the built-in CPU circuit 51.

また、図6(a)に示す実施例では、CGROM55としてNAND型フラッシュメモリを内蔵したSATAモジュールを使用したが、特に限定されず、例えば、XtraROMなどの他のシーケンシャルアクセスメモリを使用しても良い。但し、ランダムアクセス可能なNOR型フラッシュメモリや、通常のマスクROMの使用が禁止されるものではない。   In the embodiment shown in FIG. 6A, a SATA module incorporating a NAND flash memory is used as the CGROM 55. However, the present invention is not particularly limited. For example, another sequential access memory such as an XtraROM may be used. . However, use of a NOR flash memory that can be accessed randomly or a normal mask ROM is not prohibited.

なお、図6(b)に示す実施例では、NAND型フラッシュメモリとVDP回路52(CGバスIF部82)とを、差動信号線によるシリアル伝送路で接続したが、シリアル伝送に限定されず、通常のマスクROMも含め、データバスとアドレスバスを通してアクセスされるパラレル伝送方式を採っても良い。   In the embodiment shown in FIG. 6B, the NAND flash memory and the VDP circuit 52 (CG bus IF unit 82) are connected by a serial transmission path using a differential signal line. However, the present invention is not limited to serial transmission. A parallel transmission system including a normal mask ROM and accessed through a data bus and an address bus may be employed.

また、上記の実施例では、図3に示す通り、音声演出及びランプ(モータ)演出を制御する演出制御CPU40から制御コマンドCMD’を受ける画像制御CPU63によって画像演出が制御されているが、演出制御CPU40を使用することなく、画像制御CPU63が、直接、主制御部21の制御コマンドCMDを受けることで、音声演出、ランプ演出、モータ演出、及び画像演出を纏めて統一的に制御するのも好適である。   In the above embodiment, as shown in FIG. 3, the image effect is controlled by the image control CPU 63 that receives the control command CMD ′ from the effect control CPU 40 that controls the sound effect and the lamp (motor) effect. It is also preferable that the image control CPU 63 directly controls the sound effect, the lamp effect, the motor effect, and the image effect by receiving the control command CMD of the main control unit 21 directly without using the CPU 40. It is.

図11は、複合チップ50に内蔵された画像制御CPU63が、全ての演出動作を制御する構成を示している。このような構成の場合には、制御コマンドCMD’の送受信の処理が不要となるので、演出インタフェイス基板22や画像制御基板23の回路構成が簡素化され、且つ、制御コマンドCMD’の送受信に関する制御負担が軽減化される上に、制御コマンドCMD’の伝送ミスや、画像演出と他の演出との同期ズレの問題が解消されるという利点がある。なお、図11では、複合チップ50を使用しているが、複合チップ50に内蔵されたVDP回路52や画像制御CPU63を使用すること代えて、より高性能なワンチップマイコンと、専用のVDP回路を使用するのも好適である。   FIG. 11 shows a configuration in which the image control CPU 63 built in the composite chip 50 controls all the rendering operations. In the case of such a configuration, the transmission / reception process of the control command CMD ′ is not necessary, so that the circuit configuration of the effect interface board 22 and the image control board 23 is simplified and the transmission / reception of the control command CMD ′ is performed. In addition to reducing the control burden, there is an advantage that the transmission error of the control command CMD ′ and the problem of synchronization deviation between the image effect and other effects are solved. In FIG. 11, the composite chip 50 is used. Instead of using the VDP circuit 52 and the image control CPU 63 built in the composite chip 50, a higher performance one-chip microcomputer and a dedicated VDP circuit are used. It is also preferred to use

図12は、図11の要部を詳細に図示したものであり、複合チップ50に内蔵された画像制御CPU63が、音声演出、ランプ演出、モータ演出、及び画像演出を制御する場合を示している。また、図13は、図12の複合チップ50を、他の回路構成部材と共に図示したものである。   FIG. 12 illustrates in detail the main part of FIG. 11 and shows a case where the image control CPU 63 built in the composite chip 50 controls the sound effect, the lamp effect, the motor effect, and the image effect. . FIG. 13 shows the composite chip 50 of FIG. 12 together with other circuit components.

図13に示す通り、この実施例では、主制御部21からの制御コマンドCMDが、入出力回路64pを経由して、パラレル入出力ポート(PIO)62に供給されている。また、ストローブ信号STBは、入出力回路64pを経由して、画像制御CPU63の割込み端子に供給されることで、受信割込み処理を起動させている。したがって、受信割込み処理に基づいて、制御コマンドCMDを把握した画像制御CPU63は、演出抽選などを経て、この制御コマンドCMDに対応する音声演出、ランプ演出、モータ演出、及び画像演出を統一的に制御することになる。   As shown in FIG. 13, in this embodiment, the control command CMD from the main control unit 21 is supplied to the parallel input / output port (PIO) 62 via the input / output circuit 64p. Further, the strobe signal STB is supplied to the interrupt terminal of the image control CPU 63 via the input / output circuit 64p, thereby starting the reception interrupt process. Therefore, the image control CPU 63 that has grasped the control command CMD based on the reception interrupt process integrally controls the sound effect, the lamp effect, the motor effect, and the image effect corresponding to the control command CMD through the effect lottery. Will do.

ところで、図11〜図13の実施例では、ランプ演出とモータ演出のために、VDP回路52のSMC部(Serial Management Controller)78を使用している。先に説明した通り、SMC部78には、LEDコントローラとMotorコントローラとが内蔵されており、クロック同期方式でシリアル信号を出力できるよう構成されている。また、Motorコントローラは、所定のレジスタ70への設定値に基づき、任意のタイミングでラッチパルスを出力可能に構成され、また、クロック同期方式でシリアル信号を入力可能に構成されている。   By the way, in the Example of FIGS. 11-13, the SMC part (Serial Management Controller) 78 of the VDP circuit 52 is used for a lamp effect and a motor effect. As described above, the SMC unit 78 incorporates an LED controller and a Motor controller, and is configured to output a serial signal in a clock synchronous manner. The Motor controller is configured to be able to output a latch pulse at an arbitrary timing based on a set value in a predetermined register 70, and to be able to input a serial signal in a clock synchronous manner.

そこで、本実施例では、クロック信号に同期してモータ駆動信号やLED駆動信号を、SMC部78から出力させる一方、適宜なタイミングで、ラッチパルスを、動作制御信号ENABLEとして出力するようにしている。また、演出モータ群M1〜Mnからの原点センサ信号SN0〜SNnをクロック同期方式でシリアル入力するよう構成されている。   Therefore, in this embodiment, the motor drive signal and the LED drive signal are output from the SMC unit 78 in synchronization with the clock signal, while the latch pulse is output as the operation control signal ENABLE at an appropriate timing. . The origin sensor signals SN0 to SNn from the production motor groups M1 to Mn are serially input in a clock synchronous manner.

図12に示す通り、クロック信号CK0〜CK2、駆動信号SDATA0〜SDATA2、及び、動作制御信号ENABLE0〜ENABLE2は、出力バッファ47,48,49を経由して、ランプ駆動基板36,29やランプモータ駆動基板30に伝送される。また、センサ信号SN0〜SNnは、モータランプ駆動基板30から入力バッファ49を経由して、SMC部78にシリアル入力される。   As shown in FIG. 12, the clock signals CK0 to CK2, the drive signals SDATA0 to SDATA2, and the operation control signals ENABLE0 to ENABLE2 are driven through the output buffers 47, 48, and 49, and the lamp drive substrates 36 and 29 and the lamp motor are driven. It is transmitted to the substrate 30. Further, the sensor signals SN0 to SNn are serially input from the motor lamp driving substrate 30 to the SMC unit 78 via the input buffer 49.

なお、図11〜図13の構成において、SMC部78を使用することは必須ではない。すなわち、内蔵CPU回路51には、汎用のシリアル入出力ポートSIOが内蔵されているので、これらを使用して、ランプ演出とモータ演出を実行することもできる。図13には、シリアル入出力ポートSIOに内部接続されている入出力回路64sを経由して、クロック信号CK0〜CK2、駆動信号SDATA0〜SDATA2が出力され、入出力回路64pを経由して動作制御信号ENABLE0〜ENABLE2が出力される構成が破線で示されている。なお、便宜上、入出力ポートや入出力回路と表現するが、実際に機能するのは、出力ポートや出力回路である。   In addition, in the structure of FIGS. 11-13, it is not essential to use the SMC part 78. FIG. That is, since the built-in CPU circuit 51 includes a general-purpose serial input / output port SIO, the lamp effect and the motor effect can be executed using these. In FIG. 13, clock signals CK0 to CK2 and drive signals SDATA0 to SDATA2 are output via an input / output circuit 64s internally connected to the serial input / output port SIO, and operation control is performed via the input / output circuit 64p. A configuration in which signals ENABLE0 to ENABLE2 are output is indicated by a broken line. In addition, although expressed as an input / output port or an input / output circuit for the sake of convenience, an output port or an output circuit actually functions.

ところで、図13(a)に幅太のデータバスラインを示す通り、この実施例では、CGROM55として、通常のマスクROMを使用しており、CGROM55のCGデータを、パラレルデータとしてDRAM54(又はVRAM84)にプリロードしている(図13(b)参照)。もっとも、この実施例においても、CGROM55にSATAモジュールを使用しても良いのは勿論である。   Incidentally, as shown in FIG. 13A, a thick data bus line is shown. In this embodiment, a normal mask ROM is used as the CGROM 55, and the CG data of the CGROM 55 is converted into parallel data as a DRAM 54 (or VRAM 84). (See FIG. 13B). Of course, also in this embodiment, a SATA module may be used for the CGROM 55.

なお、プリロード動作についても、その使用の有無も含め、適宜に変更可能である。図14は、プリロード動作を省略した実施例であり、画像制御CPUによるディスプレイリストの更新処理(図14(a))と、描画回路76などによる描画動作(図14(b))と、表示回路74による表示動作(図14(c))とが、一定時間毎に繰り返される動作態様を示している。このような実施例の場合には、例えば、タイミングT1で更新されたディスプレイリストは、タイミングT1+2δにおいて実効化されて、表示装置DS1,DS2に、そのディスプレイリストに対応する表示画面が表示される。通常のマスクROMなど、ランダムアクセス可能なメモリを使用する場合には、プリローダ73によるプリロード動作は特に不要であって、図14のような構成を採るのが好適である。   Note that the preload operation can be changed as appropriate, including whether or not it is used. FIG. 14 shows an embodiment in which the preload operation is omitted. The display list update process by the image control CPU (FIG. 14A), the drawing operation by the drawing circuit 76 (FIG. 14B), and the display circuit are shown. 74 shows an operation mode in which the display operation by 74 (FIG. 14C) is repeated at regular intervals. In such an embodiment, for example, the display list updated at the timing T1 is activated at the timing T1 + 2δ, and the display screen corresponding to the display list is displayed on the display devices DS1 and DS2. When using a randomly accessible memory such as a normal mask ROM, the preloading operation by the preloader 73 is not particularly necessary, and it is preferable to adopt the configuration as shown in FIG.

逆に、シーケンシャルアクセスメモリを使用する場合には、プリローダ73が好適に活用されるが、必ずしも、一フレーム分のCGデータ毎にプリロードする必要はない。図15は、表示画面の複数フレーム分を纏めてプリロードする場合について、画像制御CPUによるディスプレイリストの更新処理(図15(a))と、プリローダ73による多重プリロード処理(図15(b))とを示している。なお、描画回路76などによる描画動作と、表示回路74による表示動作については、記載を省略しているが、図9や図10の場合と同様に、所定時間δ(例えば1/30秒)毎に繰り返し実行される。   On the contrary, when using the sequential access memory, the preloader 73 is preferably used, but it is not always necessary to preload every CG data for one frame. FIG. 15 shows a display list update process by the image control CPU (FIG. 15A) and a multiple preload process by the preloader 73 (FIG. 15B) when preloading a plurality of frames on the display screen. Is shown. Note that the drawing operation by the drawing circuit 76 and the like and the display operation by the display circuit 74 are omitted, but as in the case of FIGS. 9 and 10, every predetermined time δ (for example, 1/30 second). Repeatedly.

以下、リスト更新処理を説明すると、画像制御CPUは、所定時間毎に、描画回路76などによる描画動作と、表示回路74による表示動作とを起動させるものの(ST11)、更新タイミングに達するまで、ディスプレイリストDLを更新することなく待機する(ST12)。そして、更新タイミングに達すると、複数n個のディスプレイリストDL1〜DLnを纏めて生成し(ST13)、これらを、例えば、外付けDRAM54に転送すると共に、プリローダ73を起動させる(ST14)。   Hereinafter, the list update process will be described. The image control CPU activates the drawing operation by the drawing circuit 76 and the display operation by the display circuit 74 every predetermined time (ST11). Wait without updating the list DL (ST12). When the update timing is reached, a plurality of n display lists DL1 to DLn are collectively generated (ST13), and these are transferred to, for example, the external DRAM 54 and the preloader 73 is activated (ST14).

すると、この処理に対応して、プリローダ73が動作を開始し、外付けDRAM54に記憶されている複数個のディスプレイリストのうち、未処理で最古のディスプレイリストから順番に解析処理を開始し、CGROMのアドレス値に関してディスプレイリストを書換える(SS10)。そして、必要時にはCGROMのCGデータを先読み(プリロード)する(SS11)。   Then, in response to this processing, the preloader 73 starts operation, and among the plurality of display lists stored in the external DRAM 54, analysis processing is started in order from the unprocessed and oldest display list, The display list is rewritten with respect to the address value of CGROM (SS10). When necessary, the CGROM CG data is pre-read (preloaded) (SS11).

この実施例では、以上の処理(SS10〜SS11)は、単一のディスプレイリストDLに限定されず、複数n個のディスプレイリストDL1〜DLnの全てについて、他の動作に支障を与えない限り、順番に実行される(SS12’,SS12)。他の動作に支障を与える場合とは、例えば、外付けDRAM54に確保されたプリロード領域(図10(b)参照)が、未使用のCGデータによって満杯状態になっているような場合であり、このような場合には、CGデータの上書きを避けるため、プリロード領域に空きが生じるのを待つ(SS12’)。なお、リスト更新処理において、生成するディスプレイリストDL1〜DLnの個数を適正値に設定することで、ステップSS12’の処理を不要にするのも好適である。   In this embodiment, the above processing (SS10 to SS11) is not limited to a single display list DL, and all the n display lists DL1 to DLn are in order as long as other operations are not hindered. (SS12 ′, SS12). The case where the other operation is hindered is, for example, a case where the preload area (see FIG. 10B) secured in the external DRAM 54 is filled with unused CG data. In such a case, in order to avoid overwriting of CG data, it waits for a space to be generated in the preload area (SS12 ′). In the list update process, it is also preferable to eliminate the process of step SS12 'by setting the number of display lists DL1 to DLn to be generated to an appropriate value.

何れにしても、全てのディスプレイリストDL1〜DLnについての処理が終わるまで、上記の動作を繰り返す(SS12)。この実施例によれば、図9の実施例では生じ得る、あるタイミングで、大量のCGデータのREADアクセスが集中するような問題が解消され、CGROMへのアクセス負担を平滑化することができる。なお、図9のリスト更新処理と、図15の多重リスト処理とを混在させて、READアクセスが集中する場合だけ、図15の多重リスト処理に移行させても良い。   In any case, the above operation is repeated until the processing for all the display lists DL1 to DLn is completed (SS12). According to this embodiment, the problem that the READ access of a large amount of CG data is concentrated at a certain timing which can occur in the embodiment of FIG. 9 is solved, and the access load to the CGROM can be smoothed. Note that the list update process in FIG. 9 and the multiple list process in FIG. 15 may be mixed, and the process may be shifted to the multiple list process in FIG. 15 only when READ access is concentrated.

以上、上記した各実施例では、もっぱら弾球遊技機について説明したが、回胴遊技機など、画像演出を伴う他の遊技機においても好適に活用されることは勿論である。   As described above, in each of the above-described embodiments, the bullet ball game machine has been described. However, it is needless to say that the present invention can also be suitably used in other game machines with image effects such as a swing game machine.

GM 遊技機
23 サブ制御手段
DS1、DS2 表示装置
51 画像演出制御手段(内蔵CPU回路)
55 データ記憶手段
52 画像生成手段
Tx、Rx シリアルデータ
GM gaming machine 23 Sub-control means DS1, DS2 Display device 51 Image effect control means (built-in CPU circuit)
55 Data storage means 52 Image generation means Tx, Rx Serial data

Claims (3)

所定のスイッチ信号に起因して実行される抽選処理の抽選結果に対応する画像演出を、他の制御手段から受けた制御コマンドに基づいて実行するサブ制御手段を設けた遊技機であって、
前記サブ制御手段は、
画像演出を中心統括的に制御する画像演出制御手段と、画像演出を構成する静止画及び/又は動画の構成要素となる圧縮データを記憶するデータ記憶手段と、前記画像演出制御手段の指示に基づく圧縮データから生成された画像データを表示装置に出力することで画像演出を実現する画像生成手段と、を有して構成され、
前記画像生成手段は、読み出すべき一群の圧縮データを特定する読出しコマンドをシリアルデータとして前記データ記憶手段に送信する一方、
前記読出しコマンドを受けた前記データ記憶手段は、一群の圧縮データを、シリアルデータとして返信するよう構成されていることを特徴とする遊技機。
A gaming machine provided with sub-control means for executing an image effect corresponding to a lottery result of a lottery process executed due to a predetermined switch signal based on a control command received from another control means,
The sub-control means includes
Based on the instruction of the image effect control means, the image effect control means for centrally controlling the image effect, the data storage means for storing the compressed data constituting the still image and / or the moving image constituting the image effect, and the image effect control means Image generation means for realizing image production by outputting image data generated from the compressed data to a display device,
The image generation means transmits a read command for specifying a group of compressed data to be read as serial data to the data storage means,
Upon receiving the read command, the data storage means is configured to return a group of compressed data as serial data.
前記読出しコマンドは、一群の圧縮データについて、アドレス情報とデータ量とを特定している請求項1に記載の遊技機。   The gaming machine according to claim 1, wherein the read command specifies address information and a data amount for a group of compressed data. 前記読出しコマンドを受けた前記データ記憶手段は、一群の圧縮データを、所定単位毎にFIS形式(Frame Instruction Structure )でシリアル送信する請求項1又は2に記載の遊技機。   3. The gaming machine according to claim 1, wherein the data storage means that has received the read command serially transmits a group of compressed data in a FIS format (Frame Instruction Structure) for each predetermined unit.
JP2015029485A 2015-02-18 2015-02-18 Game machine Active JP5909569B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2015029485A JP5909569B1 (en) 2015-02-18 2015-02-18 Game machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015029485A JP5909569B1 (en) 2015-02-18 2015-02-18 Game machine

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2016062979A Division JP6532420B2 (en) 2016-03-28 2016-03-28 Gaming machine

Publications (2)

Publication Number Publication Date
JP5909569B1 JP5909569B1 (en) 2016-04-26
JP2016150137A true JP2016150137A (en) 2016-08-22

Family

ID=55793276

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015029485A Active JP5909569B1 (en) 2015-02-18 2015-02-18 Game machine

Country Status (1)

Country Link
JP (1) JP5909569B1 (en)

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020065710A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065718A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065709A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065713A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065716A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065717A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065711A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065712A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020081506A (en) * 2018-11-28 2020-06-04 株式会社藤商事 Game machine
JP2020081508A (en) * 2018-11-28 2020-06-04 株式会社藤商事 Game machine
JP2021168831A (en) * 2020-04-17 2021-10-28 株式会社藤商事 Game machine
JP2022031536A (en) * 2018-10-24 2022-02-18 株式会社藤商事 Game machine
JP2022051966A (en) * 2020-04-15 2022-04-01 株式会社三洋物産 Game machine
JP2022060443A (en) * 2019-01-16 2022-04-14 株式会社藤商事 Game machine
JP2022060444A (en) * 2019-01-16 2022-04-14 株式会社藤商事 Game machine
JP2022118130A (en) * 2020-05-07 2022-08-12 株式会社三洋物産 game machine
JP2022118133A (en) * 2020-05-11 2022-08-12 株式会社三洋物産 game machine
JP2022118132A (en) * 2020-05-08 2022-08-12 株式会社三洋物産 game machine
JP2022118131A (en) * 2020-05-08 2022-08-12 株式会社三洋物産 game machine
JP2022132647A (en) * 2020-05-07 2022-09-08 株式会社三洋物産 game machine

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6532420B2 (en) * 2016-03-28 2019-06-19 株式会社藤商事 Gaming machine
JP6680436B2 (en) * 2018-04-17 2020-04-15 株式会社藤商事 Amusement machine

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008228955A (en) * 2007-03-20 2008-10-02 Daiman:Kk Game machine

Cited By (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7121452B2 (en) 2018-10-24 2022-08-18 株式会社藤商事 game machine
JP2020065718A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065709A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065713A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065716A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065717A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065711A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065712A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP2020065710A (en) * 2018-10-24 2020-04-30 株式会社藤商事 Game machine
JP7305738B2 (en) 2018-10-24 2023-07-10 株式会社藤商事 game machine
JP7214433B2 (en) 2018-10-24 2023-01-30 株式会社藤商事 game machine
JP7003027B2 (en) 2018-10-24 2022-01-20 株式会社藤商事 Pachinko machine
JP2022031536A (en) * 2018-10-24 2022-02-18 株式会社藤商事 Game machine
JP7044684B2 (en) 2018-10-24 2022-03-30 株式会社藤商事 Pachinko machine
JP2022140652A (en) * 2018-10-24 2022-09-26 株式会社藤商事 game machine
JP7121453B2 (en) 2018-10-24 2022-08-18 株式会社藤商事 game machine
JP2020081506A (en) * 2018-11-28 2020-06-04 株式会社藤商事 Game machine
JP2020081508A (en) * 2018-11-28 2020-06-04 株式会社藤商事 Game machine
JP2022060443A (en) * 2019-01-16 2022-04-14 株式会社藤商事 Game machine
JP7250971B2 (en) 2019-01-16 2023-04-03 株式会社藤商事 game machine
JP2022060444A (en) * 2019-01-16 2022-04-14 株式会社藤商事 Game machine
JP2022051966A (en) * 2020-04-15 2022-04-01 株式会社三洋物産 Game machine
JP2021168831A (en) * 2020-04-17 2021-10-28 株式会社藤商事 Game machine
JP7523244B2 (en) 2020-04-17 2024-07-26 株式会社藤商事 Gaming Machines
JP2022132647A (en) * 2020-05-07 2022-09-08 株式会社三洋物産 game machine
JP2022118130A (en) * 2020-05-07 2022-08-12 株式会社三洋物産 game machine
JP7347593B2 (en) 2020-05-07 2023-09-20 株式会社三洋物産 gaming machine
JP7355176B2 (en) 2020-05-07 2023-10-03 株式会社三洋物産 gaming machine
JP2022118131A (en) * 2020-05-08 2022-08-12 株式会社三洋物産 game machine
JP2022118132A (en) * 2020-05-08 2022-08-12 株式会社三洋物産 game machine
JP7347595B2 (en) 2020-05-08 2023-09-20 株式会社三洋物産 gaming machine
JP7347594B2 (en) 2020-05-08 2023-09-20 株式会社三洋物産 gaming machine
JP2022118133A (en) * 2020-05-11 2022-08-12 株式会社三洋物産 game machine
JP7347596B2 (en) 2020-05-11 2023-09-20 株式会社三洋物産 gaming machine

Also Published As

Publication number Publication date
JP5909569B1 (en) 2016-04-26

Similar Documents

Publication Publication Date Title
JP5909569B1 (en) Game machine
JP6084673B1 (en) Game machine
JP6851716B2 (en) Game machine
JP5989825B2 (en) Game machine
JP6280998B2 (en) Game machine
JP6000389B2 (en) Game machine
JP5989823B2 (en) Game machine
JP2019208974A (en) Game machine
JP6302962B2 (en) Game machine
JP6532437B2 (en) Gaming machine
JP5909570B1 (en) Game machine
JP2016187663A (en) Game machine
JP6262294B2 (en) Game machine
JP6262295B2 (en) Game machine
JP6262297B2 (en) Game machine
JP6262296B2 (en) Game machine
JP6262299B2 (en) Game machine
JP6262298B2 (en) Game machine
JP5989826B2 (en) Game machine
JP5989824B2 (en) Game machine
JP5989830B2 (en) Game machine
JP5989829B2 (en) Game machine
JP5989828B2 (en) Game machine
JP5989827B2 (en) Game machine
JP6532420B2 (en) Gaming machine

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160301

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160328

R150 Certificate of patent or registration of utility model

Ref document number: 5909569

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250