JP2016095881A - 記憶システム及び方法 - Google Patents

記憶システム及び方法 Download PDF

Info

Publication number
JP2016095881A
JP2016095881A JP2016025072A JP2016025072A JP2016095881A JP 2016095881 A JP2016095881 A JP 2016095881A JP 2016025072 A JP2016025072 A JP 2016025072A JP 2016025072 A JP2016025072 A JP 2016025072A JP 2016095881 A JP2016095881 A JP 2016095881A
Authority
JP
Japan
Prior art keywords
node
master controller
command
storage system
upstream
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016025072A
Other languages
English (en)
Inventor
ロジャー, ドゥエイン アイザック,
Dwain Isaac Roger
ロジャー, ドゥエイン アイザック,
三浦 誓士
Seishi Miura
誓士 三浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Spansion LLC
Original Assignee
Hitachi Ltd
Spansion LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Spansion LLC filed Critical Hitachi Ltd
Publication of JP2016095881A publication Critical patent/JP2016095881A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1684Details of memory controller using multiple buses

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Information Transfer Systems (AREA)
  • Small-Scale Networks (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Multi Processors (AREA)
  • Memory System (AREA)

Abstract

【課題】能率的で好適な記憶システム及び方法を提供すること。【解決手段】一実施形態では、記憶システム100は、複数の記憶ノード120、130、140、及びマスタコントローラ110を含む。記憶ノードは情報を記憶する。記憶ノード120、130、140は、アップストリーム通信の際の衝突の解決を容易にするように局所的に記憶ノード120、130、140で制御されるアップストリーム通信バッファ160を含む。マスタコントローラ110は、アップストリーム通信バッファの制約条件に基づいて、ノード120、130、140へのトラフィックの流れを制御する。一実施形態では、マスタコントローラ110とノード120、130、140の間の通信が、決められた最大待ち時間を有する。記憶ノード120、130、140は、チェーンメモリ構成によりマスタコントローラ110に結合することができる。【選択図】図1

Description

関連出願
本出願は、参照により本明細書に組み込む以下の特許仮出願の利益及び優先権を主張する。
米国特許仮出願第61/004,434号、2007年11月26日出願、名称「A STORAGE SYSTEM AND METHOD」(整理番号SPSN−AF02873.PRO)、
米国特許仮出願第61/004,362号、2007年11月26日出願、名称「A SYSTEM AND METHOD FOR ACCESSING MEMORY」(整理番号SPSN−AF02874.Pro,)、
米国特許仮出願第61/004,412号、2007年11月26日出願、名称「A METHOD FOR SETTING PARAMETERS AND DETERMINING LATENCY IN A CHAINED DEVICE SYSTEM」(整理番号SPSN−AF02875.PRO)、及び
米国特許仮出願第61/004,361号、2007年11月26日出願、名称「SYSTEMS AND METHODS FOR READ DATA BUFFERING」(整理番号SPSN−AF02876.PRO)。
本出願はまた、参照により本明細書に組み込む以下の同時係属出願にも関連する。
米国特許出願第12/276,010号、名称「A SYSTEM AND METHOD FOR ACCESSING MEMORY」、2008年11月21日出願(整理番号SPSN−AF02874)、
米国特許出願第12/276,061号、名称「A METHOD FOR SETTING PARAMETERS AND DETERMINING LATENCY IN A CHAINED DEVICE SYSTEM」、2008年11月21日出願(整理番号SPSN−AF02875)、及び
米国特許出願第12/276,116号、名称「SYSTEMS AND METHODS FOR READ DATA BUFFERING」、2008年11月21日出願(整理番号SPSN−AF02876)。
本発明は、一般にはネットワーク接続デバイスのシステム及びその制御方法に関し、より具体的には、マスタコントローラ及びノードを有するネットワーク接続デバイスのシステム、並びにその制御方法に関する。
電子システム及び回路は、現代社会の進歩に大きな貢献を果たしてきており、多くの応用分野で利用されて有益な結果が得られてきた。デジタルコンピュータ、計算機、オーディオデバイス、映像機器及び電話システムなどの電子技術は、ビジネス、科学、教育及び娯楽のほとんどの領域において、データ、アイデア及び傾向を分析し伝達する際の生産性の向上及びコストの低減を促進してきた。これらの結果が得られるように設計された電子システムは、メモリを含むことが多い。しかし、高速で能率的にメモリ資源にアクセスするには、複雑なプロトコルが伴いうる。
多くの電子デバイスはプロセッサを含み、このプロセッサは、有用なタスクの実行の際にデータを操作するための一連の命令を含むソフトウェアを実行することによって動作する。これらの命令及び関連するデータは、一般にメモリに記憶される。メモリは通常、情報を記憶する場所、及び一意の標識すなわちアドレスからなる。あるデバイスが提供する有用性は、命令が実行される速度及び能率によって決まることが多い。メモリにアクセスし、情報を迅速に都合よく転送する能力は通常、情報処理待ち時間に大きな影響を及ぼす。メモリの構成は通常、メモリ位置にアクセスする速度に影響を及ぼす。
メモリ制御における従来の試みは、非常に複雑で込み入っていることが多い。ハイパートランスポート(HyperTransport)(商標)及び類似のプロトコルは一般に、マルチドロップバスモデルに従って動作し、システム内の各デバイス間のネットワークトラフィックを管理するのにトークン交換プロトコルを使用する。これらのプロトコルにより、通信トラフィック(データ及び/又は要求の形をとる)は、利用可能な資源のセグメントを参照するトークンの交換及び課金処理によってスケジュールされる。このようなプロトコルを利用することは一般に、デバイスに負荷をかけすぎてその後にデータが失われることを防止するように個々のデバイスが機能するのに実際に必要とするよりも多くの使用可能なバッファを要求することによって、システム内に必要なバッファの数に関して非能率及びオーバヘッドを生じさせる。このようなプロトコルではまた、システム全体にわたって待ち時間及び使用可能な帯域幅に関する非能率及びオーバヘッドもあり、これらは、未知のトラフィックパターン及び限定された資源により、スケジューリングに関する問題になりうる。これらの非能率のために、システムは最適でなく決定的でないものになる。
さらに、各デバイス間で要求を伝達しデータを転送するために現代のネットワークトラフィック管理モデル(例えば、マルチドロップバス)を利用するコンピュータシステムのネットワークは一般に、可変待ち時間を除いて固定帯域幅を有し、通例の動作サイクル中のどの時間においても未知数の要求をネットワーク内に有する。そのようなものとして、未知数の要求をネットワークの能率を最大にするようにスケジュールできることは、スケジューリングコントローラでは困難になる。未定の待ち時間にはまた、非常に長い平均待ち時間をネットワーク内にもたらす効果もあり、それによって、トラフィックを効果的に管理するための複雑な制御機構又は大きなバッファサイズ、あるいは上記の組合せが必要になる。さらに、従来の手法で使用される標準的なマルチドロップバスモデルのローディング及び信号の完全性限界により、ネットワークの容量及び速度が限定される。追加のプロトコル制限により、バスを利用できるデバイスの種類が制限されることもある。
従来のチェーンシステム(「デイジーチェーン型システム」とも呼ばれる)では、マルチドロップの容量及び速度に関連する問題に対処しようとしている。しかし、従来のデイジーチェーンシステムでは、システムの全体的な複雑さ、電力消費及び管理のしやすさがマルチドロップバスモデルと比べて大幅に増大することが多い。加えて、従来のチェーンシステムでは通常、バッファサイズ低減が通常はシステムの帯域幅を劣化させ、より大きなバッファサイズが、対応する待ち時間の増大を引き起こすという、待ち時間と効果的な帯域幅との間の性能トレードオフの問題に遭遇する。
さらに、典型的なデイジーチェーンシステムにおいて能率的にスケジューリングすることについての問題もある。デイジーチェーン型システム内のコントローラは、システム全体の各デバイスに対するスケジューリング制約条件に関わらなければならず、累積的なスケジューリングの影響により、複雑な、又は扱いにくいスケジューリングパターンが生じる。典型的なデイジーチェーンモデルではまた、追加のタイムスタンププロトコルを各デバイス内で使用することも多い。タイムスタンプは、受け取られたコマンドをいつデバイスが、各デバイスに対して、内部で実行すべきかをデバイスに知らせる。しかし、各デバイスは、個々にタイムスタンプに関わることが必要であり、デバイスが発行するのを待っている要求に待ち行列を与えるので、タイムスタンプに必要なプロトコルがシステムの複雑さをさらに増す。しかし、待ち行列は、個々のノード内で局所的に管理されるので、システムコントローラによって制御可能ではなく、またシステムコントローラは、局所的な管理による遅延に的確に関わることができない。
能率的で好適な記憶システム及び方法を提示する。一実施形態では、記憶システムは、複数の記憶ノード、及びマスタコントローラを含む。記憶ノードは情報を記憶する。記憶ノードは、アップストリーム通信の際の衝突の解決を容易にするように局所的に記憶ノードで制御されるアップストリーム通信バッファを含む。マスタコントローラは、アップストリーム通信バッファの制約条件に基づいて、ノードへのトラフィックの流れを制御する。一実施形態では、マスタコントローラとノードの間の通信が、決められた最大待ち時間を有する。記憶ノードは、チェーンメモリ構成によりマスタコントローラに結合することができる。
本発明の一実施形態による例示的な記憶システムのブロック図である。 本発明の様々な実施形態による例示的なノードのブロック図である。 本発明の一実施形態による例示的な記憶方法のフローチャートである。 本発明の一実施形態による例示的なノード受取りインターフェース処理のフローチャートである。 本発明の一実施形態による例示的なアップストリーム通信衝突解決処理のフローチャートである。
次に、添付の図面に例が示されている本発明の好ましい諸実施形態を詳細に参照する。本発明を好ましい実施形態と共に説明するが、好ましい実施形態は、本発明をこれらの実施形態に限定するものではないことを理解されたい。これに反して、本発明は、添付の特許請求の範囲で定義される本発明の主旨及び範囲内に含まれうる代替形態、改変形態及び等価物を包含するものである。さらに、本発明についての以下の詳細な説明では、本発明の完全な理解が得られるように多数の具体的細部を示す。しかし、これらの具体的細部がなくても本発明を実施できることが当業者には明らかであろう。別の例では、本発明の諸態様を不必要に不明瞭にしないように、よく知られた方法、手順、構成要素及び回路は詳細に説明していない。
以下の詳細な説明の一部は、手順、論理ブロック、処理、及びコンピュータメモリ内部のデータビットに対する動作の他の記号表現について提示されるものである。これらの記述及び表現は、データ処理技術分野の当業者が、その研究内容を他の当業者に効果的に伝達するために一般的に使用する手段である。本明細書では、また一般に、手順、論理ブロック、処理などは、所望の結果につながる首尾一貫した一連のステップ又は命令と考えられる。各ステップは、物理量の物理的操作を含む。必ずではないが通常、これらの量は、コンピュータシステム内で記憶、転送、結合、比較でき、また別様に操作できる電気信号、磁気信号、光信号又は量子信号の形をとる。これらの信号をビット、値、要素、記号、特性、期間、数などと呼ぶことが、主には通常の用法であるという理由から、ときには都合がよいことが分かっている。
しかし、これらのすべて及び同様な用語は、適切な諸物理量と関係づけられており、これらの量に付けられた便利なラベルにすぎないことを念頭に置かれたい。以下の議論から明らかなように特に指定しない限り、本出願全体を通して、「処理する」、「計算する(computing)」、「計算する(calculating)」、「決定する」、「表示する」などの用語を利用する議論は、物理量(例えば、電子量)として表されたデータを操作及び転送するコンピュータシステム、又は同様の処理デバイス(例えば、電子、光学又は量子計算デバイス)の動作及び処理を指すと理解されたい。これらの用語は、処理デバイスの動作及び処理を指し、この処理デバイスは、コンピュータシステムの構成要素(例えば、レジスタ、メモリ、他のこのような情報の記憶デバイス、転送デバイス又は表示デバイスなど)内部の物理量を操作し、あるいは別の構成要素内部で物理量として同様に表される別のデータに変換する。
図1は、本発明の一実施形態による記憶システム100のシステムブロック図である。図1のシステム100は、マスタコントローラ110、複数のノード120、130及び140、ダウンストリーム通信バス150、並びにアップストリーム通信バス160を含む。ダウンストリーム通信バス150、及びアップストリーム通信バス160は、マスタコントローラ110と複数のノード120、130及び140とを通信可能に結合する。一実施形態では、ノード120、130及び140は、チェーンメモリ構成によってマスタコントローラ110に結合される。
記憶システム100の各構成要素は、情報を能率的に都合よく記憶するように協働して動作する。ノード120、130及び140は、情報を記憶する。マスタコントローラ110は、ノード120、130及び140内部のアップストリーム通信バッファの制約条件に基づいて、ノードへのトラフィックの流れを制御する。例示的な一実施では、マスタコントローラは、ノードの通信バッファ(例えば、読出しバッファ)の容量を超えないようにコマンドの発行をスケジュールする。マスタコントローラはまた、チェーン内のリンクの使用可能な全読出し帯域幅を超えないようにコマンドをスケジュールすることもできる。一実施形態では、マスタコントローラとノードの間の通信が、決められた最大待ち時間を有する。ダウンストリーム通信バス150は、情報をノード120、130、140の方へ、マスタコントローラ110から遠ざけるように伝達する。アップストリーム通信バス160は、情報をマスタコントローラ110の方へ、ノード120、130及び140から遠ざけるように伝達する。
一実施形態では、マスタコントローラ110はノードに対しコマンドを、個々のノードのタイミング特性に応じて、システム内のそのノードの位置、又はシステム内部の他のノードには関係なく発行する。例示的な一実施では、マスタコントローラ110は、チェーン構成階層上に固定待ち時間を有するマルチドロップバス階層のいくつかの態様のシミュレーションを容易にする方式で、ノード120、130及び140を一方的に制御し、コマンドをスケジュールする。チェーン化システムにおけるマルチドロップ態様のシミュレーションにより、チェーン化構成とマルチドロップ構成の両方の利点を実現することができる。
一実施形態では、マスタコントローラ110は、ダウンストリームインターフェース、論理構成要素、及びアップストリームインターフェースを含む。ダウンストリームインターフェースは、ダウンストリームバス150上の通信を待ちながらコマンドを一時的に記憶又はバッファリングするバッファを含む。論理構成要素は、ダウンストリーム通信路上のコマンドのスケジューリングを指示する。アップストリームインターフェースは、マスタコントローラに伝達される応答及び他の情報を受け取るためにある。一実施形態では、論理構成要素は、チェーン化システム内のノードのバッファを超えないことを確実にするために、ダウンストリームインターフェースを介して送出された情報、及びアップストリームインターフェースを介して受け取られた情報を解析する。
マスタコントローラには様々な実施がありうることを理解されたい。一実施形態では、マスタコントローラは、中央処理構成要素(CPU)内で実施される。例示的な一実施では、マスタコントローラは、直接メモリアクセス(DMA)エンジンとして働くことができる。
一実施形態では、ノード120、130及び140は、ノードからの通信のスケジューリングを局所的に管理する。例示的な一実施では、ノードは、そのノード向けではないコマンドをダウンストリームに転送する。例示的な一実施では、ノードからの通信のスケジューリングを局所的に管理することは、ノードのアップストリームインターフェース上に転送するための外部要求応答又は内部要求応答の選択を含む。局所的に管理されるアップストリーム通信のスケジューリングには、様々な優先権考慮事項が伴いうることを理解されたい。例示的な一実施では、「外部」アップストリーム通信の継続には、「内部」アップストリーム通信に対する優先権が与えられる。アップストリーム通信の優先権は、内部で構築された応答と外部で構築された応答との間で、ラウンドロビンベースで割り当てることができる。
図2は、本発明の様々な実施形態による例示的なノード200のブロック図である。一実施形態では、例示的なノード200は、ノード120、130及び140に類似している。ノード200は、ダウンストリームインターフェース210、記憶コア220、及び外部インターフェース230を含む。ダウンストリームインターフェース210は、マスタコントローラから遠ざけるようにコマンドをダウンストリームに搬送する外部バスに結合される。記憶コア220はデータを記憶する。一実施形態では、記憶コア220は、ビットライン及びワードラインとして配列されたフラッシュメモリ構成要素を含む。アップストリームインターフェース230は、アップストリームの方向で外部マスタコントローラに向けてデータを搬送する外部バスに結合される。
一実施形態では、アップストリーム終端は、内部コントローラ231、内部読出しバッファ232、及び外部読出しバッファ233を含む。内部読出しバッファ231及び外部読出しバッファ232は、アップストリームバス上の競合により読出しデータが失われることを防止する助けになる。内部読出しバッファ232は、アップストリームの通信を待ちながら、ノード内部からの情報をバッファリングする。外部読出しバッファ233は、アップストリームの通信を待ちながら、別のノードから受け取られた情報をバッファリングする。内部コントローラ231は、内部読出しバッファ内及び外部読出しバッファ内でバッファリングされた情報を含む、ノードからの情報のアップストリーム通信のスケジューリングを制御する。例示的な一実施では、内部コントローラ231は、読出しバッファを管理し、第1の使用可能なアップストリーム読出しスロット上の内容を空にする。
図3は、本発明の一実施形態による記憶方法300のフローチャートである。一実施形態では、記憶方法300は、チェーン構成として組織化された複数のノードを有する記憶システム内で実施される。例示的な一実施では、記憶方法300は、記憶システム200において実施することができる。
ブロック310で、待ち時間制約条件に応じてコマンドが発行される。一実施形態では、待ち時間制約条件は、コマンドの発行を実行することを含み、その結果、チェーン内の複数のノードのリンクの使用可能な全読出し帯域幅を超えないようになり、また複数のノードの読出しバッファ容量を超えないようになる。例示的な一実施では、コマンドの発行は、ネットワーク内のノードの位置を憂慮せずに、あるいはネットワーク内の他のノードの特性を憂慮せずに、対象のノードの特性に応じて実行される。
ブロック320で、コマンドによりノードでノード受取りインターフェース処理が実行される。一実施形態では、ノード受取りインターフェース処理は、コマンドの組織化されたダウンストリーム通信を容易にする。例示的な一実施では、ノード受取りインターフェース処理は、マルチドロップ構成における動作のシミュレーションと同様に動作する。
ブロック330で、コマンドに対応するノード対応処理が、そのコマンドがそのノードを対象とする場合に実行される。一実施形態では、ノード応答処理で、アップストリームでマスタコントローラまで転送されるべき応答情報を検索する。アップストリーム情報の転送は、内部で検索される情報と、もっと先のアップストリームの通信で外部で受け取られる信号との衝突を回避するように実行される。例示的な一実施では、読出し情報は、第1の使用可能なスロット上でアップストリームで転送される。
図4は、本発明の一実施形態によるノード受取りインターフェース処理420のフローチャートである。一実施形態では、ノード受取りインターフェース420は、ブロック320で実行されるノード受取りインターフェース処理に類似している。
ブロック421でコマンドが受け取られる。一実施形態では、コマンドは外部コントローラから受け取られる。例示的な一実施では、コマンドはダウンストリームバス上で受け取られる。
ブロック422で、ノードがコマンドの対象であるかどうかの判定が行われる。例示的な一実施では、ノード内に記憶された情報がコマンドの対象になる。例えば、読出しコマンドが、ノード内部の記憶位置と関連づけられたアドレスにある情報を読み出すことに向けられる。
このコマンドは、ノードがコマンドの対象である場合に、ブロック423でノード内で内部転送される。一実施形態では、コマンドは、実行されるべきノード応答処理に転送される。
ブロック424で、もっと先のダウンストリームにノードがあるかどうかの判定が行われる。
ブロック425でコマンドは、ノードがそのコマンドの対象ではなく、且つダウンストリームにノードがある場合に、ダウンストリームに渡される。
一実施形態では、無効要求がブロック426で、ノードがその要求の対象ではなく、もっと先のダウンストリームにノードがない場合に、アップストリームに転送される。
図5は、本発明の一実施形態によるアップストリーム通信衝突解決処理430のフローチャートである。一実施形態では、アップストリーム通信衝突解決処理430は、アップストリーム通信の際の衝突を防止するためにブロック330で実行される。例示的な一実施では、アップストリーム通信衝突430は、アップストリーム通信インターフェース230によって実行される。
ブロック431で、内部動作と関連した内部情報が受け取られる。一実施形態では、この内部情報は、ノード内部の記憶位置から検索された読出し要求応答情報である。
ブロック432で、外部情報が受け取られる。一実施形態では、この外部情報は、ダウンストリームノードから受け取られる。
ブロック433で、受け取られた内部情報及び外部情報と関連したスケジューリング競合又はタイミング衝突が解決される。一実施形態では、この解決には、内部読出しバッファ内及び外部読出しバッファ内の情報に優先順位を割り当てることが伴う。一実施形態では、優先順位はラウンドロビンで決定される。別の実施形態では、タイミング衝突は、外部読出しバッファ内で受け取られた情報へのデフォルトアウォーディング優先順位(default awarding priority)によって解決される。情報は、決定された優先順位に応じてアップストリームに転送される。
一実施形態では、チェーン化メモリ構成で既存のコントローラをわずかな改変により利用できるように、軽量ノードアクセスプロトコルが利用される。非固定待ち時間ノード(例えば、NANDメモリ、ハードドライブなど)の場合では、マスタコントローラが、符号化コマンドを発行して読出しを開始し、読出しデータが入手可能になるまでノードをポーリングすることができ、あるいはノードからの割込みを待って読出しを開始することができる。その場合、読出しは、非固定待ち時間ノード内のバッファからの既知の待ち時間になる。
軽量ノードアクセスプロトコルはまた、アップストリーム方向の(マスタコントローラに向かう)ノードからのデータ又はコマンドの読出しデータバーフロ(bur fro)自律転送に対し割り当てられたスロットがある方式で利用することもできる。例示的な一実施では、マスタコントローラは、DMAエンジンとして働き、DMA要求に応答してマスタコントローラに直接書き込むことができる。
本発明の具体的な諸実施形態についての上記の説明は、例示及び説明を目的として提示した。これらは網羅的なものではなく、あるいは開示された形態そのものに本発明を限定するものではなく、多くの改変形態及び変形形態が上記の教示に照らして可能であることが明らかである。これらの実施形態は、本発明の原理及び本発明の実用的な応用を最適に説明し、それによって他の当業者が本発明及び様々な実施形態を、企図された特定の用途に適合された様々な改変と共に最適に利用できるように選択され記述された。本発明の範囲は、本明細書に添付の特許請求の範囲及びその等価物によって定義されるものである。

Claims (10)

  1. 情報を記憶するためのノード120、130、140であり、アップストリーム通信バッファ160を含むノード120、130、140と、
    前記アップストリーム通信バッファの制約条件に基づいて前記ノードへのトラフィックの流れを制御するマスタコントローラ110とを備える記憶システム100であって、
    前記マスタコントローラと前記ノードの間の通信が、決められた最大待ち時間を有し、前記ノードが、チェーンメモリ構成により前記マスタコントローラに結合される、記憶システム。
  2. 前記マスタコントローラが前記ノードまでコマンドを転送し、前記ノードが前記コマンドの対象である場合に前記ノードが前記コマンドを実行し、前記ノードが前記コマンドの対象ではない場合に前記ノードが前記コマンドを別のノードに渡す、請求項1に記載の記憶システム。
  3. 前記マスタコントローラが、固定待ち時間を有するマルチドロップバス階層のシミュレーションを容易にする方式で前記コマンドをスケジュールする、請求項1に記載の記憶システム。
  4. 前記マスタコントローラが前記ノードに対してコマンドを、前記個々のノードのタイミング特性に応じて、前記システム内の前記ノードの位置及び前記システム内部の他のノードには関係なく発行する、請求項1に記載の記憶システム。
  5. 前記マスタコントローラが、前記チェーン内のリンクの使用可能な全読出し帯域幅を超えないように、また前記ノードのアップストリームインターフェースバッファを超えないように読出しコマンドをスケジュールする、請求項1に記載の記憶システム。
  6. 前記ノードが、
    前記マスタコントローラから遠ざかる方向にデータを搬送するバスと結合するためのダウンストリームインターフェース210と、
    データの記憶のためのコア記憶部分220と、
    前記マスタコントローラに向かう方向にデータを搬送するバスと結合するためのアップストリームインターフェース230とをさらに備える、請求項1に記載の記憶システム。
  7. 前記ノードのアップストリーム終端が、
    アップストリームの通信を待ちながら前記ノード内部からの情報をバッファリングする内部読出しバッファ232と、
    アップストリームの通信を待ちながら別のノードから受け取られた情報をバッファリングする外部読出しバッファ233と、
    前記内部読出しバッファ内及び前記外部読出しバッファ内でバッファリングされた情報のアップストリーム通信のスケジューリングを制御する内部コントローラ231とをさらに備える、請求項6に記載の記憶システム。
  8. 前記ノードが、前記ノードからの通信のスケジューリングを局所的に管理し、前記スケジューリングが、前記ノードのアップストリームインターフェースから転送するための外部要求応答又は内部要求応答の選択を含む、請求項1に記載の記憶システム。
  9. 前記マスタコントローラが、直接メモリアクセス(DMA)エンジンとして働くことができる、請求項1に記載の記憶システム。
  10. 待ち時間制約条件に応じてコマンドを発行するステップと、
    前記コマンドによりノードでノード受取りインターフェース処理を実行するステップと、
    前記コマンドが前記ノードを対象とする場合に、前記コマンドに対応するノード応答処理を実行するステップとを含む、記憶方法。
JP2016025072A 2007-11-26 2016-02-12 記憶システム及び方法 Pending JP2016095881A (ja)

Applications Claiming Priority (16)

Application Number Priority Date Filing Date Title
US436107P 2007-11-26 2007-11-26
US443407P 2007-11-26 2007-11-26
US436207P 2007-11-26 2007-11-26
US441207P 2007-11-26 2007-11-26
US61/004,434 2007-11-26
US61/004,361 2007-11-26
US61/004,412 2007-11-26
US61/004,362 2007-11-26
US12/276,116 2008-11-21
US12/276,061 2008-11-21
US12/276,116 US8601181B2 (en) 2007-11-26 2008-11-21 System and method for read data buffering wherein an arbitration policy determines whether internal or external buffers are given preference
US12/276,143 2008-11-21
US12/276,061 US8930593B2 (en) 2007-11-26 2008-11-21 Method for setting parameters and determining latency in a chained device system
US12/276,010 2008-11-21
US12/276,010 US8732360B2 (en) 2007-11-26 2008-11-21 System and method for accessing memory
US12/276,143 US8874810B2 (en) 2007-11-26 2008-11-21 System and method for read data buffering wherein analyzing policy determines whether to decrement or increment the count of internal or external buffers

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2010534979A Division JP5948628B2 (ja) 2007-11-26 2008-11-25 記憶システム及び方法

Publications (1)

Publication Number Publication Date
JP2016095881A true JP2016095881A (ja) 2016-05-26

Family

ID=40670682

Family Applications (5)

Application Number Title Priority Date Filing Date
JP2010534980A Pending JP2011505037A (ja) 2007-11-26 2008-11-25 読出しデータバッファリングのシステム及び方法
JP2010534982A Active JP5566899B2 (ja) 2007-11-26 2008-11-25 メモリにアクセスするシステム及び方法
JP2010534979A Active JP5948628B2 (ja) 2007-11-26 2008-11-25 記憶システム及び方法
JP2010534981A Active JP5429572B2 (ja) 2007-11-26 2008-11-25 チェーン化デバイスシステムにおいてパラメータを設定し待ち時間を決定する方法
JP2016025072A Pending JP2016095881A (ja) 2007-11-26 2016-02-12 記憶システム及び方法

Family Applications Before (4)

Application Number Title Priority Date Filing Date
JP2010534980A Pending JP2011505037A (ja) 2007-11-26 2008-11-25 読出しデータバッファリングのシステム及び方法
JP2010534982A Active JP5566899B2 (ja) 2007-11-26 2008-11-25 メモリにアクセスするシステム及び方法
JP2010534979A Active JP5948628B2 (ja) 2007-11-26 2008-11-25 記憶システム及び方法
JP2010534981A Active JP5429572B2 (ja) 2007-11-26 2008-11-25 チェーン化デバイスシステムにおいてパラメータを設定し待ち時間を決定する方法

Country Status (3)

Country Link
US (4) US8601181B2 (ja)
JP (5) JP2011505037A (ja)
WO (4) WO2009070326A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019139719A (ja) * 2018-02-15 2019-08-22 日本電気株式会社 ノード

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7816459B2 (en) 2005-12-30 2010-10-19 Chevron Oronite Company Llc Method for preparing polyolefins containing vinylidine end groups using polymeric nitrogen compounds
US8013073B2 (en) * 2005-12-30 2011-09-06 Chevron Oronite Company Llc Method for preparing polyolefins containing vinylidine end groups using nonaromatic heterocyclic compounds
US8601181B2 (en) * 2007-11-26 2013-12-03 Spansion Llc System and method for read data buffering wherein an arbitration policy determines whether internal or external buffers are given preference
US8394897B2 (en) * 2008-03-25 2013-03-12 Chevron Oronite Company Llc Production of vinylidene-terminated polyolefins via quenching with monosulfides
JP5407633B2 (ja) * 2008-07-28 2014-02-05 株式会社リコー 通信装置及びそれを有する通信システム並びに通信方法
US8279231B1 (en) * 2008-10-29 2012-10-02 Nvidia Corporation Bandwidth impedance matching and starvation avoidance by read completion buffer allocation
US9083762B2 (en) * 2010-05-28 2015-07-14 Greg Saunders System and method for providing hybrid on demand services to a work unit
KR101796116B1 (ko) 2010-10-20 2017-11-10 삼성전자 주식회사 반도체 장치, 이를 포함하는 메모리 모듈, 메모리 시스템 및 그 동작방법
US9247312B2 (en) 2011-01-05 2016-01-26 Sonic Ip, Inc. Systems and methods for encoding source media in matroska container files for adaptive bitrate streaming using hypertext transfer protocol
US8520534B2 (en) * 2011-03-03 2013-08-27 Alcatel Lucent In-service throughput testing in distributed router/switch architectures
US9467708B2 (en) 2011-08-30 2016-10-11 Sonic Ip, Inc. Selection of resolutions for seamless resolution switching of multimedia content
US9106663B2 (en) * 2012-02-01 2015-08-11 Comcast Cable Communications, Llc Latency-based routing and load balancing in a network
US9021219B2 (en) * 2012-12-14 2015-04-28 International Business Machines Corporation Enhancing analytics performance using distributed multi-tiering
US9191457B2 (en) * 2012-12-31 2015-11-17 Sonic Ip, Inc. Systems, methods, and media for controlling delivery of content
US9313510B2 (en) 2012-12-31 2016-04-12 Sonic Ip, Inc. Use of objective quality measures of streamed content to reduce streaming bandwidth
US9065810B2 (en) * 2013-01-30 2015-06-23 Ebay Inc. Daisy chain distribution in data centers
US9866878B2 (en) 2014-04-05 2018-01-09 Sonic Ip, Inc. Systems and methods for encoding and playing back video at different frame rates using enhancement layers
US9641616B2 (en) * 2014-07-10 2017-05-02 Kabushiki Kaisha Toshiba Self-steering point-to-point storage protocol
US10659532B2 (en) * 2015-09-26 2020-05-19 Intel Corporation Technologies for reducing latency variation of stored data object requests
JP2018041153A (ja) * 2016-09-05 2018-03-15 東芝メモリ株式会社 ストレージシステムおよび入出力処理方法
US10635617B2 (en) * 2017-05-19 2020-04-28 Western Digital Technologies, Inc. Context-aware dynamic command scheduling for a data storage system
JP6978670B2 (ja) * 2017-12-07 2021-12-08 富士通株式会社 演算処理装置および演算処理装置の制御方法
US11146626B2 (en) * 2018-11-01 2021-10-12 EMC IP Holding Company LLC Cloud computing environment with replication system configured to reduce latency of data read access
US11941155B2 (en) 2021-03-15 2024-03-26 EMC IP Holding Company LLC Secure data management in a network computing environment

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050086441A1 (en) * 2003-10-20 2005-04-21 Meyer James W. Arbitration system and method for memory responses in a hub-based memory system
US20060095701A1 (en) * 2004-10-29 2006-05-04 International Business Machines Corporation System, method and storage medium for a memory subsystem with positional read data latency
US20060179262A1 (en) * 2005-02-09 2006-08-10 International Business Machines Corporation Streaming reads for early processing in a cascaded memory subsystem with buffered memory devices

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6658509B1 (en) * 2000-10-03 2003-12-02 Intel Corporation Multi-tier point-to-point ring memory interface
US6564291B1 (en) * 2000-11-17 2003-05-13 Texas Instruments Incorporated Multi-function peripheral storage device buffer system
US6678749B2 (en) * 2001-06-28 2004-01-13 Sony Corporation System and method for efficiently performing data transfer operations
US7200137B2 (en) * 2002-07-29 2007-04-03 Freescale Semiconductor, Inc. On chip network that maximizes interconnect utilization between processing elements
DE10234934A1 (de) 2002-07-31 2004-03-18 Advanced Micro Devices, Inc., Sunnyvale Antwortreihenwiederherstellungsmechanismus
US6820181B2 (en) * 2002-08-29 2004-11-16 Micron Technology, Inc. Method and system for controlling memory accesses to memory modules having a memory hub architecture
US6928528B1 (en) * 2002-10-07 2005-08-09 Advanced Micro Devices, Inc. Guaranteed data synchronization
US7308524B2 (en) * 2003-01-13 2007-12-11 Silicon Pipe, Inc Memory chain
US7069399B2 (en) 2003-01-15 2006-06-27 Via Technologies Inc. Method and related apparatus for reordering access requests used to access main memory of a data processing system
US20040243769A1 (en) * 2003-05-30 2004-12-02 Frame David W. Tree based memory structure
JP4291664B2 (ja) * 2003-10-14 2009-07-08 株式会社日立製作所 通信バッファ予約機能を備えるストレージ装置およびシステム
US7779212B2 (en) * 2003-10-17 2010-08-17 Micron Technology, Inc. Method and apparatus for sending data from multiple sources over a communications bus
US7533218B2 (en) * 2003-11-17 2009-05-12 Sun Microsystems, Inc. Memory system topology
US7330992B2 (en) 2003-12-29 2008-02-12 Micron Technology, Inc. System and method for read synchronization of memory modules
US7188219B2 (en) * 2004-01-30 2007-03-06 Micron Technology, Inc. Buffer control system and method for a memory system having outstanding read and write request buffers
US7412574B2 (en) 2004-02-05 2008-08-12 Micron Technology, Inc. System and method for arbitration of memory responses in a hub-based memory system
US7257683B2 (en) * 2004-03-24 2007-08-14 Micron Technology, Inc. Memory arbitration system and method having an arbitration packet protocol
US7181659B2 (en) * 2005-02-10 2007-02-20 International Business Machines Corporation Memory built-in self test engine apparatus and method with trigger on failure and multiple patterns per load capability
EP1854254B1 (en) * 2005-02-28 2011-05-18 Teklatech A/S A method of and a system for controlling access to a shared resource
US20070016698A1 (en) 2005-06-22 2007-01-18 Vogt Pete D Memory channel response scheduling
US20070005922A1 (en) * 2005-06-30 2007-01-04 Swaminathan Muthukumar P Fully buffered DIMM variable read latency
US7496777B2 (en) * 2005-10-12 2009-02-24 Sun Microsystems, Inc. Power throttling in a memory system
US7685392B2 (en) 2005-11-28 2010-03-23 International Business Machines Corporation Providing indeterminate read data latency in a memory system
US8601181B2 (en) * 2007-11-26 2013-12-03 Spansion Llc System and method for read data buffering wherein an arbitration policy determines whether internal or external buffers are given preference

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050086441A1 (en) * 2003-10-20 2005-04-21 Meyer James W. Arbitration system and method for memory responses in a hub-based memory system
US20060095701A1 (en) * 2004-10-29 2006-05-04 International Business Machines Corporation System, method and storage medium for a memory subsystem with positional read data latency
US20060179262A1 (en) * 2005-02-09 2006-08-10 International Business Machines Corporation Streaming reads for early processing in a cascaded memory subsystem with buffered memory devices

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019139719A (ja) * 2018-02-15 2019-08-22 日本電気株式会社 ノード
JP7031349B2 (ja) 2018-02-15 2022-03-08 日本電気株式会社 ノード

Also Published As

Publication number Publication date
JP2011505037A (ja) 2011-02-17
JP2011505039A (ja) 2011-02-17
US8732360B2 (en) 2014-05-20
JP5948628B2 (ja) 2016-07-06
US20090138570A1 (en) 2009-05-28
WO2009070321A1 (en) 2009-06-04
JP5566899B2 (ja) 2014-08-06
WO2009070326A1 (en) 2009-06-04
US20090138597A1 (en) 2009-05-28
US20090138632A1 (en) 2009-05-28
US8601181B2 (en) 2013-12-03
JP2011505036A (ja) 2011-02-17
WO2009070324A1 (en) 2009-06-04
WO2009070322A1 (en) 2009-06-04
JP2011505038A (ja) 2011-02-17
US20090138624A1 (en) 2009-05-28
US8874810B2 (en) 2014-10-28
US8930593B2 (en) 2015-01-06
JP5429572B2 (ja) 2014-02-26

Similar Documents

Publication Publication Date Title
JP5948628B2 (ja) 記憶システム及び方法
TW528955B (en) A port manager controller for connecting various function modules
US7822885B2 (en) Channel-less multithreaded DMA controller
JP2008530694A (ja) スイッチマトリックス経由のデータ転送を改善するフロー制御方法
CN112988647B (zh) 一种TileLink总线到AXI4总线转换系统及方法
US7386642B2 (en) IO direct memory access system and method
US7130932B1 (en) Method and apparatus for increasing the performance of communications between a host processor and a SATA or ATA device
US6681270B1 (en) Effective channel priority processing for transfer controller with hub and ports
CN114827048B (zh) 一种动态可配高性能队列调度方法、系统、处理器及协议
US20230269205A1 (en) Switch for transmitting packet, network on chip having the same, and operating method thereof
US20090119429A1 (en) Semiconductor integrated circuit
CN114356839B (zh) 处理写操作的方法、设备、处理器及设备可读存储介质
US6678749B2 (en) System and method for efficiently performing data transfer operations
KR102334473B1 (ko) 적응형 딥러닝 가속 장치 및 방법
JP2009037639A (ja) ストリーミングidメソッドによるdmac発行メカニズム
EP1115065B1 (en) Effective channel priority processing for transfer controller with hub and ports
JPH11110342A (ja) バス接続方法及び装置
JP4567373B2 (ja) データ転送装置及び通信データ処理システム
CN116225318A (zh) 命令调度方法、闪存控制器、闪存设备及存储介质
KR20140058455A (ko) 메모리 제어장치 및 제어방법, 그리고 그 방법을 컴퓨터에서 실행시키기 위한 프로그램을 기록한 기록매체
US20150019776A1 (en) Selective change of pending transaction urgency

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160229

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160720

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160802

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170125

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170228

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20170926