JP2016057619A - 表示装置及びその駆動方法 - Google Patents

表示装置及びその駆動方法 Download PDF

Info

Publication number
JP2016057619A
JP2016057619A JP2015173307A JP2015173307A JP2016057619A JP 2016057619 A JP2016057619 A JP 2016057619A JP 2015173307 A JP2015173307 A JP 2015173307A JP 2015173307 A JP2015173307 A JP 2015173307A JP 2016057619 A JP2016057619 A JP 2016057619A
Authority
JP
Japan
Prior art keywords
pixel
pixels
gate line
data
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2015173307A
Other languages
English (en)
Inventor
國 煥 安
Kuk-Hwan Ahn
國 煥 安
錫 允 孫
Seok Yun Son
錫 允 孫
在 鉉 高
Jae-Hyeon Ko
在 鉉 高
槿 貞 朴
Geun Jeong Park
槿 貞 朴
東 願 朴
Dong-Won Park
東 願 朴
東 和 申
Dong-Hwa Shin
東 和 申
元 植 ▲呉▼
元 植 ▲呉▼
Genshoku Go
李 益 洙
Ik-Soo Lee
益 洙 李
祥 旭 任
Sang-Uk Lim
祥 旭 任
碩 夏 洪
Seok Ha Hong
碩 夏 洪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of JP2016057619A publication Critical patent/JP2016057619A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】ムービングラインステイン現象、水平クロストーク現象及びフリッカ現象を予防または抑制し、表示品質を向上させることができる表示装置及びその駆動方法を提供すること。
【解決手段】本発明の表示装置は、第1方向に延長された複数のゲートラインと、第1方向と交差する第2方向に延長された複数のデータラインと、ゲートライン及びデータラインに接続された複数の画素と、を含み、画素は、ゲートラインi+1(iは自然数)番目のゲートラインを介して第2方向に互いに隣接するk(kは自然数)番目の行の画素及びk+1番目の行の画素を含み、k番目の行の画素の中でg(gは自然数)番目の列に配置された第1画素とk+1番目の行の画素の中でg番目の列に配置された第2画素は、j(jは自然数)番目のデータラインに接続され、k番目の行の画素は、i番目のゲートライン及びi+1番目のゲートラインに交互に接続される。
【選択図】図3

Description

本発明は表示装置及びその駆動方法に関する。特に、表示品質を向上させることができる表示装置及びそれの駆動方法に関する。
一般的な表示装置は、レッド、グリーン、及びブルーの3原色の組合せで様々な色を表示する。したがって、表示装置の表示パネルはレッド、グリーン、及びブルーに各々対応する画素を含む。近年は、レッド、グリーン、ブルー、に加えて他の原色を使用して様々な色を表示する表示装置が開発されている。例えば、付加的な原色は、マゼンタ、シアン、イエロー、及びホワイトの中のいずれか1つ以上の色であってもよい。
一般的に、レッド、グリーン、ブルー及びホワイト画素を含む表示装置は表示画像の輝度を向上させる。このような表示装置はレッド、グリーン、及びブルー画像信号を受信して、それをレッド、グリーン、ブルー、及びホワイトデータ信号に変換する。変換されたレッド、グリーン、ブルー、及びホワイトデータ信号は各々対応するレッド、グリーン、ブルー及びホワイト画素に印加される。その結果、レッド、グリーン、ブルー及びホワイト画素によって画像が表示される。
米国特許第8587504号明細書 韓国特許第10−1442713号公報 韓国公開特許第10−2011−0077899号公報
本発明の目的は、ムービングラインステイン現象、水平クロストーク現象、及びフリッカ現象を予防または抑制して、表示品質を向上させることができる表示装置及びその駆動方法を提供することにある。
本発明の実施形態によるシステムおよび方法は、第1方向に延長された複数のゲートラインと、前記第1方向と交差する第2方向に延長された複数のデータラインと、前記ゲートライン及び前記データラインに接続された複数の画素と、を含む表示装置を提供する。前記画素は、前記ゲートラインi+1(iは自然数)番目のゲートラインを介して前記第2方向に互いに隣接するk(kは自然数)番目の行の画素及びk+1番目の行の画素を含み、前記k番目の行の画素の中でg(gは自然数)番目の列に配置された第1画素と前記k+1番目の行の画素の中で前記g番目の列に配置された第2画素は、j(jは自然数)番目のデータラインに接続され、前記k番目の行の画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに交互に接続される。
各前記画素は、レッド、グリーン、ブルー、ホワイト、イエロー、シアン、及びマゼンタの中でいずれか1つの色を表示してもよい。
前記画素は、複数の第1画素グループ及び複数の第2画素グループにグループ化され、前記第1画素グループ及び前記第2画素グループは、前記第1方向及び前記第2方向に交互に配置してもよい。
前記k番目の行及び前記k+1番目の行の各々で前記第1画素グループ及び前記第2画素グループは、互に異なる極性のデータ電圧を受信してもよい。
前記第1画素グループ及び前記第2画素グループは、各々2h(hは自然数)個の画素を含んでもよい。
各々の前記第1画素グループは、レッド画素、グリーン画素、ブルー画素、及びホワイト画素の中で2つを含み、各々の前記第2画素グループは、前記レッド画素、前記グリーン画素、前記ブルー画素、及び前記ホワイト画素の中で残る2つを含んでもよい。
各々の前記第1画素グループは、レッドを表示する前記レッド画素及びグリーンを表示する前記グリーン画素を含んでもよい。
各々の前記第2画素グループは、ブルーを表示する前記ブルー画素及びホワイトを表示する前記ホワイト画素を含んでもよい。
前記k番目の行の画素は、4l(lは自然数)個の画素単位に前記i番目のゲートライン及び前記i+1番目のゲートラインに交互に接続され、前記k+1番目の行の画素は、前記k番目の行の画素と同一の接続構成を有してもよい。
4l個の画素単位の内の隣接した画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに1画素単位に交互に接続してもよい。
前記4l個の隣接した画素単位に対応する列で、正極性のデータ電圧を受信する最初の画素セットのゲートライン及びデータラインの接続構造は、負極性のデータ電圧を受信する次の画素セットのゲートライン及びデータラインの接続構造と同一であってもよい。そして前記最初の画素セットは、前記次の画素セットと同じ色を表示してもよい。
前記データラインは、2つデータライン単位に交互に異なる極性のデータ電圧を受信してもよい。
前記データ電圧の極性は、フレーム毎に反転してもよい。
前記k番目の行に配置された4l(lは自然数)個の隣接した画素単位は、前記i番目のゲートライン及び前記i+1番目のゲートラインに同様に接続され、前記k+1番目の行の画素は、前記k番目の行の画素と同様の接続構成を有してもよい。
前記4l個の隣接した画素単位の中で、前記g番目の列とg+3番目の列に配置された画素は、前記i+1番目のゲートラインに接続され、g+1番目の列とg+2番目の列に配置された画素は、前記i番目のゲートラインに接続してもよい。
同一の行で同一のゲートラインに接続された画素の中で、正極性のデータ電圧を受信する画素の個数と、負極性のデータ電圧を受信する画素の個数は同一であってもよい。
本発明の実施形態によるシステムと方法は、第1方向に延長されたゲートラインを通じて複数の第1画素グループ及び複数の第2画素グループにグループ化された複数の画素にゲート信号を印加する段階と、前記第1方向と交差する第2方向に延長されたデータラインを通じて前記画素にデータ電圧を印加する段階と、を含む表示装置の駆動方法も提供する。前記データ電圧を印加する段階は、第一方向に配列された第1画素グループ及び第2画素グループに異なる極性のデータ電圧を印加する段階を含む。前記画素は、前記ゲートラインi+1(iは自然数)番目のゲートラインを介して前記第2方向に互いに隣接するk(kは自然数)番目の行の画素及びk+1番目の行の画素を含み、前記k番目の行の画素の中でg(gは自然数)番目の列に配置された第1画素と前記k+1番目の行の画素の中で前記g番目の列に配置された第2画素は、j(jは自然数)番目のデータラインに接続され、前記k番目の行の画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに交互に接続される。
本発明により、表示装置のムービングラインステイン現象、水平クロストーク現象、及びフリッカ現象を予防または抑制して、表示装置の表示品質を向上させることができる。
本発明の一実施形態による表示装置のブロック図である。 図1に図示された1つの画素の回路図である。 本発明の例示的な実施形態における表示パネルの一部を示した平面図である。 本発明の例示的な実施形態における、図3に図示された画素のいずれか一行で、原色が表示された時の画素の駆動状態を示す図面である。 本発明の例示的な実施形態における、図3に図示された表示パネルでレッド画素を示した図面である。 比較表示パネル及び、本発明の例示的な実施形態における表示パネルのムービングラインステイン指数を示したシミュレーショングラフである。 比較表示パネルで発生した共通電圧のリップルを測定した図面である。 本発明の例示的な実施形態における表示パネルで発生された共通電圧のリップルを測定した図面である。 本発明の別の例示的な実施形態による表示装置の一部を示した平面図である。 本発明の例示的な実施形態における、フルホワイトモードで第2ゲートラインによって操作される図8に図示された画素の駆動状態を示した図面である。 本発明の例示的な実施形態による表示パネルの一部を示した平面図である。 本発明の例示的な実施形態における、図10に図示された1つの画素の回路図である。 本発明の例示的な実施形態における、図10に図示された1つの画素の他の回路図である。
本発明の長所及び特徴、そしてそれらを達成する方法は、添付される図面と共に詳細に後術されている実施形態を参照すれば明確になる。しかし、本発明は以下で開示される実施形態に限定されず、互に異なる多様な形態に具現され得り、単なる本実施形態は本発明の開示が完全になるようにし、本発明が属する技術分野で通常の知識を有する者に発明の範疇を完全に知らせるために提供されるものであり、本発明は請求項の範疇によって定義される。明細書の全体に亘って同一参照符号は同一構成要素を称する。
素子(element)又は層が他の素子又は層の“接する(on)”、“接続する(Connected to)”又は“結合する(coupled to)”と言及された時、他の素子又は層に直接接する、接続する、結合するだけでなく、中間に他の層又は他の素子を介在した場合を全て含む。一方、素子が“直接、接する(directly on)” “直接、接続する(directly connected to)”又は“直接、結合する(directly coupled to)”と言及されるときは中間に他の素子又は層を介在しないことを示す。
明細書の全体に亘って、同一参照番号は同一構成要素を示す。本明細で使用する“及び/又は”は言及されたアイテムの各々及び1つ以上のすべての組合を含む。
“第1”、“第2”等が、多様な素子、構成要素、領域、層及び/又はセクションを言及するために使用されるが、これら素子、構成要素、領域、層及び/又はセクションはこれら用語によって限定されることはない。これら用語は単なる1つの素子、構成要素、領域、層又はセクションを、他の、領域、層又はセクションと区別するために使用される。したがって、以下で論じる第1素子、第1構成要素、第1領域、第1層又は第1セクションは、本発明のシステム及び方法の教示から逸脱することなく、同様に第2素子、第2構成要素、第1領域、第1層又は第2セクションと言及することができる。
空間的に相対的な用語である“下(beneath)”、“下(below)”、 “下部(lower)”、“上(above)”、“上部(upper)”等は、図面に図示されているように1つの素子又は構成要素と他の素子又は構成要素との相関関係を容易に説明するために使用される。空間的に相対的な用語は、使用又は操作において図面に図示されている方向に加えて装置の異なる方向を含むことが意図される。たとえば、図中の装置を反転させた場合、他の要素または特徴の“下(below)”、“下(beneath)”であった要素は、他の要素または特徴の“上(above)”に配向させる。したがって、“下(below)”の例示的な用語は、図面に示されたものと装置の方向に応じて“上(above)”を意味すると解釈されることもある。したがって、本明細で使用される空間的に相対的な用語は、図に示す方向に対して相対的に解釈すべきである。
特定の実施形態を説明するために本明細書で使用される用語は、本発明のシステム及び方法を限定することを意図するものではない。本明細書で使用する場合、単数形“a”、“an”、および“the”は、文脈が明らかに他を示さない限り、複数形も含むことを意図する。さらに、本明細書で使用する場合、“含む(includes)”および/または、“含む(including)”は、述べられた特徴、整数、ステップ、動作、要素、および/または構成要素の存在を特定するが、1種以上の他の特徴、整数、ステップ、動作、要素、構成要素、および/または構成要素の存在または付加は排除しない。特に定義しない限り、本明細書で使用される(技術用語および科学用語を含む)すべての用語は、一般的に本発明のシステム及び方法が属する技術分野の当業者によって理解される意味を有する。
本明細書で記述する実施形態は本発明の理想的な概略図である平面図及び断面図を参考して説明される。したがって、製造技術及び/又は許容誤差等によって例示図の形態が変形されることができる。したがって、本発明の実施形態は図示された特定形態に制限されることではなく、製造工程によって生成される形態の変化も含むことである。したがって、図面で例示された領域は概略的な属性を有し、図面で例示された領域の模様は素子の領域の特定形態を例示するためのことであり発明の範疇を制限するためのことではない。
以下、本発明のシステム及び方法について、添付された図面を参照しながら詳細に説明する。図1は本発明の一実施形態による表示装置のブロック図である。図1を参照すれば、表示装置100は表示パネル110、タイミングコントローラ120、ゲート駆動部130、及びデータ駆動部140を含む。
表示パネル110は、互いに対向する2つの基板と、その間に配置された液晶層と、を含む液晶表示パネルであが、それに限定されない。表示パネル110は、複数のゲートラインGL1〜GLmと、複数のデータラインDL1〜DLnと、複数の画素PXとを含む。
ゲートラインGL1〜GLmは第1方向DR1に延長されて、ゲート駆動部130に接続される。データラインDL1〜DLnは第1方向DR1と交差する第2方向DR2に延長されて、データ駆動部140に接続される。m及びnは自然数である。第1方向DR1は行方向に対応し、第2方向DR2は列方向に対応する。
画素PXは互いに交差するゲートラインGL1〜GLm及びデータラインDL1〜DLnによって区画された領域に配置される。したがって、画素PXはマトリックス形態に配列される。それぞれの画素PXは対応するゲートラインGL1〜GLm及び対応するデータラインDL1〜DLnに接続される。画素PXとゲートラインGL1〜GLm及び画素PXとデータラインDL1〜DLnの接続構成は、以下、図3を参照して詳細に説明する。
各画素PXは原色(primary color)の中で1つを表示してもよい。例えば図3の実施形態において、原色はレッド、グリーン、ブルー、及びホワイトを含む。しかし本発明のシステム及び方法は、これに限定されない。原色はさらにイエロー、シアン、及びマゼンタ等多様な色を含むことができる。
タイミングコントローラ120は、外部システムボード(図示せず)から画像信号RGB及び制御信号CSを受信する。制御信号CSは、フレーム判別信号としての垂直同期信号と、行判別信号としての水平同期信号と、データイネーブル信号と、メインクロック信号とを含んでもよい。データイネーブル信号は、データ入力期間を示すためにデータが外部システムボードによって出力されている期間にハイレベルに維持することができる。
タイミングコントローラ120は、タイミングコントローラ120とデータ駆動部140とのインターフェイスの仕様に合うように画像信号RGBのデータフォーマットを変換する。タイミングコントローラ120は、データフォーマットが変換された出力データDATAをデータ駆動部140に印加する。
タイミングコントローラ120は、制御信号CSに応答してゲート制御信号GCS及びデータ制御信号DCSを生成する。ゲート制御信号GCSは、ゲート駆動部130の作動タイミングを制御するために使用される。データ制御信号DCSはデータ駆動部140の作動タイミングを制御するために使用される。
ゲート制御信号GCSは、走査開始を指示する走査開始信号と、少なくとも1つのゲートオン電圧の出力周期を制御するクロック信号と、ゲートオン電圧を制御する出力イネーブル信号とを含んでもよい。
データ制御信号DCSは、データ信号DATAのデータ駆動部140への送信開始を指示する水平開始信号と、データラインDL1〜DLnにデータ電圧を印加するという信号であるロード信号と、共通電圧に対してデータ電圧の極性を制御する極性制御信号を含んでもよい。
タイミングコントローラ120は、ゲート制御信号GCSをゲート駆動部130に印加し、データ制御信号DCSをデータ駆動部140に印加する。
ゲート駆動部130は、ゲート制御信号GCSに応答してゲート信号を生成する。ゲート駆動部130は、ゲート信号を順次出力することができ、ゲート信号はゲートラインGL1〜GLmを通じて行単位に画素に印加される。
データ駆動部140は、データ制御信号DCSに応答して画像データ信号DATAに対応するアナログ形態のデータ電圧を生成する。データ電圧はデータラインDL1〜DLnを通じて画素PXに印加される。
画素PXに印加されるデータ電圧の極性は、液晶の焼き付きや劣化を防止するためにフレーム毎に反転されてもよい。例えば、データ駆動部140は極性制御信号に応答してフレーム毎にデータ電圧の極性を反転することができる。さらには、1フレームの画像が表示される時、画質向上のために2つのデータライン単位に交互に異なる極性を持つデータ電圧が画素PXに出力されてもよい。
画素PXは、ゲートラインGL1〜GLmを通じて印加されたゲート信号に応答してデータラインDL1〜DLnを通じてデータ電圧を受信する。画素PXはデータ電圧に対応するグレー階調を表示することによって、画像が表示される。
タイミングコントローラ120は、集積回路チップの形態で印刷回路基板上に実装されて、ゲート駆動部130及びデータ駆動部140に接続されてもよい。ゲート駆動部130及びデータ駆動部140は、複数の駆動チップに統合されてフレキシブル印刷回路基板上に実装され、テープキャリヤーパッケージ(TCP:Tape Carrier Package)方式で表示パネル110に接続されてもよい。しかし、本発明のシステム及び方法は、これに限定されることはない。
他の方法として、ゲート駆動部130及びデータ駆動部140は、複数の駆動チップに統合されてチップオンガラス(COG:Chip on Glass)方式で表示パネル110に実装されてもよい。ゲート駆動部130は、実質的に画素PXのトランジスタと共に同時に形成されて、ASG(Amorphous Silicon TFT Gate driver circuit)方式で表示パネル110に実装されてもよい。
図2は、本発明の一実施形態における図1に図示された1つの画素の回路図である。説明を簡単にするため、図2には第2ゲートラインGL2及び第1データラインDL1に接続された画素PXだけを示す。図示しないが、表示パネル110の他の画素PXの構成は実質的に、図2に図示された画素PXと同一である。図2を参照すれば、表示パネル110は第1基板111と、第1基板111と対向する第2基板112と、第1基板111と第2基板112との間に配置された液晶層LCとを含む。
画素PXは、第2ゲートラインGL2及び第1データラインDL1に接続されたトランジスタTRと、トランジスタTRに接続された液晶キャパシターClcと、液晶キャパシターClcに並列に接続されたストレージキャパシターCstとを含む。ストレージキャパシターCstは省略されてもよい。
トランジスタTRは第1基板111に配置されてもよい。トランジスタTRは、第2ゲートラインGL2に接続されたゲート電極と、第1データラインDL1に接続されたソース電極と、液晶キャパシターClc及びストレージキャパシターCstに接続されたドレーン電極とを含む。
液晶キャパシターClcは、第1基板111に配置された画素電極PEと、第2基板112に配置された共通電極CEと、画素電極PEと共通電極CEとの間に配置された液晶層LCとを含む。液晶層LCは誘電体としての役割を果たす。画素電極PEは、トランジスタTRのドレーン電極に接続される。図2では画素電極PEはスリット構造を持たないが、これに限定されず、画素電極PEは十字形の幹部及び幹部から放射形に延長された複数の枝部から成るスリット構造を有してもよい。
共通電極CEは、第2基板112の表面に全体的に配置される。しかし本発明のシステム及び方法はこれに限定されず、例えば、いくつかの実施形態では共通電極CEは第1基板111に配置されてもよい。このような場合、少なくとも1つの画素電極PE及び共通電極CEはスリット構造を含む。
ストレージキャパシターCstは、画素電極PEと、ストレージライン(図示せず)から分岐されたストレージ電極(図示せず)と、画素電極PEとストレージ電極(図示せず)との間に配置された絶縁層を含んでもよい。ストレージラインは、第1基板111上及びゲートラインGL1〜GLmと同一層にに配置され、ゲートラインGL1〜GLmと同時に又は実質的に同時に形成されてもよい。ストレージ電極は画素電極PEと部分的にオーバーラップされてもよい。
画素PXはさらに、原色の中の1つの光を透過するカラーフィルターCFを含んでもよい。例示的な実施形態として、カラーフィルターCFは図2に示したように、第2基板112に配置される。しかし本発明のシステム及び方法はこれに限定されず、例えばカラーフィルターCFは第2基板112のかわりに第1基板111に配置されてもよい。
トランジスタTRは、第2ゲートラインGL2を通じて印加されたゲート信号に応答してオンにされる。第1データラインDL1を通じて受信されたデータ電圧は、オンにされたトランジスタTRを通じて液晶キャパシターClcの画素電極PEに印加される。共通電極CEには共通電圧が印加される。
データ電圧及び共通電圧の電圧レベルの差によって、画素電極PEと共通電極CEとの間に電界が形成される。画素電極PEと共通電極CEとの間に形成された電界によって、液晶層LCの液晶分子の配向及び/又は配置が決定される。電界によって液晶分子の配向及び/又は配置を制御することによって、液晶層LCへの入射光の透過率が調節されて画像が表示される。図示していないが、表示パネル110に光を提供するため表示パネル110の背面にバックライトユニットを配置してもよい。
ストレージラインには、一定な電圧レベルを有するストレージ電圧が印加されてもよい。しかし、これに限定されず、例えばストレージラインは共通電圧を受信してもよい。ストレージキャパシターCstは、液晶キャパシターClcの遅い充電速度を補償する。
図3は本発明の一実施形態による表示パネルの一部を示した平面図である。例示的な実施形態として、図3には第1から第5ゲートラインGL1〜GL5及び第1から第8データラインDL1〜DL8に接続された画素PXが図示される。図3では説明を簡単にするため、レッド画素はR、グリーン画素はG、ブルー画素はB、及びホワイト画素はWと図示する。
図3で、最初のフレームの間に正極性(+)のデータ電圧を受信する画素PXは、それぞれR+、G+、B+、及びW+と図示される。また、最初のフレームの間に負極性(−)のデータ電圧を受信する画素PXは、それぞれR−、G−、B−、及びW−を図示される。
図3を参照すると、画素PXはレッド色を表示する複数のレッド画素Rと、グリーン色を表示する複数のグリーン画素Gと、ブルー色を表示する複数のブルー画素Bと、及びホワイト色を表示する複数のホワイト画素Wとを含む。しかし本発明のシステムおよび方法は、これに限定されず、画素PXはさらにイエロー、シアン、及びマゼンタ色を表示するイエロー画素、シアン画素、及びマゼンタ画素を含んでもよい。
図3で、画素PXは第1画素グループPG1及び第2画素グループPG2にグループ化される。第1画素グループPG1と第2画素グループPG2とは第1方向DR1及び第2方向DR2に交互に配置される。
第1画素グループPG1及び第2画素グループPG2は各々2h個の画素PXを含む。hは自然数である。図3の例示的な実施形態として、hは1であり、このような場合、第1画素グループPG1及び第2画素グループPG2は各々2つの画素PXを含む。
第1画素グループPG1は、各々レッド画素R、グリーン画素G,ブルー画素B,及びホワイト画素Wのうちの2つの画素を含み、第2画素グループPG2は、各々レッド画素R、グリーン画素G,ブルー画素B,及びホワイト画素Wのうちの残りの2つの画素を含む。図3の例では、第1画素グループPG1は各々レッド画素R及びグリーン画素Gを含み、第2画素グループPG2は各々ブルー画素B及びホワイト画素Wを含む。しかし、画素PXの配置構成は図3に図示された画素PXの配置構成に限定されない。
例えば別の実施形態において、第1画素グループPG1は各々レッド画素R及びブルー画素Bを含み、第2画素グループPG2は各々グリーン画素G及びホワイト画素Wを含んでもよい。さらに別に実施形態では、第1画素グループPG1は各々レッド画素R及びホワイト画素Wを含み、第2画素グループPG2は各々グリーン画素G及びブルー画素Bを含んでもよい。
画素PXは列単位に対応する第1から第8データラインDL1〜DL8に接続される。例えば、g番目の列に配置された画素PXは、対応するj番目のデータラインに接続される。即ち、同一列に配置された画素PXは同一のデータラインに接続される。g及びjは自然数である。
i番目のゲートライン及びi+1番目のゲートラインの間に配置されたk番目の行の画素は、i番目のゲートライン及びi+1番目のゲートラインに4l個の画素単位で交互に接続される。また、各行に配置された画素は同一の接続構成を有する。i及びkは自然数である。具体的に、k番目の行の画素PXは4l個の画素PX単位にi番目のゲートライン及びi+1番目のゲートラインに反転されて接続される。また、4l個の隣接する画素単位の内の画素PXは、第1画素列から開始して、i番目のゲートライン及びi+1番目のゲートラインに1つの画素毎に交互に接続される。各々の列に配置される画素は同じ接続構成を有する。例えば図3では、最初の画素列の各々の画素は左側のデータラインと下側のゲートラインに接続され、次の列の各々の画素は左側のデータラインと上側のゲートラインに接続される。
l及びkは1である場合、第1行ROW1に配置された画素PXは、第1ゲートラインGL1及び第2ゲートラインGL2に4つの画素PX単位に交互に接続される。さらに、4つの隣接する画素PX単位の画素PXは、第1画素列から開始して、1つの画素単位に第1ゲートラインGL1及び第2ゲートラインGL2に交互に接続される。
例えば図3で、第1行ROW1の第1番目から第4番目の画素PXは、第2ゲートラインGL2、第1ゲートラインGL1、第2ゲートラインGL2、及び第1ゲートラインGL1に順に接続される。さらに、第1ゲートラインGL1及び第2ゲートラインGL2には4つの画素PX単位に交互に接続されるので、第1行ROW1の第5番目から第8番目の画素PXは第1番目から第4番目の画素PXと反対に、第1ゲートラインGL1、第2ゲートラインGL2、第1ゲートラインGL1、及び第2ゲートラインGL2に順に接続される。他の行に配置された画素PXも、第1行ROW1に配置された画素PXと同様に対応するゲートラインGL2からGLmに接続される。
このような画素の接続構成によって、k番目の行の隣接する第1画素グループPG1の画素PXは、ゲートラインに対して反対の接続構成を持っている。i番目のゲートライン及びi+1番目のゲートラインに1つの画素単位に交互に接続される。同様に、k番目の行の隣接する第2画素グループPG2の画素PXは、はゲートラインに対して反対の接続構成を持っている。i番目のゲートライン及びi+1番目のゲートラインに1つの画素単位に交互に接続される。
例えば、i及びkが1である場合、図3に図示された第1行ROW1の最初のの第1画素グループPG1で(第1番目、第2番目の画素列)、レッド画素R+は第2ゲートラインGL2に接続され、グリーン画素G+は第1ゲートラインGL1に接続される。さらに、第1行ROW1の2番目の第1画素グループPG1で(第5番目、第6番目の画素列)、レッド画素R+は第1ゲートラインGL1に接続され、グリーン画素G+は第2ゲートラインGL2に接続される。同様に、第1行ROW1に配置された各々の第2画素グループPG2の画素PXは第1ゲートラインGL1及び第2ゲートラインGL2に交互に接続される。
図3に示すように、第1から第8データラインDL1〜DL8は、2つのデータライン単位に交互に異なる極性のデータ電圧を受信する。例えば、第1、第2、第5、及び第6データラインDL1、DL2、DL5、DL6は正極性(+)のデータ電圧を受信する。第3、第4、第7、及び第8データラインDL3、DL4、DL7、DL8は負極性(−)のデータ電圧を受信する。
このような場合、k番目の行で第1画素グループPG1及び第2画素グループPG2は、互に異なる極性のデータ電圧を受信する。例えば、kは1である場合、第1行ROW1で第1画素グループPG1は第1、第2、第5、及び第6データラインDL1、DL2、DL5、DL6を通じて正極性(+)のデータ電圧を受信する。第1行ROW1で第2画素グループPG2は第3、第4、第7、及び第8データラインDL3、DL4、DL7、DL8を通じて負極性(−)のデータ電圧を受信する。
正極性(+)及び負極性(−)のデータ電圧はデータラインDL1〜DL8を通じて画素PXに印加される。したがって、図3に示したように、画素PXの極性は2つ列単位に反転される。
図3に図示された表示パネル110の画素PXに印加されるデータ電圧の極性は、最初のフレームの間の極性を示す。前述したように、データ駆動部140はフレーム毎にデータ電圧の極性を反転させて出力する。したがって、次のフレームで画素PXに印加されるデータ電圧の極性は反転される。
図3に示す表示パネル110の比較のため、同じ行に配置される画素は同じゲートラインに接続され、同じ列に配置される画素は同じデータラインに接続される表示パネルを検討する。以下、このような表示パネルは比較表示パネルと称する。
比較表示パネルで、レッド画像を表示するために、最初のフレームの間に第1列、第3列、第5列、及び第7列のレッド画素が駆動し、次のフレームでは第5列、第7列、第9列、及び第11列のレッド画素が駆動する。
また、最初のフレームの間に+−+−−+−+の極性を反復的に有するデータ電圧がデータラインを通じて画素に印加され、次のフレームの間に−+−++−+−の極性を反復的に有するデータ電圧がデータラインを通じて画素に印加される。したがって、最初のフレームで第1列及び第3列に配置されたレッド画素は正極性のデータ電圧で駆動され、第5列及び第7列に配置されたレッド画素は負極性のデータ電圧で駆動される。
以下、同一の色を表示する画素は同一の画素であると称する。第1列のレッド画素及び第5列のレッド画素は、同一行に配置された同一の画素として互いに反対極性のデータ電圧を受信して駆動される。さらに、第3列のレッド画素及び第7列のレッド画素は同一行に配置された同一の画素として互いに反対極性のデータ電圧を受信して駆動される。即ち、同一行に配置されたレッド画素は反対極性のデータ電圧を交互に受信して駆動される。
さらに、次のフレームで第5列及び第7列のレッド画素は正極性のデータ電圧で駆動され、第9列及び第11列のレッド画素は負極性のデータ電圧で駆動される。
この時、正極性のデータ電圧が印加されたレッド画素と、負極性のデータ電圧が印加されたレッド画素の間に輝度差が発生する。このような場合、最初のフレームから次のフレームに進行する時、縦ラインが移動する画像が視認することができる。以下、縦ラインが移動する現象はムービングラインステイン現象(moving line−stain phenomenon)と称する。ムービングラインステイン現象は、特定色が表現される場合のみならず、フルホワイトモードのようにすべての画素が駆動される場合にも起こるかもしれない。
しかし、同一行に配置された同一の画素PXが同一の極性のデータ電圧を受信する時、例えば図3のように、第1行ROW1に配置されたレッド画素R+は正極性(+)のデータ電圧を受信する時、ムービングラインステイン現象は予防または抑制することができる。
図4は、本発明の一実施形態による、原色を表示しているときの図3の画素の行の駆動状態を示す図である。
以下、レッド色が表示されるときの、第2行ROW2に配置されるレッド画素R−の動作を例示的に説明する。
図4を参照すれば、第2行ROW2に配置される8つの画素PXの中で、2つのレッド画素R−は同一の負極性(−)を有するデータ電圧を受信して駆動される。第2行ROW2に配置される他の画素PXは、ブラックグレー階調を表示するように駆動される。
2つのレッド画素R−の中で、左側レッド画素LRXは第3ゲートラインGL3及び第3データラインDL3に接続され、2つのレッド画素R−の中で右側のレッド画素RRXは第2ゲートラインGL2及び第7データラインDL7に接続される。
図4では、同じ行に配置された8つの画素PXのうちのそれぞれの同じ画素は、対応するゲートラインを介しゲートラインに応答して駆動される。例えば、左側レッド画素LRXは、第3ゲートラインGL3を通じて印加されたゲート信号に応答して第3データラインDL3を通じて負極性(−)のデータ電圧を受信する。右側レッド画素RRXは、第2ゲートラインGL2を通じて印加されたゲート信号に応答して第7データラインDL7を通じて負極性(−)のデータ電圧を受信する。
したがって、第2行ROW2の2つの左側及び右側レッド画素LRX、RRXは各々対応するゲートラインGL3、GL2を通じて印加されたゲート信号によって駆動される。即ち、同一行の8つの画素PX単位で同一の画素は各々対応するゲートラインを通じて印加されたゲート信号によって駆動される。
前述した比較表示パネルで、画素は行単位に対応する同じゲートゲートラインに接続され、列単位に対応する同じデータラインに接続される。即ち、同一の行のレッド画素は同一のゲートラインに接続される。このため、比較表示パネルの場合、同一の行に配置された画素の中で2つのレッド画素は同一のゲートラインに接続される。
さらに、現在フレームの間に+−−++−−+の極性を反復的に有するデータ電圧がデータラインを通じて比較表示パネルの画素に印加される。このような場合、比較表示パネルで同一の行に配置された8つの画素の中で2つの画素は、1つのゲートラインを通じて印加されたゲート信号に応答して同一の極性を有するデータ電圧を受信する。
しかし、図4例示的な実施形態における表示パネル110の同一の行に配置された8つの画素PXの中で2つのレッド画素R−は、2つの異なるゲートラインを介して適用されたゲート信号に応答して、同一の極性のデータ電圧を受信する。その結果、同一の行で同一のゲートラインに接続されて同一の極性のデータ電圧を受信して駆動される図3の例示的な実施形態による表示パネル110の同一の画素PXの個数は、比較表示パネルより半分に減少された。
一般的に、各行の画素が駆動される区間の間に同一のゲートラインに接続された同一の画素に印加されるデータ電圧の極性が同一である場合、データラインと共通電極のカップリング現象によって共通電圧にリップルが発生する。データ電圧の極性が正極性である場合、共通電圧に正の方向にリップルが発生する。データ電圧の極性が負極性である場合、共通電圧に負の方向にリップルが発生する。
レッド色を表示するためにレッド画素が駆動され、共通電圧にリップルが発生する場合、レッド画素の第1方向に隣接する領域の輝度と、レッド画素の上部及び下部領域の輝度差が視認される。さらに、レッド画素の隣接領域と、レッド画素の隣接領域の上部及び下部領域でも輝度差が視認される。その結果、水平クロストーク現象が発生する。
同一の行で同一のゲートラインに接続されて同一の極性のデータ電圧を受信する同一の画素の個数が多くなるほど、共通電圧のリップルが大きくなるので、水平クロストーク現象が増強される。
本発明のシステムおよび方法による実施形態で、表示パネル110の同一の行で同一のゲートラインに接続されて同一の極性のデータ電圧を受信する同一の画素PXの個数が、比較表示パネルの半分まで減少される。その結果、本発明の表示パネル110で水平クロストーク現象が予防または抑制することができる。
図5は、本発明の一実施形態による図3に図示された表示パネルでレッド画素を示した図面である。
図5を参照すれば、4l個の画素単位に対応する4l個の隣接する列単位で、最初の画素列から開始して、正極性(+)のデータ電圧を受信する画素PXのゲートライン及びデータラインの接続構造は、同じ色だけど負極性(−)のデータ電圧を受信する画素PXのゲートライン及びデータラインの接続構造と同一である。
例えばlは1である場合、図5でレッド画素Rは接続されるゲートライン及びデータライン、及び印加されるデータ電圧の極性にしたがって第1から第4レッド画素RX1〜RX4に区分される。図5のように、最初の4つの列単位で、第1レッド画素RX1は下部のゲートライン(GL2およびGL4)、及び左側のデータライン(DL1)に接続され、正極性(+)のデータ電圧を受信するレッド画素R+を含む。例えば、第1レッド画素RX1は第2ゲートラインGL2及び第1データラインDL1に接続されたレッド画素R+及び第4ゲートラインGL4及び第1データラインDL1に接続されたレッド画素R+を含む。同様に、第2レッド画素RX2は下部のゲートライン(GL3およびGL5)、及び左側のデータライン(DL3)に接続され、負極性(−)のデータ電圧を受信するレッド画素R−を含む。例えば、第2レッド画素RX2は第3ゲートラインGL3及び第3データラインDL3に接続されたレッド画素R−と第5ゲートラインGL5及び第3データラインDL3に接続されたレッド画素R−とを含む。したがって、第1レッド画素RX1のゲートライン及びデータラインの接続構造は第2レッド画素RX2のゲートライン及びデータラインの接続構造と同一である。
第2番目の4つの列単位で第3レッド画素RX3は上部のゲートライン(GL1およびGL3)及び左側のデータライン(DL5)に接続され、正極性(+)のデータ電圧を受信するレッド画素R+を含む。例えば、第3レッド画素RX3は第1ゲートラインGL1及び第5データラインDL5に接続されたレッド画素R+と第3ゲートラインGL3及び第5データラインDL5に接続されたレッド画素R+とを含む。同様に、第4レッド画素RX4は上部のゲートライン(GL2およびGL4)及び左側のデータライン(DL7)に接続され、負極性(−)のデータ電圧を受信するレッド画素R−を含む。例えば、第4レッド画素RX4は第2ゲートラインGL2及び第7データラインDL7に接続されたレッド画素R−と第4ゲートラインGL4及び第7データラインDL7に接続されたレッド画素R−とを含む。したがって、第3レッド画素RX3のゲートライン及びデータラインの接続構造は、第4レッド画素RX4のゲートライン及びデータラインの接続構造と同一である。
ゲートライン及びデータラインの接続位置が異なる2つの画素は、製造工程における誤差による互いに異なる形状のトランジスタを有するかもしれない。互いに異なる形状のトランジスタは、互に異なる寄生容量を有するかもしれない。このような場合、2つの画素が同一のデータ電圧が印加されても、2つの画素に充電される画素電圧は異なることがあり得え、そのため異なる輝度の画像を表示するかもしれない。即ち、互いに異なるゲートライン及びデータラインの接続構造を有する2つの画素は同一のデータ電圧が印加されても互に異なる輝度を表示することができる。例えば、異なる接続構造を持つ第1レッド画素RX1と第3レッド画素RX3は、同一のデータ電圧が適用されても互に異なる輝度を表示することができる。さらには、フレーム反転が遂行され、最初のフレームの間に正極性のデータ電圧を受信する画素のゲートライン及びデータラインの接続構造と、最初のフレームの間に負極性のデータ電圧を受信する画素のゲートライン及びデータラインの接続構造とが異なる場合、フレーム毎に前述した画素間の輝度差によってフリッカ現象が発生するかもしれない。
しかし、本発明の実施形態で正極性(+)のデータ電圧を受信する第1レッド画素RX1のゲートライン及びデータラインの接続構造は、負極性(−)のデータ電圧を受信する第2レッド画素RX2のゲートライン及びデータラインの接続構造と同一である。同様に、正極性(+)のデータ電圧を受信する第3レッド画素RX3のゲートライン及びデータラインの接続構造は、負極性(−)のデータ電圧を受信する第4レッド画素RX4のゲートライン及びデータラインの接続構造と同一である。画素PXのゲートライン及びデータラインの接続構造が同一である場合、フレーム毎に輝度差が発生されない。したがって、本発明の表示パネル110ではフリッカ現象の発生を妨げることができる。結果的に、本システムおよび方法による表示装置100はムービングラインステイン現象、水平クロストーク現象、及びフリッカ現象の発生を妨げ、表示品質を向上させることができる。
図6は比較表示パネル及び本発明の一実施形態による表示パネルのムービングラインステイン指数を示したシミュレーショングラフである。
ムービングラインステイン指数は、ムービングラインステインが視認される程度を定量化した値である。ムービングラインステイン指数が高いほど、ムービングラインステインが相対的に多く視認され、ムービングラインステイン指数が低いほど、ムービングラインステインが相対的に少なく視認される。
図6には各色相のムービングラインステイン指数及び色相のムービングラインステイン指数の平均値である代表指数が図示された。図6に図示されたムービングラインステイン指数は表示パネル110と使用者の距離を50cmに設定して測定されたムービングラインステイン指数である。
図6を参照すれば、すべての色相で本発明の表示パネル110のムービングラインステイン指数は比較表示パネルのムービングラインステイン指数より低い。即ち、本発明の表示装置100は比較表示パネルよりムービングラインステイン現象を抑制することができる。
図7Aは比較表示パネルで発生された共通電圧のリップルを測定した図面である。図7Bは本発明の一実施形態による表示パネルで発生された共通電圧のリップルを測定した図面である。
図7A及び図7Bを参照すると、共通電圧VCOMは一定な基準レベルVrefを有し、共通電極CEに印加される。しかし、データラインDL1〜DLnと共通電極CEとの間にカップリング現象によって共通電圧VCOMにリップルが発生する。図7Aに示したように、比較表示パネルの共通電圧VCOMのリップルは300mVから919mVの大きさを有する。しかし、図7Bに示したように本発明の一実施形態による表示パネル110の共通電圧VCOMのリップルは290mV乃至435mVの大きさを有する。即ち、本発明の表示パネル110の共通電圧VCOMのリップルは、比較表示パネルの共通電圧VCOMのリップルより小さくなる。本発明の表示装置100は水平クロストーク現象を抑制することができる。
図8は、本発明の別の例示的な実施形態による表示装置の一部を示した平面図である。図8の表示装置は少なくとも、画素PXとゲートラインGL1〜GLm及びデータラインDL1〜DLnの接続構成の部分で図1の表示装置とは異なる。したがって、以下、図8を参照して、画素PXとゲートラインGL1〜GL5及びデータラインDL1〜DL8の接続構成が説明される。
図8を参照すれば、第1画素グループPG1及び第2画素グループPG2は、第1方向DR1と第2方向DR2ともに交互に配置される。画素PXは列単位に対応するデータラインDL1〜DL8に接続される。特に、同じ列の画素は、同じデータラインに接続される。
i番目のゲートライン及びi+1番目のゲートラインの間に配置されたk番目の行の画素PXは、4l個の画素PX単位にi番目のゲートライン及びi+1番目のゲートラインに同様に繰り返し接続される。それぞれのグループの4l個の画素PXで、g番目の列とg+3番目の列とに配置された画素PXはi+1番目のゲートラインに接続され、g+1番目の列とg+2番目の列とに配置された画素PXはi番目のゲートラインに接続される。
例えば、k、i、gが1である場合、第1ゲートラインGL1及び第2ゲートラインGL2の間に配置された第1行ROW1の画素PXは、第1ゲートラインGL1及び第2ゲートラインGL2に4つの画素PX単位に同様に接続される。最初の4つの画素PXで、第1列COL1と第4列COL4とに配置された画素PXは、第2ゲートラインGL2に接続され、第2列COL2と第3列COL3とに配置された画素PXは第1ゲートラインGL1に接続される。
データラインDL1〜DL8は、2つデータライン単位に互に異なる極性のデータ電圧を受信する。正極性(+)及び負極性(−)のデータ電圧はデータラインDL1〜DL8を通じて画素PXに印加される。したがって、画素PXの極性は2つ列単位に反転される。
図8に示したように、同一行に配置された同一の画素PXは、同一の極性のデータ電圧を受信して駆動される。したがって、図8の例示的な実施形態による表示パネル210でムービングラインステイン現象が抑制することができる。
図9は、本発明の例示的な実施形態における、フルホワイトモードで第2ゲートラインによって操作される図8に図示された画素の駆動状態を示した図面である。図9を参照すれば、表示パネル210はすべての画素PXが駆動されるフルホワイトモードで駆動される。フルホワイトモードで第2ゲートラインGL2を通じてゲート信号GSが画素PXに印加される場合、第2ゲートラインGL2に接続された画素PXが駆動する。
このような場合、第1行ROW1に配置されて第2ゲートラインGL2に接続された画素PXの中で正極性(+)のデータ電圧を受信する画素PXの個数と負極性(−)のデータ電圧を受信する画素PXの個数とは同一である。
また、第2行ROW2に配置されて第2ゲートラインGL2に接続された画素PXの中で正極性(+)のデータ電圧を受信する画素PXの個数と負極性(−)のデータ電圧を受信する画素PXの個数とは同一である。
一般的に、同一の行及び同一のゲートラインに接続された画素PXに印加されるデータ電圧の極性の合計が正極性又は負極性に傾く場合、それぞれ正の方向又は負の方向にリップルが発生し、共通電圧を変化させる。
図9の場合、第2ゲートラインGL2に接続される第1行ROW1の画素PXに印加されるデータ電圧は、2つの正極性(+)のデータ電圧及び2つの負極性(−)のデータ電圧を含み、第2ゲートラインGL2に接続される第2行ROW2の画素PXに適用されるデータ電圧は、2つの正極性(+)のデータ電圧及び2つの負極性(−)のデータ電圧を含む。それぞれの行で同一のゲートラインに接続された画素PXの中で、正極性(+)のデータ電圧を受信する画素PXの個数と負極性(−)のデータ電圧を受信する画素PXの個数とは同一なので、第2ゲートラインGL2に接続された画素PXに印加されるデータ電圧の極性の合計に偏りはない。このように、図8及び図9における表示パネル210は共通電圧にリップルが発生されず、水平クロストーク現象を防止または抑制する。それによって表示装置の表示品質を向上させることができる。
図10は本発明の例示的な実施形態による表示パネルの一部を示した平面図である。図10を参照すれば、表示パネル310は複数の画素PXを含む。各画素PXは互に異なる階調の画像を表示する第1サブ画素PX1及び第2サブ画素PX2を含む。第1サブ画素PX1及び第2サブ画素PX2は互いに同一のゲートライン及び同一のデータラインに接続され、そのため互いに同一の極性のデータ電圧を受信する。しかし、第1サブ画素PX1及び第2サブ画素PX2は互に異なるレベルの画素電圧を充電し、異なるグレー階調を持つ画像を表示する。このような場合、表示装置を見る人の目は2つの画素電圧の中間値を認識する。
表示パネル310は、中間階調以下のガンマカーブの歪曲による側面視野角の低下が防止または抑制する。即ち、第1及び第2サブ画素PX1、PX2が互に異なるレベルの画素電圧を充電することによって、表示パネル310の視認性を改善することができる。
図10に図示された画素PXのゲートライン及びデータラインの接続構造は、実質的に、図3に図示された画素PXの接続構造と同一である。図10と図3の構造の違いは、図10に示す第1サブ画素PX1及び第2サブ画素PX2の包含である。 以下、“視認性構造体”と称する。このような視認性構造は、図3及び図8に図示された表示パネル110及び表示パネル210に適用される。
図11は、本発明の例示的な実施形態における、図10に図示された1つの画素の回路図である。図11を参照すれば、画素PXは第1サブ画素PX1及び第2サブ画素PX2を含む。第1サブ画素PX1は、第1トランジスタTR1と、第1液晶キャパシターClc1と、第1ストレージキャパシターCst1とを含む。第2サブ画素PX2は、第2トランジスタTR2と、第3トランジスタTR3と、第2液晶キャパシターClc2と、第2ストレージキャパシターCst2とを含む。
第1トランジスタTR1は、i番目のゲートラインGLiに接続されたゲート電極と、j番目のデータラインDLjに接続されたソース電極と、第1液晶キャパシターClc1及び第1ストレージキャパシターCst1に接続されたドレーン電極とを含む。
第1液晶キャパシターClc1は、第1トランジスタTR1のドレーン電極に接続された第1電極と、共通電圧Vcomを受信する第2電極とを含む。第1ストレージキャパシターCst1は、第1トランジスタTR1のドレーン電極に接続された第1電極と、ストレージ電圧Vcstを受信する第2電極とを含む。
第2トランジスタTR2は、i番目のゲートラインGLiに接続されたゲート電極と、j番目のデータラインDLjに接続されたソース電極と、第2液晶キャパシターClc2及び第2ストレージキャパシターCst2に接続されたドレーン電極とを含む。
第2液晶キャパシターClc2は、第2トランジスタTR2のドレーン電極に接続された第1電極と、共通電圧Vcomを受信する第2電極とを含む。第2ストレージキャパシターCst2は、第2トランジスタTR2のドレーン電極に接続された第1電極と、ストレージ電圧Vcstを受信する第2電極とを含む。
第3トランジスタTR3は、i番目のゲートラインGLiに接続されたゲート電極と、ストレージ電圧Vcstを受信するソース電極と、第2トランジスタTR2のドレーン電極に接続されたドレーン電極とを含む。即ち、第3トランジスタTR3のドレーン電極は、第2液晶キャパシターClc2の第1電極に接続される。
第1から第3トランジスタTR1〜TR3は、i番目のゲートラインGLiを通じて印加されたゲート信号に応答してオンにされる。j番目のデータラインDLjを通じて受信されたデータ電圧は、オンにされた第1トランジスタTR1を通じて第1サブ画素PX1に印加される。データ電圧と共通電圧Vcomとのレベル差に対応した第1画素電圧が第1液晶キャパシターClc1に充電される。
j番目のデータラインDLjを通じて受信されたデータ電圧は、オンにされた第2トランジスタTR2を通じて第2サブ画素PX2に印加される。即ち、j番目のデータラインDLjを通じて受信されたデータ電圧は、第2トランジスタTR2を通じて第2液晶キャパシターClc2に印加される。
オンにされた第3トランジスタTR3は、ストレージ電圧Vcstを受信して、第2サブ画素PX2に印加する。即ち、ストレージ電圧Vcstは第3トランジスタTR3を通じて第2液晶キャパシターClc2に印加される。
データ電圧は、正極性及び負極性のいずれか1つの極性を有する。共通電圧Vcomは、ストレージ電圧Vcstと実質的に同一の電圧を有してもよい。
第2トランジスタTR2のドレーン電極及び第3トランジスタTR3のドレーン電極が接続された接点ノードCNの電圧は、第2トランジスタTR2及び第3トランジスタTR3のオンにした時、抵抗状態の接点ノードCNの抵抗値によって決定される。即ち、接点ノードCNの電圧は、オンにされた第2トランジスタTR2を通じて印加されるデータ電圧より小さく、オンにされた第3トランジスタTR3を通じて印加されるストレージ電圧Vcstより大きい値を有する。接点ノードCNの電圧と共通電圧Vcomとのレベル差に対応する第2画素電圧が第2液晶キャパシターClc2に充電される。
第2画素電圧は、接点ノードCNの電圧と共通電圧Vcomとのレベル差に対応するので、第1液晶キャパシターClc1に充電された第1画素電圧は、第2液晶キャパシターClc2に充電された第2画素電圧より大きい。その結果、第1サブ画素PX1に充電された第1画素電圧と、第2サブ画素PX2に充電された第2画素電圧とが互いに異なるので、表示装置の視認性が改善できる。
図12は、本発明の例示的な実施形態における、図10に図示された1つの画素の別の回路図である。図12を参照すれば、画素PXは、第1サブ画素PX1及び第2サブ画素PX2を含む。第1サブ画素PX1は、第1トランジスタTR1と、第1液晶キャパシターClc1と、第1ストレージキャパシターCst1とを含む。第2サブ画素PX2は、第2トランジスタTR2と、第3トランジスタTR3と、第2液晶キャパシターClc2と、第2ストレージキャパシターCst2と、カップリングキャパシターCcpとを含む。
第1トランジスタTR1は、i番目のゲートラインGLiに接続されたゲート電極と、j番目のデータラインDLjに接続されたソース電極と、第1液晶キャパシターClc1及び第1ストレージキャパシターCst1に接続されたドレーン電極とを含む。
第1液晶キャパシターClc1は、第1トランジスタTR1のドレーン電極に接続された第1電極と、共通電圧Vcomを受信する第2電極とを含む。第1ストレージキャパシターCst1は、第1トランジスタTR1のドレーン電極に接続された第1電極と、ストレージ電圧Vcstを受信する第2電極とを含む。
第2トランジスタTR2は、i番目のゲートラインGLiに接続されたゲート電極と、j番目のデータラインDLjに接続されたソース電極と、第2液晶キャパシターClc2及び第2ストレージキャパシターCst2に接続されたドレーン電極とを含む。
第2液晶キャパシターClc2は、第2トランジスタTR2のドレーン電極に接続された第1電極と、共通電圧Vcomを受信する第2電極とを含む。第2ストレージキャパシターCst2は、第2トランジスタTR2のドレーン電極に接続された第1電極と、ストレージ電圧Vcstを受信する第2電極とを含む。
第3トランジスタTR3は、i+1番目のゲートラインGLi+1に接続されたゲート電極と、カップリングキャパシターCcpに接続されたソース電極と、第2トランジスタTR2のドレーン電極に接続されたドレーン電極とを含む。カップリングキャパシターCcpは、第3トランジスタTR3のソース電極に接続された第1電極と、ストレージ電圧Vcstを受信する第2電極とを含む。
図10に示していないが、図12の画素PXが図10に図示された表示パネル310に使用される場合、第2サブ画素PX2の第3トランジスタTR3はi+1番目のゲートラインGLi+1に接続されてもよい。
第1及び第2トランジスタTR1、TR2は、i番目のゲートラインGLiを通じて印加されたゲート信号に応答してオンにされる。j番目のデータラインDLjを通じて受信されたデータ電圧は、オンにされた第1及び第2トランジスタTR1、TR2を通じて第1及び第2サブ画素PX1、PX2に印加される。その結果、データ電圧と共通電圧Vcomとのレベル差に対応される第1画素電圧が、第1及び第2液晶キャパシターClc1、Clc2に充電される。
次に、第3トランジスタTR3がi+1番目のゲートラインGLi+1を通じて印加されたゲート信号に応答してオンにされる。第3トランジスタTR3がオンにされた時、第2液晶キャパシターClc2とカップリングキャパシターCcpとの間に電圧分配が起きる。
第2トランジスタTR2のドレーン電極及び第3トランジスタTR3のドレーン電極が接続された接点ノードCNの電圧は、第2液晶キャパシターClc2、第2ストレージキャパシターCst2、及びカップリングキャパシターCcpの電荷を共有(charge sharing)することによって得られる電圧に相当する。即ち、i+1番目のゲートラインGLi+1を通じてゲート信号が印加された場合、一定期間の後、第2液晶キャパシターClc2に充電された電圧が低下する。
その結果、第1液晶キャパシターClc1に充電された第1画素電圧は、第2液晶キャパシターClc2に充電された第2画素電圧より大きく、第1サブ画素PX1に充電された第1画素電圧と第2サブ画素PX2に充電された第2画素電圧とが互いに異なるので、表示装置の視認性が改善することができる。
本発明の例示的な実施形態を説明したが、本発明のシステムおよび方法は、これらの例示的な実施形態に限定されるものではない。種々の変更および修正は、本システムおよび方法の意図および範囲から逸脱することなく当業者によってなされ得る。
100表示装置
110、210、310 表示パネル
120タイミングコントローラ
130ゲート駆動部
140データ駆動部
111第1基板
112第2基板
PX 画素
PX1、PX2 第1及び第2画素
PG1、PG2 第1及び第2画素グループ

Claims (27)

  1. 第1方向に延長された複数のゲートラインと、
    前記第1方向と交差する第2方向に延長された複数のデータラインと、
    前記ゲートライン及び前記データラインに接続された複数の画素と、を含み、
    前記画素は、前記ゲートラインi+1(iは自然数)番目のゲートラインを介して前記第2方向に互いに隣接するk(kは自然数)番目の行の画素及びk+1番目の行の画素を含み、前記k番目の行の画素の中でg(gは自然数)番目の列に配置された第1画素と前記k+1番目の行の画素の中で前記g番目の列に配置された第2画素は、j(jは自然数)番目のデータラインに接続され、前記k番目の行の画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに交互に接続される表示装置。
  2. 各前記画素は、レッド、グリーン、ブルー、ホワイト、イエロー、シアン、及びマゼンタの中でいずれか1つの色を表示する請求項1に記載の表示装置。
  3. 前記画素は、複数の第1画素グループ及び複数の第2画素グループにグループ化され、前記第1画素グループ及び前記第2画素グループは、前記第1方向及び前記第2方向に交互に配置される請求項1に記載の表示装置。
  4. 前記k番目の行及び前記k+1番目の行の各々で、前記第1画素グループ及び前記第2画素グループは、互に異なる極性のデータ電圧を受信する請求項3に記載の表示装置。
  5. 前記第1画素グループ及び前記第2画素グループは、各々2h(hは自然数)個の画素を含む請求項3に記載の表示装置。
  6. 各々の前記第1画素グループは、レッド画素、グリーン画素、ブルー画素、及びホワイト画素の中で2つを含み、
    各々の前記第2画素グループは、前記レッド画素、前記グリーン画素、前記ブルー画素、及び前記ホワイト画素の中で残る2つを含む請求項5に記載の表示装置。
  7. 各々の前記第1画素グループは、
    レッドを表示する前記レッド画素と、
    グリーンを表示する前記グリーン画素と、を含む請求項6に記載の表示装置。
  8. 各々の前記第2画素グループは、
    ブルーを表示する前記ブルー画素と、
    ホワイトを表示する前記ホワイト画素と、を含む請求項6に記載の表示装置。
  9. 前記k番目の行の画素は、4l(lは自然数)個の画素単位に前記i番目のゲートライン及び前記i+1番目のゲートラインに反転されて接続され、前記k+1番目の行の画素は、前記k番目の行の画素と同一の接続構成を有する請求項1に記載の表示装置。
  10. 前記4l個の画素単位の内の隣接した画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに1つの画素単位で交互に接続される請求項9に記載の表示装置。
  11. 前記4l個の隣接した画素単位に対応する列で、正極性のデータ電圧を受信する最初の画素セットのゲートライン及びデータラインの接続構造が、負極性のデータ電圧を受信する次の画素セットのゲートライン及びデータラインの接続構造と同一であり、前記最初の画素セットは、前記次の画素セットと同じ色を表示する請求項10に記載の表示装置。
  12. 前記データラインは、2つデータライン単位に交互に異なる極性のデータ電圧を受信する請求項10に記載の表示装置。
  13. 前記データ電圧の極性は、フレーム毎に反転される請求項12に記載の表示装置。
  14. 前記k番目の行に配置された4l(lは自然数)個の隣接した画素単位は、前記i番目のゲートライン及び前記i+1番目のゲートラインに同様に接続され、前記k+1番目の行の画素は、前記k番目の行の画素と同一の接続構成を有する請求項1に記載の表示装置。
  15. 前記4l個の隣接した画素単位の中で、前記g番目の列とg+3番目の列に配置された画素は、前記i+1番目のゲートラインに接続され、g+1番目の列とg+2番目の列に配置された画素は、前記i番目のゲートラインに接続される請求項14に記載の表示装置。
  16. 前記データラインは、2つデータライン単位に交互に異なる極性のデータ電圧を受信し、前記データ電圧の極性は、フレーム毎に反転される請求項15に記載の表示装置。
  17. 同一の行で同一のゲートラインに接続された画素の中で、正極性のデータ電圧を受信する画素の個数と、負極性のデータ電圧を受信する画素の個数とが同一の請求項 15に記載の表示装置。
  18. 第1方向に延長された複数のゲートラインと、
    前記第1方向と交差する第2方向に延長された複数のデータラインと、
    前記ゲートライン及び前記データラインに接続された複数の画素と、を含み、
    前記画素は、複数の第1画素グループ及び複数の第2画素グループにグループ化され、g(gは自然数)番目の列に配置された画素は、j(jは自然数)番目のデータラインに接続され、i(iは自然数)番目のゲートライン及びi+1番目のゲートラインの間に配置されたk(kは自然数)番目の行の各第1画素グループの画素及び各第2画素グループの画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに1つの画素単位に交互に接続される表示装置。
  19. 前記k番目の行の画素は、4l(lは自然数)個の画素単位に前記i番目のゲートライン及び前記i+1番目のゲートラインに交互に接続され、前記4l個の画素単位の中の隣接する画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに1つの画素単位に交互に接続される請求項18に記載の表示装置。
  20. 前記4l個の隣接する画素単位に対応する4l個の列で、正極性のデータ電圧を受信する最初の画素セットのゲートライン及びデータラインの接続構造は、負極性のデータ電圧を受信する次の画素セットのゲートライン及びデータラインの接続構造と同一であり、前記最初の画素セットは、前記次の画素セットと同じ色を表示する請求項19に記載の表示装置。
  21. 前記データラインは、2つデータライン単位に交互に異なる極性のデータ電圧を受信し、前記データ電圧の極性は、フレーム毎に反転される請求項18に記載の表示装置。
  22. 前記第1画素グループ及び前記第2画素グループは、前記第1方向及び前記第2方向に交互に配置され、
    前記各々の第1画素グループは、レッド画素、グリーン画素、ブルー画素、及びホワイト画素の中で2つを含み、前記各々の第2画素グループは、前記レッド画素、前記グリーン画素、前記ブルー画素、及び前記ホワイト画素の中で残る2つを含む請求項18に記載の表示装置。
  23. 第1方向に延長されたゲートラインを通じて、複数の第1画素グループ及び複数の第2画素グループにグループ化された複数の画素にゲート信号を印加する段階と、
    前記第1方向と交差する第2方向に延長されたデータラインを通じて前記画素にデータ電圧を印加する段階と、を含み、
    前記データ電圧を印加する段階は、
    前記第1方向に配列された第1画素グループ及び第2画素グループに互に異なる極性のデータ電圧を印加する段階を含み、
    前記画素は、前記ゲートラインi+1(iは自然数)番目のゲートラインを介して前記第2方向に互いに隣接するk(kは自然数)番目の行の画素及びk+1番目の行の画素を含み、
    前記k番目の行の画素の中でg(gは自然数)番目の列に配置された第1画素と前記k+1番目の行の画素の中で前記g番目の列に配置された第2画素は、j(jは自然数)番目のデータラインに接続され、前記k番目の行の画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに交互に接続される表示装置の駆動方法。
  24. 前記k番目の行の画素は、4l(lは自然数)個の画素単位に前記i番目のゲートライン及び前記i+1番目のゲートラインに交互に接続され、前記4l個の画素単位の中の隣接する画素は、前記i番目のゲートライン及び前記i+1番目のゲートラインに1つの画素単位に交互に接続され、前記k+1番目の行の画素は、前記k番目の行の画素と同一の接続構成を有する請求項23に記載の表示装置の駆動方法。
  25. 前記k番目の行の画素は、4l(lは自然数)個の画素単位に前記i番目のゲートライン及び前記i+1番目のゲートラインに同様に接続され、前記4l個の画素で前記g番目の列とg+3番目の列とに配置された画素は、前記i+1番目のゲートラインに接続され、g+1番目の列とg+2番目の列とに配置された画素は、前記i番目のゲートラインに接続され、前記k+1番目の行の画素は、前記k番目の行の画素と同一の接続構成を有する請求項23に記載の表示装置の駆動方法。
  26. 前記第1画素グループ及び前記第2画素グループは、前記第1方向及び前記第2方向に交互に配置され、
    前記各々の第1画素グループは、レッド画素、グリーン画素、ブルー画素、及びホワイト画素の中で2つを含み、
    前記各々の第2画素グループは、前記レッド画素、前記グリーン画素、前記ブルー画素、及び前記ホワイト画素の中で残る2つを含む請求項23に記載の表示装置の駆動方法。
  27. 前記データラインは、2つデータライン単位に互に異なる極性のデータ電圧を受信し、前記データ電圧の極性は、フレーム毎に反転される請求項26に記載の表示装置の駆動方法。
JP2015173307A 2014-09-05 2015-09-02 表示装置及びその駆動方法 Pending JP2016057619A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2014-0118542 2014-09-05
KR1020140118542A KR20160029892A (ko) 2014-09-05 2014-09-05 표시 장치 및 그것의 구동 방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2020047668A Division JP2020115215A (ja) 2014-09-05 2020-03-18 表示装置及びその駆動方法

Publications (1)

Publication Number Publication Date
JP2016057619A true JP2016057619A (ja) 2016-04-21

Family

ID=53879424

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2015173307A Pending JP2016057619A (ja) 2014-09-05 2015-09-02 表示装置及びその駆動方法
JP2020047668A Withdrawn JP2020115215A (ja) 2014-09-05 2020-03-18 表示装置及びその駆動方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2020047668A Withdrawn JP2020115215A (ja) 2014-09-05 2020-03-18 表示装置及びその駆動方法

Country Status (5)

Country Link
US (1) US9928791B2 (ja)
EP (1) EP2993662B1 (ja)
JP (2) JP2016057619A (ja)
KR (1) KR20160029892A (ja)
CN (1) CN105405416B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112731719A (zh) * 2020-12-31 2021-04-30 重庆惠科金渝光电科技有限公司 显示面板及其驱动方法、计算机存储介质

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160087022A (ko) * 2015-01-12 2016-07-21 삼성디스플레이 주식회사 표시패널
KR102342685B1 (ko) * 2015-03-05 2021-12-24 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
CN105702226B (zh) 2016-04-28 2018-07-17 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示面板及显示装置
CN105869600B (zh) * 2016-06-12 2019-02-12 深圳市华星光电技术有限公司 液晶显示器及其驱动电路
CN106154668B (zh) * 2016-09-13 2020-02-18 深圳市华星光电技术有限公司 像素驱动系统、液晶显示器及像素驱动方法
TWI598864B (zh) * 2016-10-21 2017-09-11 友達光電股份有限公司 顯示裝置
KR102576283B1 (ko) * 2016-12-27 2023-09-08 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 표시 장치
US10573216B2 (en) 2017-07-27 2020-02-25 Wuhan China Star Optoelectronics Technology Co., Ltd. Driving control method by sequentially turning on all of the first, all of the second, all of the third and all of the white color sub-pixels for display panel
CN107195279B (zh) * 2017-07-27 2019-11-26 武汉华星光电技术有限公司 一种显示面板的驱动控制方法
KR102412153B1 (ko) * 2017-08-21 2022-06-23 삼성디스플레이 주식회사 표시 장치
CN108109597B (zh) * 2017-12-18 2019-12-17 惠科股份有限公司 显示面板的驱动方法、驱动装置及显示装置
CN107833561B (zh) * 2017-12-18 2019-12-17 惠科股份有限公司 显示面板的驱动方法、驱动装置及显示装置
CN108333841B (zh) 2018-02-13 2021-04-09 厦门天马微电子有限公司 显示面板、显示装置及其驱动方法
CN109036305B (zh) * 2018-07-26 2019-12-31 惠科股份有限公司 驱动电路、显示装置及驱动方法
DE102021122723A1 (de) * 2020-09-03 2022-03-03 Lg Display Co., Ltd. Anzeigevorrichtung
CN114155816B (zh) * 2020-09-07 2023-02-03 咸阳彩虹光电科技有限公司 一种像素矩阵驱动方法及显示装置
KR20230100459A (ko) * 2021-12-28 2023-07-05 엘지디스플레이 주식회사 데이터 구동부 및 이를 포함하는 표시장치
CN118311811B (zh) * 2024-06-11 2024-08-23 南京观海微电子有限公司 一种液晶显示阵列

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006235627A (ja) * 2005-02-26 2006-09-07 Samsung Electronics Co Ltd 液晶表示装置とその駆動方法
JP2010256466A (ja) * 2009-04-22 2010-11-11 Sony Corp 液晶表示装置およびその駆動方法
US20110249046A1 (en) * 2010-04-07 2011-10-13 Samsung Mobile Display Co., Ltd. Liquid crystal display device
WO2013111675A1 (ja) * 2012-01-25 2013-08-01 シャープ株式会社 液晶表示装置およびその駆動方法
CN103257493A (zh) * 2012-02-16 2013-08-21 群康科技(深圳)有限公司 液晶显示面板及液晶显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050113907A (ko) * 2004-05-31 2005-12-05 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법
KR101100890B1 (ko) * 2005-03-02 2012-01-02 삼성전자주식회사 액정표시장치 및 그 구동방법
KR101429905B1 (ko) * 2006-09-29 2014-08-14 엘지디스플레이 주식회사 액정표시장치
US20080150862A1 (en) * 2006-12-26 2008-06-26 Sheng-Pin Tseng Lcd device capable of reducing line flicker and horizontal crosstalk for rgbw subpixel arrangement
KR101430149B1 (ko) 2007-05-11 2014-08-18 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
JP5542296B2 (ja) * 2007-05-17 2014-07-09 株式会社半導体エネルギー研究所 液晶表示装置、表示モジュール及び電子機器
KR101443856B1 (ko) * 2008-01-21 2014-09-25 삼성디스플레이 주식회사 액정 표시 장치 및 그에 포함되는 액정 조성물
KR101634744B1 (ko) 2009-12-30 2016-07-11 삼성디스플레이 주식회사 표시 장치
CN201845154U (zh) * 2010-08-19 2011-05-25 华映视讯(吴江)有限公司 薄膜晶体管阵列基板
KR101833498B1 (ko) * 2010-10-29 2018-03-02 삼성디스플레이 주식회사 액정 표시 장치
CN202189199U (zh) * 2011-07-27 2012-04-11 深圳市华星光电技术有限公司 液晶显示面板
CN102930809B (zh) 2011-08-12 2016-02-10 上海中航光电子有限公司 双栅极驱动的横向排列的像素结构及显示面板
KR102143926B1 (ko) 2013-12-13 2020-08-13 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR20150139132A (ko) 2014-06-02 2015-12-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20160083325A (ko) 2014-12-30 2016-07-12 삼성디스플레이 주식회사 표시 장치 및 그 데이터 처리 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006235627A (ja) * 2005-02-26 2006-09-07 Samsung Electronics Co Ltd 液晶表示装置とその駆動方法
JP2010256466A (ja) * 2009-04-22 2010-11-11 Sony Corp 液晶表示装置およびその駆動方法
US20110249046A1 (en) * 2010-04-07 2011-10-13 Samsung Mobile Display Co., Ltd. Liquid crystal display device
WO2013111675A1 (ja) * 2012-01-25 2013-08-01 シャープ株式会社 液晶表示装置およびその駆動方法
CN103257493A (zh) * 2012-02-16 2013-08-21 群康科技(深圳)有限公司 液晶显示面板及液晶显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112731719A (zh) * 2020-12-31 2021-04-30 重庆惠科金渝光电科技有限公司 显示面板及其驱动方法、计算机存储介质

Also Published As

Publication number Publication date
CN105405416B (zh) 2020-08-18
JP2020115215A (ja) 2020-07-30
KR20160029892A (ko) 2016-03-16
US20160071473A1 (en) 2016-03-10
CN105405416A (zh) 2016-03-16
US9928791B2 (en) 2018-03-27
EP2993662B1 (en) 2019-07-03
EP2993662A2 (en) 2016-03-09
EP2993662A3 (en) 2016-05-18

Similar Documents

Publication Publication Date Title
JP2020115215A (ja) 表示装置及びその駆動方法
US10535313B2 (en) Display device and method of driving the same
US8760479B2 (en) Liquid crystal display
US20170309214A1 (en) Display apparatus and method of driving the same
US10146091B2 (en) Display apparatus
JP5368125B2 (ja) 表示装置
US9978301B2 (en) Display apparatus
TWI419126B (zh) 液晶顯示器
US9778528B2 (en) Display apparatus
KR101992103B1 (ko) 액정표시장치 및 그 구동방법
JP2016143056A (ja) 表示装置
US9780126B2 (en) Z-inversion type display device and method of manufacturing the same
KR20160066654A (ko) 표시 장치
KR100947771B1 (ko) 액정표시패널 및 그 구동장치
US8436955B2 (en) Liquid crystal display having pairs of power source supply lines and a method for forming the same
CN108153073B (zh) 阵列基板以及触控显示装置
KR20120090888A (ko) 액정 표시 장치
US10354604B2 (en) Display apparatus and method of driving the same
KR101901339B1 (ko) 액정표시장치
KR101686093B1 (ko) 시야각 제어 액정 표시 장치 및 이의 구동 방법
KR20180077825A (ko) 액정표시장치

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20180810

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180831

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180905

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180912

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20181102

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190410

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190416

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190716

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190730

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191030

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20191119