JP2015525036A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2015525036A5 JP2015525036A5 JP2015524332A JP2015524332A JP2015525036A5 JP 2015525036 A5 JP2015525036 A5 JP 2015525036A5 JP 2015524332 A JP2015524332 A JP 2015524332A JP 2015524332 A JP2015524332 A JP 2015524332A JP 2015525036 A5 JP2015525036 A5 JP 2015525036A5
- Authority
- JP
- Japan
- Prior art keywords
- function
- delay
- timing error
- signals
- filter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 claims description 8
- 230000003044 adaptive Effects 0.000 claims description 4
- 238000005314 correlation function Methods 0.000 claims description 2
- 238000001914 filtration Methods 0.000 claims description 2
- 230000004048 modification Effects 0.000 description 1
- 238000006011 modification reaction Methods 0.000 description 1
Description
[0033]本明細書に説明する例及び実施形態は例示のみを目的としていること、並びに、本明細書に記載する例及び実施形態に照らして様々な改変又は変更が当業者に示唆され、本出願の趣旨及び範囲並びに添付の特許請求項の範囲内に含まれるべきであることも理解される。
[発明の項目]
[項目1]
周波数が広く離間している信号を時間的に整合させるためのシステムであって、
デジタルプリディストーション(DPD)プロセッサと、
前記デジタルプリディストーションプロセッサに結合されており、電力増幅器出力において送信信号を提供するように動作可能な電力増幅器と、
前記電力増幅器出力に結合されているフィードバックループと、
を備えており、
前記フィードバックループが、
適応的非整数遅延フィルタと、
前記適応的非整数遅延フィルタに結合されている遅延推定器と、
前記遅延推定器に結合されているデジタルプリディストーション係数推定器と、
を備える、システム。
[項目2]
前記遅延推定器が、制御アルゴリズムをさらに備える、項目1に記載のシステム。
[項目3]
前記非整数遅延フィルタが、3次又はより高次のLagrange Farrowフィルタに基づく、項目1に記載のシステム。
[項目4]
信号を時間的に整合させるための方法であって、
a)遅延パラメータの値を計算するステップと、
b)複数の送信信号を受信するステップと、
c)複数のフィードバック信号を受信するステップと、
d)前記複数の送信信号及び前記複数のフィードバック信号を使用してタイミング誤差の関数を求めるステップと、
e)前記タイミング誤差の前記関数が所定閾値以上であることを判定するステップと、
f)カウンタを増分するステップと、
g)a)〜f)を1回以上反復するステップと、
h)前記タイミング誤差の前記関数が前記所定閾値未満であることを判定するステップと、
i)前記遅延パラメータを固定するステップと、
を含む、方法。
[項目5]
前記遅延パラメータを使用してプリディストーション係数を推定するステップをさらに含む、項目4に記載の方法。
[項目6]
前記遅延パラメータの前記値を計算するステップが、前記カウンタに刻み幅パラメータを乗算するステップを含む、項目4に記載の方法。
[項目7]
前記刻み幅パラメータが0から1までの範囲である、項目6に記載の方法。
[項目8]
前記複数の送信信号及び前記複数のフィードバック信号を使用して前記タイミング誤差の前記関数を求めるステップが、
前記複数の送信信号及び前記複数のフィードバック信号をフィルタリングするサブステップと、
前記タイミング誤差を推定するサブステップと、
を含む、項目4に記載の方法。
[項目9]
前記タイミング誤差の前記関数が、振幅2乗関数を含む、項目4に記載の方法。
[項目10]
前記タイミング誤差の前記関数が、振幅ピーク相関関数を含む、項目4に記載の方法。
[項目11]
前記タイミング誤差の前記関数が、誤差ベクトル振幅(EVM)関数を含む、項目4に記載の方法。
[発明の項目]
[項目1]
周波数が広く離間している信号を時間的に整合させるためのシステムであって、
デジタルプリディストーション(DPD)プロセッサと、
前記デジタルプリディストーションプロセッサに結合されており、電力増幅器出力において送信信号を提供するように動作可能な電力増幅器と、
前記電力増幅器出力に結合されているフィードバックループと、
を備えており、
前記フィードバックループが、
適応的非整数遅延フィルタと、
前記適応的非整数遅延フィルタに結合されている遅延推定器と、
前記遅延推定器に結合されているデジタルプリディストーション係数推定器と、
を備える、システム。
[項目2]
前記遅延推定器が、制御アルゴリズムをさらに備える、項目1に記載のシステム。
[項目3]
前記非整数遅延フィルタが、3次又はより高次のLagrange Farrowフィルタに基づく、項目1に記載のシステム。
[項目4]
信号を時間的に整合させるための方法であって、
a)遅延パラメータの値を計算するステップと、
b)複数の送信信号を受信するステップと、
c)複数のフィードバック信号を受信するステップと、
d)前記複数の送信信号及び前記複数のフィードバック信号を使用してタイミング誤差の関数を求めるステップと、
e)前記タイミング誤差の前記関数が所定閾値以上であることを判定するステップと、
f)カウンタを増分するステップと、
g)a)〜f)を1回以上反復するステップと、
h)前記タイミング誤差の前記関数が前記所定閾値未満であることを判定するステップと、
i)前記遅延パラメータを固定するステップと、
を含む、方法。
[項目5]
前記遅延パラメータを使用してプリディストーション係数を推定するステップをさらに含む、項目4に記載の方法。
[項目6]
前記遅延パラメータの前記値を計算するステップが、前記カウンタに刻み幅パラメータを乗算するステップを含む、項目4に記載の方法。
[項目7]
前記刻み幅パラメータが0から1までの範囲である、項目6に記載の方法。
[項目8]
前記複数の送信信号及び前記複数のフィードバック信号を使用して前記タイミング誤差の前記関数を求めるステップが、
前記複数の送信信号及び前記複数のフィードバック信号をフィルタリングするサブステップと、
前記タイミング誤差を推定するサブステップと、
を含む、項目4に記載の方法。
[項目9]
前記タイミング誤差の前記関数が、振幅2乗関数を含む、項目4に記載の方法。
[項目10]
前記タイミング誤差の前記関数が、振幅ピーク相関関数を含む、項目4に記載の方法。
[項目11]
前記タイミング誤差の前記関数が、誤差ベクトル振幅(EVM)関数を含む、項目4に記載の方法。
Claims (12)
- 周波数が広く離間している信号を時間的に整合させるためのシステムであって、
デジタルプリディストーション(DPD)プロセッサと、
前記デジタルプリディストーションプロセッサに結合されており、電力増幅器出力において送信信号を提供するように動作可能な電力増幅器と、
前記電力増幅器出力に結合されているフィードバックループであって、該フィードバックループが、
適応的非整数遅延フィルタと、
前記適応的非整数遅延フィルタに結合されている遅延推定器と、
前記遅延推定器に結合されているデジタルプリディストーション係数推定器と、
を備える、フィードバックループと、
を備える、システム。 - 前記遅延推定器が、制御アルゴリズムをさらに備える、請求項1に記載のシステム。
- 前記非整数遅延フィルタが、3次又はより高次のLagrange Farrowフィルタに基づく、請求項1に記載のシステム。
- 信号を時間的に整合させるための方法であって、
a)カウンタを使用して遅延フィルタの遅延パラメータの値を計算するステップと、
b)複数の送信信号を受信するステップと、
c)複数のフィードバック信号を受信するステップと、
d)前記複数の送信信号及び前記複数のフィードバック信号を使用してタイミング誤差の関数を求めるステップと、
e)前記タイミング誤差の前記関数が所定閾値以上であることを判定するステップと、
f)前記カウンタを増分するステップと、
g)a)〜f)を1回以上反復するステップと、
h)前記タイミング誤差の前記関数が前記所定閾値未満であることを判定するステップと、
i)前記遅延フィルタの前記遅延パラメータを固定するステップと、
を含む、方法。 - 前記遅延パラメータを使用してプリディストーション係数を推定するステップをさらに含む、請求項4に記載の方法。
- 前記遅延パラメータの前記値を計算するステップが、前記カウンタに刻み幅パラメータを乗算するステップを含む、請求項4に記載の方法。
- 前記刻み幅パラメータが0から1までの範囲である、請求項6に記載の方法。
- 前記複数の送信信号及び前記複数のフィードバック信号を使用して前記タイミング誤差の前記関数を求めるステップが、
前記複数の送信信号及び前記複数のフィードバック信号をフィルタリングするサブステップと、
前記タイミング誤差を推定するサブステップと、
を含む、請求項4に記載の方法。 - 前記タイミング誤差の前記関数が、振幅2乗関数を含む、請求項4に記載の方法。
- 前記タイミング誤差の前記関数が、振幅ピーク相関関数を含む、請求項4に記載の方法。
- 前記タイミング誤差の前記関数が、誤差ベクトル振幅(EVM)関数を含む、請求項4に記載の方法。
- 前記遅延フィルタは非整数遅延フィルタを含む、請求項4に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201261674771P | 2012-07-23 | 2012-07-23 | |
US61/674,771 | 2012-07-23 | ||
PCT/US2013/051149 WO2014018379A1 (en) | 2012-07-23 | 2013-07-18 | Method and system for aligning signals widely spaced in frequency for wideband digital predistortion in wireless communication systems |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019109166A Division JP2019180093A (ja) | 2012-07-23 | 2019-06-12 | ワイヤレス通信システムにおける広帯域デジタルプリディストーションのために周波数が広く離間している信号を整合させるための方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015525036A JP2015525036A (ja) | 2015-08-27 |
JP2015525036A5 true JP2015525036A5 (ja) | 2016-09-01 |
JP6542120B2 JP6542120B2 (ja) | 2019-07-10 |
Family
ID=49997743
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015524332A Active JP6542120B2 (ja) | 2012-07-23 | 2013-07-18 | ワイヤレス通信システムにおける広帯域デジタルプリディストーションのために周波数が広く離間している信号を整合させるための方法及びシステム |
JP2019109166A Pending JP2019180093A (ja) | 2012-07-23 | 2019-06-12 | ワイヤレス通信システムにおける広帯域デジタルプリディストーションのために周波数が広く離間している信号を整合させるための方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019109166A Pending JP2019180093A (ja) | 2012-07-23 | 2019-06-12 | ワイヤレス通信システムにおける広帯域デジタルプリディストーションのために周波数が広く離間している信号を整合させるための方法 |
Country Status (9)
Country | Link |
---|---|
US (3) | US9225296B2 (ja) |
EP (2) | EP2875620B1 (ja) |
JP (2) | JP6542120B2 (ja) |
KR (1) | KR102141257B1 (ja) |
CN (1) | CN104584501B (ja) |
BR (1) | BR112015001348B1 (ja) |
HK (1) | HK1208291A1 (ja) |
IL (2) | IL236619B (ja) |
WO (1) | WO2014018379A1 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103875270B (zh) | 2011-08-29 | 2018-01-05 | 康普技术有限责任公司 | 配置分布式天线系统 |
JP6542120B2 (ja) | 2012-07-23 | 2019-07-10 | ダリ システムズ カンパニー リミテッド | ワイヤレス通信システムにおける広帯域デジタルプリディストーションのために周波数が広く離間している信号を整合させるための方法及びシステム |
US9306507B2 (en) * | 2013-07-12 | 2016-04-05 | Intel Deutschland Gmbh | Controller and method for controlling a signal processor |
US20150092825A1 (en) * | 2013-09-27 | 2015-04-02 | Qualcomm Incorporated | Self-test using internal feedback for transmit signal quality estimation |
CN113064334A (zh) | 2015-03-06 | 2021-07-02 | 惠普印迪格公司 | 用于液体电子照相印刷的图像转移 |
US9712343B2 (en) | 2015-06-19 | 2017-07-18 | Andrew Wireless Systems Gmbh | Scalable telecommunications system |
US10079702B2 (en) * | 2015-07-06 | 2018-09-18 | Mediatek Singapore Pte. Ltd. | Front-end module and coupling compensation for closed-loop digital pre-distortion system |
CN105516051A (zh) * | 2015-11-26 | 2016-04-20 | 西安电子科技大学 | 数字预失真分数时延估计与信号对齐算法及系统 |
EP3264598B1 (en) * | 2016-07-01 | 2019-10-09 | Nokia Solutions and Networks Oy | Improved feedback in miso systems |
US10003310B1 (en) * | 2016-12-07 | 2018-06-19 | Nxp Usa, Inc. | Segmented digital predistortion apparatus and methods |
TWI700888B (zh) * | 2019-08-30 | 2020-08-01 | 中磊電子股份有限公司 | 數位預失真電路及數位預失真方法 |
US10887079B1 (en) * | 2019-09-26 | 2021-01-05 | Corning Research & Development Corporation | Digital predistortion (DPD) timing alignment in a remote unit(s) for a wireless communications system (WCS) |
US11329687B2 (en) * | 2020-01-20 | 2022-05-10 | Texas Instruments Incorporated | Transceiver circuit with digital pre-distortion (DPD) options |
US11190230B1 (en) | 2020-05-29 | 2021-11-30 | Corning Research & Development Corporation | Wide bandwidth digital pre-distortion (DPD) in a remote unit(s) for a wireless communications system (WCS) |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FI105506B (fi) | 1998-04-30 | 2000-08-31 | Nokia Networks Oy | Vahvistimen linearisointimenetelmä ja vahvistinjärjestely |
US6798843B1 (en) | 1999-07-13 | 2004-09-28 | Pmc-Sierra, Inc. | Wideband digital predistortion linearizer for nonlinear amplifiers |
JP4014343B2 (ja) | 1999-12-28 | 2007-11-28 | 富士通株式会社 | 歪補償装置 |
WO2002017586A1 (en) * | 2000-08-18 | 2002-02-28 | Nokia Corporation | Multicarrier transmitter circuit arrangement with predistortion linearisation method |
SE0102885D0 (en) * | 2001-08-28 | 2001-08-28 | Ericsson Telefon Ab L M | Calibration of an adaptive signal conditioning systern |
FR2835120B1 (fr) * | 2002-01-21 | 2006-10-20 | Evolium Sas | Procede et dispositif de preparation de signaux destines a etre compares pour etablir une pre-distorsion sur l'entree d'un amplificateur |
SE0301273D0 (sv) * | 2003-04-30 | 2003-04-30 | Coding Technologies Sweden Ab | Advanced processing based on a complex-exponential-modulated filterbank and adaptive time signalling methods |
US7577211B2 (en) * | 2004-03-01 | 2009-08-18 | Powerwave Technologies, Inc. | Digital predistortion system and method for linearizing an RF power amplifier with nonlinear gain characteristics and memory effects |
KR100959228B1 (ko) * | 2005-07-29 | 2010-05-19 | 후지쯔 가부시끼가이샤 | 지연 조정 장치 |
JP4863729B2 (ja) * | 2006-02-14 | 2012-01-25 | 富士通株式会社 | 歪補償装置及び歪補償方法 |
US7602244B1 (en) | 2007-11-27 | 2009-10-13 | Nortel Networks Limited | Power amplifier bias synchronization |
JP5104623B2 (ja) | 2008-07-29 | 2012-12-19 | 富士通株式会社 | 遅延量推定装置および信号送信装置 |
JP5146404B2 (ja) | 2009-05-21 | 2013-02-20 | 富士通株式会社 | 歪補償装置 |
JP5158034B2 (ja) | 2009-08-12 | 2013-03-06 | 富士通株式会社 | 無線装置及び信号処理方法 |
JP5303809B2 (ja) * | 2009-10-20 | 2013-10-02 | 株式会社日立国際電気 | 歪補償装置 |
WO2011098861A1 (en) * | 2009-12-21 | 2011-08-18 | Dali Systems Co. Ltd | High efficiency, remotely reconfigurable remote radio head unit system and method for wireless communications |
US8542766B2 (en) * | 2010-05-04 | 2013-09-24 | Samsung Electronics Co., Ltd. | Time alignment algorithm for transmitters with EER/ET amplifiers and others |
JP6542120B2 (ja) | 2012-07-23 | 2019-07-10 | ダリ システムズ カンパニー リミテッド | ワイヤレス通信システムにおける広帯域デジタルプリディストーションのために周波数が広く離間している信号を整合させるための方法及びシステム |
US9365751B2 (en) | 2012-07-24 | 2016-06-14 | Henkel IP & Holding GmbH | Reactive hot melt adhesive |
-
2013
- 2013-07-18 JP JP2015524332A patent/JP6542120B2/ja active Active
- 2013-07-18 BR BR112015001348-1A patent/BR112015001348B1/pt active IP Right Grant
- 2013-07-18 EP EP13823723.5A patent/EP2875620B1/en active Active
- 2013-07-18 WO PCT/US2013/051149 patent/WO2014018379A1/en active Application Filing
- 2013-07-18 CN CN201380039353.6A patent/CN104584501B/zh active Active
- 2013-07-18 KR KR1020157004064A patent/KR102141257B1/ko active IP Right Grant
- 2013-07-18 US US13/945,736 patent/US9225296B2/en active Active
- 2013-07-18 EP EP20186758.7A patent/EP3745664A1/en not_active Withdrawn
-
2015
- 2015-01-11 IL IL236619A patent/IL236619B/en active IP Right Grant
- 2015-09-10 HK HK15108803.3A patent/HK1208291A1/xx unknown
- 2015-12-01 US US14/956,040 patent/US10263569B2/en active Active
-
2018
- 2018-05-17 IL IL259447A patent/IL259447A/en unknown
-
2019
- 2019-03-13 US US16/352,065 patent/US11394350B2/en active Active
- 2019-06-12 JP JP2019109166A patent/JP2019180093A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2015525036A5 (ja) | ||
CN112385142B (zh) | 用于非线性系统的数字补偿器 | |
WO2015096735A1 (zh) | 一种数字预失真参数的求取方法及预失真系统 | |
US20140316752A1 (en) | Non-Linear Modeling of a Physical System Using Direct Optimization of Look-Up Table Values | |
JP5753272B2 (ja) | タップ出力の正規化を伴う非線形モデル | |
KR102063140B1 (ko) | 블록 기반 파고율 저감 | |
JP6542120B2 (ja) | ワイヤレス通信システムにおける広帯域デジタルプリディストーションのために周波数が広く離間している信号を整合させるための方法及びシステム | |
US20130329833A1 (en) | Modeling Digital Predistorter | |
JP2008199490A5 (ja) | ||
US9197262B2 (en) | Low-power and low-cost adaptive self-linearization system with fast convergence | |
CN109075745B (zh) | 预失真装置 | |
TWI587711B (zh) | 揚聲器之振膜偏移量的計算裝置、計算方法及揚聲器的控制方法 | |
CN104796364A (zh) | 一种预失真参数求取方法及预失真处理系统 | |
JP2014235274A5 (ja) | ||
GB2522361A (en) | Coefficient-specific filtering of initial channel estimates | |
US8437424B2 (en) | Robust transmit/feedback alignment | |
Dvorak et al. | Adaptive-order polynomial methods for power amplifier model estimation | |
CN106130505A (zh) | 一种可变分数时延数字滤波器的优化方法 | |
Gotthans et al. | Influence of delay mismatch on digital predistortion for power amplifiers | |
WO2016107201A1 (zh) | 数字预失真方法、装置和计算机存储介质 | |
US9553564B1 (en) | Filter for data rate conversion using feedback with a different frequency | |
JP2014225832A (ja) | 信号増幅装置と歪み補償方法及び無線送信装置 | |
JP6296709B2 (ja) | 歪補償装置 | |
KR101105903B1 (ko) | 전치 왜곡을 위한 적응적 노이즈 제거 장치 및 방법 | |
Lekshmi et al. | Channel Estimation with Extended Kalman Filter for Fading Channels |