JP2015130147A5 - - Google Patents

Download PDF

Info

Publication number
JP2015130147A5
JP2015130147A5 JP2014160802A JP2014160802A JP2015130147A5 JP 2015130147 A5 JP2015130147 A5 JP 2015130147A5 JP 2014160802 A JP2014160802 A JP 2014160802A JP 2014160802 A JP2014160802 A JP 2014160802A JP 2015130147 A5 JP2015130147 A5 JP 2015130147A5
Authority
JP
Japan
Prior art keywords
information processing
processing apparatus
power saving
time setting
setting value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014160802A
Other languages
English (en)
Japanese (ja)
Other versions
JP2015130147A (ja
JP6774160B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2014160802A priority Critical patent/JP6774160B2/ja
Priority claimed from JP2014160802A external-priority patent/JP6774160B2/ja
Priority to US14/553,852 priority patent/US9678562B2/en
Priority to CN201410727879.XA priority patent/CN104699642B/zh
Publication of JP2015130147A publication Critical patent/JP2015130147A/ja
Publication of JP2015130147A5 publication Critical patent/JP2015130147A5/ja
Application granted granted Critical
Publication of JP6774160B2 publication Critical patent/JP6774160B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

JP2014160802A 2013-12-06 2014-08-06 情報処理装置、並びに、データ転送装置の制御方法 Active JP6774160B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2014160802A JP6774160B2 (ja) 2013-12-06 2014-08-06 情報処理装置、並びに、データ転送装置の制御方法
US14/553,852 US9678562B2 (en) 2013-12-06 2014-11-25 Information processing apparatus, data transfer apparatus, and control method for data transfer apparatus
CN201410727879.XA CN104699642B (zh) 2013-12-06 2014-12-04 信息处理装置、数据传送装置及数据传送装置的控制方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2013253609 2013-12-06
JP2013253609 2013-12-06
JP2014160802A JP6774160B2 (ja) 2013-12-06 2014-08-06 情報処理装置、並びに、データ転送装置の制御方法

Publications (3)

Publication Number Publication Date
JP2015130147A JP2015130147A (ja) 2015-07-16
JP2015130147A5 true JP2015130147A5 (enExample) 2017-09-07
JP6774160B2 JP6774160B2 (ja) 2020-10-21

Family

ID=53271125

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014160802A Active JP6774160B2 (ja) 2013-12-06 2014-08-06 情報処理装置、並びに、データ転送装置の制御方法

Country Status (3)

Country Link
US (1) US9678562B2 (enExample)
JP (1) JP6774160B2 (enExample)
CN (1) CN104699642B (enExample)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5599535B2 (ja) * 2012-03-26 2014-10-01 三菱電機株式会社 シーケンスプログラムデバッグ支援装置
KR102151178B1 (ko) * 2014-05-19 2020-09-02 삼성전자 주식회사 직렬 통신 장치 및 그 방법
JP6425492B2 (ja) * 2014-10-17 2018-11-21 キヤノン株式会社 情報処理装置、情報処理方法およびプログラム
US9690364B2 (en) * 2015-09-04 2017-06-27 Qualcomm Incorporated Systems and methods for dynamically adjusting memory state transition timers
US9781679B2 (en) * 2015-11-27 2017-10-03 Samsung Electronics Co., Ltd. Electronic systems and method of operating electronic systems
CN106126841B (zh) * 2016-06-30 2019-08-23 福州瑞芯微电子股份有限公司 一种基于硬件变频的方法和装置
JP6977439B2 (ja) * 2017-09-20 2021-12-08 ブラザー工業株式会社 電子機器
JP6991812B2 (ja) * 2017-09-26 2022-01-13 キヤノン株式会社 接続された外部装置と通信可能であって省電力状態に移行が可能なコントローラを備える情報処理装置及びその制御方法
US11144457B2 (en) * 2018-02-22 2021-10-12 Netspeed Systems, Inc. Enhanced page locality in network-on-chip (NoC) architectures
AU2018452006B2 (en) 2018-12-03 2022-12-01 Hewlett-Packard Development Company, L.P. Logic circuitry
CN110674063B (zh) * 2019-09-16 2021-03-23 上海天数智芯半导体有限公司 一种用于芯片内实现fabric的架构和方法
US12437732B2 (en) * 2020-12-28 2025-10-07 Ati Technologies Ulc Display wall synchronization using variable refresh rate modules
JP7646368B2 (ja) * 2021-01-14 2025-03-17 キヤノン株式会社 バスシステム及び撮像装置
JP2023009676A (ja) * 2021-07-07 2023-01-20 キヤノン株式会社 演算処理装置およびその制御方法
US20230400333A1 (en) * 2022-06-10 2023-12-14 Badger Meter, Inc. System and Method for Identifying the Effect of Changes in a Utility Monitoring System

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5504907A (en) * 1991-02-14 1996-04-02 Dell Usa, L.P. Power management system with adaptive control parameters for portable computer
JPH08335357A (ja) * 1995-06-08 1996-12-17 Fujitsu Ltd 記憶装置
US6711691B1 (en) * 1999-05-13 2004-03-23 Apple Computer, Inc. Power management for computer systems
US6631434B1 (en) * 1999-11-15 2003-10-07 Hewlett-Packard Development Company, L.P. Dynamic early indication system for a computer
JP4733877B2 (ja) 2001-08-15 2011-07-27 富士通セミコンダクター株式会社 半導体装置
US20030135676A1 (en) * 2002-01-17 2003-07-17 Koninklijke Philips Electronics N.V. Low-power bus interface
US7155618B2 (en) * 2002-03-08 2006-12-26 Freescale Semiconductor, Inc. Low power system and method for a data processing system
JP3654284B2 (ja) * 2002-10-03 2005-06-02 日本電気株式会社 無線端末装置及びそれを用いた無線通信システム
US7398403B2 (en) * 2004-07-01 2008-07-08 Matsushita Electric Industrial Co., Ltd. Multiprocessor control apparatus, control method thereof, and integrated circuit
JP4455540B2 (ja) 2006-06-15 2010-04-21 キヤノン株式会社 バスシステム及び調停方法
JP5023660B2 (ja) * 2006-10-31 2012-09-12 コニカミノルタビジネステクノロジーズ株式会社 画像形成装置、および画像形成装置の制御方法
JP4921283B2 (ja) * 2007-08-20 2012-04-25 株式会社日立製作所 半導体装置
JP2009122922A (ja) * 2007-11-14 2009-06-04 Panasonic Corp データ処理装置
JP2010072897A (ja) * 2008-09-18 2010-04-02 Nec Electronics Corp クロック供給装置
KR101375466B1 (ko) * 2009-01-12 2014-03-18 램버스 인코포레이티드 다중 전력 모드를 갖는 메조크로노스 시그널링 시스템
US8448001B1 (en) * 2009-03-02 2013-05-21 Marvell International Ltd. System having a first device and second device in which the main power management module is configured to selectively supply a power and clock signal to change the power state of each device independently of the other device
JP5725695B2 (ja) * 2009-03-16 2015-05-27 キヤノン株式会社 データ記憶装置、及びデータ記憶装置の制御方法
US9286257B2 (en) * 2011-01-28 2016-03-15 Qualcomm Incorporated Bus clock frequency scaling for a bus interconnect and related devices, systems, and methods
KR101842245B1 (ko) * 2011-07-25 2018-03-26 삼성전자주식회사 시스템 온 칩 버스 장치 및 그에 따른 루트 클럭 게이팅 방법
JP5775398B2 (ja) * 2011-08-25 2015-09-09 ルネサスエレクトロニクス株式会社 半導体集積回路装置
US20130117593A1 (en) * 2011-11-07 2013-05-09 Qualcomm Incorporated Low Latency Clock Gating Scheme for Power Reduction in Bus Interconnects
JP2013106166A (ja) * 2011-11-14 2013-05-30 Sony Corp クロックゲーティング回路およびバスシステム
CN104054037B (zh) * 2011-12-16 2016-10-12 日立麦克赛尔株式会社 接收设备以及电力供给方法
JP5146590B2 (ja) * 2011-12-20 2013-02-20 コニカミノルタビジネステクノロジーズ株式会社 画像形成装置およびその制御方法
US9378132B2 (en) * 2012-03-22 2016-06-28 Hgst Technologies Santa Ana, Inc. System and method for scanning flash memories

Similar Documents

Publication Publication Date Title
JP2015130147A5 (enExample)
JP5318139B2 (ja) 制御装置およびプログラム
JP2016067066A5 (enExample)
US20150160716A1 (en) Information processing apparatus, data transfer apparatus, and control method for data transfer apparatus
JP2013065101A5 (enExample)
JP2014086876A5 (enExample)
JP2014132490A5 (enExample)
JP2016012339A5 (ja) 印刷装置、及び、制御方法
JP2015227037A5 (enExample)
WO2015127717A1 (zh) 一种流量控制方法、装置及计算机存储介质
JP2014003377A5 (ja) 制御装置、第1制御部、第2制御部、及び画像形成装置
JP2016201581A5 (enExample)
JP2015070549A5 (enExample)
JP2012243162A5 (enExample)
JP2010198226A5 (enExample)
JP2017045199A5 (ja) 情報処理装置
JP5837146B1 (ja) 外部入力信号の取り込み時間を短縮した数値制御システム
KR20150004232A (ko) 와치독 장치 및 그 제어 방법
JP2013089204A5 (enExample)
JP2014225990A5 (enExample)
JP2017062547A5 (enExample)
JP2016170649A (ja) 情報処理装置、情報処理装置の制御方法
JP2017045244A5 (enExample)
JP2016162249A5 (enExample)
JP5987723B2 (ja) 通信用スレーブ