JP2015027084A - スイッチモード増幅器 - Google Patents

スイッチモード増幅器 Download PDF

Info

Publication number
JP2015027084A
JP2015027084A JP2014147766A JP2014147766A JP2015027084A JP 2015027084 A JP2015027084 A JP 2015027084A JP 2014147766 A JP2014147766 A JP 2014147766A JP 2014147766 A JP2014147766 A JP 2014147766A JP 2015027084 A JP2015027084 A JP 2015027084A
Authority
JP
Japan
Prior art keywords
amplifier
resistance
switch
path
resistance value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014147766A
Other languages
English (en)
Other versions
JP6532146B2 (ja
Inventor
シュタウディンガー ジョセフ
Staudinger Joseph
シュタウディンガー ジョセフ
ハート ポール
Hart Paul
ハート ポール
スリニディ エンバー ラマヌジャム
Srinidhi Embar Ramanujam
スリニディ エンバー ラマヌジャム
バグリカ ジョン
Vaglica John
バグリカ ジョン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP USA Inc
Original Assignee
Freescale Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Freescale Semiconductor Inc filed Critical Freescale Semiconductor Inc
Publication of JP2015027084A publication Critical patent/JP2015027084A/ja
Application granted granted Critical
Publication of JP6532146B2 publication Critical patent/JP6532146B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0288Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers using a main and one or several auxiliary peaking amplifiers whereby the load is connected to the main amplifier using an impedance inverter, e.g. Doherty amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2171Class D power amplifiers; Switching amplifiers with field-effect devices

Abstract

【課題】高効率のドハティ増幅器を提供すること。
【解決手段】デバイスはドハティ増幅器を含む。ドハティ増幅器は、キャリア経路とピーク経路とを有する。ドハティ増幅器は、キャリア経路から受信される信号を増幅するように構成されているキャリア増幅器と、ピーク経路から受信される信号を増幅するように構成されているピーク増幅器とを含む。デバイスは、ピーク経路に接続されている第1の端子、および、電圧基準に接続されている第2の端子を有する抵抗スイッチと、ドハティ増幅器の入力電力が閾値を下回る場合に抵抗スイッチを第1の抵抗値に設定し、ドハティ増幅器の入力電力が閾値を上回る場合に第2の抵抗値に設定するように構成されているコントローラとを含む。
【選択図】図4

Description

本発明の主題の実施形態は、効率が改善された増幅器に関し、より具体的には、増幅器の動作を制御するための可変抵抗またはスイッチを利用した、ターンオン特性が改善された増幅器に関する。
ドハティ増幅器(Doherty amplifier)は、無線通信システムに一般的に利用されている増幅器である。現在、たとえば、ドハティ増幅器は、無線通信ネットワークの動作を可能にする基地局にますます使用されるようになっている。ドハティ増幅器は、別個の増幅経路、一般的にはキャリア経路およびピーク経路(peaking path)を含むため、そのような用途に使用するのに適している。2つの経路は異なる級で動作するように構成されている。より詳細には、キャリア増幅経路は一般的にAB級モードで動作し、ピーク増幅経路(peaking amplification path)はC級モードで動作するようにバイアスされる。これによって、無線通信用途で一般的に用いられる電力レベルにおいて、平衡増幅器と比較して、増幅器の電力付加効率および線形性を改善することができる。
一般的に、ドハティ増幅器において電力分配器が各増幅経路に入力信号を供給する。電力分配器もしくは信号分配器または分割器が既知であり、名称が示唆するとおり、信号を既知の所定の電力関係で2つ以上の信号に分割または分配するのに使用されている。
欧州特許出願公開第2538548号明細書
ドハティ増幅器において、多くの場合、増幅器が高い効率を呈することが望ましい。しかしながら、従来のドハティ増幅器でピーク増幅器が伝導を開始する様式によって増幅器の全体的な効率が低減する可能性がある。
本発明の一側面は、デバイスであって、キャリア経路およびピーク経路を有するドハティ増幅器であって、該ドハティ増幅器は、前記キャリア経路から受信される信号を増幅するように構成されているキャリア増幅器と、前記ピーク経路から受信される信号を増幅するように構成されているピーク増幅器とを含む、前記ドハティ増幅器と、前記ピーク経路に接続されている第1の端子、および、電圧基準に接続されている第2の端子を有する抵抗スイッチと、前記ドハティ増幅器の入力電力が閾値を下回る場合に前記抵抗スイッチを第1の抵抗値に設定し、前記ドハティ増幅器の前記入力電力が前記閾値を上回る場合に第2の抵抗値に設定するように構成されているコントローラとを備える。
本発明の一側面は、デバイスであって、第1の経路および第2の経路を有する増幅器であって、前記第1の経路は第1の増幅器を有し、前記第2の経路は第2の増幅器を有する、前記増幅器と、前記第2の経路に接続されている第1の端子を有する抵抗スイッチと、前記増幅器の入力電力が閾値を下回る場合に前記抵抗スイッチを第1の状態に設定し、前記増幅器の前記入力電力が前記閾値を上回る場合に第2の状態に設定するように構成されているコントローラとを備える。
本発明の一側面は、コントローラであって、デジタル入力信号を受信するように構成されている入力であって、前記デジタル入力信号は、マルチパス増幅器によって送信されるように構成され、前記マルチパス増幅器は、抵抗スイッチであって、該抵抗スイッチの抵抗を第1の抵抗状態または第2の抵抗状態に設定するための制御信号を受信するように構成されている、前記抵抗スイッチを含み、該抵抗スイッチは、前記第1の抵抗状態にある場合に前記マルチパス増幅器内の増幅器の動作を抑制し、前記第2の抵抗状態にある場合に前記マルチパス増幅器内の前記増幅器が動作することを可能にする、前記入力と、閾値を記憶するように構成されているレジスタと、比較器であって、前記デジタル入力信号を前記閾値と比較し、前記デジタル入力信号が前記閾値未満である場合に、前記抵抗スイッチが前記第1の抵抗値を有するようにする第1の出力信号を生成し、前記デジタル入力信号が前記閾値よりも大きい場合に、前記抵抗スイッチが前記第2の抵抗値を有するようにする第2の出力信号を生成するように構成されている前記比較器とを備える。
メインまたはキャリア経路およびピーク経路を含む従来のドハティ増幅器配列を示す図。 キャリア増幅器およびピーク増幅器が理想的な電圧源としてモデル化されている、従来のドハティ増幅器の理想化された動作を示すグラフ図。 キャリア増幅器およびピーク増幅器が理想的な電流源としてモデル化されている、従来のドハティ増幅器の理想化された動作を示すグラフ図。 ドハティ増幅器の実際の動作を描写するように修正された図2Aのグラフを示す図。 ドハティ増幅器の実際の動作を描写するように修正された図2Bのグラフを示す図。 メイン経路およびピーク経路とピーク経路に接続されている抵抗スイッチまたは可変抵抗とを含むドハティ増幅器配列を示す図。 スイッチの抵抗対Vin/Vin_maxを示しているグラフ図。 理想化されたドハティ増幅器、従来のドハティ増幅器、および図4に示すドハティ増幅器の動作を示しているグラフ図。 理想化されたドハティ増幅器、従来のドハティ増幅器、および図4に示すドハティ増幅器の動作を示しているグラフ図。 図4に示すドハティ増幅器のスイッチに対するコントローラの機能構成要素を示すブロック図。 従来のドハティ増幅器および本発明のドハティ増幅器の効率対増幅器の出力電力を示しているグラフ図。
添付の図面において、同様の参照符号は別個の図全体を通じて同一または機能的に類似の要素を指しており、当該図面は下記の詳細な説明とともに本明細書に組み込まれてその一部を形成しているが、添付の図面は、様々な実施形態をさらに例示し、すべて本発明の主題に応じた様々な原理および利点を説明する役割を果たす。
概して、本開示は、効率を改善することができる増幅器、より具体的には、増幅器の動作を制御するための可変抵抗またはスイッチを利用した、ターンオン特性を改善することができる増幅器に関する本発明の主題の実施形態を説明する。
本開示において、システムの実施形態がドハティ増幅器に関連して説明されているが、本開示において、ドハティ増幅器は他の実施形態において代替的なデュアルパスまたはマルチパス増幅器に置き換えてもよいことが諒解されるべきである。
本開示は、出願時において本発明に応じた様々な実施形態を作成および使用する最良の形態を可能にする様式をさらに説明するために提供されている。本開示はさらに、本発明の範囲を決して限定するものではなく、本発明の原理およびその利点の理解および認識を高めるために提供される。
第1、第2の、上部および底部などのような関係語が使用されている場合、それらは、1つの実体または動作を別のものから区別するためにのみ使用されており、必ずしもそのような実体または動作の間に任意の実際のそのような関係または順序があることを必要としまたは示唆するものではないことをさらに理解されたい。
本発明の機能の多くおよび本発明の原理の多くは、可能性として特定用途向けICまたは集積処理もしくは制御または他の構造を有するICを含む集積回路(IC)を用いてまたはその中で最良に実装される。当業者は、たとえば、利用可能な時間、現行の技術および経済的事情によって動機づけされる相当の努力および多くの設計選択にかかわらず、本明細書に開示されている概念および原理によって指針を与えられれば、最小限の実験でそのようなICおよび構造を生成することが容易に可能になることが予測される。それゆえ、簡潔にすること、および、本発明の下記に記載する実施形態に応じた原理および概念を曖昧にする一切の危険性を最小限に抑えることを目的に、そのような構造およびICがさらに説明されている場合、それは、様々な実施形態の原理および概念に関連する要点に限定されることになる。
ドハティ増幅器は、広い出力電力範囲にわたって高い効率を可能にし、様々な線形化方式を使用して所望の線形性を達成することができるため、いくつかの無線用途に使用されている。多くの実施態様において、ドハティ増幅器は、2つの増幅器、すなわち、キャリアまたはメイン増幅器と、ピーク増幅器とを含む。対称ドハティ増幅器(symmetric Doherty amplifier)において、キャリア増幅器およびピーク増幅器は同じサイズである。対称ドハティ増幅器は、現在、一般的に使用されているが、キャリア増幅器よりも大きいピーク増幅器を利用する非対称性ドハティ増幅器は、さらに効率を改善する可能性を提供する。
ドハティ増幅器において、入力信号が入力または電力分配器(input or power splitter)において、メイン増幅経路または回路とピーク増幅経路または回路との間で分配される。その後、分配信号がドハティ増幅器のメイン増幅器およびピーク増幅器によって別個に増幅されて、出力段において組み合わされる。メイン増幅器およびピーク増幅器の出力を組み合わせるとき、各経路の出力の間に最適な平衡をもたらすために、ドハティデバイスの入力分配器の位相および振幅または減衰に微調整を行うことが望ましい場合がある。この調整を容易にするために、ドハティ増幅器は、メイン増幅器およびピーク増幅器の両方に対する入力信号の構成を微調整するのに使用することができる調整可能電力分割器または分配器を含み得る。ドハティ増幅器は、ドハティ増幅器の1つ以上の経路のうちの1つの位相シフトおよび/または振幅を選択的に変更するように構成されている調整可能位相遅延および/または振幅調整をも含み得る。
図1は、メイン経路およびピーク経路を含む従来のドハティ増幅器配列10を示す。図示のような図1において、調整可能電力分配器または無線周波数電力分配器のような電力分配器12が、ドハティ増幅器10のメイン経路14およびピーク経路16に結合されている。電力分配器12は、入力信号18(たとえば、無線周波数入力(RFIN)を、複数の信号に分割するように構成されている。複数の信号の各々は、異なる増幅経路に沿って送信される。各増幅経路は、いくつかの減衰器、位相調整器、および/または増幅器を含んでもよい。図1において電力分配器12は2つの出力信号を生成する。
一実施態様において、電力分配器12は、入力無線周波数信号を受信するための入力、ならびに第1の分割器出力および第2の分割器出力を有する電力分割器を含むことができる。対称ドハティ増幅器に接続されると、電力分配器12は、入力18において受信される入力信号を、非常に類似した、いくつかの実施形態では等しい電力を有する2つの信号に分割または分配することができる。しかしながら、他の場合において、電力分配器12は、等しくない電力を有する信号を出力してもよい。
電力分配器12の出力は、メインまたはキャリア増幅器20およびピーク増幅器22に接続される。キャリア増幅器20は、マッチングネットワークまたは回路(matching network or circuit、図示せず)を介して電力分配器12の第1の出力に結合されている。ピーク増幅器22は、マッチングネットワークまたは回路(図示せず)を介して電力分配器12の第2の出力に結合されている。本明細書の記載に基づいて当業者には諒解されるように、キャリア増幅器20およびピーク増幅器22は、相対的に低い電力レベルの増幅および相対的に高い電力レベルの増幅の1つ以上の段からなり得る。
インピーダンスインバータ(impedance inverter)またはλ/4伝送線路位相シフト要素24が、キャリア増幅器20の出力と加算ノードとの間に接続されており、ピーク増幅器22の出力も加算ノードに結合されている。要素24によって導入される位相シフトは、いくつかの実施形態では、位相シフト要素26によって導入される経路16上に存在する90度相対位相シフトによって補償される。
インピーダンス28を含むインピーダンスネットワークは、キャリア増幅器20およびピーク増幅器22の各々に適切な負荷インピーダンスを提供するように機能し、共通出力ノードにおいて各増幅器から生成される信号を組み合わせる。出力負荷30(たとえば、50オーム)は、キャリア増幅器20およびピーク増幅器22の出力に接続される。
増幅器10は、キャリア増幅器20がより低いレベルの入力信号に対する増幅を提供し、増幅器20および22の両方が協働して高入力レベル信号に対する増幅を提供するように構成されている。一実施態様において、キャリア増幅器20は、メイン経路14から受信される信号を増幅するように構成されており、一方で、ピーク増幅器22は、ピーク経路16から受信される信号が所定閾値を超える場合にのみ、ピーク経路16から受信される信号を増幅するように構成されている。
このことは、たとえば、キャリア増幅器20がAB級モードで動作するようにキャリア増幅器20をバイアスし、ピーク増幅器22がC級モードで動作するようにピーク増幅器22をバイアスすることによって達成され得る。
図1に示すドハティ増幅器10のアーキテクチャは、アーキテクチャが、拡大した入力信号範囲にわたって高い効率をもたらすことができることに起因して、通信システムに広く使用されている。このアーキテクチャは、デジタル歪補償(Digital Pre-Distortion : DPD)技法を使用して良好に線形化することもできる。
図2Aおよび図2Bは、キャリア増幅器およびピーク増幅器が理想的な電圧および電流源としてモデル化されている、従来のドハティ増幅器の理想化された動作を示すグラフである。図2Aにおいて、垂直軸は図1のキャリア増幅器20およびピーク増幅器22の出力ノードにおける電圧VcarrierおよびVpeakingを表し、一方で水平軸は、正規化入力電圧Vin/Vin_max(図1に示す)を表す。Vinは最大入力電圧Vin_maxに正規化される。図2Bにおいて、垂直軸は電流IpeakingおよびIcarrier(図1に示す)を表し、一方で水平軸は正規化入力電圧Vin/Vin_maxを表す。電流IcarrierおよびIpeakingは、入力電力を、ゼロから、単位元(unity)に等しいVin/Vin_maxをもたらすより高い値まで掃引した結果である。両方のグラフにおいて、電圧および電流値はそれぞれ1.0ボルト(V)またはアンペア(A)の値付近で正規化されている。図2Aおよび図2Bに示す曲線は、理想化されたキャリア増幅器およびピーク増幅器のすべての可能な動作点を表す。図2Aにおいて、線200は、キャリア増幅器の電圧を示し、一方で線202はピーク増幅器の電圧を示す。図2Bにおいて、線204は、キャリア増幅器の電流を示し、一方で線206はピーク増幅器の電流を示す。
図2Aおよび図2Bに示すドハティ増幅器の動作は、キャリア増幅器20およびピーク増幅器22が飽和していないときの電流源および飽和しているときの電圧源としてモデル化されている既知の一次概念に基づいている。低入力電力レベルにおいて、増幅器10のピーク増幅器22はピーク増幅器22のC級バイアスに起因して非伝導である。そのため、増幅器10によって生成されるすべての増幅は、キャリア増幅器20のみを使用して達成される。入力電力レベルが増大すると、無線周波数(RF)入力信号が十分に大きく、それによって、キャリア増幅器20が飽和の始まりにあり、1V(正規化)の一貫したRF出力電圧を生成する、図2Aの線200の水平部分参照、という点(すなわち、図2Aおよび図2Bの両方にラベリングされている遷移点α)に達する。飽和すると、キャリア増幅器20は、入力電力がさらに増大してもVcarrierが単位元(正規化)にあるままであるような電圧源としての一次原理によって表現およびモデル化することができる。インピーダンスインバータ24,28(図1に示す)に起因して、電圧Vpeakingは単位元よりも小さい。入力電力がさらに増大することによって、キャリア増幅器20およびピーク増幅器22の動作は点αを超えて移動する。キャリア増幅器は、キャリア増幅器20で見られるインピーダンスを変調する効果を有する電流Ipeakingを伝導し(conduct)始めて該電流Ipeakingに寄与(contribute)し、その後、さらに、キャリア増幅器20がさらなるRF電流に寄与することを可能にする。Vin/Vin_maxが単位元に等しいフル駆動状態下では、キャリア増幅器20およびピーク増幅器22の両方が飽和しており、最大電力を生成している。
遷移点αの値は、キャリア増幅器およびピーク増幅器の電力容量に関係する所望の負荷変調によって決定することができる。一般的に、遷移点αは1/(1+Pp/Pc)として選択され、PpおよびPcはそれぞれピーク増幅器およびキャリア増幅器の電力容量である。これは、水平軸上の点αの上での図2Bの線206に示すピーク増幅器22からの電流の増大によって示されている。
ドハティ増幅器の性能を評価するとき、入力電力レベルが遷移点α付近である、それよりも上、およびそれよりも下であるときの増幅器の動作、ならびに、その領域におけるドハティ増幅器の全体的な効率が考慮され得る。キャリア増幅器およびピーク増幅器が理想的な電圧および電流源として表現されているドハティのアーキテクチャの従来の分析は、遷移点αにおいて、ドハティ増幅器全体の効率が、キャリア増幅器のみによって決定されることを示唆しており、キャリア増幅器についてB級動作を仮定して、π/4の効率値はVin/Vin_max=αにおいて示唆される。この分析は、理想化されたモデルにおいてIpeakingが遷移点αにおいてゼロであるため、ピーク増幅器が不寄与(non-contributing)であると仮定している。
現実には、ピーク増幅器は理想的な電圧および電流源ではない。ピーク増幅器がC級動作することに起因して、Vin/Vin_maxがαより下からαより上へと遷移するときにIpeakingがゼロから急激にゼロより上に遷移することはない。言い換えれば、図2Aおよび図2Bの遷移点αにおける線200,202,204,206における鋭角は、現実のドハティ増幅器の動作を正確に描写していない。実際には、応答はIpeakingおよびVcarrierの両方についてより漸進的である。
図3Aおよび図3Bは、遷移点α周辺のドハティ増幅器の実際の動作を描写するように修正された、それぞれ図2Aおよび図2Bのグラフを示す。図3Aに見られるように、遷移点α周辺で、キャリア増幅器の電圧(線202によって示す)は、増大から1.0Vの最大値に達するまで急激に遷移していない。そうではなく、破線302によって示すように、遷移は漸進的である。そのため、現実の増幅器において、たとえ遷移点αよりもいくらか大きい出力電力レベルにあっても、ここでも理想化されたモデルに反して、キャリア増幅器は依然として完全な飽和には達していない。
同様に、図3Bに示すように、ピーク増幅器の電流(線206によって示す)は、ピーク増幅器が遷移点α付近で伝導を始めるときに急激に遷移しない。そうではなく、破線304によって示すように、遷移は漸進的である。そのため、現実の増幅器において、たとえ遷移点αよりもいくらか小さい出力電力にあっても、理想化されたモデルに反して、ピーク増幅器はすでに伝導している。
これらの効果は、遷移動作点αの辺りでの全体的なドハティ効率にとって有害である。
本発明のシステムおよび方法において、ピーク増幅器の入力におけるRF電圧が、可変抵抗または抵抗スイッチ要素を使用して変調される。この変調は、ピーク増幅器の動作を制御し、ドハティ増幅器の全体的な効率を改善する。様々な実施態様において、抵抗スイッチは、1つ以上のトランジスタ、たとえば、ガリウムヒ素(GaAs)を使用して製造されてもよいP型高電子移動度トランジスタ(P-high-electron-mobility transistors : pHemt)、シリコン・オン・インシュレータ技術を使用したFET(電界効果トランジスタ)、または他のタイプのトランジスタを含んでもよい。一実施態様において、抵抗スイッチは、2つの端子を有し、当該2つの端子の間に調整可能抵抗を有する回路要素である。制御入力が、2つの端子の間の抵抗を制御するように構成されている信号を受信する。入力は、2つの候補値(たとえば、ローおよびハイ電圧)に制限され得、この場合、2つの入力値によって、調整可能抵抗は2つの候補値のうちの1つに等しくされる。代替的に、入力はアナログであってもよく、入力信号の大きさが抵抗スイッチの抵抗を決定する。同様に、入力はデジタル値であってもよく、デジタル入力信号が抵抗スイッチによって特定の抵抗値に変換される。抵抗スイッチは、1つの抵抗値から別の抵抗値へ遷移すると、抵抗が突然に変化するのではなく、スイッチは抵抗を一定期間にわたって漸進的に(たとえば、いくつかの中間抵抗状態を通じて)変化させるように構成されてもよい。代替的に、抵抗スイッチの抵抗は、スイッチに対する入力電圧の関数であってもよい。その場合、図5に関連して下記に説明するように、入力電圧が第1の閾値を下回るとき、スイッチの抵抗は第1の値に設定され得る。同様に、入力電圧が第2の閾値を上回るとき、スイッチの抵抗は第2の値に設定され得る。入力信号が第1の閾値と第2の閾値との間に入るとき、スイッチの抵抗は入力電圧の関数になり得る。一実施態様において、関数は線形関数である。
図4は、メイン経路およびピーク経路とピーク経路に接続されている抵抗スイッチとを含むドハティ増幅器配列400を示す。図4において、電力分配器402がドハティ増幅器400のメイン経路404およびピーク経路406に結合されている。電力分配器402は、入力信号408(RFIN)を、複数の信号に分割するように構成されている。複数の信号の各々が異なる増幅経路に沿って送信される。各増幅経路は、いくつかの減衰器、位相調整器、および/または増幅器を含んでもよい。
電力分配器402の出力は、メインまたはキャリア増幅器410およびピーク増幅器412に接続される。キャリア増幅器410は、マッチングネットワークまたは回路(図示せず)を介して電力分配器402の第1の出力に結合されている。ピーク増幅器412は、マッチングネットワークまたは回路(図示せず)を介して電力分配器402の第2の出力に結合されている。
インピーダンスインバータまたはλ/4線路位相シフト要素414が、キャリア増幅器410の出力と加算ノードとの間に接続されており、ピーク増幅器412の出力も加算ノードに接続されている。要素414によって導入される位相シフトは、いくつかの実施形態では、位相シフト要素416によって導入される経路406上に存在する90度相対位相シフトによって補償される。代替の実施形態において、デバイス400は、「反転ドハティ(inverted Doherty)」構成を有してもよい。そのような構成においては、インピーダンスインバータまたはλ/4線路位相シフト要素414が、キャリア増幅器410の出力と加算ノードとの間ではなく、ピーク増幅器412の出力と加算ノードとの間に接続されている。加えて、反転ドハティ実施態様においては、要素414によって導入される位相シフトは、経路406上ではなく、経路404上に存在する90度相対位相シフトによって補償することができる。インピーダンス(impedance)418,420を含むインピーダンスネットワークは、キャリア増幅器410およびピーク増幅器412の各々に適切な負荷インピーダンスを提示するように機能し、共通出力ノードにおいて各増幅器から生成される結合信号を出力する。
抵抗スイッチ422は、シャント構成においてピーク経路406に接続されている。スイッチ422の第1の通電端子が、電力分配器402の出力とピーク増幅器412の入力との間でピーク経路406に接続されている。スイッチ422は、信号Vcontrolを受信するための制御入力424を含む。スイッチ422の第2の通電端子は、たとえば、グランド電圧ノードを通じて電圧基準(たとえば、Vddまたはグランド)に接続されている。制御入力424は、プログラムされたマイクロプロセッサまたは他のコントローラのような、適切に構成されているコントローラ(図示せず)によって、スイッチ422を通電端子間の所望の抵抗レベルに設定するのに利用されてもよい。
一実施態様において、スイッチ422は2値であり、2つの入力のみをVcontrolとして受け入れてもよい。その場合、入力424における第1の入力値または電圧が、スイッチ422を低抵抗または伝導状態(すなわち、通電端子間の相対的に低い抵抗)にし、第2の入力値または電圧が、スイッチ422を高抵抗または非伝導状態(すなわち、通電端子間の相対的に高い抵抗)にする。代替的に、スイッチ422の入力424における入力Vcontrolはアナログであってもよい。その場合、スイッチ422の抵抗は、Vcontrolが特定のアナログ電圧値に設定されるのに応答して設定され得る。その後、アナログ電圧値がスイッチ422によって特定の抵抗値にマッピングされ得る。また他の実施態様において、スイッチ422は、いくつかの異なる抵抗に構成可能であってもよく、スイッチ422の入力424におけるVcontrolは、それらの異なる抵抗のうちの特定の1つを選択するための2進値であってもよい。
一実施態様において、α未満のVin/Vin_maxの入力信号レベルについて、スイッチ422は、C級バイアスピーク増幅器412がオンになって電流を伝導するのを妨げるために低抵抗に設定される。具体的には、ピーク増幅器への入力に存在するRF電圧が低減され、それによって、ピーク増幅器を非伝導状態のままにする。この状態における抵抗スイッチの等価な抵抗はゼロオームに近くある必要がなく、事実、スイッチング動作に起因するRF電圧定在波比(VSWR)不整合効果を制限するように、ゼロオームよりも大きい値が利用され得る。したがって、抵抗スイッチは、より低い抵抗値が数十オーム以内(たとえば、約5オーム〜約50オーム以上)であり得、高い抵抗値が数桁大きい(たとえば、約1000オーム〜約5000オーム以上)ものであり得る2つの抵抗値または状態の間で切り替わる抵抗要素として操作される。これによって、キャリア増幅器410が、ピーク増幅器412から干渉を受けることなくその飽和電圧(たとえば、図3Aおよび図3Bに示すような)に達することが可能になり、結果として遷移点αにおけるドハティ効率がより高くなる。逆に、入力信号レベルがαよりも大きくなると、その点においてキャリア増幅器410は飽和するが、スイッチ422は相対的に高い抵抗に設定され、ピーク増幅器412が動作を開始することが可能になる。
概して、低抵抗から高抵抗へ遷移するとき、スイッチ422は相対的に小さい遷移電圧範囲にわたって遷移を行う。電圧遷移範囲はVin_maxの約1%〜約10%であり得る。スイッチ422の抵抗が増大すると、ピーク増幅器412はピーク増幅器412の入力における入力信号の増大量を検出し、伝導を開始する。スイッチ422の抵抗が相対的に小さい遷移電圧にわたって低から高へ遷移する結果として、ピーク増幅器412が平滑にではあるが相対的に突然にオンになり、それによって、ドハティ増幅器400全体の平滑な利得応答が保持される。しかしながら、スイッチ422が瞬間的にまたはほぼ瞬間的に低抵抗から高抵抗に変化したとすると、そのような抵抗の変化はドハティ増幅器の信号経路に過渡信号を導入する可能性がある。
スイッチ422の抵抗を、遷移点αよりも下の入力レベルにおいて低いままにすることによって、ピーク増幅器412に対する入力信号は、スイッチ412の抵抗が低いことに起因して信号の多くがスイッチ412を通過するため、小さいままである。それゆえ、入力信号振幅は、キャリア増幅器410が飽和に達する前にピーク増幅器412が伝導することを妨げるのに十分小さいままである。フル駆動状態で入力レベルが遷移点αを超えるとき、スイッチ422は高抵抗にあり、通常ドハティ動作が実施される。一実施態様において、スイッチ422の低抵抗値は約10オームよりも大きく、約10〜約20オームであってもよい。代替の実施形態において、スイッチ422の低抵抗値は約20オーム〜約100オーム以上の範囲内にあってもよい。高抵抗値は1,000オームよりも大きく、場合によっては、増幅器構成が許容する限りの高い抵抗値である(たとえば、最大約5,000オーム以上)。
本実施形態において、スイッチ422の低抵抗値は約0オームに等しくないか、またはほぼ等しくないことが望ましい。スイッチ422の低抵抗が短絡回路を近似したとすると、状態が変化する(たとえば、低抵抗から高抵抗へ、または高抵抗から低抵抗へ)とき、スイッチは増幅器の複雑な利得応答に望ましくない過渡グリッチを発生させ、増幅器線形性を劣化させるおそれがある。その過渡は増幅器の利得、振幅変調/位相変調、線形性などにおいて検出され得る。線形性性能および増幅器線形化可能性(たとえば、DPDを使用した)は、携帯電話インフラ送信機用途にとって重要である。したがって、本システムにおいて、スイッチ422は、低抵抗状態にあるとき、50オームシステムについて少なくとも10オームの抵抗を呈する。
いくつかの実施形態において、スイッチ422はVin/Vin_maxの関数である抵抗を呈する。図5は、スイッチ422の抵抗対Vin/Vin_maxを示しているグラフである。図5に示すように、スイッチ422の応答は区分的に線形であり、ただし、他の関数も使用されてもよい。遷移点αを下回るVin/Vin_maxレベルにおいて、スイッチ422の抵抗は低い値に設定される。Vin/Vin_maxの値が遷移点αを上回って遷移すると、スイッチ422の抵抗はVtransitionと示す遷移範囲にわたって線形的に増大する。遷移範囲の終わりに、スイッチ422は高い(たとえば、最大)抵抗に設定される。様々な他の実施態様において、スイッチ422の抵抗は、Vin/Vin_maxの値によって決定されるのではなく、代わりに、ドハティ増幅器に対する入力信号のエンベロープの振幅の関数であってもよい。たとえば、エンベロープ振幅が相対的に低いとき、スイッチ422は第1の抵抗状態(たとえば、低抵抗状態)に設定されてもよく、エンベロープ振幅が相対的に高いとき、スイッチ422は第2の抵抗状態(たとえば、高抵抗状態)に設定されてもよい。
ドハティ増幅器400の代替的な実施態様は、スイッチ422が、図4に示すシャント構成ではなく、電力分配器402とピーク増幅器412との間に直列に接続されることを必要とする。直列に接続されると、スイッチ422は、スイッチ422がシャント構成にある上述のものと反対の抵抗特性を呈することになる。したがって、直列であるとき、遷移点αを下回るVin/Vin_maxレベルについて、スイッチの抵抗は高い値に設定され、遷移範囲にわたり線形的に低減することになる。遷移範囲の終わりにおいて、スイッチの抵抗は低(たとえば、最小)抵抗値に設定されることになる。ただし、直列構成において、上述のシャント構成とは対照的に、低抵抗状態はゼロオームに、またはゼロオーム付近になってもよく(たとえば、約0オームと約5オームとの間)、一方で高抵抗状態は、たとえば、増幅器利得または位相の断続につながるVSWR不整合効果を妨げるために、約200オームのような最大のより高い値(たとえば、約100オーム〜約300オーム以上)に制限され得る。
上述の方法に応じてスイッチ422をドハティ増幅器400に組み込み、スイッチ422の可変抵抗を制御することによって、ドハティ増幅器400の性能を、従来のデバイスと比較して理想的な増幅器のものを密接に近似するようにすることができる。
そのため、図6Aおよび図6Bは、理想化されたドハティ増幅器、従来のドハティ増幅器、および図4に示すドハティ増幅器の動作を示しているグラフである。各グラフは、ドハティ増幅器のキャリア増幅器およびピーク増幅器のデータを示している。図6Aにおいて、線200は、キャリア増幅器の電圧を示し、一方で線202はピーク増幅器の電圧を示す。図6Bにおいて、線204は、キャリア増幅器の電流を示し、一方で線206はピーク増幅器の電流を示す。両方のグラフにおいて、電圧および電流値は1.0の値付近で正規化されている。図3Aおよび図3Bにおけるもののように、破線302および304は、遷移点αの辺りで従来のドハティ増幅器の実際の電圧および電流曲線を表している。曲線602および604は、図4に応じて構成されているドハティ増幅器の遷移点αの辺りの電圧および電流曲線を表している。
図6Aから分かるように、スイッチ422を組み込んでいるデバイスにおいて、キャリア増幅器は、従来のデバイスと比較して低減した、遷移点αを超える出力において飽和電圧に達する(線602参照)。同様に、図6Bに関連して、スイッチ422を組み込んでいるデバイスにおいて、ピーク増幅器は、従来のデバイスと比較してより大きい入力電力レベルにおいて伝導を開始する(線604参照)。ドハティ増幅器400のこれら2つの属性は、ピーク増幅器の有効ターンオン特性を高めることによって、より理想的でより効率的なドハティ電力増幅器を実現することができる。
図7は、図4に示すドハティ増幅器400のスイッチ422に対するコントローラの機能構成要素を示すブロック図である。この実施態様において、スイッチ422は2つの状態、すなわち、低抵抗状態および高抵抗状態を有する。これらの状態は、高い値または低い値のいずれかを有することができる入力Vcontrolによって制御される。Vcontrolが高い値に設定されると、スイッチ422は高抵抗状態に遷移する。Vcontrolが低い値に設定されると、スイッチ422は低抵抗状態に遷移する。ただし、他の実施態様において、スイッチ422は入力Vcontrolに応答して異なる挙動を呈してもよく、ここで、高い値のVcontrolによってスイッチ422の抵抗が低くなり、その逆も起こる。
入力700において、コントローラは、ドハティ増幅器(たとえば、図4のドハティ増幅器400)が送信するためのデジタル入力信号を受信する。一実施態様において、入力信号は、JESD204または低電圧差動伝送(LVDS)信号の形態で受信されてもよい。入力700において受信された信号は、その後、インターフェース(I/F)ブロック702によって処理される。I/Fブロック702は、JESDまたはLVDSインターフェースプロトコルおよび信号レベルをコントローラの内部論理に適切なものに変換する。たとえば、JESDの場合I/Fブロック702は、デバイスピンにおける差動伝送レベルを内部論理レベルに変換し、シリアル・ビット・ストリームに同期させ、シリアル・ビット・ストリームをデジタルフィルタ704に渡されることになる並列データワード(parallel data word)に変換する。デジタルフィルタ704は、一般的に、データワードを、デジタル−アナログ変換器(DAC)706によって必要とされるより高いデータレートに補間する。デジタルフィルタ704は、DACまたは後続の回路要素内の任意の非線形性をも補償し得る。場合によっては、デジタルフィルタ704は任意選択である。コントローラ内に含まれる場合、デジタルフィルタ704は、シリアル周辺機器インターフェース(SPI)を使用して構成されてもよい。フィルタリングされると、フィルタリングされた信号がDAC706に渡され、信号はアナログ信号に変換される。その後、アナログ信号は1つ以上のアナログフィルタ708によってフィルタリングして、ノード710においてドハティ増幅器に送信するために出力することができる。その後、信号は、ドハティ増幅器のキャリア増幅器のみによって、またはキャリア増幅器およびピーク増幅器の両方によって増幅され、送信のためにアンテナに印加されることになる。
比較器712は、処理中にデジタル信号を受信するように構成されている。図7に示すように、比較器712は、デジタル信号が任意選択のデジタルフィルタ704によってフィルタリングされた後にデジタル信号を受信するが、比較器712は、処理の任意の時点においてデジタル入力信号を受信してもよい。その後、デジタル信号の値がレジスタ714内に記憶されている閾値と比較される。レジスタ714は、動的または静的のいずれであってもよい電子メモリ内に値を記憶するように構成されている任意のメモリ構成要素であってもよい。デジタル信号の値が、ピーク増幅器が伝導しないべきであるよう十分低い(すなわち、遷移点α未満の値)場合、コントローラの出力は、スイッチ422がピーク増幅器が伝導しないようにする抵抗値に設定されるようなものである。逆に、デジタル信号の値が、ピーク増幅器が伝導すべきであるよう十分高い(すなわち、遷移点α以上の値)場合、コントローラの出力は、スイッチ422がピーク増幅器が伝導するようにする抵抗値に設定されるようなものである。
一実施態様において、比較器712に対する入力の1つを形成するデジタルフィルタ704の出力は、デジタル形式で表現される、送信すべきベースバンド信号である。その場合、レジスタ714は、ピーク増幅器が伝導すべきである以上のベースバンド信号レベルを記述する値を記憶する。ベースバンド信号値はその後、比較器712によって、レジスタ714内に記憶されている値と比較される。比較器712はその後、比較に基づいて、出力718が高い値に設定されるべきか、または低い値に設定されるべきかを判定する。ベースバンド信号レベルが、ピーク増幅器がオンになるべきである値を超える(たとえば、値がレジスタ714に記憶されている値以上である)場合、出力718は、ピーク増幅器を伝導させる値に設定される。一方、ベースバンド信号レベルが、ピーク増幅器がオンになるべきである値を超えない(たとえば、値がレジスタ714に記憶されている値未満である)場合、出力718は、ピーク増幅器を伝導させない値に設定される。レジスタ714内の閾値はまた、たとえば、SPIを使用して設定されてもよい。概して、比較器712によって実行される比較がDAC706を通じて電力増幅器に流れるデータと同期していることを保証するために、比較器712のクロックはDAC706のクロックと同期している。
デジタル入力信号がレジスタ714内に記憶されている閾値を超えるか否かに応じて、比較器712の出力はハイまたはローのいずれかになる。比較器712の出力は遅延要素716によって遅延され得、遅延要素は、遅延された信号を出力718において出力する。出力718における信号はその後、たとえば、スイッチ422の状態を制御するためにスイッチ422の入力に供給される。出力718がハイである場合、スイッチ422は高抵抗状態に遷移する。一方、出力718がローである場合、スイッチ422は低抵抗状態に遷移する。代替的に、スイッチ422、および比較器712の動作を両方とも、同じ性質を達成するのに逆にしてもよい。
代替の実施形態において、比較器712は、スイッチ422のための一定範囲の抵抗値を表すマルチビット値を出力してもよい。そのとき、比較器出力は、スイッチ422が低インピーダンス状態から高インピーダンス状態に、またはその逆に遷移することができる所望のスイッチ点の周囲のプログラム可能な範囲に対するものになる。スイッチの抵抗遷移を複数のより小さいステップに分解することによって、ピーク増幅器をオンにすることへのより精細な制御が可能になり得る。また別の実施態様において、マルチビット比較器出力が、事前設定されたレートで開始抵抗値から終了抵抗値までの所定のまたはプログラム可能なステップシーケンスを通じて自動的に配列される。
遅延要素716によって具体化される遅延は、ドハティ増幅器および接続されている構成要素内で発生し得るいくつかの可能性のある遅延を補償するよう慎重に選択されるべきである。たとえば、ドハティ増幅器内でいくつかのフィルタおよびプリドライバが伝搬遅延を導入する場合がある。遅延要素716によってもたらされる遅延は、比較器712によって出力される信号上の遅延と同様の遅延を導入すべきである。これによって、スイッチ422の動作がドハティ増幅器400の残りの部分の動作と時間的に整合することが可能になる。遅延要素716はまた、比較器712が処理チェーンのより前、たとえば、デジタルフィルタ704の前に挿入される場合、デジタル処理チェーンを通じた伝搬を補償するのに使用されてもよい。その場合、遅延要素716は、デジタルフィルタ704、DAC706、アナログフィルタ708、およびスイッチ422までのドハティ増幅器経路を通じた遅延の総合計を含み得る。
それゆえ、本発明のシステムおよび方法の実施形態は、ドハティ増幅器のピーク増幅器の有効ターンオン特性を高めることによって、より理想的でより効率的なドハティ電力増幅器を提供することができる。遷移電圧を下回る信号レベルについて、スイッチは、ピーク増幅器の入力におけるRF信号を減衰させ、それによって、ピーク増幅器をオフ状態のままにする。遷移電圧を上回る入力信号レベルにおいて、スイッチ抵抗が変化し(たとえば、シャント実施形態については増大し、または直列実施形態においては低減し)、ピーク増幅器が迅速にオンになることが可能になる。
シミュレーションにおいて、本開示に応じて構成されているドハティ増幅器は、効率の改善を実証した。図8は、従来のドハティ増幅器および本発明のドハティ増幅器デバイスの一実施形態の効率対デシベル単位の増幅器の出力電力を示しているグラフである。線802は、従来のデバイスの効率を示しており、一方で線804は、本発明のドハティ増幅器デバイスの一実施形態の効率を示している。図8から分かるように、遷移点αの辺りで、本発明のドハティ増幅器デバイスの一実施形態(線804)は、従来のデバイスと比較して効率の改善を実証している。
いくつかの実施形態において、3つ以上の(たとえば、1つのキャリア増幅器および1つのピーク増幅器を超える)増幅器を含むドハティ増幅器が実装されてもよい。これらの増幅器はNウェイドハティ増幅器と称され、3つ以上の増幅器を含むことができる。たとえば、3ウェイドハティは、1つのキャリア増幅器および2つのピーク増幅器回路から成ることになる。そのような実施形態において、抵抗スイッチ要素は、各ピーク増幅器の入力側に配置され得、各スイッチ要素は、別個の独立した制御信号によって制御され得る。図4に示す2つの増幅器ドハティ配列と同様に、Nウェイドハティ増幅器においてN個の増幅器の各々が異なる入力電力レベルにおいて伝導を開始するように構成されてもよい。その場合、Nウェイドハティ増幅器内に含まれている増幅器の1つ以上は、本明細書に記載のように、増幅器の動作を制御するためのスイッチ(たとえば、図4のスイッチ422)を含んでもよい。
そのような実施形態において、Nウェイドハティ増幅器内の増幅器の1つ以上に結合されている抵抗スイッチは、同じく本明細書に記載のように、シャント配列において、または増幅器と直列に構成されてもよい。様々なスイッチは、同様の低および高抵抗特性を有して各々が同様に構成されてもよく、または、異なる抵抗特性を有してもよい。スイッチの各々は、スイッチが低抵抗状態に置かれるか、または高抵抗状態におかれるかを制御するための入力(たとえば、Vcontrol)を有することができる。
各スイッチのための制御信号は、増幅器に対する入力信号を、関連増幅器が動作すべきか否かを判定するため、閾値と比較するように構成されている1つ以上のコントローラによって供給されてもよい。そうである場合、関連するスイッチが、増幅器が動作することを可能にする抵抗状態に置かれる。そうでない場合、関連するスイッチが、増幅器の動作をディセーブルする抵抗状態に置かれる。
デバイスの一実施形態は、キャリア経路およびピーク経路を有するドハティ増幅器を含む。ドハティ増幅器は、キャリア経路から受信される信号を増幅するように構成されているキャリア増幅器と、ピーク経路から受信される信号を増幅するように構成されているピーク増幅器とを含む。デバイスは、ピーク経路に接続されている第1の端子、および、電圧基準に接続されている第2の端子を有する抵抗スイッチと、ドハティ増幅器の入力電力が閾値を下回る場合に抵抗スイッチを第1の抵抗値に設定し、ドハティ増幅器の入力電力が閾値を上回る場合に第2の抵抗値に設定するように構成されているコントローラとを含む。
デバイスの一実施形態は、第1の経路および第2の経路を有する増幅器を含む。第1の経路は第1の増幅器を有し、第2の経路は第2の増幅器を有する。デバイスは、第2の経路に接続されている第1の端子を有する抵抗スイッチと、増幅器の入力電力が閾値を下回る場合に抵抗スイッチを第1の状態に設定し、増幅器の入力電力が閾値を上回る場合に第2の状態に設定するように構成されているコントローラとを含む。
コントローラの一実施形態は、デジタル入力信号を受信するように構成されている入力を含む。デジタル入力信号は、マルチパス増幅器によって送信されるように構成されている。マルチパス増幅器は、抵抗スイッチであって、抵抗スイッチの抵抗を第1の抵抗状態または第2の抵抗状態に設定するための制御信号を受信するように構成されている、抵抗スイッチを含む。抵抗スイッチは、第1の抵抗状態にある場合にマルチパス増幅器内の増幅器の動作を抑制し、第2の抵抗状態にある場合にマルチパス増幅器内の増幅器が動作することを可能にする。コントローラは、閾値を記憶するように構成されているレジスタと、デジタル入力信号を閾値と比較し、デジタル入力信号が閾値未満である場合に、抵抗スイッチが第1の抵抗値を有するようにする第1の出力信号を生成し、デジタル入力信号が閾値よりも大きい場合に、抵抗スイッチが第2の抵抗値を有するようにする第2の出力信号を生成するように構成されている比較器とを含む。
本開示は、本発明に応じた様々な実施形態を、その真の、意図される、公正な範囲および精神を限定するのではなく、適合および使用する方法を説明するように意図されている。上記の説明は、網羅的であるようにも、本発明を開示されている厳密な形態に限定するようにも意図されていない。上記の教示に照らして変更および変形が可能である。実施形態(複数の場合もあり)は、本発明の原理およびその実際の適用の最良の例示を提供し、当業者が、様々な実施形態において、および、企図する特定の用途に適するように様々な変更を加えて本発明を利用することを可能にするために選択および記載された。すべてのそのような変更および変形は、それらが公正に、合法に、かつ公平に権利付与される範囲に応じて解釈されるときに、本出願が特許を求め係属している間に補正され得る添付の特許請求の範囲、およびそのすべての均等物によって定められるような本発明の範囲内にある。

Claims (20)

  1. デバイスであって、
    キャリア経路およびピーク経路を有するドハティ増幅器であって、該ドハティ増幅器は、前記キャリア経路から受信される信号を増幅するように構成されているキャリア増幅器と、前記ピーク経路から受信される信号を増幅するように構成されているピーク増幅器とを含む、前記ドハティ増幅器と、
    前記ピーク経路に接続されている第1の端子、および、電圧基準に接続されている第2の端子を有する抵抗スイッチと、
    前記ドハティ増幅器の入力電力が閾値を下回る場合に前記抵抗スイッチを第1の抵抗値に設定し、前記ドハティ増幅器の前記入力電力が前記閾値を上回る場合に第2の抵抗値に設定するように構成されているコントローラとを備える、デバイス。
  2. 前記抵抗スイッチは1つ以上のトランジスタを含む、請求項1に記載のデバイス。
  3. 前記抵抗スイッチは高電子移動度トランジスタを含む、請求項2に記載のデバイス。
  4. 前記第1の抵抗値は前記第2の抵抗値未満である、請求項1に記載のデバイス。
  5. 前記コントローラは、一定範囲の入力電力にわたる前記抵抗スイッチの抵抗を、前記第1の抵抗値から前記第2の抵抗値に増大させるように構成されている、請求項1に記載のデバイス。
  6. 前記第1の抵抗値は10オームよりも大きい、請求項5に記載のデバイス。
  7. 前記第2の抵抗値は1,000オームよりも大きい、請求項6に記載のデバイス。
  8. 前記入力電力は、前記デバイスに対するデジタル入力信号のエンベロープを分析することによって決定される、請求項1に記載のデバイス。
  9. デバイスであって、
    第1の経路および第2の経路を有する増幅器であって、前記第1の経路は第1の増幅器を有し、前記第2の経路は第2の増幅器を有する、前記増幅器と、
    前記第2の経路に接続されている第1の端子を有する抵抗スイッチと、
    前記増幅器の入力電力が閾値を下回る場合に前記抵抗スイッチを第1の状態に設定し、前記増幅器の前記入力電力が前記閾値を上回る場合に第2の状態に設定するように構成されているコントローラとを備える、デバイス。
  10. 前記抵抗スイッチは高電子移動度トランジスタを含む、請求項9に記載のデバイス。
  11. 前記第1の状態は、前記抵抗スイッチが第1の抵抗値を有するようにし、前記第2の状態は、前記抵抗スイッチが第2の抵抗値を有するようにする、請求項9に記載のデバイス。
  12. 前記抵抗スイッチはシャント構成において前記第2の経路に接続されている、請求項11に記載のデバイス。
  13. 前記第1の抵抗値は10オームよりも大きい、請求項12に記載のデバイス。
  14. 前記第2の抵抗値は1,000オームよりも大きい、請求項12に記載のデバイス。
  15. 前記抵抗スイッチは前記第2の増幅器の入力と直列に接続されている、請求項11に記載のデバイス。
  16. 前記第1の抵抗値はゼロオームから5オームである、請求項15に記載のデバイス。
  17. コントローラであって、
    デジタル入力信号を受信するように構成されている入力であって、前記デジタル入力信号は、マルチパス増幅器によって送信されるように構成され、前記マルチパス増幅器は、抵抗スイッチであって、該抵抗スイッチの抵抗を第1の抵抗状態または第2の抵抗状態に設定するための制御信号を受信するように構成されている、前記抵抗スイッチを含み、該抵抗スイッチは、前記第1の抵抗状態にある場合に前記マルチパス増幅器内の増幅器の動作を抑制し、前記第2の抵抗状態にある場合に前記マルチパス増幅器内の前記増幅器が動作することを可能にする、前記入力と、
    閾値を記憶するように構成されているレジスタと、
    比較器であって、
    前記デジタル入力信号を前記閾値と比較し、
    前記デジタル入力信号が前記閾値未満である場合に、前記抵抗スイッチが前記第1の抵抗値を有するようにする第1の出力信号を生成し、
    前記デジタル入力信号が前記閾値よりも大きい場合に、前記抵抗スイッチが前記第2の抵抗値を有するようにする第2の出力信号を生成するように構成されている前記比較器とを備える、コントローラ。
  18. 前記コントローラは、前記デジタル入力信号をフィルタリングしてベースバンド信号にするように構成されているデジタルフィルタを含む、請求項17に記載のコントローラ。
  19. 前記レジスタ内の前記閾値は、シリアル周辺機器インターフェースを使用して変更されるように構成されている、請求項17に記載のコントローラ。
  20. 前記マルチパス増幅器の少なくとも1つの構成要素の遅延に基づく期間だけ、前記第1の出力信号および第2の出力信号を遅延させるように構成されている遅延段を含む、請求項17に記載のコントローラ。
JP2014147766A 2013-07-29 2014-07-18 スイッチモード増幅器 Active JP6532146B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/953,597 2013-07-29
US13/953,597 US9136804B2 (en) 2013-07-29 2013-07-29 Switch-mode amplifier

Publications (2)

Publication Number Publication Date
JP2015027084A true JP2015027084A (ja) 2015-02-05
JP6532146B2 JP6532146B2 (ja) 2019-06-19

Family

ID=52389985

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014147766A Active JP6532146B2 (ja) 2013-07-29 2014-07-18 スイッチモード増幅器

Country Status (4)

Country Link
US (1) US9136804B2 (ja)
EP (1) EP2852051B1 (ja)
JP (1) JP6532146B2 (ja)
CN (1) CN104348421B (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9755579B1 (en) * 2016-12-09 2017-09-05 Nxp Usa, Inc. Amplifier devices with envelope signal shaping for gate bias modulation
US11929721B2 (en) * 2020-04-07 2024-03-12 Murata Manufacturing Co., Ltd. Power amplifier module
US11172456B1 (en) * 2020-11-03 2021-11-09 Nxp Usa, Inc. Methods and systems for communicating data and control information over a serial link
US20220407558A1 (en) * 2021-06-18 2022-12-22 Nxp Usa, Inc. Methods and systems for communicating data and control information over a serial link

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060119428A1 (en) * 2004-12-08 2006-06-08 Samsung Electronics Co., Ltd. Power amplification apparatus using switching structure in a wireless communication system and method for controlling the same
WO2008136124A1 (ja) * 2007-04-26 2008-11-13 Panasonic Corporation 増幅器

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0192876B1 (en) 1984-12-24 1991-07-17 Hazeltine Corporation Split gate preprocessor
US5757229A (en) * 1996-06-28 1998-05-26 Motorola, Inc. Bias circuit for a power amplifier
KR20030031377A (ko) 2001-10-15 2003-04-21 삼성전자주식회사 이동통신 단말장치 수신기
JP4539225B2 (ja) 2004-08-17 2010-09-08 富士通株式会社 増幅器
US20070058603A1 (en) 2005-08-12 2007-03-15 Samsung Electronics Co., Ltd. Apparatus and method for estimating and reporting a carrier to interference noise ratio in a multi-antenna system
JP4792273B2 (ja) * 2005-10-18 2011-10-12 株式会社日立国際電気 増幅器
KR101107888B1 (ko) 2006-12-19 2012-01-25 미쓰비시덴키 가부시키가이샤 전력 증폭 장치
KR101094050B1 (ko) * 2009-07-23 2011-12-19 성균관대학교산학협력단 다중 스위치를 갖는 동적 바이어스 공급장치
CN102064774B (zh) * 2009-11-18 2013-11-06 中兴通讯股份有限公司 一种功率放大电路实现方法及功率放大装置
CN102185571A (zh) 2011-04-29 2011-09-14 中兴通讯股份有限公司 峰值放大器的导通控制方法、装置及多合体功率放大器
CN102185568A (zh) 2011-04-29 2011-09-14 中兴通讯股份有限公司 一种多合体功率放大器及其实现方法
US8514007B1 (en) * 2012-01-27 2013-08-20 Freescale Semiconductor, Inc. Adjustable power splitter and corresponding methods and apparatus

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060119428A1 (en) * 2004-12-08 2006-06-08 Samsung Electronics Co., Ltd. Power amplification apparatus using switching structure in a wireless communication system and method for controlling the same
WO2008136124A1 (ja) * 2007-04-26 2008-11-13 Panasonic Corporation 増幅器

Also Published As

Publication number Publication date
EP2852051A3 (en) 2015-07-29
EP2852051A2 (en) 2015-03-25
US20150028948A1 (en) 2015-01-29
JP6532146B2 (ja) 2019-06-19
EP2852051B1 (en) 2017-01-25
US9136804B2 (en) 2015-09-15
CN104348421A (zh) 2015-02-11
CN104348421B (zh) 2019-09-20

Similar Documents

Publication Publication Date Title
JP6611300B2 (ja) 信号調整を有する電力増幅器
US9876501B2 (en) Switching power amplifier and method for controlling the switching power amplifier
US7518448B1 (en) Amplifier mode switch
JP6332842B2 (ja) 可変減衰器を有する電子回路およびそれらの動作方法
US20090091384A1 (en) Systems and methods of RF power transmission, modulation and amplification
JP2005504458A (ja) 高レベル変調方法および装置
US8379702B2 (en) High bandwidth programmable transmission line pre-emphasis method and circuit
JP6532146B2 (ja) スイッチモード増幅器
US6486733B2 (en) Method and apparatus for high efficiency power amplification
US9917549B1 (en) Dynamically configurable bias circuit for controlling gain expansion of multi-mode single chain linear power amplifiers
GB2510393A (en) An envelope-tracking amplifier with a linear amplifier having an output offset current for improved efficiency
JP2017103643A (ja) 電力増幅回路
JP2014217058A (ja) 非線形ドライバを用いる増幅器
KR102133926B1 (ko) 낮은 위상 변화를 갖는 광대역 가변 이득 증폭기
US8379701B2 (en) High bandwidth dual programmable transmission line pre-emphasis method and circuit
US9667202B2 (en) Power amplifier and method
US20200076374A1 (en) Methods and apparatus for voltage buffering
CN112019167A (zh) 放大装置和方法
CN107241071B (zh) 功率放大电路
JP5438523B2 (ja) 高周波増幅器
Watkins A class E digital transmitter for 16-APSK
CN109981061A (zh) 功率放大设备
TW202023183A (zh) 放大電路
Yuan Digital CMOS RF power amplifiers
WO2005074126A1 (en) Switching cascode driver configuration

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170630

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180904

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181116

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190423

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190520

R150 Certificate of patent or registration of utility model

Ref document number: 6532146

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250