JP2015023128A - Semiconductor module and manufacturing method of the same - Google Patents
Semiconductor module and manufacturing method of the same Download PDFInfo
- Publication number
- JP2015023128A JP2015023128A JP2013149519A JP2013149519A JP2015023128A JP 2015023128 A JP2015023128 A JP 2015023128A JP 2013149519 A JP2013149519 A JP 2013149519A JP 2013149519 A JP2013149519 A JP 2013149519A JP 2015023128 A JP2015023128 A JP 2015023128A
- Authority
- JP
- Japan
- Prior art keywords
- solder
- resist
- case
- solder resist
- semiconductor module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 121
- 238000004519 manufacturing process Methods 0.000 title claims description 27
- 229910000679 solder Inorganic materials 0.000 claims abstract description 261
- 239000000853 adhesive Substances 0.000 claims description 10
- 230000001070 adhesive effect Effects 0.000 claims description 10
- 238000000034 method Methods 0.000 claims description 6
- 238000005304 joining Methods 0.000 claims description 2
- 230000000694 effects Effects 0.000 abstract description 5
- 230000002411 adverse Effects 0.000 abstract description 4
- 230000000052 comparative effect Effects 0.000 description 10
- 239000000758 substrate Substances 0.000 description 10
- 238000009413 insulation Methods 0.000 description 9
- 239000000463 material Substances 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 230000004907 flux Effects 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 229910010271 silicon carbide Inorganic materials 0.000 description 2
- 238000003892 spreading Methods 0.000 description 2
- 230000007480 spreading Effects 0.000 description 2
- 238000009736 wetting Methods 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- -1 Cu—Mo Inorganic materials 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- 229910002601 GaN Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 239000006071 cream Substances 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- LQBJWKCYZGMFEV-UHFFFAOYSA-N lead tin Chemical compound [Sn].[Pb] LQBJWKCYZGMFEV-UHFFFAOYSA-N 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 229920002379 silicone rubber Polymers 0.000 description 1
- 239000004945 silicone rubber Substances 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000009281 ultraviolet germicidal irradiation Methods 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92247—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
Landscapes
- Electric Connection Of Electric Components To Printed Circuits (AREA)
Abstract
Description
本発明は、ベース板に半導体装置を半田により接合した半導体モジュール及びその製造方法に関する。 The present invention relates to a semiconductor module in which a semiconductor device is joined to a base plate by solder and a method for manufacturing the same.
半導体モジュールでは、ベース板の上面を半田レジストでコーティングし、半田接合部において半田レジストに開口を設ける(例えば、特許文献1の図3(b)参照)。これにより、半田接合部からの半田の濡れ広がりを抑制して半田の塗布面積と厚みを調整でき、半導体装置の位置精度が向上する。 In the semiconductor module, the upper surface of the base plate is coated with a solder resist, and an opening is provided in the solder resist at the solder joint (see, for example, FIG. 3B of Patent Document 1). As a result, it is possible to adjust the solder application area and thickness by suppressing the wetting and spreading of the solder from the solder joint portion, and the position accuracy of the semiconductor device is improved.
半田接合工程において半田が高温で膨張して半田接合部から飛散する場合がある。また、半田内部又は周囲の不純物などで発生した気泡が弾けて半田が飛散する場合もある。例えばフラックスに含有される揮発成分によって気泡が発生する。ただし、フラックスレス半田でも気泡は発生する。この場合に半田に気圧や半導体装置の重圧がかかると、気泡が弾けて半田が飛散する。特に気泡を抑制するために大気圧より減圧すると、半田が飛散しやすくなる。半田レジスト上に飛散した半田は濡れ広がらず半田ボールとなる。この半田ボールにより、半導体装置の異極間の絶縁距離が狭まり、絶縁性の低下又は短絡が生じる。 In the solder joining process, the solder may expand at a high temperature and scatter from the solder joint. Further, there are cases where bubbles generated by impurities in or around the solder can be blown and the solder is scattered. For example, bubbles are generated by volatile components contained in the flux. However, bubbles are generated even with fluxless solder. In this case, when atmospheric pressure or heavy pressure of the semiconductor device is applied to the solder, the bubbles are repelled and the solder is scattered. In particular, when pressure is reduced from atmospheric pressure in order to suppress bubbles, solder is likely to be scattered. Solder scattered on the solder resist does not spread and becomes solder balls. This solder ball reduces the insulation distance between the different poles of the semiconductor device, resulting in a decrease in insulation or a short circuit.
また、ベース板のケース接着部に半田が付着して凹凸ができると、ベース板とケースの接着が阻害される。さらに、ケースの内部に充填された絶縁性ゲルがベース板とケースの隙間から漏れ出してしまう。 In addition, if solder adheres to the case bonding portion of the base plate to form irregularities, the bonding between the base plate and the case is hindered. Furthermore, the insulating gel filled in the case leaks from the gap between the base plate and the case.
本発明は、上述のような課題を解決するためになされたもので、その目的は半田の飛散による悪影響を防止することができる半導体モジュール及びその製造方法を得るものである。 The present invention has been made to solve the above-described problems, and an object of the present invention is to obtain a semiconductor module and a method for manufacturing the same that can prevent adverse effects due to solder scattering.
本発明に係る半導体モジュールは、半田接合部と、前記半田接合部を囲むケース接着部とを含む主面を有するベース板と、前記主面において前記半田接合部と前記ケース接着部の間に設けられた半田レジストと、前記半田接合部に半田により接合された半導体装置と、前記ケース接着部に接着され、前記半導体装置を覆うケースとを備え、前記半田レジストは、前記半田接合部の外周に沿って設けられた第1の半田レジストと、前記ケース接着部の内周に沿って設けられ、前記第1の半田レジストより外側に配置された第2の半田レジストとを有し、前記主面を前記半田レジストから露出させるスリットが前記第1の半田レジストと前記第2の半田レジストの間に設けられていることを特徴とする。 A semiconductor module according to the present invention is provided between a base plate having a main surface including a solder bonding portion and a case bonding portion surrounding the solder bonding portion, and between the solder bonding portion and the case bonding portion on the main surface. A solder resist, a semiconductor device joined to the solder joint by solder, and a case bonded to the case adhesive portion and covering the semiconductor device, and the solder resist is disposed on an outer periphery of the solder joint A first solder resist provided along the inner periphery of the case, and a second solder resist provided along the inner periphery of the case bonding portion and disposed outside the first solder resist. Is provided between the first solder resist and the second solder resist.
本発明に係る半導体モジュールの製造方法は、半田接合部と、前記半田接合部を囲むケース接着部とを含む主面を有するベース板を用意する工程と、前記主面において前記半田接合部と前記ケース接着部の間に半田レジストを形成する工程と、前記半田レジストを形成した後に、半導体装置を前記半田接合部に半田により接合する工程と、前記半導体装置を覆うケースを前記ケース接着部に接着する工程とを備え、前記半田レジストを形成する工程において、前記半田接合部の外周に沿って第1の半田レジストを形成し、前記ケース接着部の内周に沿って前記第1の半田レジストより外側に第2の半田レジストを形成し、前記主面を前記半田レジストから露出させるスリットを前記第1の半田レジストと前記第2の半田レジストの間に形成することを特徴とする。 The method of manufacturing a semiconductor module according to the present invention includes a step of preparing a base plate having a main surface including a solder joint portion and a case adhesive portion surrounding the solder joint portion, and the solder joint portion and the Forming a solder resist between the case bonding portions; bonding the semiconductor device to the solder bonding portion after forming the solder resist; and bonding a case covering the semiconductor device to the case bonding portion And forming a solder resist, wherein a first solder resist is formed along an outer periphery of the solder joint portion, and the first solder resist is formed along an inner periphery of the case bonding portion. A second solder resist is formed on the outside, and a slit is formed between the first solder resist and the second solder resist to expose the main surface from the solder resist. It is characterized in.
本発明により、半田の飛散による悪影響を防止することができる。 According to the present invention, adverse effects due to solder scattering can be prevented.
本発明の実施の形態に係る半導体モジュール及びその製造方法について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。 A semiconductor module and a manufacturing method thereof according to embodiments of the present invention will be described with reference to the drawings. The same or corresponding components are denoted by the same reference numerals, and repeated description may be omitted.
実施の形態1.
図1は本発明の実施の形態1に係る半導体モジュールを示す斜視図である。図2は本発明の実施の形態1に係る半導体モジュールを示す断面図である。図3は本発明の実施の形態1に係る半導体モジュールの内部を示す斜視図である。
FIG. 1 is a perspective view showing a semiconductor module according to
ベース板1の主面は、半田接合部2a,2bと、半田接合部2a,2bを囲むケース接着部3とを含む。ここではケース接着部3はベース板1の主面の外周部に該当する。ベース板1の材質は、銅、Cu−Mo等の銅合金、アルミニウム、又はAl−SiC等のアルミニウム合金である。ベース板1の厚みは1mm〜5mm程度である。なお、半田との濡れ性を向上させるため、ベース板1の半田接合部2a,2bにニッケルなどのメッキ層を形成してもよい。ただし、ベース板1の材質が半田との濡れ性が高い物質の場合にはメッキ層は不要である。
The main surface of the
ベース板1の主面において半田接合部2a,2bとケース接着部3の間に半田レジスト4a,4b,5が設けられている。半田レジスト4a,4b,5の材質は、ベース板1の材質に比べて半田に濡れ難い材質であり、例えばエポキシ系樹脂等である。
Solder resists 4 a, 4 b, 5 are provided between the
半田レジスト4aは半田接合部2aの外周に沿って設けられ、半田レジスト4bは半田接合部2bの外周に沿って設けられている。半田レジスト5はケース接着部3の内周に沿って設けられ、半田レジスト4a,4bより外側に配置されている。ベース板1の主面を半田レジスト4a,4b,5から露出させるスリット6が半田レジスト4a,4bと半田レジスト5の間に設けられている。スリット6は、半田接合部2a,2b及び半田レジスト4a,4bを囲んでおり、半田接合部2aと半田接合部2bの間にも設けられている。
The
半導体装置7aが半田接合部2aに半田8aにより接合されている。半導体装置7bが半田接合部2bに半田8bにより接合されている。半田8a,8bは、錫−鉛半田、鉛フリー半田等であり、フラックス入りでもよいし、フラックスレス半田でもよい。半導体装置7a,7bの熱サイクルによる半田8a,8bの亀裂等を防ぐため、半田8a,8bの膜厚は150μm以上とする。ただし、半田8a,8bを厚くするほど半田8a,8bの飛散が生じやすくなる。
The
半導体装置7aは、絶縁基板9aと、その上に半田等により実装された半導体チップ10a,10bとを有する。半導体装置7bは、絶縁基板9bと、その上に半田等により実装された半導体チップ10c,10dとを有する。絶縁基板9a,9bは、アルミナ又は窒化アルミ等の絶縁体と、絶縁体の上面及び下面にそれぞれ設けられたアルミニウム等の上面配線及び下面配線とを有する。例えば厚さ0.635mmのアルミナの両面に厚さ0.4mmのアルミニウム膜が設けられている。絶縁基板9a,9bの下面配線は半田8a,8bを介してベース板1に接続されている。半導体チップ10a,10b,10c,10dはIGBT(Insulated-Gate Bipolar Transistors)、FET(Field effect transistor)、又はダイオード等である。半導体チップ10a,10bの下面電極は絶縁基板9aの上面配線に接続され、半導体チップ10c,10dの下面電極は絶縁基板9bの上面配線に接続されている。
The
半導体チップ10a,10bの上面電極はワイヤ11aにより互いに接続され、半導体チップ10bの上面電極と絶縁基板9bの上面配線はワイヤ11bにより互いに接続され、半導体チップ10c,10dの上面電極はワイヤ11cにより互いに接続されている。従って、半導体装置7aと半導体装置7bはワイヤ11bにより互いに接続されている。
The upper surface electrodes of the
半導体装置7a,7bを覆うケース12が接着剤13によりケース接着部3に接着されている。ケース12はエポキシ樹脂等からなる樹脂ケースであり、壁面を構成する枠体と上面を構成する蓋からなる。接着剤13はシリコーンゴム系の接着剤であるが、エポキシ系などでもよい。なお、ベース板1とケース12との接着力を向上させるため、ケース接着部3には半田レジスト4a,4b,5は設けられていない。
A
ケース12の内部にシリコンゲルなどの絶縁性ゲル14が充填され、この絶縁性ゲル14が半導体装置7a,7bを覆って絶縁保護している。モジュール取付用のブッシュ穴15が半田レジスト5よりも外側においてベース板1の四隅に設けられている。
The
続いて、本発明の実施の形態1に係る半導体モジュールの製造方法を図面を参照しながら説明する。図4は、本発明の実施の形態1に係る半導体モジュールの製造工程を示す平面図である。図5,6,8,9は、本発明の実施の形態1に係る半導体モジュールの製造工程を示す斜視図である。図7は、本発明の実施の形態1に係る半導体モジュールの製造工程を示す断面図である。
Next, a method for manufacturing the semiconductor module according to the first embodiment of the present invention will be described with reference to the drawings. FIG. 4 is a plan view showing the manufacturing process of the semiconductor module according to
まず、図4に示すように、半田接合部2a,2bと、半田接合部2a,2bを囲むケース接着部3とを含む主面を有するベース板1を用意する。そして、ベース板1の主面において半田接合部2a,2bとケース接着部3の間に半田レジスト4a,4b,5をスクリーン印刷で塗布し、UV照射により硬化させる。なお、半田レジストをスプレーコーティング法又はカーテンコータにより塗布し、露光及び現像して不要な半田レジストを溶解させてもよい。
First, as shown in FIG. 4, a
ここで、半田レジスト4a,4bは半田接合部2a,2bの外周に沿って形成する。半田レジスト5はケース接着部3の内周に沿って半田レジスト4a,4bより外側に形成する。ベース板1の主面を半田レジスト4a,4b,5から露出させるスリット6を半田レジスト4a,4bと半田レジスト5の間に形成する。スリット6は、半田接合部2a,2b及び半田レジスト4a,4bを囲むように形成し、半田接合部2aと半田接合部2bの間にも形成する。
Here, the solder resists 4a and 4b are formed along the outer peripheries of the
次に、図5に示すように、半田レジスト4aで囲まれた半田接合部2aに適量の半田8aを塗布し、その上に半導体装置7aを載せる。同様に、半田レジスト4bで囲まれた半田接合部2bに適量の半田8bを塗布し、その上に半導体装置7bを載せる。なお、半田8a,8bとして、クリーム半田をスクリーン印刷法等により塗布してもよいし、板状の半田を用いてもよい。
Next, as shown in FIG. 5, an appropriate amount of
次に、ホットプレートなどの加熱機構(不図示)を用いて半田8a,8bを溶融させて、図6及び図7に示すように半導体装置7a,7bをそれぞれ半田接合部2a,2bに半田8a,8bにより接合する。この際に半田接合部2a,2bからそれぞれ飛散した半田16a,16bがスリット6上で濡れ広がる。その後、半導体装置7aと半導体装置7bをワイヤ11bにより互いに接続する。
Next, the
次に、図8に示すように、半導体装置7a,7bを覆うケース12をケース接着部3に接着する。この際に、ブッシュ穴15に接着剤13が流入しないように、ロボットを制御して接着剤13を塗布する領域を限定する。次に、ケース12上面の蓋(不図示)を開けて、半導体装置7a,7bを覆う絶縁性ゲル14をケース12の内部に注入する。次に、図9に示すように、ブッシュ穴15にネジ17を挿入して半導体モジュールをヒートシンク18に取り付ける。なお、ここではベース板1のネジ締め付け部がケース12で覆われていないが、ケース12で覆われていてもよい。
Next, as shown in FIG. 8, the
続いて、本実施の形態の効果を比較例と比較して説明する。図10は比較例に係る半導体モジュールの製造工程を示す斜視図である。図11は比較例に係る半導体モジュールの製造工程を示す断面図である。比較例では半田接合部2a,2bとケース接着部3の間に半田レジスト19が設けられているが、この半田レジスト19にはスリット6が設けられていない。
Subsequently, the effect of the present embodiment will be described in comparison with a comparative example. FIG. 10 is a perspective view showing the manufacturing process of the semiconductor module according to the comparative example. FIG. 11 is a cross-sectional view showing a manufacturing process of a semiconductor module according to a comparative example. In the comparative example, the solder resist 19 is provided between the solder
比較例では、半田レジスト19上に飛散した半田が濡れ広がらず半田ボール20が形成される。この半田ボール20により半導体装置7a,7bの上下の配線間で短絡又は絶縁耐圧の低下が生じる。また、半田ボール20が大きい場合には、2つの半導体装置7a,7bの上面配線と下面配線の間又は上面配線同士で短絡又は絶縁耐圧の低下が生じる。半田ボール20の高さが上面配線の高さに達しない場合でも、半田ボール20により絶縁距離が短くなることで絶縁性が低下し、電界強度を超えた場合に放電する。
In the comparative example, solder scattered on the solder resist 19 does not spread and the
これに対して、本実施の形態では、半田接合部2a,2bから飛散した半田8a,8bはスリット6で濡れ広がり、高さが低くなるため、半導体装置7a,7bの異極間の絶縁性の低下又は短絡を防ぐことができる。そして、半田ボール20の形成を抑制できるため、製品組立時に半田ボール20を除去する手間を省くこともできる。
On the other hand, in the present embodiment, the
ここで、例えば製品の絶縁耐圧が6kV必要な場合に設計上必要な絶縁距離を1.7mm、ベース板1から絶縁基板9aの上面までの高さを1.1mm、絶縁基板9aの端面から上面配線までの距離を1mmとする。この場合、半田が飛散していなければベース板1と上面配線の間の絶縁距離は2.1mmである。一方、高さ0.5mmの半田ボール20が絶縁基板9aの近くに形成された場合、半田ボール20と上面配線の間の絶縁距離は2.1−0.5=1.6mmとなり、設計上必要な値を下回ってしまう。本実施の形態ではベース板1上に飛散した半田16a,16bの高さが0.4mmより低くなるため、1.7mm以上の絶縁距離を確保することができる。
Here, for example, when a product withstand voltage of 6 kV is required, an insulation distance necessary for design is 1.7 mm, a height from the
飛散した半田を十分に捕獲できるようなスリット6の幅は、飛散した半田の体積、リフロー温度、及びスリット6の長さ等により変化する。一例として、半田が十分に濡れ広がる条件を仮定し、スリット6の長さを10mm、飛散した半田の体積を4mm3、許容できる半田の高さを0.2mmとすると、スリット6の幅を4/(10×0.2)=2mm以上とする必要がある。ただし、上記の数値は一例であり、本発明を制限するものではなく、実際の使用に最適な値とは限らない。
The width of the
また、比較例では、ベース板1のケース接着部3に半田21が付着して凹凸ができるため、ベース板1とケース12の接着が阻害される。これに対して、本実施の形態では、ケース接着部3の内周に沿って設けた半田レジスト5によりケース接着部3への半田の流入を防ぐことができる。これにより、ベース板1とケース12の接着性を確保することができる。よって、本実施の形態では比較例に比べて半田の飛散による悪影響を防止することができる。
In the comparative example, since the
また、本実施の形態では、半田接合部2a,2bからの半田8a,8bの濡れ広がりを半田レジスト4a,4bが抑制するため、半田8a,8bの塗布面積と厚みを調整することができる。そして、半田レジスト4a,4bが半田接合部2a,2b内に半田8a,8bを制限するため、溶融した半田8a,8bの表面張力によって半導体装置7a,7bが自動的に半田接合部2a,2bにそれぞれ移動する(セルフアライメント)。これにより、半導体装置7a,7bの位置精度を向上させることができる。
In the present embodiment, since the solder resists 4a and 4b suppress the wetting and spreading of the
また、本実施の形態では、スリット6が半田接合部2a,2b及び半田レジスト4a,4bを囲んでいる。これにより、半田接合部2a,2bから外側のどの方向に半田が飛散しても、スリット6で捕捉することができる。
In the present embodiment, the
また、比較例では半導体装置7a,7b間に形成された半田ボール20がワイヤ11bと干渉する。これに対して、本実施の形態ではスリット6が半田接合部2aと半田接合部2bの間にも設けられている。このため、半導体装置7a,7b間での半田ボール20の発生を抑制することができる。
In the comparative example, the
また、ベース板1とケース12の接着性を確保することができるため、ケース12の内部に注入された絶縁性ゲル14がベース板1とケース12の隙間から漏れ出すのを防ぐことができる。
In addition, since the adhesiveness between the
また、モジュール取付用のブッシュ穴15を半田レジスト5よりも外側に設けることにより、ブッシュ穴15に半田が流入して穴径が小さくなるのを防ぐことができる。
Further, by providing the module mounting
実施の形態2.
図12は、本発明の実施の形態2に係る半導体モジュールのベース板を示す平面図である。ベース板1上の半田レジスト4a,4bのパターン形状が実施の形態1とは異なり、その他の構成は実施の形態1と同様である。
Embodiment 2. FIG.
FIG. 12 is a plan view showing a base plate of a semiconductor module according to Embodiment 2 of the present invention. Unlike the first embodiment, the pattern shape of the solder resists 4a and 4b on the
半田レジスト4a,4bは、半田接合部2a,2bの外周に沿って互いに離間して配置された複数のレジスト部を有する。そして、隣接するレジスト部の間の領域においてベース板1の主面が半田レジスト4a,4b,5から露出している。これにより、ベース板1の主面の露出面積が広くなるため、飛散した半田が濡れ広がる面積も拡大する。この結果、捕獲できる半田の量を増やすことができる。
The solder resists 4a and 4b have a plurality of resist portions that are spaced apart from each other along the outer peripheries of the solder
また、本実施の形態では、半田レジスト4a,4bを構成する複数のレジスト部が半田接合部2a,2bのコーナー部に設けられている。これにより、半田接合部2a,2b上で溶けた半田8a,8bの平面形状を保持することができるため、半導体装置7a,7bの回転を防ぐことができる。
In the present embodiment, a plurality of resist portions constituting the solder resists 4a and 4b are provided at the corner portions of the solder
実施の形態3.
図13は、本発明の実施の形態3に係る半導体モジュールのベース板を示す平面図である。ベース板1上の半田レジスト4a,4bのパターン形状が実施の形態1とは異なり、その他の構成は実施の形態1と同様である。
FIG. 13 is a plan view showing a base plate of a semiconductor module according to
半田レジスト4a,4bを構成する複数のレジスト部が半田接合部2a,2bの四辺に設けられている。この場合でも半田8a,8bをそれぞれ半田接合部2a,2b内に留めることができるため、半導体装置7a,7bの位置精度を向上させることができる。ただし、半田レジスト4a,4bを半田接合部2a,2bのコーナー部に設けないため、実施の形態2に比べて半導体装置7a,7bが回転し易くなる。
A plurality of resist portions constituting the solder resists 4a and 4b are provided on the four sides of the solder
なお、半導体チップ10a,10b,10c,10dは、珪素によって形成されたものに限らず、珪素に比べてバンドギャップが大きいワイドバンドギャップ半導体によって形成されたものでもよい。ワイドバンドギャップ半導体は、例えば、炭化珪素、窒化ガリウム系材質、又はダイヤモンドである。このようなワイドバンドギャップ半導体によって形成された半導体チップ10a,10b,10c,10dは、耐電圧性や許容電流密度が高いため、小型化できる。この小型化された半導体チップ10a,10b,10c,10dを用いることで、このチップを組み込んだ半導体モジュールも小型化できる。また、半導体チップ10a,10b,10c,10dの耐熱性が高いため、ヒートシンク18の放熱フィンを小型化でき、水冷部を空冷化できるので、半導体モジュールを更に小型化できる。また、半導体チップ10a,10b,10c,10dの電力損失が低く高効率であるため、半導体モジュールを高効率化できる。
The
1 ベース板、2a 半田接合部(第1の半田接合部)、2b 半田接合部(第2の半田接合部)、3 ケース接着部、4a,4b 半田レジスト(第1の半田レジスト)、5 半田レジスト(第2の半田レジスト)、6 スリット、7a 半導体装置(第1の半導体装置)、7b 半導体装置(第2の半導体装置)、8a,8b 半田、11b ワイヤ、12 ケース、14 絶縁性ゲル、15 ブッシュ穴
DESCRIPTION OF
Claims (14)
前記主面において前記半田接合部と前記ケース接着部の間に設けられた半田レジストと、
前記半田接合部に半田により接合された半導体装置と、
前記ケース接着部に接着され、前記半導体装置を覆うケースとを備え、
前記半田レジストは、前記半田接合部の外周に沿って設けられた第1の半田レジストと、前記ケース接着部の内周に沿って設けられ、前記第1の半田レジストより外側に配置された第2の半田レジストとを有し、
前記主面を前記半田レジストから露出させるスリットが前記第1の半田レジストと前記第2の半田レジストの間に設けられていることを特徴とする半導体モジュール。 A base plate having a main surface including a solder bonding portion and a case bonding portion surrounding the solder bonding portion;
A solder resist provided between the solder joint portion and the case bonding portion on the main surface;
A semiconductor device joined to the solder joint by solder;
A case that is bonded to the case bonding portion and covers the semiconductor device;
The solder resist includes a first solder resist provided along the outer periphery of the solder joint portion, and a first solder resist provided along the inner periphery of the case bonding portion, and disposed outside the first solder resist. 2 solder resists,
A semiconductor module, wherein a slit for exposing the main surface from the solder resist is provided between the first solder resist and the second solder resist.
前記半導体装置は、前記第1及び第2の半田接合部にそれぞれ前記半田により接合された第1及び第2の半導体装置を有し、
前記第1の半導体装置と前記第2の半導体装置はワイヤにより互いに接続され、
前記スリットは、前記第1の半田接合部と前記第2の半田接合部の間にも設けられていることを特徴とする請求項1又は2に記載の半導体モジュール。 The solder joint has first and second solder joints,
The semiconductor device includes first and second semiconductor devices joined to the first and second solder joints by the solder, respectively.
The first semiconductor device and the second semiconductor device are connected to each other by a wire,
The semiconductor module according to claim 1, wherein the slit is also provided between the first solder joint and the second solder joint.
隣接する前記レジスト部の間の領域において前記主面が前記半田レジストから露出していることを特徴とする請求項1〜3の何れか1項に記載の半導体モジュール。 The first solder resist has a plurality of resist portions arranged apart from each other along the outer periphery of the solder joint portion,
The semiconductor module according to claim 1, wherein the main surface is exposed from the solder resist in a region between the adjacent resist portions.
前記主面において前記半田接合部と前記ケース接着部の間に半田レジストを形成する工程と、
前記半田レジストを形成した後に、半導体装置を前記半田接合部に半田により接合する工程と、
前記半導体装置を覆うケースを前記ケース接着部に接着する工程とを備え、
前記半田レジストを形成する工程において、
前記半田接合部の外周に沿って第1の半田レジストを形成し、
前記ケース接着部の内周に沿って前記第1の半田レジストより外側に第2の半田レジストを形成し、
前記主面を前記半田レジストから露出させるスリットを前記第1の半田レジストと前記第2の半田レジストの間に形成することを特徴とする半導体モジュールの製造方法。 Preparing a base plate having a main surface including a solder joint portion and a case adhesive portion surrounding the solder joint portion;
Forming a solder resist between the solder joint portion and the case bonding portion on the main surface;
After forming the solder resist, a step of joining the semiconductor device to the solder joint with solder;
Bonding a case covering the semiconductor device to the case bonding portion,
In the step of forming the solder resist,
Forming a first solder resist along the outer periphery of the solder joint;
Forming a second solder resist outside the first solder resist along the inner periphery of the case bonding portion;
A method of manufacturing a semiconductor module, wherein a slit for exposing the main surface from the solder resist is formed between the first solder resist and the second solder resist.
前記半導体装置として第1及び第2の半導体装置をそれぞれ前記第1及び第2の半田接合部に前記半田により接合し、
前記第1の半導体装置と前記第2の半導体装置をワイヤにより互いに接続し、
前記スリットを前記第1の半田接合部と前記第2の半田接合部の間にも形成することを特徴とする請求項8又は9に記載の半導体モジュールの製造方法。 Forming first and second solder joints as the solder joints;
Bonding the first and second semiconductor devices as the semiconductor devices to the first and second solder joints by the solder, respectively;
Connecting the first semiconductor device and the second semiconductor device to each other by a wire;
10. The method of manufacturing a semiconductor module according to claim 8, wherein the slit is also formed between the first solder joint portion and the second solder joint portion.
隣接する前記レジスト部の間の領域において前記主面を前記半田レジストから露出させることを特徴とする請求項8〜10の何れか1項に記載の半導体モジュールの製造方法。 Forming a plurality of resist portions spaced apart from each other along the outer periphery of the solder joint as the first solder resist;
The method for manufacturing a semiconductor module according to claim 8, wherein the main surface is exposed from the solder resist in a region between the adjacent resist portions.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013149519A JP6094413B2 (en) | 2013-07-18 | 2013-07-18 | Semiconductor module and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013149519A JP6094413B2 (en) | 2013-07-18 | 2013-07-18 | Semiconductor module and manufacturing method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015023128A true JP2015023128A (en) | 2015-02-02 |
JP6094413B2 JP6094413B2 (en) | 2017-03-15 |
Family
ID=52487341
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013149519A Active JP6094413B2 (en) | 2013-07-18 | 2013-07-18 | Semiconductor module and manufacturing method thereof |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6094413B2 (en) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017094189A1 (en) * | 2015-12-04 | 2017-06-08 | 三菱電機株式会社 | Semiconductor module |
JP2018014464A (en) * | 2016-07-22 | 2018-01-25 | 三菱電機株式会社 | Positioning jig and manufacturing method for semiconductor device |
JPWO2017122306A1 (en) * | 2016-01-14 | 2018-04-12 | 三菱電機株式会社 | Heat sink structure, semiconductor device, and method of manufacturing heat sink structure |
JP2018195726A (en) * | 2017-05-18 | 2018-12-06 | 富士電機株式会社 | Semiconductor device and method of manufacturing the same |
JP2019080014A (en) * | 2017-10-27 | 2019-05-23 | 株式会社 日立パワーデバイス | Power semiconductor module |
JPWO2021145250A1 (en) * | 2020-01-16 | 2021-07-22 | ||
WO2022085043A1 (en) * | 2020-10-19 | 2022-04-28 | 三菱電機株式会社 | Semiconductor device |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011100864A (en) * | 2009-11-06 | 2011-05-19 | Toshiba Corp | Semiconductor device and method of manufacturing the same |
JP2013062506A (en) * | 2011-09-12 | 2013-04-04 | Infineon Technologies Ag | Semiconductor device including clad type base plate |
-
2013
- 2013-07-18 JP JP2013149519A patent/JP6094413B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011100864A (en) * | 2009-11-06 | 2011-05-19 | Toshiba Corp | Semiconductor device and method of manufacturing the same |
JP2013062506A (en) * | 2011-09-12 | 2013-04-04 | Infineon Technologies Ag | Semiconductor device including clad type base plate |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108292631B (en) * | 2015-12-04 | 2021-08-06 | 三菱电机株式会社 | Semiconductor module |
JPWO2017094189A1 (en) * | 2015-12-04 | 2018-02-08 | 三菱電機株式会社 | Semiconductor module |
CN108292631A (en) * | 2015-12-04 | 2018-07-17 | 三菱电机株式会社 | Semiconductor module |
WO2017094189A1 (en) * | 2015-12-04 | 2017-06-08 | 三菱電機株式会社 | Semiconductor module |
US10483176B2 (en) | 2015-12-04 | 2019-11-19 | Mitsubishi Electric Corporation | Semiconductor module |
JPWO2017122306A1 (en) * | 2016-01-14 | 2018-04-12 | 三菱電機株式会社 | Heat sink structure, semiconductor device, and method of manufacturing heat sink structure |
JP2018014464A (en) * | 2016-07-22 | 2018-01-25 | 三菱電機株式会社 | Positioning jig and manufacturing method for semiconductor device |
JP2018195726A (en) * | 2017-05-18 | 2018-12-06 | 富士電機株式会社 | Semiconductor device and method of manufacturing the same |
JP2019080014A (en) * | 2017-10-27 | 2019-05-23 | 株式会社 日立パワーデバイス | Power semiconductor module |
WO2021145250A1 (en) * | 2020-01-16 | 2021-07-22 | 三菱電機株式会社 | Semiconductor device and power conversion device |
JPWO2021145250A1 (en) * | 2020-01-16 | 2021-07-22 | ||
JP7418474B2 (en) | 2020-01-16 | 2024-01-19 | 三菱電機株式会社 | Semiconductor equipment and power conversion equipment |
WO2022085043A1 (en) * | 2020-10-19 | 2022-04-28 | 三菱電機株式会社 | Semiconductor device |
JP7486600B2 (en) | 2020-10-19 | 2024-05-17 | 三菱電機株式会社 | Semiconductor Device |
Also Published As
Publication number | Publication date |
---|---|
JP6094413B2 (en) | 2017-03-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6094413B2 (en) | Semiconductor module and manufacturing method thereof | |
KR101204107B1 (en) | Semiconductor die package including universal footprint and method for manufacturing the same | |
JP3868777B2 (en) | Semiconductor device | |
TWI485817B (en) | Microelectronic packages with enhanced heat dissipation and methods of manufacturing | |
JP7241763B2 (en) | POWER SEMICONDUCTOR DEVICE AND MANUFACTURING METHOD THEREOF AND POWER CONVERTER | |
JP4691455B2 (en) | Semiconductor device | |
WO2011121756A1 (en) | Semiconductor device and method for manufacturing same | |
TW201448137A (en) | Power overlay structure and method of making same | |
JP2010021515A (en) | Semiconductor device and its manufacturing method | |
TW201501248A (en) | Power overlay structure and method of making same | |
JP4742893B2 (en) | Heating device mounting apparatus and heat dissipation device | |
JP2006128455A (en) | Semiconductor device and manufacturing method therefor | |
JP5930980B2 (en) | Semiconductor device and manufacturing method thereof | |
JP4385324B2 (en) | Semiconductor module and manufacturing method thereof | |
JP2006049777A (en) | Semiconductor integrated device | |
JP3841007B2 (en) | Semiconductor device | |
KR20220007878A (en) | Electronic devices with double-sided cooling | |
JP4305424B2 (en) | Semiconductor device and manufacturing method thereof | |
JP6423147B2 (en) | Power semiconductor device and manufacturing method thereof | |
WO2017154072A1 (en) | Semiconductor device and method for manufacturing semiconductor device | |
JP4861200B2 (en) | Power module | |
JP6274986B2 (en) | Power semiconductor module and manufacturing method thereof | |
JP6626349B2 (en) | Semiconductor integrated circuit device and method of manufacturing the same | |
JP2008098328A (en) | Structure for surface-mounting electronic components | |
JP2009016380A (en) | Semiconductor apparatus and manufacturing method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20151224 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20161011 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161018 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161104 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170117 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170130 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6094413 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |