JP2015018558A - 単一サイクルの調停 - Google Patents

単一サイクルの調停 Download PDF

Info

Publication number
JP2015018558A
JP2015018558A JP2014143456A JP2014143456A JP2015018558A JP 2015018558 A JP2015018558 A JP 2015018558A JP 2014143456 A JP2014143456 A JP 2014143456A JP 2014143456 A JP2014143456 A JP 2014143456A JP 2015018558 A JP2015018558 A JP 2015018558A
Authority
JP
Japan
Prior art keywords
signal
arbitration
value
circuit
inputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014143456A
Other languages
English (en)
Other versions
JP6450536B2 (ja
JP2015018558A5 (ja
Inventor
ジェロカ スプレート
Jeloka Supreet
ジェロカ スプレート
ニルミニ アベイラテ サンダンマレー
Sandunmalee Nilmini Abeyratne
ニルミニ アベイラテ サンダンマレー
ジョージ ドレスリンスキー ジュニア ロナルド
George Dreslinski Ronald Jr
ジョージ ドレスリンスキー ジュニア ロナルド
ダス レートゥパルナ
Das Reetuparna
ダス レートゥパルナ
ナイジェル マッジ トレヴァー
Trevor Nigel Mudge
ナイジェル マッジ トレヴァー
テオドア ブラーウ デイヴィッド
Theodore Blaauw David
テオドア ブラーウ デイヴィッド
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Michigan
Original Assignee
University of Michigan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US13/940,915 external-priority patent/US9514074B2/en
Application filed by University of Michigan filed Critical University of Michigan
Publication of JP2015018558A publication Critical patent/JP2015018558A/ja
Publication of JP2015018558A5 publication Critical patent/JP2015018558A5/ja
Application granted granted Critical
Publication of JP6450536B2 publication Critical patent/JP6450536B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Bus Control (AREA)
  • Small-Scale Networks (AREA)

Abstract

【課題】集積回路2内の相互接続部6は、信号出力に接続するための複数の信号入力の1つを選択するために調停を提供する。【解決手段】適用された調停は、第1の調停パラメータ値をタイムスタンプ値の形で使用し、2つ以上の信号入力がこのようなタイムスタンプ値を共有する場合は、第2の調停パラメータを最長時間未許可値の形で使用する。信号入力が信号出力にアクセスを許可されたときに、それぞれの信号入力に関連付けられたタイムスタンプ値に適用された時間増分は、その信号入力に関連付けられるサービスの質を反映するために選択される。タイムスタンプ値の間で比較がなされるときは、最低タイムスタンプ値に優先権が与えられる。大きい時間増分値は、低い優先度(サービスの質)に対応する。【選択図】図2

Description

本発明は、データ処理システムの分野に関する。より詳細には、本発明は、調停ポリシーを適用することによって、複数の信号入力の選択された1つと信号出力との間に通信を提供するための相互接続回路の分野に関する。
複数の信号入力の選択された1つと信号出力との間にデータのための通信経路を提供するために、相互接続回路を提供することは公知である。このようなマルチプレクサ回路は、いくつかの信号入力が信号出力に確実にアクセスする優先度を与えられるように、調停ポリシーを適用してもよい。
このような相互接続回路内の課題は、調停に取られる時間を低減する(それによって、調停に取られるサイクル数を低減する、またはより高いクロック周波数の使用が可能になる)一方で、例えば2つ以上のパラメータが調停を制御する場合に、信号入力間の公平を確実にすることである。
一態様から見ると、本発明は、N個の信号入力の選択された1つと信号出力との間にデータのための通信経路を提供するために、相互接続回路を提供し(但し、Nは2以上の整数である)、該相互接続回路は、
該N個の信号入力の1つを選択された信号入力として選択信号に従って選択し、該選択された信号入力を所与のデータを送信する該信号出力に接続するように構成されたマルチプレクサ回路と、
送信するデータをそれぞれが有する複数の該N個の信号入力間の単一サイクル内で調停を実行するように、該選択信号を発生するように構成された調停回路とを含み、
該調停は、
(i)該複数の該N個の信号入力のそれぞれに関連付けられた第1の調停パラメータのそれぞれの値と、
(ii)2つ以上の該複数の該N個の信号入力が、該第1の調停パラメータの共通値を有する際に、該2つ以上の複数の該N個の信号入力のそれぞれに関連付けられた第2の調停パラメータであって、該第2の調停パラメータは、該2つ以上の該複数の該N個の信号入力のそれぞれに対して異なる値を有する、第2の調停パラメータとに従って実行される。
この技法は、第1の調停パラメータおよび第2の調停パラメータに基づいて調停を実行する。2つ以上の信号入力が、第1の調停パラメータに対する共通値を有するときは、次いで第2の調停パラメータを使用して、2つ以上の信号入力がそれらの第1の調停パラメータに結びつく、2つ以上の信号入力の少なくともそれぞれに対して異なる値を有するように、第2の調停パラメータが配置されるので、そうでなければ同じ優先順位を有する信号入力間を解決する。一部の実施形態では、第2の調停パラメータは、第1の調停パラメータといかなる結びつきが生じるかどうかに関わらず、それぞれの信号入力に対して独自の値を有するように配置されてもよい。
複数の信号入力は、それぞれのデータソース回路に接続されてもよく、信号出力は、データ宛先回路に結合されてもよい。データソース回路および宛先回路は、単一集積回路上の相互接続回路と共に形成されてもよい。集積回路内のイントラ回路通信は、集積回路がそれらの設計の精度、および集積回路内に提供された異なる機能ブロック(例えば、システムオンチップ集積回路内)の数が増加するので、重要な処理ボトルネックである。
この技法は、単一信号出力のみが存在する状況に使用されてもよいことが理解されるが、この技法は、複数の信号出力が存在する実施形態に良好に適し、信号出力のそれぞれへのアクセスは、その独自の調停優先度(その独自の調停優先度が異なる信号出力間で同じであろうとなかろうと)に従って個別に調停される。入力数は、対称配置を提供する出力数と同じであってもよいが、入力数が出力数と異なる場合に、他の配置が可能である。
第1の調停パラメータは、対応する入力から送信されたデータに関連付けられた、サービスレベルの質を表す値を有するように配置されてもよい。このような方法で、第1の調停パラメータを使用する調停は、それぞれの信号入力に関連付けられたサービスレベルの所望の質に一致する手法で、信号出力にアクセスを提供するように配置されてもよい。
様々な異なる形の第1の調停パラメータが可能であり、例えば、所与の入力を一定期間中に送信できたデータのパケット数に基づいて、第1の調停パラメータを形成することが可能であるはずである。サービスレベルの質を表す一方で、異なる信号入力間で信号出力へのアクセスを適正に割り当てる調停を提供するために使用され得る、第1の調停パラメータの1つの形は、第1の調停パラメータがタイムスタンプ値であり、選択された信号入力に対するタイムスタンプ値は、その選択された信号入力がデータを送信するときに更新されるものである。各信号入力がデータを送信するときに、タイムスタンプを各信号入力に関連付けることは、複数の信号入力間で信号出力へのアクセスを適正に分割するのに役立つ方法として使用されてもよい。タイムスタンプは、データが送信されたとき、または該当する信号入力が次にデータを送信できると予測されるときを、信号出力に関連付けられた帯域幅のその適正割当に従って示す。
選択された信号入力に関連付けられたサービスレベルの質に従って変化する、時間増分値によりタイムスタンプ値を更新することは、異なる信号入力間で信号出力の利用可能な帯域幅を分割する方法である。増分したタイムスタンプ値は、所与の信号入力が次に信号出力にアクセスするとかなり予測できるときに表すことができる。高い優先度の信号入力は、信号出力にアクセスできるために比較的迅速に再認定するように、適用された小さい時間増分を有するはずである。反対に、低い優先度の信号入力は、比較的長期間が過ぎてから信号出力へのアクセスが認定されるように、適用された比較的大きい時間増分を有することになる。信号出力へのアクセスに対する競合が存在しないときは、送信するデータを有する信号入力のいずれかが、信号出力の関連付けられたタイムスタンプ値に関係なく、信号出力へのアクセスを許可されてもよい。
調停回路は、送信するデータを有し、信号出力へのアクセスに競合する信号入力に関連付けられたタイムスタンプ値を比較するように構成されてもよい。調停回路は、送信するデータを有する1つまたは複数の他の複数の信号入力より高いタイムスタンプ値を有する、送信するデータを有する複数の入力のいずれかを、選択された信号入力として選択の可能性から除去することができる。したがって、単一の信号入力がより低いタイムスタンプ値を有する場合は、すべてのその他の信号入力は除去されることになる。タイムスタンプはアクセスの履歴を反映する。低いタイムスタンプ値は、関連付けられた信号入力が、その他の信号入力に対して、信号出力へのアクセスの信号入力の公平な共有を受領していないことを示す。2つ以上の信号入力がより低いタイムスタンプ値を共有する場合、すべての他の残りの信号入力は除去されることになる。
タイムスタンプ値の保管および操作ならびにタイムスタンプ値の最終的なオーバーフローに関連付けられたサイズ制限に対処するために、調停回路は、信号入力の1つに関連付けられた少なくとも1つのタイムスタンプ値が閾値に達したときに、すべてのタイムスタンプ値を2で除する(1ビット位置だけ右シフトされる)ように構成されてもよい。このような手法は、記憶されるタイムスタンプ値間の識別において一部の解決策を失うが、失ったレゾリューションのレベルを超えるタイムスタンプ値の粗いレベルの相対的な順番が維持される。
信号入力のそれぞれに関連付けられた第2の調停パラメータは、第2の調停パラメータ値が、共通の第1の調停パラメータ値を共有し得る、少なくともそれらの信号入力によって異なる、様々な異なる形を有することができる。公平性を提供し、どの信号入力を選択するべきかを決定する解決策を保証する第2の調停パラメータのそのような1つの形は、第2の調停パラメータが、信号入力が選択された信号入力として役立つように以前に選択された相対的な順番を表すものである。例えば、第2の調停パラメータは、最高の優先度の第2の調停パラメータを有する信号出力にアクセスを以前許可されて以来、最も長い期間を有する信号をもつ、最長時間未許可(LRG)のパラメータの形で相対的な順番を表してもよい。また第2の調停パラメータの他の形を使用してもよく、例えば、第2の調停パラメータが、静的優先度、ラウンドロビンアルゴリズムなどに基づいて割り当てられてもよい。
第1の調停パラメータおよび第2の調停パラメータは、少なくとも論理的に組み合わせた調停パラメータを形成するために連結されてもよく、第2の調停パラメータは組み合わせた調停パラメータの最下位ビット位置を制御する。2つの調停パラメータをこの方法で連結することにより、それらの比較を単純化し加速する一方で、それらの相対的重要性、すなわち、それによって2つの調停パラメータが特定の信号入力の選択を選択された信号入力として制御する作用をする階層を維持する。
組み合わせた調停パラメータの比較は、調停回路が、論理的に組み合わせた調停パラメータを温度計コード化(thermometer coding)して温度計コード化された調停パラメータを生成する働きをする、温度計コード化回路を含む際に加速されてもよい。温度計コード化された調停パラメータは、最高の優先度のこのような温度計コード化された調停パラメータを単一サイクル内で同定し得る手法で、互いに並列比較するのに非常に適している。組み合わせた調停パラメータの異なる部分は、実際には異なる構造内に記憶されてもよいが、すべての温度計コード化を提供するために共に作用する。
温度計コード化された調停パラメータ間の比較を実行するために使用される比較回路は、複数の信号線を備えてもよく、それぞれはこれらの信号線で決定された信号レベルにプリチャージされ、次いでそれぞれは温度計コード化された調停パラメータに従って選択的に放電される。
放電するように選択された複数の信号線は、なされる選択の間にN個の信号入力が存在する場合は、それぞれが第1の調停パラメータの異なる値に関連付けられた信号線の2群であるように、群に分割されてもよい(但し、Xは第1の調停パラメータのビット長であり、その際これは温度計コード化されている)。比較回路は、N個の信号入力のいずれかが、その所与の群に関連付けられた第1の調停パラメータより高い優先度を示す、第1の調停パラメータを有する場合は、所与の群の信号線内のすべての信号線を放電するように構成されてもよい。したがって、より高い優先度の信号入力は、実行することが望まれる優先順位の比較を表す手法で、より低い優先度の信号入力に関連付けられた信号線を放電することになる。
信号線の各群は、第2の調停パラメータの異なるそれぞれの独自の値に対応する、信号線のそれぞれの群内に異なる信号線をもつN個の信号線を含んでもよい。比較回路は、N個の信号入力に関連付けられた第2の調停パラメータに従って、閾値群、すなわち、最高の優先度の第1の調停パラメータに関連付けられた群内の異なる信号線を放電するように構成されてもよく、その結果、閾値群内の単一の信号線は充電されたままであり、それによってN個の信号入力のどれが選択された信号出力として選択されるべきかを識別する。したがって、第1の調停パラメータは、総じて第1の調停パラメータのより低い優先度値に対応する、群の放電を制御するようにみなされてもよく、2つ以上の信号が第1の調停パラメータの値を共有する場合、単一の信号入力がその第2の調停パラメータに従って選択され得るように、閾値群内の放電は、第2の調停パラメータに従って実行される。
上述の調停を提供するために使用される信号線は、信号入力と調停が一旦、解決された信号出力との間でデータ通信もするために好都合に再使用されてもよい。
別の態様から見ると、本発明は、N個の信号入力の選択された1つと信号出力との間にデータのための通信経路を提供するために、相互接続回路を提供し(但し、Nは2以上の整数である)、該相互接続回路は、
該N個の信号入力の1つを選択された信号入力として選択信号に従って選択し、該選択された信号入力を所与のデータを送信する該信号出力に接続するためのマルチプレクサ手段と、
送信するデータをそれぞれが有する複数の該N個の信号入力間の単一サイクル内で調停を実行するように、該選択信号を発生するための調停手段とを含み、
該調停は、
(i)該複数の該N個の信号入力のそれぞれに関連付けられた第1の調停パラメータのそれぞれの値と、
(ii)2つ以上の該複数の該N個の信号入力が、該第1の調停パラメータの共通値を有する際に、該2つ以上の複数の該N個の信号入力のそれぞれに関連付けられた第2の調停パラメータであって、該第2の調停パラメータは、該2つ以上の該複数の該N個の信号入力のそれぞれに対して異なる値を有する、第2の調停パラメータとに従って実行される。
別の態様から見ると、本発明は、N個の信号入力の選択された1つと信号出力との間にデータのための通信経路を提供するための方法を提供し(但し、Nは2以上の整数である)、該方法は、
該N個の信号入力の1つを選択された信号入力として選択信号に従って選択し、該選択された信号入力を所与のデータを送信する該信号出力に接続するステップと、
送信するデータをそれぞれが有する複数の該N個の信号入力の間の単一サイクルにおいて調停を実行するように、該選択信号を発生するステップとを含み、
該調停は、
(i)該複数の該N個の信号入力のそれぞれに関連付けられた第1の調停パラメータのそれぞれの値と、
(ii)2つ以上の該複数の該N個の信号入力が、該第1の調停パラメータの共通値を有する際に、該2つ以上の複数の該N個の信号入力のそれぞれに関連付けられた第2の調停パラメータであって、該第2の調停パラメータは、該2つ以上の該複数の該N個の信号入力のそれぞれに対して異なる値を有する、第2の調停パラメータとに従って実行される。
本発明の前述および他の目的、特徴、ならびに利点は、添付の図面とともに読んで、以下に詳細に記載されている例示的実施形態から明らかになろう。
複数のデータソース回路を複数のデータ宛先回路に接続する、スウィズルスイッチ(swizzle switch)相互接続部を含む集積回路を概略的に示す図である。 組み合わせた調停パラメータを形成するために連結され、次いで組み合わせた調停パラメータ自体が温度計コード化されて、温度計コード化された調停パラメータを形成する、第1の調停パラメータおよび第2の調停パラメータを概略的に示す図である。 送信するデータの選択および調停値の更新を概略的に示す流れ図である。 調停を概略的に示す流れ図である。 プリチャージされ、次いで第1の調停パラメータおよび第2の調停パラメータに従って選択的に放電された、信号線の形で提供された調停回路を概略的に示す図である。
図1は、相互接続回路6を介して複数のデータ宛先回路8に接続された、複数のデータソース回路4を含む集積回路2を概略的に示す。相互接続回路6の形は、同時継続の米国特許出願第13/438,920号に記載されたようなスウィズルスイッチ相互接続の形であってもよく、この内容は参照によりその全体が本明細書に組み込まれる。
スウィズルスイッチ相互接続6は、データソース回路4のいずれかをデータ宛先回路8のいずれかに接続する能力を提供する。この例では、4つのデータソース回路4および同数のデータ宛先回路8が存在している。しかし、これらの数は、異なることが可能である。また、データソース回路4およびデータ宛先回路8が別の実体として示されているが、実際にはこれらの1つまたは複数が、共通の実体であってもよく、例えば、相互接続回路6に接続された汎用プロセッサが、データソースおよびデータ宛先の両方としての役目を果たしてもよい。
上記の同時継続出願に記載されているように、相互接続回路6は、プリチャージされ、次いでソースと宛先との間の調停タスクを実行するために選択的に放電され、ならびに、後続のサイクルにおいて、ソースと宛先との間でデータ値を転送してもよい、信号線を提供される。データソース回路4のいずれかは、データ宛先回路8のいずれかに接続されでもよく、したがって、図1に示された交点にマルチプレクサ回路が提供される。図2に示されたマルチプレクサ回路の列は、データ宛先回路8に該列の下部で接続するために、N個のデータソース回路4の1つを選択する役目を果たす。調停回路は、相互接続回路6内に存在し、プリチャージされ、次いで選択的に放電される信号線を提供する層の下の層内に提供される。したがって、本明細書における図は、調停回路と線(信号線)を並んで示しているが、実際には調停回路は、線を提供する金属層の下の集積回路の層内にあり、そのため、いかなる追加の回路領域も費やさないことになる。この調停回路については、後に記載する。
図2は、pビットの第1の調停パラメータ10およびqビットの第2の調停パラメータ12を概略的に示す。第1の調停パラメータ10は、信号出力のそれぞれに対して実行される調停に関して維持され更新された、仮想クロック値に従って割り当てられたタイムスタンプ値の形を取ってもよく、仮想クロック値はサンプリングされ、データ値を信号出力に送信できる信号入力によってトリガーされる該信号入力のそれぞれに関連付けられる。第2の調停パラメータ12は、信号入力のどれが信号出力へのアクセスを最も長時間許可されていないかを表す値の形であってもよい。したがって、信号入力の1つがアクセスを許可される度に、その他の信号入力に関連付けられた最長時間未許可の値のすべてが、更新されて新しい相対的な順番を反映する。最長時間未許可の状態を表すこのような第2の調停パラメータの使用により、信号入力のそれぞれが異なる第2の調停パラメータ値を有する、第2の調停パラメータが提供される。これにより、第2の調停パラメータ値は、信号入力が第1の調停パラメータ値を共有する際に、該信号入力間の調停を解決するために使用することができることが確保される。
図2に示したように、第1の調停パラメータ10および第2の調停パラメータ12は、組み合わせた調停パラメータ14を形成するために連結されてもよく、第2の調停パラメータは、この組み合わせた調停パラメータ14の最下位部分を形成する。第1の調停パラメータ10と第2の調停パラメータ12をこの方法で組み合わせることにより、第1の調停パラメータ10のより高い電流値に対応するより高次のビット位置が、2つ以上の異なる信号入力に共通する際に、第2の調停パラメータ12が、優先順位間の区別のみに有効になることを確保する。
調停パラメータ値間の比較を加速するために、組み合わせた調停パラメータ値14を温度計コード化して、2p+qを有する温度計コード化された調停パラメータ16を生成する。このような温度計コード化された調停パラメータ値は、どの信号入力が信号出力にアクセスされるべきかを迅速に決定できる、単一サイクル内で並列比較するのにより良好に適している。
図3は、データの送信および調停値の更新に適用された制御を概略的に示す流れ図である。ステップ18では、処理は、少なくとも1つの信号入力が信号出力に通信されるデータ値を有し、スウィズルスイッチ相互接続によって提供されたデータチャネルが空く(利用可能である)まで待機する。ステップ20は、いつでも送信できるデータをもつ2つ以上の信号入力があるかどうかを判定する。いつでも送信できるデータをもつ2つ以上の信号入力がある場合は、ステップ22は、これらの信号入力間の調停(以下に記載する)を実行して、単一の信号入力をそのデータを送信することを許可されるべき選択された信号入力として選択する。ステップ24では、信号入力を選択し、信号入力がそのデータ値を信号データ出力に通過させることを許可する(またはこれが特定の実施形態によって許可された場合は、データ値をバーストする)ために、図1に示されたマルチプレクサ回路を制御する選択された信号入力のために選択信号を発生する。データのこの転送はステップ26で実行される。ステップ28では、選択された信号入力のタイムスタンプが、選択された信号入力に関連付けられたサービスレベルの質を表す時間増分によって増加される。サービスレベルの質が高い信号入力(信号入力に割り当てられる高レベルの帯域幅)は、比較的小さいタイムスタンプ増分に関連付けられる。逆に、優先度が比較的低くサービスレベルの質が低い(比較的低い帯域幅の割当てに対応する)信号入力は、信号入力に適用された比較的高いタイムスタンプ増分を有する。信号入力に関連付けられたタイムスタンプ値を比較すると、最低タイムスタンプ値に優先権が与えられる。信号入力に関連付けられたタイムスタンプ値は、信号出力にアクセスするための信号入力間に競合が存在する際に、該信号が、その優先順位および帯域幅の割当を与えられた信号出力にアクセスされるとかなり予想できるときを表すとみなすことができる。競合が存在しない場合は、送信するデータのあらゆる信号入力が該データを送信し、そのタイムスタンプ値を更新できる。2つ以上の信号入力が送信するデータを有するときは、それらの信号入力のタイムスタンプ値は、第1の調停パラメータとしての役目を果たし、それらの信号入力のどれを信号出力にアクセスするべきかを決定するために比較されてもよい。
ステップ28において適用されたタイムスタンプの増分に続いて、処理はステップ30に進み、信号入力のそれぞれに関連付けられた最長時間未許可値を更新して、ステップ24で選択信号によって選択された信号入力に、信号出力へのアクセスの許可を反映する。最長時間未許可値のすべては、最長時間未許可値が信号出力にアクセスを許可された新しい相対的順序を反映するために更新されることになる。最長時間未許可値は、第2の調停パラメータとしての役目を果たし、すべてが異なる。
図4は、ステップ22で実行される調停を概略的に示す流れ図である。ステップ32は、調停が求められるまで待機する。次いでステップ34は、タイムスタンプ値を比較する。ステップ36は、最低タイムスタンプ値をもつ信号入力が2つ以上存在するかどうかを判定する。ステップ36において、最低タイムスタンプ値をもつ信号入力が1つのみ存在すると判定する場合、この信号入力がステップ38で選択され、処理はステップ32に戻る。ステップ36において、最低タイムスタンプ値をもつ信号入力が2つ以上存在すると判定する場合、処理はステップ40に進み、最低タイムスタンプ値をもつそれらの信号入力に関連付けられた最長時間未許可値を比較する。したがって、第2の調停パラメータは、信号入力が第1の調停パラメータ(最低タイムスタンプ値)に対して共通値を共有する際に効力を発揮する。ステップ42は、信号出力に通信するためにこの信号サイクルの評価中に、最高優先度の最長時間未許可値をもつ信号入力を選択する。最高優先度をもつ最長時間未許可値は、該当する信号入力が最も長時間信号出力にアクセスを許可されなかったことを示すものである。
図5は、図1に示した相互接続回路6の信号出力の1つへのアクセスを制御するための調停回路44を概略的に示す。仮想クロック・カウント値の最上位ビットは、第1の調停パラメータとしての役目を果たし、温度計コード化回路46により温度計コード化されて、相互接続部6を通過する信号線48のそれぞれの群に関連付けられた、1ビット位置を有する温度計コード値を生成する。センス増幅器イネーブルラッチ50は、図5に示した調停回路44の一部によって駆動され、第1の調停値および第2の調停値が信号入力0に関連付けられるときに、アクティブが信号出力にアクセスできる信号入力0を選択する働きをする際に、第1の調停値および第2の調停値は(サービスのそれらの質に関連付けられた)最高優先度を有するので、調停を勝ち取る。温度計コード化回路46によって生成された温度計コード化調停値は、その時点で信号入力0に関連付けられた調停パラメータである。この調停パラメータ値の第1の部分は、図5においてビット(0)〜(15)を含むように示され、これらのビットのそれぞれは、群内の信号線48のいずれも放電しない、群内のすべての信号線48を放電する、または最長時間未許可値を表す温度計コード化された最下位部によって与えられ、レジスタ54内に記憶された第2の調停パラメータに従って信号線の一部を放電する、マルチプレクサ装置52の切り替えを制御する。
図5に示したように、タイムスタンプ値が飽和状態に近いレベルに達した時、または少なくとも1つのタイムスタンプ値が飽和状態に近いときは、そのビット長の半分だけの右シフトは、温度計コード化回路46、レジスタ60、および仮想クロック・カウンタの最下位ビット内にも記憶された温度計コード化調停値に行われる。比較回路は、温度計コード化調停値に従って、プリチャージされた信号線を選択的に放電するゲート56によって提供される。図5は、単一信号入力に関する信号線48の選択的放電を示すが、実際には同じ信号線48の選択された放電がその他の信号入力に関しても実行され、その他の信号入力はそれらの独自の温度計コード化調停値を有することになることが理解されよう。全般的効果は、所与の信号入力に対する比較回路56が、より低い優先度の調停値に関連付けられた信号線の群を放電し、より高い優先度の調停値に関連付けられた信号線48の群を放電しないことである。2つの信号入力が、第1の調停値パラメータを共有する調停値を有する場合は、放電される信号線の群と放電されない信号線の群との間の境界は、それらの2つの信号入力に対して同じになる。したがって、温度計コード化調停値内の「1」ビットと「0」ビットとの間の境界で、信号線の群内のマルチプレクサ装置52によって実行された信号線の部分放電は、それらの個別の最長時間未許可値(第2の調停パラメータ値)により、それらの線を選択的に放電し、したがって、最高優先度の最長時間未許可値をもつ信号入力が識別されるように、これらの最長時間未許可値間で比較がなされる。マルチプレクサ装置58は、レジスタ60内に記憶された2進形式で第1の調停パラメータによって制御され、その信号入力があらゆる調停を勝ち取ったと判定されるかどうかを、その信号入力に対して所与の第2の調停パラメータ値で示す信号線の群の1つを選択する役目を果たす。示された信号入力に対するマルチプレクサ装置58の入力は、信号線0、4、8、…60に接続される。次の信号入力に対するマルチプレクサ装置58への入力、すなわち信号入力1は、信号線1、5、9、…61に対応し、信号線1、5、9、…61から取られる。
全般的なレベルにおいて、調停回路44は、タイムスタンプ値(タイムスタンプ値は、サービスレベルの関連した質に従って許可されると時間増分を受ける)に対応する第1の調停パラメータ値、ならびに第1の調停パラメータ値を比較する同じサイクルにおいて、タイブレーク解決法のために提供される第2の調停パラメータ値(LRG値)の両方を使用して、単一サイクルの調停を提供する。信号線48のプリチャージおよび選択的放電は、単一サイクル内の複数のこのような調停パラメータ値の並列比較をサポートする機構を提供する。
本明細書において、添付の図面を参照しながら本発明の例示的な実施形態を詳細に説明したが、本発明はこれらの正確な実施形態に限定されず、様々な変更および修正が、添付の特許請求の範囲に定義された本発明の範囲および精神から逸脱することなく、当業者によってその中にもたらされ得ることが理解されるべきである。

Claims (20)

  1. N個の信号入力の選択された1つと信号出力との間にデータのための通信経路を提供するための相互接続回路であって、Nは2以上の整数であり、前記相互接続回路は、
    前記N個の信号入力の1つを選択された信号入力として選択信号に従って選択し、前記選択された信号入力を所与のデータを送信する前記信号出力に接続するように構成されたマルチプレクサ回路と、
    送信するデータをそれぞれが有する複数の前記N個の信号入力間の単一サイクル内で調停を実行するように、前記選択信号を発生するように構成された調停回路と
    を含み、
    前記調停は、
    (i)前記複数の前記N個の信号入力のそれぞれに関連付けられた第1の調停パラメータのそれぞれの値と、
    (ii)2つ以上の前記複数の前記N個の信号入力が、前記第1の調停パラメータの共通値を有する際に、前記2つ以上の複数の前記N個の信号入力のそれぞれに関連付けられた第2の調停パラメータであって、前記第2の調停パラメータは、前記2つ以上の前記複数の前記N個の信号入力のそれぞれに対して異なる値を有する、第2の調停パラメータと
    に従って実行される、相互接続回路。
  2. 前記N個の信号入力は、それぞれのデータソース回路に結合され、前記信号出力はデータ宛先回路に結合され、前記相互接続回路、前記データソース回路および前記データ宛先回路のすべては、単一集積回路上に形成される、請求項1に記載の相互接続回路。
  3. M個の信号出力を備え、Mは1以上の整数である、請求項1に記載の相互接続回路。
  4. M=Nである、請求項3に記載の相互接続回路。
  5. 第1の調停パラメータは、対応する信号入力から送信されたデータに関連付けられたサービスレベルの質を表す値を有する、請求項1に記載の相互接続回路。
  6. 前記第1の調停パラメータは、タイムスタンプ値であり、前記選択された信号入力に対する前記タイムスタンプ値は、前記選択された信号入力がデータを送信する際に更新される、請求項5に記載の相互接続回路。
  7. 前記選択された入力に対する前記タイムスタンプ値は、時間増分値を前記選択された入力に対する前記タイムスタンプ値に追加することによって更新され、前記時間増分値は、前記選択された信号入力に関連付けられたサービスレベルの質に従って変化する、請求項6に記載の相互接続回路。
  8. 前記調停回路は、送信するデータを有する複数の信号入力のタイムスタンプ値を比較し、送信するデータを有する1つ以上の他の前記複数の信号入力より高いタイムスタンプ値を有する、送信するデータを有する前記複数の入力のいずれかを前記選択された信号入力として選択から除去するように構成される、請求項7に記載の相互接続回路。
  9. 所与の信号入力増分に関連付けられた前記時間増分値が増加するにつれて、前記N個の信号入力間の前記所与の信号入力により、前記信号出力にアクセスするための相対優先度が低減する、請求項8に記載の相互接続回路。
  10. 前記調停回路は、前記N個の信号入力に関連付けられた少なくとも1つの前記タイムスタンプ値が閾値に達した際に、すべての前記タイムスタンプ値を2で除するように構成される、請求項6に記載の相互接続回路。
  11. 前記第2の調停パラメータは、前記N個の信号入力のそれぞれに割り当てられて、前記N個の信号入力が、前記選択された信号入力として以前に選択された相対的な順番を表す、請求項1に記載の相互接続回路。
  12. 前記第1の調停パラメータおよび前記第2の調停パラメータは、組み合わせた調停パラメータを形成するために連結され、前記第2の調停パラメータは、前記組み合わせた調停パラメータの最下位ビット位置を制御する、請求項1に記載の相互接続回路。
  13. 前記調停回路は、それぞれの温度計コード化された調停パラメータを生成するために、前記N個の信号入力のそれぞれの前記組み合わせた調停パラメータを温度計コード化するように構成された、温度計コード化回路を含む、請求項12に記載の相互接続回路。
  14. 前記調停回路は、前記N個の信号入力のどれが前記選択された信号入力として選択されるかを識別するために、前記温度計コード化された調停パラメータを比較するように構成された比較回路を含む、請求項13に記載の相互接続回路。
  15. 前記比較回路は、それぞれが所定の信号レベルにプリチャージされ、前記温度計コード化された調停パラメータに従って選択的に放電される、複数の信号線を備える、請求項14に記載の相互接続回路。
  16. 前記複数の信号線は、信号線の2群に分割され、それぞれは、前記第1の調停パラメータの異なる値に関連付けられ、Xは前記第1の調停パラメータのビット長であり、N個の信号入力のいずれかが、所与の群の第1の調停パラメータより高い優先度を示す第1の調停パラメータを有する場合は、前記比較回路は、前記所与の群の信号線内のすべての信号線を放電するように構成される、請求項15に記載の相互接続回路。
  17. 信号線の各群は、前記第2の調停パラメータの異なる値に対応する、信号線のそれぞれの群内に異なる信号線をもつN個の信号線を含み、前記比較回路は、閾値群内の単一の信号線が充電されたままであり、それによって前記N個の信号入力のどれが前記選択された信号入力として選択されるべきかを識別するように、前記N個の信号入力に関連付けられた前記第2の調停パラメータのそれぞれの独自の値に従って、より高い優先度の第1の調停パラメータに関連付けられた前記閾値群内の前記異なる信号線を放電するように構成される、請求項16に記載の相互接続回路。
  18. 前記信号線は、前記データを通信するためにも使用される、請求項15に記載の相互接続回路。
  19. N個の信号入力の選択された1つと信号出力との間にデータのための通信経路を提供するための相互接続回路であって、Nは2以上の整数であり、前記相互接続回路は、
    前記N個の信号入力の1つを選択された信号入力として選択信号に従って選択し、前記選択された信号入力を所与のデータを送信する前記信号出力に接続するための、マルチプレクサ手段と、
    送信するデータをそれぞれが有する複数の前記N個の信号入力間の単一サイクル内で調停を実行するように、前記選択信号を発生するための調停手段と
    を含み、
    前記調停は、
    (i)前記N個の信号入力のそれぞれに関連付けられた第1の調停パラメータのそれぞれの値と、
    (ii)2つ以上の前記N個の信号入力が、前記第1の調停パラメータの共通値を有する際に、前記2つ以上の前記N個の信号入力のそれぞれに関連付けられた第2の調停パラメータであって、前記第2の調停パラメータは、前記2つ以上の前記N個の信号入力のそれぞれに対して異なる値を有する、第2の調停パラメータと
    に従って実行される、相互接続回路。
  20. N個の信号入力の選択された1つと信号出力との間にデータのための通信経路を提供する方法であって、Nは2以上の整数であり、前記方法は、
    前記N個の信号入力の1つを選択された信号入力として選択信号に従って選択し、前記選択された信号入力を所与のデータを送信する前記信号出力に接続するステップと、
    送信するデータをそれぞれが有する複数の前記N個の信号入力間の単一サイクル内で調停を実行するように、前記選択信号を発生するステップと
    を含み、
    前記調停は、
    (i)前記複数の前記N個の信号入力のそれぞれに関連付けられた第1の調停パラメータのそれぞれの値と、
    (ii)2つ以上の前記複数の前記N個の信号入力が、前記第1の調停パラメータの共通値を有する際に、前記2つ以上の前記N個の信号入力のそれぞれに関連付けられた第2の調停パラメータであって、前記第2の調停パラメータは、前記2つ以上の前記N個の信号入力のそれぞれに対して異なる値を有する、第2の調停パラメータと
    に従って実行される、方法。
JP2014143456A 2013-07-12 2014-07-11 単一サイクルの調停 Expired - Fee Related JP6450536B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/940,915 2013-07-12
US13/940,915 US9514074B2 (en) 2009-02-13 2013-07-12 Single cycle arbitration within an interconnect

Publications (3)

Publication Number Publication Date
JP2015018558A true JP2015018558A (ja) 2015-01-29
JP2015018558A5 JP2015018558A5 (ja) 2018-12-13
JP6450536B2 JP6450536B2 (ja) 2019-01-09

Family

ID=52258093

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014143456A Expired - Fee Related JP6450536B2 (ja) 2013-07-12 2014-07-11 単一サイクルの調停

Country Status (3)

Country Link
JP (1) JP6450536B2 (ja)
CN (1) CN104283544B (ja)
TW (1) TWI617920B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017010220A (ja) * 2015-06-19 2017-01-12 コニカミノルタ株式会社 調停回路

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020185623A1 (en) 2019-03-08 2020-09-17 Mobileye Vision Technologies Ltd. Priority based management of access to shared resources
TWI817039B (zh) * 2020-09-08 2023-10-01 以色列商無比視視覺科技有限公司 用以管理多個啟動器存取共享資源之方法及系統以及相關電腦程式產品

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09138774A (ja) * 1995-06-07 1997-05-27 Tandem Comput Inc 共用リソースのためのルート裁定方法
JP2002063130A (ja) * 2000-08-23 2002-02-28 Nec Corp バス調停システム
JP2008269555A (ja) * 2007-03-28 2008-11-06 Mitsubishi Electric Corp バス装置
JP2010108275A (ja) * 2008-10-30 2010-05-13 Mitsubishi Electric Corp バス制御装置
JP2010193443A (ja) * 2009-02-13 2010-09-02 Regents Of The Univ Of Michigan クロスバー回路およびそのようなクロスバー回路の動作方法
JP2012114905A (ja) * 2010-11-18 2012-06-14 Regents Of The Univ Of Michigan 適応型優先順位スキームを適用するためのクロスバー回路、およびそのようなクロスバー回路の動作方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5530378A (en) * 1995-04-26 1996-06-25 Xilinx, Inc. Cross point interconnect structure with reduced area
JP2001053800A (ja) * 1999-08-11 2001-02-23 Mitsubishi Heavy Ind Ltd クロスバスイッチ
US7424013B1 (en) * 2001-12-20 2008-09-09 Applied Micro Circuits Corporation System and method for granting arbitrated bids in the switching of information
AU2002368389A1 (en) * 2002-11-21 2004-06-18 Wei-Han Lien Advanced telecommunications router and crossbar switch controller
US7269682B2 (en) * 2005-08-11 2007-09-11 P.A. Semi, Inc. Segmented interconnect for connecting multiple agents in a system
JP5270077B2 (ja) * 2006-08-18 2013-08-21 富士通株式会社 調停回路、クロスバ、リクエスト選択方法、及び情報処理装置
CN102629913B (zh) * 2012-04-11 2014-12-24 浙江大学 适用于全局异步局部同步片上互连网络的路由器装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09138774A (ja) * 1995-06-07 1997-05-27 Tandem Comput Inc 共用リソースのためのルート裁定方法
JP2002063130A (ja) * 2000-08-23 2002-02-28 Nec Corp バス調停システム
JP2008269555A (ja) * 2007-03-28 2008-11-06 Mitsubishi Electric Corp バス装置
JP2010108275A (ja) * 2008-10-30 2010-05-13 Mitsubishi Electric Corp バス制御装置
JP2010193443A (ja) * 2009-02-13 2010-09-02 Regents Of The Univ Of Michigan クロスバー回路およびそのようなクロスバー回路の動作方法
JP2012114905A (ja) * 2010-11-18 2012-06-14 Regents Of The Univ Of Michigan 適応型優先順位スキームを適用するためのクロスバー回路、およびそのようなクロスバー回路の動作方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017010220A (ja) * 2015-06-19 2017-01-12 コニカミノルタ株式会社 調停回路

Also Published As

Publication number Publication date
TWI617920B (zh) 2018-03-11
JP6450536B2 (ja) 2019-01-09
TW201502792A (zh) 2015-01-16
CN104283544B (zh) 2019-01-11
CN104283544A (zh) 2015-01-14

Similar Documents

Publication Publication Date Title
US10037295B2 (en) Apparatus and methods for generating a selection signal to perform an arbitration in a single cycle between multiple signal inputs having respective data to send
US7685346B2 (en) Demotion-based arbitration
US10511537B2 (en) Scheduling method and scheduler for switching
KR20100004048A (ko) 버스 브리지를 위한 액세스 테이블 조회
JP6450536B2 (ja) 単一サイクルの調停
JP2018518773A (ja) イベント発生装置
JP2015018558A5 (ja)
US10019380B2 (en) Providing memory management functionality using aggregated memory management units (MMUs)
US20120089759A1 (en) Arbitrating Stream Transactions Based on Information Related to the Stream Transaction(s)
US8499113B2 (en) Circuit configurations and method for controlling a data exchange in a circuit configuration
US6937133B2 (en) Apparatus and method for resource arbitration
CN116225346B (zh) 一种内存数据访问方法及电子设备
KR20170072645A (ko) 프로세서 및 프로세서에서 데이터를 처리하는 방법
CN107566543A (zh) 一种节点标识设置方法和装置
JP2006318475A (ja) 処理及び記憶能力に制限のある装置における乱数分布発生システム及び方法
JP2005303718A (ja) マトリックス状バス接続システム
US10002099B2 (en) Arbitrated access to resources among multiple devices
CN104412246A (zh) 用于从存储器到处理客户端提供复制数据的系统和方法
WO1999059048A2 (en) Transpose table biased arbitration scheme
JP2001290762A (ja) デジタル・システム及び方法
US11228457B2 (en) Priority-arbitrated access to a set of one or more computational engines
US20190028408A1 (en) Arbiter circuit for crossbar
US10419432B2 (en) Method and apparatus for use with different memory maps
US20210117345A1 (en) Multi-threaded architecture for memory controller data paths
TW202431094A (zh) 共用資源存取控制

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170704

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180726

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180802

A524 Written submission of copy of amendment under article 19 pct

Free format text: JAPANESE INTERMEDIATE CODE: A524

Effective date: 20181102

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181114

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181210

R150 Certificate of patent or registration of utility model

Ref document number: 6450536

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees