JP2014510964A5 - - Google Patents

Download PDF

Info

Publication number
JP2014510964A5
JP2014510964A5 JP2013552707A JP2013552707A JP2014510964A5 JP 2014510964 A5 JP2014510964 A5 JP 2014510964A5 JP 2013552707 A JP2013552707 A JP 2013552707A JP 2013552707 A JP2013552707 A JP 2013552707A JP 2014510964 A5 JP2014510964 A5 JP 2014510964A5
Authority
JP
Japan
Prior art keywords
standby mode
processor
arithmetic circuit
stimulus signal
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013552707A
Other languages
English (en)
Other versions
JP2014510964A (ja
JP5746771B2 (ja
Filing date
Publication date
Priority claimed from US13/362,930 external-priority patent/US9015509B2/en
Application filed filed Critical
Publication of JP2014510964A publication Critical patent/JP2014510964A/ja
Publication of JP2014510964A5 publication Critical patent/JP2014510964A5/ja
Application granted granted Critical
Publication of JP5746771B2 publication Critical patent/JP5746771B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (17)

  1. プロセッサと、
    第2の装置とケーブル接続するためのインタフェースと、
    前記インタフェースにおいて前記第2の装置とケーブル接続されたことを検出する検出要素と、
    演算回路と、
    を備えた装置であって、前記プロセッサが、スタンバイモードにおいて前記演算回路への1つ又はそれ以上の電源接続部をディスエーブルにするものであり、
    前記装置が更に、
    スタンバイ電力源を用いて作動するスタンバイモード制御回路を備え、
    該スタンバイモード制御回路が、前記第2の装置からのスティミュラス信号を検出し、該スティミュラス信号に応答して前記プロセッサに信号を送り、前記プロセッサが前記演算回路の1つ又はそれ以上の電源接続部をイネーブルにするようにし、
    前記スティミュラス信号は、前記検出要素が前記ケーブル接続を検出したことに関連して、前記演算回路と結合されている制御バス上で受信される、装置。
  2. 前記演算回路が、レシーバチップである、請求項1に記載の装置。
  3. 前記装置が、MHL(モバイル・ハイデフニション・リンク)互換デバイスである、請求項1に記載の装置。
  4. 前記演算回路が、複数のトランジスタ素子を含み、前記1つ又はそれ以上の電源接続部がディスエーブルにされたときに前記トランジスタ素子がディスエーブルにされる、請求項1に記載の装置。
  5. 前記演算回路が、スタンバイモードにおいて電源ダウン状態にされる、請求項1に記載の装置。
  6. 前記制御バスと前記演算回路とを接続する第1のスイッチを備え、
    前記第1のスイッチは、前記検出要素が前記ケーブル接続を検出したことに応じて有効となる、請求項1に記載の装置。
  7. 前記スティミュラス信号は、前記制御バス上における電圧レベルの変化である、請求項1に記載の装置。
  8. 装置又はシステムをスタンバイモードに移行させる段階と、
    演算回路への1つ又はそれ以上の電源接続部をプロセッサによってディスエーブルにする段階と、
    スタンバイモード制御回路をスタンバイ電力源により作動させる段階と、
    検出要素にて、第2の装置又は第2のシステムとケーブル接続されたことを検出する段階と、
    前記スタンバイモード制御回路にて前記第2の装置又は第2のシステムからスティミュラス信号を受け取る段階と、
    前記スティミュラス信号に応答して、前記スタンバイモード制御回路から前記プロセッサへの信号を生成し、前記スタンバイモード制御回路からの信号に応答して、前記プロセッサが前記1つ又はそれ以上の電源接続部をイネーブルにする段階と、を含み、
    前記スティミュラス信号は、前記検出要素が前記ケーブル接続を検出したことに関連して、前記演算回路と結合されている制御バス上で受信される、方法。
  9. 前記1つ又はそれ以上の電源接続部をディスエーブルにすることにより、前記演算回路が電源オフモードになる、請求項に記載の方法。
  10. スタンバイモードの前記演算回路の複数のトランジスタをディスエーブルにすることにより、前記装置又はシステムの漏洩電流消費量を低減する段階を更に含む、請求項に記載の方法
  11. 前記演算回路がレシーバチップである、請求項に記載の方法。
  12. 前記装置又はシステムがMHL(モバイル・ハイデフニション・リンク)互換装置又はシステムである、請求項に記載の方法。
  13. 一連の命令を表すデータを格納させた非一時的コンピュータ可読記憶媒体であって、前記命令が、プロセッサによって実行されたときに、
    装置又はシステムをスタンバイモードに移行させる段階と、
    演算回路への1つ又はそれ以上の電源接続部をプロセッサによってディスエーブルにする段階と、
    スタンバイモード制御回路をスタンバイ電力源により作動させる段階と、
    検出要素にて、第2の装置又は第2のシステムとケーブル接続されたことを検出する段階と、
    前記スタンバイモード制御回路にて前記第2の装置又は第2のシステムからスティミュラス信号を受け取る段階と、
    前記スティミュラス信号に応答して、前記スタンバイモード制御回路から前記プロセッサへの信号を生成し、前記スタンバイモード制御回路からの信号に応答して、前記プロセッサが前記1つ又はそれ以上の電源接続部をイネーブルにする段階と、
    を含む動作を前記プロセッサに実施させ
    前記スティミュラス信号は、前記検出要素が前記ケーブル接続を検出したことに関連して、前記演算回路と結合されている制御バス上で受信される、媒体。
  14. 前記1つ又はそれ以上の電源接続部をディスエーブルにすることにより、前記演算回路が電源オフモードになる、請求項13に記載の媒体。
  15. 前記プロセッサによって実行されたときに、スタンバイモードの前記演算回路の複数のトランジスタをディスエーブルにすることにより、前記装置又はシステムの漏洩電流消費量を低減する段階を含む動作を前記プロセッサに実施させる命令を更に含む、請求項13に記載の媒体。
  16. 前記演算回路がレシーバチップである、請求項13に記載の媒体。
  17. 前記装置又はシステムがMHL(モバイル・ハイデフニション・リンク)互換装置又はシステムである、請求項13に記載の媒体。
JP2013552707A 2011-02-07 2012-02-06 低電力スタンバイモード制御回路用装置 Active JP5746771B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201161440131P 2011-02-07 2011-02-07
US61/440,131 2011-02-07
US13/362,930 2012-01-31
US13/362,930 US9015509B2 (en) 2011-02-07 2012-01-31 Mechanism for low power standby mode control circuit
PCT/US2012/023940 WO2012109128A2 (en) 2011-02-07 2012-02-06 Mechanism for low power standby mode control circuit

Publications (3)

Publication Number Publication Date
JP2014510964A JP2014510964A (ja) 2014-05-01
JP2014510964A5 true JP2014510964A5 (ja) 2015-03-19
JP5746771B2 JP5746771B2 (ja) 2015-07-08

Family

ID=46601500

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013552707A Active JP5746771B2 (ja) 2011-02-07 2012-02-06 低電力スタンバイモード制御回路用装置

Country Status (7)

Country Link
US (1) US9015509B2 (ja)
EP (1) EP2673685B1 (ja)
JP (1) JP5746771B2 (ja)
KR (1) KR101912599B1 (ja)
CN (1) CN103348304B (ja)
TW (1) TWI541639B (ja)
WO (1) WO2012109128A2 (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5446439B2 (ja) * 2008-07-24 2014-03-19 富士通株式会社 通信制御装置、データ保全システム、通信制御方法、およびプログラム
US9197340B2 (en) 2012-10-16 2015-11-24 Cadence Design Systems Inc. Connector and interface circuit for simultaneous content streaming and user data from handheld devices
US10231017B2 (en) 2012-10-16 2019-03-12 Sony Corporation Electronic device, charging control method of electronic device, battery power-level display method of electronic device, source device, and sink device
US9026820B2 (en) * 2012-12-29 2015-05-05 Intel Corporation Communication link and network connectivity management in low power mode
CN103797785A (zh) * 2013-06-28 2014-05-14 株式会社东芝 电视装置和遥控器
CN103533281B (zh) * 2013-09-27 2017-01-11 广州视源电子科技股份有限公司 增强兼容性的mhl识别控制电路
US10298413B2 (en) * 2013-11-20 2019-05-21 Entropic Communications Llc Device and method for automatic network detection and formation
WO2015099802A1 (en) 2013-12-28 2015-07-02 Intel Corporation Techniques for increasing energy efficiency of sensor controllers
US9449655B1 (en) 2015-08-31 2016-09-20 Cypress Semiconductor Corporation Low standby power with fast turn on for non-volatile memory devices
CN113553000B (zh) * 2018-07-18 2024-04-12 成都忆芯科技有限公司 降低集成电路功耗的方法及其控制电路
KR20200144738A (ko) 2019-06-19 2020-12-30 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 케이블 연결에 상태에 기초한 소비 전력 저감
KR102505073B1 (ko) * 2020-08-25 2023-02-28 동명대학교산학협력단 인공 지능형 절전 콘센트 시스템
KR102505741B1 (ko) * 2020-08-25 2023-03-02 동명대학교산학협력단 인공 지능형 절전 콘센트

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100234423B1 (ko) * 1995-12-05 1999-12-15 윤종용 컴퓨터 주변기기의 전원제어 장치 및 방법
US6308278B1 (en) * 1997-12-29 2001-10-23 Intel Corporation Supplying standby voltage to memory and wakeup circuitry to wake a computer from a low power mode
US6131167A (en) * 1997-12-31 2000-10-10 Intel Corporation Method and apparatus to reduce power consumption on a bus
US7266389B2 (en) * 2002-08-12 2007-09-04 Broadcom Corporation Device for selective power management for a hand held host
JP4625712B2 (ja) * 2005-04-14 2011-02-02 パナソニック株式会社 半導体集積回路及び電子機器
EP1785809A1 (en) * 2005-11-14 2007-05-16 Texas Instruments Inc. Standby mode for power management
JP2008067024A (ja) * 2006-09-07 2008-03-21 Sharp Corp 表示装置及び表示システム
WO2008085165A1 (en) * 2007-01-10 2008-07-17 Tte Technology, Inc. System and method for control line isolation
JP2008204267A (ja) * 2007-02-21 2008-09-04 Matsushita Electric Ind Co Ltd 送信デバイス
US8086886B2 (en) 2007-08-31 2011-12-27 Silicon Image, Inc. Group power management of network devices
KR20090065905A (ko) * 2007-12-18 2009-06-23 삼성전자주식회사 영상처리장치, 영상처리시스템 및 영상처리장치의전원제어방법
MX2010012854A (es) 2008-05-26 2010-12-21 Koninkl Philips Electronics Nv Metodo para conmutar una fuente de multimedia y sumidero de multimedia desde un modo operativo a un modo en espera, y de un modo en espera a un modo operativo.
US8275914B2 (en) 2008-10-16 2012-09-25 Silicon Image, Inc. Discovery of connections utilizing a control bus
JP2010140291A (ja) * 2008-12-12 2010-06-24 Sony Corp データ受信装置および電源制御方法
KR101512493B1 (ko) * 2009-02-06 2015-04-15 삼성전자주식회사 저전력 시스템온칩
CN201556159U (zh) * 2009-06-30 2010-08-18 青岛海信电器股份有限公司 一种低功耗待机电路以及具有所述电路的液晶显示装置
KR101158715B1 (ko) * 2009-07-24 2012-06-22 삼성전자주식회사 화상형성장치 및 그의 저전력 제어방법
EP2391056B1 (en) * 2010-05-26 2013-08-21 Samsung Electronics Co., Ltd. Media player device and method for wake-up thereof

Similar Documents

Publication Publication Date Title
JP2014510964A5 (ja)
US12074565B2 (en) Photovoltaic module or array shutdown
US20150205339A1 (en) Devices routing wakeup signals using physical layer, methods of operating the same, and data processing systems including the same
JP2016524284A5 (ja)
KR102244114B1 (ko) 시스템 온 칩에서의 메모리 액세스들을 위한 전력 관리
TW201734824A (zh) 使用具有客體協定支援之中繼器的usb介面
US20130275779A1 (en) Terminal device and power supply method for terminal device
JP2014509821A5 (ja)
US20130346640A1 (en) Wakeup method, hot swap method, and device based on high speed inter-chip hsic interface
JP2014194539A5 (ja)
TWI556543B (zh) 電源輸入電路
TWI571734B (zh) 電源管理電路與方法以及電腦系統
WO2012109128A3 (en) Mechanism for low power standby mode control circuit
JP2012154967A5 (ja)
US9146606B2 (en) Computer and waking method thereof
JP2013528300A5 (ja)
US9549373B2 (en) Method for waking a data transceiver through data reception
JP2015119559A5 (ja)
US20150253842A1 (en) Semiconductor device, and power control method for usbotg
TW201333712A (zh) 低耗電的usb3.0主控制裝置與降低usb3.0主控制裝置耗電的方法
WO2019041763A1 (zh) 供电设备和以太网供电的节能方法
JP2014014977A5 (ja)
JP2013187590A5 (ja) 情報処理装置、情報処理装置の制御方法、プログラム、及び記録媒体
CN104276048A (zh) 一种分布式电池管理系统的低压管理系统和方法
TW201232246A (en) Portable electronic device and method for adjusting system performance thereof