JP2014078014A5 - - Google Patents

Download PDF

Info

Publication number
JP2014078014A5
JP2014078014A5 JP2013241593A JP2013241593A JP2014078014A5 JP 2014078014 A5 JP2014078014 A5 JP 2014078014A5 JP 2013241593 A JP2013241593 A JP 2013241593A JP 2013241593 A JP2013241593 A JP 2013241593A JP 2014078014 A5 JP2014078014 A5 JP 2014078014A5
Authority
JP
Japan
Prior art keywords
signal line
gate
display device
driver circuit
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013241593A
Other languages
English (en)
Other versions
JP2014078014A (ja
JP5764185B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2013241593A priority Critical patent/JP5764185B2/ja
Priority claimed from JP2013241593A external-priority patent/JP5764185B2/ja
Publication of JP2014078014A publication Critical patent/JP2014078014A/ja
Publication of JP2014078014A5 publication Critical patent/JP2014078014A5/ja
Application granted granted Critical
Publication of JP5764185B2 publication Critical patent/JP5764185B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Claims (14)

  1. 画素がマトリックス状に配置された表示画面を有するアクティブマトリックス型EL表示装置であって、
    前記画素に印加する映像信号を出力するソースドライバ回路と、
    第1のシフトレジスタ回路と、
    第2のシフトレジスタ回路と、
    前記ソースドライバ回路が出力する前記映像信号を伝達するソース信号線と、
    前記画素を選択する選択電圧、または前記画素を非選択にする非選択電圧を伝達する第1のゲート信号線と第2のゲート信号線を具備し、
    前記表示画面に、光透過性を有するカソード電極が形成され、
    前記カソード電極の上層に、封止膜と、封止フィルムのうち少なくとも一方が形成され、
    前記画素は、
    画素電極と、
    前記画素電極と前記カソード電極間に形成されたEL素子と、
    前記EL素子に電流を供給する駆動用トランジスタと、
    前記EL素子に流れる電流の経路に配置された第1のスイッチ用トランジスタと、
    記駆動用トランジスタのゲート端子と他の端子間を短絡する第2のスイッチ用トランジスタとを有し、
    記第1のスイッチ用トランジスタのゲート端子は、前記第1のゲート信号線が接続され、
    前記第2のスイッチ用トランジスタのゲート端子は、前記第2のゲート信号線が接続され、
    前記第2のゲート信号線に選択電圧が印加されている時は、前記第1のゲート信号線に非選択電圧が印加されるように制御され、
    前記第1のゲート信号線は前記第1のシフトレジスタ回路により制御され、
    前記第2のゲート信号線は前記第2のシフトレジスタ回路により制御されることを特徴とするEL表示装置。
  2. 画素がマトリックス状に配置された表示画面を有するアクティブマトリックス型EL表示装置であって、
    前記画素に印加する映像信号を出力するソースドライバ回路と、
    第1のシフトレジスタ回路と、
    第2のシフトレジスタ回路と、
    前記ソースドライバ回路が出力する前記映像信号を伝達するソース信号線と、
    前記画素を選択する選択電圧、または前記画素を非選択にする非選択電圧を伝達する第1のゲート信号線と第2のゲート信号線を具備し、
    前記表示画面に、光透過性を有するカソード電極が形成され、
    前記カソード電極の上層に、封止膜と、封止フィルムのうち少なくとも一方が形成され、
    前記画素は、
    画素電極と、
    前記画素電極と前記カソード電極間に形成されたEL素子と、
    前記EL素子に電流を供給する駆動用トランジスタと、
    前記EL素子に流れる電流の経路に配置された第1のスイッチ用トランジスタと、
    前記映像信号を、前記駆動用トランジスタに供給する第3のスイッチ用トランジスタと、
    前記駆動用トランジスタのゲート端子と他の端子間を短絡する第2のスイッチ用トランジスタとを有し、
    前記第のスイッチ用トランジスタと、前記駆動用トランジスタとは、同一極性のトランジスタであり、
    前記第1のスイッチ用トランジスタのゲート端子および前記第3のスイッチ用トランジスタのゲート端子は、前記第1のゲート信号線が接続され、
    前記第2のスイッチ用トランジスタのゲート端子は、前記第2のゲート信号線が接続され、
    前記第2のゲート信号線に選択電圧が印加されている時は、前記第1のゲート信号線に非選択電圧が印加されるように制御され、
    前記第1のゲート信号線は前記第1のシフトレジスタ回路により制御され、
    前記第2のゲート信号線は前記第2のシフトレジスタ回路により制御され、
    前記ゲートドライバ回路と、前記画素の駆動用トランジスタとは、同一のプロセスで形成され、
    前記ソースドライバ回路は、半導体チップで形成され、
    前記ゲートドライバ回路への制御信号は、前記ソースドライバ回路でレベルシフトされて、前記ゲートドライバ回路に印加されることを特徴とするEL表示装置。
  3. 前記ゲート信号線に印加する非選択電圧と選択電圧との制御は、前記ゲートドライバ回路のシフトレジスタに入力するスタートパルスに基づいてなされるよう構成されており、
    かつ、前記シフトレジスタの出力側と前記ゲート信号線間に、2以上のインバータ回路が形成されていることを特徴とする請求項1または請求項2記載のEL表示装置。
  4. 前記ゲートドライバ回路の下層と、前記ゲートドライバ回路の上層のうち、少なくとも一方に、
    遮光膜が形成されていることを特徴とする請求項1または請求項2記載のEL表示装置。
  5. 前記駆動用トランジスタと、前記第2のスイッチ用トランジスタとは、同一極性のトランジスタであることを特徴とする請求項1または請求項2記載のEL表示装置。
  6. 前記第2のスイッチ用トランジスタは、マルチゲート構造であることを特徴とする請求項1または請求項2記載のEL表示装置。
  7. 前記ゲートドライバ回路と、前記画素の駆動用トランジスタとは、同一のプロセスで形成され、
    前記ソースドライバ回路は、半導体チップで形成され、
    前記ゲートドライバ回路への制御信号は、前記ソースドライバ回路でレベルシフトされて、前記ゲートドライバ回路に印加されることを特徴とする請求項1記載のEL表示装置。
  8. 前記ソース信号線に印加された電圧を放電するディスチャージ回路と、ソース信号線に印加された電圧を充電するプリチャージ回路のうち、少なくとも一方の回路を、更に具備することを特徴とする請求項1または請求項2記載のEL表示装置。
  9. 前記画素電極を形成している基板は、プラスチック基板であることを特徴とする請求項1または請求項2記載のEL表示装置。
  10. 前記EL表示装置の光出力側に、円偏光板が配置されていることを特徴とする請求項1または請求項2記載のEL表示装置。
  11. 前記トランジスタは、低温ポリシリコン技術で形成されていることを特徴とする請求項1または請求項2記載のEL表示装置。
  12. 前記EL表示装置の温度を測定する温度測定手段を更に具備することを特徴とする請求項1または請求項2記載のEL表示装置。
  13. 前記駆動用トランジスタのゲート端子に接続されたコンデンサを更に具備し、
    前記コンデンサは、前記映像信号に基づく電圧を保持する機能を有し、
    前記コンデンサは、隣接する画素間の、非表示領域に形成されていることを特徴とする請求項1または請求項2記載のEL表示装置。
  14. 前記ソース信号線上に、平滑膜が形成され、
    前記平滑膜上に、前記画素電極が形成されていることを特徴とする請求項1または請求項2記載のEL表示装置。
JP2013241593A 2013-11-22 2013-11-22 El表示装置 Expired - Lifetime JP5764185B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013241593A JP5764185B2 (ja) 2013-11-22 2013-11-22 El表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013241593A JP5764185B2 (ja) 2013-11-22 2013-11-22 El表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2012261971A Division JP2013068964A (ja) 2012-11-30 2012-11-30 El表示装置

Publications (3)

Publication Number Publication Date
JP2014078014A JP2014078014A (ja) 2014-05-01
JP2014078014A5 true JP2014078014A5 (ja) 2014-08-21
JP5764185B2 JP5764185B2 (ja) 2015-08-12

Family

ID=50783311

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013241593A Expired - Lifetime JP5764185B2 (ja) 2013-11-22 2013-11-22 El表示装置

Country Status (1)

Country Link
JP (1) JP5764185B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016052999A1 (ko) 2014-09-30 2016-04-07 주식회사 엘지화학 블록 공중합체
EP3202798B1 (en) 2014-09-30 2022-01-12 LG Chem, Ltd. Block copolymer
EP3202800B1 (en) 2014-09-30 2021-12-29 LG Chem, Ltd. Block copolymer
EP3214102B1 (en) 2014-09-30 2022-01-05 LG Chem, Ltd. Block copolymer
WO2016053007A1 (ko) * 2014-09-30 2016-04-07 주식회사 엘지화학 패턴화 기판의 제조 방법

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0876726A (ja) * 1994-07-08 1996-03-22 Hitachi Ltd Tft液晶表示ディスプレイ
JPH09127885A (ja) * 1995-10-30 1997-05-16 Sony Corp 表示素子
KR100559078B1 (ko) * 1997-04-23 2006-03-13 트랜스퍼시픽 아이피 리미티드 능동 매트릭스 발광 다이오드 화소 구조물 및 이를 동작시키는 방법
JP3444753B2 (ja) * 1997-06-26 2003-09-08 松下電器産業株式会社 アクティブマトリクス型液晶パネルとその製造法および駆動法
JPH11338439A (ja) * 1998-03-27 1999-12-10 Semiconductor Energy Lab Co Ltd 半導体表示装置の駆動回路および半導体表示装置
JP2000010118A (ja) * 1998-06-22 2000-01-14 Hitachi Ltd 液晶表示装置
JP2000098416A (ja) * 1998-09-28 2000-04-07 Sony Corp 液晶表示装置およびそのデータ線駆動回路
JP3879281B2 (ja) * 1998-11-06 2007-02-07 カシオ計算機株式会社 表示装置及び表示装置の駆動方法
JP4423701B2 (ja) * 1999-06-07 2010-03-03 Tdk株式会社 有機el表示装置
JP3829028B2 (ja) * 1999-06-25 2006-10-04 シャープ株式会社 表示素子および投射型表示装置
JP4126909B2 (ja) * 1999-07-14 2008-07-30 ソニー株式会社 電流駆動回路及びそれを用いた表示装置、画素回路、並びに駆動方法
JP2001092412A (ja) * 1999-09-17 2001-04-06 Pioneer Electronic Corp アクティブマトリクス型表示装置
JP3809758B2 (ja) * 1999-10-28 2006-08-16 ソニー株式会社 表示装置及び表示装置の製造方法
JP3823658B2 (ja) * 2000-01-28 2006-09-20 セイコーエプソン株式会社 電気光学装置の駆動回路、駆動方法及び電気光学装置、並びに電子機器
JP2001210122A (ja) * 2000-01-28 2001-08-03 Matsushita Electric Ind Co Ltd 照明装置、映像表示装置、映像表示装置の駆動方法、液晶表示パネル、液晶表示パネルの製造方法、液晶表示パネルの駆動方法、アレイ基板、表示装置、ビューファインダおよびビデオカメラ

Similar Documents

Publication Publication Date Title
EP3185237B1 (en) Pixel circuit, organic electroluminescent display panel and display apparatus
US9478567B1 (en) Thin-film transistor, array substrate and display apparatus
JP2017076622A5 (ja) El表示装置
US20170004775A1 (en) Shift register unit and driving method thereof, gate driving circuit and display apparatus
US10453417B2 (en) Driver circuit
US8575620B2 (en) Circuit board and display device
JP2009276744A5 (ja)
JP2012078798A5 (ja)
JP2014078014A5 (ja)
JP2018013781A5 (ja)
JP2015215611A5 (ja)
US8982114B2 (en) Display device
JP2008070763A5 (ja)
JP2014098901A5 (ja) 半導体装置、表示装置、表示モジュール及び電子機器
JP2007041571A5 (ja)
JP2018067308A5 (ja) 入出力パネル
KR20140126703A (ko) El 표시 장치 및 그 제조 방법
JP2011186450A5 (ja) 液晶表示装置、電子機器
JP2012008535A5 (ja)
JP2011248355A5 (ja)
CN106873273B (zh) 阵列基板及其分区驱动方法、显示模组和显示装置
US20160217727A1 (en) Display panel and driving method thereof as well as display device
JP2009265328A5 (ja)
JP2018013770A5 (ja) 表示装置
US20140204010A1 (en) Display device