JP2013522656A - 複数の表示パネルの駆動および同期化 - Google Patents

複数の表示パネルの駆動および同期化 Download PDF

Info

Publication number
JP2013522656A
JP2013522656A JP2012556248A JP2012556248A JP2013522656A JP 2013522656 A JP2013522656 A JP 2013522656A JP 2012556248 A JP2012556248 A JP 2012556248A JP 2012556248 A JP2012556248 A JP 2012556248A JP 2013522656 A JP2013522656 A JP 2013522656A
Authority
JP
Japan
Prior art keywords
data
panel
rate
subset
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012556248A
Other languages
English (en)
Other versions
JP5642807B2 (ja
Inventor
カスキー、マーク・エス.
ダール、ステン・ヨルゲン・ルドビグ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2013522656A publication Critical patent/JP2013522656A/ja
Application granted granted Critical
Publication of JP5642807B2 publication Critical patent/JP5642807B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1446Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/026Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers

Abstract

複数のパネルにわたったデータの同期化のための方法を提供する。複数のディスプレイにわたってデータを同期させる通信装置を提供する。複数のディスプレイにわたってビデオデータを同期させるコンピュータ読み取り可能媒体を備えるコンピュータプログラムプロダクトを提供する。複数のパネルにわたってデータを同期させるように構成されている少なくとも1つのプロセッサを提供する。異なるレートで、複数のパネルまたはディスプレイ間で、ビデオデータを送って、データの同期化を容易にすることができる。各パネルにおける二重バッファリングにより、データを第1のバッファに書き込み、実質的に同時に、第2のバッファからデータを抽出してディスプレイに書き出すことが可能になる。

Description

分野
以下の記述は一般に、通信デバイスに関し、より詳細には、複数のディスプレイを用いてデータを出力するデバイスに関する。
背景
通信システムは、音声、データ、ビデオなどのような、さまざまなタイプの通信コンテンツを提供するために、および、ユーザがどこに位置しているか(例えば、建造物の内側または外側)に関わらず、また、ユーザが静止しているか、または動いているか(例えば、乗り物の中、歩いている)に関わらず情報を伝達するために、幅広く展開されている。これらのシステムは、利用可能なシステムリソース(例えば、帯域幅、送信電力)を共有することにより、複数のユーザとの通信をサポートすることが可能な多元接続システムであってもよい。多元接続システムは、周波数分割多元接続(FDMA)システム、時分割多元接続(TDMA)システム、コード分割多元接続(CDMA)システム、直交周波数分割多元接続(OFDMA)システム、第三世代パートナーシップ・プロジェクト(3GGP)ロングタームエボリューション(LTE)システムおよび他のものを含む。
人々は、ほとんどすべての彼らの通信ニーズに対して移動デバイスに依存しており、そのため、今日では、たった5年前に比べて、これらのデバイス上で利用可能なより多くの機能がある。これらの複数の機能は、移動デバイスに関係付けられているスクリーン(またはディスプレイ)のサイズによって制限される。したがって、ユーザインターフェースは、それが消費者の経験に関するときに、ボトルネックになっている。このボトルネックを緩和するために、移動デバイスは、今日、移動デバイスに接続できる追加のディスプレイを装備している。より大きなスクリーンサイズの経験が望まれるときに、追加のディスプレイを使用できる。
追加のスクリーンに関係付けられている問題は、表示されている何らかのデータが、単一の大きなディスプレイとして表示されるように、スクリーンを同期させなければならないことである。これは、データを各ディスプレイ上で提示するために信号が通過する必要があるヒンジのような物理的制限を、追加のディスプレイが有するときに、さらに大きな問題となる。
概要
1つ以上の観点の基本的な理解を提供するために、以下の記述は、そのような観点の単純化した概要を与える。この概要は、考えられるすべての観点の広範な概観ではなく、すべての観点の主なまたは重要な要素を識別するようにも、いくつかのまたはすべての観点の範囲を詳細に描写するようにも向けられていない。その唯一の目的は、後に与えられるより詳細な説明に対するプレリュードとして、単純化した形態で1つ以上の観点のいくつかの概念を与えることである。
1つ以上の観点と、対応する開示とにしたがって、さまざまな観点が、例えば、ヒンジのような接続を通過するのに適したものとすることができる、いくつかの信号ラインにより、複数のパネルにわたって描画されるビデオの同期化に関して説明される。さらに、複数のディスプレイは、スケーラブルであり、より多くのディスプレイを追加することは、より多くのシグナリングラインの追加を必要としない。
1つの観点は、複数のパネルにわたったデータの同期化のための方法に関する。方法は、複数のパネルに向けられたデータを、第1のパネルにおいて受信することを含む。データは、第1のレートで受信される。方法はまた、データを分割して、データの第1のサブセットを取り除くことと、データの第2のサブセットを第2のパネルに送ることとを含む。データの第2のサブセットは、第2のレートで送られる。方法はさらに、データの第1のサブセットにより、ディスプレイを更新することとを含む。
1つの観点は、メモリとプロセッサとを備える通信装置に関する。メモリは、第1のレートでビデオデータを受信することと、ビデオデータの少なくとも第1の部分を取り除くこととに関連した命令を保持する。メモリはまた、ビデオデータの少なくとも第2の部分を、第2のレートで、次のパネルに伝達することと、主制御装置から受信したマスタタイミング信号から生成されるローカルタイミング信号に基づいて、ディスプレイを更新することとに関連した命令を保持する。プロセッサはメモリに結合され、メモリ中に保持されている命令を実行するように構成されている。
1つの観点は、複数のディスプレイにわたってデータを同期させる通信装置に関する。通信装置は、複数のディスプレイ上で出力されることになるデータを、第1のレートで受信する手段と、受信データのサブセットを取り除く手段とを備える。さらに、受信データの残りの部分を少なくとも第2のディスプレイに送る手段が含まれている。残りの部分は、第1のレートの関数であるデータレートで送られる。通信装置はまた、マスタタイミング信号に基づいて、ローカルタイミング信号を生成させる手段と、ローカルタイミング信号に基づいて、受信データのサブセットを第1のディスプレイに出力する手段とを備える。いくつかの観点にしたがうと、通信装置は、受信データの残りの部分を直列化する手段を備える。いくつかの観点にしたがうと、通信装置は、受信データのサブセットを第1のバッファに書き込む手段と、第2のバッファからデータを抽出して第1のディスプレイに書き出す手段とを備える。第1のバッファおよび第2のバッファは、ラインバッファまたはフレームバッファとすることができる。
1つの観点は、コンピュータ読み取り可能媒体を備えるコンピュータプログラムプロダクトに関する。コンピュータ読み取り可能媒体には、コンピュータに、第1のレートでビデオデータを受信させるための第1の組のコードと、コンピュータに、ビデオデータの少なくとも第1の部分を取り除かせるための第2の組のコードとが含まれている。さらに、コンピュータ読み取り可能媒体には、コンピュータに、ビデオデータの少なくとも第2の部分を第2のレートで次のパネルに伝達させるための第3の組のコードが含まれている。コンピュータ読み取り可能媒体はまた、コンピュータに、ローカルタイミング信号に基づいて、ディスプレイを更新させるための第4の組のコードを含む。
1つの観点は、複数のパネルにわたってデータを同期させるように構成されている少なくとも1つのプロセッサに関する。プロセッサは、複数のパネルに向けられたデータを、第1のパネルにおいて受信する第1のモジュールを含む。データは、第1のレートで受信される。プロセッサはまた、データを分割して、データの第1のサブセットを取り除く第2のモジュールと、データの第2のサブセットを第2のパネルに送る第3のモジュールとを含み、データの第2のサブセットは、第2のレートで送られる。さらに、プロセッサには、データの第1のサブセットにより、ディスプレイを更新する第4のモジュールが含まれている。
先のおよび関連する目的を達成するために、1つ以上の観点は、以下で十分に記述し、特に特許請求の範囲において示す特徴を備えている。以下の記述および添付図面は、1つ以上の観点のいくつかの例示的な特徴を詳細に示す。しかしながら、これらの特徴は、さまざまな観点の原理を用いることができるさまざまな方法のうちのほんのいくつかを表すにすぎずない。図面とともに考慮するとき、他の利点および新規な特徴が、以下の詳細な説明から明らかになり、開示した観点は、このようなすべての観点およびそれらの均等物を含むように向けられている。
図1は、1つの観点にしたがった、複数のディスプレイを単一のデバイスに提供するシステムを図示する。 図2は、1つの観点にしたがった、複数のパネルにわたってビデオを同期させるように構成されている例示的なシステムを図示する。 図3は、1つの観点にしたがった、複数のパネルにわたったデータの同期化のためのシステムを図示する。 図4は、開示した観点の可能な構成を記述する例示的なシステムを図示する。 図5は、1つの観点にしたがった、複数のパネルにわたったデータの同期化のための方法を説明する。 図6は、1つの観点にしたがって、複数のディスプレイにわたってデータを同期させる例示的なシステムを図示する。
詳細な説明
図面に対する参照とともに、さまざまな観点をこれから記述する。以下の記述において、説明のため、1つ以上の観点の完全な理解を提供するために、多数の特定の詳細な説明を述べる。しかしながら、これらの特定の詳細な説明なしに、そのような観点を実施できることは明白であるかもしれない。他の例において、これらの観点を記述することを容易にするために、よく知られている構造およびデバイスをブロック図の形態で示す。
図1を参照すると、1つの観点にしたがった、複数のディスプレイを単一のデバイスに提供するシステム100が図示されている。システム100は、1つ以上の追加のディスプレイと通信可能に接続できる移動デバイス102を含む。これらの追加のディスプレイは、周辺ディスプレイとすることができ、移動デバイス102は、ユーザによる消費のためのコンテンツ(例えば、データ、ビデオなど)を出力するために使用できるディスプレイ104を含む。ほとんどの移動デバイスのフットプリントサイズに起因して、ディスプレイ104のサイズは制限され得る。しかしながら、移動デバイス102のユーザが、小さいディスプレイ104に制限されることなく、出力を見たいと思うときがあるかもしれない。このケースでは、1つ以上の追加のディスプレイを起動できる。こられの拡張されたディスプレイは、ディスプレイ0 106、ディスプレイ1 108、ないし、ディスプレイN 110とラベル表示されており、ここで、Nは整数である。
単一のデバイスに関係付けられる複数のディスプレイに対して、さまざまな構成が存在し得る。ディスプレイに対する1つ以上の特定の構成をここで示して記述してもよいが、他のさまざまな構成を利用して、複数のディスプレイを単一のデバイスに関係付けることができ、図示されている構成は、開示した観点を説明するためのものであることを理解すべきである。さらに、構成は、特定の数のディスプレイにより図示されているが、ここで示し、記述したディスプレイの数よりも少ないまたは多いディスプレイが存在可能である。
いくつかの観点にしたがうと、追加のディスプレイは、移動デバイス102の一体部分である。しかしながら、他の観点にしたがうと、1つ以上の追加のディスプレイは、分離したコンポーネントであり、移動デバイス102から取り外すことができる。別の観点にしたがうと、移動デバイス102および1つ以上の追加のディスプレイは、互いから分離でき、物理的なコンポーネントおよび必要な回路の両方を接続する接続手段を通して動作可能に接続できる。例えば、ユーザが、追加のディスプレイの起動を望む場合、ユーザは、(ディスプレイが折り重ねられた状態でしまわれている場合)ディスプレイを広げることなどにより、移動デバイス102から追加のディスプレイを選択的に切り離すことができる。別の例において、ユーザは、各スクリーンを移動デバイス102に、また、互いに選択的に接続して、拡張されたスクリーンサイズを達成できる。
追加のデバイスが、移動デバイス102に対して、折り重ねられているか、接続されているか、または、取り付けられているとき、出力を追加の各ディスプレイ上で描画するために、信号が通過する必要があるヒンジまたは他の接続手段112、114、116が存在する。
複数のディスプレイアーキテクチャを有する単一のデバイス(例えば、1つの制御装置)に関係付けられている課題は、ビデオ(または、ユーザに対して表示または描画されている他のデータ)が、複数のディスプレイにわたって分割され、ユーザに単一のスクリーンを提供するために同期したままでなければならないことである。表示パネルが、ヒンジのようなコネクタによって分離されている場合、これらの物理的制限は、パネル(例えば、ディスプレイ)間で通過できる信号の数を低減させ得る。従来のシリアルインターフェースは、複数のパネルにわたってビデオを同期させるように構成されていない。代わりに、従来のシリアルインターフェースは、1対1の構成(例えば、1つの制御装置対1つのパネルのアーキテクチャ)に対して設計されている。
開示した観点は、情報源からビデオストリームを受け入れる1つ以上の外部制御装置を含む。外部制御装置は、複数のパネルへの送信を、バッファリングし、分割し、直列化し、および同期させる。さらに、各受信パネルにおける、外部制御装置のロジックは、(必要な場合)送信を非直列化して、それぞれのローカルパネルに対して送信を同期させる。
図2は、1つの観点にしたがった、複数のパネルにわたってビデオを同期させるように構成されている例示的なシステム200を図示する。複数のディスプレイをカバーするビデオを描画するために、単一の制御装置が、複数のディスプレイの駆動を試みるとき、ビデオが複数のディスプレイにわたって同期して見えるように、出力(例えば、ピクチャ)を同期させるのは困難となり得る。ビデオは、複数のディスプレイにわたって分割され、良好なユーザ経験を提供するために同期したままでなければならない。表示パネルが、さまざまな物理的接続(例えば、ヒンジまたは別の接続手段)によって分離されているとき、制御装置とパネルとの間の信号ラインの数が制限され、それが複数のパネルにわたって同期化することに関するときに課題をもたらす。(ヒンジのような)物理的接続を通過するのに適切な、既存のシリアルインターフェースは、複数のパネルにわたってビデオを同期させるようにセットアップされていない。代わりに、そのようなシリアルインターフェースは、1つの制御対1つのパネルのアーキテクチャ(例えば、1対1の構成)に対して設計されている。
複数のパネルにわたってより良好な同期化を達成するために、システム200は、ビデオデータを直列化および非直列化するために加えられる外部制御装置を含む。各制御装置は、それぞれのパネルに対するデータを選択して、人間の目が検出できるものに対して、許容できる範囲内でパネル間の同期を保持できる。
システム200は、マスタ制御装置またはMSM202として図示されている、通信装置を含み、MSM202は、ディスプレイ(例えば、デバイスディスプレイ)を含む。MSM202は、複数のパネル、ラベル表示されたパネル0 204、パネル1 206、ないし、パネルN 208に関係することができ、ここでNは、整数である。さらに、制御ライン216、218、220、222が図示されている。4つのパネル(例えば、MSM202、パネル0 204、パネル1 206およびパネルN 208)が図示されているが、開示した観点は、任意の数のパネルに適用できる。各パネルに関係付けられている制御装置がある。制御装置は、パネルの外部、または、パネルの内部のものとすることができる。この例は、外部の制御装置を示す。外部制御装置0 210は、パネル0 204に関係付けられており、制御装置1 212は、パネル1 206に関係付けられており、制御装置N 214は、パネルN 208に関係付けられている。接続手段224、226、228によって、さまざまなパネルを分離できる。
ビデオインターフェース222(例えば、液晶ディスプレイ制御装置(LCDC)から外部制御装置0 210まで)は、MSM202が1つの大きなパネルを駆動しているかのようにビデオデータを供給する。例えば、ビデオインターフェース222は、限定的ではないが、モバイルインダストリプロセッサインターフェース(MIPI)、モバイルディスプレイデジタルインターフェース(MDDI)、または、レッド、グリーン、ブルー(RGB)インターフェースとすることができる。
制御装置0 210は、データを二重バッファリングし、それにより、MSM202からのデータを第1のバッファに書き込むことが可能になる一方で、データは、パネル(例えば、パネル0 204ないしパネルN 208)に書き出すために第2のバッファから抽出される。いくつかの観点にしたがうと、バッファは、ラインごとのベースでデータをバッファリングするラインバッファである。他の観点にしたがうと、バッファは、フレームごとのベースでデータをバッファリングするフレームバッファである。制御装置0 210が、1つ以上のフレームバッファを含む場合、それは、スクリーンに送るべきデータ新しいデータがない場合に、MSM202がスリープモードに移行することを可能にする(例えば、ディスプレイ制御装置からのデータが、MSM202からの何らかの動作なしで、同じ情報を繰返し送ることによってパネルをリフレッシュしている)。
抽出され、他のパネルに書き出されるデータは、直列化されて、次のパネルに、および、後続のパネルにシフトされ得る。同期化は、個々のパネル制御装置が、それらのそれぞれのパネルにデータを同時に(または、実質的に同時に)書き出すことを保証することによって実行される。
制御装置0 210は、パネル1 206およびパネルN 208に対してビデオデータ230を直列化する。制御装置1 212および制御装置N 214は、ビデオデータを非直列化して、それぞれのパネル(例えば、パネル1 206およびパネルN 208)を駆動する。パネル1の制御装置212が、そのそれぞれのデータ部分を取り除いた後に、パネルN 208に対するデータ232が、パネル1の制御装置212から送られる。
制御装置0 210、制御装置1 212および制御装置N 214は、(それぞれのビデオインターフェース234、236、238を通して)タイミング信号をそれらのそれぞれのパネルに提供し、それにより、ビデオがすべてのパネルにわたって同期される。MSM202から到来するデータは、ローカルパネルに対する制御装置によってローカルに記憶され、パネル上で表示されるデータが同期されるようにローカルディスプレイに対して駆動される。
各パネルに対する制御装置は、タイミング信号をパネルに提供する。それぞれのパネルに対する制御装置は、互いに通信する必要はないが、主制御装置またはMSM202によって同期され得る。
図3は、1つの観点にしたがった、複数のパネルにわたったデータの同期化のためのシステム300を図示する。システム300は、ワイヤレス通信環境またはワイヤード通信環境中で利用でき、第1のパネル302と呼ばれるワイヤレス通信装置を含むことができる。代わりに、通信装置は、ワイヤードとすることができる。
第1のパネル302は、複数のパネル(またはディスプレイ)に対して向けられたデータを受信するように構成できる。例えば、第1のパネル302は、多数の他のパネルに関係することができ、多数の他のパネルのうちの1つは、第2のパネル304として図示されている。第1のパネル302は、主制御装置306からデータを受信でき、主制御装置306は、第1のパネル302の外部の(例えば、別のデバイス上に統合された)ものとすることができ、または、第1のパネル302に統合された(例えば、同じデバイス上に統合された)ものとすることができる。
データは、第1のレート308で受信され得る。いくつかの観点にしたがうと、主制御装置306は、データを表示する複数のパネルがあることに気付いていない。したがって、主制御装置306は、データが3つのパネルに移行していくこと、および、同期化が必要とされることに気付いておらず、第1のパネル302、第2のパネル304および第3のパネル326が1つの大きなディスプレイであるように、データを送る。例えば、受信機コンポーネント310は、大きな表示サイズ(例えば、ディスプレイの数を乗算したディスプレイの画素サイズ)に、各画素に対して必要なバイトの数と、パネルが駆動されるレートとを乗算することに基づくレートで、主制御装置306からデータを受信できる。
第1のパネル302には、受信したデータからデータの第1のサブセットのデータを取り除くように構成されているパーティションコンポーネント312が含まれている。データの第1のサブセットは、受信データの第1の部分とすることができる。例えば、4つのパネルがある場合に、パーティションコンポーネント312は、データの最初の4分の1(例えば、データの4分の1)を取り除くように構成できる。
いくつかの観点にしたがうと、パーティションコンポーネントは、データの第1のサブセットを二重バッファリングするために、第1のバッファ314と、第2のバッファ316とを備える。データを二重にバッファリングすることは、受信データの第1の部分を第1のバッファ314に書き込むことと、第2のバッファ316からデータを抽出することとを含む。第2のバッファ316から抽出されたデータは、ディスプレイ318に書き出される。すべてのデータが、第2のバッファ316から抽出された後、バッファは、連続的に役割を逆にする。例えば、第1のバッファ314に書き込まれているデータが抽出されて、ディスプレイ318に書き出され、受信データの第1の部分が、第2のバッファ316に書き込まれる。
第1のバッファ314および第2のバッファ316は、ラインバッファまたはフレームバッファとすることができる。バッファがラインバッファである場合、各ラインの第1の部分(または、各ラインのそれぞれの部分)が、ラインごとのベースで取り除かれる。バッファがフレームバッファである場合、各フレームの第1の部分(または、各フレームのそれぞれの部分)が、フレームごとのベースで取り除かれる。
送信コンポーネント320は、データの第2のサブセットを第2のパネル304に送ることができ、データの第2のサブセットは、データの第1のサブセットの除去後に残っているデータを含むことができる。データの第2のサブセットを送るために、送信コンポーネント320は、データの第2のサブセットを送るべき第2のレート322を決定できる。第2のレート322を決定するために、翻訳コンポーネント324が、残りのパネルに送られるデータ量に比例して、第1のレート308を低減させることができる。例えば、3つのパネルがある場合、3分の2の、残りのデータ(第1のパネル302が取り除いた後のそれぞれの部分である)が、残りのパネルに送られることになる。それゆえに、第2のレート322は、第1のレートの3分の2である。
別の例において、4つのパネルがある場合、第2のレートは、第1のレートの4分の3である。5つのパネルがある場合、第2のレート322は、第1のレート308の5分の4である、などである。
より詳細な例において、3つのパネル(第1のパネル302、第2のパネル304および第3のパネル326)があり、各パネルは、272×480ディスプレイを含む。主制御装置306は、3つのパネルがあることに気付いていない。代わりに、主制御装置306は、それが、1つの大きなスクリーン(例えば、816×480ディスプレイ)を駆動していることだけを気付いている。大きなスクリーンのサイズは、スクリーンの数(この例では3)を選び、画素の数(この例では272)を乗算することによって決定され、結果として816(3*272)を生じる。スクリーンは、60Hzで駆動され、816×480画素のそれぞれは、3バイトを必要とする。したがって、第1のレート308は、大きなディスプレイサイズ(816×480)に3バイトと60Hzとを乗算する(816*480*3*60)ことによって決定され、すなわち、1秒当たり70502400バイト(Bps)である。3つのパネルがあるので、データの3分の1が、各パネルに進む。データの3分の1が第1のパネル302に進み、他の3分の2が、第2のパネル304および第3のパネル326に進む。例を続けると、第2のレート322は、47001600Bps(第1のレート308の3分の2)である。第3のレート328は、第2のレート322の半分、すなわち、第1のレート308の3分の1であり、23500800Bpsになるであろう。
いくつかの観点にしたがうと、第1のパネル302は、直列化コンポーネント330を含み、直列化コンポーネント330は、データが第2のパネル304に送られる前に、データの第2のサブセットを直列化するように構成されている。データの直列化により、データを物理的接続手段332、334(例えば、ヒンジ)を通して送ることが可能になる。第2のパネル304は、非直列化コンポーネント336を備え、非直列化コンポーネント336は、受信した、データの第2のサブセットを非直列化するように構成されている。第2のパネル304は、二重バッファ336、338およびディスプレイ340を含むことができる。第3のパネル326もまた、非直列化コンポーネント342、二重バッファ344、346およびディスプレイ348を含むことができる。二重バッファ336、338、344、346は、第1のバッファ314および第2のバッファ316と同様に動作する。
第2のパネル304は、データの第2のサブセットの少なくとも一部(例えば、第2のパネル304によって表示すべきデータ)を取り除く。データの残りは、第3のパネル326(または後続のパネル)に送られて、第3のパネル326(または後続のパネル)によって表示すべきデータが取り除かれる。第3のレート328を利用して、第2のパネル304から第3のパネル326にデータのサブセットを転送できる。第3のレート328は、システム300中に含まれるパネルの数に基づき、また、第1のレート308および/または第2のレート332に基づく、データレート翻訳の関数である。3つのパネルを有するこの例では、第3のレート328は、第2のレート322の半分(すなわち、第1のレート308の3分の1)である。
複数のパネルに対して、結果として得られるデータを同期して提供するために、データは、異なるレートで異なるパネルに送られて、それにより、ラインが、ほぼ同じレートで、複数のパネル(または複数のパネルに対して更新されるフレーム)上に描かれている。このレートの同期は、各ディスプレイ上で描画されるかもしれず、人間の目によって検出され得る、テアリング、位置ずれ、または普通でない、目をそらさせる動作を緩和できる。
ラインバッファの例において、第1のパネル302は、データの第1のサブセットを取得し、データの第1のサブセットは、第1のバッファ314および第2のバッファ316に対して適切なデータ量である。例えば、第1のパネル302が、200画素の幅であり、主制御装置306が、600画素を送る場合、第1のパネル302は、データの第1のサブセットとして、第1の200画素(例えば、画素1ないし200)を取得する。第2のパネル304は、画素の第2の部分(例えば、画素201ないし400)を選び、第3のパネル326は、画素の第3の部分(例えば、401ないし600)を選ぶ。フレーム全体が送られる場合、フレームの同様の分割が起こる。いくつかの観点にしたがうと、パネルは、全バッファを記憶してもよく、全バッファを再生してもよい。いくつかの観点にしたがうと、ラインのセグメントが記憶されてもよく、ラインの残りが後続のパネルに送られる。
システム300は、主制御装置306に動作可能に結合しているメモリ350を含むことができる。メモリ350は、主制御装置306の外部のものとすることができ、または、主制御装置306内に存在できる。メモリ350は、データ同期に関連した情報と、通信ネットワーク中で送受信される信号に関連した他の適切な情報とを記憶できる。
メモリ350は、主制御装置306および第1のパネル302間の通信(例えば、主制御装置306を通した、メモリから第1のパネル302へのデータ転送)を制御するための動作を取る、データの同期化に関係付けられているプロトコルを記憶できる。メモリ350はまた、主制御装置306および他のコンポーネント(例えば、パネル)間の通信を制御するための動作をとることに関係付けられているプロトコルを記憶でき、それにより、システム300は、記憶されているプロトコルおよび/またはアルゴリズムを用いて、ここで記述したような、ワイヤレスまたはワイヤードのネットワークにおける改善した通信を達成できる。ここで記述したデータ記憶(例えば、メモリ)コンポーネントは、揮発性メモリまたは不揮発性メモリのいずれかとすることができ、あるいは、揮発性メモリおよび不揮発性メモリの両方を含むことができる。実例として、限定的ではないが、不揮発性メモリは、読み出し専用メモリ(ROM)、プログラム可能ROM(PROM)、電気的にプログラム可能ROM(EPROM)、電気的に消去可能ROM(EEPROM)、またはフラッシュメモリを含むことができる。揮発性メモリは、外部キャッシュメモリとして動作するランダムアクセスメモリ(RAM)を含むことができる。実例として、限定的ではないが、RAMは多くの形態で利用でき、例えば同期RAM(DRAM)、ダイナミックRAM(DRAM)、同期DRAM(SDRAM)、倍速データレートSDRAM(DDR SDRAM)、エンハンストSDRAM(ESDRAM)、シンクリンクDRAM(SLDRAM)、およびダイレクトラムバスRAM(DRRAM(登録商標))がある。開示した観点のメモリは、これらに限定されず、これらおよび他の任意の適当なタイプのメモリを備えるように意図されている。
いくつかの観点にしたがうと、メモリ350は、第1のレートでビデオデータを受信することと、ビデオデータの少なくとも第1の部分を取り除くこととに関連した命令を保持する。メモリ350はまた、第2のレートで、次のパネルに対して、ビデオデータの少なくとも第2の部分を伝達することと、主制御装置から受信したマスタタイミング信号から生成されるローカルタイミング信号に基づいてディスプレイを更新することとに関連した命令を保持する。
さらに、メモリ350は、主制御装置に関係付けられているパネルの量と、パネルに関係付けられているディスプレイの画素サイズと、各画素に対するバイトの数との関数として、データレートを決定することに関連した命令を保持する。
いくつかの観点にしたがうと、メモリ350は、ビデオデータを第1のバッファに書き込むことと、ビデオデータを第2のバッファから抽出してディスプレイに送ることとに関連した命令を保持する。いくつかの観点にしたがうと、第1のバッファと、第2のバッファは、ラインごとのベースで更新されるラインバッファである。いくつかの観点にしたがうと、第1のバッファと第2のバッファは、フレームごとのベースで更新されるフレームバッファである。
さらに、メモリ350は、主制御装置からマスタタイミング信号を受信することに関連した命令を保持する。メモリ350はまた、マスタタイミング信号を参照してローカルタイミング信号を生成させることと、少なくとも次のパネルに同期している時間でディスプレイを更新することとに関連した命令を保持する。
通信ネットワークにおけるデータの同期化に関連した情報の分析を容易にするために、少なくとも1つのプロセッサ352を、主制御装置306、メモリ350および/または第1のパネル302に動作可能に接続できる。プロセッサ352は、主制御装置306および/または第1のパネル302により受信される情報を分析し、および/または生成させることを専用とするプロセッサ、システム300の1つ以上のコンポーネントを制御するプロセッサ、ならびに/あるいは、主制御装置306および/または第1のパネル302により受信される情報を分析し、および生成させ、かつ、システム300の1つ以上のコンポーネントを制御するプロセッサとすることができる。
いくつかの観点にしたがうと、プロセッサ352は、複数のパネルにわたってデータを同期させるように構成されている。プロセッサ352は、複数のパネルに対して向けられたデータを第1のパネルで受信する第1のモジュールを含むことができる。データは第1のレートで受信される。さらに、データの第1のサブセットを取り除くようにデータを分割する第2のモジュールと、データの第2のサブセットを第2のパネルに送る第3のモジュールとが含まれる。ここで、データの第2のサブセットは、第2のレートで送られる。プロセッサ352はまた、データの第1のサブセットによりディスプレイを更新する第4のモジュールを含む。いくつかの観点にしたがうと、プロセッサ352はまた、第1のレートと残りのパネルの数とに比例した第2のレートを決定する第5のモジュールを含む。
図4は、開示した観点の可能性ある構成を記述する例示的なシステム400を図示する。システム400は、開示した観点の例を記述する目的で図示されており、さまざまな観点をこの例に限定することを意味していないことに注目すべきである。
システム400は、ラベル表示された3つのパネル、パネル0 402、パネル1 404およびパネル2 406を含む(しかしながら、異なる数のパネルを利用できる)。パネル0 402は、汎用の制御装置、または、図示するように、移動局モデム(MSM410)を含むことができる。MSM410は、この例において、RGBインターフェース412を通してデータを送る。RGBインターフェース412は、液晶ディスプレイ(LCD)パネルを駆動するために利用できる並列インターフェースである。RGBインターフェースを示しているが、MSM410は、他のインターフェースをサポートできる。
パネル0 402には、プログラム可能論理デバイスが含まれており、プログラム可能論理デバイスは、図示するような、フィールドプログラム可能ゲートアレイ(FPGA414)、または、別のデバイス(例えば、複合プログラム可能論理デバイス(CPLD)、特定用途向け集積回路(ASIC)、プログラム可能論理制御装置(PLC)など)とすることができる。
データのいくつかは、交互ラインバッファ416、418に預けられる。データのストリームがラインバッファに書き込まれるとき、状態機械(例えば、制御ブロック420)は、他のラインバッファからディスプレイ422にデータを送り出している。データがFPGA414によって受け取られるデータレート(例えば、第1のレート)は、制御ブロック420がデータをディスプレイ422に書き出すデータレートとは異なる。この例において、第1のレートは、(ここでは、3つのパネルがあることから)制御ブロック420がデータをディスプレイ422に書き出すレートの3倍の速さである。
ラインバッファ416、418によって実行される機能は、フィルタリング動作の一部として、交互になることができる。ディスプレイ422に特有のデータは、ラインバッファ416、418によって処理される。パネル1 404およびパネル2 406上のディスプレイ424、426に対して向けられるデータは、並直列コンバータ428に送られる。データは直列化されて、第1のレートで、430において図示されるようなヒンジをわたって送られる。この例において、第1のレートは、400Mbpsである。
データは、パネル1 404のプログラム可能論理デバイス(例えば、FPGA432)に到着する。直並列コンバータ434は、ディスプレイ424上で出力されるように向けられたデータに対して直並列変換を実行できる。データは、交互ラインバッファ436、438に送られて、状態機械(制御ブロック440)が、データをディスプレイ424に送る。
パネル2 406に向けられたデータは、442における、ヒンジまたは他の物理的接続手段をわたってFPGA444(または他のプログラム可能論理デバイス)に送られて、直並列コンバータ446、交互ラインバッファ448、450および状態機械(制御ブロック452)によって処理される。データは、ディスプレイ426上でユーザに出力される。
図示するように、パネル(パネル0 402、パネル1 404およびパネル2 406)は、3つのパネルにわたって書き出される1つのラインにわたって同期して駆動される。例えば、画素のトップのラインがパネルに書き出され、次に、画素の第2のラインがパネルに書き出され、次に、画素の第3のラインがパネルに書き出される、などである。各パネルは、他のパネルに対して独立して更新されないが、代わりに、複数のディスプレイにわたってラインごとに更新される。更新は、すべてのパネルにおいて、実質的に同時に起こる。
代替の例において、ラインバッファ416、418、436、438、448および450は、フレームバッファとすることができる。第1のフレームがパネルに書き出され、次に、第2のフレームがパネルに書き出される、などである。各パネルは、複数のディスプレイにわたってフレームごとに更新される。更新は、すべてのパネルにおいて実質的に同時に起こる。
図4の例において、ディスプレイ422、424、426は、272×480ディスプレイとすることができる。プロセッサクロック(PCLK)または第1のデータレートは、等式、3(ディスプレイ)*272(画素)*480(画素)80*1.2(各画素に対するバイト)=31.3MHzに基づいて計算できる。RGBインターフェース412は、PCLKレートまたは31.3MHzでデータを送ることができる。RGB1(454)において送られるデータは、ローカルのタイミング信号PCLK1のデータレートで送られることができ、PCLK1は、PCLK/3である。430で送られるデータは、約400Mbpsで送られ、パネル1 404およびパネルN 406だけに対するデータである。RGB2(456)においてディスプレイ424に送られるデータは、ローカルのタイミング信号PCLK2のデータレートで送られ、PCLK2は、PCLK/3に等しい。442において送られるデータは、おおよそ200Mpsのレートで送られ、パネルN 406だけに対するデータである。データは、RGB3(458)によってディスプレイ426に送られ、ローカルクロックPCLK3のデータレートで送られ、PCLK3は、PCLK/3に等しい。
ここで示し、上述した例示的なシステムを考慮して、開示した主題にしたがって実現しても方法は、さまざまなフローチャートに関連してより良く理解されるだろう。説明を簡単にするために、一連のブロックとして方法を示し、説明しているが、いくつかのブロックは、異なる順序で発生することがあり、および/または、ここで描写および記述しているブロック以外の他のブロックと実質的に同時に発生することがあることから、請求される主題はブロックの数または順序によって限定されないことを理解および認識すべきである。さらに、図示したすべてのブロックがここで記述する方法を実現するために要求されなくてもよい。ブロックに関係付けられた機能は、ソフトウェア、ハードウェア、それらの組み合わせ、または他の任意の適切な手段(例えば、デバイス、システム、プロセス、コンポーネント)により実現してもよいことを理解すべきである。追加として、この明細書全体を通して開示する方法は、さまざまなデバイスに対してそのような方法を移送するおよび転送することを容易にするために製品上に記憶できることをさらに理解すべきである。例えば、状態図におけるように、一連の相互に関係付けられた状態またはイベントとして、方法を代わりに表すことができることを、当業者は理解および認識するだろう。
図5は、1つの観点にしたがった、複数のパネルにわたったデータの同期化のための方法500を説明する。方法500は、複数のパネルに含まれている1つのパネルである第1のパネルによって実行できる。ビデオデータ(または、ユーザによって消費するために出力される他のデータ)を直列化し、非直列化するために、(各パネルにおいて)外部制御装置を追加できる。各制御装置は、そのパネルに対するデータを選択できる。パネル間の同期化は、人間の目が検出できるものに対して許容できる範囲内で維持され得る。そのような同期化は、いくつかの信号ラインにより達成でき、いくつかの信号ラインは、パネル間のコネクタのような物理的制限を横切るのに適している。さらに、パネルの数はスケーラブルであり、より多くのパネル(またはディスプレイ)を追加することは、より多くのシグナリングラインの追加を必要としない。
方法500は、502において、複数のパネルに向けられたデータが受信されるときに開始する。いくつかの観点にしたがうと、データはビデオデータである。データは、主制御装置を含む移動デバイスから受信され得る。いくつかの観点にしたがうと、データは、第1のパネルの必須のコンポーネントである主制御装置から受信され得る。データは、第1のレートで受信され得、第1のレートは、ディスプレイの数と、ディスプレイの画素サイズと、各画素に必要なバイトの数との関数である。
504において、受信データは、データの第1のサブセットを取り除くために分割される。データの第1のサブセットは、(例えば、ディスプレイ上で)第1のパネルによって提示されることになるデータとすることができる。例えば、データの第1のサブセットは、バッファのタイプ次第で、ラインの第1の部分、または、フレームの第1の部分とすることができる。
いくつかの観点にしたがうと、データを分割することは、データの第1のサブセットを二重バッファリングすることを含む。二重のバッファリングは、データの第1のサブセットを第1のバッファに書き込むことと、第2のバッファからデータを抽出することとを含む。抽出したデータは、第1のパネルのディスプレイに書き出される。すべてのデータが第2のバッファから抽出された後に、バッファは役割を変更し、データは第2のバッファに書き込まれ、実質的に同時に、データは、第1のバッファから抽出されて、ディスプレイに書き出される。いくつかの観点にしたがうと、データは、データが到着したレート(例えば、第1のレート)とは異なるレートで、ディスプレイに書き出される。
いくつかの観点にしたがうと、分割することは、ラインバッファを用いて、ラインごとのベースで、データの第1のサブセットを取り除くことを含む。いくつかの観点にしたがうと、分割することは、フレームバッファを用いて、フレームごとのベースで、データの第1のサブセットを取り除くことを含む。
データの第1のサブセットが取り除かれた後に残っている受信データの部分は、第2のサブセット中に実際に含まれているデータ量にかかわらず、データの第2のサブセットと呼ばれる。例えば、データの第2のサブセットは、データの複数の部分を含むことができ、1つの部分は、複数のパネル中の残りの各パネルに対するものである。例えば、5つのパネルがある場合、第1のパネルは、(データの第1のサブセットとして)データの5分の1を取り除き、データの第2のサブセットは、残りの、5分の4のデータである。506において、データの第2のサブセットは、残りのパネルに送られる。
データの第2のサブセットは、第2のレートで送ることができる。残りのパネルの数(例えば、第1のパネルを含んでいないパネルの数)を決定し、残りのパネルの数を利用することによって、第2のレートを確立できる。したがって、第2のレートは、残りのパネルの数に比例している。再度、5つのパネルの例を参照すると、第2のレートは、第1のレートの5分の4である。
いくつかの観点にしたがうと、方法500は、第2のパネルに送る前に、データの第2のサブセットを直列化することを含む。508において、第1のパネルに関係付けられているディスプレイは、データの第1のサブセットにより更新される。
いくつかの観点にしたがうと、方法500は、マスタタイミング信号を受信することを含み、マスタタイミング信号は、主制御装置から受信され得る。ローカルタイミング信号が、第1のパネルと第2のパネルとのそれぞれにおいて生成される。ローカルタイミング信号は、マスタタイミング信号を参照する。さらに、第2のパネル(および後続のパネル)により生成されるローカルタイミング信号に基づいて、第2のパネル(および後続のパネル)と同期している時間でディスプレイを更新するために、ローカルタイミング信号が参照される。第2のパネル(および後続のパネル)は、主制御装置から、それぞれのマスタタイミング信号を受信する。
方法500は、データの第2のサブセットを取得することにより、第2のパネルで継続できる。(第2のパネルに対して適切な)データの第2のサブセットの一部が取り除かれる。データの第2のサブセットの残りの部分が、第3のレートで第3のパネルに伝達される。第3のレートは、データレート翻訳により決定でき、(例えば、第1のパネルおよび第2のパネルを含まない)残りのパネルの数に比例している。再度、5つのパネルの例を参照すると、第3のレートは、第1のレートの5分の3である。取り除かれた部分は、第2のパネルディスプレイに出力される。(主制御装置から受信した)タイミング信号が、他のパネルと同期している時間でディスプレイを更新するために参照される。代替として、更新されるすべてのディスプレイが、すべてのパネルにわたって確実に同期するように、パネル上で実行している状態機械を構成できる。いくつかの観点にしたがうと、方法は、第2の部分を第2のパネルディスプレイに出力する前に、取り除かれた部分を非直列化することを含む。
いくつかの観点にしたがうと、コンピュータプログラムプロダクトが、方法500のさまざまな観点を実行するためのコードを含むコンピュータ読み取り可能媒体を備えることができる。コンピュータ読み取り可能媒体は、コンピュータに、第1のレートでビデオデータを受信させるための第1の組のコードと、コンピュータに、ビデオデータの少なくとも第1の部分を取り除かせるための第2の組のコードとを含むことができる。コンピュータ読み取り可能媒体はまた、コンピュータに、ビデオデータの少なくとも第2の部分を第2のレートで次のパネルに伝達させるための第3の組のコードと、コンピュータに、ローカルタイミング信号に基づいてディスプレイを更新させるための第4の組のコードとを含む。
いくつかの観点にしたがうと、コンピュータ読み取り可能媒体はさらに、コンピュータに、主制御装置に関係付けられているディスプレイの量、ディスプレイサイズおよびディスプレイの各画素に対するバイトサイズを決定させるための第5の組のコードを含む。さらに、コンピュータに、前記量、ディスプレイサイズおよびバイトサイズの関数として、データレートを突きとめさせるための第6の組のコードが含まれる。
図6を参照すると、1つの観点にしたがって、複数のディスプレイにわたってデータを同期させる例示的なシステム600が図示されている。システム600は、移動デバイス内に少なくとも部分的に存在してもよい。システム600は、機能ブロックを含むように表されており、機能ブロックは、プロセッサ、ソフトウェア、または、これらの組み合わせ(例えば、ファームウェア)により実現される機能を表す機能ブロックであってもよいことを理解すべきである。
システム600は、別々に、または、一緒に動作できる電気コンポーネントの論理グルーピング602を含む。論理グルーピング602は、複数のディスプレイ上で出力されることになるデータを第1のレートで受信する電気コンポーネント604を含んでいてもよい。さらに、受信データのサブセットを取り除く電気コンポーネント606が含まれる。
論理グルーピング602はまた、受信データの残りの部分を少なくとも第2のディスプレイに送る電気コンポーネント608を含む。残りの部分は、第1のレートの関数であるデータレートで送られる。さらに、マスタタイミング信号に基づいてローカルタイミング信号を生成させる電気コンポーネント610と、ローカルタイミング信号に基づいて、受信データのサブセットを第1のディスプレイに出力する電気コンポーネント612とが含まれる。
さらに、論理グルーピング602は、受信データの残りの部分を直列化する電気コンポーネント614を含むことができる。さらに、または、代わりに、論理グルーピング602は、受信データのサブセットを第1のバッファに書き込む電気コンポーネント616と、第2のバッファからデータを抽出してディスプレイに書き出す電気コンポーネント618とを含むことができる。いくつかの観点にしたがうと、第1のバッファおよび第2のバッファは、ラインバッファである。いくつかの観点にしたがうと、第1のバッファおよび第2のバッファは、フレームバッファである。
さらに、システム600は、電気コンポーネント604、606および608、あるいは、他のコンポーネントに関係付けられている機能を実行するための命令を保持するメモリ620を含むことができる。メモリ620の外部にあるものとして示しているが、電気コンポーネント604、606および608のうちの1つ以上は、メモリ620内に存在してもよいことを理解すべきである。
ここで記述した観点は、ハードウェア、ソフトウェア、ファームウェア、またはこれらの任意の組み合わせにより実現してもよいことを理解すべきである。ソフトウェアにおいて実現するとき、コンピュータ読み取り可能媒体上に、1つ以上の命令またはコードとして、機能を記憶させてもよく、または機能を送信してもよい。コンピュータ読み取り可能媒体は、コンピュータ記憶媒体と、ある場所から別の場所へコンピュータプログラムの転送を容易にする何らかの媒体を含む通信媒体との両方を含む。記憶媒体は、汎用または特殊用途のコンピュータによりアクセスできる任意の利用可能な媒体であってもよい。一例として、限定ではないが、そのようなコンピュータ読み取り可能媒体は,RAM、ROM、EEPROM、CD−ROMまたは他の光学ディスク記憶装置、磁気ディスク記憶装置または他の磁気記憶デバイス、あるいは、命令またはデータ構造の形態で所望のプログラムコード手段を搬送または記憶するために使用でき、そして、汎用用途または特殊用途のコンピュータ、あるいは、汎用用途または特殊用途のプロセッサによりアクセスできる他の任意の媒体を備えることができる。さらに、いくつかの接続は、適切にコンピュータ読み取り可能媒体と呼ばれる。例えば、ソフトウェアが、同軸ケーブル、光ファイバケーブル、ツイストペア線、デジタル加入者線(DSL)、または、赤外線、無線、およびマイクロ波のようなワイヤレス技術を使用して、ウェブサイト、サーバまたは他のリモート情報源から送信される場合、同軸ケーブル、光ファイバケーブル、ツイストペア線、DSL、または、赤外線、無線、およびマイクロ波のようなワイヤレス技術は、媒体の定義に含まれる。ここで使用されるディスク(Diskおよびdisc)は、コンパクトディスク(CD)、レーザーディスク(登録商標)、光ディスク、デジタルバーサタイルディスク(DVD)、フロッピー(登録商標)ディスク、およびブルーレイディスクを含み、ディスク(disk)は通常、磁気的にデータを再生し、一方、ディスク(disc)は、レーザにより光学的にデータを再生する。上述の組み合わせもまた、コンピュータ読み取り可能媒体の範囲内に含まれるべきである。
汎用プロセッサ、デジタル信号プロセッサ(DSP),特定用途向け集積回路(ASIC),フィールドプログラム可能ゲートアレイ(FPGA)または他のプログラム可能論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、あるいはここで記述した機能を実行するために設計された、これらの任意の組み合わせにより、ここで開示した観点に関して記述した、さまざまな実例となる、論理、論理ブロック、モジュールおよび回路を実現または実行してもよい。汎用プロセッサはマイクロプロセッサでもよいが、代わりに、プロセッサは任意の従来のプロセッサ、制御装置、マイクロ制御装置、または状態機械であってもよい。計算デバイスの組み合わせ、例えば、DSPとマイクロプロセッサとの組み合わせ、複数のマイクロプロセッサ、DSPコアに関連した1つ以上のマイクロプロセッサ、または他の任意のこのような構成として、プロセッサを実現してもよい。さらに、少なくとも1つのプロセッサは、上述したステップおよび/または動作のうちの1つ以上を実行するように動作可能な1つ以上のモジュールを備えていてもよい。
ソフトウェア実現のために、ここで記述した技術は、ここで記述した機能を実行するモジュール(例えば、手続き、関数など)により実現できる。ソフトウェアコードは、メモリユニット中に記憶し、プロセッサによって実行できる。メモリユニットは、プロセッサの内部またはプロセッサの外部で実現でき、いずれのケースにおいても、メモリユニットは、技術的に知られているさまざまな手段によりプロセッサに通信可能に結合できる。さらに、少なくとも1つのプロセッサは、ここで記述した機能を実行するように動作可能な1つ以上のモジュールを含んでいてもよい。
ここで記述する技術は、CDMAシステムや、TDMAシステムや、FDMAシステムや、OFDMAシステムや、SC−FDMAシステムや、他のシステムのような、さまざまなワイヤレス通信システムに対して使用してもよい。用語“システム”および“ネットワーク”は、区別なく使用されることが多い。CDMAシステムは、ユニバーサル地上無線アクセス(UTRA)や、CDMA2000などのような無線技術を実現できる。UTRAは、広帯域CDMA(WCDMA)と、CDMAの他の変形体とを含む。さらに、CDMA2000は、IS−2000、IS−95、および、IS−856の標準規格をカバーする。TDMAシステムは、移動体通信用グローバルシステム(GSM(登録商標))のような無線技術を実現できる。OFDMAシステムは、進化型UTRA(E−UTRA)や、ウルトラモバイルブロードバンド(UMB)や、IEEE802.11(Wi−Fi)や、IEEE802.16(WiMAX)や、IEEE802.20や、フラッシュ−OFDM(登録商標)などのような無線技術を実現できる。UTRAおよびE−UTRAは、ユニバーサル移動体電気通信システム(UMTS)の一部である。3GPPロングタームエボリューション(LTE)は、E−UTRAを使用するUMTSのリリースであり、ダウンリンク上でOFDMAを用い、アップリンク上でSC−FDMAを用いる。UTRA、E−UTRA、UMTS、LTEおよびGSMは、“第3世代パートナーシップ・プロジェクト”(3GPP)と名付けられた組織からの文書で説明されている。さらに、CDMA2000およびUMBは、“第3世代パートナーシップ・プロジェクト2”(3GPP2)と名付けられた組織からの文書で説明されている。さらに、そのようなワイヤレス通信システムは、追加として、対になっていない、無免許のスペクトルを使用することが多い、ピア・トゥ・ピア(例えば、移動―移動)アドホックネットワークシステムと、802.xxワイヤレスLANと、ブルートゥースと、他の任意の短距離または長距離のワイヤレス通信技術とを含むことができる。
単一搬送波変調と、周波数領域の等化とを利用する単一搬送波周波数分割多元接続(SC−FDMA)が、開示した観点により利用できる1つの技術である。SC−FDMAは、OFDMAシステムと類似の性能を有し、本質的に、OFDMAシステムと同じ全体の複雑さを有する。SC−FDMA信号は、その固有の単一搬送波構造のため、より低いピーク対平均電力比(PAPR)を有する。SC−FDMAは、アップリンク通信で利用でき、アップリンク通信では、より低いPAPRが、送信電力の効率の点で、移動端末のためになる。
さらに、標準プログラミングおよび/または工学技術を使用する方法、装置、または製造品として、ここで記述するさまざまな観点または特徴を実現してもよい。ここで使用する用語“製造品”は、任意のコンピュータ読み取り可能デバイス、キャリア、または媒体からアクセス可能なコンピュータプログラムを含むように意図されている。例えば、コンピュータ読み取り可能媒体は、磁気記憶デバイス(例えば、ハードディスク、フロッピー(登録商標)ディスク、磁気ストリップなど)、光ディスク(例えば、コンパクトディスク(CD)、デジタルバーサタイルディスク(DVD)など)、スマートカード、およびフラッシュメモリデバイス(例えば、EPROM、カード、スティック、キードライブなど)を含むことができるが、それらに限定されない。さらに、ここで記述するさまざまな記憶媒体は、情報を記憶するための1つ以上のデバイスおよび/または他の機械読み取り可能媒体を表すことができる。用語“機械読み取り可能媒体”は、命令および/またはデータを記憶し、含み、および/または搬送することができるワイヤレスチャネルおよびさまざまな他の媒体を含むことができるが、それらに限定されない。さらに、コンピュータプログラムプロダクが、ここで記述した機能をコンピュータに実行させるように動作可能な1つ以上の命令またはコードを有するコンピュータ読み取り可能媒体を含んでいてもよい。
さらに、ここで開示した観点に関して記述した方法またはアルゴリズムのステップおよび/または動作を、ハードウェア中で直接、プロセッサにより実行されるソフトウェアモジュール中で、またはその2つの組み合わせ中で具体化してもよい。ソフトウェアモジュールは、RAMメモリ、フラッシュメモリ、ROMメモリ、EPROMメモリ、EEPROMメモリ、レジスタ、ハードディスク、リムーバルディスク、CD−ROM,または技術的に知られている他の任意の形態の記憶媒体中に存在してもよい。プロセッサが記憶媒体から情報を読み取ることができ、記憶媒体に情報を書き込むことができるように、例示的な記憶媒体はプロセッサに結合されていてもよい。代わりに、記憶媒体はプロセッサと一体化されていてもよい。さらに、いくつかの観点において、プロセッサおよび記憶媒体は、ASIC中に存在してもよい。さらに、ASICはユーザ端末中に存在してもよい。代わりに、プロセッサおよび記憶媒体は、ユーザ端末中にディスクリートコンポーネントとして存在してもよい。さらに、いくつかの観点において、方法またはアルゴリズムのステップおよび/または動作は、コンピュータプログラムに組み込まれていてもよい、機械読み取り可能媒体および/またはコンピュータ読み取り可能媒体上に、コードおよび/または命令の、1つまたは任意の組み合わせ、あるいはセットとして存在してもよい。
先の開示は、実例となる観点および/または実施形態を論じているが、記述した観点および/または特許請求の範囲により規定される実施形態の範囲から逸脱することなく、さまざまな変更および修正をここに実施できることに注目すべきである。したがって、記述した観点は、特許請求の範囲内に入る、そのようなすべての変更、修正およびバリエーションを包含するように向けられている。さらに、記述した観点および/または実施形態の要素は、単数で記述または請求されているかもしれないが、単数への制限が明示的に述べられていない限り、複数が考えられる。さらに、特に述べていない限り、何らかの観点および/または実施形態のすべてまたは一部を、他の何らかの観点および/または実施形態のすべてまたは一部とともに利用してもよい。
用語“含む”が、詳細な説明または特許請求の範囲のいずれかで使用される限り、そのような用語は、用語“具備する”が請求項中で移行語として使用されるときに解釈されるように用語“具備する”とある意味類似して包括的であることが意図されている。さらに、詳細な説明または特許請求の範囲のいずれかで使用される用語“または”は、排他的な“または”ではなく、包括的な“または”を意味するように向けられている。すなわち、特に指定しない限り、または、文脈から明らかでない限り、句“XはAまたはBを用いる”は、自然の包括的順列のいずれかを意味するように向けられている。すなわち、句“XはAまたはBを用いる”は、次の場合のいずれかにより満たされる:XがAを用いる;XがBを用いる;または、XがAおよびBの両方を用いる。さらに、本明細書および特許請求の範囲において使用されるとき、冠詞“1つ”は一般的に、特に指定しない限り、または、単数の形態向けられていることが文脈から明らかでない限り、“1つ以上の”を意味するように解釈すべきである。
本出願中で使用されるとき、用語“コンポーネント”、“モジュール”、“システム”、およびこれらに類似するものは、コンピュータ関連エンティティ、ハードウェア、ファームウェア、ハードウェアおよびソフトウェアの組み合わせ、ソフトウェア、または、実行中のソフトウェアを指すように向けられている。例えば、コンポーネントはプロセッサ上で実行するプロセス、プロセッサ、オブジェクト、実行ファイル、実行のスレッド、プログラム、および/またはコンピュータとすることができるが、それだけに限られない。実例として、計算デバイス上で実行するアプリケーションおよび計算デバイスの両方をコンポーネントとすることができる。1つ以上のコンポーネントが1つのプロセスおよび/または実行のスレッド内に存在することができ、コンポーネントが1つのコンピュータ上にローカライズされてもよく、および/または2つ以上のコンピュータ間に分散されてもよい。また、これらのコンポーネントは、記憶されたさまざまなデータ構造を有するさまざまなコンピュータ読取り可能媒体から実行することができる。コンポーネントは、(例えば、ローカルシステム中で、分散システム中で、および/または、信号による他のシステムとの、インターネットのようなネットワークによって、別のコンポーネントと対話する1つのコンポーネントからのデータのような)1つ以上のデータパケットを有する信号にしたがうようなローカルおよび/またはリモートプロセスによって通信してもよい。
さらに、移動デバイスに関連して、さまざまな観点をここで記述している。移動デバイスは、システム、加入者ユニット、加入者局、移動局、移動体、ワイヤレス端末、ノード、デバイス、リモート局、リモート端末、アクセス端末、ユーザ端末、端末、ワイヤレス通信デバイス、ワイヤレス通信装置、ユーザエージェント、ユーザデバイス、またはユーザ機器(UE)および、これらに類似するものとして呼ばれることもあり、それらの機能性のいくつかまたはすべてを含んでいてもよい。移動デバイスは、セルラ電話機、コードレス電話機、セッション開始プロトコル(SIP)電話機、スマート電話機、ワイヤレスローカルループ(WLL)局、パーソナルデジタルアシスタント(PDA)、ラップトップ、ハンドヘルド通信デバイス、ハンドヘルド計算デバイス、衛星ラジオ、ワイヤレスモデムカードおよび/またはワイヤレスシステムによって通信する別の処理デバイスとすることができる。さらに、基地局に関して、さまざまな観点をここで記述している。基地局は、ワイヤレス端末と通信するために利用してもよく、アクセスポイント、ノード、ノードB、eノードB、e−NBまたは他の何らかのネットワークエンティティと呼ばれることもあり、それらの機能性のいくつかまたはすべてを含んでいてもよい。
多数のデバイス、コンポーネント、モジュールおよびこれらに類似するものを含んでいてもよいシステムの点で、さまざまな観点または特徴を与える。さまざまなシステムは、追加のデバイス、コンポーネント、モジュールなどを含んでいてもよく、および/または、図に関して記述する、デバイス、コンポーネント、モジュールなどのすべてを含んでいなくてもよいことを理解および認識すべきである。これらのアプローチの組み合わせを使用してもよい。
さらに、主題の記述において、例として、事例として、あるいは実例として機能することを意味するために、“例示的な”(および、それの変形体)という語を使用する。“例示的な”として、ここで記述するいずれの観点または設計も、他の観点または設計と比較して、必ずしも、好ましいまたは効果的なものと解釈されるものではない。むしろ、語“例示的な”の使用は、具体的な方法で概念を与えるように向けられている。
さらに、主題の記述において、例として、事例として、あるいは実例として機能することを意味するために、“例示的な”(および、それの変形体)という語を使用する。“例示的な”として、ここで記述するいずれの観点または設計も、他の観点または設計と比較して、必ずしも、好ましいまたは効果的なものと解釈されるものではない。むしろ、語“例示的な”の使用は、具体的な方法で概念を与えるように向けられている。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[1]複数のパネルにわたったデータの同期化のための方法において、
前記複数のパネルに向けられたデータを、第1のパネルにおいて受信し、第1のレートで前記データを受信することを含むことと、
前記データを分割して、データの第1のサブセットを取り除くことと、
データの第2のサブセットを第2のパネルに送り、第2のレートで前記データの第2のサブセットを送ることを含むことと、
前記データの第1のサブセットにより、ディスプレイを更新することとを含む方法。
[2]前記送ることは、残りのパネルの数を決定することと、前記残りのパネルの数を利用して、前記第2のレートを確立することとを含み、
前記第2のレートで送ることは、前記残りのパネルの数に比例したレートで送ることを含む上記[1]記載の方法。
[3]前記分割することは、前記データの第1のサブセットを二重バッファリングすることを含む上記[1]記載の方法。
[4]前記二重バッファリングすることは、
前記データの第1のサブセットを第1のバッファに書き込むことと、
第2のバッファからデータを抽出することと、
前記第2のバッファからのデータを前記ディスプレイに書き出すこととを含む上記[3]記載の方法。
[5]前記第2のパネルに送る前に、前記データの第2のサブセットを直列化することをさらに含む上記[1]記載の方法。
[6]前記分割することは、ラインバッファを用いて、ラインごとのベースで、前記データの第1のサブセットを取り除くことを含む上記[1]記載の方法。
[7]前記分割することは、フレームバッファを用いて、フレームごとのベースで、前記データの第1のサブセットを取り除くことを含む上記[1]記載の方法。
[8]マスタタイミング信号を受信することと、
前記マスタタイミング信号を参照して、前記第1のパネルおよび前記第2のパネルのそれぞれにおいて、ローカルタイミング信号を生成させることと、
前記ローカルタイミング信号を参照して、前記第2のパネルによって生成された前記ローカルタイミング信号に基づいて、前記第2のパネルと同期している時間において前記ディスプレイを更新することとをさらに含む上記[1]記載の方法。
[9]前記第2のパネルにおいて、前記データの第2のサブセットを取得することと、
前記データの第2のサブセットの一部を取り除くことと、
前記データの第2のサブセットの残りの部分を、第3のレートで、第3のパネルに伝達することと、
前記取り除かれた部分を第2のパネルディスプレイに出力することとをさらに含む上記[1]記載の方法。
[10]前記出力する前に、前記取り除かれた部分を非直列化することをさらに含む上記[9]記載の方法。
[11]通信装置において、
第1のレートでビデオデータを受信することと、前記ビデオデータの少なくとも第1の部分を取り除くことと、前記ビデオデータの少なくとも第2の部分を、第2のレートで、次のパネルに伝達することと、主制御装置から受信したマスタタイミング信号から生成されるローカルタイミング信号に基づいて、ディスプレイを更新することと、に関連した命令を保持するメモリと、
前記メモリに結合され、前記メモリ中に保持されている前記命令を実行するように構成されているプロセッサとを具備する通信装置。
[12]前記メモリは、前記主制御装置に関係付けられているパネルの量と、前記パネルに関係付けられているディスプレイの画素サイズと、各画素に対するバイトの数との関数としてデータレートを決定することに関連した命令を保持する上記[11]記載の通信装置。
[13]前記メモリは、前記ビデオデータを第1のバッファに書き込むことと、第2のバッファから前記ビデオデータを抽出して前記ディスプレイに送ることとに関連した命令を保持する上記[11]記載の通信装置。
[14]前記第1のバッファと、前記第2のバッファは、ラインごとのベースで更新されるラインバッファである上記[13]記載の通信装置。
[15]前記第1のバッファと、前記第2のバッファは、フレームごとのベースで更新されるフレームバッファである上記[13]記載の通信装置。
[16]前記メモリは、前記主制御装置から前記マスタタイミング信号を受信することと、前記マスタタイミング信号を参照して、ローカルタイミング信号を生成させることと、少なくとも次のパネルに同期している時間で、前記ディスプレイを更新することと、に関連した命令を保持する上記[11]記載の通信装置。
[17]複数のディスプレイにわたってデータを同期させる通信装置において、
前記複数のディスプレイ上で出力されることになるデータを、第1のレートで受信する手段と、
前記受信データのサブセットを取り除く手段と、
前記受信データの残りの部分を少なくとも第2のディスプレイに送る手段であって、前記残りの部分は、前記第1のレートの関数であるデータレートで送られる、手段と、
マスタタイミング信号に基づいて、ローカルタイミング信号を生成させる手段と、
前記ローカルタイミング信号に基づいて、前記受信データのサブセットを第1のディスプレイに出力する手段とを具備する通信装置。
[18]前記受信データの残りの部分を直列化する手段をさらに具備する上記[17]記載の通信装置。
[19]前記受信データのサブセットを第1のバッファに書き込む手段と、
第2のバッファからデータを抽出して前記第1のディスプレイに書き出す手段とをさらに具備する上記[17]記載の通信装置。
[20]前記第1のバッファと、前記第2のバッファは、ラインバッファである上記[19]記載の通信装置。
[21]前記第1のバッファと、前記第2のバッファは、フレームバッファである上記[19]記載の通信装置。
[22]コンピュータ読み取り可能媒体を具備するコンピュータプログラムプロダクトにおいて、
前記コンピュータ読み取り可能媒体は、
コンピュータに、第1のレートでビデオデータを受信させるための第1の組のコードと、
前記コンピュータに、前記ビデオデータの少なくとも第1の部分を取り除かせるための第2の組のコードと、
前記コンピュータに、前記ビデオデータの少なくとも第2の部分を第2のレートで次のパネルに伝達させるための第3の組のコードと、
前記コンピュータに、ローカルタイミング信号に基づいて、ディスプレイを更新させるための第4の組のコードとを含むコンピュータプログラムプロダクト。
[23]前記コンピュータ読み取り可能媒体は、
前記コンピュータに、主制御装置に関係付けられているディスプレイの量と、ディスプレイのサイズと、前記ディスプレイの各画素に対するバイトサイズとを決定させるための第5の組のコードと、
前記コンピュータに、前記量と、前記ディスプレイのサイズと、前記バイトサイズとの関数として、データレートを突きとめさせるための第6の組のコードとをさらに含む上記[22]記載のコンピュータプログラムプロダクト。
[24]複数のパネルにわたってデータを同期させるように構成されている少なくとも1つのプロセッサにおいて、
前記複数のパネルに向けられたデータを、第1のパネルにおいて受信するモジュールであって、前記データは、第1のレートで受信される、第1のモジュールと、
前記データを分割して、データの第1のサブセットを取り除く第2のモジュールと、
データの第2のサブセットを第2のパネルに送るモジュールであって、前記データの第2のサブセットは、第2のレートで送られる、第3のモジュールと、
前記データの第1のサブセットにより、ディスプレイを更新する第4のモジュールとを具備する少なくとも1つのプロセッサ。
[25]前記第1のレートと、残りのパネルの数とに比例した前記第2のレートを決定する第5のモジュールをさらに具備する上記[24]記載の少なくとも1つのプロセッサ。

Claims (25)

  1. 複数のパネルにわたったデータの同期化のための方法において、
    前記複数のパネルに向けられたデータを、第1のパネルにおいて受信し、第1のレートで前記データを受信することを含むことと、
    前記データを分割して、データの第1のサブセットを取り除くことと、
    データの第2のサブセットを第2のパネルに送り、第2のレートで前記データの第2のサブセットを送ることを含むことと、
    前記データの第1のサブセットにより、ディスプレイを更新することとを含む方法。
  2. 前記送ることは、残りのパネルの数を決定することと、前記残りのパネルの数を利用して、前記第2のレートを確立することとを含み、
    前記第2のレートで送ることは、前記残りのパネルの数に比例したレートで送ることを含む請求項1記載の方法。
  3. 前記分割することは、前記データの第1のサブセットを二重バッファリングすることを含む請求項1記載の方法。
  4. 前記二重バッファリングすることは、
    前記データの第1のサブセットを第1のバッファに書き込むことと、
    第2のバッファからデータを抽出することと、
    前記第2のバッファからのデータを前記ディスプレイに書き出すこととを含む請求項3記載の方法。
  5. 前記第2のパネルに送る前に、前記データの第2のサブセットを直列化することをさらに含む請求項1記載の方法。
  6. 前記分割することは、ラインバッファを用いて、ラインごとのベースで、前記データの第1のサブセットを取り除くことを含む請求項1記載の方法。
  7. 前記分割することは、フレームバッファを用いて、フレームごとのベースで、前記データの第1のサブセットを取り除くことを含む請求項1記載の方法。
  8. マスタタイミング信号を受信することと、
    前記マスタタイミング信号を参照して、前記第1のパネルおよび前記第2のパネルのそれぞれにおいて、ローカルタイミング信号を生成させることと、
    前記ローカルタイミング信号を参照して、前記第2のパネルによって生成された前記ローカルタイミング信号に基づいて、前記第2のパネルと同期している時間において前記ディスプレイを更新することとをさらに含む請求項1記載の方法。
  9. 前記第2のパネルにおいて、前記データの第2のサブセットを取得することと、
    前記データの第2のサブセットの一部を取り除くことと、
    前記データの第2のサブセットの残りの部分を、第3のレートで、第3のパネルに伝達することと、
    前記取り除かれた部分を第2のパネルディスプレイに出力することとをさらに含む請求項1記載の方法。
  10. 前記出力する前に、前記取り除かれた部分を非直列化することをさらに含む請求項9記載の方法。
  11. 通信装置において、
    第1のレートでビデオデータを受信することと、前記ビデオデータの少なくとも第1の部分を取り除くことと、前記ビデオデータの少なくとも第2の部分を、第2のレートで、次のパネルに伝達することと、主制御装置から受信したマスタタイミング信号から生成されるローカルタイミング信号に基づいて、ディスプレイを更新することと、に関連した命令を保持するメモリと、
    前記メモリに結合され、前記メモリ中に保持されている前記命令を実行するように構成されているプロセッサとを具備する通信装置。
  12. 前記メモリは、前記主制御装置に関係付けられているパネルの量と、前記パネルに関係付けられているディスプレイの画素サイズと、各画素に対するバイトの数との関数としてデータレートを決定することに関連した命令を保持する請求項11記載の通信装置。
  13. 前記メモリは、前記ビデオデータを第1のバッファに書き込むことと、第2のバッファから前記ビデオデータを抽出して前記ディスプレイに送ることとに関連した命令を保持する請求項11記載の通信装置。
  14. 前記第1のバッファと、前記第2のバッファは、ラインごとのベースで更新されるラインバッファである請求項13記載の通信装置。
  15. 前記第1のバッファと、前記第2のバッファは、フレームごとのベースで更新されるフレームバッファである請求項13記載の通信装置。
  16. 前記メモリは、前記主制御装置から前記マスタタイミング信号を受信することと、前記マスタタイミング信号を参照して、ローカルタイミング信号を生成させることと、少なくとも次のパネルに同期している時間で、前記ディスプレイを更新することと、に関連した命令を保持する請求項11記載の通信装置。
  17. 複数のディスプレイにわたってデータを同期させる通信装置において、
    前記複数のディスプレイ上で出力されることになるデータを、第1のレートで受信する手段と、
    前記受信データのサブセットを取り除く手段と、
    前記受信データの残りの部分を少なくとも第2のディスプレイに送る手段であって、前記残りの部分は、前記第1のレートの関数であるデータレートで送られる、手段と、
    マスタタイミング信号に基づいて、ローカルタイミング信号を生成させる手段と、
    前記ローカルタイミング信号に基づいて、前記受信データのサブセットを第1のディスプレイに出力する手段とを具備する通信装置。
  18. 前記受信データの残りの部分を直列化する手段をさらに具備する請求項17記載の通信装置。
  19. 前記受信データのサブセットを第1のバッファに書き込む手段と、
    第2のバッファからデータを抽出して前記第1のディスプレイに書き出す手段とをさらに具備する請求項17記載の通信装置。
  20. 前記第1のバッファと、前記第2のバッファは、ラインバッファである請求項19記載の通信装置。
  21. 前記第1のバッファと、前記第2のバッファは、フレームバッファである請求項19記載の通信装置。
  22. コンピュータ読み取り可能媒体を具備するコンピュータプログラムプロダクトにおいて、
    前記コンピュータ読み取り可能媒体は、
    コンピュータに、第1のレートでビデオデータを受信させるための第1の組のコードと、
    前記コンピュータに、前記ビデオデータの少なくとも第1の部分を取り除かせるための第2の組のコードと、
    前記コンピュータに、前記ビデオデータの少なくとも第2の部分を第2のレートで次のパネルに伝達させるための第3の組のコードと、
    前記コンピュータに、ローカルタイミング信号に基づいて、ディスプレイを更新させるための第4の組のコードとを含むコンピュータプログラムプロダクト。
  23. 前記コンピュータ読み取り可能媒体は、
    前記コンピュータに、主制御装置に関係付けられているディスプレイの量と、ディスプレイのサイズと、前記ディスプレイの各画素に対するバイトサイズとを決定させるための第5の組のコードと、
    前記コンピュータに、前記量と、前記ディスプレイのサイズと、前記バイトサイズとの関数として、データレートを突きとめさせるための第6の組のコードとをさらに含む請求項22記載のコンピュータプログラムプロダクト。
  24. 複数のパネルにわたってデータを同期させるように構成されている少なくとも1つのプロセッサにおいて、
    前記複数のパネルに向けられたデータを、第1のパネルにおいて受信するモジュールであって、前記データは、第1のレートで受信される、第1のモジュールと、
    前記データを分割して、データの第1のサブセットを取り除く第2のモジュールと、
    データの第2のサブセットを第2のパネルに送るモジュールであって、前記データの第2のサブセットは、第2のレートで送られる、第3のモジュールと、
    前記データの第1のサブセットにより、ディスプレイを更新する第4のモジュールとを具備する少なくとも1つのプロセッサ。
  25. 前記第1のレートと、残りのパネルの数とに比例した前記第2のレートを決定する第5のモジュールをさらに具備する請求項24記載の少なくとも1つのプロセッサ。
JP2012556248A 2010-03-03 2011-03-03 複数の表示パネルの駆動および同期化 Expired - Fee Related JP5642807B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/716,507 US8836713B2 (en) 2010-03-03 2010-03-03 Driving and synchronizing multiple display panels
US12/716,507 2010-03-03
PCT/US2011/027083 WO2011109656A1 (en) 2010-03-03 2011-03-03 Driving and synchronizing multiple display panels

Publications (2)

Publication Number Publication Date
JP2013522656A true JP2013522656A (ja) 2013-06-13
JP5642807B2 JP5642807B2 (ja) 2014-12-17

Family

ID=43980738

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012556248A Expired - Fee Related JP5642807B2 (ja) 2010-03-03 2011-03-03 複数の表示パネルの駆動および同期化

Country Status (8)

Country Link
US (1) US8836713B2 (ja)
EP (1) EP2542958B1 (ja)
JP (1) JP5642807B2 (ja)
KR (1) KR101497522B1 (ja)
CN (1) CN102844735B (ja)
ES (1) ES2665299T3 (ja)
HU (1) HUE036669T2 (ja)
WO (1) WO2011109656A1 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9009984B2 (en) * 2008-09-08 2015-04-21 Qualcomm Incorporated Multi-panel electronic device
US8947320B2 (en) * 2008-09-08 2015-02-03 Qualcomm Incorporated Method for indicating location and direction of a graphical user interface element
US8860632B2 (en) * 2008-09-08 2014-10-14 Qualcomm Incorporated Multi-panel device with configurable interface
US8863038B2 (en) 2008-09-08 2014-10-14 Qualcomm Incorporated Multi-panel electronic device
US8933874B2 (en) * 2008-09-08 2015-01-13 Patrik N. Lundqvist Multi-panel electronic device
US8836611B2 (en) * 2008-09-08 2014-09-16 Qualcomm Incorporated Multi-panel device with configurable interface
US8803816B2 (en) 2008-09-08 2014-08-12 Qualcomm Incorporated Multi-fold mobile device with configurable interface
US8860765B2 (en) * 2008-09-08 2014-10-14 Qualcomm Incorporated Mobile device with an inclinometer
US20130163945A1 (en) * 2010-11-22 2013-06-27 Mitsubishi Electric Corporation Video signal output method and video information player device
US9078028B2 (en) * 2012-10-04 2015-07-07 Ati Technologies Ulc Method and device for creating and maintaining synchronization between video signals
WO2014174630A1 (ja) * 2013-04-25 2014-10-30 Necディスプレイソリューションズ株式会社 マルチモニタ、マルチモニタの表示方法
KR20140148241A (ko) * 2013-06-21 2014-12-31 삼성디스플레이 주식회사 접착식 표시 패널, 상기 접착식 표시 패널에 연결되는 커넥터 및 이들을 포함하는 접착식 디스플레이 시스템
KR102095272B1 (ko) * 2013-10-10 2020-04-01 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US9681407B2 (en) * 2013-12-28 2017-06-13 Qualcomm Incorporated Time synchronization function rollover solution
KR20160040015A (ko) 2014-10-02 2016-04-12 삼성전자주식회사 디스플레이 장치, 이의 제어 방법 및 디스플레이 시스템의 제어 방법
KR102348219B1 (ko) * 2014-11-05 2022-01-07 삼성전자 주식회사 탈부착이 가능한 전자 장치 및 그 동작 방법
GB2536691B (en) 2015-03-26 2019-09-04 Displaylink Uk Ltd Method and apparatus for controlling a display comprising two or more panels
KR102592118B1 (ko) * 2016-07-27 2023-10-20 삼성전자주식회사 입력 감지 패널을 가지는 전자 장치 및 그의 운용 방법
US10719286B2 (en) * 2018-03-29 2020-07-21 Microsoft Technology Licensing, Llc Mechanism to present in an atomic manner a single buffer that covers multiple displays
US11151965B2 (en) * 2019-08-22 2021-10-19 Qualcomm Incorporated Methods and apparatus for refreshing multiple displays
US11645030B2 (en) * 2020-06-10 2023-05-09 Rohde & Schwarz Gmbh & Co. Kg Scalable multiviewer system and method for distributing data
KR20220000270A (ko) * 2020-06-25 2022-01-03 삼성전자주식회사 플렉서블 디스플레이를 포함하는 전자 장치
KR20230033307A (ko) * 2021-09-01 2023-03-08 삼성전자주식회사 멀티 디스플레이 장치 및 이의 데이터 전송 방법
CN114242011B (zh) * 2021-12-15 2023-04-07 Tcl华星光电技术有限公司 显示装置的驱动系统及显示装置的驱动方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004046186A (ja) * 2002-07-10 2004-02-12 Eastman Kodak Co タイル式表示装置
JP2006276221A (ja) * 2005-03-28 2006-10-12 Seiko Epson Corp 表示ドライバ及び電子機器

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5212742A (en) * 1991-05-24 1993-05-18 Apple Computer, Inc. Method and apparatus for encoding/decoding image data
US5485215A (en) * 1994-05-19 1996-01-16 Matsushita Electric Corporation Of America HDTV raster converter and interpolation filter with section overlap
JP3582382B2 (ja) 1998-11-13 2004-10-27 株式会社日立製作所 マルチディスプレイ装置の表示制御装置、表示装置及びマルチディスプレイ装置
TW582015B (en) * 2000-06-30 2004-04-01 Nichia Corp Display unit communication system, communication method, display unit, communication circuit and terminal adapter
WO2003019349A1 (en) * 2001-08-25 2003-03-06 Si Han Kim Portable multi-display device
US7161557B2 (en) * 2002-04-08 2007-01-09 Clearcube Technology, Inc. Selectively updating a display in a multi-display system
US7535478B2 (en) * 2003-12-24 2009-05-19 Intel Corporation Method and apparatus to communicate graphics overlay information to display modules
WO2006025093A1 (ja) 2004-08-30 2006-03-09 Mitsubishi Denki Kabushiki Kaisha 画面同期制御装置
KR100720652B1 (ko) 2005-09-08 2007-05-21 삼성전자주식회사 디스플레이 구동 회로
US20070279315A1 (en) * 2006-06-01 2007-12-06 Newsflex, Ltd. Apparatus and method for displaying content on a portable electronic device
US20090094658A1 (en) * 2007-10-09 2009-04-09 Genesis Microchip Inc. Methods and systems for driving multiple displays

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004046186A (ja) * 2002-07-10 2004-02-12 Eastman Kodak Co タイル式表示装置
JP2006276221A (ja) * 2005-03-28 2006-10-12 Seiko Epson Corp 表示ドライバ及び電子機器

Also Published As

Publication number Publication date
US8836713B2 (en) 2014-09-16
HUE036669T2 (hu) 2018-07-30
KR101497522B1 (ko) 2015-03-02
CN102844735B (zh) 2016-06-01
US20110216082A1 (en) 2011-09-08
CN102844735A (zh) 2012-12-26
WO2011109656A1 (en) 2011-09-09
ES2665299T3 (es) 2018-04-25
JP5642807B2 (ja) 2014-12-17
KR20120135420A (ko) 2012-12-13
EP2542958A1 (en) 2013-01-09
EP2542958B1 (en) 2018-02-14

Similar Documents

Publication Publication Date Title
JP5642807B2 (ja) 複数の表示パネルの駆動および同期化
CN104917990B (zh) 通过调整垂直消隐进行视频帧速率补偿
US10008175B2 (en) Signal output apparatus for reducing power consumption during display on a plurality of image display apparatuses
US11810535B2 (en) Display driver, circuit sharing frame buffer, mobile device, and operating method thereof
TWI579819B (zh) 顯示驅動器積體電路及其顯示資料處理方法
JP2009510816A (ja) 表示信号無線伝送方法及び装置、並びに表示機器
KR102577965B1 (ko) 디스플레이를 구동하기 위한 시스템 및 방법
RU2011127000A (ru) Система беспроводной передачи
US11893963B2 (en) Wireless programmable media processing system
EP3281317B1 (en) Multi-layer timing synchronization framework
TW201444354A (zh) 用於啓用及停用控制符號之擾亂之方法及裝置
US20160063964A1 (en) Streaming video data in the graphics domain
US9454792B2 (en) Device, system and method for transferring network data
CN109429017B (zh) 用于在扩展环境中进行即时视频切换的装置、系统和方法
US11244594B2 (en) Gate driver control circuit, method, and display apparatus
CN115278301B (zh) 视频处理方法、系统及设备
CN112995559B (zh) 视频处理方法、装置及系统、显示控制器和显示控制系统
CN111355914B (zh) 一种视频制式信号生成装置和方法
CN103731250B (zh) 一种pc机与移动终端之间的高速同步方法以及系统
CN116348949A (zh) 动态帧率优化
WO2023160136A9 (zh) 帧率切换方法及相关装置
KR20200064867A (ko) 프레임 버퍼를 공유하는 디스플레이 구동 회로, 모바일 장치 및 그것의 동작 방법
TW201011683A (en) A remote multiple image processing apparatus
JP2015145911A (ja) 表示装置、表示装置の制御方法
CN105657316A (zh) 高画质讯号处理方法及其装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131007

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131015

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140115

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140122

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140328

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140930

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20141029

R150 Certificate of patent or registration of utility model

Ref document number: 5642807

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees