JP2011035296A - Semiconductor package and method of manufacturing the same, and electronic device - Google Patents

Semiconductor package and method of manufacturing the same, and electronic device Download PDF

Info

Publication number
JP2011035296A
JP2011035296A JP2009182374A JP2009182374A JP2011035296A JP 2011035296 A JP2011035296 A JP 2011035296A JP 2009182374 A JP2009182374 A JP 2009182374A JP 2009182374 A JP2009182374 A JP 2009182374A JP 2011035296 A JP2011035296 A JP 2011035296A
Authority
JP
Japan
Prior art keywords
conductive portion
conductive
semiconductor package
opening
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2009182374A
Other languages
Japanese (ja)
Inventor
Toshiaki Inoue
俊明 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujikura Ltd
Original Assignee
Fujikura Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujikura Ltd filed Critical Fujikura Ltd
Priority to JP2009182374A priority Critical patent/JP2011035296A/en
Publication of JP2011035296A publication Critical patent/JP2011035296A/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • H01L2224/11472Profile of the lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation

Abstract

<P>PROBLEM TO BE SOLVED: To provide a semiconductor package, capable of relaxing stress in a connecting terminal part, and also reducing thickness thereof. <P>SOLUTION: A semiconductor package 1A(1) includes, at least: a semiconductor substrate 2 which has an electrode 3 in one surface thereof; a first conductive part 4 (an adhesion layer 4x, a conductive layer 4y) which is disposed on the semiconductor substrate and whose one end is electrically connected to the electrode; a first insulating layer 5 which is disposed so as to cover at least the first conductive part and has an opening α which exposes the other end of the first conductive part; and a second conductive part 6 which is disposed on the first insulating layer and consists of a main pillar part 6a and a beam 6b, and whose cross section is approximately T-shape, wherein the main pillar part is electrically connected to the first conductive part through the opening α. <P>COPYRIGHT: (C)2011,JPO&INPIT

Description

本発明は、半導体パッケージ及びその製造方法、並びに電子装置に係り、より詳細には、応力緩和が図れるとともに、薄型化も可能な半導体パッケージ及びその製造方法、並びに電子装置に関する。   The present invention relates to a semiconductor package, a manufacturing method thereof, and an electronic device. More specifically, the present invention relates to a semiconductor package, a manufacturing method thereof, and an electronic device that can reduce stress and can be thinned.

実装基板に実装した半導体パッケージは、衝撃、振動など外部から機械的な歪による応力を受けるだけでなく、半導体パッケージと実装基板との熱膨張率の違いによって発生する熱応力を受ける。ウエハレベルCSPなど、はんだバンプを介して実装基板と半導体チップとを電気的・機械的に接続する半導体パッケージでは、このはんだバンプの接合部に応力が最も集中しやすい。このため、従来は、はんだバンプおよびその周辺でクラックや剥離などが発生し易く、回路の断線や短絡にいたって、デバイスが動作しなくなってしまうという問題が起きていた。   A semiconductor package mounted on a mounting substrate receives not only stress due to mechanical strain from the outside such as impact and vibration, but also thermal stress generated due to a difference in thermal expansion coefficient between the semiconductor package and the mounting substrate. In a semiconductor package such as a wafer level CSP in which a mounting substrate and a semiconductor chip are electrically and mechanically connected via solder bumps, stress is most likely to be concentrated at the joint portion of the solder bumps. For this reason, conventionally, cracks and peeling are likely to occur in the solder bumps and the periphery thereof, and there has been a problem that the device becomes inoperable when the circuit is disconnected or short-circuited.

このような問題に対し、例えばはんだバンプと半導体チップとの間に銅ポストを配したり(例えば、特許文献1参照)、ポストの内部に樹脂コアを配したり(例えば、特許文献2参照)することで、バンプに加わる応力を分散する手法も試みられているものの、これらの構造を実現するには多くのプロセスが必要なため、製造コストがかかるだけでなく、使用できる材料も限定されてしまうという欠点がある。また、いずれの構造でもパッケージが厚くなるため、パッケージの薄型化に対して不利である。   For such problems, for example, a copper post is disposed between the solder bump and the semiconductor chip (for example, see Patent Document 1), or a resin core is disposed inside the post (for example, see Patent Document 2). Although attempts have been made to disperse the stress applied to the bumps, many processes are required to realize these structures, which not only increases manufacturing costs, but also limits the materials that can be used. There is a disadvantage that it ends up. Moreover, since the package becomes thicker in any structure, it is disadvantageous for making the package thinner.

特開2000−200800号公報JP 2000-200800 A 国際公開第00/077844号パンフレットInternational Publication No. 00/077844 Pamphlet

本発明は、このような従来の実情に鑑みて考案されたものであり、接続端子部分において応力緩和できるとともに、薄型化の可能な半導体パッケージを提供することを第一の目的とする。
また、本発明は、接続端子部分において応力緩和できるとともに、薄型化の可能な半導体パッケージを簡単なプロセスで製造することが可能な半導体パッケージの製造方法を提供することを第二の目的とする。
また、本発明は、接続端子部分において応力緩和できるとともに、薄型化の可能な半導体パッケージを備え、信頼性の高い電子装置を提供することを第三の目的とする。
The present invention has been devised in view of such a conventional situation, and a first object thereof is to provide a semiconductor package that can relieve stress in a connection terminal portion and can be thinned.
A second object of the present invention is to provide a method for manufacturing a semiconductor package that can relieve stress in the connection terminal portion and can manufacture a thin semiconductor package by a simple process.
A third object of the present invention is to provide a highly reliable electronic device including a semiconductor package that can reduce stress in the connection terminal portion and can be thinned.

本発明の請求項1に記載の半導体パッケージは、一面に電極を有する半導体基板と、前記半導体基板上に配され、一端部が前記電極と電気的に接続された第一導電部と、前記第一導電部を少なくとも覆うように配され、前記第一導電部の他端部を露出する開口部αを有する第一絶縁層と、前記開口部αにより露出した第一導電部上に配され、主柱部分と梁部分とからなり、断面が略T字形状であり、該主柱部分が前記開口部αを通じて前記第一導電部と電気的に接続された第二導電部と、を少なくとも備えたことを特徴とする。
本発明の請求項2に記載の半導体パッケージは、請求項1において、プリント基板に実装する際に、前記第二導電部を接続端子として該プリント基板に実装することを特徴とする。
本発明の請求項3に記載の半導体パッケージは、請求項1又は2において、前記第二導電部と前記第一導電部とが接続している部位において、該第一導電部と前記半導体基板との間に配された第二絶縁層を、さらに備えたことを特徴とする。
本発明の請求項4に記載の半導体パッケージは、請求項1乃至3のいずれかにおいて、前記第二導電部の表面に、酸化されにくく、かつ、はんだとの濡れ性がよい金属材料からなる被膜が配されていることを特徴とする。
本発明の請求項5に記載の半導体パッケージの製造方法は、一面に電極を有する半導体基板と、前記半導体基板上に配され、一端部が前記電極と電気的に接続された第一導電部と、前記第一導電部を少なくとも覆うように配され、前記第一導電部の他端部を露出する開口部αを有する第一絶縁層と、前記開口部αにより露出した第一導電部上に配され、主柱部分と梁部分からなり、断面が略T字形状であり、該主柱部分が前記開口部αを通じて前記第一導電部と電気的に接続された第二導電部と、を少なくとも備えた半導体パッケージの製造方法であって、一面に電極を有する半導体基板上に、一端部が前記電極と電気的に接続された第一導電部を形成する工程Aと、前記第一導電部を少なくとも覆い、前記第一導電部の他端部を露出する開口部αを有する第一絶縁層を形成する工程Bと、前記第一絶縁層上に、前記開口部と連通し前記第一導電部の他端部を露出する開口部βを有するレジスト層を形成する工程Cと、前記レジスト層の表面及び前記開口部α及びβ内に第二導電層を形成する工程Dと、前記レジスト層を除去する工程Eと、を少なくとも順に有することを特徴とする。
本発明の請求項6に記載の電子装置は、請求項1乃至4のいずれかに記載の半導体パッケージを、少なくとも備えたことを特徴とする。
According to a first aspect of the present invention, there is provided a semiconductor package comprising: a semiconductor substrate having an electrode on one surface; a first conductive portion disposed on the semiconductor substrate and having one end portion electrically connected to the electrode; A first insulating layer that is disposed so as to cover at least one conductive portion and that has an opening α that exposes the other end of the first conductive portion, and is disposed on the first conductive portion exposed by the opening α, The main column portion is composed of a main column portion and a beam portion, and the cross section is substantially T-shaped, and the main column portion includes at least a second conductive portion electrically connected to the first conductive portion through the opening α. It is characterized by that.
According to a second aspect of the present invention, in the semiconductor package according to the first aspect, when the semiconductor package is mounted on the printed board, the second conductive portion is mounted on the printed board as a connection terminal.
The semiconductor package according to claim 3 of the present invention is the semiconductor package according to claim 1 or 2, wherein the second conductive portion and the first conductive portion are connected to each other at the first conductive portion and the semiconductor substrate. And a second insulating layer disposed between the two.
A semiconductor package according to a fourth aspect of the present invention is the film according to any one of the first to third aspects, wherein the surface of the second conductive portion is made of a metal material that is not easily oxidized and has good wettability with solder. It is characterized by being arranged.
According to a fifth aspect of the present invention, there is provided a semiconductor package manufacturing method comprising: a semiconductor substrate having an electrode on one surface; a first conductive portion disposed on the semiconductor substrate and having one end portion electrically connected to the electrode; A first insulating layer that is disposed so as to cover at least the first conductive portion and has an opening α that exposes the other end of the first conductive portion; and on the first conductive portion exposed by the opening α. A second conductive portion that is composed of a main pillar portion and a beam portion, has a substantially T-shaped cross section, and the main pillar portion is electrically connected to the first conductive portion through the opening α. A method of manufacturing a semiconductor package comprising at least a step A for forming a first conductive part having one end electrically connected to the electrode on a semiconductor substrate having an electrode on one side; and the first conductive part At least an opening that exposes the other end of the first conductive portion. forming a first insulating layer having α, and forming a resist layer having an opening β communicating with the opening and exposing the other end of the first conductive portion on the first insulating layer; It includes at least a step C, a step D for forming a second conductive layer in the surface of the resist layer and the openings α and β, and a step E for removing the resist layer.
An electronic device according to a sixth aspect of the present invention includes at least the semiconductor package according to any one of the first to fourth aspects.

本発明の半導体パッケージでは、接続端子として断面が略T字形状の第二導電部を備えている。このような第二導電部は横方向への変形が容易なため、応力を緩和でき、熱歪みや落下衝撃に強い。これにより本発明では、接続端子部分において応力緩和できるとともに、薄型化の可能な半導体パッケージを提供することができる(以下、「第一効果」とも呼ぶ)。
また、本発明では、接続端子部分において応力緩和できるとともに、薄型化の可能な半導体パッケージを簡単なプロセスで製造することが可能な半導体パッケージの製造方法を提供することができる(以下、「第二効果」とも呼ぶ)。
また、本発明では、接続端子部分において応力緩和できるとともに、薄型化の可能な半導体パッケージを備えているので、信頼性の高い電子装置を提供することができる(以下、「第三効果」とも呼ぶ)。
The semiconductor package of the present invention includes a second conductive portion having a substantially T-shaped cross section as a connection terminal. Since such a second conductive portion can be easily deformed in the lateral direction, it can relieve stress and is resistant to thermal distortion and drop impact. Thus, according to the present invention, it is possible to provide a semiconductor package that can relieve stress in the connection terminal portion and can be thinned (hereinafter also referred to as “first effect”).
Further, the present invention can provide a method for manufacturing a semiconductor package that can relieve stress at the connection terminal portion and can manufacture a thin semiconductor package by a simple process (hereinafter referred to as “second”). Also called "effect").
Further, in the present invention, since the stress can be relieved in the connection terminal portion and the semiconductor package that can be thinned is provided, a highly reliable electronic device can be provided (hereinafter also referred to as “third effect”). ).

本発明の半導体パッケージの一例(第一実施形態)を模式的に示す図。The figure which shows typically an example (1st embodiment) of the semiconductor package of this invention. はんだバンプの代わりに第二導電部を接続端子とする例を示す図。The figure which shows the example which uses a 2nd electroconductive part as a connection terminal instead of a solder bump. 図1の半導体パッケージの製造方法を工程順に示す図。The figure which shows the manufacturing method of the semiconductor package of FIG. 1 in order of a process. 本発明の半導体パッケージの製造方法(第二実施形態)を工程順に示す図。The figure which shows the manufacturing method (2nd embodiment) of the semiconductor package of this invention in order of a process. 電解めっきが第一レジスト層の開口部から突出した例を示す図。The figure which shows the example which electroplating protruded from the opening part of the 1st resist layer. 本発明の半導体パッケージの製造方法(第三実施形態)を工程順に示す図。The figure which shows the manufacturing method (3rd embodiment) of the semiconductor package of this invention in process order. 本発明の半導体パッケージの製造方法(第四実施形態)を工程順に示す図。The figure which shows the manufacturing method (4th embodiment) of the semiconductor package of this invention in order of a process. 本発明の半導体パッケージの製造方法(第五実施形態)を工程順に示す図。The figure which shows the manufacturing method (5th embodiment) of the semiconductor package of this invention in order of a process. 本発明の半導体パッケージの製造方法(第六実施形態)を工程順に示す図。The figure which shows the manufacturing method (6th embodiment) of the semiconductor package of this invention in process order.

以下、本発明に係る半導体パッケージ及びその製造方法、並びに電子機器の最良の形態について、図面に基づき説明する。なお、本実施形態は、発明の趣旨をより良く理解させるために具体的に説明するものであり、特に指定のない限り、本発明を限定するものではない。   DESCRIPTION OF EXEMPLARY EMBODIMENTS Hereinafter, a semiconductor package, a manufacturing method thereof, and an electronic device according to the invention will be described with reference to the drawings. The present embodiment is specifically described for better understanding of the gist of the invention, and does not limit the invention unless otherwise specified.

<第一実施形態>
図1は、本発明の半導体パッケージの一構成例を示す断面図である。
本発明の半導体パッケージ1A(1)は、一面に電極3を有する半導体基板2と、前記半導体基板2上に配され、一端部が前記電極3と電気的に接続された第一導電部4と、前記第一導電部4を少なくとも覆うように配され、前記第一導電部4の他端部を露出する開口部αを有する第一絶縁層5と、前記開口部αにより露出した第一導電部4上に配され、主柱部分6aと梁部分6bとからなり、断面が略T字形状であり、該主柱部分6aが前記開口部αを通じて前記第一導電部4と電気的に接続された第二導電部6A(6)と、を少なくとも備えたことを特徴とする。
<First embodiment>
FIG. 1 is a cross-sectional view showing a configuration example of a semiconductor package of the present invention.
A semiconductor package 1A (1) of the present invention includes a semiconductor substrate 2 having an electrode 3 on one surface, a first conductive portion 4 disposed on the semiconductor substrate 2 and having one end portion electrically connected to the electrode 3. The first conductive layer 4 is disposed so as to cover at least the first conductive portion 4 and has an opening α that exposes the other end portion of the first conductive portion 4, and the first conductive layer exposed by the opening α. The main pillar portion 6a and the beam portion 6b are arranged on the portion 4 and have a substantially T-shaped cross section. The main pillar portion 6a is electrically connected to the first conductive portion 4 through the opening α. The second conductive portion 6A (6) is provided at least.

本発明の半導体パッケージ1は、断面が略T字形状の第二導電部6を備えている。本発明の半導体パッケージ1では、図2に示すように、プリント基板10に実装する際に、従来のはんだバンプの代わりに前記第二導電部6を接続端子として該プリント基板10に実装する。このような第二導電部6は横方向への変形が容易なため、応力を緩和でき、熱歪みや落下衝撃に強い。これにより本発明の半導体パッケージ1は、接続端子部分において応力緩和できるとともに、薄型化の可能となる。   The semiconductor package 1 of the present invention includes a second conductive portion 6 having a substantially T-shaped cross section. In the semiconductor package 1 of the present invention, as shown in FIG. 2, when mounting on the printed circuit board 10, the second conductive portion 6 is mounted on the printed circuit board 10 as a connection terminal instead of the conventional solder bump. Since such a second conductive portion 6 can be easily deformed in the lateral direction, it can relieve stress and is resistant to thermal distortion and drop impact. Thereby, the semiconductor package 1 of the present invention can relieve stress at the connection terminal portion and can be thinned.

半導体基板2は、シリコンウエハ等の半導体ウエハでもよく、半導体ウエハをチップ寸法に切断(ダイシング)した半導体チップであってもよい。半導体基板2が半導体チップである場合は、まず、半導体ウエハの上に、各種半導体素子やIC、誘導素子等を複数組、形成した後、チップ寸法に切断することで複数の半導体チップを得ることができる。   The semiconductor substrate 2 may be a semiconductor wafer such as a silicon wafer, or may be a semiconductor chip obtained by cutting (dicing) the semiconductor wafer into chip dimensions. When the semiconductor substrate 2 is a semiconductor chip, first, a plurality of sets of various semiconductor elements, ICs, induction elements, etc. are formed on a semiconductor wafer, and then a plurality of semiconductor chips are obtained by cutting into chip dimensions. Can do.

電極3は、半導体基板2上に形成された電子部品(図示略)に電気的に接続される電極である。この電極3は、例えば、アルミニウム(Al)、銅(Cu)、金(Au)、あるいはAlを主成分としSiやCuなどを加えた合金など、の導電性を有する金属により構成されている。   The electrode 3 is an electrode that is electrically connected to an electronic component (not shown) formed on the semiconductor substrate 2. The electrode 3 is made of, for example, a metal having conductivity such as aluminum (Al), copper (Cu), gold (Au), or an alloy containing Al as a main component and Si or Cu added thereto.

第一導電部4は、窒化膜などのパッシベーション膜(不図示)を介し、半導体基板2上に配され、電極3と電子部品(図示略)とを電気的に接続する再配線層である。
第一導電部4の一端部は、電極3と電気的に接続されている。第一導電部4の他端部は、開口部αを通じて第二導電部6と電気的に接続されている。
The first conductive portion 4 is a rewiring layer that is disposed on the semiconductor substrate 2 via a passivation film (not shown) such as a nitride film and electrically connects the electrode 3 and an electronic component (not shown).
One end of the first conductive portion 4 is electrically connected to the electrode 3. The other end of the first conductive part 4 is electrically connected to the second conductive part 6 through the opening α.

このような第一導電部4は、例えば、銅(Cu)、クロム(Cr)、アルミニウム(Al)、チタン(Ti)、金(Au)、銀(Ag)、チタン−タングステン(Ti−W)合金等が好適に用いられ、その厚みは1〜10μmが好ましい。これにより十分な導電性が得られる。第一導電部4は、例えば、電解銅めっき法等のめっき法、スパッタリング法、蒸着法、または2つ以上の方法の組み合わせにより形成することができる。   Such a first conductive part 4 is, for example, copper (Cu), chromium (Cr), aluminum (Al), titanium (Ti), gold (Au), silver (Ag), titanium-tungsten (Ti-W). An alloy or the like is preferably used, and the thickness is preferably 1 to 10 μm. Thereby, sufficient electrical conductivity is obtained. The first conductive portion 4 can be formed by, for example, a plating method such as an electrolytic copper plating method, a sputtering method, a vapor deposition method, or a combination of two or more methods.

第一絶縁層5は、半導体基板2の一部と第一導電部4を覆っており、第一導電部4の他端部と整合する位置に形成された開口部αを有する。
第一絶縁層5の材料は、絶縁性が高く、耐熱性・耐薬品性に優れ、機械的強度が強いものがよく、加えてヤング率が0.1〜5GPaのものが好ましい。具体的には、ポリイミド樹脂やエポキシ樹脂、フェノール樹脂、シリコーン樹脂、ABS樹脂、ポリベンゾオキサドール樹脂などが好ましい。第一絶縁層5の厚みは例えば1〜20μmである。
The first insulating layer 5 covers a part of the semiconductor substrate 2 and the first conductive part 4, and has an opening α formed at a position aligned with the other end part of the first conductive part 4.
The material of the first insulating layer 5 is preferably a material having high insulation, excellent heat resistance and chemical resistance, strong mechanical strength, and a Young's modulus of 0.1 to 5 GPa. Specifically, polyimide resin, epoxy resin, phenol resin, silicone resin, ABS resin, polybenzoxador resin and the like are preferable. The thickness of the first insulating layer 5 is, for example, 1 to 20 μm.

第二導電部6A(6)は、主柱部分6aと梁部分6bとからなり、断面が略T字形状をなす。また、第二導電部6は、前記該主柱部分6aが前記開口部αを通じて前記第一導電部4と電気的に接続される。
第二導電部6は、例えば、銅(Cu)、クロム(Cr)、アルミニウム(Al)、チタン(Ti)、金(Au)、銀(Ag)、チタン−タングステン(Ti−W)合金等が好適に用いられ、その厚みは1〜10μmが好ましい。これにより十分な導電性が得られる。第二導電部6は、例えば、電解銅めっき法等のめっき法、スパッタリング法、蒸着法、または2つ以上の方法の組み合わせにより形成することができる。
The second conductive portion 6A (6) includes a main column portion 6a and a beam portion 6b, and has a substantially T-shaped cross section. In addition, the second conductive portion 6 is electrically connected to the first conductive portion 4 at the main pillar portion 6a through the opening α.
The second conductive portion 6 is made of, for example, copper (Cu), chromium (Cr), aluminum (Al), titanium (Ti), gold (Au), silver (Ag), titanium-tungsten (Ti-W) alloy, or the like. The thickness is preferably 1 to 10 μm. Thereby, sufficient electrical conductivity is obtained. The second conductive portion 6 can be formed by, for example, a plating method such as an electrolytic copper plating method, a sputtering method, a vapor deposition method, or a combination of two or more methods.

なお、図1に示す例では、第二導電部6A(6)の主柱部分6aは上側ほど直径が大きくなされているが、これは作製方法次第で逆にもなり、限定されるものではない。また、第二導電部6A(6)の梁部分6bの側面は斜めになっているが、これは作製方法次第で逆にもなり、限定されるものではない。   In the example shown in FIG. 1, the main column portion 6 a of the second conductive portion 6 </ b> A (6) has a larger diameter on the upper side. However, this is not limited and depends on the manufacturing method. . Moreover, although the side surface of the beam portion 6b of the second conductive portion 6A (6) is slanted, this may be reversed depending on the manufacturing method, and is not limited.

このような半導体パッケージ1A(1)では、第二導電部6が横方向への変形が容易なため応力を緩和でき、熱歪みや落下衝撃に強い。また、第二導電部6が弾性変形するため、繰り返しの曲げ変形に強い。
また、第一導電部4と第二導電部6とが接続する面積が小さく、第一導電部4の配線パターンの自由度が大きい。第一導電部4はバンプと接続しないため、従来構造より薄くでき、配線の微細化が容易である。
また、絶縁層が1層だけであるため、製造プロセスが比較的簡単である。
In such a semiconductor package 1A (1), since the second conductive portion 6 can be easily deformed in the lateral direction, the stress can be relieved, and it is resistant to thermal distortion and drop impact. Further, since the second conductive portion 6 is elastically deformed, it is resistant to repeated bending deformation.
Moreover, the area which the 1st electroconductive part 4 and the 2nd electroconductive part 6 connect is small, and the freedom degree of the wiring pattern of the 1st electroconductive part 4 is large. Since the first conductive portion 4 is not connected to the bump, it can be made thinner than the conventional structure and the wiring can be easily miniaturized.
Moreover, since there is only one insulating layer, the manufacturing process is relatively simple.

本発明の半導体パッケージ1A(1)では、図2に示すように、プリント基板10に実装する際に、従来のはんだバンプの代わりに前記第二導電部6を接続端子として該プリント基板10に実装する。このようにはんだバンプがない構造のため、基板実装時にプリント基板10側に塗布されたはんだペーストの種類を気にすることなく作業ができる。また、はんだバンプがない構造のため、端子の狭ピッチ化が容易である。   In the semiconductor package 1A (1) of the present invention, as shown in FIG. 2, when mounting on the printed circuit board 10, the second conductive portion 6 is mounted on the printed circuit board 10 as a connection terminal instead of the conventional solder bump. To do. Since the structure has no solder bumps in this way, the operation can be performed without worrying about the type of solder paste applied to the printed circuit board 10 side during board mounting. In addition, since the structure has no solder bumps, it is easy to narrow the terminal pitch.

次に、このような半導体パッケージ1A(1)の製造方法について説明する。
図3は、本発明の半導体パッケージの製造方法(第一実施形態)を、工程順に示す断面図である。なお、図3では主に第二導電部6の形成工程について示している。
本発明の半導体パッケージの製造方法は、一面に電極3を有する半導体基板2上に、一端部が前記電極3と電気的に接続された第一導電部4を形成する工程Aと、前記第一導電部4を少なくとも覆い、前記第一導電部4の他端部を露出する開口部αを有する第一絶縁層5を形成する工程Bと、前記第一絶縁層5上に、前記開口部αと連通し前記第一導電部4の他端部を露出する開口部βを有するレジスト層を形成する工程Cと、前記レジスト層の表面及び前記開口部α及びβ内に第二導電層を形成する工程Dと、前記レジスト層を除去する工程Eと、を少なくとも順に有することを特徴とする。
Next, a method for manufacturing such a semiconductor package 1A (1) will be described.
FIG. 3 is a cross-sectional view showing the semiconductor package manufacturing method (first embodiment) of the present invention in the order of steps. FIG. 3 mainly shows the process of forming the second conductive portion 6.
The method for manufacturing a semiconductor package according to the present invention includes a step A for forming a first conductive part 4 having one end electrically connected to the electrode 3 on a semiconductor substrate 2 having an electrode 3 on one side; A step B of forming a first insulating layer 5 having an opening α that covers at least the conductive portion 4 and exposes the other end of the first conductive portion 4, and the opening α on the first insulating layer 5 Forming a resist layer having an opening β that communicates with the first conductive portion 4 and exposes the other end of the first conductive portion 4, and forms a second conductive layer on the surface of the resist layer and in the openings α and β. And a step E of removing the resist layer, at least in order.

本発明の半導体パッケージの製造方法では、接続端子部分において応力緩和できるとともに、薄型化の可能な半導体パッケージ1を簡単なプロセスで製造することができる。
以下、各工程を順に詳述する。
In the semiconductor package manufacturing method of the present invention, the stress can be relieved at the connection terminal portion, and the semiconductor package 1 that can be thinned can be manufactured by a simple process.
Hereinafter, each process is explained in full detail in order.

(a1)まず、一面に電極3を有する半導体基板2上に、一端部が前記電極3と電気的に接続された第一導電部4を形成する(工程A)。
半導体基板2は、シリコンやガリウム批素等の半導体ウエハが用いられる。
電極3は、半導体基板2上に形成された電子部品に電気的に接続される電極である。この電極3は、例えば、アルミニウム(Al)、銅(Cu)、金(Au)、あるいはAlを主成分としSiやCuなどを加えた合金など、の導電性を有する金属により構成されている。
(A1) First, a first conductive portion 4 having one end electrically connected to the electrode 3 is formed on a semiconductor substrate 2 having the electrode 3 on one surface (step A).
The semiconductor substrate 2 is a semiconductor wafer such as silicon or gallium arsenide.
The electrode 3 is an electrode that is electrically connected to an electronic component formed on the semiconductor substrate 2. The electrode 3 is made of, for example, a metal having conductivity such as aluminum (Al), copper (Cu), gold (Au), or an alloy containing Al as a main component and Si or Cu added thereto.

第一導電部4の形成手法には、アディティブ法、セミアディティブ法、サブトラクティプ法、リフトオフ法などがあるが、なかでも微細配線が容易に形成できるセミアディティブ法がより好ましい。
セミアディティブ法の場合、第一導電部4は、密着層4xとその上に設けられる導電層4yからなる。
There are an additive method, a semi-additive method, a subtractive method, a lift-off method, and the like as a method for forming the first conductive portion 4, and among these, a semi-additive method capable of easily forming a fine wiring is more preferable.
In the case of the semi-additive method, the first conductive portion 4 includes an adhesion layer 4x and a conductive layer 4y provided thereon.

密着層4xは、第一導電部4と半導体基板2との密着性を確保し、かつ第一導電部4を容易に形成するために形成される。さらには半導体基板2の電極3と第一導電部4の間のマイグレーションを抑制する役割も担っている。
密着層4xは蒸着、スパッタ、CVDなどにより半導体基板2の一面2a上に形成する。その材料は、クロム、チタン、タングステン、チタン−タングステン、銅、ニッケルなどの金属が好ましく、これらの積層構造がより好ましい。
The adhesion layer 4x is formed to ensure the adhesion between the first conductive portion 4 and the semiconductor substrate 2 and to easily form the first conductive portion 4. Further, it plays a role of suppressing migration between the electrode 3 of the semiconductor substrate 2 and the first conductive portion 4.
The adhesion layer 4x is formed on the one surface 2a of the semiconductor substrate 2 by vapor deposition, sputtering, CVD, or the like. The material is preferably a metal such as chromium, titanium, tungsten, titanium-tungsten, copper, nickel, and more preferably a laminated structure thereof.

次に、密着層4xの上にパターニングされたレジスト層を形成する。レジスト層はドライフィルムをラミネートするか、あるいはワニスをスピンコート法やスクリーン印刷法を用いて塗布した後、フォトリソグラフィにてパターニングする。
次に導電層4yを電解めっき法にて形成する。その材料は、電気導電性に優れ、耐熱性の高い金属がよく、例えば銅や銀、ニッケルなどが好ましい。あるいはこれらを主成分とした合金、あるいはこれらの積層構造でもかまわない。その中でも、電気抵抗率が低く、比較的安価な銅が最も好ましい。第一導電部4の厚さは1〜10μmが好ましい。その後、レジストを除去し、密着層の不要部分をウェットエッチングやドライエッチングなどで除去する。
Next, a patterned resist layer is formed on the adhesion layer 4x. The resist layer is laminated with a dry film, or varnish is applied by spin coating or screen printing, and then patterned by photolithography.
Next, the conductive layer 4y is formed by an electrolytic plating method. The material is preferably a metal having excellent electrical conductivity and high heat resistance, such as copper, silver, and nickel. Alternatively, an alloy containing these as a main component or a laminated structure thereof may be used. Among them, copper having a low electrical resistivity and relatively inexpensive is most preferable. As for the thickness of the 1st electroconductive part 4, 1-10 micrometers is preferable. Thereafter, the resist is removed, and unnecessary portions of the adhesion layer are removed by wet etching or dry etching.

(a2)次に、図3(a)に示すように、前記第一導電部4を少なくとも覆い、前記第一導電部4の他端部を露出する開口部αを有する第一絶縁層5を形成する(工程B)。
具体的には、スピンコート法、ラミネート法、キャスティング法、ディスペンス法等により、半導体基板2の一面2aにポリイミド系樹脂、エポキシ系樹脂、シリコン系樹脂(シリコーン)ポリベンゾオキサゾール(PBO)、液晶ポリマ一等の絶縁性の液状樹脂を塗布し、その後、塗布樹脂層を露光して硬化させ、第一絶縁層5を形成する。なお、第一絶縁層5の第一導電部4の他端部上には、第一導電部4と第二導電部6との電気的接続を得るための開口部αを形成しておく。開口部αの寸法は、第二導電部6の梁部分の直径に対して5〜50%が好ましい。
(A2) Next, as shown in FIG. 3A, a first insulating layer 5 that covers at least the first conductive portion 4 and has an opening α that exposes the other end of the first conductive portion 4 is formed. Form (step B).
Specifically, a polyimide resin, an epoxy resin, a silicon resin (silicone) polybenzoxazole (PBO), a liquid crystal polymer on one surface 2a of the semiconductor substrate 2 by spin coating, laminating, casting, dispensing, or the like. First insulating liquid resin is applied, and then the applied resin layer is exposed and cured to form the first insulating layer 5. Note that an opening α for obtaining an electrical connection between the first conductive portion 4 and the second conductive portion 6 is formed on the other end portion of the first conductive portion 4 of the first insulating layer 5. The dimension of the opening α is preferably 5 to 50% with respect to the diameter of the beam portion of the second conductive portion 6.

感光性樹脂のパターニングには、フォトリソグラフィ、レーザー加工法、プラズマエッテング法、RIE法も可能である。また、ラミネート法の場合、あらかじめパターニングされたシート状の樹脂をラミネート法にて圧着させることも可能である。また、樹脂をスクリーン印別法にて直接、成膜かつパターニングする方法も可能である。なお、これらの場合、樹脂が感光性である必要はない。   For patterning the photosensitive resin, photolithography, laser processing, plasma etching, and RIE are also possible. In the case of the laminating method, a sheet-shaped resin patterned in advance can be pressure-bonded by the laminating method. Further, a method of directly forming a film and patterning a resin by a screen marking method is also possible. In these cases, the resin does not need to be photosensitive.

(a3)次に、図3(b)に示すように、第一絶縁層5上に、前記開口部αと連通し前記第一導電部4の他端部を露出する開口部βを有する第一レジスト層20Aを形成する(工程C)。
第二導電部6を形成する前に、第一絶縁層5の上に第一レジスト層20Aを形成する。
第一レジスト層20Aはドライフィルムをラミネートするか、あるいはワニスをスピンコート法やスクリーン印刷法を用いて塗布した後、フォトリソグラフィにてパターニングする。
第一レジスト層20Aの厚さは例えば5〜400μmとする。開口部βの開口径は、第一レジスト層20Aの表面が底面(すなわち、第一導電部4との接続部側)よりも大きいほうがよく、その比は1.1〜2.0が好ましい。
(A3) Next, as shown in FIG. 3B, the first insulating layer 5 has a first opening β that communicates with the opening α and exposes the other end of the first conductive portion 4. One resist layer 20A is formed (step C).
Before forming the second conductive portion 6, the first resist layer 20 </ b> A is formed on the first insulating layer 5.
The first resist layer 20A is laminated with a dry film or coated with varnish using a spin coating method or a screen printing method, and then patterned by photolithography.
The thickness of the first resist layer 20A is, for example, 5 to 400 μm. The opening diameter of the opening β is preferably such that the surface of the first resist layer 20A is larger than the bottom surface (that is, the connecting portion side with the first conductive portion 4), and the ratio is preferably 1.1 to 2.0.

(a4)次に、前記第一レジスト層20Aの表面及び前記開口部α及びβ内に第二導電部6A(6)を形成する(工程D)。
第二導電部6の形成手法として、アディティブ法、セミアディティブ法、サブトラクティブ法、リフトオフ法などがあるが、なかでもプロセスが容易なサブトラクティブ法がより好ましい。サブトラクティブ法の場合、第二導電部6A(6)は密着層6xとその上に設けられる導電層6yからなる。
(A4) Next, a second conductive portion 6A (6) is formed in the surface of the first resist layer 20A and in the openings α and β (step D).
As a method for forming the second conductive portion 6, there are an additive method, a semi-additive method, a subtractive method, a lift-off method, and the like, and among these, a subtractive method that facilitates the process is more preferable. In the case of the subtractive method, the second conductive portion 6A (6) includes an adhesion layer 6x and a conductive layer 6y provided thereon.

まず、第一レジスト層20Aの全面に第二導電部6A(6)の密着層6xを形成する。この密着層6xの形成方法、その材料、構造は、第一導電部4の密着層4xと同様でよい。
次に、図3(c)に示すように、第二導電部6A(6)の導電層6yを形成する。この第二導電部6A(6)の導電層6yの形成方法は蒸着、スパッタ、CVD、電解めっき法、無電解めっき法があるが、厚膜の形成が容易な電解めっき法が好ましい。その材料、構造は第一導電部4の導電層4yの形成と同様でよい。また、その厚さは、例えば5〜200μmとする。
First, the adhesion layer 6x of the second conductive portion 6A (6) is formed on the entire surface of the first resist layer 20A. The formation method, material, and structure of the adhesion layer 6 x may be the same as those of the adhesion layer 4 x of the first conductive portion 4.
Next, as shown in FIG. 3C, the conductive layer 6y of the second conductive portion 6A (6) is formed. The method for forming the conductive layer 6y of the second conductive portion 6A (6) includes vapor deposition, sputtering, CVD, electrolytic plating, and electroless plating, but an electrolytic plating method that can easily form a thick film is preferable. The material and structure may be the same as the formation of the conductive layer 4y of the first conductive portion 4. Moreover, the thickness shall be 5-200 micrometers, for example.

(a5)次に、図3(d)に示すように、第二導電部6A(6)の表面に第二レジスト層21Aを形成する。
第二レジスト層21Aはドライフィルムをラミネートするか、あるいはワニスをスピンコート法やスクリーン印刷法を用いて塗布した後、フォトリソグラフィにてパターニングする。第二レジスト層21Aの厚さは、例えば1〜50μmとする。
(A5) Next, as shown in FIG. 3D, a second resist layer 21A is formed on the surface of the second conductive portion 6A (6).
The second resist layer 21A is laminated with a dry film or coated with varnish using a spin coating method or a screen printing method, and then patterned by photolithography. The thickness of the second resist layer 21A is, for example, 1 to 50 μm.

(a6)次に、図3(e)に示すように、第二導電部6A(6)の導電層6yおよび密着層6xの不要な部分をウェットエッチングで除去する。密着層6xの除去はドライエッチングでもかまわない。   (A6) Next, as shown in FIG. 3E, unnecessary portions of the conductive layer 6y and the adhesion layer 6x of the second conductive portion 6A (6) are removed by wet etching. The adhesion layer 6x may be removed by dry etching.

(a7)そして、図3(f)に示すように、第二レジスト層21Aと第一レジスト層20Aを剥離除去する(工程E)。
これにより第二導電部6A(6)が形成される。
(A7) Then, as shown in FIG. 3F, the second resist layer 21A and the first resist layer 20A are peeled and removed (step E).
As a result, the second conductive portion 6A (6) is formed.

(a8)その後、ウエハ表面に保護フィルムを貼り付けし、半導体基板2の他面側を研削あるいはエッチングをして所定の厚さまで薄くしたのち、保護フィルム(不図示)を剥す。
続いて、ウエハの裏面をリング状のフレーム(不図示)に固定されたダイシングテープ(不図示)に貼り付け、所定の大きさに切断して各チップに個片化する。
これにより図1に示すような半導体パッケージ1A(1)が得られる。なお、保護フィルムを剥すのは、ウエハをダイシングテープ(不図示)に貼り付けた後でもよい。
(A8) After that, a protective film is attached to the wafer surface, the other surface side of the semiconductor substrate 2 is ground or etched to a predetermined thickness, and then the protective film (not shown) is peeled off.
Subsequently, the back surface of the wafer is attached to a dicing tape (not shown) fixed to a ring-shaped frame (not shown), cut into a predetermined size, and separated into individual chips.
As a result, a semiconductor package 1A (1) as shown in FIG. 1 is obtained. The protective film may be peeled after the wafer is attached to a dicing tape (not shown).

このようにして形成した半導体パッケージ1A(1)は、図2に示すように、あらかじめ接続端子11上にはんだペースト12が塗布されたプリント基板10に搭載し、窒素雰囲気下ではんだを加熱溶融することで、プリント基板10に実装される。このとき、半導体パッケージ1A(1)の第二導電部6は、図2ではプリント基板10の接続端子11と向かい合わせとなる面同士がはんだに覆われているが、さらに主柱部の側面まではんだで覆われているほうがより好ましい。   As shown in FIG. 2, the semiconductor package 1A (1) thus formed is mounted on the printed circuit board 10 on which the solder paste 12 is previously applied on the connection terminals 11, and the solder is heated and melted in a nitrogen atmosphere. Thus, it is mounted on the printed circuit board 10. At this time, the surface of the second conductive portion 6 of the semiconductor package 1A (1) facing the connection terminal 11 of the printed circuit board 10 in FIG. 2 is covered with solder, but further to the side surface of the main pillar portion. More preferably, it is covered with solder.

<第二実施形態>
以下、本発明の第二実施形態について、図面を参照しながら説明する。
図4は、本発明の半導体パッケージの製造方法(第二実施形態)を、工程順に示す断面図である。
なお、以下の説明では前述した実施形態と異なる部分について主に説明し、前述した実施形態と同様の部分については、その説明を省略する。
本実施形態の製造方法では、第二導電部6B(6)の形成方法が前述した第一実施形態と異なるので、ここでは、第二導電部6B(6)の形成方法について工程順に説明する。
<Second embodiment>
Hereinafter, a second embodiment of the present invention will be described with reference to the drawings.
FIG. 4 is a cross-sectional view showing the semiconductor package manufacturing method (second embodiment) of the present invention in the order of steps.
In the following description, portions different from the above-described embodiment will be mainly described, and description of portions similar to those of the above-described embodiment will be omitted.
In the manufacturing method of this embodiment, since the formation method of 2nd electroconductive part 6B (6) differs from 1st embodiment mentioned above, here, the formation method of 2nd electroconductive part 6B (6) is demonstrated in order of a process.

(b1)まず、図4(a)に示すように、第一実施形態の場合と同様に、半導体基板2上に第一導電部4(密着層4x、導電層4y)及び第二絶縁層5を形成した後、図4(b)に示すように、その全面に第二導電部6B(6)の密着層6xを形成する。密着層6xの材料や形成方法などは、第一実施形態の場合と同様でよい。   (B1) First, as shown in FIG. 4A, the first conductive portion 4 (adhesion layer 4x, conductive layer 4y) and the second insulating layer 5 are formed on the semiconductor substrate 2 as in the case of the first embodiment. Then, as shown in FIG. 4B, an adhesion layer 6x of the second conductive portion 6B (6) is formed on the entire surface. The material, formation method, and the like of the adhesion layer 6x may be the same as those in the first embodiment.

(b2)次に、図4(c)に示すように、密着層6xの上に第一レジスト層20Bを形成する。第一レジスト層20Bはドライフィルムをラミネートするか、あるいはワニスをスピンコート法やスクリーン印刷法を用いて塗布した後、フォトリソグラフィにてパターニングする。第一レジスト層20Bの厚さは5〜400μmが好ましい。
第一レジスト層20Bの開口部βの形状は、第一実施形態における第一レジスト層20Aのように表面側の径が底面側(すなわち、第一導電部4との接続部側)よりも大きい必要はなく、逆に小さくてもよいし、あるいはその中間の部分が大きかったり小さかったりしても構わない。このため、レジスト材の選択性が広くなる(なお、図4では開口寸法が均一な場合を示している。)。
(B2) Next, as shown in FIG. 4C, the first resist layer 20B is formed on the adhesion layer 6x. The first resist layer 20B is laminated with a dry film or coated with varnish using a spin coating method or a screen printing method, and then patterned by photolithography. The thickness of the first resist layer 20B is preferably 5 to 400 μm.
The shape of the opening β of the first resist layer 20B is such that the diameter on the front surface side is larger than the bottom surface side (that is, the connection portion side with the first conductive portion 4) like the first resist layer 20A in the first embodiment. There is no need, and conversely, it may be small, or the middle part may be large or small. For this reason, the selectivity of the resist material is widened (note that FIG. 4 shows a case where the opening dimensions are uniform).

(b3)次に、図4(d)に示すように、電解めっき法を用いて第二導電部6B(6)の導電層6yを形成する。第二導電部6B(6)の材料や形成方法などは、第一実施形態の場合と同様でよい。電解めっきは第一レジスト層20Bの開口部γから突出した後も継続し、その直径が所定の大きさになった時点で終了した。   (B3) Next, as shown in FIG. 4 (d), a conductive layer 6y of the second conductive portion 6B (6) is formed by electrolytic plating. The material and formation method of the second conductive portion 6B (6) may be the same as in the first embodiment. The electrolytic plating was continued even after protruding from the opening γ of the first resist layer 20B, and ended when the diameter reached a predetermined size.

(b4)次に、図4(e)に示すように、第二導電部6B(6)の頂部を、所定の厚さになるまで研磨あるいは研削して平らにする。
(b5)そして、図4(f)に示すように、第一レジスト層20Bを剥離除去し、さらに不要な密着層6xを除去する。これにより第二導電部6B(6)が形成される。
(B4) Next, as shown in FIG. 4E, the top of the second conductive portion 6B (6) is flattened by polishing or grinding until a predetermined thickness is reached.
(B5) Then, as shown in FIG. 4F, the first resist layer 20B is peeled and removed, and the unnecessary adhesion layer 6x is further removed. Thereby, the second conductive portion 6B (6) is formed.

このようにして作製した半導体パッケージ1B(1)は、上述した第一効果に加えて、第二導電部6B(6)の梁部分の上面6B’(プリント基板10の接続端子11とはんだ接合する面)が平坦であり、さらに表面酸化膜が薄く、電気的な導通を阻害する汚染の心配も少ない。そのため、プリント基板10に実装したときにはんだ内のポイドを少なくすることができ、実装における不良率を低減できるとともに、実装後の信頼性を向上させることができる、という効果も奏する。   In addition to the first effect described above, the semiconductor package 1B (1) thus manufactured is solder-bonded to the upper surface 6B ′ of the beam portion of the second conductive portion 6B (6) (the connection terminal 11 of the printed circuit board 10). Surface) is flat, and the surface oxide film is thin, and there is little concern about contamination that hinders electrical conduction. For this reason, it is possible to reduce the voids in the solder when mounted on the printed circuit board 10, reduce the defective rate in mounting, and improve the reliability after mounting.

<第三実施形態>
以下、本発明の第三実施形態について、図面を参照しながら説明する。
図5及び図6は、本発明の半導体パッケージの製造方法(第三実施形態)を、工程順に示す断面図である。
なお、以下の説明では前述した実施形態と異なる部分について主に説明し、前述した実施形態と同様の部分については、その説明を省略する。
本実施形態の製造方法では、第二導電部6C(6)の形成方法が前述した第一実施形態と異なるので、ここでは、第二導電部6C(6)の形成方法について工程順に説明する。
<Third embodiment>
Hereinafter, a third embodiment of the present invention will be described with reference to the drawings.
5 and 6 are cross-sectional views showing the semiconductor package manufacturing method (third embodiment) of the present invention in the order of steps.
In the following description, portions different from the above-described embodiment will be mainly described, and description of portions similar to those of the above-described embodiment will be omitted.
In the manufacturing method of this embodiment, since the formation method of 2nd electroconductive part 6C (6) differs from 1st embodiment mentioned above, here, the formation method of 2nd electroconductive part 6C (6) is demonstrated in order of a process.

(c1)まず、図5(a)に示すように、第一実施形態の場合と同様に、半導体基板2上に第一導電部4(密着層4x、導電層4y)及び第二絶縁層5を形成した後、図5(b)に示すように、その全面に第二導電部6C(6)の主柱部分6aをなす密着層6xを形成する。密着層6xの材料や形成方法などは、第一実施形態の場合と同様でよい。   (C1) First, as shown in FIG. 5A, the first conductive portion 4 (adhesion layer 4x, conductive layer 4y) and the second insulating layer 5 are formed on the semiconductor substrate 2 as in the case of the first embodiment. Then, as shown in FIG. 5 (b), an adhesion layer 6x forming the main pillar portion 6a of the second conductive portion 6C (6) is formed on the entire surface. The material, formation method, and the like of the adhesion layer 6x may be the same as those in the first embodiment.

(c2)次に、図5(c)に示すように、密着層6xの上に第一レジスト層20Cを形成する。その材料や形成方法などは第一実施形態の場合と同様でよい。
(c3)次に、図5(d)に示すように、電解めっき法を用いて第二導電部6C(6)の主柱部分6aをなす導電層6yを形成する。その材料や形成方法は第一実施形態の場合と同様でよい。電解めっきは第一レジスト層20Cの開口部から突出してもしなくてもどちらでもよい(図5では、突出させた場合を示している)。
(C2) Next, as shown in FIG. 5C, a first resist layer 20C is formed on the adhesion layer 6x. The material, formation method, and the like may be the same as those in the first embodiment.
(C3) Next, as shown in FIG.5 (d), the electroconductive layer 6y which makes the main pillar part 6a of the 2nd electroconductive part 6C (6) is formed using an electrolytic plating method. The material and formation method may be the same as in the first embodiment. The electrolytic plating may or may not protrude from the opening of the first resist layer 20C (FIG. 5 shows the case where the protrusion is made).

(c4)次に、図5(e)に示すように、前記導電層6yの全面に第二導電部6C(6)の梁部分6bをなす密着層6zを形成する。その材料や形成方法などは第一実施形態の場合と同様でよい。
(c5)次に、図5(f)に示すように、前記密着層6zの上に第二レジスト層21Cを形成する。その材料や形成方法などは第一実施形態の場合と同様でよい。
(c6)次に、図6(a)に示すように、電解めっき法を用いて第二導電部6C(6)の梁部分6bをなす導電層6y’を形成する。その材料や形成方法などは第一実施形態の場合と同様でよい。
(C4) Next, as shown in FIG. 5E, an adhesion layer 6z forming the beam portion 6b of the second conductive portion 6C (6) is formed on the entire surface of the conductive layer 6y. The material, formation method, and the like may be the same as those in the first embodiment.
(C5) Next, as shown in FIG. 5F, a second resist layer 21C is formed on the adhesion layer 6z. The material, formation method, and the like may be the same as those in the first embodiment.
(C6) Next, as shown in FIG. 6A, a conductive layer 6y ′ forming the beam portion 6b of the second conductive portion 6C (6) is formed by using an electrolytic plating method. The material, formation method, and the like may be the same as those in the first embodiment.

(c7)次に、図6(b)に示すように、第二レジスト層21Cを剥離除去する。さらに不要な密着層6zを除去する。除去方法は第一実施形態の場合と同様でよい。
(c8)そして、図6(c)に示すように、第一レジスト層20Cを剥離除去し、密着層6xを除去する。さらに不要な密着層6axを除去する。これにより第二導電部6C(6)が形成される。
(C7) Next, as shown in FIG. 6B, the second resist layer 21C is peeled and removed. Further, the unnecessary adhesion layer 6z is removed. The removal method may be the same as in the first embodiment.
(C8) Then, as shown in FIG. 6C, the first resist layer 20C is peeled off and the adhesion layer 6x is removed. Further, the unnecessary adhesion layer 6ax is removed. As a result, the second conductive portion 6C (6) is formed.

このようにして作製した半導体パッケージ1C(1)は、上述した第一効果に加えて、第二導電部6C(6)の梁部分6bの直径が第一実施形態や第二実施形態に比べて精度よく作製できるため、プリント基板10に実装したときに、はんだが第二導電部6C(6)の主柱部分まではんだを覆うのを制御しやすく、すなわち、ばらつきを小さくすることができる。   In the semiconductor package 1C (1) thus manufactured, in addition to the first effect described above, the diameter of the beam portion 6b of the second conductive portion 6C (6) is larger than that of the first embodiment or the second embodiment. Since it can be manufactured with high accuracy, it is easy to control the solder covering the solder up to the main pillar portion of the second conductive portion 6C (6) when mounted on the printed circuit board 10, that is, variation can be reduced.

また、第二導電部6C(6)の上面の形状を凸型にするか凹型にするかを容易に制御できるため、プリント基板10に実装したときの不良に応じて調整が可能である。例えば、凸型ならば、プリント基板10に実装したときに第二導電部6bのこの凸部が基板の接続端子11に強く当たるため、電気抵抗を小さくできる。また凹型ならば、実装したときの衝撃で半導体チップが壊れるのを防ぐことができる。   In addition, since it is possible to easily control whether the shape of the upper surface of the second conductive portion 6C (6) is a convex shape or a concave shape, it is possible to adjust according to a defect when mounted on the printed circuit board 10. For example, if it is a convex type, since this convex part of the 2nd electroconductive part 6b will strongly contact the connection terminal 11 of a board | substrate when it mounts in the printed circuit board 10, an electrical resistance can be made small. Moreover, if it is a concave type, it can prevent that a semiconductor chip is broken by the impact at the time of mounting.

<第四実施形態>
以下、本発明の第四実施形態について、図面を参照しながら説明する。
図7は、本発明の半導体パッケージの製造方法(第四実施形態)を、工程順に示す断面図である。
なお、以下の説明では前述した実施形態と異なる部分について主に説明し、前述した実施形態と同様の部分については、その説明を省略する。
本実施形態の製造方法では、第二導電部6D(6)の形成方法が前述した第一実施形態と異なるので、ここでは、第二導電部6D(6)の形成方法について工程順に説明する。
<Fourth embodiment>
Hereinafter, a fourth embodiment of the present invention will be described with reference to the drawings.
FIG. 7 is a cross-sectional view showing the semiconductor package manufacturing method (fourth embodiment) of the present invention in the order of steps.
In the following description, portions different from the above-described embodiment will be mainly described, and description of portions similar to those of the above-described embodiment will be omitted.
In the manufacturing method of this embodiment, since the formation method of 2nd electroconductive part 6D (6) differs from 1st embodiment mentioned above, here, the formation method of 2nd electroconductive part 6D (6) is demonstrated in order of a process.

(d1)まず、図7(a)に示すように、第一実施形態の場合と同様に、半導体基板2上に第一導電部4(密着層4x、導電層4y)及び第二絶縁層5を形成した後、図7(b)に示すように、その全面に第二導電部6D(6)の主柱部分6aの底部をなす密着層6xを形成する。密着層6xの材料や形成方法などは、第一実施形態の場合と同様でよい。
(d2)次に、図7(c)に示すように、密着層6xの全面に第二導電部6D(6)の密着層6yを形成する。その材料や形成方法などは第一実施形態の場合と同様でよい。
(D1) First, as shown in FIG. 7A, the first conductive portion 4 (adhesion layer 4x, conductive layer 4y) and the second insulating layer 5 are formed on the semiconductor substrate 2 as in the case of the first embodiment. Then, as shown in FIG. 7B, an adhesive layer 6x that forms the bottom of the main pillar portion 6a of the second conductive portion 6D (6) is formed on the entire surface thereof. The material, formation method, and the like of the adhesion layer 6x may be the same as those in the first embodiment.
(D2) Next, as shown in FIG. 7C, the adhesion layer 6y of the second conductive portion 6D (6) is formed on the entire surface of the adhesion layer 6x. The material, formation method, and the like may be the same as those in the first embodiment.

(d3)次に、図7(d)に示すように、前記密着層6y上に第二レジスト層21Dを形成する。その材料や形成方法などは第一実施形態の場合と同様でよい。
(d4)次に、図7(e)に示すように、電解めっき法を用いて第二導電部6D(6)の導電層6y’を形成する。その材料や形成方法などは第一実施形態の場合と同様でよい。
(D3) Next, as shown in FIG. 7D, a second resist layer 21D is formed on the adhesion layer 6y. The material, formation method, and the like may be the same as those in the first embodiment.
(D4) Next, as shown in FIG. 7E, a conductive layer 6y ′ of the second conductive portion 6D (6) is formed by electrolytic plating. The material, formation method, and the like may be the same as those in the first embodiment.

(d5)次に、第二レジスト層21Dを剥離除去する。
次に、第二導電部6D(6)の密着層6yを除去する。除去方法は第一実施形態の場合と同様でよい。
そして、図7(f)に示すように、第一レジスト層20Dと密着層6xを剥離除去する。これにより第二導電部6D(6)が形成される。
(D5) Next, the second resist layer 21D is peeled and removed.
Next, the adhesion layer 6y of the second conductive portion 6D (6) is removed. The removal method may be the same as in the first embodiment.
Then, as shown in FIG. 7F, the first resist layer 20D and the adhesion layer 6x are peeled and removed. Thereby, 2nd electroconductive part 6D (6) is formed.

このようにして作製した半導体パッケージ1D(1)は、第三実施形態の場合と同じく第二導電部6D(6)の上部の直径が、第一実施形態や第二実施形態の場合に比べて精度よく作製できることに加えて、めっきプロセスが1回少ないのでプロセスが簡略で、低コストで作製することができる。   The semiconductor package 1D (1) thus manufactured has a diameter at the top of the second conductive portion 6D (6) as compared to the first embodiment and the second embodiment, as in the third embodiment. In addition to being able to be manufactured with high accuracy, the number of plating processes is small, so that the process is simple and can be manufactured at low cost.

<第五実施形態>
以下、本発明の第五実施形態について、図面を参照しながら説明する。
図8は、本実施形態の半導体パッケージ1E(1)の一構成例を示す断面図である。
なお、以下の説明では前述した実施形態と異なる部分について主に説明し、前述した実施形態と同様の部分については、その説明を省略する。
<Fifth embodiment>
Hereinafter, a fifth embodiment of the present invention will be described with reference to the drawings.
FIG. 8 is a cross-sectional view showing a configuration example of the semiconductor package 1E (1) of this embodiment.
In the following description, portions different from the above-described embodiment will be mainly described, and description of portions similar to those of the above-described embodiment will be omitted.

この半導体パッケージ1E(1)では、前記第二導電部6と前記第一導電部4とが接続している部位において、該第一導電部4と前記半導体基板2との間に配された第二絶縁層7を、さらに備える。
半導体基板2はシリコンなど熱膨張率が小さい材料からなり、第一導電部4は銅などの熱膨張係数が大きいからなる。このため、熱サイクル環境下では、その差に起因する応力が発生し、半導体基板2と第一導電部4とが剥離、あるいは半導体基板2にクラックが入るなどの問題が発生し、信頼性を低下させてしまう。
In the semiconductor package 1E (1), the second conductive portion 6 and the first conductive portion 4 are connected to each other between the first conductive portion 4 and the semiconductor substrate 2 at a portion where the second conductive portion 6 and the first conductive portion 4 are connected. Two insulating layers 7 are further provided.
The semiconductor substrate 2 is made of a material having a low coefficient of thermal expansion such as silicon, and the first conductive portion 4 is made of a coefficient of thermal expansion such as copper. For this reason, stress due to the difference is generated under the thermal cycle environment, and problems such as separation of the semiconductor substrate 2 and the first conductive portion 4 or cracks in the semiconductor substrate 2 occur, and reliability is increased. It will decrease.

そこで、この問題を回避するために、本実施形態では、第一導電部4の下に第二絶縁層7を配している。これにより、半導体基板2と第一導電部4との熱膨張係数の差に起因する応力を緩和し、信頼性を保つことができる。
このような第二絶縁層7は、第一絶縁層5と同様に、例えばポリイミド樹脂、エポキシ樹脂、シリコーン樹脂等からなり、例えば回転塗布法、印刷法、ラミネート法などにより形成することができる。また、その厚さは例えば0.5〜20μmであることが好ましい。
なお、図8では第二絶縁層7を半導体基板2の全面に配しているが、少なくとも第二導電部6と第一導電部4とが接続している部位の近傍に形成されていればよい。
Therefore, in order to avoid this problem, in the present embodiment, the second insulating layer 7 is disposed under the first conductive portion 4. Thereby, the stress resulting from the difference in thermal expansion coefficient between the semiconductor substrate 2 and the first conductive portion 4 can be relaxed, and the reliability can be maintained.
Similar to the first insulating layer 5, the second insulating layer 7 is made of, for example, a polyimide resin, an epoxy resin, or a silicone resin, and can be formed by, for example, a spin coating method, a printing method, a laminating method, or the like. Moreover, it is preferable that the thickness is 0.5-20 micrometers, for example.
In FIG. 8, the second insulating layer 7 is disposed on the entire surface of the semiconductor substrate 2, but if it is formed at least near the portion where the second conductive portion 6 and the first conductive portion 4 are connected. Good.

<第六実施形態>
以下、本発明の第六実施形態について、図面を参照しながら説明する。
図9は、本実施形態の半導体パッケージ1F(1)の一構成例を示す断面図である。
なお、以下の説明では前述した実施形態と異なる部分について主に説明し、前述した実施形態と同様の部分については、その説明を省略する。
<Sixth embodiment>
Hereinafter, a sixth embodiment of the present invention will be described with reference to the drawings.
FIG. 9 is a cross-sectional view showing a configuration example of the semiconductor package 1F (1) of the present embodiment.
In the following description, portions different from the above-described embodiment will be mainly described, and description of portions similar to those of the above-described embodiment will be omitted.

この半導体パッケージ1F(1)では、前記第二導電部6の表面に、酸化されにくく、かつ、はんだとの濡れ性がよい金属材料からなる被膜(金属層8)が配されている。
半導体パッケージをプリント基板10に実装するときに、第二導電部6がはんだで覆われないと、表面の酸化が進行して電気抵抗が高くなる、あるいは腐食が発生して回路が短絡するなどの故障が発生するおそれがある。
In the semiconductor package 1F (1), a film (metal layer 8) made of a metal material which is not easily oxidized and has good wettability with solder is disposed on the surface of the second conductive portion 6.
When the semiconductor package is mounted on the printed circuit board 10, if the second conductive portion 6 is not covered with solder, the surface oxidation proceeds and the electrical resistance increases, or corrosion occurs and the circuit is short-circuited. Failure may occur.

そこで、本実施形態の半導体パッケージ1C(1)では、第二導電部6の表面に、酸化や腐食が起きにくく、かつはんだとの濡れ性に優れた金属層8を配している。
この金属層8は第二導電部6の形成後に、無電解めっき法を用いて形成する。その材料はニッケル、金、銀、パラジウム、錫、のうち少なくとも1つの元素を含む層が好ましく、単層あるいは複数の層でもよい。例えば、錫の単層構造で厚さが1〜50μm、あるいはニッケルと金の2層構造で、厚さはニッケルが1〜20μm、その上の金が0.1〜5μmとする。
Therefore, in the semiconductor package 1C (1) of the present embodiment, the metal layer 8 that is unlikely to oxidize or corrode and has excellent wettability with solder is disposed on the surface of the second conductive portion 6.
The metal layer 8 is formed using an electroless plating method after the second conductive portion 6 is formed. The material is preferably a layer containing at least one element of nickel, gold, silver, palladium, and tin, and may be a single layer or a plurality of layers. For example, a single layer structure of tin is 1 to 50 μm, or a two layer structure of nickel and gold, and the thickness is 1 to 20 μm for nickel and 0.1 to 5 μm for gold thereon.

以上、説明してきたような本発明の半導体パッケージ1は、従来のはんだバンプ付き半導体パッケージと同様に、種々の基板に実装して各種の電子装置を構成することができる。このような本発明の電子装置は、接続端子部分において応力緩和できるとともに、薄型化の可能な半導体パッケージを備えているので、信頼性が高いものとなる。   As described above, the semiconductor package 1 of the present invention as described above can be mounted on various substrates to form various electronic devices as in the conventional semiconductor package with solder bumps. Such an electronic device according to the present invention has high reliability because it can relieve stress at the connection terminal portion and can be thinned.

以上、本発明の半導体パッケージ及びその製造方法、並びに電子装置について説明してきたが、本発明はこれに限定されるものではなく、発明の趣旨を逸脱しない範囲で、適宜変更が可能である。   The semiconductor package, the manufacturing method thereof, and the electronic device of the present invention have been described above. However, the present invention is not limited to this, and can be appropriately changed without departing from the spirit of the invention.

本発明は、半導体パッケージ及びその製造方法並びに電子装置に広く適用可能である。   The present invention is widely applicable to semiconductor packages, manufacturing methods thereof, and electronic devices.

1A〜1F(1) 半導体パッケージ、2 半導体基板、3 電極、4 第一導電部、5 第一絶縁層、6A〜6F(6) 第二導電部、7 第二絶縁層、8 金属層。   1A-1F (1) Semiconductor package, 2 Semiconductor substrate, 3 Electrode, 4 1st electroconductive part, 5 1st insulating layer, 6A-6F (6) 2nd electroconductive part, 7 2nd insulating layer, 8 Metal layer.

Claims (6)

一面に電極を有する半導体基板と、
前記半導体基板上に配され、一端部が前記電極と電気的に接続された第一導電部と、
前記第一導電部を少なくとも覆うように配され、前記第一導電部の他端部を露出する開口部αを有する第一絶縁層と、
前記開口部αにより露出した第一導電部上に配され、主柱部分と梁部分とからなり、断面が略T字形状であり、該主柱部分が前記開口部αを通じて前記第一導電部と電気的に接続された第二導電部と、を少なくとも備えたことを特徴とする半導体パッケージ。
A semiconductor substrate having electrodes on one side;
A first conductive part disposed on the semiconductor substrate and having one end electrically connected to the electrode;
A first insulating layer that is disposed to cover at least the first conductive portion and has an opening α that exposes the other end of the first conductive portion;
The first conductive portion is disposed on the first conductive portion exposed by the opening α, and includes a main pillar portion and a beam portion, and has a substantially T-shaped cross section. The main pillar portion passes through the opening α and the first conductive portion. And a second conductive portion electrically connected to the semiconductor package.
プリント基板に実装する際に、前記第二導電部を接続端子として該プリント基板に実装することを特徴とする請求項1に記載の半導体パッケージ。   2. The semiconductor package according to claim 1, wherein when mounting on a printed circuit board, the second conductive portion is mounted on the printed circuit board as a connection terminal. 前記第二導電部と前記第一導電部とが接続している部位において、該第一導電部と前記半導体基板との間に配された第二絶縁層を、さらに備えたことを特徴とする請求項1又は2に記載の半導体パッケージ。   In the part where the second conductive part and the first conductive part are connected, the semiconductor device further comprises a second insulating layer disposed between the first conductive part and the semiconductor substrate. The semiconductor package according to claim 1 or 2. 前記第二導電部の表面に、酸化されにくく、かつ、はんだとの濡れ性がよい金属材料からなる被膜が配されていることを特徴とする請求項1乃至3のいずれかに記載の半導体パッケージ。   4. The semiconductor package according to claim 1, wherein a coating made of a metal material that is not easily oxidized and has good wettability with solder is disposed on a surface of the second conductive portion. 5. . 一面に電極を有する半導体基板と、前記半導体基板上に配され、一端部が前記電極と電気的に接続された第一導電部と、前記第一導電部を少なくとも覆うように配され、前記第一導電部の他端部を露出する開口部αを有する第一絶縁層と、前記開口部αにより露出した第一導電部上に配され、主柱部分と梁部分からなり、断面が略T字形状であり、該主柱部分が前記開口部αを通じて前記第一導電部と電気的に接続された第二導電部と、を少なくとも備えた半導体パッケージの製造方法であって、
一面に電極を有する半導体基板上に、一端部が前記電極と電気的に接続された第一導電部を形成する工程Aと、
前記第一導電部を少なくとも覆い、前記第一導電部の他端部を露出する開口部αを有する第一絶縁層を形成する工程Bと、
前記第一絶縁層上に、前記開口部と連通し前記第一導電部の他端部を露出する開口部βを有するレジスト層を形成する工程Cと、
前記レジスト層の表面及び前記開口部α及びβ内に第二導電層を形成する工程Dと、
前記レジスト層を除去する工程Eと、を少なくとも順に有することを特徴とする半導体パッケージの製造方法。
A semiconductor substrate having an electrode on one surface; a first conductive portion disposed on the semiconductor substrate and having one end electrically connected to the electrode; and disposed to cover at least the first conductive portion; A first insulating layer having an opening α that exposes the other end of one conductive portion, and a first conductive portion exposed by the opening α, and is composed of a main pillar portion and a beam portion, and the cross section is substantially T And a second conductive part electrically connected to the first conductive part through the opening α.
Forming a first conductive portion having one end electrically connected to the electrode on a semiconductor substrate having an electrode on one surface;
Forming a first insulating layer that covers at least the first conductive portion and has an opening α that exposes the other end of the first conductive portion; and
Forming a resist layer having an opening β communicating with the opening and exposing the other end of the first conductive portion on the first insulating layer;
Forming a second conductive layer in the surface of the resist layer and in the openings α and β; and
And a step E of removing the resist layer at least in order.
請求項1乃至4のいずれかに記載の半導体パッケージを、少なくとも備えたことを特徴とする電子装置。   An electronic device comprising at least the semiconductor package according to claim 1.
JP2009182374A 2009-08-05 2009-08-05 Semiconductor package and method of manufacturing the same, and electronic device Pending JP2011035296A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009182374A JP2011035296A (en) 2009-08-05 2009-08-05 Semiconductor package and method of manufacturing the same, and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009182374A JP2011035296A (en) 2009-08-05 2009-08-05 Semiconductor package and method of manufacturing the same, and electronic device

Publications (1)

Publication Number Publication Date
JP2011035296A true JP2011035296A (en) 2011-02-17

Family

ID=43764048

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009182374A Pending JP2011035296A (en) 2009-08-05 2009-08-05 Semiconductor package and method of manufacturing the same, and electronic device

Country Status (1)

Country Link
JP (1) JP2011035296A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111373530A (en) * 2017-10-05 2020-07-03 德州仪器公司 Industrial chip scale package for microelectronic devices
EP3692573A4 (en) * 2017-10-05 2021-06-02 Texas Instruments Incorporated Expanded head pillar for bump bonds
US11581478B2 (en) 2016-04-27 2023-02-14 Seiko Epson Corporation Mounting structure, ultrasonic device, ultrasonic probe, ultrasonic apparatus, and electronic apparatus
US11917922B2 (en) 2016-04-27 2024-02-27 Seiko Epson Corporation Mounting structure, ultrasonic device, ultrasonic probe, ultrasonic apparatus, and electronic apparatus

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11581478B2 (en) 2016-04-27 2023-02-14 Seiko Epson Corporation Mounting structure, ultrasonic device, ultrasonic probe, ultrasonic apparatus, and electronic apparatus
US11917922B2 (en) 2016-04-27 2024-02-27 Seiko Epson Corporation Mounting structure, ultrasonic device, ultrasonic probe, ultrasonic apparatus, and electronic apparatus
CN111373530A (en) * 2017-10-05 2020-07-03 德州仪器公司 Industrial chip scale package for microelectronic devices
EP3692573A4 (en) * 2017-10-05 2021-06-02 Texas Instruments Incorporated Expanded head pillar for bump bonds
US11749616B2 (en) 2017-10-05 2023-09-05 Texas Instruments Incorporated Industrial chip scale package for microelectronic device

Similar Documents

Publication Publication Date Title
JP3859403B2 (en) Semiconductor device and manufacturing method thereof
US9856135B2 (en) Microelectronic interconnect element with decreased conductor spacing
US8178957B2 (en) Electronic component device, and method of manufacturing the same
JP4379413B2 (en) Electronic component, method for manufacturing electronic component, circuit board, and electronic device
JP5135246B2 (en) Semiconductor module, method for manufacturing the same, and portable device
JP2005175019A (en) Semiconductor device and multilayer semiconductor device
JP2007109825A (en) Multilayer wiring board, semiconductor device using the same, and their manufacturing methods
JP2007317979A (en) Method for manufacturing semiconductor device
WO2008095405A1 (en) Microelectronic element and method of manufacturing the same
US20100078813A1 (en) Semiconductor module and method for manufacturing the semiconductor module
JP2002050647A (en) Semiconductor device and its manufacturing method
JP5830702B2 (en) Circuit device manufacturing method
JP2011035296A (en) Semiconductor package and method of manufacturing the same, and electronic device
JP4061506B2 (en) Manufacturing method of semiconductor device
JP2006228919A (en) Wiring board, semiconductor device, and their manufacturing method
KR100752106B1 (en) Semiconductor device and manufacturing method for the same
JP4638614B2 (en) Method for manufacturing semiconductor device
JP2009004813A (en) Wiring substrate for mounting semiconductor
JP2010157544A (en) Semiconductor device, method of manufacturing the same, and electronic apparatus
KR100927749B1 (en) Semiconductor device and manufacturing method thereof
JP2010092974A (en) Semiconductor device and method of manufacturing the same, and electronic device
JP5140961B2 (en) Semiconductor device and manufacturing method thereof, and semiconductor device and manufacturing method thereof
JP5432543B2 (en) Manufacturing method of semiconductor device
JP2006120803A (en) Semiconductor device and manufacturing method therefor
JP2007317860A (en) Semiconductor device