JP2010505364A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2010505364A5 JP2010505364A5 JP2009530487A JP2009530487A JP2010505364A5 JP 2010505364 A5 JP2010505364 A5 JP 2010505364A5 JP 2009530487 A JP2009530487 A JP 2009530487A JP 2009530487 A JP2009530487 A JP 2009530487A JP 2010505364 A5 JP2010505364 A5 JP 2010505364A5
- Authority
- JP
- Japan
- Prior art keywords
- input data
- latch
- threshold position
- determining
- sided
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000005070 sampling Methods 0.000 claims 1
Claims (10)
- 判定帰還型等化器によって使用されるラッチの閾位置を決定する方法であって、
入力データが第1バイナリ値からの遷移を含むだけであるように、前記入力データを制約すること、
前記制約された入力データに関連する片側データ・アイの複数のサンプルを取得すること、および、
前記サンプルに基づいて前記ラッチの閾位置を決定すること
を含む方法。
- 前記制約された入力データは、第1バイナリ値から遷移を含むだけである請求項1に記載の方法。
- 前記取得するステップは、1つまたは複数のラッチを使用して信号をサンプリングするステップと、前記ラッチの1つまたは複数の値を評価することによって前記信号の値を推定するステップとをさらに含む請求項1に記載の方法。
- 閾位置を決定する前記ステップは、一定ヒット・カウントを有する領域を特定するために、前記片側データ・アイに関連するヒストグラムを解析するステップをさらに含む請求項1に記載の方法。
- 複数の片側アイについて前記ラッチ閾位置を決定し、最小の片側データ・アイに基づいてラッチ閾位置を選択するステップとをさらに含む請求項1に記載の方法。
- 判定帰還型等化器によって使用されるラッチの閾位置を決定するシステムであって、
入力データが第1バイナリ値からの遷移を含むだけであるように、前記入力データを制約するマスク回路と、
前記制約された入力データに関連する片側データ・アイの複数のサンプルを取得する複数のラッチと、
前記サンプルに基づいて前記ラッチの閾位置を決定するラッチ閾位置決めシステムと
を備えるシステム。
- 前記制約された入力データは、第1バイナリ値から遷移を含むだけである請求項6に記載のシステム。
- 前記複数のサンプルは、1つまたは複数のラッチを使用して信号をサンプリングし、前記ラッチの1つまたは複数の値を評価することによって前記信号の値を推定することによって取得される請求項6に記載のシステム。
- 前記閾位置は、前記片側データ・アイに関連するヒストグラムを解析して、一定ヒット・カウントを有する領域を特定することによって決定される請求項6に記載のシステム。
- 集積回路であって、
判定帰還型等化器によって使用されるラッチの閾位置を決定する回路を備え、前記決定する回路は、
入力データが第1バイナリ値からの遷移を含むだけであるように、前記入力データを制約するマスク回路と、
前記制約された入力データに関連する片側データ・アイの複数のサンプルを取得する複数のラッチと、
前記サンプルに基づいて前記ラッチの閾位置を決定するラッチ閾位置決めシステムと
を備える集積回路。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/540,946 US7711043B2 (en) | 2006-09-29 | 2006-09-29 | Method and apparatus for determining latch position for decision-feedback equalization using single-sided eye |
US11/540,946 | 2006-09-29 | ||
PCT/US2007/070172 WO2008042475A1 (en) | 2006-09-29 | 2007-06-01 | Method and apparatus for determining latch position for decision-feedback equalization using single-sided eye |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2010505364A JP2010505364A (ja) | 2010-02-18 |
JP2010505364A5 true JP2010505364A5 (ja) | 2010-07-15 |
JP4904401B2 JP4904401B2 (ja) | 2012-03-28 |
Family
ID=38921115
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009530487A Expired - Fee Related JP4904401B2 (ja) | 2006-09-29 | 2007-06-01 | 片側アイを使用して判定帰還型等化のためのラッチ位置を決定する方法および装置 |
Country Status (5)
Country | Link |
---|---|
US (2) | US7711043B2 (ja) |
EP (1) | EP2067326B1 (ja) |
JP (1) | JP4904401B2 (ja) |
KR (1) | KR101357360B1 (ja) |
WO (1) | WO2008042475A1 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008301337A (ja) * | 2007-06-01 | 2008-12-11 | Nec Electronics Corp | 入出力回路 |
JP2010278720A (ja) * | 2009-05-28 | 2010-12-09 | Renesas Electronics Corp | 信号処理装置、信号処理方法、及び信号処理プログラム |
US8422891B2 (en) * | 2010-09-24 | 2013-04-16 | Intel Corporation | Jitter reduction of electrical signals from limiting optical modules |
US8737549B2 (en) | 2012-04-30 | 2014-05-27 | Lsi Corporation | Receiver having limiter-enhanced data eye openings |
US9385897B2 (en) | 2012-07-18 | 2016-07-05 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Methods and apparatus for adapting transmitter equalization coefficients based on receiver gain adaptation |
JP6032247B2 (ja) | 2013-10-09 | 2016-11-24 | 株式会社デンソー | 歪み補償システム及び通信装置 |
US9660843B2 (en) * | 2015-06-05 | 2017-05-23 | Texas Instruments Incorporated | Apparatus for processing a serial data stream |
US9584346B2 (en) | 2015-07-15 | 2017-02-28 | International Business Machines Corporation | Decision-feedback equalizer |
CN108599867B (zh) * | 2018-03-29 | 2021-02-02 | 上海交通大学 | 基于波形匹配的光学数字信号接收装置 |
US11153129B1 (en) * | 2020-06-01 | 2021-10-19 | International Business Machines Corporation | Feedforward equalizer with programmable roaming taps |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62220019A (ja) * | 1986-03-20 | 1987-09-28 | Fujitsu Ltd | デイジタル光通信用受信器 |
JPH0740697B2 (ja) * | 1986-05-20 | 1995-05-01 | 日本電気株式会社 | 識別回路 |
US20020085656A1 (en) | 2000-08-30 | 2002-07-04 | Lee Sang-Hyun | Data recovery using data eye tracking |
DE10052279A1 (de) | 2000-10-20 | 2002-04-25 | Alcatel Sa | Schneller Augenmonitor und Empfänger mit schnellem Augenmonitor |
EP1331779B1 (en) | 2002-01-28 | 2007-04-04 | Lucent Technologies Inc. | Setting of decision thresholds and sampling phase based on previous bit values |
US7590175B2 (en) * | 2003-05-20 | 2009-09-15 | Rambus Inc. | DFE margin test methods and circuits that decouple sample and feedback timing |
US7471904B2 (en) | 2003-07-25 | 2008-12-30 | Alcatel-Lucent Usa Inc. | Method and apparatus for electronic equalization in optical communication systems |
US7263122B2 (en) * | 2003-07-29 | 2007-08-28 | Synopsys, Inc. | Receiver based decision feedback equalization circuitry and techniques |
ATE449475T1 (de) | 2005-08-02 | 2009-12-15 | Alcatel Lucent | Empfänger eines optischen signals |
US7649933B2 (en) | 2006-04-28 | 2010-01-19 | Agere Systems Inc. | Method and apparatus for determining a position of an offset latch employed for decision-feedback equalization |
US7606302B2 (en) * | 2006-09-29 | 2009-10-20 | Agere Systems Inc. | Method and apparatus for non-linear decision-feedback equalization in the presence of asymmetric channel |
-
2006
- 2006-09-29 US US11/540,946 patent/US7711043B2/en not_active Expired - Fee Related
-
2007
- 2007-03-14 US US11/686,148 patent/US7720142B2/en not_active Expired - Fee Related
- 2007-06-01 EP EP07797978A patent/EP2067326B1/en not_active Not-in-force
- 2007-06-01 JP JP2009530487A patent/JP4904401B2/ja not_active Expired - Fee Related
- 2007-06-01 WO PCT/US2007/070172 patent/WO2008042475A1/en active Application Filing
- 2007-06-01 KR KR1020097006429A patent/KR101357360B1/ko not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2010505364A5 (ja) | ||
US12069087B2 (en) | System and method for analyzing binary code for malware classification using artificial neural network techniques | |
KR101734829B1 (ko) | 지역성 말투를 구분하는 음성 데이터 인식 방법, 장치 및 서버 | |
TWI635466B (zh) | 針對物聯網域之多重感測變化偵測技術 | |
Zhao et al. | Adaptive concentration inequalities for sequential decision problems | |
JP2010505363A5 (ja) | ||
WO2023019908A1 (zh) | 一种训练样本集生成的方法、装置、电子设备、存储介质及程序 | |
JP2017531240A5 (ja) | ||
JP2006203866A5 (ja) | ||
RU2016127609A (ru) | Способ и устройство для выделения сигналов в данных | |
KR101850993B1 (ko) | 클러스터 기반 키워드 산출 방법 및 장치 | |
US10623426B1 (en) | Building a ground truth dataset for a machine learning-based security application | |
JP2011504702A5 (ja) | ||
JP5398811B2 (ja) | 文書分類装置及び方法及びプログラム | |
DE502005007469D1 (de) | Verfahren der bewertung der güte eines computerprogramms | |
US10050798B2 (en) | Cryptographic block identification apparatus, cryptographic block identification method, and non-transitory computer readable recording medium storing cryptographic block identification program | |
WO2020215911A1 (zh) | 混合信号的分类方法、装置及电子设备 | |
JP2022518659A (ja) | エクスプロイト・キット検出 | |
JP2007501558A5 (ja) | ||
WO2014194481A1 (zh) | 考虑特征可靠性的视频分类器构造方法 | |
Petrović et al. | An approach to noise variance estimation in very low signal-to-noise ratio stochastic signals | |
Steidl | Limits of data analysis in scientific inference: reply to Sleep et al. | |
Emily et al. | Low-cost, volume-controlled dipstick urinalysis for home-testing | |
YoonKyung | Implications of Stein’s Paradox for Environmental Standard Compliance Assessment | |
Thomas et al. | Predicting American Oystercatcher (Haematopus palliatus) Breeding Distribution in an Urbanized Coastal Ecosystem Using Maximum Entropy Modeling |