JP2010279013A - Ldpc符号の符号化 - Google Patents
Ldpc符号の符号化 Download PDFInfo
- Publication number
- JP2010279013A JP2010279013A JP2009238835A JP2009238835A JP2010279013A JP 2010279013 A JP2010279013 A JP 2010279013A JP 2009238835 A JP2009238835 A JP 2009238835A JP 2009238835 A JP2009238835 A JP 2009238835A JP 2010279013 A JP2010279013 A JP 2010279013A
- Authority
- JP
- Japan
- Prior art keywords
- matrix
- sub
- parity check
- encoding
- vector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000011159 matrix material Substances 0.000 claims abstract description 172
- 238000000034 method Methods 0.000 claims abstract description 30
- 239000013598 vector Substances 0.000 claims description 35
- 230000002441 reversible effect Effects 0.000 claims description 10
- 238000006467 substitution reaction Methods 0.000 claims description 7
- 238000004590 computer program Methods 0.000 claims description 3
- 230000009897 systematic effect Effects 0.000 abstract description 6
- 238000004891 communication Methods 0.000 description 7
- 125000004122 cyclic group Chemical group 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000008707 rearrangement Effects 0.000 description 4
- 238000004364 calculation method Methods 0.000 description 3
- 238000012937 correction Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000001419 dependent effect Effects 0.000 description 2
- 238000005562 fading Methods 0.000 description 2
- 230000017105 transposition Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
- H03M13/1182—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the structure of the parity-check matrix is obtained by reordering of a random parity-check matrix
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/61—Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
- H03M13/611—Specific encoding aspects, e.g. encoding by means of decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/1171—Parity-check or generator matrices with non-binary elements, e.g. for non-binary LDPC codes
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Error Detection And Correction (AREA)
Abstract
符号器を使用して低密度パリティ検査行列を用いて符号語を符号化することを含む方法および機器が開示される。
【解決手段】
低密度パリティ検査行列は、情報シンボルに関連する第1サブ行列、パリティ検査シンボルの第1サブセットに関連するブロック三角構造を有する第2サブ行列、および、可逆性がありかつパリティ検査シンボルの第2サブセットに関連する第3サブ行列を含み、符号化は、第3サブ行列の前に第2サブ行列に対して実行される。
【選択図】図9
Description
12 データ源
14 LDPC符号化モジュール
16 変調モジュール
18,32 アンテナ
20 無線チャネル
30 受信機
34 復調モジュール
36 LDPC復号モジュール
50 LDPC符号器
52 符号器入力メモリ
54 符号器出力メモリ
56 パリティ計算ロジック
58 マッパ・モジュール
60,70 入力バッファ
72,74,78 モジュール
76 出力バッファ
Claims (20)
- 符号器を使用して低密度パリティ検査行列を用いて符号語を符号化する段階であって、前記低密度パリティ検査行列は、情報シンボルに関連する第1サブ行列、パリティ検査シンボルの第1サブセットに関連するブロック三角構造を有する第2サブ行列、および、可逆でありかつパリティ検査シンボルの第2サブセットに関連する第3サブ行列を含み、前記符号化する段階は、前記第3サブ行列の前に前記第2サブ行列に対して実行されることを特徴とする方法。
- 前記符号語は、前記第1サブ行列の列に対応する情報シンボル、前記第2サブ行列の列に対応するパリティ・シンボル、および、前記第3サブ行列の列に対応するパリティ・シンボルを含むことを特徴とする請求項1記載の方法。
- 前記符号化する段階は、前記第1サブ行列と、前記第1サブ行列の列に対応する前記情報シンボルを表わすベクトルとの積を計算する段階を含むことを特徴と請求項1記載の方法。
- 前記積は、前記第2サブ行列の行に対応する第1部分および前記第3サブ行列の行に対応する第2部分を有するベクトルとして表わされることを特徴とする請求項3記載の方法。
- 前記符号化する段階は、前記第2サブ行列および前記第2サブ行列の行に対応する前記ベクトルの前記第1部分を用いた後退または前進代入によって、前記第2サブ行列の列に対応するパリティ・シンボルを計算する段階を含むことを特徴とする請求項4記載の方法。
- 前記符号化する段階は、前記第3サブ行列の行に対応する前記ベクトルの前記第2部分、および、前記パリティ検査行列の第4サブ行列と前記第2サブ行列に関連するパリティ・シンボルとの積の合計を計算する段階を含むことを特徴とする請求項5記載の方法。
- 前記符号化する段階は、前記計算された合計および前記第3サブ行列の逆行列を用いることにより、前記第3サブ行列に関連するパリティ・シンボルを計算する段階を含むことを特徴とする請求項6記載の方法。
- 前記パリティ検査行列の各成分は、大きさZ×Zの可逆行列または全ゼロ行列のいずれかを表わすことを特徴とする請求項1記載の方法。
- 前記第3行列は、疎である逆行列を有することを特徴とする請求項1記載の方法。
- 前記逆行列は、2つの準巡回行列の合計として表されることを特徴とする請求項9記載の方法。
- Z=1、Z=28、またはZ=42であることを特徴とする請求項8記載の方法。
- 前記符号語は、672ビットの長さであることを特徴とする請求項1記載の方法。
- 前記低密度パリティ検査行列は、前記2進数フィールド上にあることを特徴とする請求項1記載の方法。
- 低密度パリティ検査行列を用いて符号語を符号化するために形成された符号器であって、前記低密度パリティ検査行列は、情報シンボルに関連する第1サブ行列、パリティ検査シンボルの第1サブセットに関連するブロック三角構造を有する第2サブ行列、および、可逆性がありかつパリティ検査シンボルの第2サブセットに関連する第3サブ行列を含み、前記符号器は、前記第3サブ行列の前に前記第2サブ行列に対して前記符号化を実行するために形成されることを特徴とする機器。
- 前記符号器は、前記第1サブ行列と、前記第1サブ行列の列に対応する前記情報シンボルを表わすベクトルとの積を計算するために形成されることを特徴とする請求項14記載の機器。
- 前記積は、前記第2サブ行列の行に対応する第1部分および前記第3サブ行列の行に対応する第2部分を有するベクトルとして表わされることを特徴とする請求項15記載の機器。
- 前記符号器は、前記第2サブ行列および前記第2サブ行列の行に対応する前記ベクトルの前記第1部分を用いた後退または前進代入によって、前記第2サブ行列の列に対応するパリティ・シンボルを計算するために構成されることを特徴とする請求項16記載の機器。
- 前記符号器は、前記第3サブ行列の行に対応する前記ベクトルの前記第2部分、および、前記パリティ検査行列の第4サブ行列と前記第2サブ行列に関連するパリティ・シンボルとの積の合計を計算するために構成されることを特徴とする請求項17記載の機器。
- その中に組み込まれたコンピュータ読取り可能なプログラム・コードを有するコンピュータによって使用可能な媒体であって、前記コンピュータ読取り可能なプログラム・コードは、
低密度パリティ検査行列を用いて符号語を符号化する段階であって、前記低密度パリティ検査行列は、情報シンボルに関連する第1サブ行列、パリティ検査シンボルの第1サブセットに関連するブロック三角構造を有する第2サブ行列、および、可逆性がありかつパリティ検査シンボルの第2サブセットに関連する第3サブ行列を含み、前記符号化は、前記第3サブ行列の前に前記第2サブ行列に対して実行される、段階、
を含む方法を実行するために適合されることを特徴とする計算機プログラム製品。 - 前記パリティ検査行列の各成分は、大きさZ×Zの可逆行列または全ゼロ行列のいずれかを表わすことを特徴とする請求項19記載の計算機プログラム製品。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10631608P | 2008-10-17 | 2008-10-17 | |
US61/106,316 | 2008-10-17 | ||
US12/498,167 US8612823B2 (en) | 2008-10-17 | 2009-07-06 | Encoding of LDPC codes using sub-matrices of a low density parity check matrix |
US12/498,167 | 2009-07-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010279013A true JP2010279013A (ja) | 2010-12-09 |
JP5161857B2 JP5161857B2 (ja) | 2013-03-13 |
Family
ID=41334498
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009238835A Expired - Fee Related JP5161857B2 (ja) | 2008-10-17 | 2009-10-16 | Ldpc符号の符号化 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8612823B2 (ja) |
EP (1) | EP2178217B1 (ja) |
JP (1) | JP5161857B2 (ja) |
CN (1) | CN101944916B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020527880A (ja) * | 2017-06-26 | 2020-09-10 | チャイナ アカデミー オブ テレコミュニケーションズ テクノロジー | エンコーディング方法および装置、コンピュータ記憶媒体 |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100241923A1 (en) * | 2009-03-17 | 2010-09-23 | Broadcom Corporation | Communication device employing LDPC (Low Density Parity Check) coding with Reed-Solomon (RS) and/or binary product coding |
US8508391B1 (en) | 2011-01-19 | 2013-08-13 | Marvell International Ltd | Code word formatter of shortened non-binary linear error correction code |
US8788922B2 (en) * | 2011-02-28 | 2014-07-22 | Apple Inc | Error correction codes for incremental redundancy |
US8839069B2 (en) | 2011-04-08 | 2014-09-16 | Micron Technology, Inc. | Encoding and decoding techniques using low-density parity check codes |
WO2012159304A1 (zh) * | 2011-06-28 | 2012-11-29 | 华为技术有限公司 | 低密度奇偶校验码的编码方法和装置 |
EP2915258A4 (en) * | 2012-10-31 | 2016-06-22 | CORRECTION OF COMBINED BLOCK-SYMBOL ERRORS | |
EP2858249A1 (en) | 2013-10-07 | 2015-04-08 | Electronics and Telecommunications Research Institute | Low density parity check encoder |
US9553608B2 (en) * | 2013-12-20 | 2017-01-24 | Sandisk Technologies Llc | Data storage device decoder and method of operation |
US9734129B2 (en) * | 2014-04-22 | 2017-08-15 | Sandisk Technologies Llc | Low complexity partial parallel architectures for Fourier transform and inverse Fourier transform over subfields of a finite field |
US9444493B2 (en) | 2014-06-26 | 2016-09-13 | Sandisk Technologies Llc | Encoder with transform architecture for LDPC codes over subfields using message mapping |
US9432055B2 (en) * | 2014-06-26 | 2016-08-30 | Sandisk Technologies Llc | Encoder for quasi-cyclic low-density parity-check codes over subfields using fourier transform |
CN104410427B (zh) * | 2014-12-30 | 2018-05-29 | 成都凯腾四方数字广播电视设备有限公司 | 一种ldpc编码器及其校验位生成单元 |
JP6970210B2 (ja) * | 2017-06-25 | 2021-11-24 | エルジー エレクトロニクス インコーポレイティドLg Electronics Inc. | 無線通信システムにおいてldpc符号のパリティ検査行列に基づいて符号化を行う方法及びそれを用いる端末 |
CN112204888A (zh) * | 2018-05-22 | 2021-01-08 | 华为技术有限公司 | 具有高效编码和良好误码平层特性的一类qc-ldpc码 |
CN112655152A (zh) * | 2018-08-03 | 2021-04-13 | 科得鲁西达股份有限公司 | 用于编码准循环低密度奇偶校验码的方法及设备 |
CN112398488B (zh) * | 2020-12-29 | 2021-04-30 | 支付宝(杭州)信息技术有限公司 | 向量压缩的方法和装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003115768A (ja) * | 2001-07-11 | 2003-04-18 | Internatl Business Mach Corp <Ibm> | データの低密度パリティ検査符号化方法および装置 |
JP2004236313A (ja) * | 2003-01-29 | 2004-08-19 | Samsung Electronics Co Ltd | 低密度付加情報発生用マトリックスを用いたパリティ情報生成方法及びその装置 |
JP2006519560A (ja) * | 2003-02-26 | 2006-08-24 | フラリオン テクノロジーズ,インコーポレーテッド | マルチレベルの置換を使用する低密度パリティチェック(ldpc)符号動作を行うための方法および装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU2002364182A1 (en) | 2002-08-20 | 2004-03-11 | Flarion Technologies, Inc. | Methods and apparatus for encoding ldpc codes |
US6961888B2 (en) * | 2002-08-20 | 2005-11-01 | Flarion Technologies, Inc. | Methods and apparatus for encoding LDPC codes |
KR100809619B1 (ko) * | 2003-08-26 | 2008-03-05 | 삼성전자주식회사 | 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 |
EP1708367A4 (en) * | 2004-01-20 | 2009-02-11 | Nec Corp | EXAMINATION MATRIX GENERATION PROCESS, DATA TRANSMISSION SYSTEM, CODING DEVICE, DECODING DEVICE AND INSPECTION MATRIX GENERATION PROGRAM |
US7506238B2 (en) * | 2004-08-13 | 2009-03-17 | Texas Instruments Incorporated | Simplified LDPC encoding for digital communications |
WO2006039801A1 (en) * | 2004-10-12 | 2006-04-20 | Nortel Networks Limited | System and method for low density parity check encoding of data |
KR100669152B1 (ko) * | 2004-11-25 | 2007-01-15 | 한국전자통신연구원 | 저밀도 패리티 검사 코드의 부호화 장치 및 방법 |
KR100975558B1 (ko) * | 2006-05-03 | 2010-08-13 | 삼성전자주식회사 | 통신 시스템에서 신호 송수신 장치 및 방법 |
US8433984B2 (en) * | 2007-01-24 | 2013-04-30 | Qualcomm Incorporated | LDPC encoding and decoding of packets of variable sizes |
JP4487213B2 (ja) * | 2007-10-19 | 2010-06-23 | ソニー株式会社 | 復号装置および方法、並びにプログラム |
US8392814B2 (en) * | 2008-10-07 | 2013-03-05 | Qualcomm Incorporated | Method and apparatus for high speed structured multi rate low density parity check codes |
-
2009
- 2009-07-06 US US12/498,167 patent/US8612823B2/en active Active
- 2009-10-16 JP JP2009238835A patent/JP5161857B2/ja not_active Expired - Fee Related
- 2009-10-19 EP EP09173424.4A patent/EP2178217B1/en active Active
- 2009-10-19 CN CN200911000017.2A patent/CN101944916B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003115768A (ja) * | 2001-07-11 | 2003-04-18 | Internatl Business Mach Corp <Ibm> | データの低密度パリティ検査符号化方法および装置 |
JP2004236313A (ja) * | 2003-01-29 | 2004-08-19 | Samsung Electronics Co Ltd | 低密度付加情報発生用マトリックスを用いたパリティ情報生成方法及びその装置 |
JP2006519560A (ja) * | 2003-02-26 | 2006-08-24 | フラリオン テクノロジーズ,インコーポレーテッド | マルチレベルの置換を使用する低密度パリティチェック(ldpc)符号動作を行うための方法および装置 |
Non-Patent Citations (1)
Title |
---|
JPN6011065886; David J. C. MacKay, et al.: 'Comparison of Constructions of Irregular Gallager Codes' IEEE Transactions on Communications Vol.47, No.10, 199910, pp.1449-1454 * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020527880A (ja) * | 2017-06-26 | 2020-09-10 | チャイナ アカデミー オブ テレコミュニケーションズ テクノロジー | エンコーディング方法および装置、コンピュータ記憶媒体 |
US11038531B2 (en) | 2017-06-26 | 2021-06-15 | China Academy Of Telecommunications Technology | Encoding method and apparatus, and computer storage medium |
JP7091375B2 (ja) | 2017-06-26 | 2022-06-27 | 大唐移▲動▼通信▲設▼▲備▼有限公司 | エンコーディング方法および装置、コンピュータ記憶媒体 |
Also Published As
Publication number | Publication date |
---|---|
CN101944916B (zh) | 2015-02-04 |
US20100100790A1 (en) | 2010-04-22 |
EP2178217A2 (en) | 2010-04-21 |
EP2178217A3 (en) | 2010-05-05 |
EP2178217B1 (en) | 2014-02-12 |
CN101944916A (zh) | 2011-01-12 |
JP5161857B2 (ja) | 2013-03-13 |
US8612823B2 (en) | 2013-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5161857B2 (ja) | Ldpc符号の符号化 | |
JP4361924B2 (ja) | 構造的低密度パリティ検査符号を用いる通信システムにおけるデータ送信/データ受信のための装置及び方法 | |
US7653859B2 (en) | System, apparatus and method for transmitting and receiving data coded by low density parity check code having variable coding rate | |
US8762809B1 (en) | LDPC codes and expansion method | |
KR101502623B1 (ko) | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서 채널부호/복호 방법 및 장치 | |
CN101689868B (zh) | 编码方法和编码设备 | |
KR20190028788A (ko) | 코드를 인코딩 및 디코딩하기 위한 방법과 시스템 | |
KR20070107520A (ko) | 통신 시스템에서 신호 송수신 장치 및 방법 | |
EP1589663A1 (en) | System, apparatus and method for transmitting and receiving data coded by low density parity check code having variable coding rate | |
JP6817414B2 (ja) | 2のべき乗でない長さに拡張されたポーラ符号の符号化および復号化 | |
JP2020526117A (ja) | 疑似サイクリック低密度パリティチェックの設計方法および装置 | |
KR20210145089A (ko) | 송신 장치 및 그의 신호 처리 방법 | |
Uchôa et al. | LDPC codes based on progressive edge growth techniques for block fading channels | |
KR102059002B1 (ko) | 무선 통신 시스템에서 ldpc 부호의 패리티 검사 행렬을 기반으로 부호화를 수행하는 방법 및 이를 이용한 단말 | |
JP6472790B2 (ja) | 共通ハードウェアリソースを共用する、異なる低密度パリティ検査(ldpc)符号のための低密度パリティ検査の符号化 | |
KR20150003127A (ko) | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서 채널 부호화/복호화 방법 및 장치 | |
KR102482110B1 (ko) | 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치 | |
KR20090064709A (ko) | Ldpc 부호의 패리티 검사 행렬 생성 장치 및 그방법과, 그를 이용한 ldpc 부/복호화 장치 | |
Uchoa et al. | Repeat accumulate based constructions for LDPC codes on fading channels | |
JP5288222B2 (ja) | 符号化方法および符号化装置 | |
KR102445150B1 (ko) | 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치 | |
Rege et al. | A practical dirty paper coding scheme based on LDPC codes | |
KR101354731B1 (ko) | 통신 시스템에서 연접 저밀도 생성 행렬 부호 부호화/복호장치 및 방법 | |
KR101502677B1 (ko) | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서 채널 부호/복호 방법 및 장치 | |
Uchoa et al. | Repeat Accumulate Based Designs for LDPC Codes on Fading Channels |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111219 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20120316 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120322 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120418 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121204 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121214 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5161857 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151221 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |