JP2010079314A - Display device - Google Patents

Display device Download PDF

Info

Publication number
JP2010079314A
JP2010079314A JP2009295361A JP2009295361A JP2010079314A JP 2010079314 A JP2010079314 A JP 2010079314A JP 2009295361 A JP2009295361 A JP 2009295361A JP 2009295361 A JP2009295361 A JP 2009295361A JP 2010079314 A JP2010079314 A JP 2010079314A
Authority
JP
Japan
Prior art keywords
wiring
driving circuit
group
gate
scanning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009295361A
Other languages
Japanese (ja)
Other versions
JP4542202B2 (en
Inventor
Hironori Aoki
宏憲 青木
Tomoki Nakamura
智樹 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2009295361A priority Critical patent/JP4542202B2/en
Publication of JP2010079314A publication Critical patent/JP2010079314A/en
Application granted granted Critical
Publication of JP4542202B2 publication Critical patent/JP4542202B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a display device having a narrow frame and high display quality. <P>SOLUTION: The liquid crystal display device is a display device provided with a liquid crystal panel 1 on which a display area 10 and a frame area 9 are formed, a plurality of gate wires 140a, 140b wired in the display area and a plurality of source wires 130 intersecting with the gate wires 140 and constituted so that a gate driver IC 14 and a source driver IC 13 are arranged on the same side as the liquid crystal panel 1. The display area 10 has a first area 10a corresponding to the first gate wire 140a and a second area 10b corresponding to the gate wire 140b and arranged on the lower side of the first area 10a, and is provided with an intersecting electrode 15c which intersects with a group of second routing wires 141b with an insulating film interposed and reduces a difference in wiring capacity between a group of first routing wires 141a and the group of second routing wires. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は表示装置に関する。   The present invention relates to a display device.

パーソナルコンピュータ、携帯電話その他各種モニタ用の画像表示装置として、液晶表示装置の普及は目覚しいものがある。典型的な液晶表示装置の一つは、液晶表示パネルと、その背面に配置されたバックライト・ユニットとを有する。液晶表示パネルは、バックライト・ユニットからの透過光を制御することにより、画像表示を行う。液晶表示パネルは、マトリクス状に配置された複数の画像信号線(ソース配線)と複数の走査線(ゲート配線)を有する。液晶表示パネルにおいて、複数の画素が、画像信号線と走査線の各交点に対応して形成されている。画像信号線は画像信号線駆動回路(ソースドライバIC)によって駆動され、走査線は走査線駆動回路(ゲートドライバIC)によって駆動される。画像信号線駆動回路及び走査線駆動回路は、表示制御回路からの表示信号及び制御信号に従って、液晶パネルを駆動する。   As image display devices for personal computers, mobile phones, and other various monitors, liquid crystal display devices have been widely used. One typical liquid crystal display device includes a liquid crystal display panel and a backlight unit disposed on the back surface thereof. The liquid crystal display panel displays an image by controlling the transmitted light from the backlight unit. The liquid crystal display panel has a plurality of image signal lines (source lines) and a plurality of scanning lines (gate lines) arranged in a matrix. In the liquid crystal display panel, a plurality of pixels are formed corresponding to each intersection of an image signal line and a scanning line. The image signal lines are driven by an image signal line driving circuit (source driver IC), and the scanning lines are driven by a scanning line driving circuit (gate driver IC). The image signal line driving circuit and the scanning line driving circuit drive the liquid crystal panel according to the display signal and the control signal from the display control circuit.

通常、走査線駆動回路と画像信号線駆動回路とは液晶表示パネルの隣接する2辺において、基板端部に接続される。すなわち、走査線駆動回路と画像信号線駆動回路とは液晶パネルの異なる辺に設けられる。   Usually, the scanning line driving circuit and the image signal line driving circuit are connected to the edge of the substrate on two adjacent sides of the liquid crystal display panel. That is, the scanning line driving circuit and the image signal line driving circuit are provided on different sides of the liquid crystal panel.

近年、液晶表示装置は高精細化、狭額縁化の要求が高まっている。従って、液晶表示装置では、配線本数が増加するとともに、駆動回路からの引回し配線を形成するためのスペースが小さくなっている。これにより、駆動回路から表示領域までの引回し配線の配線幅が狭くなってしまう。配線幅が狭くなると配線長の違いによって、配線抵抗に差が生じ易くなる。この配線抵抗の差によって、駆動回路からの出力波形に歪み量が配線毎に差を生じ、表示ムラが生じるという問題点があった。このような表示ムラの問題を解決するため、シール部の外側で配線幅を補正して、配線長の違いによる配線抵抗を均一化する液晶表示素子が開示されている(特許文献1)。   In recent years, there has been an increasing demand for liquid crystal display devices with high definition and a narrow frame. Therefore, in the liquid crystal display device, the number of wirings increases and the space for forming the lead wiring from the drive circuit is reduced. As a result, the wiring width of the routing wiring from the drive circuit to the display area is reduced. When the wiring width is narrowed, a difference in wiring resistance is likely to occur due to a difference in wiring length. Due to the difference in wiring resistance, there is a problem in that the amount of distortion in the output waveform from the drive circuit differs for each wiring, resulting in display unevenness. In order to solve the problem of such display unevenness, a liquid crystal display element is disclosed in which the wiring width is corrected outside the seal portion and the wiring resistance due to the difference in wiring length is made uniform (Patent Document 1).

ところで、狭額縁化の要求により、駆動回路を配置するスペースが制限されることがある。すなわち、表示パネルの外形に対して、表示領域を大きくとるため、額縁領域の幅が狭くなり、駆動回路を設けるためのスペースが制限されることがある。このスペースの制限は特に、携帯電話等の小型の液晶表示装置に対して、より厳しくなっている。例えば、携帯電話においては、横方向の額縁領域の幅は制限が厳しく、縦方向の額縁領域の幅に対しては制限が厳しくないことがある。この場合、液晶パネルの横に駆動回路が配置できないおそれがある。表示領域における横方向又は縦方向のスペースが制限されている場合、駆動回路を液晶パネルの隣接する2辺に配置することできないおそれがある。   By the way, the space for arranging the drive circuit may be limited due to the demand for narrowing the frame. That is, since the display area is made larger than the outer shape of the display panel, the width of the frame area becomes narrow, and the space for providing the drive circuit may be limited. This space limitation is particularly severe for small liquid crystal display devices such as mobile phones. For example, in a mobile phone, the width of the frame region in the horizontal direction is severely limited, and the width of the frame region in the vertical direction may not be severe. In this case, there is a possibility that the drive circuit cannot be arranged beside the liquid crystal panel. When the horizontal or vertical space in the display area is limited, there is a possibility that the drive circuit cannot be arranged on two adjacent sides of the liquid crystal panel.

この課題を解決するためゲートドライバICとソースドライバICとを液晶パネルの1辺に沿って配置する液晶表示装置が開示されている(特許文献2)。しかしながら、この液晶表示装置では駆動回路が液晶パネルの端部に配置されている。そのため、駆動回路側の端部から反対側の端部まで配線を引回す必要がある。額縁領域の幅が広くなり、狭額縁化が制限されるという問題点があった。   In order to solve this problem, a liquid crystal display device in which a gate driver IC and a source driver IC are arranged along one side of a liquid crystal panel is disclosed (Patent Document 2). However, in this liquid crystal display device, the drive circuit is arranged at the end of the liquid crystal panel. Therefore, it is necessary to route the wiring from the end on the drive circuit side to the end on the opposite side. There is a problem that the width of the frame region becomes wide and narrowing of the frame is limited.

さらに、それぞれのゲート配線で伝送距離が異なり、ゲート配線の配線長の差が大きくなってしまう。配線長の差により、配線抵抗に差が生じてしまう。そのため、従来の液晶表示装置では、駆動回路からの出力波形に歪み量が配線毎に異なり、表示ムラが生じるおそれがあった。従って、非表示領域が狭い狭額縁の液晶表示パネルでは、配線抵抗の差によって表示ムラが生じ、表示品質が低下してしまうといった問題点があった。   In addition, the transmission distance is different for each gate wiring, and the difference in the wiring length of the gate wiring becomes large. A difference in wiring resistance is caused by a difference in wiring length. Therefore, in the conventional liquid crystal display device, the amount of distortion differs in the output waveform from the drive circuit for each wiring, and display unevenness may occur. Therefore, in a narrow frame liquid crystal display panel with a narrow non-display area, there is a problem that display unevenness occurs due to a difference in wiring resistance and display quality is deteriorated.

特開平7−101214号公報JP-A-7-101214 特開2003−202586号公報JP 2003-202586 A

上述のように従来の液晶表示装置では、狭額縁の液晶パネルでは表示品質が低下してしまうという問題点があった。   As described above, the conventional liquid crystal display device has a problem in that the display quality of the liquid crystal panel with a narrow frame deteriorates.

本発明はこのような問題点に鑑みてなされたものであり、本発明は狭額縁で表示品質の優れた表示装置を提供することを目的とする。   The present invention has been made in view of such problems, and an object of the present invention is to provide a display device having a narrow frame and excellent display quality.

本発明の一態様にかかる表示装置は、表示領域と、前記表示領域の周辺に配置された額縁領域とが設けられた表示パネルと、前記表示領域内に設けられた複数の走査線と、前記表示領域内において、前記走査線と交差する複数の信号線と、前記走査線に走査電圧を供給する走査線駆動回路と、前記信号線に画像電圧を供給する信号線駆動回路とを備え、前記走査線駆動回路と前記信号線駆動回路とが、前記表示パネルの同じ辺に配置されている表示装置であって、前記表示領域が、前記複数の走査線の一部である第1の走査線群に対応する第1の領域と、前記複数の走査線の一部であり、前記第1の走査線群とは異なる第2の走査線群に対応する第2の領域とを有し、前記信号線駆動回路が配置された表示パネルの辺と隣の辺に延設され、前記走査線駆動回路と前記第1の走査線群とを接続する第1の引回し配線群と、前記表示パネルの前記第1の引回し配線が設けられた辺と対向する辺の端部に設けられ、前記走査線駆動回路と前記第2の走査線群とを接続する第2の引回し配線群と、前記第2の引回し配線群と絶縁膜を介して交差し、前記第1の引回し配線群と前記第2の引回し配線群との配線容量の差を低減する交差電極(例えば、本発明の実施の形態にかかる交差電極15c)とを備えるものである。   A display device according to one embodiment of the present invention includes a display panel provided with a display region, a frame region disposed around the display region, a plurality of scanning lines provided in the display region, A plurality of signal lines intersecting with the scanning lines in a display region, a scanning line driving circuit for supplying a scanning voltage to the scanning lines, and a signal line driving circuit for supplying an image voltage to the signal lines, A scanning device in which a scanning line driving circuit and the signal line driving circuit are arranged on the same side of the display panel, wherein the display region is a part of the plurality of scanning lines. A first region corresponding to a group, and a second region corresponding to a second scanning line group which is a part of the plurality of scanning lines and is different from the first scanning line group, Extends to the side of the display panel where the signal line driver circuit is located and the adjacent side, Provided at an end portion of a side of the display panel opposite to a side where the first routing wiring is provided, and a first routing wiring group connecting the scanning line driving circuit and the first scanning line group. A second routing wiring group connecting the scanning line driving circuit and the second scanning line group, and intersecting the second routing wiring group via an insulating film, and the first routing wiring group. A crossing electrode (for example, the crossing electrode 15c according to the embodiment of the present invention) that reduces the difference in wiring capacitance between the rotating wiring group and the second routing wiring group is provided.

本発明の他の態様にかかる表示装置は、表示領域と、前記表示領域の周辺に配置された額縁領域とが設けられた表示パネルと、前記表示領域内に設けられた複数の走査線と、前記表示領域内において、前記走査線と絶縁膜を介して交差する複数の信号線と、前記走査線に走査電圧を供給する走査線駆動回路と、前記信号線に画像電圧を供給する信号線駆動回路とを備え、前記走査線駆動回路と前記信号線駆動回路とが、前記表示パネルの同じ辺に配置されている表示装置であって、前記表示領域が、前記複数の信号線の一部である第1の信号線群に対応する第1の領域と、前記複数の信号線の一部であり、前記第1の走査線群とは異なる第2の信号線群と対応する第2の領域とを有し、前記走査線駆動回路が配置された表示パネルの辺と隣の辺に延設され、前記信号線駆動回路と前記第1の信号線群とを接続する第1の引回し配線群と、前記表示パネルの前記第1の引回し配線が設けられた辺と対向する辺の端部に設けられ、前記信号線駆動回路と前記第2の信号線群とを接続する第2の引回し配線群と、前記第2の引回し配線群と絶縁膜を介して交差し、前記第1の引回し配線群と前記第2の引回し配線群との配線容量の差を低減する交差電極とを備えるものである。   A display device according to another aspect of the present invention includes a display panel provided with a display area, a frame area arranged around the display area, a plurality of scanning lines provided in the display area, In the display area, a plurality of signal lines intersecting the scanning lines via an insulating film, a scanning line driving circuit for supplying a scanning voltage to the scanning lines, and a signal line driving for supplying an image voltage to the signal lines A display device in which the scanning line driving circuit and the signal line driving circuit are arranged on the same side of the display panel, wherein the display region is a part of the plurality of signal lines. A first region corresponding to a certain first signal line group and a second region corresponding to a second signal line group which is a part of the plurality of signal lines and is different from the first scanning line group And adjacent to the side of the display panel on which the scanning line driving circuit is arranged And a first routing wiring group that connects the signal line driving circuit and the first signal line group, and faces a side of the display panel where the first routing wiring is provided. A second routing wiring group provided at an end of the side and connecting the signal line driving circuit and the second signal line group; and intersecting the second routing wiring group via an insulating film. And a crossing electrode for reducing a difference in wiring capacitance between the first routing wiring group and the second routing wiring group.

本発明によれば、狭額縁で表示品質の優れた表示装置を提供することができる。   According to the present invention, it is possible to provide a display device having a narrow frame and excellent display quality.

本発明の実施の形態1にかかる液晶表示装置の構成を示す図である。It is a figure which shows the structure of the liquid crystal display device concerning Embodiment 1 of this invention. 本発明の実施の形態2にかかる液晶表示装置の構成を示す図である。It is a figure which shows the structure of the liquid crystal display device concerning Embodiment 2 of this invention.

以下に、本発明を適用可能な実施の形態が説明される。以下の説明は、本発明の実施形態を説明するものであり、本発明が以下の実施形態に限定されるものではない。説明の明確化のため、以下の記載及び図面は、適宜、省略及び簡略化がなされている。又、当業者であれば、以下の実施形態の各要素を、本発明の範囲において容易に変更、追加、変換することが可能である。   Hereinafter, embodiments to which the present invention can be applied will be described. The following description is to describe the embodiment of the present invention, and the present invention is not limited to the following embodiment. For clarity of explanation, the following description and drawings are omitted and simplified as appropriate. Moreover, those skilled in the art can easily change, add, and convert each element of the following embodiments within the scope of the present invention.

発明の実施の形態1.
本実施の形態にかかる液晶表示装置について図1を用いて説明する。図1は、本実施の形態にかかる液晶表示装置に用いられる液晶パネルを模式的に示す図である。図1において、1は液晶パネル、8はアレイ基板、9は液晶パネルの額縁領域、10は液晶パネルの表示領域、11は制御回路、13はソースドライバIC、14はゲートドライバIC、16は境界線、17はソースドライバIC13側の基板端部、18はゲートドライバIC14側の基板端部、130はソース配線、140はゲート配線、141は引回し配線である。
Embodiment 1 of the Invention
A liquid crystal display device according to this embodiment will be described with reference to FIG. FIG. 1 is a diagram schematically showing a liquid crystal panel used in the liquid crystal display device according to the present embodiment. In FIG. 1, 1 is a liquid crystal panel, 8 is an array substrate, 9 is a frame area of the liquid crystal panel, 10 is a display area of the liquid crystal panel, 11 is a control circuit, 13 is a source driver IC, 14 is a gate driver IC, and 16 is a boundary. Reference numeral 17 denotes a substrate end on the source driver IC 13 side, 18 denotes a substrate end on the gate driver IC 14 side, 130 denotes a source wiring, 140 denotes a gate wiring, and 141 denotes a routing wiring.

液晶パネル1は、典型的には、マトリックス状に配置された複数の画素から構成される表示領域10と、その外周領域である額縁領域9とを有している。すなわち、表示領域10の外周を囲む非表示領域が額縁領域9となる。又、液晶パネル1は、アレイ回路が形成されたアレイ基板8とその対向基板とを有し、その2つの基板の間に液晶が封入されている。なお、図1では対向基板について省略して図示している。アクティブマトリックス・タイプの液晶パネルは、各画素が表示信号の入出力を制御するスイッチング素子を備えている。典型的なスイッチング素子は、TFT(Thin Film Transistor)である。   The liquid crystal panel 1 typically has a display area 10 composed of a plurality of pixels arranged in a matrix, and a frame area 9 that is an outer peripheral area thereof. That is, the non-display area surrounding the outer periphery of the display area 10 is the frame area 9. The liquid crystal panel 1 has an array substrate 8 on which an array circuit is formed and a counter substrate, and liquid crystal is sealed between the two substrates. In FIG. 1, the counter substrate is not shown. In an active matrix type liquid crystal panel, each pixel includes a switching element for controlling input / output of a display signal. A typical switching element is a TFT (Thin Film Transistor).

カラー液晶表示装置は、対向基板上にRGBのカラー・フィルター層を有している。液晶パネル1の表示領域内の各画素は、RGBいずれかの色表示を行う。もちろん、白黒ディスプレイにおいては、白と黒のいずれかの表示を行う。透明なガラス基板に所定のパターンを形成することにより、アレイ基板8及び対向基板が形成される。この液晶パネル1の背面にはバックライト・ユニットが配設される。   The color liquid crystal display device has an RGB color filter layer on a counter substrate. Each pixel in the display area of the liquid crystal panel 1 displays one of RGB colors. Of course, a black and white display displays either white or black. The array substrate 8 and the counter substrate are formed by forming a predetermined pattern on the transparent glass substrate. A backlight unit is disposed on the back surface of the liquid crystal panel 1.

表示領域10内においてアレイ基板8上には、複数のソース配線130と複数のゲート配線140がマトリックス状に配設されている。表示領域10において、ソース配線130のそれぞれはY方向に沿って形成されている。Y方向に形成されたソース配線130はX方向に並んで複数配置される。表示領域10において、同じ幅のソース配線130が同じ間隔で形成されている。一方、表示領域10において、ゲート配線140のそれぞれはX方向に形成されている。Y方向に形成されたゲート配線140はX方向に並んで複数配置される。表示領域10において、同じ幅のゲート配線140が同じ間隔で形成されている。   A plurality of source lines 130 and a plurality of gate lines 140 are arranged in a matrix on the array substrate 8 in the display area 10. In the display area 10, each of the source lines 130 is formed along the Y direction. A plurality of source wirings 130 formed in the Y direction are arranged side by side in the X direction. In the display area 10, source lines 130 having the same width are formed at the same interval. On the other hand, in the display area 10, each of the gate lines 140 is formed in the X direction. A plurality of gate wirings 140 formed in the Y direction are arranged side by side in the X direction. In the display area 10, gate lines 140 having the same width are formed at the same interval.

ソース配線130とゲート配線140とは絶縁膜を介してお互いにほぼ直角に重なるように配設され、交差点近傍にTFTが配置される。ゲートドライバIC14から入力されるゲート電圧によって選択された各画素は、ソースドライバIC13から入力される画像表示信号電圧に基づき液晶に電界を印加する。ソース配線130に画像表示信号電圧を供給するソースドライバIC13とゲート配線140にゲート電圧を供給するゲートドライバIC14は表示領域の外周に設けられたアレイ基板8の額縁領域9に接続される。   The source wiring 130 and the gate wiring 140 are disposed so as to be substantially perpendicular to each other via an insulating film, and a TFT is disposed in the vicinity of the intersection. Each pixel selected by the gate voltage input from the gate driver IC 14 applies an electric field to the liquid crystal based on the image display signal voltage input from the source driver IC 13. A source driver IC 13 that supplies an image display signal voltage to the source line 130 and a gate driver IC 14 that supplies a gate voltage to the gate line 140 are connected to the frame area 9 of the array substrate 8 provided on the outer periphery of the display area.

携帯電話などの外部装置から、画像データ/制御信号が制御回路11に入力される。制御回路11は、画像データをフレーム・メモリ(図示せず)に転送する。DRAM、SDRAM、DDR等から構成されたフレーム・メモリは、この転送された画像データを一時的に格納する。制御回路11は、フレーム・メモリに一時的に記憶された過去の画像データを使用して現在の画像データの加工処理を行う。加工処理された画像データは、液晶パネル1に伝送される。   Image data / control signals are input to the control circuit 11 from an external device such as a mobile phone. The control circuit 11 transfers the image data to a frame memory (not shown). A frame memory composed of DRAM, SDRAM, DDR, etc. temporarily stores the transferred image data. The control circuit 11 processes the current image data using the past image data temporarily stored in the frame memory. The processed image data is transmitted to the liquid crystal panel 1.

制御回路11は、ソースドライバIC13、ゲートドライバIC14を動作させるため、画像データ/制御信号をソースドライバIC13に出力し、制御信号をゲートドライバIC14に出力する。制御回路11は例えば、FPC(Flexible Printed Circuit)を介して液晶パネル1と接続される。ゲートドライバIC14は制御信号を走査電圧に変換して、液晶パネル1上のゲート配線140に出力する。そして、階調電圧を印加する画素ラインを選択状態にする。ソースドライバIC13は、1水平ライン分の画素について転送された画像データを階調電圧に変換し、制御信号に基づいて液晶パネル1上のソース配線130に出力する。上記動作がライン毎に順次行われることによって、1フレーム分の画像データに対応した階調電圧が液晶パネル1の各画素に印加され、液晶パネル1の画面上に画像が表示される。尚、本発明は、上記以外の様々なタイプの液晶表示装置、あるいは、有機EL表示装置、無機EL表示装置などの他の表示装置にも適用することができる。   In order to operate the source driver IC 13 and the gate driver IC 14, the control circuit 11 outputs image data / control signals to the source driver IC 13 and outputs control signals to the gate driver IC 14. The control circuit 11 is connected to the liquid crystal panel 1 via, for example, an FPC (Flexible Printed Circuit). The gate driver IC 14 converts the control signal into a scanning voltage and outputs it to the gate wiring 140 on the liquid crystal panel 1. Then, the pixel line to which the gradation voltage is applied is selected. The source driver IC 13 converts the image data transferred for the pixels for one horizontal line into a gradation voltage, and outputs it to the source wiring 130 on the liquid crystal panel 1 based on the control signal. By sequentially performing the above operation for each line, a gradation voltage corresponding to the image data for one frame is applied to each pixel of the liquid crystal panel 1, and an image is displayed on the screen of the liquid crystal panel 1. The present invention can also be applied to various types of liquid crystal display devices other than those described above, or other display devices such as organic EL display devices and inorganic EL display devices.

本発明ではゲートドライバIC14とソースドライバIC13とがアレイ基板8の同じ辺の端部に配置されている。すなわち、矩形に設けられた表示領域10のX方向の1辺に対向してソースドライバIC13とゲートドライバIC14とが並設されている。換言すれば、ソースドライバIC13とゲートドライバIC14とがアレイ基板8の一辺に集中して配置されている。ソースドライバIC13とゲートドライバIC14はX方向に沿って配置され、表示領域10と対向する位置で接続されている。ソースドライバIC13とゲートドライバIC14との出力端子は表示領域10側に配設されている。   In the present invention, the gate driver IC 14 and the source driver IC 13 are arranged at the end of the same side of the array substrate 8. That is, the source driver IC 13 and the gate driver IC 14 are arranged in parallel so as to face one side in the X direction of the rectangular display area 10. In other words, the source driver IC 13 and the gate driver IC 14 are concentrated on one side of the array substrate 8. The source driver IC 13 and the gate driver IC 14 are arranged along the X direction and connected at a position facing the display region 10. Output terminals of the source driver IC 13 and the gate driver IC 14 are disposed on the display area 10 side.

これにより、ソースドライバIC13とゲートドライバIC14が配置された辺と隣の辺にドライバICを配置させることが不要になる。すなわち、ソースドライバIC13側の基板端部17とゲートドライバIC14側の基板端部18にドライバICを接続しなくてもよくなる。このため、X方向の額縁領域を狭くすることができる。なお、図ではアレイ基板8上にソースドライバIC13とゲートドライバIC14が載置されるCOG(Chip On Glass)タイプの液晶表示装置を示している。COGタイプである場合、ACFを介してアレイ基板8の端部に直接接続される。もちろん、COGタイプ以外の液晶表示装置でもよい。例えば、TCPを用いる場合、ソースドライバIC13を実装したTCPとゲートドライバIC14を実装したTCPとがアレイ基板8の1辺に接続される。ソースドライバIC13とゲートドライバIC14とは表示領域10に対応する位置の内側に配置する。これにより、表示領域10の幅よりも内側にドライバICが配置され、額縁領域9のX方向の幅を狭くすることができる。   This eliminates the need to place driver ICs on the side adjacent to the side where the source driver IC 13 and the gate driver IC 14 are arranged. That is, it is not necessary to connect the driver IC to the substrate end 17 on the source driver IC 13 side and the substrate end 18 on the gate driver IC 14 side. For this reason, the frame area in the X direction can be narrowed. In the figure, a COG (Chip On Glass) type liquid crystal display device in which the source driver IC 13 and the gate driver IC 14 are mounted on the array substrate 8 is shown. In the case of the COG type, it is directly connected to the end of the array substrate 8 through the ACF. Of course, a liquid crystal display device other than the COG type may be used. For example, when TCP is used, TCP mounted with the source driver IC 13 and TCP mounted with the gate driver IC 14 are connected to one side of the array substrate 8. The source driver IC 13 and the gate driver IC 14 are arranged inside a position corresponding to the display area 10. Thereby, the driver IC is arranged inside the width of the display area 10, and the width of the frame area 9 in the X direction can be narrowed.

なお、以降の説明において、Y方向を上下方向とし、X方向を左右方向とする。上下方向において、ソースドライバIC13及びゲートドライバIC14が設けられている基板端部側を下側とし、ソースドライバIC13及びゲートドライバIC14が設けられている基板端部と反対側を上側とする。左右方向においてソースドライバIC13側の基板端部17側を左側とし、ゲートドライバIC14側の基板端部18側を右側とする。   In the following description, the Y direction is the vertical direction, and the X direction is the horizontal direction. In the vertical direction, the substrate end side on which the source driver IC 13 and the gate driver IC 14 are provided is referred to as the lower side, and the side opposite to the substrate end portion on which the source driver IC 13 and the gate driver IC 14 are provided is referred to as the upper side. In the left-right direction, the substrate end 17 side on the source driver IC 13 side is the left side, and the substrate end 18 side on the gate driver IC 14 side is the right side.

ここで表示領域10を一点鎖線で示された境界線16で分割された第1の領域10aと第2の領域10bとに分けて説明する。境界線16はX方向と平行な方向に設けられている。第2の領域10bは表示領域10におけるゲートドライバIC14及びソースドライバIC13の近傍の領域である。第1の領域10aは第2の領域10bよりもゲートドライバIC14及びソースドライバIC13から離れた領域である。表示領域10において境界線16より上側が第1の領域10aとなり、境界線16より下側が第2の領域10bとなる。   Here, the display area 10 will be described by being divided into a first area 10a and a second area 10b divided by a boundary line 16 indicated by a one-dot chain line. The boundary line 16 is provided in a direction parallel to the X direction. The second area 10b is an area in the vicinity of the gate driver IC 14 and the source driver IC 13 in the display area 10. The first region 10a is a region farther from the gate driver IC 14 and the source driver IC 13 than the second region 10b. In the display area 10, the area above the boundary line 16 is the first area 10 a, and the area below the boundary line 16 is the second area 10 b.

表示領域10に形成されたゲート配線140のうち、第1の領域10aに設けられているゲート配線をゲート配線140aとする。一方、表示領域10に形成されたゲート配線140のうち、第2の領域に設けられているゲート配線をゲート配線140bとする。すなわち、複数のゲート配線140のうち、境界線16よりも下側に配置されている配線群のそれぞれをゲート配線140bとし、境界線16よりも上側に配置されている配線群のそれぞれをゲート配線140aとする。ゲート配線140aに対応した第1の領域10aとゲート配線140bに対応した第2の領域10bとは上下方向に隣接して配置され、境界線16によって区切られている。第1の領域10aは全てのゲート配線140aに対応する画素により構成され、第2の領域10bは全てゲート配線140bに対応する画素により構成される。ソース配線130のそれぞれは境界線16を横切って、第1の領域10a及び第2の領域10bに形成されている。ゲート配線140aとゲート配線140bとは、複数のゲート配線140においてそれぞれ異なる配線である。   Of the gate wirings 140 formed in the display area 10, the gate wiring provided in the first area 10a is referred to as a gate wiring 140a. On the other hand, among the gate wirings 140 formed in the display region 10, the gate wiring provided in the second region is referred to as a gate wiring 140b. That is, among the plurality of gate wirings 140, each of the wiring groups disposed below the boundary line 16 is referred to as a gate wiring 140b, and each of the wiring groups disposed above the boundary line 16 is referred to as a gate wiring. 140a. The first region 10a corresponding to the gate wiring 140a and the second region 10b corresponding to the gate wiring 140b are arranged adjacent to each other in the vertical direction and are separated by a boundary line 16. The first region 10a is composed of pixels corresponding to all the gate lines 140a, and the second region 10b is composed of pixels corresponding to the gate lines 140b. Each of the source lines 130 is formed in the first region 10 a and the second region 10 b across the boundary line 16. The gate wiring 140a and the gate wiring 140b are different from each other in the plurality of gate wirings 140.

なお、第1の領域10aと第2の領域10bとが同じ面積となるように、表示領域10の中央に境界線16が設けることが望ましい。これにより、第1の領域10a及び第2の領域10bに形成されているゲート配線の本数が、同じとなる。第1の領域10a及び第2の領域10bに形成されているゲート配線の本数は全体のゲート配線本数の半分となる。これにより、左右の額縁領域9を略同じ幅とすることができ、狭額縁化を図ることができる。これはX方向の額縁領域9が制限されている場合に好適である。   In addition, it is desirable to provide the boundary line 16 in the center of the display area 10 so that the first area 10a and the second area 10b have the same area. Thereby, the number of gate wirings formed in the first region 10a and the second region 10b becomes the same. The number of gate wirings formed in the first region 10a and the second region 10b is half of the total number of gate wirings. As a result, the left and right frame regions 9 can have substantially the same width, and a narrow frame can be achieved. This is suitable when the frame area 9 in the X direction is limited.

額縁領域9にはゲート配線140aとゲートドライバIC14とを接続する引回し配線141a及びゲート配線140bとゲートドライバIC14とを接続する引回し配線141bが形成されている。ゲートドライバIC14からの信号は引回し配線141aを介してゲート配線140aに入力され、ゲートドライバIC14からの信号は引回し配線141bを介してゲート配線140bに入力される。引回し配線141aは複数設けられ、複数のゲート配線140aとそれぞれ対応して接続されている。引回し配線141bは複数設けられ、複数のゲート配線140bとそれぞれ対応して接続されている。   In the frame region 9, a routing wiring 141 a that connects the gate wiring 140 a and the gate driver IC 14 and a routing wiring 141 b that connects the gate wiring 140 b and the gate driver IC 14 are formed. A signal from the gate driver IC 14 is input to the gate wiring 140a through the routing wiring 141a, and a signal from the gate driver IC 14 is input to the gate wiring 140b through the routing wiring 141b. A plurality of routing wirings 141a are provided, and are respectively connected to the plurality of gate wirings 140a. A plurality of routing wirings 141b are provided, and are respectively connected to the plurality of gate wirings 140b.

ここで、ゲート配線140aに対する引回し配線141aはソースドライバIC側(左側)の基板端部17に形成されている。一方、ゲート配線140bに対する引回し配線141bはゲートドライバIC14側(右側)の基板端部18に形成されている。すなわち、表示領域10の左側に引回し配線141aが形成され、表示領域10の右側に引回し配線141bが形成されている。引回し配線141aと引回し配線141bとが表示領域10を挟むよう形成されている。ゲート配線140aはソースドライバIC13側の基板端部17から信号が供給され、ゲート配線140bはゲートドライバIC14側の基板端部18から信号が供給される。引回し配線141a及び引回し配線141bは例えば、ゲート配線140aと同じ層の金属膜で形成される。従って、ゲート配線140と引回し配線141とは別々の配線として説明されているが、実際には1本の配線として形成されている。   Here, the routing wiring 141a for the gate wiring 140a is formed at the substrate end 17 on the source driver IC side (left side). On the other hand, the routing wiring 141b for the gate wiring 140b is formed at the substrate end 18 on the gate driver IC 14 side (right side). That is, the routing wiring 141 a is formed on the left side of the display area 10, and the routing wiring 141 b is formed on the right side of the display area 10. The lead wiring 141 a and the lead wiring 141 b are formed so as to sandwich the display area 10. The gate wiring 140a is supplied with a signal from the substrate end 17 on the source driver IC 13 side, and the gate wiring 140b is supplied with a signal from the substrate end 18 on the gate driver IC 14 side. The lead wiring 141a and the lead wiring 141b are formed of, for example, a metal film in the same layer as the gate wiring 140a. Therefore, although the gate wiring 140 and the routing wiring 141 are described as separate wirings, they are actually formed as one wiring.

ここで、第1の領域10aは境界線16よりも上側に配置されるため、引回し配線141aは引回し配線141bよりも信号の伝送距離が長くなる。すなわち、第1の領域10aと第2の領域10bとではゲートドライバIC14からの距離が異なるため、伝送距離に差が生じてしまう。本実施の形態では伝送距離の違いによる各ゲート配線の配線遅延差を防ぐため、引回し配線141bに折返し部19を形成している。すなわち、ゲートドライバIC14からの距離がゲート配線140aよりも短くなるゲート配線140bに接続するための引回し配線141bを、境界線16を越えて第1の領域10aに対応する位置まで延在させている。そして、延在させた位置から第2の領域10bに配置された所定のゲート配線140bに接続されるよう、引回し配線141bに折返し部19を設けている。折返し部19は境界線16の上側である第1の領域10aに対応する位置に配置される。第1の領域10aに対応する位置まで延設された引回し配線141bが折返し形状となり、境界線16の下側である第2の領域に対応する位置まで折り返す。折返し部はゲートドライバIC14側の基板端部18に設けられる。   Here, since the first region 10a is disposed above the boundary line 16, the routing wiring 141a has a longer signal transmission distance than the routing wiring 141b. That is, since the distance from the gate driver IC 14 differs between the first region 10a and the second region 10b, a difference occurs in the transmission distance. In the present embodiment, the folded portion 19 is formed in the lead wiring 141b in order to prevent the wiring delay difference of each gate wiring due to the difference in transmission distance. That is, the routing wiring 141b for connecting to the gate wiring 140b whose distance from the gate driver IC 14 is shorter than that of the gate wiring 140a is extended beyond the boundary line 16 to a position corresponding to the first region 10a. Yes. Then, a folded portion 19 is provided in the routing wiring 141b so as to be connected to a predetermined gate wiring 140b arranged in the second region 10b from the extended position. The folded portion 19 is disposed at a position corresponding to the first region 10 a above the boundary line 16. The routing wiring 141b extended to a position corresponding to the first region 10a has a folded shape and is folded back to a position corresponding to the second region below the boundary line 16. The folded portion is provided at the substrate end 18 on the gate driver IC 14 side.

第2の領域10bに配置されたゲート配線140bと接続される引回し配線141bが第1の領域に対応する位置(境界線16の上側)まで迂回することにより、配線長を長くすることができる。よって、ゲート配線140aとゲート配線140bとの配線抵抗差を小さくすることができ、配線遅延差を軽減することができる。なお、図1において、折返し部10は上側の基板端部近傍に設けているが第1の領域10aに対応する位置(境界線16の上側)であればよい。   By routing the routing wiring 141b connected to the gate wiring 140b arranged in the second region 10b to a position corresponding to the first region (above the boundary line 16), the wiring length can be increased. . Therefore, the wiring resistance difference between the gate wiring 140a and the gate wiring 140b can be reduced, and the wiring delay difference can be reduced. In FIG. 1, the folded portion 10 is provided in the vicinity of the upper substrate end, but may be located at a position corresponding to the first region 10 a (above the boundary line 16).

さらに、第1の領域10aにおいて境界線16に最も近いゲート配線140aと第2の領域10bにおいて境界線16に最も近いゲート配線140bを略同じ配線抵抗となるよう、折返し部19を設けることが望ましい。なお、図1には、第1の領域10aにおいて境界線16に最も近いゲート配線140aと第2の領域10bにおいて境界線16に最も近いゲート配線140bとが太線で示されている。第1の領域10aにおいて境界線16に最も近い太線で示されたゲート配線140aは第1の領域10aにおける最も下側のゲート配線である。第2の領域10bにおいて境界線16に最も近い太線で示されたゲート配線140bは第2の領域10bにおいて最も上側のゲート配線である。   Furthermore, it is desirable to provide the folded portion 19 so that the gate wiring 140a closest to the boundary line 16 in the first region 10a and the gate wiring 140b closest to the boundary line 16 in the second region 10b have substantially the same wiring resistance. . In FIG. 1, the gate wiring 140a closest to the boundary line 16 in the first region 10a and the gate wiring 140b closest to the boundary line 16 in the second region 10b are indicated by bold lines. The gate line 140a indicated by the thick line closest to the boundary line 16 in the first region 10a is the lowermost gate line in the first region 10a. The gate wiring 140b indicated by the thick line closest to the boundary line 16 in the second region 10b is the uppermost gate wiring in the second region 10b.

第1の領域10aと第2の領域10bの境界において、ゲート配線140の配線抵抗に差があると、表示ムラが視認されやすくなってしまう。これを防ぐため、境界線16を挟むよう配置された境界線16に最も近いゲート配線140aとゲート配線140bにおいて、引回し配線141aと引回し配線141bとの配線長を略同じにしている。これにより境界線16の両隣のゲート配線140aとゲート配線140bの引回し配線141を含む配線長を同じ長さとすることができる。折返し部19の位置を液晶パネルのサイズや境界線16の位置等に応じて調整することにより、境界線16に最も近いゲート配線140aとゲート配線140bとの配線長を略同じにすることができる。   If there is a difference in the wiring resistance of the gate wiring 140 at the boundary between the first region 10a and the second region 10b, display unevenness is likely to be visually recognized. In order to prevent this, the wiring lengths of the routing wiring 141a and the routing wiring 141b are made substantially the same in the gate wiring 140a and the gate wiring 140b closest to the boundary line 16 arranged so as to sandwich the boundary line 16. Thereby, the wiring length including the routing wiring 141 of the gate wiring 140a and the gate wiring 140b on both sides of the boundary line 16 can be made the same length. By adjusting the position of the folded portion 19 according to the size of the liquid crystal panel, the position of the boundary line 16, and the like, the wiring lengths of the gate wiring 140a and the gate wiring 140b closest to the boundary line 16 can be made substantially the same. .

さらに、境界線16に最も近いゲート配線140aとゲート配線140bの配線抵抗を略同じにするため、境界線16に最も近いゲート配線140aとゲート配線140aにおいて、引回し配線141aと引回し配線141bとの配線幅を略同じ幅としている。配線幅を同じにすることにより、配線パターンの形成時におけるサイドエッチング量に対する配線抵抗の変動を同じにすることができる。   Further, in order to make the wiring resistances of the gate wiring 140a and the gate wiring 140b closest to the boundary line 16 substantially the same, in the gate wiring 140a and the gate wiring 140a closest to the boundary line 16, the routing wiring 141a and the routing wiring 141b These wiring widths are substantially the same. By making the wiring width the same, it is possible to make the variation of the wiring resistance with respect to the side etching amount at the time of forming the wiring pattern the same.

一般に、サイドエッチング量にばらつきがあると、細い配線幅の配線は太い配線幅の配線に比べて、配線抵抗の変動が大きくなる。例えば、異なる配線幅の配線に対して配線長を変えて同じ配線抵抗とした場合、サイドエッチングを考慮して配線幅を設計しても、サイドエッチング量にばらつきがあると、配線幅の違いに基づいて配線抵抗に差が生じてしまう。本実施の形態では折返し部19の位置を調整することにより、境界線16に最も近いゲート配線140aとゲート配線140bとを同じ配線長にすることができる。さらに境界線16に最も近いゲート配線140aとゲート配線140bとに対応する引回し配線141を同じ配線幅にすることにより、境界線16の周辺における配線抵抗差を低減することができる。これにより、サイドエッチング量に変動が生じる場合であっても、表示品質の高い液晶表示装置を提供することができる。   In general, when the amount of side etching varies, a wiring with a narrow wiring width has a larger variation in wiring resistance than a wiring with a thick wiring width. For example, if the wiring length is changed to the same wiring resistance for wirings with different wiring widths, even if the wiring width is designed in consideration of side etching, if there is variation in the amount of side etching, the difference in wiring width will result. Based on this, a difference occurs in the wiring resistance. In the present embodiment, by adjusting the position of the folded portion 19, the gate wiring 140 a and the gate wiring 140 b that are closest to the boundary line 16 can have the same wiring length. Further, by making the routing wiring 141 corresponding to the gate wiring 140a and the gate wiring 140b closest to the boundary line 16 have the same wiring width, the wiring resistance difference around the boundary line 16 can be reduced. As a result, a liquid crystal display device with high display quality can be provided even when the side etching amount varies.

上述の構成により、基板の1辺にゲートドライバIC14及びソースドライバIC13を配置した場合であっても狭額縁化を実現することができるとともに、配線抵抗差を低減することができる。また、境界領域における配線抵抗差を低減することができる。引回し配線141を含む全ゲート配線140における配線抵抗差は、表示領域内のゲート配線140の配線抵抗より小さくすることが可能になる。すなわち、最も配線抵抗の高いゲート配線140の配線抵抗(引き回し配線141を含む)をR、最も配線抵抗の低いゲート配線140(引き回し配線141を含む)の配線抵抗をR、表示領域内における配線抵抗のゲート配線140の配線抵抗(引き回し配線141を含まない)をRとして場合、(R−R)≦Rとすることができる。なお、表示領域10においてはゲート配線140が同じ幅で形成されているため、引き回し配線141を含まない表示領域10内における配線抵抗はいずれのゲート配線140でも略同じとなる。 With the above-described configuration, even when the gate driver IC 14 and the source driver IC 13 are arranged on one side of the substrate, it is possible to realize a narrow frame and reduce a wiring resistance difference. Moreover, the wiring resistance difference in the boundary region can be reduced. The wiring resistance difference in all the gate wirings 140 including the lead wirings 141 can be made smaller than the wiring resistance of the gate wirings 140 in the display area. That is, the wiring resistance (including the routing wiring 141) of the gate wiring 140 having the highest wiring resistance is R h , and the wiring resistance of the gate wiring 140 (including the routing wiring 141) having the lowest wiring resistance is R l . when the wiring resistance of the gate wiring 140 of the wiring resistance (without lead wiring 141) as R d, may be a (R h -R l) ≦ R d. Since the gate line 140 is formed with the same width in the display region 10, the wiring resistance in the display region 10 that does not include the lead-out line 141 is substantially the same in any gate line 140.

なお、上述の説明ではゲート配線140の引回し配線141を表示領域10の左右両側に設けたが、ソース配線130の引回し配線を表示領域の両側に設けてもよい。この場合、ゲートドライバIC14とソースドライバIC13とが置き換わった構成となる。   In the above description, the routing wiring 141 of the gate wiring 140 is provided on both the left and right sides of the display area 10, but the routing wiring of the source wiring 130 may be provided on both sides of the display area. In this case, the gate driver IC 14 and the source driver IC 13 are replaced.

発明の実施の形態2.
本実施の形態にかかる液晶表示装置について図2を用いて説明する。図2は液晶表示装置に用いられる液晶パネルの構成を模式的に示す平面図である。実施の形態1と同様の構成については説明を省略する。15は共通配線の引出し配線、15cは共通配線の引出し配線の一部として形成された交差電極、20はソース配線130と引回し配線140aとが交差する交差部である。
Embodiment 2 of the Invention
A liquid crystal display device according to this embodiment will be described with reference to FIG. FIG. 2 is a plan view schematically showing a configuration of a liquid crystal panel used in the liquid crystal display device. The description of the same configuration as that in Embodiment 1 is omitted. Reference numeral 15 denotes a common wiring lead-out line, 15c denotes a crossing electrode formed as a part of the common wiring lead-out wiring, and 20 denotes a crossing portion where the source wiring 130 and the routing wiring 140a cross each other.

本実施の形態では実施の形態1と異なり、液晶パネル1の引回し配線141bに折返し部が設けられていない。本実施の形態では、ゲート配線140において、ソース配線130との交差容量に生じる差に基づく配線容量差を低減するため、交差電極15cを形成している。交差電極15cは表示領域10内においてゲート配線140と略平行に設けられた共通配線から引き出される引出し配線15から延設されている。本実施の形態では、ゲート配線140において、ソース配線130との交差容量に生じる差に基づく配線容量差を低減するため、共通配線の幅を左右で変えている。これについて以下に説明する。   In the present embodiment, unlike the first embodiment, the folded wiring 141b of the liquid crystal panel 1 is not provided with a folded portion. In the present embodiment, the crossing electrode 15c is formed in the gate wiring 140 in order to reduce the wiring capacitance difference based on the difference generated in the crossing capacitance with the source wiring 130. The crossing electrode 15 c extends from the lead-out wiring 15 that is led out from the common wiring provided substantially parallel to the gate wiring 140 in the display region 10. In the present embodiment, in the gate wiring 140, the width of the common wiring is changed on the left and right sides in order to reduce the wiring capacity difference based on the difference generated in the cross capacitance with the source wiring 130. This will be described below.

ゲートドライバIC14はソースドライバIC13の左側に設けられている。従って、引回し配線141aはソースドライバIC13と表示領域10との間を通って左側の基板端部17まで引回される。ゲート配線140aは交差部20において絶縁膜を介してソース配線130と交差する構成となる。これにより、ゲート配線140aとソース配線130が交差する領域では交差容量が生じる。   The gate driver IC 14 is provided on the left side of the source driver IC 13. Accordingly, the lead wiring 141a passes between the source driver IC 13 and the display area 10 and is led to the left substrate end 17. The gate wiring 140a intersects with the source wiring 130 through the insulating film at the intersecting portion 20. As a result, a cross capacitance occurs in a region where the gate line 140a and the source line 130 intersect.

一方、ゲートドライバIC14はソースドライバIC13の左側に設けられているため、引出し配線141bはソース配線130と交差せずに右側の基板端部まで引回される。このため、引出し配線141aと引出し配線141とに配線容量に差が生じる。すなわち、額縁領域9においてソース配線130との交差面積が大きい引出し配線141bは引出し配線141aよりも配線容量が大きくなる。配線容量差が大きい場合、配線遅延を招いてしまうおそれがある。   On the other hand, since the gate driver IC 14 is provided on the left side of the source driver IC 13, the lead wiring 141 b is routed to the right substrate end without intersecting the source wiring 130. For this reason, there is a difference in wiring capacitance between the lead wiring 141a and the lead wiring 141. That is, the lead-out wiring 141b having a large crossing area with the source wiring 130 in the frame region 9 has a larger wiring capacity than the lead-out wiring 141a. When the wiring capacitance difference is large, there is a risk of causing a wiring delay.

また、本実施の形態では表示領域10の左右両側に共通配線の引出し配線15が形成されている。共通配線の引出し配線15は表示領域内においてそれぞれのゲート配線140の間に形成された共通配線(図示せず)を額縁領域9において接続させている。共通配線の引出し配線15はソースドライバIC側の基板端部17とゲートドライバIC側の基板端部18にそれぞれY方向に沿って形成されている。共通配線の引出し配線15は表示領域10の上下方向全体に渡って、表示領域10と隣接して設けられている。ソースドライバIC側の基板端部17に設けられた共通配線の引出し配線15aは一定の幅で表示領域10の左側に設けられている。一方、ゲートドライバIC側の基板端部18に設けられた共通配線の引出し配線15bは表示領域10の右側に設けられている。この共通配線の引出し配線15はゲート配線140と異なる層で形成されているため、引回し配線141とは絶縁されている。共通配線の引出し配線15はY方向に沿って形成される。共通配線はゲート配線140と同じ層の金属膜で形成され、引出し配線15とはコンタクトホールを介して形成されている。   In the present embodiment, common wiring lead-out lines 15 are formed on both the left and right sides of the display area 10. The common wiring lead-out line 15 connects a common wiring (not shown) formed between the gate wirings 140 in the display area in the frame area 9. The common wiring lead-out line 15 is formed along the Y direction on the substrate end 17 on the source driver IC side and on the substrate end 18 on the gate driver IC side. The common wiring lead-out line 15 is provided adjacent to the display area 10 over the entire vertical direction of the display area 10. The common wiring lead-out line 15a provided at the substrate end 17 on the source driver IC side is provided on the left side of the display area 10 with a certain width. On the other hand, the common wiring lead-out line 15 b provided at the substrate end 18 on the gate driver IC side is provided on the right side of the display area 10. Since the common wiring lead-out line 15 is formed in a different layer from the gate wiring 140, it is insulated from the lead-out wiring 141. The common wiring lead-out line 15 is formed along the Y direction. The common wiring is formed of a metal film in the same layer as the gate wiring 140 and is formed through the contact hole with the lead-out wiring 15.

共通配線の引出し配線15bは配線容量差を低減するため、一部がX方向に延設されている。この延設されている部分はゲート配線141bと交差する交差電極15cとなる。交差電極15cは第2の領域10bに対応する領域に形成されている。すなわち、共通配線の引出し配線15bの一部は共通配線の引出し配線15aよりも幅広に設けられている。共通配線の引出し配線15bは境界線16の近傍を境に幅が変わるよう形成されている。第1の領域10aに対応するほとんどの領域では、共通配線の引出し配線15bは共通配線の引出し配線15aと同じ幅となっている。一方、第2の領域10bに対応するほとんどの領域では、引出し配線15bは引出し配線15aよりも幅広に形成されている。   A part of the common wiring lead line 15b is extended in the X direction in order to reduce a wiring capacitance difference. This extended portion becomes a cross electrode 15c that crosses the gate wiring 141b. The cross electrode 15c is formed in a region corresponding to the second region 10b. That is, a part of the common wiring lead line 15b is wider than the common wiring lead line 15a. The common wiring lead-out line 15b is formed so that the width thereof changes in the vicinity of the boundary line 16. In most of the areas corresponding to the first area 10a, the common wiring lead-out line 15b has the same width as the common wiring lead-out line 15a. On the other hand, in most regions corresponding to the second region 10b, the lead wiring 15b is formed wider than the lead wiring 15a.

共通配線の引出し配線15bの一部には交差電極15cが形成されているため、引回し配線141bと共通配線の引出し配線15bとが交差する面積が大きくなる。引回し配線141aは共通配線の引出し配線15aとは交差していないがソース配線130と交差している。この引回し配線141bの交差面積と引回し配線141aの交差面積とを略等しくするよう交差電極15cを形成する。これにより、引回し配線141bの配線容量が増加して、引回し配線141aとの配線容量差を低減することができる。交差電極15cが引回し配線141bと重なるよう、引出し配線15bの一部がX方向に延設される。すなわち、交差電極15cが引回し配線141bを重なるように、引出し配線15bが幅広に設けられる。   Since the intersection electrode 15c is formed on a part of the common wiring lead line 15b, the area where the lead wiring line 141b and the common wiring lead line 15b intersect increases. The lead wiring 141a does not intersect with the common lead wiring 15a but intersects with the source wiring 130. The crossing electrode 15c is formed so that the crossing area of the routing wiring 141b and the crossing area of the routing wiring 141a are substantially equal. As a result, the wiring capacity of the routing wiring 141b increases, and the wiring capacity difference with the routing wiring 141a can be reduced. A part of the lead wiring 15b extends in the X direction so that the cross electrode 15c overlaps the lead wiring 141b. That is, the lead wiring 15b is provided wide so that the crossing electrode 15c overlaps the lead wiring 141b.

この引回し配線140bの配線容量の増加量はソース配線130と引回し配線141aとが交差することによって生じる配線容量の増加量に基づいて決定される。交差電極15cの長さすなわち引出し配線15bの幅広部分の長さを調整することによって、引回し配線140bの配線容量と引回し配線141aの配線容量が略等しくすることができる。これにより、第1の領域10aと第2の領域10bと配線容量に基づく配線遅延の差を低減することができる。   The amount of increase in the wiring capacity of the routing wiring 140b is determined based on the amount of increase in the wiring capacity caused by the intersection of the source wiring 130 and the routing wiring 141a. By adjusting the length of the crossing electrode 15c, that is, the length of the wide portion of the lead wiring 15b, the wiring capacity of the lead wiring 140b and the wiring capacity of the lead wiring 141a can be made substantially equal. Thereby, the difference in the wiring delay based on the wiring capacity between the first region 10a and the second region 10b can be reduced.

上述の構成により、配線容量差を表示領域内の配線容量の半分以下とするができる。すなわち、すなわち、最も配線容量の高いゲート配線140の配線容量(引き回し配線141を含む)をC、最も配線容量の低いゲート配線140(引き回し配線141を含む)の配線容量をC、表示領域内におけるゲート配線140の配線容量(引き回し配線141を含まない)をCとして場合、(C−C)≦Cとすることができる。これにより、配線遅延を低減することができ、表示品質を向上することができる。 With the above-described configuration, the wiring capacity difference can be reduced to half or less of the wiring capacity in the display area. That is, the wiring capacity of the gate wiring 140 having the highest wiring capacity (including the routing wiring 141) is C h , the wiring capacity of the gate wiring 140 having the lowest wiring capacity (including the routing wiring 141) is C l , and the display area In the case where the wiring capacity of the gate wiring 140 (not including the routing wiring 141) is C d , (C h −C l ) ≦ C d can be satisfied. Thereby, wiring delay can be reduced and display quality can be improved.

上述の説明では交差電極15cは引出し配線15bの一部を延在させることにより形成されたが、電源を駆動するためのグランド配線の一部により形成してもよい。例えば、共通配線と異なる電位でゲートドライバIC14又はソースドライバIC13に接続されるグランド配線の一部を延設して交差電極を設けることができる。ゲート配線141bとの交差する領域の面積を広くすることができ、配線容量差を低減することができる。   In the above description, the cross electrode 15c is formed by extending a part of the lead wiring 15b, but may be formed by a part of the ground wiring for driving the power supply. For example, a part of the ground wiring connected to the gate driver IC 14 or the source driver IC 13 with a potential different from that of the common wiring can be extended to provide the cross electrode. The area of the region intersecting with the gate wiring 141b can be increased, and the wiring capacitance difference can be reduced.

上述の説明ではゲート配線140の引回し配線141を表示領域10の左右両側に設けたが、ソース配線130の引回し配線を表示領域の両側に設けてもよい。この場合、ゲートドライバIC14とソースドライバIC13とが置き換わった構成となる。   In the above description, the routing wiring 141 of the gate wiring 140 is provided on both the left and right sides of the display area 10, but the routing wiring of the source wiring 130 may be provided on both sides of the display area. In this case, the gate driver IC 14 and the source driver IC 13 are replaced.

なお、上述の実施の形態1と実施の形態2を組み合わせて実施することにより、配線遅延差を軽減することができる。すなわち、図2に示す構成において、引回し配線141bに折返し部を設けてもよい。この場合、配線抵抗差及び配線容量差について別々に改善するよりも、配線の時定数について最適化することが望ましい。すなわち、第1の領域10aと第2の領域10bとの時定数の差が小さくするように配線のレイアウトを設計することが望ましい。   Note that the wiring delay difference can be reduced by combining the first embodiment and the second embodiment described above. That is, in the configuration shown in FIG. 2, a folded portion may be provided in the routing wiring 141 b. In this case, it is desirable to optimize the wiring time constant rather than improving the wiring resistance difference and the wiring capacitance difference separately. That is, it is desirable to design the wiring layout so that the difference in time constant between the first region 10a and the second region 10b is small.

なお、実施の形態1及び実施の形態2では液晶パネルについて説明したが、上記以外の様々なタイプの液晶表示装置、あるいは、有機EL表示装置、無機EL表示装置などの他の表示装置にも適用することができる。   Although the liquid crystal panel has been described in the first embodiment and the second embodiment, the present invention is also applied to various types of liquid crystal display devices other than the above, or other display devices such as an organic EL display device and an inorganic EL display device. can do.

1 液晶パネル、8 アレイ基板、9 額縁領域、10 表示領域、
10a 第1の領域、10b 第2の領域、11、制御回路、
13 ソースドライバIC、14 ゲートドライバIC、
15 共通配線の引出し配線、15c 交差電極、16境界線
17 ソースドライバIC側の基板端部、18 ゲートドライバIC側の基板端部、
19 折返し部、20 交差部、
130 ソース配線、140 ゲート配線、141 引回し配線
1 LCD panel, 8 array substrate, 9 frame area, 10 display area,
10a first region, 10b second region, 11, control circuit,
13 source driver IC, 14 gate driver IC,
15 common wiring, 15c crossing electrode, 16 boundary line 17 substrate end on source driver IC side, 18 substrate end on gate driver IC side,
19 Folding part, 20 Intersection part,
130 source wiring, 140 gate wiring, 141 routing wiring

Claims (6)

表示領域と、前記表示領域の周辺に配置された額縁領域とが設けられた表示パネルと、
前記表示領域内に設けられた複数の走査線と、
前記表示領域内において、前記走査線と交差する複数の信号線と、
前記走査線に走査電圧を供給する走査線駆動回路と、
前記信号線に画像電圧を供給する信号線駆動回路とを備え、
前記走査線駆動回路と前記信号線駆動回路とが、前記表示パネルの同じ辺に配置されている表示装置であって、
前記表示領域が、
前記複数の走査線の一部である第1の走査線群に対応する第1の領域と、
前記複数の走査線の一部であり、前記第1の走査線群とは異なる第2の走査線群に対応する第2の領域とを有し、
前記信号線駆動回路が配置された表示パネルの辺と隣の辺に延設され、前記走査線駆動回路と前記第1の走査線群とを接続する第1の引回し配線群と、
前記表示パネルの前記第1の引回し配線が設けられた辺と対向する辺の端部に設けられ、前記走査線駆動回路と前記第2の走査線群とを接続する第2の引回し配線群と、
前記第2の引回し配線群と絶縁膜を介して交差し、前記第1の引回し配線群と前記第2の引回し配線群との配線容量の差を低減する交差電極とを備える表示装置。
A display panel provided with a display area and a frame area arranged around the display area;
A plurality of scanning lines provided in the display area;
A plurality of signal lines intersecting the scanning lines in the display area;
A scanning line driving circuit for supplying a scanning voltage to the scanning line;
A signal line driving circuit for supplying an image voltage to the signal line,
The scanning line driving circuit and the signal line driving circuit are display devices arranged on the same side of the display panel,
The display area is
A first region corresponding to a first scanning line group that is a part of the plurality of scanning lines;
A second region corresponding to a second scanning line group that is a part of the plurality of scanning lines and is different from the first scanning line group;
A first routing line group extending between a side of the display panel on which the signal line driving circuit is arranged and an adjacent side, and connecting the scanning line driving circuit and the first scanning line group;
A second lead wiring provided at an end of the side opposite to the side on which the first lead wiring is provided of the display panel and connecting the scanning line driving circuit and the second scanning line group. Group,
A display device comprising: an intersecting electrode that intersects with the second routing wiring group via an insulating film and reduces a difference in wiring capacitance between the first routing wiring group and the second routing wiring group .
前記第1の引回し配線群が前記表示パネルの前記信号線駆動回路が配置された辺の額縁領域において前記信号線と交差する請求項1記載の表示装置。   The display device according to claim 1, wherein the first routing wiring group intersects with the signal line in a frame region of a side of the display panel where the signal line driving circuit is disposed. 表示領域と、前記表示領域の周辺に配置された額縁領域とが設けられた表示パネルと、
前記表示領域内に設けられた複数の走査線と、
前記表示領域内において、前記走査線と絶縁膜を介して交差する複数の信号線と、
前記走査線に走査電圧を供給する走査線駆動回路と、
前記信号線に画像電圧を供給する信号線駆動回路とを備え、
前記走査線駆動回路と前記信号線駆動回路とが、前記表示パネルの同じ辺に配置されている表示装置であって、
前記表示領域が、
前記複数の信号線の一部である第1の信号線群に対応する第1の領域と、
前記複数の信号線の一部であり、前記第1の走査線群とは異なる第2の信号線群と対応する第2の領域とを有し、
前記走査線駆動回路が配置された表示パネルの辺と隣の辺に延設され、前記信号線駆動回路と前記第1の信号線群とを接続する第1の引回し配線群と、
前記表示パネルの前記第1の引回し配線が設けられた辺と対向する辺の端部に設けられ、前記信号線駆動回路と前記第2の信号線群とを接続する第2の引回し配線群と、
前記第2の引回し配線群と絶縁膜を介して交差し、前記第1の引回し配線群と前記第2の引回し配線群との配線容量の差を低減する交差電極とを備える表示装置。
A display panel provided with a display area and a frame area arranged around the display area;
A plurality of scanning lines provided in the display area;
In the display area, a plurality of signal lines intersecting with the scanning lines via an insulating film,
A scanning line driving circuit for supplying a scanning voltage to the scanning line;
A signal line driving circuit for supplying an image voltage to the signal line,
The scanning line driving circuit and the signal line driving circuit are display devices arranged on the same side of the display panel,
The display area is
A first region corresponding to a first signal line group that is a part of the plurality of signal lines;
A second region corresponding to a second signal line group that is a part of the plurality of signal lines and is different from the first scanning line group;
A first routing wiring group extending between a side of the display panel on which the scanning line driving circuit is arranged and an adjacent side, and connecting the signal line driving circuit and the first signal line group;
A second lead wiring provided at an end of the side opposite to the side on which the first lead wiring is provided of the display panel and connecting the signal line driving circuit and the second signal line group. Group,
A display device comprising: an intersecting electrode that intersects with the second routing wiring group via an insulating film and reduces a difference in wiring capacitance between the first routing wiring group and the second routing wiring group .
前記第1の引回し配線群が前記表示パネルの前記走査線駆動回路が配置された辺の額縁領域において前記走査線と交差する請求項3記載の表示装置。   4. The display device according to claim 3, wherein the first routing wiring group intersects with the scanning line in a frame region of a side of the display panel where the scanning line driving circuit is disposed. 前記交差電極が前記走査線の間に配置された複数の共通配線を接続する引出し配線の一部を延在することにより形成されている請求項1乃至4いずれかに記載の表示装置。   5. The display device according to claim 1, wherein the crossing electrode is formed by extending a part of a lead wiring connecting a plurality of common wirings arranged between the scanning lines. 6. 前記交差電極が前記走査線駆動回路又は前記信号線駆動回路の前記電源を駆動するためのグランド配線を延在することにより形成されている請求項1乃至5いずれかに記載の表示装置。   6. The display device according to claim 1, wherein the crossing electrode is formed by extending a ground wiring for driving the power source of the scanning line driving circuit or the signal line driving circuit.
JP2009295361A 2009-12-25 2009-12-25 Display device Expired - Fee Related JP4542202B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009295361A JP4542202B2 (en) 2009-12-25 2009-12-25 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009295361A JP4542202B2 (en) 2009-12-25 2009-12-25 Display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2004079594A Division JP4541734B2 (en) 2004-03-19 2004-03-19 Display device

Publications (2)

Publication Number Publication Date
JP2010079314A true JP2010079314A (en) 2010-04-08
JP4542202B2 JP4542202B2 (en) 2010-09-08

Family

ID=42209732

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009295361A Expired - Fee Related JP4542202B2 (en) 2009-12-25 2009-12-25 Display device

Country Status (1)

Country Link
JP (1) JP4542202B2 (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014119478A1 (en) * 2013-01-30 2014-08-07 シャープ株式会社 Display device
CN104991388A (en) * 2015-07-17 2015-10-21 京东方科技集团股份有限公司 Display panel, touch control panel, liquid crystal display device and testing method for same
WO2018123813A1 (en) * 2016-12-26 2018-07-05 シャープ株式会社 Display device integrated with touch panel
CN110068972A (en) * 2019-05-30 2019-07-30 深圳晶华显示器材有限公司 A kind of liquid crystal display and its driving method
CN112181335A (en) * 2020-09-25 2021-01-05 北京博睿维讯科技有限公司 Multi-signal comprehensive management and control method, intelligent terminal and storage medium
CN115547237A (en) * 2020-03-17 2022-12-30 友达光电股份有限公司 Display device

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09325347A (en) * 1996-05-31 1997-12-16 Semiconductor Energy Lab Co Ltd Display device
JPH1063198A (en) * 1996-08-19 1998-03-06 Denso Corp Matrix type el display device
JP2002148654A (en) * 2000-11-14 2002-05-22 Seiko Epson Corp Liquid crystal display device
JP2002189229A (en) * 2000-09-21 2002-07-05 Citizen Watch Co Ltd Image device
JP2002277893A (en) * 2000-12-21 2002-09-25 Lg Phillips Lcd Co Ltd Liquid crystal display and its manufacturing method
JP2003108021A (en) * 2001-09-28 2003-04-11 Hitachi Ltd Display device
JP2003177684A (en) * 2001-09-21 2003-06-27 Seiko Epson Corp Electro-optical panel, electro-optical device and electronic apparatus
WO2003104882A1 (en) * 2002-06-07 2003-12-18 Samsung Electronics Co., Ltd. A thin film transistor array panel

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09325347A (en) * 1996-05-31 1997-12-16 Semiconductor Energy Lab Co Ltd Display device
JPH1063198A (en) * 1996-08-19 1998-03-06 Denso Corp Matrix type el display device
JP2002189229A (en) * 2000-09-21 2002-07-05 Citizen Watch Co Ltd Image device
JP2002148654A (en) * 2000-11-14 2002-05-22 Seiko Epson Corp Liquid crystal display device
JP2002277893A (en) * 2000-12-21 2002-09-25 Lg Phillips Lcd Co Ltd Liquid crystal display and its manufacturing method
JP2003177684A (en) * 2001-09-21 2003-06-27 Seiko Epson Corp Electro-optical panel, electro-optical device and electronic apparatus
JP2003108021A (en) * 2001-09-28 2003-04-11 Hitachi Ltd Display device
WO2003104882A1 (en) * 2002-06-07 2003-12-18 Samsung Electronics Co., Ltd. A thin film transistor array panel

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014119478A1 (en) * 2013-01-30 2014-08-07 シャープ株式会社 Display device
US20150364396A1 (en) * 2013-01-30 2015-12-17 Sharp Kabushiki Kaisha Display device
US9443781B2 (en) 2013-01-30 2016-09-13 Sharp Kabushiki Kaisha Display device
JPWO2014119478A1 (en) * 2013-01-30 2017-01-26 シャープ株式会社 Display device
CN104991388A (en) * 2015-07-17 2015-10-21 京东方科技集团股份有限公司 Display panel, touch control panel, liquid crystal display device and testing method for same
WO2017012325A1 (en) * 2015-07-17 2017-01-26 京东方科技集团股份有限公司 Display panel, touch-control panel, liquid crystal display device and testing method therefor
US10126613B2 (en) 2015-07-17 2018-11-13 Boe Technology Group Co., Ltd. Display panel, touch panel, liquid crystal display device and test method thereof
WO2018123813A1 (en) * 2016-12-26 2018-07-05 シャープ株式会社 Display device integrated with touch panel
CN110068972A (en) * 2019-05-30 2019-07-30 深圳晶华显示器材有限公司 A kind of liquid crystal display and its driving method
CN115547237A (en) * 2020-03-17 2022-12-30 友达光电股份有限公司 Display device
CN112181335A (en) * 2020-09-25 2021-01-05 北京博睿维讯科技有限公司 Multi-signal comprehensive management and control method, intelligent terminal and storage medium
CN112181335B (en) * 2020-09-25 2023-08-15 北京博睿维讯科技有限公司 Multi-signal comprehensive management and control method, intelligent terminal and storage medium

Also Published As

Publication number Publication date
JP4542202B2 (en) 2010-09-08

Similar Documents

Publication Publication Date Title
JP6004560B2 (en) Display device
EP2249199B1 (en) Display device
JP5078483B2 (en) Liquid crystal display
JP5014582B2 (en) Thin film transistor display panel
KR20140147932A (en) Liquid crystal display device and method of driving the same
WO2011027589A1 (en) Device substrate
JP2006209089A (en) Display device
KR20100053949A (en) Liquid crystal display
KR20140037655A (en) Display panel
JP4542202B2 (en) Display device
JP5339274B2 (en) Display device
JP2017090683A (en) Display device
JP2008064961A (en) Wiring structure, and display device
KR100531388B1 (en) Display device
JP4006012B2 (en) Display device and liquid crystal display device
US11048133B2 (en) Liquid crystal display panel and liquid crystal display device including the same
JP4541734B2 (en) Display device
JP4163611B2 (en) Liquid crystal display
US10976590B2 (en) Liquid crystal display device
JP6727952B2 (en) Display device
JP4702114B2 (en) Demultiplexer, electro-optical device and electronic apparatus
WO2013080520A1 (en) Display device
JP2008309884A (en) Liquid crystal display device
KR20080038538A (en) Liquid crystal display
KR100983753B1 (en) Liquid crystal display device

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100323

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100519

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100622

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100624

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130702

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees