JP2010010775A - Pll制御装置及びpll制御方法 - Google Patents
Pll制御装置及びpll制御方法 Download PDFInfo
- Publication number
- JP2010010775A JP2010010775A JP2008164574A JP2008164574A JP2010010775A JP 2010010775 A JP2010010775 A JP 2010010775A JP 2008164574 A JP2008164574 A JP 2008164574A JP 2008164574 A JP2008164574 A JP 2008164574A JP 2010010775 A JP2010010775 A JP 2010010775A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- polarity
- value
- signal
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims description 24
- 238000001514 detection method Methods 0.000 claims abstract description 16
- 238000000605 extraction Methods 0.000 claims abstract description 14
- 230000010355 oscillation Effects 0.000 claims abstract description 10
- 238000006243 chemical reaction Methods 0.000 claims description 44
- 230000008569 process Effects 0.000 claims description 8
- 230000005540 biological transmission Effects 0.000 abstract description 30
- 239000000284 extract Substances 0.000 abstract description 5
- 208000033766 Prolymphocytic Leukemia Diseases 0.000 abstract 4
- 230000010354 integration Effects 0.000 description 26
- RMFAWIUWXUCNQL-UHFFFAOYSA-N 1-[2-[[2-hydroxy-3-(3-methoxyphenoxy)propyl]amino]ethylamino]-3-(3-methoxyphenoxy)propan-2-ol;dihydrochloride Chemical compound Cl.Cl.COC1=CC=CC(OCC(O)CNCCNCC(O)COC=2C=C(OC)C=CC=2)=C1 RMFAWIUWXUCNQL-UHFFFAOYSA-N 0.000 description 24
- 230000006854 communication Effects 0.000 description 23
- 238000004891 communication Methods 0.000 description 23
- 238000012545 processing Methods 0.000 description 20
- 238000010586 diagram Methods 0.000 description 9
- 238000012544 monitoring process Methods 0.000 description 5
- 238000011144 upstream manufacturing Methods 0.000 description 5
- 239000013078 crystal Substances 0.000 description 4
- 230000006872 improvement Effects 0.000 description 3
- 239000000969 carrier Substances 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 230000036039 immunity Effects 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 230000006641 stabilisation Effects 0.000 description 2
- 238000011105 stabilization Methods 0.000 description 2
- 230000007175 bidirectional communication Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 239000012634 fragment Substances 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 230000007480 spreading Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 238000000411 transmission spectrum Methods 0.000 description 1
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
【解決手段】このPLL制御装置は、入力信号からタイミング位相ベクトル信号を抽出するタイミング抽出回路と、供給される制御係数に基づいて基準信号の位相及び/又は発振周波数を制御するVCXOと、抽出されたタイミング位相ベクトル信号の位相又は位相差に基づいて基準信号の位相及び/又は発振周波数を制御するための制御係数を出力する2次PLL回路102とを備えている。この2次PLL回路102は、抽出されたタイミング位相ベクトル信号について対数軸上で位相検出を行うとともに、対数軸上で制御係数を発生する制御係数発生回路111を有している。
【選択図】図5
Description
図1は、本発明の実施の形態に係るPLL制御装置を適用したPLCシステムの概略構成を示すブロック図である。本実施の形態に係るPLCシステムは、最大で2400台の遊技機(端末)1が設置されるホールに適用されるものである。各端末1には、それぞれPLCモデム61(図3参照)を有する子機2がそれぞれ接続されている。各端末1は、最大で64台がひとまとまりとなって島3を構成しており、各島3には、PLCモデム(図示略)を有する1台の中継機4が設けられている。島3は最大で63個設けられるため、中継機4は、最大で63台が必要となる。
まず、図4に示すTIM抽出回路101から供給されたTIM位相ベクトル信号(半径が1.0に正規化された信号)は、図5に示す保護回路124において、位相面が保護される。すなわち、TIM位相ベクトル信号のリアル成分が負の場合には、位相が±90度を越えていることとなるため、最大値を示す「1.0」=[4000]が保護回路124から出力され、TIM位相ベクトル信号のリアル成分が正の場合には、TIM位相ベクトル信号のイマジナリ成分の絶対値が保護回路124から出力される。保護回路124の出力は、減算器125に供給される。
また、本実施の形態によれば、対数軸上で位相検出及び制御係数発生を行う回路と、対数軸上のデータが記憶された変換ROMを設けているので、極めて簡単な回路で広範囲な位相検出及び制御係数発生を行うことができる。
例えば、上述した実施の形態では、VCXO94を設ける例を示したが、これに限定されず、VCXO94に換えて、DCXOを設けても良い。VCXO94及びDCXOの両方を含む概念として、「可変発振器」を挙げることができる。
Claims (4)
- 入力信号からタイミング位相ベクトル信号を抽出するタイミング抽出回路と、
供給される制御係数に基づいて基準信号の位相及び/又は発振周波数を制御する可変発振器と、
前記抽出されたタイミング位相ベクトル信号の位相及び位相差に基づいて前記基準信号の前記位相及び/又は前記発振周波数を制御するための前記制御係数を出力する2次PLL回路とを備え、
前記2次PLL回路は、前記抽出されたタイミング位相ベクトル信号について対数軸上で位相検出を行うとともに、対数軸上で前記制御係数を発生する制御係数発生回路を有していることを特徴とするPLL制御装置。 - 前記制御係数発生回路は、
保護回路と、減算器と、極性判断回路と、カウンタと、変換ROMと、極性判定回路と、極性変更手段とを有し、
前記保護回路は、前記抽出されたタイミング位相ベクトル信号のリアル成分の極性に基づいて、前記抽出されたタイミング位相ベクトル信号のイマジナリ成分の最大値又は絶対値を出力し、
減算器は、前記変換ROMから供給される終了16進数値から前記保護回路の出力値を減算し、
前記極性判断回路は、前記減算器の減算結果の極性を判断し、
前記カウンタは、トリガ信号によりカウント値が初期化され、前記極性判断回路の極性判断結果が第1の値の場合にカウント値をインクリメントし、前記極性判断回路の極性判断結果が第2の値の場合にカウントを停止し、
前記変換ROMは、アドレスに対応して、開始16進数値、終了16進数値及びXCNI最適制御力が対数軸上で予め記憶され、前記カウント値と対応したアドレスの終了16進数値を読み出して前記減算器に供給するとともに、前記カウンタが前記カウントを停止した際の前記カウント値と対応したアドレスの前記XCNI最適制御力を前記極性変更手段に供給し、
前記極性判定回路は、前記抽出されたタイミング位相ベクトル信号のイマジナリ成分の極性を判定し、
前記極性変更手段は、前記極性判定回路が判定した極性に基づいて、前記変換ROMから供給される前記制御係数の極性を変更する
ことを特徴とする請求項1に記載のPLL制御装置。 - 入力信号から抽出したタイミング位相ベクトル信号の位相に基づいて制御係数を出力する第1の過程と、
前記制御係数に基づいて基準信号の位相及び/又は発振周波数を制御する第2の過程とを有し、
前記第1の過程は、
前記抽出されたタイミング位相ベクトル信号について対数軸上で位相検出を行う第3の過程と、
対数軸上で前記制御係数を発生する第4の過程とを有していることを特徴とするPLL制御方法。 - アドレスに対応して、開始16進数値、終了16進数値及びXCNI最適制御力が対数軸上で予め記憶された変換ROMを備え、
前記第4の過程は、
前記抽出されたタイミング位相ベクトル信号のリアル成分の極性に基づいて、前記抽出されたタイミング位相ベクトル信号のイマジナリ成分の最大値又は絶対値を出力する第5の過程と、
前記変換ROMから供給される終了16進数値から前記抽出されたタイミング位相ベクトル信号のイマジナリ成分の最大値又は絶対値を減算する第6の過程と、
前記減算結果の極性を判断して極性判断結果を出力する第7の過程と、
トリガ信号によりカウント値が初期化され、極性判断結果が第1の値の場合にカウント値をインクリメントし、前記極性判断結果が第2の値の場合にカウントを停止する第8の過程と、
前記カウント値と対応したアドレスの終了16進数値を前記変換ROMから読み出す第9の過程と、
前記カウントが停止した際の前記カウント値と対応したアドレスの前記XCNI最適制御力を前記変換ROMから読み出す第10の過程と、
前記抽出されたタイミング位相ベクトル信号のイマジナリ成分の極性を判定して極性判定結果を出力する第11の過程と、
前記極性判定結果に基づいて、前記変換ROMから供給される前記制御係数の極性を変更する第12の過程と
を有することを特徴とする請求項3に記載のPLL制御方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008164574A JP5638742B2 (ja) | 2008-06-24 | 2008-06-24 | Pll制御装置及びpll制御方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008164574A JP5638742B2 (ja) | 2008-06-24 | 2008-06-24 | Pll制御装置及びpll制御方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010010775A true JP2010010775A (ja) | 2010-01-14 |
| JP5638742B2 JP5638742B2 (ja) | 2014-12-10 |
Family
ID=41590801
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008164574A Expired - Fee Related JP5638742B2 (ja) | 2008-06-24 | 2008-06-24 | Pll制御装置及びpll制御方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5638742B2 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20180132152A (ko) * | 2016-04-22 | 2018-12-11 | 가부시키가이샤 시마세이키 세이사쿠쇼 | 니트제품의 그레이딩 방법과 그레이딩 시스템 |
| CN112584402A (zh) * | 2019-09-30 | 2021-03-30 | 中兴通讯股份有限公司 | 一种网元主备倒换时钟对齐方法、主板、备板及网元设备 |
-
2008
- 2008-06-24 JP JP2008164574A patent/JP5638742B2/ja not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20180132152A (ko) * | 2016-04-22 | 2018-12-11 | 가부시키가이샤 시마세이키 세이사쿠쇼 | 니트제품의 그레이딩 방법과 그레이딩 시스템 |
| CN112584402A (zh) * | 2019-09-30 | 2021-03-30 | 中兴通讯股份有限公司 | 一种网元主备倒换时钟对齐方法、主板、备板及网元设备 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5638742B2 (ja) | 2014-12-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8621539B1 (en) | Physical layer transmitter for use in a broadband local area network | |
| TWI429246B (zh) | 補償資料信號的第一分量和第二分量間失衡的方法及系統 | |
| EP3537696B1 (en) | Low power state for dsl system and devices | |
| JP4881869B2 (ja) | 通信システム間の共存を可能にする通信装置および共存方法 | |
| JP5638742B2 (ja) | Pll制御装置及びpll制御方法 | |
| JP5638743B2 (ja) | Pll制御装置及びpll制御方法 | |
| US20020159512A1 (en) | Communication apparatus and communication method | |
| JP5288595B2 (ja) | 多重伝送装置及び多重伝送方法 | |
| JP5181336B2 (ja) | 多重伝送装置及び多重伝送方法 | |
| US9479223B2 (en) | Method and apparatus in a communications network | |
| JP5288596B2 (ja) | 多重伝送装置及び多重伝送方法 | |
| JP5145135B2 (ja) | 多重伝送装置及び多重伝送方法 | |
| JP5145136B2 (ja) | 多重伝送装置及び多重伝送方法 | |
| JP5294447B2 (ja) | 多重伝送装置及び多重伝送方法 | |
| JP5216440B2 (ja) | 多重伝送装置及び多重伝送方法 | |
| JP5114315B2 (ja) | 多重伝送装置及び多重伝送方法 | |
| Jacobsen et al. | Synchronized DMT for multipoint-to-point communications on HFC networks | |
| JP2010010774A (ja) | Pll制御装置及びpll制御方法 | |
| JP2010011162A (ja) | 多重伝送装置及び多重伝送方法 | |
| JP2010011167A (ja) | 多重伝送装置及び多重伝送方法 | |
| JP5090268B2 (ja) | データ通信システム及びデータ通信方法 | |
| JP3633857B2 (ja) | 電力線通信についての方法及び装置 | |
| US20030074500A1 (en) | Information processing system, information processing apparatus and method,recording medium, and program | |
| JP2010010773A (ja) | Pll制御装置及びpll制御方法 | |
| JP5114313B2 (ja) | データ通信システム及びデータ通信方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20101229 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110401 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121106 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121204 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130204 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131001 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131129 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140701 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140828 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140926 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141023 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5638742 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |